KR20170080851A - 표시 장치 및 이의 구동 방법 - Google Patents

표시 장치 및 이의 구동 방법 Download PDF

Info

Publication number
KR20170080851A
KR20170080851A KR1020150190167A KR20150190167A KR20170080851A KR 20170080851 A KR20170080851 A KR 20170080851A KR 1020150190167 A KR1020150190167 A KR 1020150190167A KR 20150190167 A KR20150190167 A KR 20150190167A KR 20170080851 A KR20170080851 A KR 20170080851A
Authority
KR
South Korea
Prior art keywords
data
voltage
node
data signal
lines
Prior art date
Application number
KR1020150190167A
Other languages
English (en)
Inventor
김균호
강성인
문승환
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020150190167A priority Critical patent/KR20170080851A/ko
Priority to US15/380,804 priority patent/US10217431B2/en
Publication of KR20170080851A publication Critical patent/KR20170080851A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

표시 장치는 제1 방향을 따라 순차적으로 배치되는 제1 내지 제m(m은 자연수) 팬 아웃 라인들, 상기 제1 내지 제m 팬 아웃 라인들과 제1 내지 제m 노드들에서 연결되는 제1 내지 제m 데이터 라인들, 상기 제n(n은 m보다 작은 자연수) 노드에 연결되는 제1 더미 라인, 및 상기 제(n+1) 노드에 연결되는 제2 더미 라인을 포함하는 표시 패널, 데이터 신호를 기초로 상기 제1 내지 제n 팬 아웃 라인들에 제1 내지 제n 데이터 전압들을 출력하는 제1 데이터 구동부, 상기 데이터 신호를 기초로 상기 제(n+1) 내지 제m 팬 아웃 라인들에 제(n+1) 내지 제m 데이터 전압들을 출력하는 제2 데이터 구동부, 및 상기 제n 노드의 전압 및 상기 제(n+1) 노드의 전압에 기초하여 상기 데이터 신호를 보정하는 타이밍 컨트롤러를 포함한다.

Description

표시 장치 및 이의 구동 방법{DISPLAY APPARATUS AND METHOD OF DRIVING THE SAME}
본 발명은 표시 장치 및 이의 구동 방법에 관한 것으로, 보다 상세하게는 표시 품질을 향상시킬 수 있는 표시 장치 및 이의 구동 방법에 관한 것이다.
일반적으로, 액정 표시 장치는 픽셀 전극을 포함하는 제1 기판, 공통 전극을 포함하는 제2 기판 및 상기 기판들 사이에 개재되는 액정층을 포함한다. 상기 두 전극에 전압을 인가하여 상기 액정층에 전계를 생성하고, 이 전계의 세기를 조절하여 상기 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다.
액정 표시 장치는 표시 패널 및 패널 구동부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들, 복수의 데이터 라인들 및 상기 게이트 라인들 및 상기 데이터 라인들에 연결되는 복수의 픽셀들을 포함한다. 상기 패널 구동부는 상기 게이트 라인들에 게이트 신호를 제공하는 게이트 구동부 및 상기 데이터 라인들에 데이터 전압을 제공하는 데이터 구동부를 포함한다.
상기 데이터 구동부는 복수의 데이터 구동 집적 회로들을 포함할 수 있다. 상기 데이터 구동 집적 회로들 각각은 상기 표시 패널 상에 배치된 팬 아웃 라인들을 통해 상기 데이터 라인들에 연결된다. 이에 따라, 상기 팬 아웃 라인들의 길이가 서로 달라진다. 상기 팬 아웃 라인들의 길이가 서로 달라지면, 상기 팬 아웃 라인들의 라인 저항이 서로 달라진다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 표시 품질을 향상시키는 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 장치의 구동 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 실시예들에 따른 표시 장치는 제1 방향을 따라 순차적으로 배치되는 제1 내지 제m(m은 자연수) 팬 아웃 라인들, 상기 제1 내지 제m 팬 아웃 라인들과 제1 내지 제m 노드들에서 연결되는 제1 내지 제m 데이터 라인들, 상기 제n(n은 m보다 작은 자연수) 노드에 연결되는 제1 더미 라인, 및 상기 제(n+1) 노드에 연결되는 제2 더미 라인을 포함하는 표시 패널, 데이터 신호를 기초로 상기 제1 내지 제n 팬 아웃 라인들에 제1 내지 제n 데이터 전압들을 출력하는 제1 데이터 구동부, 상기 데이터 신호를 기초로 상기 제(n+1) 내지 제m 팬 아웃 라인들에 제(n+1) 내지 제m 데이터 전압들을 출력하는 제2 데이터 구동부, 및 상기 제n 노드의 전압 및 상기 제(n+1) 노드의 전압에 기초하여 상기 데이터 신호를 보정하는 타이밍 컨트롤러를 포함한다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러는 상기 제1 더미 라인을 통해 상기 제n 노드의 전압을 피드백 받고, 상기 제2 더미 라인을 통해 상기 제(n+1) 노드의 전압을 피드백 받을 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러는 상기 제n 노드의 전압과 상기 제(n+1) 노드의 전압을 비교할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러는 상기 제n 노드의 전압과 상기 제(n+1) 노드의 전압이 동일해지도록 상기 데이터 신호를 보정할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러는 상기 제n 노드의 전압 및 상기 제(n+1) 노드의 전압을 기준 전압과 비교할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러는 상기 제n 노드의 전압 및 상기 제(n+1) 노드의 전압이 상기 기준 전압과 동일해지도록 상기 데이터 신호를 보정할 수 있다.
본 발명의 일 실시예에 있어서, 상기 기준 전압은 상기 제n 데이터 전압 또는 상기 제(n+1) 데이터 전압일 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러는 상기 데이터 신호 중 상기 제n 및 제(n+1) 데이터 라인들에 대응하는 제n 및 제(n+1) 데이터들을 보정할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러는 상기 제n 및 제(n+1) 데이터들을 보정한 후, 상기 데이터 신호 중 상기 제1 내지 제(n-1) 데이터 라인들 및 상기 제(n+2) 내지 제m 데이터 라인들에 대응하는 제1 내지 제(n-1) 데이터들 및 제(n+2) 내지 제m 데이터들을, 상기 제n 및 제(n+1) 데이터 라인들에 인접한 순서대로 보정할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 및 제2 데이터 구동부들은 상기 보정된 데이터 신호를 기초로 상기 제1 내지 제m 팬 아웃 라인들에 보정된 제1 내지 제m 데이터 전압들을 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 및 제2 더미 라인들은 상기 제n 팬 아웃 라인과 상기 제(n+1) 팬 아웃 라인 사이에 위치할 수 있다.
상기한 본 발명의 목적을 실현하기 위한 실시예들에 따른 표시 장치의 구동 방법은 제1 데이터 구동부가 데이터 신호를 기초로 제1 내지 제n(n은 자연수) 팬 아웃 라인들의 일단들에 제1 내지 제n 데이터 전압들을 출력하는 단계, 제2 데이터 구동부가 상기 데이터 신호를 기초로 제(n+1) 내지 제m(m은 n보다 큰 자연수) 팬 아웃 라인들의 일단들에 제(n+1) 내지 제m 데이터 전압들을 출력하는 단계, 제1 더미 라인을 통해 상기 제n 팬 아웃 라인의 타단의 제n 전압을 피드백하는 단계, 제2 더미 라인을 통해 상기 제(n+1) 팬 아웃 라인의 타단의 제(n+1) 전압을 피드백하는 단계, 및 상기 제n 전압 및 상기 제(n+1) 전압에 기초하여 상기 데이터 신호를 보정하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 상기 데이터 신호를 보정하는 단계는 상기 제n 전압과 상기 제(n+1) 전압을 비교하는 단계를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 신호를 보정하는 단계는 상기 제n 전압과 상기 제(n+1) 전압이 동일해지도록 상기 데이터 신호를 보정하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 신호를 보정하는 단계는 상기 제n 전압 및 상기 제(n+1) 전압을 기준 전압과 비교하는 단계를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 신호를 보정하는 단계는 상기 제n 전압 및 상기 제(n+1) 전압이 상기 기준 전압과 동일해지도록 상기 데이터 신호를 보정하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 신호를 보정하는 단계는 상기 제n 및 제(n+1) 팬 아웃 라인들에 대응하는 데이터 신호를 보정하는 단계를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 내지 제m 팬 아웃 라인들은 제1 방향을 따라 순차적으로 배치되고, 상기 데이터 신호를 보정하는 단계는 상기 제1 내지 제(n-1) 팬 아웃 라인들 및 상기 제(n+2) 내지 제m 팬 아웃 라인들에 대응하는 데이터 신호를, 상기 제n 및 제(n+1) 팬 아웃 라인들에 인접한 순서대로 보정하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 보정된 데이터 신호를 기초로 상기 제1 내지 제m 팬 아웃 라인들의 일단들에 보정된 제1 내지 제m 데이터 전압들을 출력하는 단계를 더 포함할 수 있다.
본 발명의 실시예들에 따른 표시 장치 및 이의 구동 방법에 따르면, 인접하는 데이터 구동 집적 회로들 사이에 배치된 더미 라인들을 통해 상기 데이터 구동 집적 회로들의 경계 부분에 위치한 팬 아웃 라인들의 데이터 전압 손실률을 판단하고 이에 따라 데이터 신호를 보정함으로써, 팬 아웃 라인들 각각의 서로 다른 임피던스로 인한 데이터 구동 집적 회로들 간 경계 시인 현상을 개선할 수 있다. 이에 따라, 표시 장치의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 2는 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널 및 데이터 구동부를 나타내는 도면이다.
도 3은 도 2의 A 부분을 확대한 도면이다.
도 4a는 본 발명의 실시예들에 따른 표시 장치에 포함되는 제1 내지 제m 팬 아웃 라인들에 출력되는 제1 내지 제m 데이터 전압들을 나타내는 그래프이다.
도 4b는 도 4a의 제1 내지 제m 데이터 전압들이 출력될 때 본 발명의 실시예들에 따른 표시 장치에 포함되는 제1 내지 제m 노드들의 제1 내지 제m 노드 전압들을 나타내는 그래프이다.
도 4c는 도 4b의 기준 전압, 제n 노드 전압 및 제(n+1) 노드 전압을 비교하는 도면이다.
도 5a는 본 발명의 실시예들에 따른 표시 장치에 포함되는 제1 내지 제m 팬 아웃 라인들에 출력되는 보정된 제1 내지 제m 데이터 전압들을 나타내는 그래프이다.
도 5b는 도 5a의 보정된 제1 내지 제m 데이터 전압들이 출력될 때 본 발명의 실시예들에 따른 표시 장치에 포함되는 제1 내지 제m 노드들의 보정된 제1 내지 제m 노드 전압들을 나타내는 그래프이다.
도 5c는 도 5b의 기준 전압, 보정된 제n 노드 전압 및 보정된 제(n+1) 노드 전압을 비교하는 도면이다.
도 6a는 본 발명의 실시예들에 따른 표시 장치의 구동 방법을 나타내는 순서도이다.
도 6b는 본 발명의 실시예들에 따른 표시 장치의 구동 방법 중 데이터 신호를 보정하는 방법을 나타내는 순서도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들, 복수의 데이터 라인들 및 상기 게이트 라인들 및 상기 데이터 라인들 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
상기 복수의 픽셀들 각각은 스위칭 소자(미도시), 상기 스위칭 소자에 전기적으로 연결된 액정 캐패시터(미도시) 및 스토리지 캐패시터(미도시)를 포함할 수 있다. 상기 픽셀들은 매트릭스 형태로 배치된다.
상기 표시 패널(100)의 구조에 대해서는 도 2 및 3을 참조하여 상세히 설명한다.
상기 타이밍 컨트롤러(200)는 외부의 장치(미도시)로부터 입력 영상 데이터(RGB) 및 입력 제어 신호(CONT)를 수신한다. 상기 입력 영상 데이터(RGB)는 적색 영상 데이터(R), 녹색 영상 데이터(G) 및 청색 영상 데이터(B)를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB) 및 상기 입력 제어 신호(CONT)를 기초로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3) 및 데이터 신호(DAT)를 생성한다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 기초로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 제1 제어 신호(CONT1)를 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 기초로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 제2 제어 신호(CONT2)를 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 기초로 상기 데이터 신호(DAT)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DAT)를 상기 데이터 구동부(500)에 출력한다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 기초로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 제3 제어 신호(CONT3)를 상기 감마 기준 전압 생성부(400)에 출력한다.
상기 타이밍 컨트롤러(200)의 구체적인 동작에 대해서는 도 4a 내지4c 및 5a 내지 5c를 참조하여 상세히 설명한다.
상기 게이트 구동부(300)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들에 순차적으로 출력한다.
상기 게이트 구동부(300)는 상기 표시 패널(100)에 직접 실장(mounted)되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 게이트 구동부(300)는 상기 표시 패널(100)의 상기 주변부에 집적(integrated)될 수 있다.
상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DAT)에 대응하는 값을 갖는다.
본 발명의 일 실시예에서, 상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 타이밍 컨트롤러(200)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DAT)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DAT)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압들로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 전압들을 상기 데이터 라인들에 출력한다.
상기 데이터 구동부(500)는 피드백 신호(FB)를 상기 표시 패널(100)로부터 상기 타이밍 컨트롤러(200)에 전달한다.
상기 데이터 구동부(500)는 제1 데이터 구동부 및 제2 데이터 구동부를 포함한다. 상기 제1 데이터 구동부 및 상기 제2 데이터 구동부는 데이터 구동 집적 회로들일 수 있다.
상기 데이터 구동부(500)는 상기 표시 패널(100)에 직접 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 데이터 구동부(500)는 상기 표시 패널(100)의 상기 주변부에 집적될 수도 있다.
상기 데이터 구동부(500)의 구성 및 구체적인 동작에 대해서는 도 2를 참조하여 상세히 설명한다.
도 2는 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널 및 데이터 구동부를 나타내는 도면이다. 도 3은 도 2의 A 부분을 확대한 도면이다.
도 1 내지 3을 참조하면, 상기 표시 패널(100)은 제1 내지 제m(m은 자연수) 팬 아웃 라인들(FL1 ~ FLm), 제1 및 제2 더미 라인들(DML1, DML2) 및 제1 내지 제m 데이터 라인들(DL1 ~ DLm)을 포함한다.
상기 표시 패널(100)은 제1 영역(101) 및 제2 영역(102)으로 나누어진다.
상기 제1 내지 제n(n은 m보다 작은 자연수) 팬 아웃 라인들(FL1 ~ FLn), 상기 제1 더미 라인(DML1) 및 상기 제1 내지 제n 데이터 라인들(DL1 ~ DLn)은 상기 제1 영역(101)에 위치한다. 상기 제(n+1) 내지 제m 팬 아웃 라인들(FLn+1 ~ FLm), 상기 제2 더미 라인(DML2) 및 상기 제(n+1) 내지 제m 데이터 라인들(DLn+1 ~ DLm)은 상기 제2 영역(102)에 위치한다.
상기 제1 내지 제m 팬 아웃 라인들(FL1 ~ FLm)은 제1 내지 제m 노드들(N1 ~ Nm)에서 상기 제1 내지 제m 데이터 라인들(DL1 ~ DLm)과 연결된다. 예를 들어, 상기 제1 팬 아웃 라인(FL1)은 상기 제1 노드(N1)에서 상기 제1 데이터 라인(DL1)과 연결된다. 상기 제n 팬 아웃 라인(FLn)은 상기 제n 노드(Nn)에서 상기 제n 데이터 라인(DLn)과 연결된다. 상기 제(n+1) 팬 아웃 라인(FLn+1)은 상기 제(n+1) 노드(Nn+1)에서 상기 제(n+1) 데이터 라인(DLn+1)과 연결된다. 상기 제m 팬 아웃 라인(FLm)은 상기 제m 노드(Nm)에서 상기 제m 데이터 라인(DLm)과 연결된다.
상기 제1 데이터 구동부(501)로부터 상기 제1 내지 제n 노드들(N1 ~ Nn)까지의 거리는 각각 다르다. 다만, 상기 제1 내지 제n 팬 아웃 라인들(FL1 ~ FLn) 각각의 길이는 서로 실질적으로 동일하다. 따라서, 상기 제1 내지 제n 팬 아웃 라인들(FL1 ~ FLn)은 각각 서로 다른 횟수로 꼬여 있다. 이에, 상기 제1 내지 제n 팬 아웃 라인들(FL1 ~ FLn)은 각각 서로 다른 임피던스를 갖는다.
상기 제2 데이터 구동부(502)로부터 상기 제(n+1) 내지 제m 노드들(Nn+1 ~ Nm)까지의 거리는 각각 다르다. 다만, 상기 제(n+1) 내지 제m 팬 아웃 라인들(FLn+1 ~ FLm) 각각의 길이는 서로 실질적으로 동일하다. 따라서, 상기 제(n+1) 내지 제m 팬 아웃 라인들(FLn+1 ~ FLm)은 각각 서로 다른 횟수로 꼬여 있다. 이에, 상기 제(n+1) 내지 제m 팬 아웃 라인들(FLn+1 ~ FLm)은 각각 서로 다른 임피던스를 갖는다.
상기 제1 더미 라인(DML1)은 상기 제n 노드(Nn)에 연결된다. 상기 제2 더미 라인(DML2)은 상기 제(n+1) 노드(Nn+1)에 연결된다.
상기 데이터 구동부(500)는 제1 데이터 구동부(501) 및 제2 데이터 구동부(502)를 포함한다. 상기 제1 데이터 구동부(501) 및 상기 제2 데이터 구동부(502)는 데이터 구동 집적 회로들일 수 있다.
상기 제1 데이터 구동부(501)는 상기 제1 내지 제n 데이터 라인들(DL1 ~ DLn)에 대응하는 제1 내지 제n 데이터 전압들을 상기 제1 내지 제n 팬 아웃 라인들(FL1 ~ FLn)에 출력한다. 상기 제2 데이터 구동부(502)는 상기 제(n+1) 내지 제m 데이터 라인들(DLn+1 ~ DLm)에 대응하는 제(n+1) 내지 제m 데이터 전압들을 상기 제(n+1) 내지 제m 팬 아웃 라인들(FLn+1 ~ FLm)에 출력한다.
상기 제1 더미 라인(DML1)은 상기 제n 노드(Nn)의 전압을 상기 타이밍 컨트롤러(200)로 피드백한다. 상기 제2 더미 라인(DML2)은 상기 제(n+1) 노드(Nn+1)의 전압을 상기 타이밍 컨트롤러(200)로 피드백한다.
도 4a는 본 발명의 실시예들에 따른 표시 장치에 포함되는 제1 내지 제m 팬 아웃 라인들에 출력되는 제1 내지 제m 데이터 전압들을 나타내는 그래프이다.
도 1 내지 3 및 4a를 참조하면, 상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 기초로 상기 데이터 신호(DAT)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DAT) 중 상기 제1 내지 제n 데이터 라인들(DL1 ~ DLn)에 대응하는 제1 내지 제n 데이터들을 상기 제1 데이터 구동부(501)에 출력한다.
상기 제1 데이터 구동부(501)는 상기 제1 내지 제n 데이터들을 기초로 제1 내지 제n 데이터 전압들을 생성한다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 기초로 상기 데이터 신호(DAT)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DAT) 중 상기 제(n+1) 내지 제m 데이터 라인들(DLn+1 ~ DLm)에 대응하는 제(n+1) 내지 제m 데이터들을 상기 제2 데이터 구동부(502)에 출력한다.
상기 제2 데이터 구동부(502)는 상기 제(n+1) 내지 제m 데이터들을 기초로 제(n+1) 내지 제m 데이터 전압들을 생성한다.
도 4a는 상기 제1 내지 제m 데이터 전압들(DV)의 예를 나타내는 그래프이다. 상기 제n 데이터 라인(DLn)과 상기 제(n+1) 데이터 라인(DLn+1)은 서로 인접한다. 따라서, 상기 제n 데이터 전압(DVn)과 상기 제(n+1) 데이터 전압(DVn+1)은 서로 실질적으로 동일하다.
도 4b는 도 4a의 제1 내지 제m 데이터 전압들이 출력될 때 본 발명의 실시예들에 따른 표시 장치에 포함되는 제1 내지 제m 노드들의 제1 내지 제m 노드 전압들을 나타내는 그래프이다. 도 4c는 도 4b의 기준 전압, 제n 노드 전압 및 제(n+1) 노드 전압을 비교하는 도면이다.
도 1 내지 3 및 4a 내지 4c를 참조하면, 상기 제1 내지 제m 팬 아웃 라인들(FL1 ~ FLm) 각각의 서로 다른 임피던스로 인해, 상기 제1 내지 제n 노드들(N1 ~ Nn)의 제1 내지 제n 노드 전압들과 상기 제(n+1 내지 제m 노드들(Nn+1 ~ Nm)의 제(n+1) 내지 제m 노드 전압들 사이에 차이가 발생한다. 특히, 상기 제n 노드 전압(VNn)과 상기 제(n+1) 노드 전압(VNn+1)의 차이로 인해, 상기 제1 영역(101)과 상기 제2 영역(102)의 경계가 시인되는 현상이 발생한다.
상기 제1 더미 라인(DML1)은 상기 제n 노드 전압(VNn)을 상기 타이밍 컨트롤러(200)로 피드백한다. 상기 제2 더미 라인(DML2)은 상기 제(n+1) 노드 전압(VNn+1)을 상기 타이밍 컨트롤러(200)로 피드백한다.
도 5a는 본 발명의 실시예들에 따른 표시 장치에 포함되는 제1 내지 제m 팬 아웃 라인들에 출력되는 보정된 제1 내지 제m 데이터 전압들을 나타내는 그래프이다. 도 5b는 도 5a의 보정된 제1 내지 제m 데이터 전압들이 출력될 때 본 발명의 실시예들에 따른 표시 장치에 포함되는 제1 내지 제m 노드들의 보정된 제1 내지 제m 노드 전압들을 나타내는 그래프이다. 도 5c는 도 5b의 기준 전압, 보정된 제n 노드 전압 및 보정된 제(n+1) 노드 전압을 비교하는 도면이다.
도 1 내지 3, 도 4a 내지 4c 및 도 5a 내지 5c를 참조하면, 상기 타이밍 컨트롤러(200)는 상기 제1 더미 라인(DML1)을 통해 상기 제n 노드 전압(VNn)을 피드백 받는다. 상기 타이밍 컨트롤러(200)는 상기 제2 더미 라인(DML2)을 통해 상기 제(n+1) 노드 전압(VNn+1)을 피드백 받는다.
상기 타이밍 컨트롤러(200)는 상기 제n 노드 전압(VNn)과 상기 제(n+1) 노드 전압(VNn+1)을 비교할 수 있다. 상기 타이밍 컨트롤러(200)는 상기 제n 노드 전압(VNn)과 상기 제(n+1) 노드 전압(VNn+1)이 실질적으로 동일해지도록 상기 데이터 신호(DAT)를 보정할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 제n 노드 전압(VNn) 및 상기 제(n+1) 노드 전압(VNn+1)을 기준 전압(VR)과 비교할 수 있다. 상기 기준 전압(VR)은 상기 제n 데이터 전압(DVn) 또는 상기 제(n+1) 데이터 전압(DVn+1)일 수 있다. 상기 타이밍 컨트롤러(200)는 상기 제n 노드 전압(VNn)및 상기 제(n+1) 노드 전압(VNn+1)이 상기 기준 전압(VR)과 실질적으로 동일해지도록 상기 데이터 신호(DAT)를 보정할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DAT) 중 상기 제n 및 제(n+1) 데이터들을 최우선적으로 보정할 수 있다. 그 다음으로, 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DAT) 중 상기 제(n-1) 및 제(n+2) 데이터들을 보정할 수 있다. 그 다음으로, 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DAT) 중 상기 제(n-2) 및 제(n+3) 데이터들을 보정할 수 있다. 즉, 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DAT) 중 상기 제n 및 제(n+1) 데이터들을 최우선적으로 보정한 후, 상기 데이터 신호(DAT) 중 상기 제n 및 제(n+1) 데이터들을 제외한 나머지 데이터들을 상기 제n 및 제(n+1) 데이터 라인들(DLn, DLn+1)에 인접한 데이터 라인들에 대응하는 순서대로 보정할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 보정된 데이터 신호를 상기 제1 및 제2 데이터 구동부들(501, 502)에 출력한다.
상기 제1 데이터 구동부(501)는 상기 보정된 데이터 신호를 기초로 상기 제1 내지 제n 팬 아웃 라인들(FL1 ~ FLn)에 보정된 제1 내지 제n 데이터 전압들을 출력한다. 상기 제2 데이터 구동부(502)는 상기 보정된 데이터 신호를 기초로 상기 제(n+1) 내지 제m 팬 아웃 라인들(FLn+1 ~ FLm)에 보정된 제(n+1) 내지 제m 데이터 전압들을 출력한다.
상기 제1 더미 라인(DML1)은 상기 보정된 데이터 신호에 따른 제n 노드 전압(CVNn)을 상기 타이밍 컨트롤러(200)로 피드백할 수 있다. 상기 제2 더미 라인(DML2)은 상기 보정된 데이터 신호에 따른 제(n+1) 노드 전압(CVNn+1)을 상기 타이밍 컨트롤러(200)로 피드백할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 보정된 데이터 신호에 따른 상기 제n 노드 전압(CVNn)과 상기 보정된 데이터 신호에 따른 상기 제(n+1) 노드 전압(CVNn+1)을 비교할 수 있다. 상기 타이밍 컨트롤러(200)는 상기 비교 결과, 상기 보정된 데이터 신호에 따른 상기 제n 노드 전압(CVNn)과 상기 보정된 데이터 신호에 따른 상기 제(n+1) 노드 전압(CVNn+1)이 실질적으로 동일하지 않으면, 상기 보정된 데이터 신호에 따른 상기 제n 노드 전압(CVNn)과 상기 보정된 데이터 신호에 따른 상기 제(n+1) 노드 전압(CVNn+1)이 실질적으로 동일해지도록 상기 보정된 데이터 신호를 또 보정할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 비교 결과, 제n 노드 전압과 제(n+1) 노드 전압이 실질적으로 동일해질 때까지 상기 피드백 및 보정을 반복하여 수행할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 보정된 데이터 신호에 따른 상기 제n 노드 전압(CVNn) 및 상기 보정된 데이터 신호에 따른 상기 제(n+1) 노드 전압(CVNn+1)을 상기 기준 전압(VR)과 비교할 수 있다. 상기 타이밍 컨트롤러(200)는 상기 비교 결과, 상기 보정된 데이터 신호에 따른 상기 제n 노드 전압(CVNn)과 상기 보정된 데이터 신호에 따른 상기 제(n+1) 노드 전압(CVNn+1)이 상기 기준 전압(VR)과 실질적으로 동일하지 않으면, 상기 보정된 데이터 신호에 따른 상기 제n 노드 전압(CVNn)과 상기 보정된 데이터 신호에 따른 상기 제(n+1) 노드 전압(CVNn+1)이 상기 기준 전압(VR)과 실질적으로 동일해지도록 상기 보정된 데이터 신호를 또 보정할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 비교 결과, 제n 노드 전압 및 제(n+1) 노드 전압이 상기 기준 전압(VR)과 실질적으로 동일해질 때까지 상기 피드백 및 보정을 반복하여 수행할 수 있다.
도 6a는 본 발명의 실시예들에 따른 표시 장치의 구동 방법을 나타내는 순서도이다. 도 6b는 본 발명의 실시예들에 따른 표시 장치의 구동 방법 중 데이터 신호를 보정하는 방법을 나타내는 순서도이다.
도 6a 및 6b를 참조하면, 제1 데이터 구동부는 제1 내지 제n 팬 아웃 라인들에 제1 내지 제n 데이터 전압들을 출력한다(S101). 제2 데이터 구동부는 제(n+1) 내지 제m 팬 아웃 라인들에 제(n+1) 내지 제m 데이터 전압들을 출력한다(S102).
타이밍 컨트롤러는 제1 더미 라인을 통해 상기 제n 팬 아웃 라인과 제n 데이터 라인이 연결되는 노드의 제n 노드 전압을 피드백 받고(S201), 제2 더미 라인을 통해 상기 제(n+1) 팬 아웃 라인과 제(n+1) 데이터 라인이 연결되는 노드의 제(n+1) 노드 전압을 피드백 받는다(S202).
상기 타이밍 컨트롤러는 상기 제n 노드 전압 및 상기 제(n+1) 노드 전압을 기초로 데이터 신호를 보정한다(S300). 상기 타이밍 컨트롤러는 상기 제n 노드 전압, 상기 제(n+1) 노드 전압 및 기준 전압을 서로 비교할 수 있다(S310). 상기 타이밍 컨트롤러는 상기 데이터 신호 중 상기 제n 데이터 라인 및 상기 제(n+1) 데이터 라인에 대응하는 데이터들을 최우선적으로 보정할 수 있다(S320). 상기 타이밍 컨트롤러는 상기 데이터 신호 중 상기 제n 데이터 라인 및 상기 제(n+1) 데이터 라인에 대응하는 데이터들을 제외한 나머지 데이터들을, 상기 제n 데이터 라인 및 상기 제(n+1) 데이터 라인에 인접하는 데이터 라인에 대응하는 순서대로 보정할 수 있다(S330).
상기 제1 데이터 구동부는 상기 보정된 데이터 신호를 기초로 상기 제1 내지 제n 팬 아웃 라인들에 보정된 제1 내지 제n 데이터 전압들을 출력하고, 상기 제2 데이터 구동부는 상기 보정된 데이터 신호를 기초로 상기 제(n+1) 내지 제m 팬 아웃 라인들에 보정된 제(n+1) 내지 제m 데이터 전압들을 출력한다(S400).
본 발명은 표시 장치 및 이를 포함하는 다양한 장치 및 시스템에 적용될 수 있다. 따라서 본 발명은 휴대폰, 스마트 폰, PDA, PMP, 디지털 카메라, 캠코더, PC, 서버 컴퓨터, 워크스테이션, 노트북, 디지털 TV, 셋-탑 박스, 음악 재생기, 휴대용 게임 콘솔, 네비게이션 시스템, 스마트 카드, 프린터 등과 같은 다양한 전자기기에 유용하게 이용될 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널 200: 타이밍 컨트롤러
300: 게이트 구동부 400: 감마 기준 전압 생성부
500: 데이터 구동부
501: 제1 데이터 구동부 502: 제2 데이터 구동부
FL1 ~ FLm: 제1 내지 제m 팬 아웃 라인들
DML1: 제1 더미 라인 DML2: 제2 더미 라인
N1 ~ Nm: 제1 내지 제m 노드들
DL1 ~ DLm: 제1 내지 제m 데이터 라인들

Claims (19)

  1. 제1 방향을 따라 순차적으로 배치되는 제1 내지 제m(m은 자연수) 팬 아웃 라인들, 상기 제1 내지 제m 팬 아웃 라인들과 제1 내지 제m 노드들에서 연결되는 제1 내지 제m 데이터 라인들, 상기 제n(n은 m보다 작은 자연수) 노드에 연결되는 제1 더미 라인, 및 상기 제(n+1) 노드에 연결되는 제2 더미 라인을 포함하는 표시 패널;
    데이터 신호를 기초로 상기 제1 내지 제n 팬 아웃 라인들에 제1 내지 제n 데이터 전압들을 출력하는 제1 데이터 구동부;
    상기 데이터 신호를 기초로 상기 제(n+1) 내지 제m 팬 아웃 라인들에 제(n+1) 내지 제m 데이터 전압들을 출력하는 제2 데이터 구동부; 및
    상기 제n 노드의 전압 및 상기 제(n+1) 노드의 전압에 기초하여 상기 데이터 신호를 보정하는 타이밍 컨트롤러를 포함하는 표시 장치.
  2. 제1항에 있어서,
    상기 타이밍 컨트롤러는 상기 제1 더미 라인을 통해 상기 제n 노드의 전압을 피드백 받고, 상기 제2 더미 라인을 통해 상기 제(n+1) 노드의 전압을 피드백 받는 것을 특징으로 하는 표시 장치.
  3. 제1항에 있어서,
    상기 타이밍 컨트롤러는 상기 제n 노드의 전압과 상기 제(n+1) 노드의 전압을 비교하는 것을 특징으로 하는 표시 장치.
  4. 제3항에 있어서,
    상기 타이밍 컨트롤러는 상기 제n 노드의 전압과 상기 제(n+1) 노드의 전압이 동일해지도록 상기 데이터 신호를 보정하는 것을 특징으로 하는 표시 장치.
  5. 제1항에 있어서,
    상기 타이밍 컨트롤러는 상기 제n 노드의 전압 및 상기 제(n+1) 노드의 전압을 기준 전압과 비교하는 것을 특징으로 하는 표시 장치.
  6. 제5항에 있어서,
    상기 타이밍 컨트롤러는 상기 제n 노드의 전압 및 상기 제(n+1) 노드의 전압이 상기 기준 전압과 동일해지도록 상기 데이터 신호를 보정하는 것을 특징으로 하는 표시 장치.
  7. 제5항에 있어서,
    상기 기준 전압은 상기 제n 데이터 전압 또는 상기 제(n+1) 데이터 전압인 것을 특징으로 하는 표시 장치.
  8. 제1항에 있어서,
    상기 타이밍 컨트롤러는 상기 데이터 신호 중 상기 제n 및 제(n+1) 데이터 라인들에 대응하는 제n 및 제(n+1) 데이터들을 보정하는 것을 특징으로 하는 표시 장치.
  9. 제8항에 있어서,
    상기 타이밍 컨트롤러는
    상기 제n 및 제(n+1) 데이터들을 보정한 후,
    상기 데이터 신호 중 상기 제1 내지 제(n-1) 데이터 라인들 및 상기 제(n+2) 내지 제m 데이터 라인들에 대응하는 제1 내지 제(n-1) 데이터들 및 제(n+2) 내지 제m 데이터들을, 상기 제n 및 제(n+1) 데이터 라인들에 인접한 순서대로 보정하는 것을 특징으로 하는 표시 장치.
  10. 제1항에 있어서,
    상기 제1 및 제2 데이터 구동부들은 상기 보정된 데이터 신호를 기초로 상기 제1 내지 제m 팬 아웃 라인들에 보정된 제1 내지 제m 데이터 전압들을 출력하는 것을 특징으로 하는 표시 장치.
  11. 제1항에 있어서,
    상기 제1 및 제2 더미 라인들은 상기 제n 팬 아웃 라인과 상기 제(n+1) 팬 아웃 라인 사이에 위치하는 것을 특징으로 하는 표시 장치.
  12. 제1 데이터 구동부가 데이터 신호를 기초로 제1 내지 제n(n은 자연수) 팬 아웃 라인들의 일단들에 제1 내지 제n 데이터 전압들을 출력하는 단계;
    제2 데이터 구동부가 상기 데이터 신호를 기초로 제(n+1) 내지 제m(m은 n보다 큰 자연수) 팬 아웃 라인들의 일단들에 제(n+1) 내지 제m 데이터 전압들을 출력하는 단계;
    제1 더미 라인을 통해 상기 제n 팬 아웃 라인의 타단의 제n 전압을 피드백하는 단계;
    제2 더미 라인을 통해 상기 제(n+1) 팬 아웃 라인의 타단의 제(n+1) 전압을 피드백하는 단계; 및
    상기 제n 전압 및 상기 제(n+1) 전압에 기초하여 상기 데이터 신호를 보정하는 단계를 포함하는 표시 장치의 구동 방법.
  13. 제12항에 있어서,
    상기 데이터 신호를 보정하는 단계는
    상기 제n 전압과 상기 제(n+1) 전압을 비교하는 단계를 포함하는 것을 특징으로 하는 표시 장치의 구동 방법.
  14. 제13항에 있어서,
    상기 데이터 신호를 보정하는 단계는
    상기 제n 전압과 상기 제(n+1) 전압이 동일해지도록 상기 데이터 신호를 보정하는 단계를 더 포함하는 것을 특징으로 하는 표시 장치의 구동 방법.
  15. 제12항에 있어서,
    상기 데이터 신호를 보정하는 단계는
    상기 제n 전압 및 상기 제(n+1) 전압을 기준 전압과 비교하는 단계를 포함하는 것을 특징으로 하는 표시 장치의 구동 방법.
  16. 제15항에 있어서,
    상기 데이터 신호를 보정하는 단계는
    상기 제n 전압 및 상기 제(n+1) 전압이 상기 기준 전압과 동일해지도록 상기 데이터 신호를 보정하는 단계를 더 포함하는 것을 특징으로 하는 표시 장치의 구동 방법.
  17. 제12항에 있어서,
    상기 데이터 신호를 보정하는 단계는
    상기 제n 및 제(n+1) 팬 아웃 라인들에 대응하는 데이터 신호를 보정하는 단계를 포함하는 것을 특징으로 하는 표시 장치의 구동 방법.
  18. 제17항에 있어서,
    상기 제1 내지 제m 팬 아웃 라인들은 제1 방향을 따라 순차적으로 배치되고,
    상기 데이터 신호를 보정하는 단계는
    상기 제1 내지 제(n-1) 팬 아웃 라인들 및 상기 제(n+2) 내지 제m 팬 아웃 라인들에 대응하는 데이터 신호를, 상기 제n 및 제(n+1) 팬 아웃 라인들에 인접한 순서대로 보정하는 단계를 더 포함하는 것을 특징으로 하는 표시 장치의 구동 방법.
  19. 제12항에 있어서,
    상기 보정된 데이터 신호를 기초로 상기 제1 내지 제m 팬 아웃 라인들의 일단들에 보정된 제1 내지 제m 데이터 전압들을 출력하는 단계를 더 포함하는 것을 특징으로 하는 표시 장치의 구동 방법.
KR1020150190167A 2015-12-30 2015-12-30 표시 장치 및 이의 구동 방법 KR20170080851A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020150190167A KR20170080851A (ko) 2015-12-30 2015-12-30 표시 장치 및 이의 구동 방법
US15/380,804 US10217431B2 (en) 2015-12-30 2016-12-15 Display apparatus and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150190167A KR20170080851A (ko) 2015-12-30 2015-12-30 표시 장치 및 이의 구동 방법

Publications (1)

Publication Number Publication Date
KR20170080851A true KR20170080851A (ko) 2017-07-11

Family

ID=59226585

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150190167A KR20170080851A (ko) 2015-12-30 2015-12-30 표시 장치 및 이의 구동 방법

Country Status (2)

Country Link
US (1) US10217431B2 (ko)
KR (1) KR20170080851A (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170080851A (ko) * 2015-12-30 2017-07-11 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102293145B1 (ko) * 2017-06-09 2021-08-26 삼성전자주식회사 소스 구동기 및 타이밍 제어기를 포함하는 표시 구동 장치 및 표시 구동 장치의 동작 방법
KR102449200B1 (ko) * 2017-07-04 2022-09-30 삼성디스플레이 주식회사 클럭 배선을 포함하는 표시 장치
CN110767187A (zh) * 2019-10-08 2020-02-07 深圳市华星光电半导体显示技术有限公司 基准电压产生电路、显示装置及电子设备
CN112310125B (zh) * 2020-10-30 2022-08-09 合肥京东方卓印科技有限公司 显示基板及显示装置

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100237679B1 (ko) 1995-12-30 2000-01-15 윤종용 저항 차를 줄이는 팬 아웃부를 가지는 액정 표시 패널
GB0229692D0 (en) * 2002-12-19 2003-01-29 Koninkl Philips Electronics Nv Active matrix display device
KR100957574B1 (ko) * 2003-09-17 2010-05-11 삼성전자주식회사 표시장치
KR20080078289A (ko) * 2007-02-23 2008-08-27 삼성전자주식회사 표시 장치
EP2023195B1 (en) * 2007-08-09 2017-04-05 LG Display Co., Ltd. Liquid crystal display device
JP2009230108A (ja) * 2008-02-29 2009-10-08 Canon Inc 表示パネルの駆動回路および表示装置
KR101033463B1 (ko) * 2008-06-13 2011-05-09 엘지디스플레이 주식회사 액정표시장치용 어레이 기판
JP5467449B2 (ja) * 2008-09-17 2014-04-09 Nltテクノロジー株式会社 引出線配線装置、画像表示装置及び引出線配線装置の製造方法
KR101513271B1 (ko) * 2008-10-30 2015-04-17 삼성디스플레이 주식회사 표시장치
US8427170B2 (en) * 2009-03-05 2013-04-23 Casio Computer Co., Ltd. Drive circuit array substrate and production and test methods thereof
KR20100124617A (ko) * 2009-05-19 2010-11-29 삼성전자주식회사 박막 트랜지스터 표시판 및 이를 포함하는 표시 장치
KR101587936B1 (ko) * 2009-10-26 2016-01-25 삼성디스플레이 주식회사 표시 장치용 모기판 및 이의 제조 방법
KR101749161B1 (ko) * 2010-12-29 2017-06-21 삼성디스플레이 주식회사 표시 패널 및 이를 구비한 표시 장치
CN102870188A (zh) * 2011-01-28 2013-01-09 松下电器产业株式会社 等离子显示面板及等离子显示面板用背面板
KR101848472B1 (ko) * 2011-07-25 2018-04-13 삼성디스플레이 주식회사 표시 패널 및 표시 패널에 집적된 구동 장치
KR20130070723A (ko) * 2011-12-20 2013-06-28 삼성디스플레이 주식회사 테스트 패드를 구비하는 유기발광 표시장치
KR20130123998A (ko) * 2012-05-04 2013-11-13 삼성디스플레이 주식회사 표시 장치 및 그것의 동작 방법
KR101977592B1 (ko) * 2012-07-24 2019-05-13 엘지디스플레이 주식회사 공통전압 보상회로를 포함하는 액정표시장치
KR101993220B1 (ko) * 2012-10-29 2019-06-26 엘지디스플레이 주식회사 터치스크린 일체형 표시장치
US9792867B2 (en) * 2013-02-19 2017-10-17 Sakai Display Products Corporation Display apparatus
JP6296277B2 (ja) * 2013-10-01 2018-03-20 株式会社Joled 表示装置用パネル、表示装置、および、表示装置用パネルの検査方法
US9293102B1 (en) * 2014-10-01 2016-03-22 Apple, Inc. Display having vertical gate line extensions and minimized borders
KR102196101B1 (ko) * 2014-10-23 2020-12-30 삼성디스플레이 주식회사 표시 장치
KR102272479B1 (ko) * 2014-12-09 2021-07-02 삼성디스플레이 주식회사 표시 장치
CN106297623B (zh) * 2015-06-10 2019-11-01 群创光电股份有限公司 扇出电路及应用其的显示装置
KR20170080851A (ko) * 2015-12-30 2017-07-11 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법

Also Published As

Publication number Publication date
US20170193953A1 (en) 2017-07-06
US10217431B2 (en) 2019-02-26

Similar Documents

Publication Publication Date Title
KR102437170B1 (ko) 게이트 구동 회로 및 이를 구비한 평판 표시 장치
US10984720B2 (en) Driving method and driving apparatus of display panel
US9870747B2 (en) Display device
JP7050435B2 (ja) 表示装置
EP3151086A1 (en) Touch driving signal generating device, touch driving device including the same, and display device and driving method thereof
US8648884B2 (en) Display device
EP3057086A1 (en) Voltage drop compensator for display panel and display device including the same
KR102564458B1 (ko) 표시 장치 및 이의 구동 방법
US9791966B2 (en) Liquid crystal display device with gate clock signals having specific slew rate
KR20170080851A (ko) 표시 장치 및 이의 구동 방법
KR102482210B1 (ko) 터치표시장치 및 그 구동방법
US20180218660A1 (en) Shift register, gate driving circuit and display apparatus
KR102237125B1 (ko) 표시 장치 및 이의 구동 방법
JP2007034305A (ja) 表示装置
US10971092B2 (en) Driving method and driving device of display panel
US10741142B1 (en) Current mode digitally variable resistor or programmable VCOM
CN111627390A (zh) 驱动电路、显示设备及其驱动方法
KR20160070889A (ko) 게이트 구동회로 및 이를 포함하는 표시장치
KR102498281B1 (ko) 표시 장치 및 이의 구동 방법
KR102051389B1 (ko) 액정표시장치 및 이의 구동회로
KR102235079B1 (ko) 표시장치
KR20170044809A (ko) 표시 장치 및 이의 구동 방법
KR20180013532A (ko) 표시장치
KR102437178B1 (ko) 게이트 구동 회로
KR20060072316A (ko) 액정표시장치