WO2013140764A1 - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
WO2013140764A1
WO2013140764A1 PCT/JP2013/001761 JP2013001761W WO2013140764A1 WO 2013140764 A1 WO2013140764 A1 WO 2013140764A1 JP 2013001761 W JP2013001761 W JP 2013001761W WO 2013140764 A1 WO2013140764 A1 WO 2013140764A1
Authority
WO
WIPO (PCT)
Prior art keywords
substrate
nano
semiconductor device
periodic structure
metal film
Prior art date
Application number
PCT/JP2013/001761
Other languages
English (en)
French (fr)
Inventor
谷川 達也
道春 太田
Original Assignee
アイシン精機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by アイシン精機株式会社 filed Critical アイシン精機株式会社
Priority to EP13765262.4A priority Critical patent/EP2830085A4/en
Priority to US14/386,032 priority patent/US20150076518A1/en
Publication of WO2013140764A1 publication Critical patent/WO2013140764A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/268Bombardment with radiation with high-energy radiation using electromagnetic radiation, e.g. laser radiation
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/0006Working by laser beam, e.g. welding, cutting or boring taking account of the properties of the material involved
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/02Positioning or observing the workpiece, e.g. with respect to the point of impact; Aligning, aiming or focusing the laser beam
    • B23K26/06Shaping the laser beam, e.g. by masks or multi-focusing
    • B23K26/062Shaping the laser beam, e.g. by masks or multi-focusing by direct control of the laser beam
    • B23K26/0622Shaping the laser beam, e.g. by masks or multi-focusing by direct control of the laser beam by shaping pulses
    • B23K26/0624Shaping the laser beam, e.g. by masks or multi-focusing by direct control of the laser beam by shaping pulses using ultrashort pulses, i.e. pulses of 1ns or less
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/02Positioning or observing the workpiece, e.g. with respect to the point of impact; Aligning, aiming or focusing the laser beam
    • B23K26/06Shaping the laser beam, e.g. by masks or multi-focusing
    • B23K26/064Shaping the laser beam, e.g. by masks or multi-focusing by means of optical elements, e.g. lenses, mirrors or prisms
    • B23K26/0648Shaping the laser beam, e.g. by masks or multi-focusing by means of optical elements, e.g. lenses, mirrors or prisms comprising lenses
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/08Devices involving relative movement between laser beam and workpiece
    • B23K26/083Devices involving movement of the workpiece in at least one axial direction
    • B23K26/0853Devices involving movement of the workpiece in at least in two axial directions, e.g. in a plane
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/352Working by laser beam, e.g. welding, cutting or boring for surface treatment
    • B23K26/355Texturing
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/352Working by laser beam, e.g. welding, cutting or boring for surface treatment
    • B23K26/3568Modifying rugosity
    • B23K26/3584Increasing rugosity, e.g. roughening
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/0485Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28537Deposition of Schottky electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/30Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface
    • H01L29/34Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface the imperfections being on the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2101/00Articles made by soldering, welding or cutting
    • B23K2101/36Electric or electronic devices
    • B23K2101/40Semiconductor devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2103/00Materials to be soldered, welded or cut
    • B23K2103/50Inorganic material, e.g. metals, not provided for in B23K2103/02 – B23K2103/26
    • B23K2103/56Inorganic material, e.g. metals, not provided for in B23K2103/02 – B23K2103/26 semiconducting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction

Definitions

  • the present invention relates to a semiconductor device in which a conductive film is formed on a semiconductor substrate and a method for manufacturing the same.
  • a Schottky resistance is generated at the interface between the semiconductor substrate and the metal film (referred to as a semiconductor / metal interface). Therefore, in order to use a metal film formed on a semiconductor substrate as an ohmic electrode, it is necessary to reduce the Schottky resistance and form an ohmic contact at the semiconductor / metal interface.
  • a method for reducing the Schottky resistance a method of annealing at a high temperature after forming an electrode is generally used.
  • a method for further reducing the resistance a method of forming a metal film on the surface of the semiconductor substrate after roughening the surface of the semiconductor substrate, that is, after forming fine irregularities on the substrate surface is known. .
  • a technique is known in which ion implantation is performed on the surface of a semiconductor substrate and then a metal film is formed on the surface of the substrate.
  • Patent Document 1 describes a method of forming irregularities on a substrate surface by performing polishing treatment with a grindstone or mechanical processing such as sandblasting on the substrate surface.
  • Patent Document 2 describes a method of forming irregularities by heating the substrate surface by performing laser irradiation on the substrate surface.
  • chipping or cracking may occur when surface machining is performed at high speed, particularly when using a hard and brittle substrate such as SiC or GaN. It is necessary to perform processing at low speed. In addition, since the grindstone and sandblast particles come into contact with the substrate surface during processing, impurities may be mixed into the semiconductor / metal interface.
  • irregularities are formed on the substrate surface by heating the substrate to a temperature equal to or higher than the melting point by laser irradiation.
  • a high melting point material such as SiC or GaN
  • the method of annealing at a high temperature after the electrode is formed and the method of performing ion implantation on the surface of the substrate require heating the substrate at a high temperature, so that there is a problem that it is difficult to apply to a structure that is sensitive to heat.
  • An object of the present invention is to provide a semiconductor device in which these problems are improved and a method for manufacturing the same.
  • a first aspect of the present invention is a method of manufacturing a semiconductor device in which a conductive film is formed on a semiconductor substrate, and the surface of the semiconductor substrate is irradiated with a femtosecond laser to thereby modify the surface.
  • a second aspect of the present invention is a semiconductor device, comprising a semiconductor substrate, a surface modification region formed on the surface by irradiating a surface of the semiconductor substrate with a femtosecond laser, and the surface modification.
  • FIG. 4 is a diagram illustrating an exemplary nano-periodic structure.
  • the present inventor uses this phenomenon to irradiate a substrate with a femtosecond laser with energy near the processing threshold to form nano-level periodic irregularities (called nano-periodic structures) on the substrate, It was found that Schottky resistance can be reduced by forming a metal film on the surface.
  • FIG. 6 is an exemplary image obtained by photographing the surface of the nano-periodic structure formed on the substrate with an SEM. It can be seen that the femtosecond laser is scanned along the B direction, and irregularities extending in the C direction are periodically formed. In addition, since the C direction which is the direction of the periodic unevenness depends on the polarization direction of the femtosecond laser, the C direction can be arbitrarily changed by changing the polarization direction.
  • a femtosecond laser with a wavelength of 1.05 ⁇ m is used, and the grooves included in the irregularities are about 700 nm in width and about 200 nm in depth, respectively.
  • FIG. 1A to 1C are views showing a metal film forming method on a semiconductor substrate used when manufacturing a semiconductor device according to this embodiment.
  • a semiconductor substrate 1 to be deposited is prepared.
  • a SiC substrate is used as the substrate 1.
  • one surface is a C surface on which C atoms are arranged on the surface, and the other surface opposite to the one surface is an Si surface on which Si atoms are arranged on the surface.
  • a metal film is formed on the C plane. Conventionally, it has been difficult to reduce the Schottky resistance when forming a metal film, particularly on the C surface of an SiC substrate.
  • the metal film forming method according to the present invention can be suitably applied to the C surface of the SiC substrate because ohmic contact can be obtained without annealing at a high temperature as in the prior art after the metal film is formed.
  • the metal film forming method according to the present embodiment is not limited to the C surface of the SiC substrate, but can also be applied to the Si surface of the SiC substrate. It can also be applied to GaN substrates and diamond semiconductor substrates having a high melting point and high hardness.
  • a metal film 3 is formed on the nano-periodic structure 2 of the substrate 1.
  • the metal film is formed by depositing Cr.
  • any method such as a CVD method, a sputtering method, and an electroplating method may be used as long as the metal film 3 can be formed on the nano-periodic structure 2.
  • the metal film 3 can be made of any metal that exhibits a Schottky resistance by being in contact with the substrate 1.
  • the Schottky resistance at the interface between the substrate 1 and the metal film 3 can be reduced to make ohmic contact.
  • the metal film 3 is formed on the C surface of the SiC substrate, it is possible to suppress the occurrence of peeling of the metal film 3 due to the deposition of C atoms at the semiconductor / metal interface due to high temperature annealing.
  • annealing may be performed using a heating furnace or a laser at such a low temperature that C atoms do not precipitate at the interface between the substrate 1 and the metal film 3. Thereby, the effect of further reducing the Schottky resistance can be obtained.
  • FIG. 2 is a schematic view of a nano-periodic structure forming apparatus 100 for forming a nano-periodic structure on a substrate.
  • the nano-periodic structure forming apparatus 100 includes a laser light source 101 that emits a laser beam A that is a femtosecond laser, a half-wave plate that controls the polarization direction of the laser beam A, and an output attenuation that adjusts the output of the laser beam A.
  • a mirror 104 that changes the optical path of the laser light A, a condenser lens 105 that condenses the laser light A, a stage 106 on which the substrate 1 is placed, a stage drive unit 107 that moves the position of the stage 106, Is provided. Further, a control unit 108 that controls the laser light source 101 and the stage driving unit 107 is provided.
  • the laser light source 101 emits laser light A that is a femtosecond laser.
  • a laser oscillator having a frequency of 100 kHz, a center wavelength of 1.05 ⁇ m, an output of 1 W, and a pulse width of 500 fs is used as the laser light source 101.
  • the laser emission conditions of the laser light source 101 may be arbitrarily adjusted.
  • the laser beam A may be a picosecond laser instead of a femtosecond laser as long as a nano-periodic structure can be formed.
  • the laser beam A When the polarization direction of the laser beam A is changed by rotating the half-wave plate 102, the laser beam A is emitted from the polarization beam splitter. The ratio of branching changes. Therefore, by adjusting the half-wave plate 102 and the output attenuator 103 that is a polarization beam splitter, the output of the laser light A irradiated on the substrate can be attenuated. If the output of the laser beam A can be attenuated, any means can be applied without being limited to the combination of the half-wave plate and the polarization beam splitter. In the present embodiment, the output of the laser light A is attenuated to 0.1 W by the output attenuator 103, but may be adjusted as appropriate.
  • a laser beam may be formed in a linear shape using a cylindrical lens, and the large area of the substrate surface may be irradiated with the laser beam.
  • a plurality of laser beams may be branched into a plurality of laser beams using a DOE (diffractive optical element), and a plurality of laser beams may be simultaneously irradiated onto the substrate surface.
  • DOE diffractive optical element
  • the substrate 1 is placed on a stage 106 that can be moved in an arbitrary direction by a stage driving unit 107.
  • the stage driving unit 107 moves the stage 106 in parallel with the surface of the substrate 1, whereby the laser light A can be scanned on the surface of the substrate 1.
  • the scanning speed is set to 100 mm / s, but may be adjusted as appropriate.
  • the stage drive unit 107 moves the stage 106 in the normal direction of the surface of the substrate 1, whereby the spot diameter of the laser beam A on the surface of the substrate 1 can be changed.
  • a control unit 108 for controlling the laser light source 101 and the stage driving unit 107 is provided.
  • the control unit 108 can cooperatively control the start and end of the laser light A irradiation and the movement of the stage 106 by the stage driving unit 107.
  • the control unit 108 preferably includes a display unit for displaying information and an input unit for accepting inputs such as a start instruction and an end instruction from the user.
  • a storage unit for storing the laser emission conditions and the laser irradiation range may be provided in the control unit 108. Note that the user may operate the laser light source 101 and the stage driving unit 107 without providing the control unit 108.
  • the laser emission conditions of the laser light source 101, the attenuation rate of the laser light A by the half-wave plate 102 and the output attenuator 103, and the spot diameter of the laser light A are changed.
  • the energy of the laser beam A is adjusted to the vicinity of the processing threshold value of the substrate 1.
  • a nano-periodic structure is formed in the range where the laser beam A is irradiated on the surface of the substrate 1.
  • the Gaussian beam is irradiated.
  • a beam having a uniform light intensity may be formed and irradiated over the entire beam spot using DOE or the like.
  • the control unit 108 After placing the substrate 1 on the stage 106, the user gives a start instruction to the control unit 108 from the input unit.
  • the control unit 108 starts the laser irradiation from the laser light source 101 and simultaneously controls the stage driving unit 107 to start the movement of the stage 106.
  • the stage 106 moves, nano-periodic structures are continuously formed in the spot of the laser beam A on the surface of the substrate 1.
  • the laser beam A may be scanned over the entire laser irradiation scheduled range by moving the stage 106 in a straight line and performing it several times in parallel. Alternatively, the stage 106 may be moved in a circle. It is desirable to scan the laser beam A so that the locus of the spot irradiated with the laser beam A does not overlap.
  • the laser irradiation scheduled range may be programmed in the control unit 108 in advance, or may be set in the control unit 108 by the user at the start of processing.
  • control unit 108 automatically ends the laser irradiation from the laser light source 101 and the movement of the stage 106 by the stage driving unit 107.
  • the process may be ended by the user giving an end instruction to the control unit 108 from the input unit.
  • control unit 108 controls the movement of the stage 106.
  • the user may start and end the laser irradiation and move the stage 106.
  • FIG. 3A shows the configuration of this embodiment.
  • two nano-periodic structures 2 are formed at distant positions on the substrate 1, and a metal film 3 is formed on each nano-periodic structure 2.
  • a resistance measuring device 109 is connected to the two metal films 3 via a conducting wire.
  • the substrate 1 is a SiC substrate, and the metal film 3 is Cr.
  • the nano-periodic structure 2 is formed on the C-plane of the SiC substrate using the nano-periodic structure forming apparatus 100 shown in FIG.
  • FIG. 3B shows a configuration of a comparative example.
  • the comparative example is the same as the configuration of this example except that the nano-periodic structure 2 is not formed and the two metal films 3 are directly formed at positions distant from the substrate 1.
  • connection point of the resistance measuring device 109 when the connection point of the resistance measuring device 109 was changed and the resistance value was measured four times, they were 0.15 Mk ⁇ , 0.25 M ⁇ , 0.30 M ⁇ , and 0.35 M ⁇ . Moreover, about the comparative example, when the connection point of the resistance measuring device 109 was changed and the resistance value was measured four times, it was 0.85 M ⁇ , 0.85 M ⁇ , 0.86 M ⁇ , and 0.86 M ⁇ . As a result, it was found that the resistance value is reduced to about 1/5 at the maximum in the present example having the structure in which the nano-periodic structure is formed at the semiconductor / metal interface as compared with the comparative example that is not so. .
  • the aspect ratio of the nano-periodic structure 2 is about 3: 1 (width 700 nm, depth 200 nm)
  • the increase rate of the contact area of the semiconductor / metal interface is at most 20 to 30%. Therefore, in view of the fact that the contact resistance is reduced to less than 1/5, it is considered that factors other than the increase in the contact area are also involved in combination.
  • a nano-periodic structure is formed by femtosecond laser irradiation, it is considered that C atoms on the C surface of the SiC substrate are removed, thereby exposing Si atoms and increasing dangling bonds.
  • the crystal structure of the substrate surface was changed by the femtosecond laser irradiation.
  • FIG. 5A is a schematic cross-sectional view of an exemplary vertical Schottky barrier diode (SBD) 200a.
  • SBD vertical Schottky barrier diode
  • an n ⁇ type SiC layer 204 is stacked on one surface (Si surface) of the n + type SiC layer 203.
  • a Schottky electrode 206 is formed on the surface (Si surface) of the n ⁇ -type SiC layer 204, and a wiring electrode 207 is formed on the Schottky electrode 206. Further, the n ⁇ type SiC layer 204, the Schottky electrode 206, and the wiring electrode 207 are covered with an insulating film 208.
  • a part of the wiring electrode 207 is exposed through the opening of the insulating film 208.
  • a p-type SiC layer 205 is formed in a portion of the n ⁇ -type SiC layer 204 that is in contact with both ends of the Schottky electrode 206.
  • a nano-periodic structure 202 is formed on the surface (C surface) opposite to the n ⁇ type SiC layer 204 of the n + type SiC layer 203.
  • the nano-periodic structure 202 can be formed using the nano-periodic structure forming apparatus 100 shown in FIG.
  • the ohmic electrode 201 is formed on the nanoperiodic structure 202.
  • the formation of the nano-periodic structure 202 uses a femtosecond laser with little heat generation, it is possible to suppress the influence of high temperature on the formed structure. Further, after the ohmic electrode 201 is formed on the C-plane, a good ohmic contact can be obtained only by annealing at a low temperature instead of a conventional high temperature. As a result, it is possible to further suppress the precipitation of C atoms on the C surface at a high temperature and the influence of the high temperature on the formed structure.
  • FIG. 5B is a schematic cross-sectional view of an exemplary horizontal SBD 200b.
  • a p ⁇ type SiC layer 211 is stacked on a p type SiC layer 210.
  • a first p-type SiC barrier layer 212, an n-type SiC channel layer 213, and a second p-type SiC barrier layer 214 are stacked in this order.
  • the channel layer may be p-type and the two barrier layers may be n-type.
  • Two recesses 218a and 218b are formed in the n-type SiC channel layer 213 and the second p-type SiC barrier layer 214.
  • a nano-periodic structure 216 is formed on the exposed surface of the n-type SiC channel layer 213, and the nano-periodic structure 216, the first p-type SiC barrier layer 212, and the second p-type SiC barrier layer are formed.
  • An ohmic electrode 215 in contact with 214 is formed.
  • a Schottky electrode 217 in contact with the first p-type SiC barrier layer 212, the n-type SiC channel layer 213, and the second p-type SiC barrier layer 214 is formed on the recess 218b.
  • the n-type SiC channel layer 213 and the second p-type SiC barrier layer 214 are removed by etching to form a recess 218a, and then the sidewall of the recess 218a (that is, the exposed surface of the n-type SiC channel layer 213)
  • the nano-periodic structure 216 can be formed by irradiating a femtosecond laser using the nano-periodic structure forming apparatus 100 shown in FIG.
  • the recess 218a is formed by performing ablation by irradiating the femtosecond laser perpendicularly to the n-type SiC channel layer 213 and the second p-type SiC barrier layer 214, and as a result, the recess 218a.
  • the nano-periodic structure 216 may be formed on the side wall of the substrate.
  • the formation of the nano-periodic structure 216 uses a femtosecond laser with little heat generation, it is possible to suppress the influence of high temperature on the formed structure. Further, after the ohmic electrode 215 is formed, good ohmic contact can be obtained by annealing at a low temperature instead of a conventional high temperature. As a result, it is possible to further suppress the influence of high temperature on the formed structure.
  • FIG. 5C is a schematic cross-sectional view of an exemplary lateral field effect transistor (FET) 200c.
  • FET lateral field effect transistor
  • a p ⁇ type SiC layer 221 is stacked on the p type SiC layer 220.
  • a first p type SiC barrier layer 222, an n type SiC channel layer 223, and a second p type SiC barrier layer 224 are stacked in this order.
  • the channel layer may be p-type and the two barrier layers may be n-type.
  • Two recesses 228 a and 228 b are formed in the n-type SiC channel layer 223 and the second p-type SiC barrier layer 224.
  • a nano-periodic structure 226a is formed on the exposed surface of the n-type SiC channel layer 223, and the nano-periodic structure 226a, the first p-type SiC barrier layer 222, and the second p-type SiC barrier layer are formed.
  • a drain electrode 225 in contact with 224 is formed.
  • a nano-periodic structure 226b is formed on the exposed surface of the n-type SiC channel layer 223, and the nano-periodic structure 226b, the first p-type SiC barrier layer 222, and the second p-type SiC barrier layer are formed.
  • a source electrode 227 in contact with 224 is formed.
  • a Schottky gate electrode 229 that penetrates through the second p-type SiC barrier layer 224 and is in contact with the n-type SiC channel layer 223 is formed between the drain electrode 225 and the source electrode 227.
  • the nano-periodic structures 226a and 226b can be formed by irradiating the femtosecond laser using the nano-periodic structure forming apparatus 100 shown in FIG. Another method is to form the recesses 228a and 228b by ablating the n-type SiC channel layer 223 and the second p-type SiC barrier layer 224 by irradiating with a femtosecond laser perpendicularly. Nano periodic structures 226a and 226b may be formed on the sidewalls of 228a and 228b.
  • the femtosecond laser with little heat generation is used for forming the nano-periodic structures 226a and 226b, it is possible to suppress the influence of high temperature on the formed structure. Further, after the drain electrode 225 and the source electrode 227 are formed, good ohmic contact can be obtained by annealing at a low temperature instead of a conventional high temperature. As a result, it is possible to further suppress the influence of high temperature on the formed structure.
  • the configuration of the device examples shown in FIGS. 5A to 5C can be changed as appropriate.
  • SiC is used, but GaN or a diamond semiconductor may be used.
  • the present invention is not limited to application to the structure described in the present specification, and can be applied to any structure that needs to form an ohmic contact by forming a metal film over a semiconductor.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Optics & Photonics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mechanical Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Electromagnetism (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Laser Beam Processing (AREA)

Abstract

 本発明は、基板の加熱および不純物の混入を抑制してショットキー抵抗を低減することが可能な、半導体性基板上に導電膜が形成される半導体装置及びその製造方法を提供することを目的とする。本発明の一実施形態に係る半導体装置の製造に用いる金属膜成膜方法は、基板の一面に加工しきい値の近傍のエネルギーを有するフェムト秒レーザを照射することによって、微細な凹凸であるナノ周期構造を形成する工程と、基板のナノ周期構造の上に金属膜を形成する工程とを有する。これによって、基板の加熱および不純物の混入を抑制しながらも、基板と金属膜との界面のショットキー抵抗を低減させてオーミック接触を得ることができる。

Description

半導体装置及びその製造方法
 本発明は、半導体性基板上に導電膜が形成される半導体装置及びその製造方法に関するものである。
 半導体性基板上に金属膜を成膜すると、該半導体性基板と該金属膜との間の界面(半導体/金属界面という)にショットキー抵抗が生じる。そのため、半導体性基板上に成膜された金属膜をオーミック電極として用いるためには、ショットキー抵抗を低減して半導体/金属界面にオーミック接触を形成する必要がある。ショットキー抵抗を低減する方法としては、電極を形成後に高温でアニールする方法が一般的である。また、さらに抵抗を低減する方法としては、半導体性基板の表面を荒らした後、つまり基板表面上に微細な凹凸を形成した後に、該基板表面上に金属膜を形成する手法が知られている。また、半導体性基板の表面にイオン注入を行ってから、該基板表面上に金属膜を形成する手法が知られている。
 特許文献1には、砥石による研磨処理やサンドブラスト等による機械的加工を基板表面に対して行うことにより、該基板表面に凹凸を形成する方法が記載されている。特許文献2には、基板表面に対してレーザ照射を行うことにより該基板表面を加熱して凹凸を形成する方法が記載されている。
特開2009-283754号公報 特開2006-41248号公報
 特許文献1に開示された方法では、特にSiCやGaN等の硬くてもろい基板を用いる場合に、高速で表面の機械的加工を行うと欠けや割れが発生する場合があり、それを防ぐためには、低速で処理を行う必要がある。また、加工時に砥石やサンドブラスト粒が基板表面に接触するため、不純物が半導体/金属界面に混入する可能性がある。
 特許文献2に開示された方法では、レーザ照射によって基板を融点以上の温度まで加熱することによって、基板表面に凹凸を形成する。基板に特にSiCやGaN等の高融点の材料を用いる場合に、基板を高い温度に加熱する必要があるため、熱に弱い構造には適用が難しいという問題がある。
 電極を形成後に高温でアニールする方法や基板表面にイオン注入を行う方法では、基板を高温で加熱する必要があるため、やはり熱に弱い構造には適用が難しいという問題がある。
 このように、従来、半導体性基板上に導電膜が形成される半導体装置において、種々の問題を有していた。本発明は、これらの問題点が改善された半導体装置及びその製造方法を提供することを目的としている。
 本発明の第1の態様は、半導体性基板上に導電膜が形成される半導体装置の製造方法であって、前記半導体性基板の表面にフェムト秒レーザを照射することによって、前記表面に表面改質領域を形成する表面改質ステップと、前記表面改質領域に前記導電膜を形成する導電膜形成ステップと、を備える。
 本発明の第2の態様は、半導体装置であって、半導体性基板と、前記半導体性基板の表面にフェムト秒レーザを照射することによって前記表面に形成される表面改質領域と、前記表面改質領域の上に成膜される導電膜と、を備える。
 本発明に係る方法によれば、半導体性基板上に導電膜を成膜する際に、加熱による基板へのダメージおよび不純物の混入等を抑制して、ショットキー抵抗を低減することができる。
本発明の一実施形態に係る、金属膜の成膜工程を示す図である。 本発明の一実施形態に係る、金属膜の成膜工程を示す図である。 本発明の一実施形態に係る、金属膜の成膜工程を示す図である。 本発明の一実施形態に係る、ナノ周期構造形成装置を示す概略図である。 本発明の一実施例における抵抗測定方法を示す図である。 比較例における抵抗測定方法を示す図である。 本発明の一実施例における抵抗測定方法を示す図である。 比較例における抵抗測定方法を示す図である。 本発明の応用例を示す模式断面図である。 本発明の応用例を示す模式断面図である。 本発明の応用例を示す模式断面図である。 例示的なナノ周期構造を示す図である。
 以下、図面を参照して、本発明の実施の形態を説明するが、本発明は本実施形態に限定されるものではない。なお、以下で説明する図面で、同機能を有するものは同一符号を付け、その繰り返しの説明は省略することもある。
(実施形態)
 フェムト秒レーザをあるエネルギー以上で材料の表面に照射すると、材料の表面の加熱を抑えて蒸発(アブレーションという)できることが知られている。該エネルギーの値を加工しきい値という。さらに、金属や半導体などの基板の表面に、該基板の加工しきい値近傍のエネルギーを有するフェムト秒レーザを照射すると、該フェムト秒レーザの波長に近い周期の縞状にアブレーションが発生する現象が知られている。
 本発明者は、この現象を利用し、フェムト秒レーザを加工しきい値近傍のエネルギーで基板に照射し、基板上にナノレベルの周期的な凹凸(ナノ周期構造という)を形成し、その上に金属膜を成膜することによって、ショットキー抵抗を低減できることを見出した。
 図6は、基板上に形成されたナノ周期構造の表面をSEMで撮影した例示的な像である。B方向に沿ってフェムト秒レーザが走査されており、C方向に延在する凹凸が周期的に形成されていることがわかる。なお、周期的な凹凸の向きであるC方向はフェムト秒レーザの偏光方向に依存しているため、該偏光方向を変更することでC方向を任意に変化させることができる。ここでは波長1.05μmのフェムト秒レーザを用いており、凹凸に含まれる溝はそれぞれ幅700nm、深さ200nm程度である。
 図1A~図1Cは、本実施形態に係る半導体装置を製造する際に用いる、半導体性基板への金属膜成膜方法を示す図である。図1Aに示す第1の工程では、成膜する対象となる半導体性の基板1を用意する。基板1としては、SiC基板を用いる。SiC基板では、一面はC原子が表面に配列されているC面となり、該一面と対向する他面はSi原子が表面に配列されているSi面となることが知られているが、本実施形態ではC面に対して金属膜を形成するものとする。
 従来、SiC基板の特にC面に対しては金属膜成膜時にショットキー抵抗を低減することが難しいとされていた。これは、従来のような金属膜成膜後に高温でアニールしてショットキー抵抗を低減する手法では、高温に加熱されることによりC面でC原子が析出し、金属膜の密着性が低下してしまうためである。それに対して、本発明に係る金属膜成膜方法は、金属膜成膜後に従来のような高温でアニールしなくともオーミック接触が得られるため、SiC基板のC面上にも好適に適用できる。
 本実施形態に係る金属膜成膜方法は、SiC基板のC面に限定されず、SiC基板のSi面にも適用できる。また、高融点、高硬度であるGaN基板やダイヤモンド半導体基板にも適用できる。
 図1Bに示す第2の工程では、基板1の一面(SiC基板のC面)に対して基板1の加工しきい値の近傍のエネルギーを有するフェムト秒レーザを照射することによって、微細な凹凸であるナノ周期構造2を形成する。ナノ周期構造2は、少なくとも金属膜を形成する予定の範囲を含む領域に対して、フェムト秒レーザを走査することによって形成することができる。
 図1Cに示す第3の工程では、基板1のナノ周期構造2の上に金属膜3を形成する。本実施形態では、Crを蒸着することによって金属膜を成膜している。この方法以外にも、CVD法、スパッタ法、電気めっき法等、ナノ周期構造2上に金属膜3を成膜できればいずれの方法を用いてもよい。また、金属膜3には基板1に接することでショットキー抵抗を示す任意の金属を用いることができる。
 図1A~図1Cに示す金属膜成膜方法を用いて基板1上に金属膜3が成膜されている半導体装置を製造することによって、基板の加熱および不純物の混入を抑制し、かつ高温アニールを行わなくとも、基板1と金属膜3との界面のショットキー抵抗を低減させてオーミック接触させることができる。特にSiC基板のC面に対して金属膜3を形成する際には、高温アニールにより半導体/金属界面にC原子が析出して金属膜3の剥離が発生することを抑制することができる。
 図1Cに示す金属膜3の形成工程の後に、加熱炉またはレーザを使用して、基板1と金属膜3との界面にC原子が析出しない程度の低温でアニーリングを行ってもよい。それにより、さらにショットキー抵抗を低減する効果が得られる。
 図2は、基板上にナノ周期構造を形成するためのナノ周期構造形成装置100の概略図である。図2においては、装置間の接続は実線で示され、レーザ光の光路は破線で示されている。ナノ周期構造形成装置100は、フェムト秒レーザであるレーザ光Aを出射するレーザ光源101と、レーザ光Aの偏光方向を制御する1/2波長板と、レーザ光Aの出力を調整する出力減衰器と、レーザ光Aの光路を変えるミラー104と、レーザ光Aを集光させる集光レンズ105と、基板1を載置するステージ106と、ステージ106の位置を移動させるステージ駆動部107と、を備える。さらに、レーザ光源101とステージ駆動部107とを制御する制御部108が設けられる。
 レーザ光源101は、フェムト秒レーザであるレーザ光Aを出射する。本実施形態では、レーザ光源101として、周波数100kHz、中心波長1.05μm、出力1W、パルス幅500fsのレーザ発振器を用いている。レーザ光源101のレーザ出射条件は任意に調整してよい。本実施形態においては、ナノ周期構造が形成できれば、レーザ光Aはフェムト秒レーザでなく、ピコ秒レーザでもよい。
 レーザ光源101からレーザ光Aが出射される方向に、直線偏光であるレーザ光Aの偏光方向を調整する1/2波長板102が設けられる。1/2波長板102は回転可能に構成され、1/2波長板102を回転することによってレーザ光Aの偏光方向を任意に変更することができる。さらに、1/2波長板102からレーザ光Aが出射される方向に、レーザ光Aの出力を調整する出力減衰器103が設けられる。
 出力減衰器103としては、例えば偏光ビームスプリッタが使用できる。偏光ビームスプリッタは入射した光を偏光方向にしたがって2方向に分岐させる機能を有するが、1/2波長板102を回転することによってレーザ光Aの偏光方向を変更すると、偏光ビームスプリッタにおいてレーザ光Aが分岐される割合が変わる。そのため、1/2波長板102と偏光ビームスプリッタである出力減衰器103とを調整することで、基板に照射されるレーザ光Aの出力を減衰することができる。なお、レーザ光Aの出力が減衰できれば、1/2波長板と偏光ビームスプリッタとの組み合わせに限らず、任意の手段が適用できる。
 本実施形態では、出力減衰器103によりレーザ光Aの出力を0.1Wに減衰させているが、適宜調整してよい。
 さらに、出力減衰器103からレーザ光Aが出射される方向の一つには、レーザ光Aの方向を基板の方へ変更するためのミラー104、およびスポットを絞るための集光レンズ105が設けられる。ミラー104は省略されてもよく、また光路上に複数設けられてもよい。集光レンズ105は任意のレンズでよいが、本実施形態ではNAが0.2のレンズを用いている。集光レンズ105により集光されたレーザ光Aは、基板1に向けて照射される。
 なお、本実施形態では、ミラーと集光レンズを用いてレーザ光を基板に照射したが、ガルバノスキャナを用いてレーザ光を基板表面全域に走査してもよい。
 また、シリンドリカルレンズを用いてレーザ光を線状に形成して基板表面の大面積にレーザ光を照射してもよい。
 また、DOE(diffractive optical element)を用いてレーザ光を複数本に分岐して複数のレーザ光を基板表面に同時に照射してもよい。
 基板1は、ステージ駆動部107により任意の方向に移動可能なステージ106の上に載置される。ステージ駆動部107がステージ106を基板1の表面と平行に移動させることによって、レーザ光Aに基板1の表面上を走査させることができる。本実施形態では、走査速度を100mm/sとしているが、適宜調整してよい。また、ステージ駆動部107がステージ106を基板1の表面の法線方向に移動させることによって、基板1の表面におけるレーザ光Aのスポット径を変化させることができる。
 さらに、レーザ光源101およびステージ駆動部107を制御するための制御部108が設けられる。制御部108は、レーザ光A照射の開始および終了、ならびにステージ駆動部107によるステージ106の移動を協調的に制御することができる。制御部108は、情報を表示するための表示部や、ユーザからの開始指示や終了指示などの入力を受け付けるための入力部を備えていると望ましい。さらに、レーザ出射条件やレーザ照射範囲を記憶するための記憶部を制御部108に設けてもよい。
 なお、制御部108を設けずに、ユーザがレーザ光源101およびステージ駆動部107を操作してもよい。
 ナノ周期構造形成装置100を使用する際には、レーザ光源101のレーザ出射条件、1/2波長板102および出力減衰器103によるレーザ光Aの減衰割合、ならびにレーザ光Aのスポット径を変更することによって、レーザ光Aのエネルギーを基板1の加工しきい値の近傍に調整する。それによって、基板1の表面においてレーザ光Aが照射される範囲にナノ周期構造が形成される。
 なお、本実施形態では、ガウシアンビームを照射しているが、DOEなどを用いてビームスポット全域で光強度が均一のビームを形成して照射しても良い。
 以下に本実施形態に係るナノ周期構造形成動作の一例を説明する。
 まず、ユーザは、レーザ光源101のレーザ出射条件、1/2波長板102および出力減衰器103によるレーザ光Aの減衰割合、ならびにレーザ光Aのスポット径を調整することによって、レーザ光Aが基板1に照射される際のエネルギーを基板1の加工しきい値近傍に調整する。
 ユーザは、基板1をステージ106上に配置した後、制御部108に対して開始指示を入力部から行う。開始指示を受けると、制御部108は、レーザ光源101からのレーザ照射を開始すると同時に、ステージ駆動部107を制御してステージ106の移動を開始する。ステージ106の移動に伴って、基板1表面におけるレーザ光Aのスポット内にナノ周期構造が連続的に形成されていく。
 ステージ106を直線状に移動させ、それを平行に複数回行うことによって、レーザ照射予定範囲全域にレーザ光Aを走査させてもよい。または、ステージ106を円状に移動させてもよい。レーザ光Aが照射されたスポットの軌跡が重複しないように、レーザ光Aを走査させることが望ましい。
 レーザ照射予定範囲は、予め制御部108にプログラムされていてもよく、または処理開始時にユーザにより制御部108に設定されてもよい。
 レーザ照射予定範囲の全域にナノ周期構造を形成し終えると、制御部108は自動的にレーザ光源101からのレーザ照射およびステージ駆動部107によるステージ106の移動を終了させる。または、ユーザが制御部108に対して入力部から終了指示を行うことによって処理を終了させてもよい。
 以上のナノ周期構造形成動作では制御部108がステージ106の移動を制御する例を示しているが、ユーザがレーザ照射の開始および終了、ならびにステージ106の移動を行ってもよい。
(実施例1)
 図1A~図1Cに示す金属膜成膜方法を用いて形成した金属電極に対して、抵抗を測定する実験を行った。図3Aに、本実施例の構成を示す。本実施例では、基板1上の離れた位置に2箇所のナノ周期構造2が形成され、それぞれのナノ周期構造2上に金属膜3が形成されている。2つの金属膜3に抵抗測定器109が導線を介して接続されている。基板1はSiC基板であり、金属膜3はCrである。ナノ周期構造2は、図2に示すナノ周期構造形成装置100を用いてSiC基板のC面上に形成されている。また、図3Bに、比較例の構成を示す。比較例は、ナノ周期構造2が形成されておらず、基板1上の離れた位置に2つの金属膜3が直接形成されている点を除けば、本実施例の構成と同様である。
 本実施例について、抵抗測定器109の接続地点を変えて4回抵抗値を測定したところ、0.15MkΩ、0.25MΩ、0.30MΩ、0.35MΩとなった。また、比較例について、抵抗測定器109の接続地点を変えて4回抵抗値を測定したところ、0.85MΩ、0.85MΩ、0.86MΩ、0.86MΩとなった。
 これにより、半導体/金属界面にナノ周期構造が形成されている構成を有する本実施例では、そうでない比較例と比較して、抵抗値が最大で1/5程度に低減されることがわかった。測定された抵抗値は、接触抵抗(基板1と金属膜3との間の抵抗)とシート抵抗(基板1上の2つの金属膜3間の抵抗)との和になっているため、接触抵抗、つまり半導体/金属界面のショットキー抵抗を単独で見るとさらに大きく低減されていると考えられる。
 今回の実施例において、ナノ周期構造2のアスペクト比は3:1(幅700nm、深さ200nm)程度であるため、半導体/金属界面の接触面積の増加率は高々20~30%である。したがって、接触抵抗が1/5より小さく低減されていることを鑑みると、接触面積の増加以外の要因も複合的に関わっているものと考えられる。例えば、フェムト秒レーザ照射によりナノ周期構造が形成された際に、SiC基板のC面のC原子が除去されることにより、Si原子が露出され、ダングリングボンドが増大したことが考えられる。また、フェムト秒レーザ照射により基板表面の結晶構造が変化したことが考えられる。
(実施例2)
 ナノ周期構造が形成された基板の表面の性質が変わっていることを検証するために、半導体/金属界面ではなく電極間にナノ周期構造を形成し、抵抗を測定する実験を行った。図4Aに、本実施例の構成を示す。本実施例では、基板1上にナノ周期構造2が形成され、ナノ周期構造2を基板1表面に平行な2方向から挟むように基板1上に2つの金属膜3が形成されている。2つの金属膜3に抵抗測定器109が導線を介して接続されている。基板1はSiC基板であり、金属膜3はCrである。ナノ周期構造2は、図2に示すナノ周期構造形成装置100を用いてSiC基板のC面上に形成されている。また、図4Bに、比較例の構成を示す。比較例は、2つの金属膜3の間にナノ周期構造2が形成されていない点を除けば、本実施例の構成と同様である。
 本実施例について抵抗値を測定したところ、0.08MΩとなった。また、比較例について抵抗値を測定したところ、1.9MΩとなった。
 これにより、2つの金属膜3の間の基板表面にナノ周期構造が形成されている構成を有する本実施例では、そうでない比較例と比較して、抵抗値が大きく低減されることがわかった。
 本実施例によって、基板表面においてナノ周期構造が形成されている領域では、単に表面積が増大しているだけではなく、基板表面の結晶構造が変化し、低抵抗な半金属状態の性質を示していることが確認された。
 各実施例の結果を鑑みると、基板の表面にフェムト秒レーザが照射されると、ナノ周期の凹凸構造と、抵抗が低減された領域とからなる表面改質領域が該基板の表面に形成されると推測できる。その結果、該表面改質領域の上に金属膜を成膜する際に、より顕著なショットキー抵抗低減効果を実現できるものと考えられる。
(応用例)
 図5A~図5Cに、本発明を適用して構成されるデバイスの例を示す。
 図5Aは、例示的な縦型ショットキーバリアダイオード(SBD)200aの模式断面図である。縦型SBD200aでは、n型SiC層203の一面(Si面)上にn型SiC層204が積層されている。n型SiC層204の表面(Si面)にはショットキー電極206が形成され、ショットキー電極206上に配線電極207が形成されている。さらに、n型SiC層204、ショットキー電極206、および配線電極207を覆うように絶縁膜208で被覆されている。絶縁膜208が有する開口部を介して配線電極207の一部が露出されている。n型SiC層204内でショットキー電極206の両端に接する部分には、p型SiC層205が形成されている。
 n型SiC層203のn型SiC層204から反対側の面(C面)には、ナノ周期構造202が形成されている。ナノ周期構造202は、図2に示すナノ周期構造形成装置100を用いて形成することができる。さらに、ナノ周期構造202上にオーミック電極201が形成される。
 ナノ周期構造202の形成には発熱の少ないフェムト秒レーザを用いているため、形成済の構造に高温による影響が出ることを抑制することができる。また、C面上のオーミック電極201成膜後に、従来のような高温でなく、低温でアニールするだけでも良好なオーミック接触が得られる。その結果、高温によりC面上にC原子が析出すること、また形成済の構造に高温による影響が出ることをさらに抑制することができる。
 図5Bは、例示的な横型SBD200bの模式断面図である。横型SBD200bでは、p型SiC層210上にp型SiC層211が積層されている。p型SiC層211の上には、第1のp型SiCバリア層212、n型SiCチャネル層213、第2のp型SiCバリア層214がこの順に積層されている。なお、この構成とは逆に、チャネル層をp型、2つのバリア層をn型で構成してもよい。
 n型SiCチャネル層213および第2のp型SiCバリア層214には2つのリセス218a、218bが形成されている。リセス218aにおいて、n型SiCチャネル層213の露出面にはナノ周期構造216が形成されており、ナノ周期構造216と、第1のp型SiCバリア層212と、第2のp型SiCバリア層214とに接するオーミック電極215が形成されている。リセス218b上には第1のp型SiCバリア層212と、n型SiCチャネル層213と、第2のp型SiCバリア層214とに接するショットキー電極217が形成されている。
 エッチングによりn型SiCチャネル層213および第2のp型SiCバリア層214を除去してリセス218aを形成し、その後リセス218aの側壁(つまり、n型SiCチャネル層213の露出面)に対して図2に示すナノ周期構造形成装置100を用いてフェムト秒レーザを照射することによって、ナノ周期構造216を形成することができる。別の方法としては、フェムト秒レーザをn型SiCチャネル層213および第2のp型SiCバリア層214に対して垂直に照射することでアブレーションを行うことによってリセス218aを形成し、その結果リセス218aの側壁にナノ周期構造216を形成することもできる。
 ナノ周期構造216の形成には発熱の少ないフェムト秒レーザを用いているため、形成済の構造に高温による影響が出ることを抑制することができる。また、オーミック電極215成膜後に、従来のような高温でなく、低温でアニールすれば良好なオーミック接触が得られる。その結果、形成済の構造に高温による影響が出ることをさらに抑制することができる。
 図5Cは、例示的な横型電界効果トランジスタ(FET)200cの模式断面図である。横型FET200cでは、p型SiC層220上にp型SiC層221が積層されている。p型SiC層221の上には、第1のp型SiCバリア層222、n型SiCチャネル層223、第2のp型SiCバリア層224がこの順に積層されている。なお、この構成とは逆に、チャネル層をp型、2つのバリア層をn型で構成してもよい。
 n型SiCチャネル層223および第2のp型SiCバリア層224には2つのリセス228a、228bが形成されている。リセス228aにおいて、n型SiCチャネル層223の露出面にはナノ周期構造226aが形成されており、ナノ周期構造226aと、第1のp型SiCバリア層222と、第2のp型SiCバリア層224とに接するドレイン電極225が形成されている。リセス228bにおいて、n型SiCチャネル層223の露出面にはナノ周期構造226bが形成されており、ナノ周期構造226bと、第1のp型SiCバリア層222と、第2のp型SiCバリア層224とに接するソース電極227が形成されている。
 また、ドレイン電極225とソース電極227との間において、第2のp型SiCバリア層224を貫通してn型SiCチャネル層223に接するショットキーゲート電極229が形成されている。
 エッチングによりn型SiCチャネル層223および第2のp型SiCバリア層224を除去してリセス228a、228bを形成し、その後リセス228a、228bの側壁(つまり、n型SiCチャネル層223の露出面)に対して図2に示すナノ周期構造形成装置100を用いてフェムト秒レーザを照射することによって、ナノ周期構造226a、226bを形成することができる。別の方法としては、n型SiCチャネル層223および第2のp型SiCバリア層224に対して垂直にフェムト秒レーザを照射することでアブレーションすることによってリセス228a、228bを形成し、その結果リセス228a、228bの側壁にナノ周期構造226a、226bを形成することもできる。
 ナノ周期構造226a、226bの形成には発熱の少ないフェムト秒レーザを用いているため、形成済の構造に高温による影響が出ることを抑制することができる。また、ドレイン電極225およびソース電極227の成膜後に、従来のような高温でなく、低温でアニールすれば良好なオーミック接触が得られる。その結果、形成済の構造に高温による影響が出ることをさらに抑制することができる。
 図5A~図5Cに記載のデバイス例の構成は、適宜変更することができる。これらのデバイス例ではSiCを使用しているが、GaNやダイヤモンド半導体を用いてもよい。本発明は、本明細書に記載の構成への適用に限定されず、半導体上に金属膜を成膜してオーミック接触を形成することが必要な任意の構成に適用することができる。
 この出願は2012年3月22日に出願された日本国特許出願第2012-064707号からの優先権を主張するものであり、その内容を引用してこの出願の一部とするものである。

Claims (10)

  1.  半導体性基板上に導電膜が形成される半導体装置の製造方法であって、
     前記半導体性基板の表面にフェムト秒レーザを照射することによって、前記表面に表面改質領域を形成する表面改質ステップと、
     前記表面改質領域に前記導電膜を形成する導電膜形成ステップと、
     を備える、半導体装置の製造方法。
  2.  前記フェムト秒レーザが、前記半導体性基板の加工しきい値の近傍のエネルギーを有する、請求項1に記載の半導体装置の製造方法。
  3.  前記半導体性基板がSiC基板である、請求項1又は2に記載の半導体装置の製造方法。
  4.  前記表面改質ステップにおいて、前記半導体性基板の表面に前記フェムト秒レーザを照射することによって、前記表面に周期的な凹凸を形成する、請求項1~3の何れか一項に記載の半導体装置の製造方法。
  5.  前記表面改質ステップにおいて、前記半導体性基板の表面に前記フェムト秒レーザを照射することによって、前記表面に表面抵抗が低下した領域を形成する、請求項1~4の何れか一項に記載の半導体装置の製造方法。
  6.  半導体性基板と、
     前記半導体性基板の表面にフェムト秒レーザを照射することによって前記表面に形成される表面改質領域と、
     前記表面改質領域の上に成膜される導電膜と、
     を備える、半導体装置。
  7.  前記フェムト秒レーザが、前記半導体性基板の加工しきい値の近傍のエネルギーを有する、請求項6に記載の半導体装置。
  8.  前記半導体性基板がSiC基板である、請求項6又は7に記載の半導体装置。
  9.  前記表面改質領域は、前記半導体性基板の表面に前記フェムト秒レーザを照射することによって前記表面に形成される周期的な凹凸を含む、請求項6~8の何れか一項に記載の半導体装置。
  10.  前記表面改質領域は、前記半導体性基板の表面に前記フェムト秒レーザを照射することによって前記表面に形成される表面抵抗が低下した領域を含む、請求項6~9の何れか一項に記載の半導体装置。

     
     
PCT/JP2013/001761 2012-03-22 2013-03-15 半導体装置及びその製造方法 WO2013140764A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
EP13765262.4A EP2830085A4 (en) 2012-03-22 2013-03-15 SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING THE SAME
US14/386,032 US20150076518A1 (en) 2012-03-22 2013-03-15 Semiconductor device and method for manufacturing the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-064707 2012-03-22
JP2012064707A JP5936042B2 (ja) 2012-03-22 2012-03-22 半導体装置及びその製造方法

Publications (1)

Publication Number Publication Date
WO2013140764A1 true WO2013140764A1 (ja) 2013-09-26

Family

ID=49222246

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/001761 WO2013140764A1 (ja) 2012-03-22 2013-03-15 半導体装置及びその製造方法

Country Status (5)

Country Link
US (1) US20150076518A1 (ja)
EP (1) EP2830085A4 (ja)
JP (1) JP5936042B2 (ja)
TW (1) TW201403688A (ja)
WO (1) WO2013140764A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015001863A1 (ja) * 2013-07-04 2015-01-08 住友電気工業株式会社 炭化珪素半導体装置の製造方法
JP2021158168A (ja) * 2020-03-25 2021-10-07 ラピスセミコンダクタ株式会社 半導体装置、および半導体装置の製造方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016062956A (ja) * 2014-09-16 2016-04-25 アイシン精機株式会社 基板及びその製造方法、半導体素子及びその製造方法、並びにレーザ加工装置
KR102130688B1 (ko) * 2015-11-03 2020-07-07 삼성디스플레이 주식회사 레이저 결정화 방법
US20190151993A1 (en) * 2017-11-22 2019-05-23 Asm Technology Singapore Pte Ltd Laser-cutting using selective polarization
WO2019189242A1 (ja) * 2018-03-30 2019-10-03 ローム株式会社 半導体装置
JP6988669B2 (ja) 2018-04-24 2022-01-05 株式会社デンソー レーザ照射されたニッケル膜の検査方法
JP2020202313A (ja) * 2019-06-11 2020-12-17 ローム株式会社 半導体装置および半導体装置の製造方法
CN115000203B (zh) * 2022-06-20 2023-11-21 山东大学 一种单晶硅微纳双尺度减反射绒面及其制备方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004128445A (ja) * 2002-07-29 2004-04-22 Matsushita Electric Works Ltd 発光素子およびその製造方法
JP2006041248A (ja) 2004-07-28 2006-02-09 Shindengen Electric Mfg Co Ltd 半導体装置および半導体装置の製造方法
JP2006093206A (ja) * 2004-09-21 2006-04-06 Shindengen Electric Mfg Co Ltd SiC半導体装置およびSiC半導体装置の製造方法
JP2009283754A (ja) 2008-05-23 2009-12-03 Denso Corp 半導体装置の製造方法
JP2010050138A (ja) * 2008-08-19 2010-03-04 Canon Machinery Inc 微細周期構造形成方法
JP2011133000A (ja) * 2009-12-24 2011-07-07 Ntn Corp 円筒ころ軸受装置
JP2012223731A (ja) * 2011-04-21 2012-11-15 Canon Machinery Inc 二酸化チタン光触媒層のパターン形成方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1131548C (zh) * 1997-04-04 2003-12-17 松下电器产业株式会社 半导体装置
US8304313B2 (en) * 2004-08-23 2012-11-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and its manufacturing method
FR2926748B1 (fr) * 2008-01-25 2010-04-02 Commissariat Energie Atomique Objet muni d'un element graphique reporte sur un support et procede de realisation d'un tel objet.
WO2009117451A1 (en) * 2008-03-21 2009-09-24 Imra America, Inc. Laser-based material processing methods and systems
US20100090347A1 (en) * 2008-10-09 2010-04-15 Saylor Stephen D Apparatus and method for contact formation in semiconductor devices
JP4924690B2 (ja) * 2009-10-20 2012-04-25 株式会社デンソー 炭化珪素半導体装置の製造方法
JP2011171551A (ja) * 2010-02-19 2011-09-01 Toyota Motor Corp 半導体装置の製造方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004128445A (ja) * 2002-07-29 2004-04-22 Matsushita Electric Works Ltd 発光素子およびその製造方法
JP2006041248A (ja) 2004-07-28 2006-02-09 Shindengen Electric Mfg Co Ltd 半導体装置および半導体装置の製造方法
JP2006093206A (ja) * 2004-09-21 2006-04-06 Shindengen Electric Mfg Co Ltd SiC半導体装置およびSiC半導体装置の製造方法
JP2009283754A (ja) 2008-05-23 2009-12-03 Denso Corp 半導体装置の製造方法
JP2010050138A (ja) * 2008-08-19 2010-03-04 Canon Machinery Inc 微細周期構造形成方法
JP2011133000A (ja) * 2009-12-24 2011-07-07 Ntn Corp 円筒ころ軸受装置
JP2012223731A (ja) * 2011-04-21 2012-11-15 Canon Machinery Inc 二酸化チタン光触媒層のパターン形成方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2830085A4

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015001863A1 (ja) * 2013-07-04 2015-01-08 住友電気工業株式会社 炭化珪素半導体装置の製造方法
US9704743B2 (en) 2013-07-04 2017-07-11 Sumitomo Electric Industries, Ltd. Method for manufacturing silicon carbide semiconductor device
JP2021158168A (ja) * 2020-03-25 2021-10-07 ラピスセミコンダクタ株式会社 半導体装置、および半導体装置の製造方法

Also Published As

Publication number Publication date
EP2830085A1 (en) 2015-01-28
US20150076518A1 (en) 2015-03-19
EP2830085A4 (en) 2015-11-25
JP2013197429A (ja) 2013-09-30
JP5936042B2 (ja) 2016-06-15
TW201403688A (zh) 2014-01-16

Similar Documents

Publication Publication Date Title
JP5936042B2 (ja) 半導体装置及びその製造方法
US8969220B2 (en) Methods and systems for laser processing of coated substrates
CN106783536B (zh) 激光退火设备、多晶硅薄膜和薄膜晶体管的制备方法
US9892919B2 (en) Semiconductor device manufacturing method
CN100347835C (zh) 激光退火方法及激光退火装置
TWI497600B (zh) 用於積體電路製造之具有減少圖案密度效應的超快速雷射退火
WO2014030518A1 (ja) 加工対象物切断方法
US7968473B2 (en) Low temperature process for depositing a high extinction coefficient non-peeling optical absorber for a scanning laser surface anneal of implanted dopants
US7588990B2 (en) Dynamic surface annealing of implanted dopants with low temperature HDPCVD process for depositing a high extinction coefficient optical absorber layer
JP2011124455A (ja) 半導体基板の製造方法およびレーザアニール装置
US20090042376A1 (en) Integrated circuit fabrication process with minimal post-laser annealing dopant deactivation
Choi et al. A study of ultrafast ablation on ITO thin films with wavelengths of 513 and 1026 nm for high resolution patterning
JP2006289441A (ja) レーザ加工方法及びレーザ加工装置
JP4498716B2 (ja) レーザ照射装置及び前記レーザ照射装置を用いた半導体装置の作製方法
JP4467940B2 (ja) レーザ照射装置及び前記レーザ照射装置を用いた半導体装置の作製方法
JP5203348B2 (ja) 半導体基板の製造方法および半導体基板製造装置
US20090042354A1 (en) Integrated circuit fabrication process using a compression cap layer in forming a silicide with minimal post-laser annealing dopant deactivation
TW201916213A (zh) 半導體製造裝置
JP3878126B2 (ja) 半導体装置の作製方法
JP7578403B2 (ja) シリコンウエハの表面改質方法
WO2024077749A1 (zh) 激光切割装置以及晶圆切割方法
Schüle et al. Incubation and nanostructure formation on n-and p-type Si (1 0 0) and Si (1 1 1) at various doping levels induced by sub-nanojoule femto-and picosecond near-infrared laser pulses
JP2009267110A (ja) 薄膜材料の結晶化方法及びその装置
TW202426718A (zh) 晶圓表面處理方法
JP3878118B2 (ja) 半導体装置の作製方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13765262

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14386032

Country of ref document: US

REEP Request for entry into the european phase

Ref document number: 2013765262

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2013765262

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE