WO2013058191A1 - 半導体装置およびその製造方法 - Google Patents

半導体装置およびその製造方法 Download PDF

Info

Publication number
WO2013058191A1
WO2013058191A1 PCT/JP2012/076482 JP2012076482W WO2013058191A1 WO 2013058191 A1 WO2013058191 A1 WO 2013058191A1 JP 2012076482 W JP2012076482 W JP 2012076482W WO 2013058191 A1 WO2013058191 A1 WO 2013058191A1
Authority
WO
WIPO (PCT)
Prior art keywords
conductivity type
base layer
layer
type base
semiconductor device
Prior art date
Application number
PCT/JP2012/076482
Other languages
English (en)
French (fr)
Inventor
俊雄 中嶋
祥史 東田
Original Assignee
ローム株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ローム株式会社 filed Critical ローム株式会社
Priority to US13/750,042 priority Critical patent/US8766325B2/en
Publication of WO2013058191A1 publication Critical patent/WO2013058191A1/ja
Priority to US14/282,753 priority patent/US8927347B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • H01L29/0634Multiple reduced surface field (multi-RESURF) structures, e.g. double RESURF, charge compensation, cool, superjunction (SJ), 3D-RESURF, composite buffer (CB) structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/083Anode or cathode regions of thyristors or gated bipolar-mode devices
    • H01L29/0834Anode regions of thyristors or gated bipolar-mode devices, e.g. supplementary regions surrounding anode regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • H01L21/26513Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/2658Bombardment with radiation with high-energy radiation producing ion implantation of a molecular ion, e.g. decaborane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Definitions

  • the present invention relates to a semiconductor device having a super junction structure and a method for manufacturing the same.
  • Inverter circuits embedded in various sets of automobiles such as refrigerators, air conditioners, washing machines, etc.
  • energy-related systems such as solar power generation systems, wind power generation systems, electric vehicles (EV), and hybrid electric vehicles (HEV)
  • IGBTs Insulated Gate Bipolar Semiconductors
  • conductivity modulation type MOSFETs of Patent Document 1 are known.
  • the conductivity modulation type MOSFET of Patent Document 1 includes a p + collector region, an n ⁇ high resistance region in contact with the p + collector region, a p base region selectively formed on a surface portion of the n ⁇ high resistance region, sandwiched between two n + source regions formed on the surface of the p base region, a p + well region formed between these n + source regions, and an exposed portion of the n + source region and the n ⁇ high resistance region in order to form a channel in the p base region, a gate electrode formed through an insulating film, n - are formed on the rear surface of the high resistance region, n - and high-concentration n region than the high resistance region, and a Schottky barrier metal film formed on the n region.
  • an IGBT as a switching element is a bipolar device, unlike a MOSFET, and therefore requires an ON voltage equal to or higher than VF (forward voltage) for the rise of current. Therefore, for example, in a motor drive circuit, there is a problem that the set efficiency in the low current region is not high.
  • an object of the present invention is to provide a semiconductor device that can reduce the on-resistance in a low current region and can control the device characteristics optimal for the application by including a MOSFET capable of performing conductivity modulation in a large current region.
  • the semiconductor device of the present invention includes a first conductivity type base layer, a second conductivity type base layer partially formed on a surface portion of the first conductivity type base layer, and a surface portion of the second conductivity type base layer. And a gate insulating film formed on a surface of the second conductivity type base layer between the first conductivity type source layer and the first conductivity type base layer; The gate electrode formed on the gate insulating film so as to face the second conductive type base layer between the first conductive type source layer and the first conductive type base layer through the gate insulating film And a second conductive layer formed in the first conductive type base layer so as to be continuous with the second conductive type base layer and extending from the second conductive type base layer toward the back surface of the first conductive type base layer.
  • Mold column layer and partially on the back surface of the first conductivity type base layer A second conductive type collector layer formed; a source electrode electrically connected to the first conductive type source layer; and a back surface of the first conductive type base layer; And a drain electrode electrically connected to the second conductivity type collector layer.
  • the second conductivity type column layer connected to the second conductivity type base layer extends toward the back surface of the first conductivity type base layer, and constitutes a MOSFET having a super junction structure.
  • the drain electrode is connected to a potential higher than that of the source electrode and a control voltage equal to or higher than the threshold voltage is applied to the gate electrode, an inversion layer (channel) is formed near the surface of the second conductivity type base layer.
  • a current path that passes through the drain electrode, the first conductivity type base layer, the inversion layer on the surface of the second conductivity type base layer, the first conductivity type source layer, and the source electrode is formed.
  • the depletion layer can be spread over the entire interface in the direction along the interface between the second conductivity type column layer and the first conductivity type base layer (that is, in the thickness direction of the first conductivity type base layer). .
  • local electric field concentration in the first conductivity type base layer can be prevented, so that the on-resistance of the semiconductor device can be reduced and the breakdown voltage can be improved.
  • the semiconductor device of the present invention includes a MOSFET that can reduce the on-resistance in a low current region and can perform conductivity modulation in a large current region, the device characteristics can be controlled to be optimal for the application.
  • the semiconductor device of the present invention preferably includes a first conductivity type contact layer formed on the back surface portion of the first conductivity type base layer and having an impurity concentration higher than that of the first conductivity type base layer.
  • the second conductivity type collector layer is the first conductivity type. It is preferable that the conductive type contact layer is formed so as to penetrate the thickness direction and reach the first conductive type base layer. In the semiconductor device of the present invention, it is preferable that the first conductivity type base layer has a thickness of 15 ⁇ m or more between a lower end of the second conductivity type column layer and the back surface.
  • the second conductivity type collector layer has a width of more than 6 ⁇ m and not more than 16 ⁇ m. With this configuration, ohmic characteristics can be realized in a low current region, while conductivity modulation can be favorably generated in a large current region.
  • the second conductivity type collector layer has a depth of 0.2 ⁇ m to 3.0 ⁇ m from the back surface of the first conductivity type base layer.
  • the second conductivity type collector layer preferably has an impurity concentration of 1 ⁇ 10 17 cm ⁇ 3 to 1 ⁇ 10 22 cm ⁇ 3 .
  • the second conductivity type collector layer is disposed at a position away from a position immediately below the second conductivity type column layer along the back surface of the first conductivity type base layer. May be. In that case, it is preferable that the second conductivity type collector layer is disposed at a position immediately below the gate electrode.
  • the second conductivity type collector layer may be disposed at a position immediately below the second conductivity type column layer.
  • the plurality of second conductivity type column layers each formed in a columnar shape may be arranged in a staggered pattern.
  • each said 2nd conductivity type column layer may be formed in square pillar shape, and may be formed in hexagonal column shape.
  • the plurality of second conductivity type column layers each formed in a layer shape may be arranged in a stripe shape.
  • the semiconductor device of the present invention has a planar gate structure in which the gate insulating film is formed so as to cover the surface of the first conductivity type base layer, and the gate electrode is formed on the gate insulating film.
  • a gate trench penetrating from the surface of the first conductivity type base layer to the first conductivity type source layer and the second conductivity type base layer is formed, and the gate trench is interposed through the gate insulating film. It may have a trench gate structure filled with the gate electrode.
  • the method for manufacturing a semiconductor device of the present invention includes a step of forming a first conductivity type base layer, a step of partially forming a second conductivity type base layer on a surface portion of the first conductivity type base layer, Forming a first conductivity type source layer partially on the surface of the two conductivity type base layer; and connecting the second conductivity type base layer in the first conductivity type base layer to the second conductivity type base layer. Forming a second conductivity type column layer extending from the layer toward the back surface of the first conductivity type base layer, and the second conductivity between the first conductivity type source layer and the first conductivity type base layer.
  • the semiconductor device of the present invention can be manufactured.
  • the first conductivity type impurity is ion-implanted into the back surface of the first conductivity type base layer, and annealing is performed.
  • the method further includes a step of forming a first conductivity type contact layer having an impurity concentration higher than that of the first conductivity type base layer.
  • the step of forming the second conductivity type collector layer is performed after the step of forming the first conductivity type contact layer, and boron (B) ions are implanted.
  • boron (B) ions are implanted
  • BF 2 ions may be implanted with smaller implantation energy than in the step of implanting boron (B) ions.
  • the annealing treatment when forming the second conductivity type collector layer is a laser annealing treatment.
  • the annealing target such as the first conductivity type base layer is not exposed to a high temperature environment, a metal-based portion (for example, a source electrode) that is likely to be melted in a high temperature environment is usually removed by this annealing. It can be made prior to processing. Therefore, most or all of the structure on the surface side of the first conductivity type base layer can be produced before the annealing treatment. As a result, since it is not necessary to reverse the front and back surfaces of the first conductivity type base layer many times, the manufacturing efficiency can be improved.
  • the step of forming the first conductivity type base layer may include forming the first conductivity type base layer on the substrate by epitaxial growth and forming the source electrode and then forming the substrate. It is preferable to include the process of removing. According to this method, since the first conductivity type base layer is supported on the substrate until the source electrode is formed, the first conductivity type base layer can be easily transported and handled.
  • the step of removing the substrate includes a step of grinding and removing the substrate from its back surface.
  • the first conductivity type base layer can also be ground from the back surface side following the grinding of the substrate.
  • the lower end of the second conductivity type column layer, the back surface of the first conductivity type base layer, Can be easily adjusted.
  • the step of forming the first conductivity type base layer forms the first conductivity type semiconductor layer while selectively injecting the second conductivity type impurity into a predetermined position.
  • the step of forming the two-conductivity-type column layer includes annealing the first-conductivity-type base layer to diffuse the second-conductivity-type impurities in the plurality of first-conductivity-type semiconductor layers to thereby diffuse the second-conductivity-type column layer.
  • a step of forming a column layer may be included.
  • the step of forming the second conductivity type column layer includes a step of selectively forming a trench in the first conductivity type base layer, and filling the trench, Depositing a second conductivity type semiconductor layer until the surface of the one conductivity type base layer is covered; and removing the second conductivity type semiconductor layer outside the trench by etching back, thereby burying the trench in the trench Forming a second conductivity type column layer.
  • FIG. 1 is a schematic cross-sectional view of a semiconductor device according to an embodiment of the present invention.
  • FIG. 2 is a plan view showing an example of a planar layout of the semiconductor layer.
  • FIG. 3 is a plan view showing another example of the planar layout of the semiconductor layer.
  • FIG. 4 is a plan view showing still another example of the planar layout of the semiconductor layer.
  • FIG. 5A is a diagram showing a part of the manufacturing process of the semiconductor device of FIG.
  • FIG. 5B is a diagram showing a step subsequent to FIG. 5A.
  • FIG. 5C is a diagram showing a step subsequent to FIG. 5B.
  • FIG. 5D is a diagram showing a step subsequent to FIG. 5C.
  • FIG. 5E is a diagram showing a step subsequent to that in FIG. 5D.
  • FIG. 5F is a diagram showing a step subsequent to that in FIG. 5E.
  • FIG. 5G is a diagram showing a step subsequent to that in FIG. 5F.
  • FIG. 5H is a diagram showing a step subsequent to that in FIG. 5G.
  • FIG. 6 is a diagram showing a modification of the gate structure of FIG.
  • FIG. 7 is a diagram showing a modification of the arrangement position of the p + -type collector layer in FIG.
  • FIG. 8A is a diagram showing a modification of the manufacturing process of the p-type column layer of FIG.
  • FIG. 8B is a diagram showing a step subsequent to FIG. 8A.
  • FIG. 8C is a diagram showing a step subsequent to FIG. 8B.
  • FIG. 8D is a diagram showing a step subsequent to FIG.
  • FIG. 9 is a graph showing the breakdown voltage performance of the semiconductor device for each thickness of the n ⁇ -type base layer immediately below the p-type column layer.
  • FIG. 10 is a diagram showing a breakdown voltage waveform when the thickness of the n ⁇ -type base layer immediately below the p-type column layer is 30 ⁇ m.
  • FIG. 11 is a diagram showing a breakdown voltage waveform when the thickness of the n ⁇ -type base layer immediately below the p-type column layer is 40 ⁇ m.
  • 12 (a) and 12 (B) are graphs showing Id-Vd characteristics when the thickness of the n ⁇ -type base layer immediately below the p-type column layer is 30 ⁇ m.
  • FIG. 12 (a) is an overall view
  • 12 (B) is an enlarged view inside the broken line in FIG. 12 (a).
  • FIGS. 13A and 13B are graphs showing Id-Vd characteristics when the thickness of the n ⁇ type base layer immediately below the p type column layer is 40 ⁇ m.
  • FIG. 13 (B) shows an enlarged view within a broken line in FIG. 13 (a).
  • FIG. 14 is a concentration profile of boron (B) in the depth direction of the n ⁇ -type base layer.
  • FIG. 14 (a) is a profile near the surface
  • FIG. 14 (B) is a concentration distribution of FIG. 14 (a).
  • FIG. 15A is an overall view
  • FIG. ) And (c) show enlarged views in broken lines in FIG.
  • FIG. 16 is a concentration profile of arsenic (As) and boron (B) in the depth direction of the n ⁇ -type base layer.
  • FIG. 17 is a concentration profile of arsenic (As) and boron (B) in the depth direction of the n ⁇ -type base layer.
  • FIG. 18 is a concentration profile of arsenic (As) and boron (B) in the depth direction of the n ⁇ -type base layer.
  • FIG. 1 is a schematic cross-sectional view of a semiconductor device according to an embodiment of the present invention.
  • the semiconductor device 1 includes an n-channel MOSFET (Metal Oxide) having a super junction structure. Semiconductor Field Effect Transistor). More specifically, the semiconductor device 1 includes an n ⁇ type base layer 2, a p type column layer 3, a p type base layer 4, an n + type source layer 5, a gate insulating film 6, and a gate electrode 7.
  • Source electrode 8 (not shown in FIG. 2), n + -type contact layer 9, p + -type collector layer 10, and drain electrode 11.
  • An interlayer insulating film 12 is disposed on the gate electrode 7.
  • the n ⁇ type base layer 2 is a semiconductor layer into which an n type impurity is implanted. More specifically, it may be an n-type epitaxial layer epitaxially grown while implanting n-type impurities.
  • n-type impurity P (phosphorus), As (arsenic), SB (antimony), or the like can be used.
  • the p-type column layer 3 and the p-type base layer 4 are semiconductor layers into which p-type impurities are implanted. More specifically, it may be a semiconductor layer formed by ion implantation (implantation) of p-type impurities into the n ⁇ -type base layer 2.
  • B boron
  • Al aluminum
  • Ga gallium
  • the p-type base layer 4 is selectively formed on the surface portion of the n ⁇ -type base layer 2 in a plurality of regions periodically and discretely arranged in plan view of the semiconductor device 1.
  • the p-type base layer 4 having a rectangular pattern may be arranged in a staggered pattern.
  • the p-type base layer 4 having a hexagonal pattern may be arranged in a staggered pattern.
  • the p-type base layer 4 having a linear pattern may be arranged in a stripe shape.
  • the region including each p-type base layer 4 and the surrounding n ⁇ -type base layer 2 forms a cell 13. That is, the semiconductor device 1 has a large number (plurality) of cells 13 arranged in a lattice shape in plan view in the layouts of FIGS. Further, the layout of FIG. 4 has a large number (a plurality of) cells 13 arranged in a stripe shape in plan view. The pitch P (cell width) of these cells 13 is 5.0 ⁇ m to 20 ⁇ m.
  • the p-type column layer 3 is formed in an inner region of the p-type base layer 4 of each cell 13 in plan view. More specifically, in the present embodiment, the p-type column layer 3 is similar to, for example, the p-type base layer 4 in a substantially central region of the p-type base layer 4 in plan view (planar in the layout of FIG. 2). It is formed in a substantially rectangular shape, a hexagonal shape in plan view in the layout of FIG. 3, and a straight line shape in plan view in the layout of FIG.
  • p-type column layer 3 is formed so as to be continuous to the p-type base layer 4, n - in the mold base layer 2, n to a position deeper than the p-type base layer 4 - towards the back surface 2a of the mold base layer 2 It extends. That is, the p + type column layer 3 is formed in a substantially columnar shape or a layered shape (a substantially rectangular column shape in the layout of FIG. 2, a substantially hexagonal column shape in the layout of FIG. 3, a substantially rectangular layer shape (plate shape) in the layout of FIG. 4).
  • p-type from the column layer 3 of the bottom surface 3a n - to the back surface 2a of the mold base layer 2 n - -type base layer 2 thickness T is preferably 15 ⁇ m or more.
  • the interface between the p-type base layer 4 and the p-type column layer 3 and the n ⁇ -type base layer 2 is a pn junction surface, and forms a parasitic diode (body diode) 12.
  • the n + -type source layer 5 is formed in the inner region of the p-type base layer 4 of each cell 13 in plan view.
  • the n + type source layer 5 is selectively formed on the surface portion of the p type base layer 4 in the region.
  • the n + -type source layer 5 may be formed by selectively ion-implanting n-type impurities into the p-type base layer 4. Examples of n-type impurities are as described above.
  • n + -type source layer 5 is formed in the p-type base layer 4 so as to be located inside a predetermined distance from the interface between the p-type base layer 4 and the n ⁇ -type base layer 2.
  • the n + -type source layer 5 is formed in a ring shape or a straight line shape in plan view (rectangular ring shape in the layout of FIG. 2, hexagonal ring shape in the layout of FIG. 3, straight line shape in the layout of FIG. 4).
  • the p-type column layer 3 is formed in a region outside the side surface 3b.
  • the channel region 15 has a ring shape or a straight line shape in plan view (rectangular ring shape in the layout of FIG. 2, hexagonal ring shape in the layout of FIG. 3, straight line shape in the layout of FIG. 4), depending on the shape of the n + type source layer 5.
  • the gate insulating film 6 is, for example, a silicon oxide film, a silicon nitride film, a silicon oxynitride film, It may be made of a hafnium oxide film, an alumina film, a tantalum oxide film, or the like.
  • the gate insulating film 6 is formed so as to cover at least the surface of the p-type base layer 4 in the channel region 15.
  • the gate insulating film 6 is formed so as to cover a part of the n + type source layer 5, the channel region 15, and the surface of the n ⁇ type base layer 2. More specifically, the gate insulating film 6 is formed in a pattern having openings in the central region of the p-type base layer 4 of each cell 13 and the inner edge region of the n + -type source layer 5 connected to this region.
  • the gate electrode 7 is formed to face the channel region 15 with the gate insulating film 6 interposed therebetween.
  • the gate electrode 7 may be made of, for example, polysilicon whose resistance has been reduced by implanting impurities.
  • the gate electrode 7 is formed in substantially the same pattern as the gate insulating film 6 and covers the surface of the gate insulating film 6. That is, the gate electrode 7 is disposed above part of the n + -type source layer 5, the channel region 15, and the surface of the n ⁇ -type base layer 2. More specifically, the gate electrode 7 is formed in a pattern having openings in the central region of the p-type base layer 4 of each cell 13 and the inner edge region of the n + -type source layer 5 connected to this region. That is, the gate electrode 7 is formed to control the plurality of cells 13 in common. Thus, a planar gate structure is configured.
  • the interlayer insulating film 12 is made of, for example, an insulating material such as a silicon oxide film, a silicon nitride film, or TEOS (tetraethoxysilane).
  • the interlayer insulating film 12 covers the upper surface and side surfaces of the gate electrode 7 and has a pattern having a contact hole 16 in the central region of the p-type base layer 4 of each cell 13 and the inner edge region of the n + -type source layer 5 connected to this region. Is formed.
  • the source electrode 8 is made of aluminum or other metal. The source electrode 8 is formed so as to cover the surface of the interlayer insulating film 12 and be embedded in the contact hole 16 of each cell 13.
  • the source electrode 8 is ohmically connected to the n + -type source layer 5. Therefore, the source electrode 8 is connected to the plurality of cells 13 in parallel, and is configured such that the entire current flowing through the plurality of cells 13 flows.
  • the source electrode 8 is ohmically connected to the p-type base layer 4 of each cell 13 through the contact hole 16, and stabilizes the potential of the p-type base layer 4.
  • the n + -type contact layer 9 is formed over the entire back surface 2 a in the vicinity (back surface portion) of the back surface 2 a of the n ⁇ -type base layer 2.
  • the n + -type contact layer 9 is formed with such a depth as to be spaced from the bottom surface 3 a of the p-type column layer 3.
  • the n ⁇ type base layer 2 is interposed between the p type column layer 3 and the n + type contact layer 9.
  • the p + -type collector layer 10 has an impurity concentration of 1 ⁇ 10 17 cm ⁇ 3 to 1 ⁇ 10 22 cm ⁇ 3 .
  • the p + -type collector layer 10 is disposed at a position away from the position immediately below the p-type column layer 3 along the back surface 2 a of the n ⁇ -type base layer 2, more specifically at a position immediately below the gate electrode 7. ing. As a result, the p + -type collector layer 10 faces the gate electrode 7 in the thickness direction of the n ⁇ -type base layer 2.
  • the p + -type collector layer 10 is selectively formed on the back surface of the n ⁇ -type base layer 2 at this position, and reaches the n ⁇ -type base layer 2 through the n + -type contact layer 9 in the thickness direction. It is formed as follows.
  • the p + -type collector layer 10 is formed in a ring shape or a straight line shape in a plan view (a rectangular ring shape in the layout of FIG. 2, a hexagonal ring shape in the layout of FIG. 3, and a straight line shape in the layout of FIG. 4). In plan view, it is formed across cells 13 adjacent to each other.
  • the p + -type collector layer 10 has a depth D of 0.2 ⁇ m to 3 ⁇ m from the back surface 2 a of the n ⁇ -type base layer 2 in the thickness direction of the n ⁇ -type base layer 2.
  • the p + type collector layer 10 has a width W of more than 6 ⁇ m and not more than 16 ⁇ m in the direction along the back surface 2 a of the n ⁇ type base layer 2. If the width W of the p + -type collector layer 10 is within this range, ohmic characteristics can be realized in the low current region, while conductivity modulation can be favorably generated in the large current region.
  • the drain electrode 11 is made of aluminum or other metal.
  • the drain electrode 11 is formed on the back surface 2 a of the n ⁇ type base layer 2 so as to be in contact with the n + type contact layer 9 and the p + type collector layer 10. Thereby, the drain electrode 11 is connected in parallel to the plurality of cells 13, and is configured such that the entire current flowing through the plurality of cells 13 flows.
  • the drain electrode 11 since the n + -type contact layer 9 is formed in the vicinity of the back surface 2 a of the n ⁇ -type base layer 2, the drain electrode 11 can be satisfactorily brought into ohmic contact with the n ⁇ -type base layer 2. .
  • the drain electrode 11 When the drain electrode 11 is set to the high potential side and the source electrode 8 is set to the low potential side and a DC power source is connected between the source electrode 8 and the drain electrode 11, a reverse bias is applied to the parasitic diode 14. At this time, if a control voltage lower than a predetermined threshold voltage is applied to the gate electrode 7, no current path is formed between the drain and the source. That is, the semiconductor device 1 is turned off. On the other hand, when a control voltage equal to or higher than the threshold voltage is applied to the gate electrode 7, electrons are attracted to the surface of the channel region 15 to form an inversion layer (channel). As a result, the n + -type source layer 5 and the n ⁇ -type base layer 2 are electrically connected. That is, a current path from the source electrode 8 to the drain electrode 11 through the n + type source layer 5, the inversion layer of the channel region 15, and the n ⁇ type base layer 2 is formed. That is, the semiconductor device 1 is turned on.
  • the p-type column layer 3 connected to the p-type base layer 4 extends toward the back surface 2a of the n ⁇ -type base layer 2 to constitute a super junction structure MOSFET.
  • the depletion layer can be spread over the entire interface in the direction along the interface between the p-type column layer 3 and the n ⁇ -type base layer 2 (that is, in the thickness direction of the n ⁇ -type base layer 2). .
  • local electric field concentration in the n ⁇ -type base layer 2 can be prevented, so that the on-resistance of the semiconductor device 1 can be reduced and the breakdown voltage can be improved.
  • FIG. 5A to 5H are diagrams showing a part of the manufacturing process of the semiconductor device 1 in the order of processes.
  • the initial base layer 18 is formed on the substrate 17 by epitaxial growth performed while implanting n-type impurities.
  • the epitaxial growth conditions are, for example, 5.0 ⁇ ⁇ cm and a thickness of 50 ⁇ m.
  • a p-type impurity is selectively implanted into a predetermined position on the initial base layer 18 (B ions are implanted at 50 keV, 5.3 ⁇ 10 13 cm ⁇ 2 , 0 degree). ) And repeating the step of forming the thin n-type semiconductor layer 19 of 5 ⁇ ⁇ cm / 6 ⁇ m to perform the multi-epitaxial growth, thereby stacking a plurality of n-type semiconductor layers 19 where the p-type impurity implantation positions overlap vertically Let Thereby, the plurality of n-type semiconductor layers 19 and the initial base layer 18 are integrated to form the n ⁇ -type base layer 2.
  • an annealing process (1000 ° C. to 1200 ° C.) is performed to drive diffuse the p-type impurities in the multiple layers of the n-type semiconductor layer 19. Thereby, the p-type column layer 3 is formed.
  • a p-type impurity is selectively implanted into the surface of the n ⁇ -type base layer 2 with relatively low energy (B ions are implanted at 50 keV, 5.0 ⁇ 10 15 cm ⁇ 2 , 7 degrees).
  • a p-type base layer 4 is formed.
  • an n-type impurity is selectively implanted into an annular region having a predetermined width having an outer edge at a position recessed inward from the outer peripheral edge of the p-type base layer 4 in the p-type base layer 4 in plan view ( P ions are implanted at 130 keV, 2.0 ⁇ 10 15 cm ⁇ 2 , 7 degrees), whereby the n + -type source layer 5 is formed.
  • gate insulating film 6 is formed so as to cover the surfaces of n ⁇ -type base layer 2 and p-type base layer 4 (the surface of the semiconductor crystal).
  • the gate insulating film 6 may be formed by thermal oxidation of the semiconductor crystal surface.
  • a gate electrode 7 is formed on the gate insulating film 6.
  • the gate electrode 7 may be formed, for example, by forming a polysilicon film whose resistance has been reduced by adding impurities over the entire surface, and then selectively etching the polysilicon film by photolithography. In this etching, the gate insulating film 6 may be patterned at the same time to form the gate electrode 7 and the gate insulating film 6 in the same pattern.
  • an interlayer insulating film 12 (for example, 32,000 mm thick) is formed so as to cover the gate electrode 7, and a contact hole 16 is formed in the interlayer insulating film 12 by photolithography.
  • the source electrode 8 is formed on the interlayer insulating film 12, and a heat treatment for forming an ohmic junction by alloying is performed as necessary.
  • the formation of the source electrode 8 includes, for example, a step of forming a Ti / TiN (for example, 250/1300 /) barrier film and a step of depositing an AlCu film (for example, 4.2 ⁇ m) on the barrier film. Also good.
  • a surface protection film (not shown) (for example, 16000 mm thick) is formed, and a pad opening for exposing a part of the source electrode 8 as a pad is formed in the surface protection film.
  • the substrate 17 is ground from the back surface side using, for example, a grinder.
  • a grinder In this grinding, after the substrate 17 is completely removed and the back surface 2a of the n ⁇ -type base layer 2 is exposed, the thickness T of the n ⁇ -type base layer 2 immediately below the p-type column layer 3 remains 30 ⁇ m or more. Do. After grinding, the back surface 2a of the n ⁇ -type base layer 2 is spin-etched to finish the back surface 2a into a mirror surface.
  • the n ⁇ -type base layer 2 is supported by the substrate 17 until the middle of the manufacturing process, the n ⁇ -type base layer 2 can be easily transported and handled. Further, since the n ⁇ type base layer 2 can be continuously ground after the substrate 17 is ground, the thickness T of the n ⁇ type base layer 2 immediately below the p type column layer 3 can be easily adjusted. can do.
  • an n-type impurity is implanted all over the back surface 2a of the n ⁇ -type base layer 2 (As ions are implanted at 30 keV, 1.0 ⁇ 10 15 cm ⁇ 2 , 0 degree). Then, the n + -type contact layer 9 is formed by annealing.
  • a photoresist 20 that selectively exposes the back surface 2a of the n ⁇ -type base layer 2 is formed.
  • B ions are first implanted through the photoresist 20 at 100 keV, 1.0 ⁇ 10 15 cm ⁇ 2 , and an inclination angle of 7 degrees.
  • BF 2 ions are implanted with energy smaller than that in the step of implanting B ions, specifically, 30 keV, 1.0 ⁇ 10 15 cm ⁇ 2 , and 7 degrees (same inclination angle).
  • B ions and BF 2 ions are not implanted perpendicularly to the back surface 2 a of the n ⁇ -type base layer 2 but obliquely with a predetermined inclination angle so that the ions are deeply formed in the n ⁇ -type base layer 2. It is possible to prevent channeling that goes up to. Thereafter, the photoresist 20 is removed by, for example, ashing.
  • the n ⁇ -type base layer 2 is laser-annealed to activate the B ions and BF 2 ions implanted in the previous step.
  • the conductivity type of a part of the n + -type contact layer 9 is inverted from the n-type to the p-type, and the p + -type collector layer 10 is formed.
  • annealing at a high temperature for example, about 1500 ° C.
  • melting of the source electrode 8 can be prevented. That is, a metal-based portion that is easily melted in a high-temperature environment such as the source electrode 8 can be produced prior to the annealing treatment.
  • the manufacturing efficiency can be improved because the front and back surfaces of the n ⁇ -type base layer 2 do not have to be reversed many times.
  • the drain electrode 11 is formed on the back surface 2a of the n ⁇ -type base layer 2, and heat treatment for forming an ohmic junction by alloying is performed as necessary.
  • the formation of the drain electrode 11 may be a step of sputtering Ti, Ni, Au, and Ag in this order. Through the above steps, the semiconductor device 1 of FIG. 1 can be obtained.
  • the semiconductor device 1 may have a trench gate structure as shown in FIG. Specifically, a gate trench 21 penetrating the n + -type source layer 5 and the p-type base layer 4 from the surface of the n ⁇ -type base layer 2 is formed, and the gate trench 21 is gated through the gate insulating film 22. It may have a trench gate structure filled with the electrode 23.
  • the p + -type collector layer 10 is disposed at a position immediately below the p-type column layer 3 and faces the p-type column layer 3 in the thickness direction of the n ⁇ -type base layer 2. Also good.
  • the p-type column layer 3 includes a plurality of n-type semiconductor layers while injecting p-type impurities by multi-epitaxial growth after the initial base layer 18 is formed. 19 is formed and then annealed, but it may be formed by the steps of FIGS. 8A to 8D, for example.
  • the n ⁇ -type base layer 2 is epitaxially grown on the substrate 17.
  • a hard mask 24 is formed on the n ⁇ -type base layer 2.
  • the n ⁇ -type base layer 2 is dry-etched through the hard mask 24.
  • a trench 25 is formed in the n ⁇ -type base layer 2.
  • the p-type semiconductor layer 26 is epitaxially grown from the inside of the trench 25 until the surface of the n ⁇ -type base layer 2 is covered.
  • the p-type semiconductor layer 26 outside the trench 25 covering the surface of the n ⁇ -type base layer 2 is removed by, for example, etch back. Thereby, the p-type column layer 3 embedded in the trench 25 is formed.
  • FIG. 8D the same process as in FIG. 5C may be executed, and the same process as in FIGS. 5D to 5H may be executed.
  • the p-type base layer 4 or the like has a rectangular shape in plan view (FIG. 2), a hexagon (FIG. 3), or a linear shape is illustrated.
  • the shape is not limited to these, and may be a circle, an ellipse, a pentagon, a heptagon or more.
  • a configuration in which the conductivity type of each semiconductor portion of the semiconductor device 1 is reversed may be employed.
  • the p-type portion may be n-type and the n-type portion may be p-type.
  • Simulation Example 1 In Simulation Example 1, the dependence of the thickness T of the n ⁇ type base layer 2 immediately below the p type column layer 3 on the breakdown voltage was confirmed. In simulation example 1, as the main setting conditions of each part of the semiconductor device 1, the thickness T of the n ⁇ -type base layer 2 immediately below the p-type column layer 3 was set to 18 ⁇ m, 30 ⁇ m, and 40 ⁇ m.
  • the conditions were further divided into four based on the dose amount of B ions and the presence or absence of the mask of the p + -type collector layer 10.
  • the four conditions are as follows: (1) B ions 1.0 ⁇ 10 13 cm ⁇ 2 (with mask), (2) B ions 1.0 ⁇ 10 14 cm ⁇ 2 (with mask), (3) B ions 1.0 ⁇ 10 15 cm ⁇ 2 (with mask), (4) B ions 1.0 ⁇ 10 15 cm ⁇ 2 (without mask).
  • FIG. 12 and FIG. 13 show the Id-Vd characteristics when the thickness T of the n ⁇ type base layer 2 immediately below the p type column layer 3 is 30 ⁇ m and 40 ⁇ m, respectively.
  • the semiconductor device in which the p + -type collector layer 10 (without mask) is formed has an efficiency in a large current region, and the p + -type collector layer 10 is not formed ( It has been found that this is an improvement over semiconductor devices (including those with masks).
  • the thickness T of the n ⁇ -type base layer 2 immediately below the p-type column layer 3 is set to 40 ⁇ m as a main setting condition of each part of the semiconductor device 1.
  • the conditions for the p + -type collector layer 10 were as follows. -Width W of the p + type collector layer 10: 0 to 19.5 ⁇ m In the case of 19.5 ⁇ m, the entire back surface 2a of the n ⁇ type base layer 2 is p + type. Depth D of the p + type collector layer 10: 0.04 ⁇ m The Id-Vd characteristics for each width W of the p + -type collector layer 10 are shown in FIGS.
  • N - type base layer 2 5 ⁇ ⁇ cm N + -type contact layer 9: As ions 40 keV, 7 degrees, implanted at 1 ⁇ 10 15 cm ⁇ 2 Implantation of p + -type collector layer 10 (first time) B ions implanted at 100 keV, 7 degrees, 5 ⁇ 10 15 cm ⁇ 2 (FIG. 16) B ions implanted at 100 keV, 7 degrees, 1 ⁇ 10 16 cm ⁇ 2 (FIGS. 17 and 18) ⁇ Implantation of p + type collector layer 10 (second time) B ions implanted at 30 keV, 7 degrees, 5 ⁇ 10 15 cm ⁇ 2 (FIGS.
  • the conductivity type of the n + -type contact layer 9 is canceled in the vicinity of the back surface 2a of the n ⁇ -type base layer 2, and the conductivity type is changed from n-type to p-type. It turned out that it was reversed.
  • FIG. 18 in a simulation of a two-stage ion implantation process in which boron (B) ions are implanted and then boron difluoride (BF 2 ) ions are implanted, in a portion where p-type impurities are implanted. It was found that the conductivity type of the n + -type contact layer 9 was completely canceled. As a result, if multiple implantation including BF 2 ions is performed, setting with a margin greater than that in FIG. 18 is considered possible.
  • SYMBOLS 1 Semiconductor device 2 n - type base layer 3 p-type column layer 4 p-type base layer 5 n + -type source layer 6 Gate insulating film 7 Gate electrode 8 Source electrode 9 n + -type contact layer 10 p + -type collector layer 11 Drain electrode DESCRIPTION OF SYMBOLS 12 Interlayer insulating film 13 Cell 14 Parasitic diode 15 Channel region 16 Contact hole 17 Substrate 18 Initial base layer 19 N-type semiconductor layer 20 Photoresist 21 Gate trench 22 Gate insulating film 23 Gate electrode 24 Hard mask 25 Trench 26 P-type semiconductor layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Composite Materials (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

【課題】低電流域のRonを低減でき、大電流域で伝導度変調を行えるMOSFETを備え、アプリケーションに最適なデバイス特性に制御できる半導体装置と製法を提供する。 【解決手段】半導体装置1は、n-型ベース層2と、n-型ベース層2の表面部に部分的に形成されたp型ベース層4と、p型ベース層4の表面部に部分的に形成されたn型ソース層5と、n型ソース層5およびn-型ベース層2の間のp型ベース層4の表面に形成されたゲート絶縁膜6と、ゲート絶縁膜6を介してp型ベース層4に対向するゲート電極7と、p型ベース層4に連なるようにn-型ベース層2内に形成されたp型コラム層3と、n-型ベース層2の裏面部に部分的に形成されたp型コレクタ層10と、n型ソース層5に電気的に接続されたソース電極8と、n-型ベース層2およびp型コレクタ層10に電気的に接続されたドレイン電極11とを含む。

Description

半導体装置およびその製造方法
 本発明は、スーパージャンクション構造を有する半導体装置およびその製造方法に関する。
 冷蔵庫、エアコンディショナ、洗濯機等の家電、太陽光発電システム、風力発電システム等のエネルギ関連システム、電気自動車(EV)、ハイブリッド電気自動車(HEV)等の自動車の各種セットに組み込まれたインバータ回路や電源回路において使用されるスイッチング素子として、たとえば、IGBT(Insulated Gate Bipolar Semiconductor)、および特許文献1の伝導度変調型MOSFETが公知である。
 特許文献1の伝導度変調型MOSFETは、pコレクタ領域と、pコレクタ領域に接するn高抵抗領域と、n高抵抗領域の表面部に選択的に形成されたpベース領域と、pベース領域の表面部に形成された2つのnソース領域と、これらnソース領域の間に形成されたpウェル領域と、nソース領域とn高抵抗領域の露出部に挟まれたpベース領域にチャネルを形成するために、絶縁膜を介して形成されたゲート電極と、n高抵抗領域の裏面に形成され、n高抵抗領域よりも高濃度なn領域と、n領域上に形成されたショットキーバリア金属膜とを含む。
特開平3-155677号公報
 先に例示したセットでは環境負荷を低減するために、内蔵アプリケーション全てに対して省エネルギ化が要求されている。
 しかしながら、スイッチング素子としてのIGBTは、MOSFETとは異なりバイポーラデバイスであるため、電流の立ち上がりにVF(順方向電圧)以上のオン電圧を必要とする。そのため、たとえばモータ駆動回路においては、低電流域のセット効率が高くないという不具合がある。
 一方、モノポーラデバイスであるMOSFETは、IGBTに比べて低電流域でのセット効率に優れるため、IGBTに代えて使用できるかもしれない。しかしながら、MOSFETに低電流域だけでなく大電流域も対応させるためには、MOSFETのチップサイズを大きくしなければならず、コストアップを余儀なくされる。
 そこで、本発明の目的は、低電流域におけるオン抵抗を低減でき、しかも大電流域において伝導度変調を行うことができるMOSFETを備えることにより、アプリケーションに最適なデバイス特性に制御することができる半導体装置およびその製造方法を提供することである。
 本発明の半導体装置は、第1導電型ベース層と、前記第1導電型ベース層の表面部に部分的に形成された第2導電型ベース層と、前記第2導電型ベース層の表面部に部分的に形成された第1導電型ソース層と、前記第1導電型ソース層および前記第1導電型ベース層の間の前記第2導電型ベース層の表面に形成されたゲート絶縁膜と、前記ゲート絶縁膜を介して前記第1導電型ソース層および前記第1導電型ベース層の間の前記第2導電型ベー
ス層に対向するように、前記ゲート絶縁膜上に形成されたゲート電極と、前記第2導電型ベース層に連なるように前記第1導電型ベース層内に形成され、前記第2導電型ベース層から前記第1導電型ベース層の裏面に向かって延びた第2導電型コラム層と、前記第1導電型ベース層の裏面部に部分的に形成された第2導電型コレクタ層と、前記第1導電型ソース層に電気的に接続されたソース電極と、前記第1導電型ベース層の前記裏面に接するように形成され、前記第1導電型ベース層および前記第2導電型コレクタ層に電気的に接続されたドレイン電極とを含む。
 この構成によれば、第2導電型ベース層に連なる第2導電型コラム層が第1導電型ベース層の裏面に向かって延びており、スーパージャンクション構造のMOSFETを構成している。ドレイン電極をソース電極よりも高い電位に接続し、ゲート電極に閾値電圧以上の制御電圧を印加すると、第2導電型ベース層の表面付近に反転層(チャネル)が形成される。これにより、ドレイン電極、第1導電型ベース層、第2導電型ベース層表面の反転層、第1導電型ソース層およびソース電極を順に通る電流経路が形成される。
 スーパージャンクション構造により、第2導電型コラム層と第1導電型ベース層との界面に沿う方向(つまり、第1導電型ベース層の厚さ方向)に当該界面全体に空乏層を広げることができる。その結果、第1導電型ベース層における局所的な電界集中を防止することができるので、半導体装置のオン抵抗を低減することができとともに、耐圧を向上させることができる。
 さらに、この半導体装置では、第1導電型ベース層の裏面部に部分的に形成された第2導電型コレクタ層から第1導電型ベース層に電子もしくは正孔が注入されるので、第1導電型ベース層で伝導度変調を発生させることができる。その結果、大電流域では、IGBTを動作させたときに描かれる電流波形に沿って電流を上昇させることができる。
 すなわち、本発明の半導体装置は、低電流域におけるオン抵抗を低減でき、しかも大電流域において伝導度変調を行うことができるMOSFETを備えるので、アプリケーションに最適なデバイス特性に制御することができる。
 また、本発明の半導体装置は、前記第1導電型ベース層の前記裏面部に形成され、当該第1導電型ベース層よりも不純物濃度が高い第1導電型コンタクト層を含むことが好ましい。
 この構成により、第1導電型ベース層に対してドレイン電極を、良好にオーミック接触させることができる。
 また、本発明の半導体装置では、前記第1導電型コンタクト層は、前記第1導電型ベース層の前記裏面部の全体に形成されている場合、前記第2導電型コレクタ層は、その第1導電型コンタクト層を厚さ方向に貫通して前記第1導電型ベース層に達するように形成されていることが好ましい。
 また、本発明の半導体装置では、前記第1導電型ベース層は、前記第2導電型コラム層の下端と前記裏面との間に15μm以上の厚さを有していることが好ましい。
 この構成により、600V以上の耐圧性能を実現することができる。
 また、本発明の半導体装置では、前記第2導電型コレクタ層は、6μmを超え16μm以下の幅を有していることが好ましい。
 この構成により、低電流域においてオーミック特性を実現することができ、一方で、大電流域において、伝導度変調を良好に発生させることができる。
 また、本発明の半導体装置では、前記第2導電型コレクタ層は、前記第1導電型ベース層の前記裏面から0.2μm~3.0μmの深さを有していることが好ましい。また、前
記第2導電型コレクタ層は、1×1017cm-3~1×1022cm-3の不純物濃度を有していることが好ましい。
 また、本発明の半導体装置では、前記第2導電型コレクタ層は、前記第2導電型コラム層の直下の位置から前記第1導電型ベース層の前記裏面に沿って離れた位置に配置されていてもよい。その場合には、前記第2導電型コレクタ層は、前記ゲート電極の直下の位置に配置されていることが好ましい。また、前記第2導電型コレクタ層は、前記第2導電型コラム層の直下の位置に配置されていてもよい。
 また、本発明の半導体装置では、それぞれが柱状に形成された複数の前記第2導電型コラム層が、千鳥格子状に配置されていてもよい。その場合、各前記第2導電型コラム層は、四角柱状に形成されていてもよいし、六角柱状に形成されていてもよい。
 また、本発明の半導体装置では、それぞれが層状に形成された複数の前記第2導電型コラム層が、ストライプ状に配置されていてもよい。
 さらに、本発明の半導体装置は、前記ゲート絶縁膜が前記第1導電型ベース層の表面を覆うように形成され、当該ゲート絶縁膜上に前記ゲート電極が形成されたプレーナゲート構造を有していてもよいし、前記第1導電型ベース層の表面から前記第1導電型ソース層および第2導電型ベース層を貫通するゲートトレンチが形成され、当該ゲートトレンチに、前記ゲート絶縁膜を介して前記ゲート電極が充填されたトレンチゲート構造を有していてもよい。
 本発明の半導体装置の製造方法は、第1導電型ベース層を形成する工程と、前記第1導電型ベース層の表面部に部分的に第2導電型ベース層を形成する工程と、前記第2導電型ベース層の表面部に部分的に第1導電型ソース層を形成する工程と、前記第1導電型ベース層内に、前記第2導電型ベース層に連なり、前記第2導電型ベース層から前記第1導電型ベース層の裏面に向かって延びた第2導電型コラム層を形成する工程と、前記第1導電型ソース層および前記第1導電型ベース層の間の前記第2導電型ベース層の表面にゲート絶縁膜を形成する工程と、前記ゲート絶縁膜を介して前記第1導電型ソース層および前記第1導電型ベース層の間の前記第2導電型ベース層に対向するように、前記ゲート絶縁膜上にゲート電極を形成する工程と、前記第1導電型ソース層に電気的に接続されたソース電極を形成する工程と、前記第1導電型ベース層の裏面に選択的に第2導電型不純物をイオン注入し、アニール処理することにより、前記第1導電型ベース層の裏面部に部分的に第2導電型コレクタ層を形成する工程と、前記第1導電型ベース層および前記第2導電型コレクタ層に電気的に接続されたドレイン電極を形成する工程とを含む。
 この方法により、本発明の半導体装置を製造することができる。
 また、本発明の半導体装置の製造方法は、前記第1導電型ベース層の裏面に第1導電型不純物をイオン注入し、アニール処理することにより、前記第1導電型ベース層の裏面部に当該第1導電型ベース層よりも不純物濃度が高い第1導電型コンタクト層を形成する工程をさらに含むことが好ましい。
 この方法により、第1導電型ベース層に対してソース電極を良好にオーミック接触させることができる半導体装置を製造することができる。
 また、本発明の半導体装置の製造方法では、前記第2導電型コレクタ層を形成する工程は、前記第1導電型コンタクト層を形成する工程の後に実行され、ホウ素(B)イオンを注入し、次に二フッ化ホウ素(BF)イオンを注入する2段階イオン注入工程を含むことが好ましい。その場合、前記二フッ化ホウ素(BF)イオンを注入する工程では、前記ホウ素(B)イオンを注入する工程よりも小さな注入エネルギでBFイオンを注入してもよい。
 この方法により、第1導電型コンタクト層の一部に、当該一部の不純物濃度を上回る濃度の第2導電型不純物を導入することができ、当該一部の導電型を第1導電型から第2導電型へと反転させることができる。これにより、第2導電型コレクタ層を効率よく形成することができる。
 また、本発明の半導体装置の製造方法では、前記第2導電型コレクタ層を形成するときの前記アニール処理が、レーザアニール処理であることが好ましい。
 この方法によれば、第1導電型ベース層等のアニール対象物が高温環境下に晒されないので、通常なら高温環境下で溶融し易い金属系の部分(たとえば、ソース電極など)を、このアニール処理に先立って作製することができる。そのため、第1導電型ベース層の表面側の構造の大部分もしくは全てを、アニール処理を行う前に作製することができる。その結果、第1導電型ベース層の表裏面を何度も逆にしなくて済むので、製造効率を向上させることができる。
 また、本発明の半導体装置の製造方法では、前記第1導電型ベース層を形成する工程は、基板上に前記第1導電型ベース層をエピタキシャル成長により形成し、前記ソース電極を形成した後に前記基板を除去する工程を含むことが好ましい。
 この方法によれば、ソース電極が形成されるまで第1導電型ベース層が基板に支持されているので、第1導電型ベース層の搬送・ハンドリングを行い易くすることができる。
 この場合、前記基板を除去する工程は、前記基板をその裏面から研削して除去する工程を含むことが好ましい。
 この方法によれば、基板の研削に続けて第1導電型ベース層もその裏面側から研削することができるので、たとえば、第2導電型コラム層の下端と第1導電型ベース層の裏面との厚さを簡単に調節することができる。
 また、本発明の半導体装置の製造方法では、前記第1導電型ベース層を形成する工程が、第2導電型不純物を所定の位置に選択的に注入しながら第1導電型半導体層を形成する工程を繰り返すことにより、第2導電型不純物の注入位置が上下間で重なり合う複数層の前記第1導電型半導体層を積層させて前記第1導電型ベース層を形成する工程を含む場合、前記第2導電型コラム層を形成する工程は、前記第1導電型ベース層をアニール処理することにより、複数層の前記第1導電型半導体層の第2導電型不純物を拡散させて前記第2導電型コラム層を形成する工程を含んでいてもよい。
 また、本発明の半導体装置の製造方法では、前記第2導電型コラム層を形成する工程は、前記第1導電型ベース層に選択的にトレンチを形成する工程と、当該トレンチを満たし、前記第1導電型ベース層の表面が覆われるまで第2導電型半導体層を堆積させる工程と、前記トレンチ外の前記第2導電型半導体層をエッチバックにより除去することにより、前記トレンチに埋設された前記第2導電型コラム層を形成する工程とを含んでいてもよい。
図1は、本発明の一実施形態に係る半導体装置の模式的な断面図である。 図2は、半導体層の平面レイアウトの一例を示す平面図である。 図3は、半導体層の平面レイアウトの他の例を示す平面図である。 図4は、半導体層の平面レイアウトのさらに他の例を示す平面図である。 図5Aは、図1の半導体装置の製造工程の一部を示す図である。 図5Bは、図5Aの次の工程を示す図である。 図5Cは、図5Bの次の工程を示す図である。 図5Dは、図5Cの次の工程を示す図である。 図5Eは、図5Dの次の工程を示す図である。 図5Fは、図5Eの次の工程を示す図である。 図5Gは、図5Fの次の工程を示す図である。 図5Hは、図5Gの次の工程を示す図である。 図6は、図1のゲート構造の変形例を示す図である。 図7は、図1のp型コレクタ層の配置位置の変形例を示す図である。 図8Aは、図1のp型コラム層の製造工程の変形例を示す図である。 図8Bは、図8Aの次の工程を示す図である。 図8Cは、図8Bの次の工程を示す図である。 図8Dは、図8Cの次の工程を示す図である。 図9は、半導体装置の耐圧性能をp型コラム層直下のn型ベース層の厚さごとに示すグラフである。 図10は、p型コラム層直下のn型ベース層の厚さが30μmのときの耐圧波形を示す図である。 図11は、p型コラム層直下のn型ベース層の厚さが40μmのときの耐圧波形を示す図である。 図12(a)(B)は、p型コラム層直下のn型ベース層の厚さが30μmのときのId-Vd特性を示すグラフであって、図12(a)は全体図、図12(B)は図12(a)の破線内の拡大図をそれぞれ示す。 図13(a)(B)は、p型コラム層直下のn型ベース層の厚さが40μmのときのId-Vd特性を示すグラフであって、図13(a)は全体図、図13(B)は図13(a)の破線内の拡大図をそれぞれ示す。 図14は、n型ベース層の深さ方向におけるホウ素(B)の濃度プロファイルであって、図14(a)は表面近傍のプロファイル、図14(B)は図14(a)の濃度分布に基づいて作成した裏面近傍のプロファイルをそれぞれ示す。 図15(a)(B)(c)は、半導体装置のId-Vd特性を、p型コレクタ層の幅ごとに示すグラフであって、図15(a)は全体図、図15(B)および(c)は図15(a)の破線内の拡大図をそれぞれ示す。 図16は、n型ベース層の深さ方向におけるヒ素(As)およびホウ素(B)の濃度プロファイルである。 図17は、n型ベース層の深さ方向におけるヒ素(As)およびホウ素(B)の濃度プロファイルである。 図18は、n型ベース層の深さ方向におけるヒ素(As)およびホウ素(B)の濃度プロファイルである。
 以下では、本発明の実施の形態を、添付図面を参照して詳細に説明する。
 図1は、本発明の一実施形態に係る半導体装置の模式的な断面図である。
この半導体装置1は、スーパージャンクション構造を有するnチャンネル型MOSFET(Metal Oxide
Semiconductor Field Effect Transistor)である。より具体的には、半
導体装置1は、n型ベース層2と、p型コラム層3と、p型ベース層4と、n型ソース層5と、ゲート絶縁膜6と、ゲート電極7と、ソース電極8(図2では図示省略)と、n型コンタクト層9と、p型コレクタ層10と、ドレイン電極11とを含む。ゲート電極7上には、層間絶縁膜12が配置されている。
 n型ベース層2は、n型不純物が注入された半導体層である。より具体的には、n型不純物を注入しながらエピタキシャル成長されたn型エピタキシャル層であってもよい。n型不純物としては、P(リン)、As(ヒ素)、SB(アンチモン)などを用いることができる。
 p型コラム層3およびp型ベース層4は、p型不純物が注入された半導体層である。よ
り具体的には、n型ベース層2に対してp型不純物をイオン注入(インプラ)することによって形成された半導体層であってもよい。p型不純物としては、B(ホウ素)、Al(アルミニウム)、Ga(ガリウム)などを適用することができる。
 p型ベース層4は、半導体装置1の平面視において周期的に離散配置された複数の領域において、n型ベース層2の表面部に選択的に形成されている。たとえば、図2に平面図を示すように、矩形パターンのp型ベース層4が千鳥格子状に配置されていてもよい。また、図3の平面図に示すように、六角形パターンのp型ベース層4が千鳥格子状に配置されていてもよい。さらに、図4の平面図に示すように、直線パターンのp型ベース層4がストライプ状に配置されていてもよい。個々のp型ベース層4およびその周囲のn型ベース層2を含む領域は、セル13を形成している。すなわち、この半導体装置1は、図2および図3のレイアウトでは、平面視において格子状に配列された多数(複数)のセル13を有している。また、図4のレイアウトでは、平面視においてストライプ状に配列された多数(複数)のセル13を有している。これらセル13のピッチP(セル幅)は、5.0μm~20μmである。
 p型コラム層3は、平面視において、各セル13のp型ベース層4の内方の領域に形成されている。より具体的には、本実施形態では、p型コラム層3は、平面視において、p型ベース層4のほぼ中央の領域において、たとえばp型ベース層4と相似形(図2のレイアウトでは平面視略矩形、図3のレイアウトでは平面視六角形、図4のレイアウトでは平面視直線状)に形成されている。p型コラム層3は、p型ベース層4に連なるように形成されており、n型ベース層2において、p型ベース層4よりも深い位置までn型ベース層2の裏面2aに向かって延びている。すなわち、p型コラム層3は、ほぼ柱状もしくは層状(図2のレイアウトではほぼ四角柱状、図3のレイアウトではほぼ六角柱状、図4のレイアウトではほぼ四角層状(板状))に形成されている。p型コラム層3の底面3aからn型ベース層2の裏面2aまでのn型ベース層2の厚さTは、15μm以上であることが好ましい。T≧15μmであれば、600V以上の耐圧性能を実現することができる。p型コラム層3の側面3b(n型ベース層2との界面)は、周囲の別のp型コラム層3の側面3bに対して、n型ベース層2を挟んで対向している。
 p型ベース層4およびp型コラム層3とn型ベース層2との界面は、pn接合面であり、寄生ダイオード(ボディダイオード)12を形成している。
 n型ソース層5は、平面視において各セル13のp型ベース層4の内方領域に形成されている。n型ソース層5は、当該領域において、p型ベース層4の表面部に選択的に形成されている。n型ソース層5は、p型ベース層4にn型不純物を選択的にイオン注入することによって形成されてもよい。n型不純物の例は、前述のとおりである。n型ソース層5は、p型ベース層4とn型ベース層2との界面から所定距離だけ内側に位置するようにp型ベース層4内に形成されている。これにより、n型ベース層2およびp型ベース層4等を含む半導体層の表層領域において、n型ソース層5とn型ベース層2との間には、p型ベース層4の表面部が介在し、この介在している表面部がチャネル領域15を提供する。
 本実施形態では、n型ソース層5は、平面視環状もしくは直線状(図2のレイアウトでは矩形環状、図3のレイアウトでは六角形環状、図4のレイアウトでは直線状)に形成されており、平面視においてp型コラム層3の側面3bよりも外側の領域に形成されている。チャネル領域15は、n型ソース層5の形状に応じて、平面視環状もしくは直線状(図2のレイアウトでは矩形環状、図3のレイアウトでは六角形環状、図4のレイアウトでは直線状)を有している。
 ゲート絶縁膜6は、たとえば、シリコン酸化膜、シリコン窒化膜、シリコン酸窒化膜、
ハフニウム酸化膜、アルミナ膜、タンタル酸化膜などからなっていてもよい。ゲート絶縁膜6は、少なくともチャネル領域15におけるp型ベース層4の表面を覆うように形成されている。本実施形態では、ゲート絶縁膜6は、n型ソース層5の一部、チャネル領域15、およびn型ベース層2の表面を覆うように形成されている。より端的には、ゲート絶縁膜6は、各セル13のp型ベース層4の中央領域およびこの領域に連なるn型ソース層5の内縁領域に開口を有するパターンで形成されている。
 ゲート電極7は、ゲート絶縁膜6を介してチャネル領域15に対向するように形成されている。ゲート電極7は、たとえば、不純物を注入して低抵抗化したポリシリコンからなっていてもよい。本実施形態では、ゲート電極7は、ゲート絶縁膜6とほぼ同じパターンに形成されており、ゲート絶縁膜6の表面を覆っている。すなわち、ゲート電極7は、n型ソース層5の一部、チャネル領域15、およびn型ベース層2の表面の上方に配置されている。より端的には、ゲート電極7は、各セル13のp型ベース層4の中央領域およびこの領域に連なるn型ソース層5の内縁領域に開口を有するパターンで形成されている。すなわち、ゲート電極7は、複数のセル13を共通に制御するように形成されている。これにより、プレーナゲート構造が構成されている。
 層間絶縁膜12は、たとえば、シリコン酸化膜、シリコン窒化膜、TEOS(テトラエトキシシラン)などの絶縁材料からなる。層間絶縁膜12は、ゲート電極7の上面および側面を覆い、各セル13のp型ベース層4の中央領域およびこの領域に連なるn型ソース層5の内縁領域にコンタクト孔16を有するパターンで形成されている。
 ソース電極8は、アルミニウムその他の金属からなる。ソース電極8は、層間絶縁膜12の表面を覆い、かつ各セル13のコンタクト孔16に埋め込まれるように形成されている。これにより、ソース電極8は、n型ソース層5にオーミック接続されている。したがって、ソース電極8は、複数のセル13に並列に接続されており、複数のセル13に流れる全電流が流れるように構成されている。また、ソース電極8は、コンタクト孔16を介して各セル13のp型ベース層4にオーミック接続されており、p型ベース層4の電位を安定化する。
 n型コンタクト層9は、n型ベース層2の裏面2a近傍(裏面部)に裏面2a全体にわたって形成されている。n型コンタクト層9は、p型コラム層3の底面3aに対して間隔が空くような深さで形成されている。これにより、p型コラム層3とn型コンタクト層9との間には、n型ベース層2が介在している。
 p型コレクタ層10は、1×1017cm-3~1×1022cm-3の不純物濃度を有している。p型コレクタ層10は、p型コラム層3の直下の位置からn型ベース層2の裏面2aに沿って離れた位置、より具体的には、ゲート電極7の直下の位置に配置されている。これにより、p型コレクタ層10は、n型ベース層2の厚さ方向にゲート電極7と対向している。p型コレクタ層10は、当該位置において、n型ベース層2の裏面部に選択的に形成され、n型コンタクト層9を厚さ方向に貫通してn型ベース層2に達するように形成されている。
 本実施形態では、p型コレクタ層10は、平面視環状もしくは直線状(図2のレイアウトでは矩形環状、図3のレイアウトでは六角形環状、図4のレイアウトでは直線状)に形成されており、平面視において、互いに隣り合うセル13に跨って形成されている。p型コレクタ層10は、n型ベース層2の厚さ方向に関して、n型ベース層2の裏面2aから0.2μm~3μmの深さDを有している。また、p型コレクタ層10は、n型ベース層2の裏面2aに沿う方向に関して、6μmを超え16μm以下の幅Wを有している。p型コレクタ層10の幅Wがこの範囲であれば、低電流域においてオーミック特性を実現することができ、一方で、大電流域において、伝導度変調を良好に発生させることができる。
 ドレイン電極11は、アルミニウムその他の金属からなる。ドレイン電極11は、n型ベース層2の裏面2aに、n型コンタクト層9およびp型コレクタ層10に接するように形成されている。これにより、ドレイン電極11は、複数のセル13に並列に接続されており、複数のセル13に流れる全電流が流れるように構成されている。本実施形態では、n型ベース層2の裏面2a近傍にn型コンタクト層9が形成されているので、ドレイン電極11をn型ベース層2に対して良好にオーミック接触させることができる。
 ドレイン電極11を高電位側、ソース電極8を低電位側として、ソース電極8およびドレイン電極11の間に直流電源を接続すると、寄生ダイオード14には逆バイアスが与えられる。このとき、ゲート電極7に所定の閾値電圧よりも低い制御電圧が与えられていると、ドレイン-ソース間にはいずれの電流経路も形成されない。すなわち、半導体装置1は、オフ状態となる。一方、ゲート電極7に閾値電圧以上の制御電圧を与えると、チャネル領域15の表面に電子が引き寄せられて反転層(チャネル)が形成される。これにより、n型ソース層5とn型ベース層2との間が導通する。すなわち、ソース電極8から、n型ソース層5、チャネル領域15の反転層、n型ベース層2を順に通って、ドレイン電極11に至る電流経路が形成される。すなわち、半導体装置1は、オン状態となる。
 この構成によれば、p型ベース層4に連なるp型コラム層3がn型ベース層2の裏面2aに向かって延びており、スーパージャンクション構造のMOSFETを構成している。このスーパージャンクション構造により、p型コラム層3とn型ベース層2との界面に沿う方向(つまり、n型ベース層2の厚さ方向)に当該界面全体に空乏層を広げることができる。その結果、n型ベース層2における局所的な電界集中を防止することができるので、半導体装置1のオン抵抗を低減することができとともに、耐圧を向上させることができる。
 さらに、この半導体装置1では、n型ベース層2の裏面部に選択的に形成されたp型コレクタ層10からn型ベース層2に電子もしくは正孔が注入されるので、n型ベース層2で伝導度変調を発生させることができる。その結果、大電流域では、IGBTを動作させたときに描かれる電流波形に沿って電流を上昇させることができる。
 すなわち、半導体装置1は、低電流域におけるオン抵抗を低減でき、しかも大電流域において伝導度変調を行うことができるMOSFETを備えるので、アプリケーションに最適なデバイス特性に制御することができる。
 図5A~図5Hは、半導体装置1の製造工程の一部を工程順に示す図である。
 まず、図5Aに示すように、基板17上に、n型不純物を注入しながら行うエピタキシャル成長によって、初期ベース層18が形成される。エピタキシャル成長の条件は、たとえば、5.0Ω・cm、厚さ50μmである。基板17としては、n型シリコン基板を採用することができるが、この基板17は後の工程で除去するものであるので、高品質なものである必要はなく、安価な基板を使用することができる。
 次に、図5Bに示すように、初期ベース層18の上に、p型不純物を所定の位置に選択的に注入(Bイオンを50keV、5.3×1013cm-2、0度で注入)しながら5Ω・cm/6μmの薄いn型半導体層19を形成する工程を繰り返すマルチエピタキシャル成長を実行することにより、p型不純物の注入位置が上下間で重なり合う複数層のn型半導体層19を積層させる。これにより、複数枚のn型半導体層19と初期ベース層18とが一体化されて、n型ベース層2が形成される。
 次に、図5Cに示すように、アニール処理(1000℃~1200℃)を行うことにより、複数層のn型半導体層19のp型不純物をドライブ拡散させる。これにより、p型コラム層3が形成される。
 次に、n型ベース層2の表面部に選択的に比較的低いエネルギでp型不純物が注入(Bイオンを50keV、5.0×1015cm-2、7度で注入)されて、p型ベース層4が形成される。また、平面視においてp型ベース層4内においてp型ベース層4の外周縁から所定距離だけ内方に後退した位置に外縁部を有する所定幅の環状領域にn型不純物が選択的に注入(Pイオンを130keV、2.0×1015cm-2、7度で注入)され、これにより、n型ソース層5が形成される。
 次に、n型ベース層2およびp型ベース層4の表面(半導体結晶の表面)を覆うように、ゲート絶縁膜6が形成される。このゲート絶縁膜6は、半導体結晶表面の熱酸化によって形成されてもよい。さらに、ゲート絶縁膜6上に、ゲート電極7が形成される。ゲート電極7の形成は、たとえば、不純物を添加して低抵抗化したポリシリコン膜を全表面に形成し、その後、そのポリシリコン膜をフォトリソグラフィによって選択的にエッチングすることによって行ってもよい。このエッチングのときには、ゲート絶縁膜6を同時にパターニングして、ゲート電極7およびゲート絶縁膜6を同一パターンに形成してもよい。さらに、ゲート電極7を覆うように、層間絶縁膜12(たとえば、32000Å厚)が形成され、この層間絶縁膜12に、フォトリソグラフィによって、コンタクト孔16が形成される。次に、層間絶縁膜12上に、ソース電極8が形成され、必要に応じて、合金化によるオーミック接合形成のための熱処理が行われる。ソース電極8の形成は、たとえば、Ti/TiN(たとえば250/1300Å)のバリア膜を形成する工程と、当該バリア膜上にAlCu膜(たとえば4.2μm)堆積させる工程とを含む工程であってもよい。この後、図示しない表面保護膜(たとえば、16000Å厚)が形成され、その表面保護膜に、ソース電極8の一部をパッドとして露出させるパッド開口が形成される。
 次に、図5Dに示すように、たとえばグラインダを用いて基板17を裏面側から研削する。この研削は、基板17を完全に除去してn型ベース層2の裏面2aが露出した後、p型コラム層3の直下のn型ベース層2の厚さTが30μm以上残るように行う。研削後、n型ベース層2の裏面2aをスピンエッチングすることにより、裏面2aを鏡面に仕上げる。
 このように、製造工程の途中までn型ベース層2が基板17に支持されているので、n型ベース層2の搬送・ハンドリングを行い易くすることができる。また、基板17の研削に続けてn型ベース層2の研削を連続して実行することができるので、p型コラム層3の直下のn型ベース層2の厚さTを簡単に調節することができる。
 次に、図5Eに示すように、n型ベース層2の裏面2aへ向かってn型不純物を全面に注入(Asイオンを30keV、1.0×1015cm-2、0度で注入)し、アニール処理することにより、n型コンタクト層9が形成される。
 次に、図5Fに示すように、n型ベース層2の裏面2aを選択的に露出させるフォトレジスト20が形成される。そして、このフォトレジスト20を介して、まずBイオンを100keV、1.0×1015cm-2、7度の傾斜角度で注入する。続けて、Bイオンを注入する工程よりも小さなエネルギ、具体的には、30keV、1.0×1015cm-2、7度(同じ傾斜角度)でBFイオンを注入する。この際、BイオンおよびBFイオンをn型ベース層2の裏面2aに対して垂直ではなく、所定の傾斜角度を持たせて斜め注入することにより、イオンがn型ベース層2の深くまで入っていくチャネリングを防止することができる。この後、フォトレジスト20を、たとえばアッシングにより除去する。
 次に、図5Gに示すように、n型ベース層2をレーザアニール処理することにより、前工程で注入したBイオンおよびBFイオンを活性化させる。これにより、n型コンタクト層9の一部の導電型がn型からp型へと反転して、p型コレクタ層10が形成される。
 このとき、高温(たとえば1500℃程度)のアニール処理を実行しないので、ソース電極8の溶融を防止することができる。つまり、ソース電極8などの高温環境下で溶融し易い金属系の部分を、このアニール処理に先立って作製することができる。そのため、n型ベース層2の表面側の構造の大部分もしくは全てを、当該アニール処理を行う前に作製することができる。その結果、n型ベース層2の表裏面を何度も逆にしなくて済むので、製造効率を向上させることができる。
 次に、図5Hに示すように、n型ベース層2の裏面2aにドレイン電極11が形成され、必要に応じて、合金化によるオーミック接合形成のための熱処理が行われる。ドレイン電極11の形成は、Ti、Ni、AuおよびAgをこの順にスパッタしてする工程であってもよい。
 以上の工程を経て、図1の半導体装置1を得ることができる。
 以上、本発明の一実施形態について説明したが、本発明は、さらに他の形態で実施することもできる。
 たとえば、半導体装置1は、図6に示すように、トレンチゲート構造を有していてもよい。具体的には、n型ベース層2の表面からn型ソース層5およびp型ベース層4を貫通するゲートトレンチ21が形成され、当該ゲートトレンチ21に、ゲート絶縁膜22を介してゲート電極23が充填されたトレンチゲート構造を有していてもよい。
 また、p型コレクタ層10は、図7に示すように、p型コラム層3の直下の位置に配置され、n型ベース層2の厚さ方向にp型コラム層3と対向していもよい。
 また、前述の実施形態では、p型コラム層3は、図5A~図5Cに示すように、初期ベース層18の形成後、マルチエピタキシャル成長によりp型不純物を注入しながら複数枚のn型半導体層19を形成し、その後、アニール処理を行うことにより形成されたが、たとえば、図8A~図8Dの工程により形成してもよい。
 具体的には、まず、基板17の上に、n型ベース層2をエピタキシャル成長させる。次に、図8Aに示すように、n型ベース層2上にハードマスク24を形成する。ハードマスク24をパターニングした後、当該ハードマスク24を介して、n型ベース層2をドライエッチングする。これにより、n型ベース層2にトレンチ25を形成する。
 次に、図8Bに示すように、ハードマスク24を除去した後、そのトレンチ25内部からn型ベース層2の表面が覆われるまで、p型半導体層26をエピタキシャル成長させる。
 次に、図8Cに示すように、n型ベース層2の表面を覆うトレンチ25外のp型半導体層26を、たとえばエッチバックにより除去する。これにより、トレンチ25に埋め込まれたp型コラム層3が形成される。
 その後は、図8Dに示すように、図5Cと同様の工程を実行し、図5D~図5Hと同様の工程を実行すればよい。
 さらに、前述の実施形態では、p型ベース層4等が平面視矩形(図2)、六角形(図3)または直線状の場合を例示したが、p型ベース層4等の平面形状は、それらに限られるわけではなく、円形、楕円形、五角形、七角形以上の多角形などであってもよい。
 また、半導体装置1の各半導体部分の導電型を反転した構成が採用されてもよい。たとえば、半導体装置1において、p型の部分がn型であり、n型の部分がp型であってもよ
い。
 その他、特許請求の範囲に記載された事項の範囲で種々の設計変更を施すことが可能である。
 次に、本発明のいくつかの効果を証明するためのシミュレーションを行ったので説明する。
<シミュレーション例1>
 シミュレーション例1では、耐圧に対するp型コラム層3直下のn型ベース層2の厚さTの依存性を確認した。シミュレーション例1にあたって、半導体装置1の各部の主な設定条件として、p型コラム層3の直下のn型ベース層2の厚さTを18μm、30μmおよび40μmとした。
 そして、各厚さTを有する半導体装置について、p型コレクタ層10が形成されていないもの(Bイオンの注入なし)と、p型コレクタ層10が形成されているものをそれぞれ設定し、後者の場合には、Bイオンのドーズ量およびp型コレクタ層10のマスクの有無に基づき、さらに4つに条件分けした。4つの条件は、それぞれ、(1)Bイオン1.0×1013cm-2(マスクあり)、(2)Bイオン1.0×1014cm-2(マスクあり)、(3)Bイオン1.0×1015cm-2(マスクあり)、(4)Bイオン1.0×1015cm-2(マスクなし)である。
 なお、p型コレクタ層10のマスクとは、p型コレクタ層10が形成されてはいるが、p型コレクタ層10の一部に電流が流れないようにマスクで覆っている状態を意味している。
 そして、判定電流Ids=1×10-9Aを流すことにより、各半導体装置の耐圧を測定した。結果を図9に示す。図9に示すように、p型コラム層3の直下のn型ベース層2の厚さTが30μm以上であれば、p型コレクタ層10有無に関わらず、800V以上の耐圧を実現できることを確認できた。また、図10および図11に、p型コラム層3直下のn型ベース層2の厚さTが30μmおよび40μmのときの耐圧波形をそれぞれ示す。
 また、p型コラム層3直下のn型ベース層2の厚さTが30μmおよび40μmのときのId-Vd特性を、図12および図13にそれぞれ示す。
 図12および図13に示すように、p型コレクタ層10(マスクなし)が形成されている半導体装置については、大電流域での効率が、p型コレクタ層10が形成されていない(マスクありも含む)半導体装置に比べて向上していることが分かった。
<シミュレーション例2>
 シミュレーション例2では、p型コレクタ層10の導入による電流特性の変化をシミュレーションで確認した。シミュレーション例2にあたって、半導体装置1の各部の主な設定条件としてp型コラム層3の直下のn型ベース層2の厚さTを40μmとした。
 また、p型コレクタ層10の形成条件に関して、シミュレーションではn型ベース層2の裏面2aへのイオン注入を設定できないので、代わりに表面からのイオン注入+アニール処理を設定した。この設定条件は、レーザアニール処理を想定して、以下の通りとした。
・イオン注入:Bイオン 100keV 1×1015cm-22度、
・アニール処理:1000℃ 10秒
 そして、これにより得られたホウ素の濃度分布を図14(a)に示す。そして、図14(a)のプロファイルに倣って、n型ベース層2の裏面2a付近のホウ素の濃度を図1
4(b)のように設定した。なお、p型コレクタ層10の条件は以下の通りとした。
・p型コレクタ層10の幅W:0~19.5μm
 19.5μmの場合、n型ベース層2の裏面2a全面がp型になっている。
・p型コレクタ層10の深さD:0.04μm
 p型コレクタ層10の幅WごとのId-Vd特性を、図15(a)(b)(c)に示す。
 図15(b)に示すように、0~2V低電圧領域では、p型コレクタ層10の幅Wが16μm以下でオーミック特性となることが分かった。一方、図15(c)に示すように、18V~20Vの高電圧用域では、p型コレクタ層10の幅Wが6μm以下の場合に、ほぼ同じ特性を示すことが分かった。
<シミュレーション例3>
 シミュレーション例3では、p型コレクタ層10の形成に際し、p型不純物の2回注入による効果を確認した。シミュレーション例3にあたって、半導体装置1の各部の主な設定条件は、次の通りである。
・n型ベース層2:5Ω・cm
・n型コンタクト層9:Asイオン 40keV、7度、1×1015cm-2で注入・p型コレクタ層10のインプラ(1回目)
  Bイオン 100keV、7度、5×1015cm-2で注入(図16)
  Bイオン 100keV、7度、1×1016cm-2で注入(図17,図18)
・p型コレクタ層10のインプラ(2回目)
  Bイオン 30keV、7度、5×1015cm-2で注入(図16,図17)
  Bイオン 30keV、7度、1×1016cm-2で注入(図16,図17)
  Bイオン 50keV、7度、5×1015cm-2で注入(図16,図17)
  Bイオン 50keV、7度、1×1016cm-2で注入(図16,図17)
  BFイオン 30keV、7度、1×1016cm-2で注入(図18)
 結果を図16~図18に示す。
 図16~図18に示すように、いずれの場合も、n型ベース層2の裏面2a近傍で、n型ンタクト層9の導電型がキャンセルされて、導電型がn型からp型へと反転していることが分かった。とりわけ、図18に示すように、ホウ素(B)イオンを注入し、次に二フッ化ホウ素(BF)イオンを注入する2段階イオン注入工程のシミュレーションでは、p型不純物が注入された部分において、n型ンタクト層9の導電型が完全にキャンセルされていることが分かった。その結果、BFイオンを含めた多重インプラを行えば、図18以上にマージンのある設定も可能と考えられる。
 1  半導体装置
 2  n型ベース層
 3  p型コラム層
 4  p型ベース層
 5  n型ソース層
 6  ゲート絶縁膜
 7  ゲート電極
 8  ソース電極
 9  n型コンタクト層
 10 p型コレクタ層
 11 ドレイン電極
 12 層間絶縁膜
 13 セル
 14 寄生ダイオード
 15 チャネル領域
 16 コンタクト孔
 17 基板
 18 初期ベース層
 19 n型半導体層
 20 フォトレジスト
 21 ゲートトレンチ
 22 ゲート絶縁膜
 23 ゲート電極
 24 ハードマスク
 25 トレンチ
 26 p型半導体層

Claims (25)

  1.  第1導電型ベース層と、
     前記第1導電型ベース層の表面部に部分的に形成された第2導電型ベース層と、
     前記第2導電型ベース層の表面部に部分的に形成された第1導電型ソース層と、
     前記第1導電型ソース層および前記第1導電型ベース層の間の前記第2導電型ベース層の表面に形成されたゲート絶縁膜と、
     前記ゲート絶縁膜を介して前記第1導電型ソース層および前記第1導電型ベース層の間の前記第2導電型ベース層に対向するように、前記ゲート絶縁膜上に形成されたゲート電極と、
     前記第2導電型ベース層に連なるように前記第1導電型ベース層内に形成され、前記第2導電型ベース層から前記第1導電型ベース層の裏面に向かって延びた第2導電型コラム層と、
     前記第1導電型ベース層の裏面部に部分的に形成された第2導電型コレクタ層と、
     前記第1導電型ソース層に電気的に接続されたソース電極と、
     前記第1導電型ベース層の前記裏面に接するように形成され、前記第1導電型ベース層および前記第2導電型コレクタ層に電気的に接続されたドレイン電極とを含む、半導体装置。
  2.  前記第1導電型ベース層の前記裏面部に形成され、当該第1導電型ベース層よりも不純物濃度が高い第1導電型コンタクト層を含む、請求項1に記載の半導体装置。
  3.  前記第1導電型コンタクト層は、前記第1導電型ベース層の前記裏面部の全体に形成されており、
     前記第2導電型コレクタ層は、その第1導電型コンタクト層を厚さ方向に貫通して前記第1導電型ベース層に達するように形成されている、請求項2に記載の半導体装置。
  4.  前記第1導電型ベース層は、前記第2導電型コラム層の下端と前記裏面との間に30μm以上の厚さを有している、請求項1~3のいずれか一項に記載の半導体装置。
  5.  前記第2導電型コレクタ層は、6μmを超え16μm以下の幅を有している、請求項1~4のいずれか一項に記載の半導体装置。
  6.  前記第2導電型コレクタ層は、前記第1導電型ベース層の前記裏面から0.2μm~3.0μmの深さを有している、請求項1~5のいずれか一項に記載の半導体装置。
  7.  前記第2導電型コレクタ層は、1×1017cm-3~1×1022cm-3の不純物濃度を有している、請求項1~6のいずれか一項に記載の半導体装置。
  8.  前記第2導電型コレクタ層は、前記第2導電型コラム層の直下の位置から前記第1導電型ベース層の前記裏面に沿って離れた位置に配置されている、請求項1~7のいずれか一項に記載の半導体装置。
  9.  前記第2導電型コレクタ層は、前記ゲート電極の直下の位置に配置されている、請求項8に記載の半導体装置。
  10.  前記第2導電型コレクタ層は、前記第2導電型コラム層の直下の位置に配置されている、請求項1~7のいずれか一項に記載の半導体装置。
  11.  それぞれが柱状に形成された複数の前記第2導電型コラム層が、千鳥格子状に配置され
    ている、請求項1~10のいずれか一項に記載の半導体装置。
  12.  各前記第2導電型コラム層は、四角柱状に形成されている、請求項11に記載の半導体装置。
  13.  各前記第2導電型コラム層は、六角柱状に形成されている、請求項11に記載の半導体装置。
  14.  それぞれが層状に形成された複数の前記第2導電型コラム層が、ストライプ状に配置されている、請求項1~10のいずれか一項に記載の半導体装置。
  15.  前記ゲート絶縁膜が前記第1導電型ベース層の表面を覆うように形成され、当該ゲート絶縁膜上に前記ゲート電極が形成されたプレーナゲート構造を有する、請求項1~14のいずれか一項に記載の半導体装置。
  16.  前記第1導電型ベース層の表面から前記第1導電型ソース層および第2導電型ベース層を貫通するゲートトレンチが形成され、当該ゲートトレンチに、前記ゲート絶縁膜を介して前記ゲート電極が充填されたトレンチゲート構造を有する、請求項1~14のいずれか一項に記載の半導体装置。
  17.  第1導電型ベース層を形成する工程と、
     前記第1導電型ベース層の表面部に部分的に第2導電型ベース層を形成する工程と、
     前記第2導電型ベース層の表面部に部分的に第1導電型ソース層を形成する工程と、
     前記第1導電型ベース層内に、前記第2導電型ベース層に連なり、前記第2導電型ベース層から前記第1導電型ベース層の裏面に向かって延びた第2導電型コラム層を形成する工程と、
     前記第1導電型ソース層および前記第1導電型ベース層の間の前記第2導電型ベース層の表面にゲート絶縁膜を形成する工程と、
     前記ゲート絶縁膜を介して前記第1導電型ソース層および前記第1導電型ベース層の間の前記第2導電型ベース層に対向するように、前記ゲート絶縁膜上にゲート電極を形成する工程と、
     前記第1導電型ソース層に電気的に接続されたソース電極を形成する工程と、
     前記第1導電型ベース層の裏面に選択的に第2導電型不純物をイオン注入し、アニール処理することにより、前記第1導電型ベース層の裏面部に部分的に第2導電型コレクタ層を形成する工程と、
     前記第1導電型ベース層および前記第2導電型コレクタ層に電気的に接続されたドレイン電極を形成する工程とを含む、半導体装置の製造方法。
  18.  前記第1導電型ベース層の裏面に第1導電型不純物をイオン注入し、アニール処理することにより、前記第1導電型ベース層の裏面部に当該第1導電型ベース層よりも不純物濃度が高い第1導電型コンタクト層を形成する工程をさらに含む、請求項17に記載の半導体装置の製造方法。
  19.  前記第2導電型コレクタ層を形成する工程は、前記第1導電型コンタクト層を形成する工程の後に実行され、ホウ素(B)イオンを注入し、次に二フッ化ホウ素(BF)イオンを注入する2段階イオン注入工程を含む、請求項18に記載の半導体装置の製造方法。
  20.  前記二フッ化ホウ素(BF)イオンを注入する工程では、前記ホウ素(B)イオンを注入する工程よりも小さな注入エネルギでBFイオンを注入する、請求項19に記載の半導体装置の製造方法。
  21.  前記第2導電型コレクタ層を形成するときの前記アニール処理が、レーザアニール処理である、請求項17~20のいずれか一項に記載の半導体装置の製造方法。
  22.  前記第1導電型ベース層を形成する工程は、基板上に前記第1導電型ベース層をエピタキシャル成長により形成し、前記ソース電極を形成した後に前記基板を除去する工程を含む、請求項17~21のいずれか一項に記載の半導体装置の製造方法。
  23.  前記基板を除去する工程は、前記基板をその裏面から研削して除去する工程を含む、請求項22に記載の半導体装置の製造方法。
  24.  前記第1導電型ベース層を形成する工程は、第2導電型不純物を所定の位置に選択的に注入しながら第1導電型半導体層を形成する工程を繰り返すことにより、第2導電型不純物の注入位置が上下間で重なり合う複数層の前記第1導電型半導体層を積層させて前記第1導電型ベース層を形成する工程を含み、
     前記第2導電型コラム層を形成する工程は、前記第1導電型ベース層をアニール処理することにより、複数層の前記第1導電型半導体層の第2導電型不純物を拡散させて前記第2導電型コラム層を形成する工程を含む、請求項17~23のいずれか一項に記載の半導体装置の製造方法。
  25.  前記第2導電型コラム層を形成する工程は、
     前記第1導電型ベース層に選択的にトレンチを形成する工程と、
     当該トレンチを満たし、前記第1導電型ベース層の表面が覆われるまで第2導電型半導体層を堆積させる工程と、
     前記トレンチ外の前記第2導電型半導体層をエッチバックにより除去することにより、前記トレンチに埋設された前記第2導電型コラム層を形成する工程とを含む、請求項17~23のいずれか一項に記載の半導体装置の製造方法。
PCT/JP2012/076482 2011-10-17 2012-10-12 半導体装置およびその製造方法 WO2013058191A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US13/750,042 US8766325B2 (en) 2011-10-17 2013-01-25 Semiconductor device
US14/282,753 US8927347B2 (en) 2011-10-17 2014-05-20 Method for manufacturing semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011-227966 2011-10-17
JP2011227966 2011-10-17

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/750,042 Continuation-In-Part US8766325B2 (en) 2011-10-17 2013-01-25 Semiconductor device

Publications (1)

Publication Number Publication Date
WO2013058191A1 true WO2013058191A1 (ja) 2013-04-25

Family

ID=48140839

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/076482 WO2013058191A1 (ja) 2011-10-17 2012-10-12 半導体装置およびその製造方法

Country Status (2)

Country Link
JP (1) JP6037495B2 (ja)
WO (1) WO2013058191A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017037997A (ja) * 2015-08-11 2017-02-16 富士電機株式会社 半導体素子及び半導体素子の製造方法
CN111463264A (zh) * 2014-04-17 2020-07-28 罗姆股份有限公司 半导体装置

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5967065B2 (ja) 2013-12-17 2016-08-10 トヨタ自動車株式会社 半導体装置
JP6237921B2 (ja) 2014-09-30 2017-11-29 富士電機株式会社 半導体装置および半導体装置の製造方法
JP6459433B2 (ja) * 2014-11-25 2019-01-30 富士電機株式会社 絶縁ゲート型バイポーラトランジスタ及びその製造方法
JP6398861B2 (ja) * 2015-05-12 2018-10-03 トヨタ自動車株式会社 半導体装置の製造方法
JP6832094B2 (ja) * 2016-08-05 2021-02-24 ローム株式会社 パワーモジュール及びモータ駆動回路
JP7276407B2 (ja) * 2017-11-28 2023-05-18 富士電機株式会社 炭化珪素半導体装置
JP7363336B2 (ja) 2019-10-11 2023-10-18 富士電機株式会社 半導体装置および半導体装置の製造方法
JP7261277B2 (ja) * 2020-12-07 2023-04-19 ローム株式会社 半導体装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03155677A (ja) * 1989-08-19 1991-07-03 Fuji Electric Co Ltd 伝導度変調型mosfet
JPH0732252B2 (ja) * 1988-12-05 1995-04-10 三菱電機株式会社 半導体素子
JP2004363263A (ja) * 2003-06-04 2004-12-24 Nec Electronics Corp 半導体装置およびその製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3988262B2 (ja) * 1998-07-24 2007-10-10 富士電機デバイステクノロジー株式会社 縦型超接合半導体素子およびその製造方法
JP2002190596A (ja) * 2000-12-21 2002-07-05 Toshiba Corp 半導体装置の製造方法
JP3764343B2 (ja) * 2001-02-28 2006-04-05 株式会社東芝 半導体装置の製造方法
JP4109009B2 (ja) * 2002-04-09 2008-06-25 株式会社東芝 半導体素子及びその製造方法
JP2007012977A (ja) * 2005-07-01 2007-01-18 Toshiba Corp 半導体装置
US8492829B2 (en) * 2008-09-01 2013-07-23 Rohm Co., Ltd. Semiconductor device having super junction metal oxide semiconductor structure and fabrication method for the same
JP5564798B2 (ja) * 2009-01-26 2014-08-06 富士電機株式会社 半導体装置およびその製造方法
DK2249392T3 (da) * 2009-04-29 2020-08-17 Abb Power Grids Switzerland Ag Omvendt ledende halvlederenhed
JP2011086883A (ja) * 2009-10-19 2011-04-28 Denso Corp 絶縁ゲートバイポーラトランジスタおよびその設計方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0732252B2 (ja) * 1988-12-05 1995-04-10 三菱電機株式会社 半導体素子
JPH03155677A (ja) * 1989-08-19 1991-07-03 Fuji Electric Co Ltd 伝導度変調型mosfet
JP2004363263A (ja) * 2003-06-04 2004-12-24 Nec Electronics Corp 半導体装置およびその製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111463264A (zh) * 2014-04-17 2020-07-28 罗姆股份有限公司 半导体装置
JP2017037997A (ja) * 2015-08-11 2017-02-16 富士電機株式会社 半導体素子及び半導体素子の製造方法

Also Published As

Publication number Publication date
JP2013102111A (ja) 2013-05-23
JP6037495B2 (ja) 2016-12-07

Similar Documents

Publication Publication Date Title
WO2013058191A1 (ja) 半導体装置およびその製造方法
US9525057B2 (en) Semiconductor device
US9825126B2 (en) Semiconductor device
US8927347B2 (en) Method for manufacturing semiconductor device
US8772788B2 (en) Semiconductor element and method of manufacturing thereof
WO2018155566A1 (ja) 炭化珪素半導体装置および電力変換装置
US10418445B2 (en) Silicon carbide semiconductor device and method of manufacturing a silicon carbide semiconductor device
US11183495B2 (en) Power semiconductor devices
US20140246682A1 (en) Semiconductor element
JP2004363328A (ja) 半導体装置およびその製造方法
WO2018037701A1 (ja) 半導体装置
US20180294350A1 (en) Silicon carbide semiconductor device and method of manufacturing silicon carbide semiconductor device
JP6168370B2 (ja) SiC電界効果トランジスタ
CN103531450A (zh) 用于形成横向变化掺杂浓度的方法和半导体器件
JP7399222B2 (ja) 半導体装置
US8835935B2 (en) Trench MOS transistor having a trench doped region formed deeper than the trench gate
CN108574000B (zh) 半导体装置和半导体装置的制造方法
JP4910894B2 (ja) 半導体装置の製造方法および半導体装置
JP6234696B2 (ja) 半導体装置
US20190237571A1 (en) Bidirectional power mosfet structure with a cathode short structure
JPWO2019124384A1 (ja) 炭化珪素半導体装置および電力変換装置
CN113892189A (zh) 碳化硅半导体装置及碳化硅半导体装置的制造方法
US20190355840A1 (en) Semiconductor device and method for manufacturing semicondcutor device
KR100940643B1 (ko) 반도체 소자의 제조방법
JP3744196B2 (ja) 炭化珪素半導体装置及びその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12842184

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12842184

Country of ref document: EP

Kind code of ref document: A1