WO2013051182A1 - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- WO2013051182A1 WO2013051182A1 PCT/JP2012/005359 JP2012005359W WO2013051182A1 WO 2013051182 A1 WO2013051182 A1 WO 2013051182A1 JP 2012005359 W JP2012005359 W JP 2012005359W WO 2013051182 A1 WO2013051182 A1 WO 2013051182A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- semiconductor chip
- electrode pad
- bump
- chip
- semiconductor
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 242
- 238000004519 manufacturing process Methods 0.000 title claims description 25
- 238000000034 method Methods 0.000 title claims description 21
- 239000000463 material Substances 0.000 claims description 8
- 239000011347 resin Substances 0.000 claims description 8
- 229920005989 resin Polymers 0.000 claims description 8
- 239000000758 substrate Substances 0.000 description 37
- 229910000679 solder Inorganic materials 0.000 description 22
- 230000004048 modification Effects 0.000 description 13
- 238000012986 modification Methods 0.000 description 13
- 230000004907 flux Effects 0.000 description 10
- 239000010931 gold Substances 0.000 description 8
- 238000010438 heat treatment Methods 0.000 description 8
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 6
- 238000004140 cleaning Methods 0.000 description 4
- 239000010949 copper Substances 0.000 description 4
- 238000002844 melting Methods 0.000 description 4
- 230000008018 melting Effects 0.000 description 4
- 230000015654 memory Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 3
- 239000010936 titanium Substances 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 239000010410 layer Substances 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 238000007639 printing Methods 0.000 description 2
- 238000003466 welding Methods 0.000 description 2
- 229910017944 Ag—Cu Inorganic materials 0.000 description 1
- 229910016331 Bi—Ag Inorganic materials 0.000 description 1
- 241001391944 Commicarpus scandens Species 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910002482 Cu–Ni Inorganic materials 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 229910020836 Sn-Ag Inorganic materials 0.000 description 1
- 229910020988 Sn—Ag Inorganic materials 0.000 description 1
- 229910018956 Sn—In Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910052797 bismuth Inorganic materials 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 239000013585 weight reducing agent Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/563—Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5389—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06527—Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
Definitions
- the present invention relates to a semiconductor device and a manufacturing method thereof, and more particularly to a semiconductor device including a chip-on-chip structure in which a plurality of semiconductor chips are stacked and a manufacturing method thereof.
- SiP system-in-package
- SiPs are classified into four types: chip-on-chip (CoC) type, chip stack type, package stack type, and substrate connection type, because of their structural differences.
- CoC type has a structure in which another chip is stacked on a base chip, and this structure is faster because the wiring length between circuits formed on each chip is short. Is possible.
- the conventional semiconductor device has a problem that the configuration of stacked chips is limited by the size of the chips.
- the memory chip having a large size is placed on the upper side in consideration of mounting them later on a base such as a substrate by flip chip (FC) connection.
- FC flip chip
- the size of the logic circuit chip is equal to or larger than the size of the memory chip, there arises a problem that a semiconductor device having a CoC structure cannot be obtained by the conventional technique.
- a method of preparing a memory chip larger than the logic circuit chip is also conceivable.
- preparing a memory chip larger than necessary causes a problem that the number of chips taken from the wafer is reduced and the cost is increased.
- an object of the present invention is to enable stacking of semiconductor chips without limiting the size of the semiconductor chips when using chip-on-chip technology.
- a semiconductor device includes an extended semiconductor chip having an extended portion formed outward from the side surface of the semiconductor chip.
- a semiconductor device includes a first semiconductor chip, an extended semiconductor chip having an extended portion formed outward from a side surface of the first semiconductor chip, an extended semiconductor chip, and a plurality of semiconductor chips.
- a second semiconductor chip provided so as to be connected via the first bump, and a base provided so as to be connected via the extended semiconductor chip via the plurality of second bumps.
- the bumps are formed between the first semiconductor chip and the second semiconductor chip, and the second bumps are formed between the extension portion and the base.
- the extension portion is formed outward from the side surface of the first semiconductor chip, the first semiconductor chip and the second semiconductor chip are connected, and the extension portion and the base are connected.
- the sizes of the first semiconductor chip and the second semiconductor chip are not limited, and they can be stacked by CoC connection and mounted on the base by FC connection.
- the extension type semiconductor chip has a rewiring portion formed so as to extend from the surface of the first semiconductor chip to the surface of the extension portion, and the rewiring portion includes a first bump.
- the first electrode pad to be connected to the second electrode pad and the second electrode pad to be connected to the second bump are formed, and the first electrode pad and the second electrode pad are connected via the wiring formed in the rewiring portion.
- the length of each side of the surface of the expandable semiconductor chip is preferably longer than the length of each side of the surface of the second semiconductor chip.
- the extension portion may be made of a resin material formed so as to cover the side surface of the first semiconductor chip.
- the second semiconductor chip has a third electrode pad connected to the first bump, and the base has a fourth electrode pad connected to the second bump.
- the sum of the thicknesses of the second electrode pad, the second bump, and the fourth electrode pad is the same as that of the first electrode pad, the first bump, the third electrode pad, and the second semiconductor chip. It is preferable that it is larger than the sum of each thickness.
- the second electrode pad may be thicker than the first electrode pad.
- the thickness of the fourth electrode pad is larger than the difference between at least the thickness of the second bump and the thickness of the second electrode pad and the thickness of the second semiconductor chip. Larger is preferred.
- the base has a plurality of external terminals on the surface opposite to the surface facing the expansion type semiconductor chip, and the distance between the adjacent second bumps is the distance between the adjacent first bumps. It is preferably larger than the distance between each other and smaller than the distance between the external terminals.
- a groove may be formed in a region facing the second semiconductor chip of the base in a region overlapping with the second semiconductor chip of the base.
- the second semiconductor chip is a stacked semiconductor chip in which a plurality of semiconductor chips are stacked, and each of the stacked semiconductor chips may be connected by a through electrode.
- a method of manufacturing a semiconductor device includes a step of preparing a first semiconductor chip, an extended semiconductor chip having an extension formed on a side surface of the first semiconductor chip, a second semiconductor chip, and a base. And forming a plurality of first bumps on the first semiconductor chip of the extended semiconductor chip, and connecting the first semiconductor chip and the second semiconductor chip via the first bumps on a chip-on-chip basis. And a step of forming a plurality of second bumps on the extension part of the extension type semiconductor chip, and connecting the extension part and the base via the second bump.
- the method includes a step of chip-on-chip connection between the first semiconductor chip and the second semiconductor chip, and a step of connecting the extension portion and the base.
- the sizes of the first semiconductor chip and the second semiconductor chip are not limited, and they can be stacked by CoC connection and mounted on the base by FC connection.
- the sizes of the semiconductor chips can be stacked by chip-on-chip connection without being limited, and can be mounted on the base by flip-chip connection.
- FIG. 1 is a sectional view showing a semiconductor device according to an embodiment of the present invention.
- FIG. 2 is an enlarged sectional view showing a region A in FIG. 3A to 3C are cross-sectional views showing a method of manufacturing a semiconductor device according to an embodiment of the present invention in the order of steps.
- 4A and 4B are cross-sectional views showing a method of manufacturing a semiconductor device according to an embodiment of the present invention in the order of steps.
- FIG. 5 is a cross-sectional view showing one step of a method for manufacturing a semiconductor device according to one embodiment of the present invention.
- FIG. 6 is a cross-sectional view showing a step of the method of manufacturing a semiconductor device according to one embodiment of the present invention.
- FIG. 1 is a sectional view showing a semiconductor device according to an embodiment of the present invention.
- FIG. 2 is an enlarged sectional view showing a region A in FIG. 3A to 3C are cross-sectional views showing a method of manufacturing a semiconductor device according to an
- FIG. 7 is a cross-sectional view showing a step of the method of manufacturing a semiconductor device according to one embodiment of the present invention.
- FIG. 8 is a cross-sectional view showing one step of the method of manufacturing a semiconductor device according to one embodiment of the present invention.
- FIG. 9 is a cross-sectional view showing a step of the method of manufacturing a semiconductor device according to one embodiment of the present invention.
- FIG. 10 is a cross-sectional view showing a semiconductor device according to a first modification of one embodiment of the present invention.
- FIG. 11 is a cross-sectional view showing a semiconductor device according to a second modification of the embodiment of the present invention.
- FIG. 12 is a cross-sectional view showing a semiconductor device according to a third modification of the embodiment of the present invention.
- FIG. 13 is a cross-sectional view showing a semiconductor device according to a fourth modification of one embodiment of the present invention.
- the semiconductor device includes, for example, a first semiconductor chip 1a that is a logic circuit chip and the like, an extended semiconductor chip 3 having an extension unit 2, and a second that is a memory chip and the like.
- a semiconductor chip 1b and a substrate 5 made of resin or the like as a base are included.
- the substrate 5 is used as a base.
- the substrate 5 can be a wiring board, for example, and is not limited thereto, and a lead frame or the like may be used as a base. .
- an extended portion 2 made of, for example, a resin is formed outward from the side surface of the first semiconductor chip 1a.
- a rewiring portion 7 including wiring (not shown) is formed on the surface (the lower surface in FIG. 1) on which the circuit of the first semiconductor chip 1a is formed.
- a plurality of first electrode pads 6 a are formed on the rewiring portion 7 formed on the surface of the first semiconductor chip 1 a, while a plurality of rewiring portions 7 formed on the surface of the extension portion 2 are included on the rewiring portion 7.
- the second electrode pad 6b is formed (only one is shown in FIG. 1). Details of these structures will be described later.
- the first semiconductor chip 1a, the extended portion 2, the first electrode pad 6a, the second electrode pad 6b, and the rewiring portion 7 constitute an extended semiconductor chip 3.
- the extended portion 2 is formed so that the planar size of the extended semiconductor chip 3 is larger than the planar size of the second semiconductor chip 1b.
- the length of each side of the surface of the extended semiconductor chip 3 is longer than the length of any side of the surface of the second semiconductor chip 1b.
- a plurality of third electrode pads 6c are formed on the surface (the upper surface in FIG. 1) on which the circuit of the second semiconductor chip 1b is formed.
- a first bump 4a is formed between each third electrode pad 6c and each first electrode pad 6a formed on the front surface side of the first semiconductor chip 1a.
- the third electrode pad 6c and the first electrode pad 6a are connected via the first bump 4a.
- the first semiconductor chip 1a and the second semiconductor chip 1b of the expandable semiconductor chip 3 include the rewiring unit 7, the first electrode pad 6a, the first bump 4a, and the third electrode pad 6c.
- CoC chip-on-chip
- a plurality of fourth electrode pads 6d are formed on the surface (upper surface in FIG. 1) of the substrate 5 (only one is shown in FIG. 1).
- a second bump 4b is formed between each of the fourth electrode pads 6d and each of the second electrode pads 6b formed on the extended portion 2 of the extended semiconductor chip 3, whereby the second bump 4b is formed.
- the fourth electrode pad 6d and the second electrode pad 6b are connected via the second bump 4b. That is, the extended semiconductor chip 3 is flip-chip (FC) connected to the substrate 5, and the fourth electrode pad 6d and the first semiconductor chip 1a of the substrate 5 are the second bump 4b and the second electrode pad 6b. And the rewiring unit 7. Further, a second underfill 9 b is formed between the substrate 5 and the extended semiconductor chip 3, whereby the extended semiconductor chip 3 is fixed to the substrate 5. Note that the extended semiconductor chip 3 may be sealed to the substrate 5 with a sealing resin instead of the second underfill 9b.
- a plurality of fifth electrode pads 6e are formed on the back surface (lower surface in FIG. 1) of the substrate 5, and a plurality of third bumps 4c are formed so as to be connected to the fifth electrode pads 6e, respectively. These serve as external terminals for connecting the semiconductor device of the present embodiment to an external device.
- a rewiring portion 7 is formed on the surface (lower surface in FIG. 2) of the first semiconductor chip 1a so as to extend to the extended portion 2.
- the rewiring portion 7 is formed with a first electrode pad 6a connected to various elements formed on the first semiconductor chip 1a.
- the rewiring portion 7 is formed with a rewiring 8 extending from the surface side of the first semiconductor chip 1 a to the surface side of the extension portion 2.
- the second electrode pad 6b is formed on the rewiring portion 7 formed on the surface side of the extension portion 2, and the second bump 4b is connected to the second electrode pad 6b. Is formed.
- the first electrode pad 6a and the second electrode pad 6b are connected via a rewiring 8. Therefore, the substrate 5 connected to the second bump 4b can be connected to the first semiconductor chip 1a via the second bump 4b without being obstructed by the second semiconductor chip 1b.
- the size of the semiconductor chips to be stacked can be stacked by CoC connection and mounted on the substrate by FC connection without being limited in size.
- the rewiring portion 7 does not need to be formed on the entire surface of the first semiconductor chip 1a and the extended portion 2.
- the rewiring part 7 is formed so that the surface of the first semiconductor chip 1a at the center of the extended semiconductor chip 3 is exposed, and directly on the surface of the first semiconductor chip 1a without the rewiring part 7.
- the second semiconductor chip 1b may be mounted.
- the single-layer rewiring unit 7 is shown, but the rewiring unit 7 may have a plurality of layers. Since the rewiring part 7 is formed on the surface of the first semiconductor chip 1a and the extension part 2 as in the present embodiment, the first bump 4a and the second bump 4b are formed on the first semiconductor chip 1a itself. There is no need to form a wiring layer connecting the two. For this reason, it is not necessary to use a special semiconductor chip, and a general-purpose semiconductor chip can be used.
- the material of the rewiring 8 for example, copper (Cu) or silver (Ag) that can be formed at a relatively low cost by an electroplating method is used.
- the materials of the first electrode pad 6a, the second electrode pad 6b, the third electrode pad 6c, and the fourth electrode pad 6d include Cu, nickel (Ni), aluminum (Al), and Ni / gold (Au).
- the materials of the first bump 4a, the second bump 4b, and the third bump 4c are tin (Sn) -lead (Pb) based solder, Sn solder, Sn-Ag in order to obtain high connection reliability.
- Sn-Ag-Cu solder or Sn-Ag-Cu-Ni solder is used.
- Sn-bismuth (Bi) solder, Sn-Bi-Ag solder, Sn-Bi-indium, which are low melting solders having a melting point of about 130 ° C to 180 ° C in order to perform solder connection at low temperatures (In) solder, Sn—Bi—In—Ag solder, Sn—In solder, Sn—In—Ag solder, or the like may be used.
- Au, Ni, Cu, or the like can be used as a material for the first bump 4a and the second bump 4b. When these materials are used, for example, the chip and the substrate can be connected at a low temperature by press-contacting them under high pressure conditions.
- the metal material of the first electrode pad 6a and the second electrode pad 6b may be the same, and the metal material of the first bump 4a and the second bump 4b may be the same.
- the first electrode pad 6a and the second electrode pad 6b and the first bump 4a and the second bump 4b can be formed using the same mask, thereby reducing the cost. Can do.
- the extended portion 2 may be formed so as to cover the side surface of the first semiconductor chip 1a, and may be formed so as to cover not only the side surface but also at least one of the upper surface and the lower surface.
- the substrate 5 is preferably made of a flexible and strong resin. Use of such a substrate 5 is advantageous for electrical connection between the semiconductor package and the semiconductor chip. In this case, the substrate 5 may cover the entire surface of the semiconductor chip or may partially cover it. Further, as described above, the substrate 5 may be a lead frame instead of the resin substrate. With this configuration, it is possible to configure with an inexpensive material.
- an extended semiconductor chip 3 and a second semiconductor chip 1b which is a memory chip are prepared.
- the extended portion 2 made of, for example, resin is formed on the side surface of the first semiconductor chip 1a that is a logic circuit chip.
- the rewiring part 7 connected to the element formed on the first semiconductor chip 1a is formed on the surface (the upper surface in FIG. 3A) of the first semiconductor chip 1a and the extension part 2.
- a plurality of first electrode pads 6 a and fourth bumps 4 d are sequentially formed on the rewiring portion 7 formed on the surface of the first semiconductor chip 1 a, and the rewiring portion 7 formed on the surface of the extension portion 2.
- a plurality of second electrode pads 6b and fifth bumps 4e are sequentially formed (only one is shown in FIG. 3A).
- the extended semiconductor chip 3 is configured.
- a plurality of third electrode pads 6c and sixth bumps 4f are sequentially formed on the surface where the circuit is formed (the lower surface in FIG. 3A).
- 4 bumps 4d are connected to each other to form a plurality of first bumps 4a.
- the first semiconductor chip 1a and the second semiconductor chip 1b of the extended semiconductor chip 3 are connected via the first bumps 4a (CoC connection).
- a first underfill 9a is injected between the first bumps 4a, in other words, between the first semiconductor chip 1a and the second semiconductor chip 1b.
- the second semiconductor chip 1b is fixed to the expandable semiconductor chip 3 by curing it.
- a flux 10 is applied on the fifth bump 4e of the expandable semiconductor chip 3 by a pin transfer method or a printing method, and a first solder is applied on the flux 10.
- a ball 11a is mounted.
- a substrate 5 is prepared.
- a plurality of fourth electrode pads 6d are formed on the substrate 5 in advance on the surface (upper surface in FIG. 5) (only one is shown in FIG. 5), and externally on the rear surface (lower surface in FIG. 5).
- a plurality of fifth electrode pads 6e for connection to the device are formed.
- the extended semiconductor chip 3 is aligned on the fourth electrode pad 6d of the substrate 5 so that the second bump 4b formed on the extended semiconductor chip 3 is aligned at a desired position.
- a bump may be formed on the fourth electrode pad 6d.
- the flux may be transferred to the second bump 4b (not shown).
- the fourth electrode pad 6d and the second bump 4b are connected by heating or pressure welding such as reflow heating or local heating.
- the first semiconductor chip 1a and the substrate 5 are connected via the second bump 4b and the rewiring unit 7 (FC connection).
- the second underfill 9b is injected between the first bumps 4a, in other words, between the expandable semiconductor chip 3 and the substrate 5, and is expanded by curing it.
- the mold semiconductor chip 3 is fixed to the substrate 5.
- a flux 12 is applied on the fifth electrode pad 6e formed on the back surface (upper surface in FIG. 8) of the substrate 5 by a pin transfer method or a printing method.
- the second solder ball 11b is mounted on.
- the semiconductor device according to this embodiment can be formed through the above steps.
- the size of the semiconductor chips to be stacked is not limited, and it is possible to stack them by CoC connection and mount them on a substrate by FC connection. .
- the first underfill 9a and the second underfill 9b are injected and cured after performing CoC connection and FC connection, respectively.
- underfill may be applied before each FC connection.
- each of the CoC connection and the FC connection and the underfill can be formed in the same process, so that the manufacturing process can be reduced.
- the gap (for example, between the first bumps 4a) of the connection portion formed by these connection processes is narrow (for example, about 5 ⁇ m to 40 ⁇ m), it becomes difficult to fill the connection portion by underfill.
- the underfill before connection the fillability of the underfill is improved.
- the first solder ball 11a is mounted on the second electrode pad 6b.
- an Au bump when used, an Au stud bump may be formed by a capillary as the first bump 4a. Good. As a result, the reflow process shown in FIG. 4B becomes unnecessary, and the manufacturing process can be reduced.
- solder balls are used to form bumps, but solder paste applied by screen printing may be used instead of solder balls.
- the relationship between the thicknesses of the bumps 4a and 4b and the electrode pads 6a, 6b, 6c, and 6d is as long as there is no problem when the extended semiconductor chip 3 is FC-connected to the substrate 5. Good. That is, the second semiconductor chip 1b and the substrate 5 need not be in contact with each other. Therefore, the sum of the thicknesses of the second electrode pad 6b, the second bump 4b, and the fourth electrode pad 6d is at least the first electrode pad 6a, the first bump 4a, and the third electrode. The configuration needs to be larger than the sum of the thicknesses of the pad 6c and the second semiconductor chip 1b.
- each electrode pad 6a, 6b, 6c and 6d is generally about 5 ⁇ m to 10 ⁇ m, and the thickness of the second semiconductor chip 1b is about 20 ⁇ m to 150 ⁇ m. For this reason, it is necessary to increase the thickness of the second bump 4b. However, when increasing the number of pins and the density of the second bump 4b, increasing the thickness of the second bump 4b electrically shorts the adjacent bumps. There is a risk. Although the above-mentioned problem can be prevented by making the second semiconductor chip 1b extremely thin, for example, if the semiconductor chip is thinned to 100 ⁇ m or less, the chip becomes very easy to break due to stress during handling in the manufacturing process. There is a risk that the manufacturing yield will deteriorate.
- the second electrode pad 6b is thicker than the first electrode pad 6a. Specifically, the thickness of the second electrode pad 6b is about 20 ⁇ m to 100 ⁇ m. With such a configuration, it is possible to prevent shorting between adjacent bumps, and to increase the number of pins and the density of the bumps.
- the thickness of the fourth electrode pad 6d formed on the substrate 5 is at least the thickness of the second bump 4b and the second thickness.
- the difference between the sum of the thicknesses of the electrode pads 6b and the thickness of the second semiconductor chip 1b is larger.
- the thickness of the fourth electrode pad 6d is about 20 ⁇ m to 100 ⁇ m.
- the second bump 4b that connects the expandable semiconductor chip 3 and the substrate 5 has the extension portion 2 as in the first and second modifications of the embodiment. A plurality of rows may be formed.
- the first bump 4a between the extended semiconductor chip 3 and the second semiconductor chip 1b is adjacent to the second bump 4b between the extended semiconductor chip 3 and the substrate 5, respectively.
- the distance between the centers of matching bumps ie, bump pitch
- the second bump 4b has a smaller bump pitch than the third bump 4c provided on the surface of the substrate 5 opposite to the surface connected to the first semiconductor chip 1a.
- the bump pitch of the first bump 4a is about 20 ⁇ m to 50 ⁇ m to cope with the increase in the bandwidth of the memory chip and the increase in the number of pins accompanying the increase in speed.
- the bump pitch of the second bump 4b is about 40 ⁇ m to 200 ⁇ m
- the bump pitch of the third bump 4c is about 400 ⁇ m to 1000 ⁇ m.
- a groove is formed in a region where the second semiconductor chip 1b overlaps (overlaps) on the surface of the substrate 5.
- a semiconductor device according to a fourth modification of an embodiment aimed at increasing the capacity of the memory chip will be described with reference to FIG.
- a stacked chip 14 is used as a second semiconductor chip which is a memory chip.
- a through electrode 13 is formed in each chip of the multilayer chip 14, and thereby each is connected. In this way, the capacity of the memory chip can be increased.
- the semiconductor device according to the present invention can be stacked by CoC connection and mounted on a substrate by FC connection without limiting the size of the semiconductor chips to be stacked. It is useful for a semiconductor device having a laminated CoC structure, a manufacturing method thereof, and the like.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Wire Bonding (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
半導体装置は、第1の半導体チップ(1a)及び該第1の半導体チップ(1a)の側面から外方に形成された拡張部(2)を有する拡張型半導体チップ(3)と、拡張型半導体チップ(3)と複数の第1のバンプ(4a)を介して接続するように設けられた第2の半導体チップ(1b)と、拡張型半導体チップ(3)と複数の第2のバンプ(4b)を介して接続するように設けられた基台(5)とを備えている。第1のバンプ(4a)は、第1の半導体チップ(1a)と第2の半導体チップ(1b)との間に形成され、第2のバンプ(4b)は、拡張部(2)と基台(5)との間に形成されている。
Description
本発明は、半導体装置及びその製造方法に関し、特に、複数の半導体チップが積層されたチップオンチップ構造を含む半導体装置及びその製造方法に関する。
近年、デジタルテレビ及びレコーダ等のシステムでは、高機能化に伴い、処理されるデータ量が飛躍的に増大している。このため、それらのシステムに搭載される半導体メモリの容量が増大している。また、高いデータ転送レートを有する半導体メモリが要求されている。多くの半導体メモリをシステムに搭載するために、メモリコントローラを含む論理回路とメモリとが一体に実装された半導体装置が開発されている。
論理回路とメモリとを一体とする方法には、論理回路チップとメモリチップとを1つのチップに集積するシステムオンチップ(system on chip:SoC)、及び論理回路チップとメモリチップとを積層して1つのパッケージに収容するシステムインパッケージ(system in package:SiP)がある。SiPによると、チップに対して要求される低コスト化、高機能化、低消費電力化、小型化及び軽量化等を可能とし、種々の仕様に対して柔軟に適応できる。従って、現在では製造コストが比較的に低いSiPを用いたシステムが増える傾向にある。
SiPは、その構造上の違いから、チップオンチップ(chip on chip:CoC)型、チップスタック型、パッケージ積層型及び基板接続型の4種類に分類される。これらのうち、CoC型は、ベースとなるチップの上に他のチップが積層された構造を有し、この構造は、各チップに形成された回路同士の間の配線長が短いため、高速化を可能とする。
従来のCoC型の半導体装置では、回路面が向かい合うチップ同士を接続する技術として、バンプを介して接続する技術が用いられている(例えば、特許文献1等を参照。)。
しかしながら、従来の半導体装置では、積層されるチップの構成がチップのサイズにより限定されるという問題がある。メモリチップと論理回路チップとを積層する場合、後にそれらを基板等の基台にフリップチップ(flip chip:FC)接続により実装することを考慮して、サイズが大きいメモリチップを上側に、メモリチップよりもサイズが小さい論理回路チップを下側にする必要がある。このため、論理回路チップのサイズが、メモリチップのサイズと比較して同等又は大きい場合、従来の技術ではCoC構造を有する半導体装置を得ることができないという問題が生じる。論理回路チップよりも大きいメモリチップを準備するという方法も考えられるが、必要以上に大きいメモリチップを準備することは、ウェハからのチップの取れ数が低減してコストが増大するという問題が生じる。
本発明は前記の問題に鑑み、その目的は、チップオンチップ技術を用いる際に半導体チップのサイズが限定されることなく半導体チップ同士を積層できるようにすることにある。
前記の目的を達成するため、本発明は半導体装置を、半導体チップの側面から外方に形成された拡張部を有する拡張型半導体チップを備えている構成とする。
具体的に、本発明に係る半導体装置は、第1の半導体チップ及び該第1の半導体チップの側面から外方に形成された拡張部を有する拡張型半導体チップと、拡張型半導体チップと複数の第1のバンプを介して接続するように設けられた第2の半導体チップと、拡張型半導体チップと複数の第2のバンプを介して接続するように設けられた基台とを備え、第1のバンプは、第1の半導体チップと第2の半導体チップとの間に形成され、第2のバンプは、拡張部と基台との間に形成されている。
本発明に係る半導体装置によると、第1の半導体チップの側面から外方に拡張部が形成され、第1の半導体チップと第2の半導体チップとが接続され、拡張部と基台とが接続されている。このため、第1の半導体チップ及び第2の半導体チップのサイズが限定されることなく、それらをCoC接続により積層し、FC接続により基台に実装することが可能となる。
本発明の半導体装置において、拡張型半導体チップは、第1の半導体チップの表面から拡張部の表面にまで延びるように形成された再配線部を有し、再配線部には、第1のバンプと接続する第1の電極パッド、及び第2のバンプと接続する第2の電極パッドが形成され、第1の電極パッドと第2の電極パッドとは、再配線部に形成された配線を介して接続されていることが好ましい。
本発明の半導体装置において、拡張型半導体チップの表面の各辺の長さは、前記第2の半導体チップの表面の各辺の長さよりも長いことが好ましい。
本発明の半導体装置において、拡張部は、第1の半導体チップの側面を覆うように形成された樹脂材料からなっていてもよい。
本発明の半導体装置において、第2の半導体チップは、第1のバンプと接続された第3の電極パッドを有し、基台は、第2のバンプと接続された第4の電極パッドを有し、第2の電極パッド、第2のバンプ及び第4の電極パッドのそれぞれの厚さの和は、第1の電極パッド、第1のバンプ、第3の電極パッド及び第2の半導体チップのそれぞれの厚さの和よりも大きいことが好ましい。
本発明の半導体装置において、第2の電極パッドは、第1の電極パッドよりも厚くてもよい。
本発明の半導体装置において、第4の電極パッドの厚さは、少なくとも第2のバンプの厚さ及び第2の電極パッドの厚さの和と、第2の半導体チップの厚さとの差よりも大きいことが好ましい。
本発明の半導体装置において、基台は、拡張型半導体チップと対向する面と反対側の面に複数の外部端子を有し、隣り合う第2のバンプ同士の距離は、隣り合う第1のバンプ同士の距離よりも大きく、且つ、外部端子同士の距離よりも小さいことが好ましい。
本発明の半導体装置において、基台の第2の半導体チップと重なる領域には、基台の第2の半導体チップと対向する面に溝が形成されていてもよい。
本発明の半導体装置において、第2の半導体チップは、複数の半導体チップが積層された積層型半導体チップであり、積層された半導体チップのそれぞれが貫通電極により接続していてもよい。
本発明に係る半導体装置の製造方法は、第1の半導体チップ及び該第1の半導体チップの側面に形成された拡張部を有する拡張型半導体チップ、第2の半導体チップ並びに基台を準備する工程と、拡張型半導体チップの第1の半導体チップに複数の第1のバンプを形成し、第1のバンプを介して第1の半導体チップと第2の半導体チップとをチップオンチップ接続する工程と、拡張型半導体チップの拡張部に複数の第2のバンプを形成し、第2のバンプを介して拡張部と基台とを接続する工程とを備えている。
本発明に係わる半導体装置の製造方法によると、第1の半導体チップと第2の半導体チップとをチップオンチップ接続する工程と、拡張部と基台とを接続する工程とを備えているため、第1の半導体チップ及び第2の半導体チップのサイズが限定されることなく、それらをCoC接続により積層し、FC接続により基台に実装することが可能となる。
本発明に係る半導体装置及びその製造方法によると、半導体チップ同士のサイズが限定されることなく、それらをチップオンチップ接続により積層でき、フリップチップ接続により基台に実装することができる。
(一実施形態)
本発明の一実施形態に係る半導体装置について図1を参照しながら説明する。
本発明の一実施形態に係る半導体装置について図1を参照しながら説明する。
図1に示すように、本実施形態に係る半導体装置は、例えば論理回路チップ等である第1の半導体チップ1aと拡張部2とを有する拡張型半導体チップ3、メモリチップ等である第2の半導体チップ1b、及び基台である樹脂等からなる基板5を含む。なお、本実施形態では、基台として基板5を用いたが、この基板5は例えば配線基板等を用いることができ、また、これらに限られず基台として、例えばリードフレーム等を用いてもよい。
拡張型半導体チップ3において、第1の半導体チップ1aの側面から外方に、例えば樹脂等からなる拡張部2が形成されている。第1の半導体チップ1aの回路が形成されている面である表面(図1では下面)には、配線(図示せず)を含む再配線部7が形成され、再配線部7は拡張部2の表面(図1では下面)にまで延びている。第1の半導体チップ1aの表面に形成された再配線部7には、複数の第1の電極パッド6aが形成され、一方、拡張部2の表面に形成された再配線部7には、複数の第2の電極パッド6bが形成されている(図1では1つのみ図示する。)。これらの構造の詳細については後に説明する。第1の半導体チップ1a、拡張部2、第1の電極パッド6a、第2の電極パッド6b及び再配線部7により拡張型半導体チップ3が構成されている。ここで、拡張型半導体チップ3の平面サイズは第2の半導体チップ1bの平面サイズよりも大きくなるように、拡張部2は形成されている。具体的に、拡張型半導体チップ3の表面の各辺の長さは、第2の半導体チップ1bの表面のいずれの辺の長さよりも長い。
第2の半導体チップ1bの回路が形成されている面である表面(図1では上面)には、複数の第3の電極パッド6cが形成されている。各第3の電極パッド6cと第1の半導体チップ1aの表面側に形成された各第1の電極パッド6aとの間には、それぞれ第1のバンプ4aが形成されており、これにより、第3の電極パッド6cと第1の電極パッド6aとは第1のバンプ4aを介して接続されている。その結果、拡張型半導体チップ3の第1の半導体チップ1aと第2の半導体チップ1bとは、再配線部7、第1の電極パッド6a、第1のバンプ4a及び第3の電極パッド6cを介して、チップオンチップ(CoC)接続により接続されている。また、第2の半導体チップ1bと拡張型半導体チップ3との間には第1のアンダーフィル9aが形成されており、これにより、第2の半導体チップ1bは拡張型半導体チップ3に固着されている。
基板5の表面(図1では上面)には、複数の第4の電極パッド6dが形成されている(図1では1つのみ図示する。)。各第4の電極パッド6dと拡張型半導体チップ3の拡張部2に形成された各第2の電極パッド6bとの間には、それぞれ第2のバンプ4bが形成されており、これにより、第4の電極パッド6dと第2の電極パッド6bとは第2のバンプ4bを介して接続されている。すなわち、拡張型半導体チップ3は基板5にフリップチップ(FC)接続され、基板5の第4の電極パッド6dと第1の半導体チップ1aとは、第2のバンプ4b、第2の電極パッド6b及び再配線部7を介して接続されている。また、基板5と拡張型半導体チップ3との間には、第2のアンダーフィル9bが形成されており、これにより、拡張型半導体チップ3は基板5に固着されている。なお、第2のアンダーフィル9bに代えて封止樹脂により拡張型半導体チップ3が基板5に封止されていてもよい。
基板5の裏面(図1では下面)には、複数の第5の電極パッド6eが形成され、第5の電極パッド6eとそれぞれ接続するように複数の第3のバンプ4cが形成されている。これらは、本実施形態の半導体装置を外部の装置と接続するための外部端子となる。
次に、再配線部7の詳細について図2を参照しながら説明する。なお、図2では、第2の半導体チップ1b、第1のバンプ4a、第3の電極パッド6c、第1のアンダーフィル9a及び第2のアンダーフィル9bを省略している。
図2に示すように、第1の半導体チップ1aの表面(図2では下面)には、拡張部2にまで延びるように再配線部7が形成されている。再配線部7には、第1の半導体チップ1aに形成された種々の素子と接続する第1の電極パッド6aが形成されている。また、再配線部7には、第1の半導体チップ1aの表面側から拡張部2の表面側にまで延びるように再配線8が形成されている。拡張部2の表面側に形成された再配線部7には、前記の通り、第2の電極パッド6bが形成されており、第2の電極パッド6bと接続するように第2のバンプ4bが形成されている。第1の電極パッド6aと第2の電極パッド6bとは再配線8を介して接続されている。このため、第2の半導体チップ1bに妨げられることなく、第2のバンプ4bと接続している基板5は第1の半導体チップ1aと第2のバンプ4bを介して接続され得る。
本発明の一実施形態に係る半導体装置によると、積層される半導体チップのサイズが限定されることなく、それらをCoC接続により積層し、FC接続により基板に実装することが可能となる。
なお、再配線部7は、第1の半導体チップ1a及び拡張部2の表面の全面に形成されている必要はない。拡張型半導体チップ3の中央部における第1の半導体チップ1aの表面が露出するように再配線部7が形成され、再配線部7を介することなく、第1の半導体チップ1aの表面に直接に第2の半導体チップ1bを搭載してもよい。また、図2において、1層の再配線部7を示しているが、再配線部7は複数層であってもよい。本実施形態のように第1の半導体チップ1a及び拡張部2の表面に再配線部7が形成されていることにより、第1の半導体チップ1a自体に第1のバンプ4aと第2のバンプ4bとを接続する配線層が形成されている必要はない。このため、特別な半導体チップを用いる必要がなく、汎用的な半導体チップを用いることができる。
また、再配線8の材料には、例えば電気めっき法により比較的に低コストで形成できる銅(Cu)又は銀(Ag)が用いられる。
第1の電極パッド6a、第2の電極パッド6b、第3の電極パッド6c及び第4の電極パッド6dの材料には、Cu、ニッケル(Ni)、アルミニウム(Al)、Ni/金(Au)の積層膜、Al/Auの積層膜、チタン(Ti)/Ni/Auの積層膜又はTi/Al/Auの積層膜等が用いられる。
第1のバンプ4a、第2のバンプ4b及び第3のバンプ4cの材料には、それぞれ高い接続信頼性を得るために、錫(Sn)-鉛(Pb)系はんだ、Snはんだ、Sn-Ag系はんだ、Sn-Ag-Cu系はんだ又はSn-Ag-Cu-Ni系はんだ等が用いられる。これらの他に、低温ではんだ接続を行うために、融点が130℃~180℃程度の低融点はんだであるSn-ビスマス(Bi)系はんだ、Sn-Bi-Ag系はんだ、Sn-Bi-インジウム(In)系はんだ、Sn-Bi-In-Ag系はんだ、Sn-In系はんだ又はSn-In-Ag系はんだ等を用いてもよい。また、第1のバンプ4a及び第2のバンプ4bの材料には、Au、Ni又はCu等を用いることができる。これらの材料を用いると、例えばチップと基板とを高圧条件下で圧接することにより、低温で接続することができる。
第1の電極パッド6aと第2の電極パッド6bとの金属材料は同一であってもよく、第1のバンプ4aと第2のバンプ4bとの金属材料は同一であってもよい。このようにすると、第1の電極パッド6aと第2の電極パッド6b及び第1のバンプ4aと第2のバンプ4bとをそれぞれ同じマスクを用いて形成することができるため、コストを低減することができる。
拡張部2は、第1の半導体チップ1aの側面を覆うように形成されていてもよく、さらに、側面だけでなく上面及び下面の少なくとも一方を覆うように形成されていてもよい。
基板5は、柔軟性があり曲げに強い樹脂からなることが好ましい。このような基板5を用いると、半導体パッケージと半導体チップとの電気的接続に有利である。この場合、基板5は半導体チップの全面を覆ってもよく、部分的に覆っていてもよい。また、基板5は、上記の通り、樹脂からなる基板の代わりにリードフレームであってもよい。この構成により、安価な材料で構成することが可能となる。
次に、本発明の一実施形態に係る半導体装置の製造方法について図3~図9を参照しながら説明する。
まず、図3(a)に示すように、拡張型半導体チップ3と、メモリチップである第2の半導体チップ1bとを準備する。ここで、予め、拡張型半導体チップ3を形成するために、論理回路チップである第1の半導体チップ1aの側面に、例えば樹脂からなる拡張部2を形成する。また、第1の半導体チップ1a及び拡張部2の表面(図3(a)では上面)に第1の半導体チップ1aに形成された素子と接続する再配線部7を形成する。第1の半導体チップ1aの表面に形成された再配線部7には複数の第1の電極パッド6a及び第4のバンプ4dを順次形成し、拡張部2の表面に形成された再配線部7には複数の第2の電極パッド6b及び第5のバンプ4eを順次形成する(図3(a)には1つのみ図示する。)。これらにより、拡張型半導体チップ3が構成される。一方、第2の半導体チップ1bには、回路が形成されている表面(図3(a)では下面)に複数の第3の電極パッド6c及び第6のバンプ4fを順次形成する。
次に、図3(b)に示すように、リフロー加熱若しくは局所加熱等の加熱又は圧接により、第2の半導体チップ1bに形成した第6のバンプ4fと、拡張型半導体チップ3に形成した第4のバンプ4dとをそれぞれ接続して複数の第1のバンプ4aを形成する。これにより、拡張型半導体チップ3の第1の半導体チップ1aと第2の半導体チップ1bとが第1のバンプ4aを介して接続する(CoC接続)。
次に、図3(c)に示すように、第1のバンプ4a同士の間、言い換えると第1の半導体チップ1aと第2の半導体チップ1bとの間に第1のアンダーフィル9aを注入し、それを硬化することによって第2の半導体チップ1bを拡張型半導体チップ3に固着する。
次に、図4(a)に示すように、拡張型半導体チップ3の第5のバンプ4eの上に、ピン転写法又は印刷法によりフラックス10を塗布し、フラックス10の上に第1のはんだボール11aを搭載する。
次に、図4(b)に示すように、リフロー加熱により第1のはんだボール11aを溶融することによって、第2の電極パッド6bのそれぞれと接続する複数の第2のバンプ4bを形成する(図4(b)では1つのみ図示する。)。なおフラックス10が無洗浄タイプでない場合は、フラックス10の残渣を洗浄する工程(図示せず)が必要である。
次に、図5に示すように、基板5を準備する。予め、基板5には、その表面(図5では上面)に複数の第4の電極パッド6dを形成し(図5では1つのみ図示する。)、その裏面(図5では下面)に外部の装置と接続するための複数の第5の電極パッド6eを形成する。基板5の第4の電極パッド6dの上に、拡張型半導体チップ3に形成した第2のバンプ4bが所望の位置で合うように拡張型半導体チップ3の位置合わせを行う。ここで、第4の電極パッド6dの上にバンプを形成してもよい。また、第2のバンプ4bにフラックスを転写してもよい(図示せず)。
次に、図6に示すように、リフロー加熱若しくは局所加熱等の加熱又は圧接により、第4の電極パッド6dと第2のバンプ4bとを接続する。これにより、第1の半導体チップ1aと基板5とは第2のバンプ4b及び再配線部7を介して接続される(FC接続)。
次に、図7に示すように、第1のバンプ4a同士の間、言い換えると拡張型半導体チップ3と基板5との間に第2のアンダーフィル9bを注入し、それを硬化することによって拡張型半導体チップ3を基板5に固着する。
次に、図8に示すように、基板5の裏面(図8では上面)に形成した第5の電極パッド6eの上に、ピン転写法又は印刷法によりフラックス12を塗布し、フラックス12の上に第2のはんだボール11bを搭載する。
次に、図9に示すように、リフロー加熱により第2のはんだボール11bを溶融することによって、複数の第5の電極パッド6eのそれぞれと接続する複数の第3のバンプ4cを形成する。なお、フラックス12が無洗浄タイプでない場合は、フラックス12の残渣を洗浄する工程(図示せず)が必要である。
以上の工程により、本実施形態に係る半導体装置を形成することができる。
本発明の一実施形態に係る半導体装置の製造方法によると、積層される半導体チップのサイズが限定されることなく、それらをCoC接続により積層し、FC接続により基板に実装することが可能となる。
本実施形態の半導体装置の製造方法では、例えば、第1のアンダーフィル9a及び第2のアンダーフィル9bは、CoC接続及びFC接続のそれぞれを行った後に、それらを注入及び硬化したが、CoC接続及びFC接続のそれぞれを行う前にアンダーフィルを塗布しておいてもよい。このようにすると、CoC接続及びFC接続のそれぞれとアンダーフィルの形成とを同一の工程で行うことができるため、製造工程を削減することが可能となる。また、それらの接続工程により形成された接続部のギャップ(例えば、第1のバンプ4a同士の間)が狭い場合(例えば、5μm~40μm程度)はアンダーフィルによる接続部の充填が困難となるため、接続前にアンダーフィルを塗布することによりアンダーフィルの充填性は向上する。
図4(a)において、第2の電極パッド6bの上に第1のはんだボール11aを搭載したが、Auバンプを用いる場合は、第1のバンプ4aとしてキャピラリによりAuスタッドバンプを形成してもよい。これにより、図4(b)に示すリフロー工程が不要となるため、製造工程を削減することができる。
また、本実施形態では、バンプの形成にはんだボールを用いたが、はんだボールの代わりに、スクリーン印刷法により塗布されたはんだペーストを用いてもよい。
ここで、本実施形態では、各バンプ4a、4bと各電極パッド6a、6b、6c及び6dとの厚さの関係は、拡張型半導体チップ3を基板5にFC接続する際に支障が無ければよい。すなわち、第2の半導体チップ1bと基板5とが接触しなければよい。従って、第2の電極パッド6bと第2のバンプ4bと第4の電極パッド6dとのそれぞれの厚さの和が、少なくとも、第1の電極パッド6aと第1のバンプ4aと第3の電極パッド6cと第2の半導体チップ1bとのそれぞれの厚さの和よりも大きい構成とする必要がある。
各電極パッド6a、6b、6c及び6dの厚さは、一般に5μm~10μm程度であり、第2の半導体チップ1bの厚さは20μm~150μm程度である。このため、第2のバンプ4bを厚くする必要があるが、第2のバンプ4bの多ピン化及び高密度化を図る場合、第2のバンプ4bを厚くすると隣り合うバンプ間が電気的にショートするおそれがある。第2の半導体チップ1bを極めて薄くすることにより上記の不具合を防止することができるが、例えば半導体チップを100μm以下にまで薄くすると、製造プロセスにおけるハンドリング中の応力によりチップが非常に割れやすくなるため、製造歩留りが悪化するおそれがある。
(一実施形態の各変形例)
以下に、そのような問題を解決する本発明の一実施形態の第1変形例~第3変形例についてそれぞれ図10~図12を参照しながら説明する。
以下に、そのような問題を解決する本発明の一実施形態の第1変形例~第3変形例についてそれぞれ図10~図12を参照しながら説明する。
図10に示すように、一実施形態の第1変形例に係る半導体装置では、第2の電極パッド6bが第1の電極パッド6aよりも厚い。具体的に、第2の電極パッド6bの厚さは20μm~100μm程度である。このような構成により、隣り合うバンプ同士の間がショートすることを防ぎ、バンプの多ピン化及び高密度化を図ることができる。
図11に示すように、一実施形態の第2変形例に係る半導体装置では、基板5に形成した第4の電極パッド6dの厚さが、少なくとも第2のバンプ4bの厚さ及び第2の電極パッド6bの厚さの和と、第2の半導体チップ1bの厚さとの差よりも大きい。例えば、第4の電極パッド6dの厚さは、20μm~100μm程度である。これにより、上記の第1変形例と同様の効果を得ることができる。さらに、第2の電極パッド6bを第1の電極パッド6aよりも厚く形成する必要がなくなるため、第1の電極パッド6a及び第2の電極パッド6bの形成を同一の工程で形成することができる。その結果、製造コストを低減することができる。
拡張型半導体チップ3と基板5とを接続する第2のバンプ4bは、多ピン化及び高密度化を図るために、一実施形態の第1変形例及び第2変形例のように拡張部2に複数列形成されていてもよい。このとき、拡張型半導体チップ3と第2の半導体チップ1bとの間の第1のバンプ4aは、拡張型半導体チップ3と基板5との間の第2のバンプ4bと比較して、それぞれ隣り合うバンプ同士の中心間距離(すなわちバンプピッチ)が小さい。また、第2のバンプ4bは、基板5の第1の半導体チップ1aと接続する面と反対側の面に設けられた第3のバンプ4cと比較してバンプピッチが小さい。具体的に、第1のバンプ4aのバンプピッチは、メモリチップの帯域の増大及び高速化に伴う多ピン化に対応するため20μm~50μm程度である。第2のバンプ4bのバンプピッチは40μm~200μm程度であり、第3のバンプ4cのバンプピッチは400μm~1000μm程度である。このような構成により、メモリチップの帯域の増大及び高速化に伴う多ピン化に対応し、且つ、半導体装置をマザーボードに実装する際に、配線ルールが微細で高価なマザーボードを用いる必要がなく、良好な実装性を確保することができる。
図12に示すように、一実施形態の第3変形例に係る半導体装置では、基板5の表面における第2の半導体チップ1bが重なる(オーバーラップする)領域に溝が形成されている。このような構成により、上記の第1変形例と同様の効果を得ることができる。さらに、第2の電極パッド6bを第1の電極パッド6aよりも厚く形成する必要がないため、第1の電極パッド及び第2の電極パッドの形成を同一の工程で行うことができる。その結果、製造コストを低減することができる。
以上の変形例の他に、メモリチップの大容量化を目的とする一実施形態の第4変形例に係る半導体装置を図13を参照しながら説明する。図13に示すように、メモリチップである第2の半導体チップに、積層型チップ14が用いられている。積層型チップ14の各チップには貫通電極13が形成され、これによりそれぞれが接続されている。このようにして、メモリチップの大容量化を可能としている。
本発明に係る半導体装置は、積層される半導体チップのサイズが限定されることなく、それらをCoC接続により積層し、FC接続により基板に実装することが可能であり、特に、複数の半導体チップが積層されたCoC構造を有する半導体装置及びその製造方法等に有用である。
1a 第1の半導体チップ
1b 第2の半導体チップ
2 拡張部
3 拡張型半導体チップ
4a 第1のバンプ
4b 第2のバンプ
4c 第3のバンプ
4d 第4のバンプ
4e 第5のバンプ
4f 第6のバンプ
5 基板
6a 第1の電極パッド
6b 第2の電極パッド
6c 第3の電極パッド
6d 第4の電極パッド
6e 第5の電極パッド
7 再配線部
8 再配線
9a 第1のアンダーフィル
9b 第2のアンダーフィル
10 フラックス
11a 第1のはんだボール
11b 第2のはんだボール
12 フラックス
13 貫通電極
14 積層型チップ
1b 第2の半導体チップ
2 拡張部
3 拡張型半導体チップ
4a 第1のバンプ
4b 第2のバンプ
4c 第3のバンプ
4d 第4のバンプ
4e 第5のバンプ
4f 第6のバンプ
5 基板
6a 第1の電極パッド
6b 第2の電極パッド
6c 第3の電極パッド
6d 第4の電極パッド
6e 第5の電極パッド
7 再配線部
8 再配線
9a 第1のアンダーフィル
9b 第2のアンダーフィル
10 フラックス
11a 第1のはんだボール
11b 第2のはんだボール
12 フラックス
13 貫通電極
14 積層型チップ
Claims (11)
- 第1の半導体チップ及び該第1の半導体チップの側面から外方に形成された拡張部を有する拡張型半導体チップと、
前記拡張型半導体チップと複数の第1のバンプを介して接続するように設けられた第2の半導体チップと、
前記拡張型半導体チップと複数の第2のバンプを介して接続するように設けられた基台とを備え、
前記第1のバンプは、前記第1の半導体チップと前記第2の半導体チップとの間に形成され、
前記第2のバンプは、前記拡張部と前記基台との間に形成されている半導体装置。 - 請求項1において、
前記拡張型半導体チップは、前記第1の半導体チップの表面から前記拡張部の表面にまで延びるように形成された再配線部を有し、
前記再配線部には、前記第1のバンプと接続する第1の電極パッド、及び前記第2のバンプと接続する第2の電極パッドが形成され、
前記第1の電極パッドと前記第2の電極パッドとは、前記再配線部に形成された配線を介して接続されている半導体装置。 - 請求項1又は2において、
前記拡張型半導体チップの表面の各辺の長さは、前記第2の半導体チップの表面の各辺の長さよりも長い半導体装置。 - 請求項1~3のいずれか1項において、
前記拡張部は、前記第1の半導体チップの側面を覆うように形成された樹脂材料からなる半導体装置。 - 請求項2~4のいずれか1項において、
前記第2の半導体チップは、前記第1のバンプと接続された第3の電極パッドを有し、
前記基台は、前記第2のバンプと接続された第4の電極パッドを有し、
前記第2の電極パッド、第2のバンプ及び第4の電極パッドのそれぞれの厚さの和は、前記第1の電極パッド、第1のバンプ、第3の電極パッド及び第2の半導体チップのそれぞれの厚さの和よりも大きい半導体装置。 - 請求項2~5のいずれか1項において、
前記第2の電極パッドは、前記第1の電極パッドよりも厚い半導体装置。 - 請求項5又は6において、
前記第4の電極パッドの厚さは、少なくとも前記第2のバンプの厚さ及び第2の電極パッドの厚さの和と、前記第2の半導体チップの厚さとの差よりも大きい半導体装置。 - 請求項1~7のいずれか1項において、
前記基台は、前記拡張型半導体チップと対向する面と反対側の面に複数の外部端子を有し、
隣り合う前記第2のバンプ同士の距離は、隣り合う前記第1のバンプ同士の距離よりも大きく、且つ、隣り合う前記外部端子同士の距離よりも小さい半導体装置。 - 請求項1~8のいずれか1項において、
前記基台の前記第2の半導体チップと重なる領域には、前記基台の前記第2の半導体チップと対向する面に溝が形成されている半導体装置。 - 請求項1~9のいずれか1項において、
前記第2の半導体チップは、複数の半導体チップが積層された積層型半導体チップであり、積層された半導体チップのそれぞれが貫通電極により接続している半導体装置。 - 第1の半導体チップ及び該第1の半導体チップの側面に形成された拡張部を有する拡張型半導体チップ、第2の半導体チップ並びに基台を準備する工程と、
前記拡張型半導体チップの前記第1の半導体チップに複数の第1のバンプを形成し、前記第1のバンプを介して前記第1の半導体チップと前記第2の半導体チップとをチップオンチップ接続する工程と、
前記拡張型半導体チップの前記拡張部に複数の第2のバンプを形成し、前記第2のバンプを介して前記拡張部と前記基台とを接続する工程とを備えている半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/149,886 US9589877B2 (en) | 2011-10-07 | 2014-01-08 | Semiconductor device and method for manufacturing the same |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011-222869 | 2011-10-07 | ||
JP2011222869 | 2011-10-07 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US14/149,886 Continuation US9589877B2 (en) | 2011-10-07 | 2014-01-08 | Semiconductor device and method for manufacturing the same |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2013051182A1 true WO2013051182A1 (ja) | 2013-04-11 |
Family
ID=48043368
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2012/005359 WO2013051182A1 (ja) | 2011-10-07 | 2012-08-27 | 半導体装置及びその製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9589877B2 (ja) |
WO (1) | WO2013051182A1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11862587B2 (en) * | 2019-07-25 | 2024-01-02 | Advanced Semiconductor Engineering, Inc. | Semiconductor package structure and method of manufacturing the same |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004146728A (ja) * | 2002-10-28 | 2004-05-20 | Sony Corp | 半導体装置とその製造方法 |
JP2005093943A (ja) * | 2003-09-19 | 2005-04-07 | Casio Comput Co Ltd | 半導体装置 |
JP2006203079A (ja) * | 2005-01-21 | 2006-08-03 | Sharp Corp | 半導体装置および半導体装置の製造方法 |
JP2007053395A (ja) * | 2006-10-16 | 2007-03-01 | Oki Electric Ind Co Ltd | 半導体装置および半導体装置の製造方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010140981A (ja) * | 2008-12-10 | 2010-06-24 | Elpida Memory Inc | チップ構造、チップ積層構造、半導体パッケージ構造、およびメモリ。 |
US8105915B2 (en) * | 2009-06-12 | 2012-01-31 | Stats Chippac, Ltd. | Semiconductor device and method of forming vertical interconnect structure between non-linear portions of conductive layers |
TWI426587B (zh) * | 2010-08-12 | 2014-02-11 | 矽品精密工業股份有限公司 | 晶片尺寸封裝件及其製法 |
JP6132769B2 (ja) * | 2011-10-21 | 2017-05-24 | パナソニック株式会社 | 半導体装置 |
JP5961625B2 (ja) * | 2011-11-10 | 2016-08-02 | パナソニック株式会社 | 半導体装置 |
-
2012
- 2012-08-27 WO PCT/JP2012/005359 patent/WO2013051182A1/ja active Application Filing
-
2014
- 2014-01-08 US US14/149,886 patent/US9589877B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004146728A (ja) * | 2002-10-28 | 2004-05-20 | Sony Corp | 半導体装置とその製造方法 |
JP2005093943A (ja) * | 2003-09-19 | 2005-04-07 | Casio Comput Co Ltd | 半導体装置 |
JP2006203079A (ja) * | 2005-01-21 | 2006-08-03 | Sharp Corp | 半導体装置および半導体装置の製造方法 |
JP2007053395A (ja) * | 2006-10-16 | 2007-03-01 | Oki Electric Ind Co Ltd | 半導体装置および半導体装置の製造方法 |
Also Published As
Publication number | Publication date |
---|---|
US20140117542A1 (en) | 2014-05-01 |
US9589877B2 (en) | 2017-03-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9905502B2 (en) | Sintered conductive matrix material on wire bond | |
US7420814B2 (en) | Package stack and manufacturing method thereof | |
JP4731495B2 (ja) | 半導体装置 | |
US10903200B2 (en) | Semiconductor device manufacturing method | |
JP2008166373A (ja) | 半導体装置およびその製造方法 | |
US8525338B2 (en) | Chip with sintered connections to package | |
US11869829B2 (en) | Semiconductor device with through-mold via | |
JP5508802B2 (ja) | 半導体装置の製造方法 | |
US8890335B2 (en) | Semiconductor device | |
KR20120058118A (ko) | 적층 패키지의 제조 방법, 및 이에 의하여 제조된 적층 패키지의 실장 방법 | |
JP2005260053A (ja) | 半導体装置及び半導体装置の製造方法 | |
US8525309B2 (en) | Flip-chip QFN structure using etched lead frame | |
WO2015198837A1 (ja) | 半導体装置およびその製造方法 | |
JP5404513B2 (ja) | 半導体装置の製造方法 | |
JP6544354B2 (ja) | 半導体装置の製造方法 | |
JP5547703B2 (ja) | 半導体装置の製造方法 | |
JP4417974B2 (ja) | 積層型半導体装置の製造方法 | |
JP3847602B2 (ja) | 積層型半導体装置及びその製造方法並びに半導体装置搭載マザーボード及び半導体装置搭載マザーボードの製造方法 | |
WO2013051182A1 (ja) | 半導体装置及びその製造方法 | |
JP2008270303A (ja) | 積層型半導体装置 | |
JP2006202997A (ja) | 半導体装置およびその製造方法 | |
WO2013084384A1 (ja) | 半導体装置及びその製造方法 | |
TWI612632B (zh) | 封裝結構、晶片結構及其製法 | |
JP2013110264A (ja) | 半導体装置及び半導体装置の製造方法 | |
US20210082854A1 (en) | Semiconductor device and method for manufacturing semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 12838231 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 12838231 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |