WO2012029897A1 - アバランシ・フォトダイオード - Google Patents

アバランシ・フォトダイオード Download PDF

Info

Publication number
WO2012029897A1
WO2012029897A1 PCT/JP2011/069867 JP2011069867W WO2012029897A1 WO 2012029897 A1 WO2012029897 A1 WO 2012029897A1 JP 2011069867 W JP2011069867 W JP 2011069867W WO 2012029897 A1 WO2012029897 A1 WO 2012029897A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
mesa
type
electric field
field control
Prior art date
Application number
PCT/JP2011/069867
Other languages
English (en)
French (fr)
Inventor
石橋 忠夫
精後 安藤
允洋 名田
好史 村本
横山 春喜
Original Assignee
Nttエレクトロニクス株式会社
日本電信電話株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nttエレクトロニクス株式会社, 日本電信電話株式会社 filed Critical Nttエレクトロニクス株式会社
Priority to CN201180042213.5A priority Critical patent/CN103081130B/zh
Priority to EP11821912.0A priority patent/EP2613366B1/en
Priority to US13/819,559 priority patent/US9006854B2/en
Publication of WO2012029897A1 publication Critical patent/WO2012029897A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/02002Arrangements for conducting electric current to or from the device in operations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0224Electrodes
    • H01L31/022408Electrodes for devices characterised by at least one potential jump barrier or surface barrier
    • H01L31/022416Electrodes for devices characterised by at least one potential jump barrier or surface barrier comprising ring electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0256Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by the material
    • H01L31/0264Inorganic materials
    • H01L31/0304Inorganic materials including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L31/03046Inorganic materials including, apart from doping materials or other impurities, only AIIIBV compounds including ternary or quaternary compounds, e.g. GaAlAs, InGaAs, InGaAsP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • H01L31/035272Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions characterised by at least one potential jump barrier or surface barrier
    • H01L31/035281Shape of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • H01L31/101Devices sensitive to infrared, visible or ultraviolet radiation
    • H01L31/102Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier
    • H01L31/107Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier working in avalanche mode, e.g. avalanche photodiodes
    • H01L31/1075Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier working in avalanche mode, e.g. avalanche photodiodes in which the active layers, e.g. absorption or multiplication layers, form an heterostructure, e.g. SAM structure
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/544Solar cells from Group III-V materials

Definitions

  • the present invention relates to a device structure of an avalanche photodiode.
  • An avalanche photodiode (Avalanche Photodiode, APD) is widely used as a high-sensitivity receiving device for 10-Gb / s optical communication systems.
  • a hole injection type using InP as an avalanche multiplication layer (avalanche layer) is a typical APD structure, but in recent years, an electron injection type using InAlAs as an avalanche multiplication layer in terms of high speed and avalanche excess noise characteristics.
  • APD is attracting attention. This is because the electron injection type has a higher ionization rate ratio between electrons and holes, so that the avalanche excess noise is low and the gain band product (GB product) is also increased, so that reception is higher than the hole injection type APD. This is due to excellent sensitivity.
  • guard ring technology for suppressing edge breakdown around the junction is essential.
  • the hole injection type employs a so-called “ion implantation type guard ring structure”, but it is generally difficult to apply a guard ring of the same form to an electron injection type APD.
  • Patent Document 1 is one of them, and has a configuration in which an n-electrode layer is disposed on the substrate side to define an avalanche region. This structure is excellent in light receiving sensitivity because a p-type InGaAs light absorption layer can be used.
  • a method of suppressing the edge electric field more stably by correcting the structure of Patent Document 1 has been proposed (see, for example, Patent Document 2).
  • FIG. 10 shows an inverted APD structure disclosed in Patent Document 2.
  • an InGaAs p-type light absorption layer 33A and an InGaAs light absorption layer 33B are arranged on the substrate side, and the gap between the avalanche multiplication layer 36 and the n-type electrode buffer layer 38A is higher than that of the avalanche multiplication layer 36.
  • An “electron transit layer 37B” having a low electric field is provided.
  • the internal electric field distribution of the APD is “low (light absorption layer (33A, 33B)) ⁇ high (avalanche multiplication layer 36) ⁇ low (electron transit layer 37B)”, and the edge electric field is the n-type electrode buffer layer 38A and the electron transit.
  • InGaAs for example, InP or InAlAs
  • 11 and 12 are schematic band diagrams of the Y3-Y3 'section and the Y4-Y4' section, respectively, when the device of FIG. 10 is biased.
  • the n-type electric field control layer 37A is depleted first and the neutral layer remains on the p-type light absorption layer 33A side of the p-type electric field control layer 35, the side surface of the first mesa 101 is shown in FIG.
  • an object of the present invention is to provide an APD that can reduce a dark current including a tunnel current derived from a mesa surface.
  • the APD according to the present invention includes a depletion suppression region that prevents the surrounding portion of the p-type electric field control layer from being depleted when a bias is applied.
  • an APD according to the present invention includes a semi-insulating substrate, a p-type electrode layer, a p-type light absorbing layer, a low impurity concentration light absorbing layer, and a band gap gradient layer on the surface of the semi-insulating substrate.
  • the outer periphery of the second mesa is inside the outer periphery of the first mesa when viewed from the stacking direction of the second mesa and the layer on the second mesa side of the p-type electric field control layer of the first mesa.
  • the surrounding portion of the p-type electric field control layer is depleted when a bias is applied. And a depletion zone of inhibition to prevent.
  • this invention can provide APD which can reduce the dark current originating in the mesa surface.
  • the depletion suppression region of the APD according to the present invention is formed by inactivating a donor in the surrounding portion of the n-type electric field control layer.
  • a depletion suppression region can be formed by inactivating the donor of the n-type electric field control layer in the surrounding range.
  • the depletion suppression region of the APD according to the present invention is a cutout portion obtained by removing the surrounding portions of the electron transit layer and the n-type electric field control layer from the first mesa.
  • the depletion suppression region can be formed by removing the surrounding n-type electric field control layer.
  • the first mesa of the APD according to the present invention has a p-type impurity region that extends from the electron transit layer to the p-type light absorption layer outside the inner periphery of the surrounding portion.
  • the first mesa side surface can be set to the same potential. Therefore, the generation of dark current can be further reduced.
  • the present invention can provide an APD capable of reducing dark current derived from the mesa surface.
  • APD concerning the present invention It is a figure explaining APD concerning the present invention.
  • (A) is a top view
  • (b) is a sectional view.
  • APD concerning the present invention It is a figure explaining APD concerning the present invention.
  • FIG. 1 is a schematic diagram of an element for explaining the APD 301.
  • 1A is a top view
  • FIG. 1B is a cross-sectional view.
  • the n-electrode 9 side is described as the upper side and the stacking direction with respect to the semi-insulating substrate 1.
  • the APD 301 includes a semi-insulating substrate 1, a p-type electrode layer 2, a p-type light absorbing layer 3 A, a low impurity concentration light absorbing layer 3 B, a band gap inclined layer 4, a p-type electric field on the surface of the semi-insulating substrate 1.
  • 102 is formed in an encircling portion 14 surrounding the outer periphery of p. It comprises a depletion suppression area 11 surrounding parts of the field control layer 5 can be prevented from being depleted, the.
  • the APD 301 includes a ring-shaped n-electrode 9 on the n-type electrode layer 8 ⁇ / b> B, and a p-electrode 10 on the p-type electrode layer 2 that is different from the first mesa 101.
  • the APD 301 is an electron injection type APD element.
  • the semi-insulating substrate 1 is InP
  • the p-type electrode layer 2 is p-InAlGaAs
  • the p-type light absorption layer 3A is p-type doped InGaAs
  • the light absorption layer 3B is InGaAs
  • the band gap inclined layer 4 has a band gap.
  • p-type field control layer 5 is p-InAlAs
  • avalanche multiplication layer 6 is InAlAs
  • n-type field control layer 7A is n-InAlAs
  • electron transit layer 7B is low impurity.
  • the concentration of InP, the n-type electrode buffer layer 8A is InGaAsP with a low impurity concentration, and the n-type electrode layer 8B is InGaAsP.
  • the depletion suppression region 11 of the APD 301 is formed by inactivating the donor in the surrounding portion 14 of the n-type electric field control layer 7A by ion implantation or the like.
  • the APD 301 for example, epitaxial growth is performed on the semi-insulating substrate 1 from the p-type electrode layer 2 to the n-type electrode layer 8B by using the MO-VPE method or the like.
  • oxygen ions are implanted into the ring-shaped region indicated by the surrounding portion 14 to partially deactivate the donor of the n-type electric field control layer 7A. This portion including the n-type electric field control layer 7A becomes a depletion suppression region 11.
  • mesa processing is performed on each epitaxially grown layer to form a first mesa 101 and a second mesa 102.
  • Mesa processing is the same as the manufacturing process of a normal mesa APD.
  • the cylindrical second mesa 102 is formed from the n-type electrode layer 8B and the n-type electrode buffer layer 8A in this order from the top using chemical etching.
  • the electron traveling layer 7B and its lower part are sequentially mesa-processed to form a cylindrical first mesa 101.
  • an n-electrode 9 and a p-electrode 10 are formed, and wiring and element isolation are performed as necessary.
  • FIG. 2 is a diagram for explaining a depletion state in the device structure in an operation state in which a bias is applied to the APD 301.
  • each layer has a portion indicated by a broken line portion 12A (from the part of the p-type light absorption layer 3A on the n-type electrode layer 8B side, the light absorption layer 3B, the band gap inclined layer 4, the p-type electric field).
  • the doping concentration is adjusted so that the control layer 5, the avalanche multiplication layer 6, the n-type electric field control layer 7A, the electron transit layer 7B, and the n-type electrode buffer layer 8A on the semi-insulating substrate 1 side are depleted. ing.
  • a depletion region 12A, an active region 12B, and a neutral region 13 are formed.
  • the depletion region 12A is a part of the p-type light absorption layer 3A that is depleted as a voltage is applied.
  • the active region 12B is a portion where the avalanche multiplication layer 6 side of the n-type electrode buffer layer 8A is partially depleted, and is a portion where depletion is increased particularly by an edge electric field.
  • the neutral region 13 is below the depletion suppression region 11 and is a part of the p-type electric field control layer 5 in which holes remain.
  • FIG. 3 is a band diagram of the Y1-Y1 'cross section of FIG.
  • the donor concentration of the n-type electric field control layer 7A and the acceptor concentration of the p-type electric field control layer 5 are set to be approximately the same, the donor concentration of the n-type electric field control layer 7A may be increased. Since the electron transit layer 7B is inserted between the avalanche multiplication layer 6 and the n-type electrode buffer layer 8A, the edge electric field due to the shape of the second mesa 102 can be prevented from reaching the avalanche multiplication layer 6.
  • FIG. 5 is a schematic diagram (cross-sectional view) of an element for explaining the APD 302.
  • the difference between the APD 302 and the APD 301 of FIGS. 1 and 2 is that the depletion suppression region 11 ′ of the APD 302 is not formed by partially deactivating the donor of the n-type electric field control layer 7A, but the n-type electric field control.
  • the point is that the layer 7A is removed by etching in a ring shape together with the electron transit layer 7B.
  • the depletion suppression region 11 ′ is a cutout portion obtained by removing the surrounding portion 14 of the electron transit layer 7 ⁇ / b> B and the n-type electric field control layer 7 ⁇ / b> A from the first mesa 101.
  • the APD 302 In order to manufacture the APD 302, as in the APD 301, epitaxial growth is performed on the semi-insulating substrate 1 from the p-type electrode layer 2 to the n-type electrode layer 8B using the MO-VPE method or the like. After forming the second mesa 102, the ring-shaped surrounding portion 14 is removed by etching until reaching the n-type electric field control layer 7A to form a notch. This notch becomes the depletion suppression region 11 ′. Thereafter, the first mesa 101 is formed. The formation of the electrodes is the same as in the case of APD301.
  • the n-type electric field control layer 7A does not exist on the p-type electric field control layer 5 as in the depletion suppression region 11 ′, the p-type is formed under the depletion suppression region 11 ′ even when a bias is applied. Depletion of the electric field control layer 5 is suppressed, and a region that maintains neutrality remains. For this reason, the semi-insulating substrate 1 side of the p-type electric field control layer 5 is kept in the same potential as the band gap inclined layer 4, the light absorption layer 3B, and the p-type light absorption layer 3A.
  • the APD 302 has a small potential change on the side surface of the surrounding region 14 portion of the n-type electric field control layer 7A, and an effective barrier is formed against electrons viewed from the surface of the light absorption layer (3A, 3B). become. As a result, the dark current of the APD 302 can be kept low, and at the same time, an increase in operating voltage can be suppressed.
  • FIG. 6 is a band diagram of a portion where the ring-shaped surrounding portion 14 is removed by etching until it reaches the n-type electric field control layer 7A. Since the n-type electric field control layer 7A does not exist, and the avalanche multiplication layer 6 is the outermost surface of the semiconductor layer and is a layer having a low dielectric constant, the semi-insulating property of the p-type electric field control layer 5 The neutral region tends to remain on the substrate 1 side.
  • FIGS. 5 and 6 are schematic views (cross-sectional views) of elements for explaining APD 303 to APD 305, respectively.
  • the difference between APD (303, 304, 305) and APD 302 (Embodiment 2) of FIGS. 5 and 6 is that p-type impurity region 15 reaching at least p-type light absorption layer 3A from avalanche multiplication layer 6 is formed. It is a point. That is, the first mesa 101 has the p-type impurity region 15 extending from the electron transit layer 7B to the p-type light absorption layer 3A outside the inner periphery of the surrounding portion 14.
  • the APD 303 In order to manufacture the APD 303, as in the APD 301, epitaxial growth is performed on the semi-insulating substrate 1 sequentially from the p-type electrode layer 2 to the n-type electrode layer 8B by using the MO-VPE method or the like. Next, Be is ion-implanted in a ring shape (Be concentration is in the range of 10 17 to 10 19 / cm 3 ) to form a p-type impurity region 15 reaching the p-type light absorption layer 3A. Thereafter, Be ions are activated by heat treatment. Then, mesa processing and electrode processing similar to those of the APD 302 in FIG. 5 are performed.
  • Be concentration is in the range of 10 17 to 10 19 / cm 3
  • the potential of the surrounding portion 14 of the avalanche multiplication layer 6 is less than p depending on the distance between the second mesa 102 and the outer periphery of the first mesa 101.
  • the side potentials of the electrode layers do not completely match. For this reason, a certain amount of potential drop exists on the side surface of the first mesa 101.
  • a pn junction end is arranged on the surface of the avalanche multiplication layer 6 by forming the depletion suppression region 11 ′, and the side surface of the first mesa 101 is covered with the p-type impurity region 15 which is a p-type neutral region. Therefore, a potential drop on the side surface of the first mesa 101 does not occur. For this reason, in the APD 303, the side surface of the first mesa 101 including the p-type light absorption layer 3A is completely at the same potential.
  • the APD 303 can eliminate the influence of electrons on the surface of the side surface of the first mesa 101, keep the dark current low, and at the same time suppress the increase in operating voltage.
  • FIG. 8 is a diagram illustrating the APD 304 in which the surrounding portion 14 is separated from the outer periphery of the first mesa 101.
  • the ring-shaped Be injection portion 15 is separated from the side surface of the first mesa 101.
  • the side surface of the first mesa 101 is not p-type, but it is obvious that no potential drop occurs on the side surface of the first mesa 101.
  • FIG. 9 is a diagram for explaining the APD 305 in which the p-type impurity region 15 is formed by thermal diffusion of Zn. Since the APD 305 covers the surrounding portion 14 of the avalanche multiplication layer 6 and the side surface of the first mesa 101 in the same manner as the APD 303 in FIG. 7, the side surface of the first mesa 101 as described in the APD 303 in FIG. The potential drop does not occur.
  • the APD 304 in FIG. 8 and the APD 305 in FIG. 9 can eliminate the influence of electrons on the side surface of the first mesa 101 as in the case of the APD 303 in FIG. 7, keep the dark current low and simultaneously increase the operating voltage. Can be suppressed.
  • examples of APDs (301 to 305) using an avalanche multiplication layer of InAlAs and a light absorption layer of InGaAs are described, but the types of semiconductor materials are not limited.
  • the structure described in the APD (301 to 305) can be similarly applied to an APD element using a combination of other semiconductor materials.

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Light Receiving Elements (AREA)

Abstract

メサ表面に由来する暗電流を低減することができるAPDを提供することを目的とする。 APD301は、半絶縁性基板1と、半絶縁性基板1面上に、p形電極層2、p形光吸収層3A、低不純物濃度の光吸収層3B、バンドギャップ傾斜層4、p形電界制御層5、なだれ増倍層6、n形電界制御層7A、及び低不純物濃度の電子走行層7Bの順で積層された第1積層構成からなる第1メサ101と、積層方向から見て、外周が第1メサ101の外周の内側にあり、電子走行層7B側の表面上に、n形電極バッファ層8A、及びn形電極層8Bの順で積層された第2積層構成からなる第2メサ102と、p形電界制御層5より第2メサ102側にある層の、第1メサ101の外周の内側で第2メサ102の外周を取り囲む包囲部分14に形成され、バイアス印加時にp形電界制御層5の包囲部分が空乏化することを防止する空乏化抑制領域11と、を備える。

Description

アバランシ・フォトダイオード
 本発明は、アバランシ・フォトダイオードのデバイス構造に関するものである。
 10-Gb/s光通信システム用の高感度な受信デバイスとして、なだれ増倍形フォトダイオード(アバランシ・フォトダイオード、APD)は広範に使用されている。InPをなだれ増倍層(アバランシ層)とするホール注入形が典型的なAPD構造であるが、近年、高速性とアバランシ過剰ノイズ特性の点で、InAlAsをなだれ増倍層に用いた電子注入形APDが注目されている。これは、電子注入形の方が、電子とホール間のイオン化率比がより大きいため、アバランシ過剰雑音が低く、合わせて利得帯域積(GB積)が大きくなるので、ホール注入形APDよりも受信感度に優れることによる。
 APDの正常な動作を確保する上で、接合周辺のエッジブレークダウンを抑制するための、いわゆる“ガードリング技術”は必須のものである。ホール注入形は、いわゆる“イオン注入タイプのガードリング構造”が用いられるが、同様の形態のガードリングを電子注入形APDに適用するのは一般的には難しい。
 そこで、意図的なガードリングを作らずにエッジブレークダウンを避ける構造がいくつか提案されている。特許文献1はそれらの一つであり、基板側に埋め込みn電極層を配置してアバランシ領域を規定する構成である。この構造は、p形のInGaAs光吸収層を使用可能なため受光感度に優れる。また、特許文献1の構造を修正することで、より安定にエッジ電界を抑制する方法も提案されている(例えば、特許文献2を参照。)。
 図10は、特許文献2に開示される反転形APD構造である。この構造は、基板側にInGaAsのp形光吸収層33A、InGaAsの光吸収層33Bを配置し、なだれ増倍層36とn形電極バッファ層38Aとの間に、なだれ増倍層36よりも電界を低くした「電子走行層37B」を設けている。APDの内部電界分布を“低(光吸収層(33A、33B))-高(なだれ増倍層36)-低(電子走行層37B)”として、エッジ電界をn形電極バッファ層38Aと電子走行層(37B)に発生させた構造である。電子走行層37BのバンドギャップをInGaAsよりも十分に大きく取る(例えばInPやInAlAs)ことが可能となるため、n形電極バッファ層38A及びn形電極層38Bの形状に依存した電界集中があっても、その部分の電界集中によるブレークダウンに到ることはない。同時に、n形電極バッファ層38Aとなだれ増倍層36の間に電子走行層37Bを挿入して距離を離すことにより、なだれ増倍層36にエッジ電界が及ぶことがなく、エッジブレークダウンを抑えることができる。
特許4234116号 特開2010-147177号公報
 しかし、特許文献2の反転形APD構造は、光吸収層(33A、33B)を含む第1メサ101側面のp形光吸収層33A及び低濃度の光吸収層33Bの表面が露出しているので、メサ表面に由来する暗電流を常に低いレベルに抑えることができるとは限らない。これは、化合物半導体の表面に起因するギャップ中準位のため、p形半導体の表面に電子チャネルが形成されてしまうことに関連する。すなわち、熱平衡状態においても一定の電子が表面に誘起される状態となり、電圧が印加された動作状態において、その表面チャネル電子がなだれ増倍層36の表面に沿ってn形電極バッファ層38A側に流れ込むことが、暗電流の発生原因となり得る。
 この暗電流の発生を抑えるには、n形電界制御層37A部分の電界変化をp形電界制御層35の電界変化よりも十分小さくする、という手法が考えられる。図11及び図12は、それぞれ、図10のデバイスのバイアス時におけるY3-Y3’断面、Y4-Y4’断面の模式的なバンドダイアグラムである。n形電界制御層37Aが先に空乏化し、p形電界制御層35のp形光吸収層33A側に中性層が残留する状態とすると、図12に示す様に、第1メサ101の側面近傍(Y4-Y4’)のp形光吸収層33Aに電圧が発生しない状態とすることが、原理的には可能である。しかしながら、この様な構造は、電子走行層37Bの電界降下が大きく、動作電圧が高くなることにより電子走行層37Bのエッジブレークダウンが発生するという危険性がある。すなわち、特許文献2に記載の反転形APD構造は、暗電流を低減させようとすると、動作電圧が上昇したり、エッジブレークダウンやエッジトンネル電流が発生しやすい、という課題があった。
 そこで、本発明は、メサ表面に由来する、トンネル電流を含む暗電流を低減することができるAPDを提供することを目的とする。
 上記目的を達成するために、本発明に係るAPDは、バイアス印加時に前記p形電界制御層の前記包囲部分が空乏化することを防止する空乏化抑制領域を備えることとした。
 具体的には、本発明に係るAPDは、半絶縁性基板と、前記半絶縁性基板面上に、p形電極層、p形光吸収層、低不純物濃度の光吸収層、バンドギャップ傾斜層、p形電界制御層、なだれ増倍層、n形電界制御層、及び低不純物濃度の電子走行層の順で積層された第1積層構成からなる第1メサと、積層方向から見て、外周が前記第1メサの外周の内側にあり、前記第1メサの前記電子走行層側の表面上に、n形電極バッファ層、及びn形電極層の順で積層された第2積層構成からなる第2メサと、前記第1メサの前記p形電界制御層より前記第2メサ側にある層の、積層方向から見たときに前記第1メサの外周の内側で前記第2メサの外周を取り囲む包囲部分に形成され、バイアス印加時に前記p形電界制御層の前記包囲部分が空乏化することを防止する空乏化抑制領域と、を備える。
 空乏化抑制領域の存在によりp形電界制御層の空乏化は不完全な状態に保たれる。このため、光吸収層は電位降下せず、光吸収層の表面に起因する暗電流を低く抑えることができる。従って、本発明は、メサ表面に由来する暗電流を低減することができるAPDを提供することができる。
 本発明に係るAPDの前記空乏化抑制領域は、前記n形電界制御層の前記包囲部分にあるドナーを不活性化して形成されていることを特徴とする。包囲範囲のn形電界制御層のドナーを不活性化することで空乏化抑制領域を形成することができる。
 本発明に係るAPDの前記空乏化抑制領域は、前記第1メサから前記電子走行層及び前記n形電界制御層の前記包囲部分を除去した切り欠き部であることを特徴とする。包囲範囲のn形電界制御層を除去することで空乏化抑制領域を形成することができる。
 本発明に係るAPDの前記第1メサは、前記包囲部分の内周より外側に前記電子走行層から前記p形光吸収層まで達するp形不純物領域を有することを特徴とする。p形不純物領域は第1メサ側面を全て同電位にすることができる。従って、暗電流をの発生をより低減することができる。
 本発明は、メサ表面に由来する暗電流を低減することができるAPDを提供することができる。
本発明に係るAPDを説明する図である。(a)は上面図、(b)は断面図である。 本発明に係るAPDを説明する図である。 本発明に係るAPDを説明するバンドダイアグラムである。 本発明に係るAPDを説明するバンドダイアグラムである。 本発明に係るAPDを説明する図である。 本発明に係るAPDを説明するバンドダイアグラムである。 本発明に係るAPDを説明する図である。 本発明に係るAPDを説明する図である。 本発明に係るAPDを説明する図である。 従来のAPDを説明する図である。 従来のAPDを説明するバンドダイアグラムである。 従来のAPDを説明するバンドダイアグラムである。
 以下、具体的に実施形態を示して本発明を詳細に説明するが、本願の発明は以下の記載に限定して解釈されない。なお、本明細書及び図面において符号が同じ構成要素は、相互に同一のものを示すものとする。
(実施形態1)
 図1は、APD301を説明する素子の模式図である。図1(a)は上面図であり、図1(b)は断面図である。なお、本明細書では、半絶縁性基板1に対し、n電極9側を上側及び積層方向として説明する。
 APD301は、半絶縁性基板1と、半絶縁性基板1面上に、p形電極層2、p形光吸収層3A、低不純物濃度の光吸収層3B、バンドギャップ傾斜層4、p形電界制御層5、なだれ増倍層6、n形電界制御層7A、及び低不純物濃度の電子走行層7Bの順で積層された第1積層構成からなる第1メサ101と、積層方向から見て、外周が第1メサ101の外周の内側にあり、第1メサ101の電子走行層7B側の表面上に、n形電極バッファ層8A、及びn形電極層8Bの順で積層された第2積層構成からなる第2メサ102と、第1メサ101のp形電界制御層5より第2メサ102側にある層の、積層方向から見たときに第1メサ101の外周の内側で第2メサ102の外周を取り囲む包囲部分14に形成され、バイアス印加時にp形電界制御層5の包囲部分が空乏化することを防止する空乏化抑制領域11と、を備える。さらに、APD301は、n形電極層8Bの上にリング状のn電極9と、第1メサ101と異なる部分のp形電極層2の上にp電極10を備える。APD301は、電子注入形APD素子である。
 例えば、半絶縁性基板1はInP、p形電極層2はp-InAlGaAs、p形光吸収層3Aはp形にドーピングしたInGaAs、光吸収層3BはInGaAs、バンドギャップ傾斜層4はバンドギャップを積層方向(上側方向)に徐々に広げたInAlGaAs、p形電界制御層5はp-InAlAs、なだれ増倍層6はInAlAs、n形電界制御層7Aはn-InAlAs、電子走行層7Bは低不純物濃度のInP、n形電極バッファ層8Aは低不純物濃度のInGaAsP、n形電極層8BはInGaAsPである。
 APD301の空乏化抑制領域11は、n形電界制御層7Aの包囲部分14にあるドナーをイオン注入等で不活性化して形成されている。
 APD301を製作するには、例えば、半絶縁性基板1上に、p形電極層2からn形電極層8Bまで順次MO-VPE法などを用いてエピタキシャルを成長する。メサ構造を形成する前に、包囲部分14で示したリング形状の領域に酸素のイオン注入を行い、n形電界制御層7Aのドナーを一部不活性化させる。n形電界制御層7Aを含むこの部分が空乏化抑制領域11となる。
 続いて、エピタキシャル成長させた各層に対してメサ加工を施し、第1メサ101及び第2メサ102を形成する。メサ加工は通常のメサ形のAPDの製作工程と変わらない。例えば、化学エッチングを用いて、上部から順に、n形電極層8Bとn形電極バッファ層8Aから円筒状の第2メサ102を形成する。次に、電子走行層7Bとその下部を順次メサ加工し、円筒状の第1メサ101を形成する。その後、n電極9、及びp電極10を形成し、必要に応じて配線や素子分離などを行う。
 図2は、APD301にバイアスを印加した動作状態における、デバイス構造内の空乏化の様子を説明する図である。各層は、電圧印加された動作状態において、破線部12Aで示す部分(p形光吸収層3Aのn形電極層8B側の一部から、光吸収層3B、バンドギャップ傾斜層4、p形電界制御層5、なだれ増倍層6、n形電界制御層7A、電子走行層7B、n形電極バッファ層8Aの半絶縁性基板1側の一部)が空乏化するようにドーピング濃度が調整されている。
 n電極9とp電極10との間に十分な電圧を印加したとき、空乏領域12A、活性領域12B及び中性領域13が形成される。空乏領域12Aは電圧の印加にともない空乏化したp形光吸収層3Aの一部分である。活性領域12Bは、n形電極バッファ層8Aのなだれ増倍層6側が一部空乏化した部分で、特にエッジ電界で空乏化が増大する部分である。中性領域13は、空乏化抑制領域11の下部にあり、ホールが残留したp形電界制御層5の一部分である。
 図2、図3及び図4を用いて、APD301にバイアスを印加した動作状態における、デバイス構造内の空乏化の様子を説明する。上述のように動作時に、第2メサ102の下部が活性領域となる。すなわち、第2メサ102の下部については、p形光吸収層3Aに生ずる空乏領域12Aからn形電極バッファ層8Aに生ずる活性領域12Bまで空乏化して、光吸収層3Bから、なだれ増倍層6、電子走行層7Bにわたって適正な電界が誘起される。図3は、図2のY1-Y1’断面のバンドダイアグラムである。n形電界制御層7Aのドナー濃度とp形電界制御層5のアクセプタ濃度は同程度に設定しているが、n形電界制御層7Aのドナー濃度の方を大きくしてもかまわない。電子走行層7Bがなだれ増倍層6とn形電極バッファ層8Aの間に挿入されているので、第2メサ102の形状に起因するエッジ電界がなだれ増倍層6に及ぶことを抑制できる。
 一方、空乏化抑制領域11に酸素のイオン注入を行い、n形電界制御層7Aのドナーを一部不活性化しているので、当該箇所のn形電界制御層7Aの電界変化は小さく、図4に示す様に、p形電界制御層5の空乏化は不完全な状態に保たれる。このため、光吸収層(3A,3B)の電位降下はなく、光吸収層(3A,3B)の表面に起因する暗電流を低く抑えると同時に、動作電圧を低減できる。
(実施形態2)
 図5は、APD302を説明する素子の模式図(断面図)である。APD302と図1及び図2のAPD301との違いは、APD302の空乏化抑制領域11’がn形電界制御層7Aのドナーを一部不活性化して形成されているのではなく、n形電界制御層7Aを、電子走行層7Bと共にリング状にエッチングで取り除いて形成されている点である。すなわち、空乏化抑制領域11’は、第1メサ101から電子走行層7B及びn形電界制御層7Aの包囲部分14を除去した切り欠き部である。
 APD302を製作するには、APD301と同様に、半絶縁性基板1上に、p形電極層2からn形電極層8Bまで順次MO-VPE法などを用いてエピタキシャルを成長する。第2メサ102を形成後、リング状の包囲部分14をn形電界制御層7Aまで達するまでエッチングで除去して切り欠きを形成する。この切り欠き部分が空乏化抑制領域11’となる。その後、第1メサ101の形成を行う。電極の形成はAPD301の場合と同様である。
 空乏化抑制領域11’のようにp形電界制御層5の上にn形電界制御層7Aが存在しないため、バイアスを印加した状態であっても、空乏化抑制領域11’の下にp形電界制御層5の空乏化が抑制されて中性を保つ領域が残留する。このため、p形電界制御層5の半絶縁性基板1側は、バンドギャップ傾斜層4、光吸収層3B及びp形光吸収層3Aと同電位を保つ状態となる。
 このため、APD302は、n形電界制御層7Aの包囲領域14部分の側面表面の電位変化が少なく、光吸収層(3A、3B)表面から見た電子に対して有効なバリアが形成されることになる。この結果、APD302の暗電流を低く保ち、同時に動作電圧の上昇を抑えることができる。
 図6は、リング状の包囲部分14をn形電界制御層7Aまで達するまでエッチングで除去した部分のバンドダイアグラムである。n形電界制御層7Aが存在せず、また、なだれ増倍層6が半導体層の最表面となり、その上は低誘電率の層となっているため、p形電界制御層5の半絶縁性基板1側には中性領域が残留しやすい状態となる。
(実施形態3)
 図7から図9は、それぞれAPD303からAPD305を説明する素子の模式図(断面図)である。APD(303、304、305)と図5及び図6のAPD302(実施形態2)との違いは、少なくともなだれ増倍層6からp形光吸収層3Aに達するp形不純物領域15を形成している点である。すなわち、第1メサ101は、包囲部分14の内周より外側に電子走行層7Bからp形光吸収層3Aまで達するp形不純物領域15を有する。
 APD303を製作するには、APD301と同様に、半絶縁性基板1上に、p形電極層2からn形電極層8Bまで順次MO-VPE法などを用いてエピタキシャルを成長する。次に、Beをリング状にイオン注入(Be濃度は1017~1019/cmの範囲)し、p形光吸収層3Aまで達するp形不純物領域15を形成する。その後、熱処理でBeイオンを活性化させる。そして、図5のAPD302と同様なメサ加工、電極加工を行う。
 図1及び図2のAPD301と図5のAPD302の場合、第2メサ102と第1メサ101の外周との距離にもよるが、なだれ増倍層6の包囲部分14の電位とそれ以下のp電極層(p形電界制御層5、バンドギャップ傾斜層4、光吸収層3B、p形光吸収層3A)の側面電位とは完全に一致していない。このため、第1メサ101の側面にはある程度の電位降下が存在する。
 一方、APD303の場合、空乏化抑制領域11’の形成でなだれ増倍層6表面にpn接合端が配置され、第1メサ101側面がp形の中性領域であるp形不純物領域15で覆われているので、第1メサ101側面の電位降下は起こらない。このため、一方、APD303は、p形光吸収層3Aを含む第1メサ101の側面は完全に同電位になる。
 従って、APD303は、第1メサ101側面の表面における電子の影響を排除することができ、暗電流を低く保ち、同時に動作電圧の上昇を抑えることができる。
 p形不純物領域15の形状は図7以外にも様々なものがある。図8は、包囲部分14が第1メサ101の外周から離れているAPD304を説明する図である。APD304は、リング状のBe注入部分15が第1メサ101の側面と離れている。この構造では、第1メサ101の側面がp形とはなっていないが、第1メサ101の側面の電位降下が生じないことは自明である。
 図9は、p形不純物領域15をZnの熱拡散で形成したAPD305を説明する図である。APD305は図7のAPD303と同様にp形不純物領域15がなだれ増倍層6の包囲部分14及び第1メサ101の側面を覆うので、図7のAPD303で説明したように第1メサ101の側面の電位降下は起こらない。
 従って、図8のAPD304及び図9のAPD305は、図7のAPD303と同様に第1メサ101側面の表面における電子の影響を排除することができ、暗電流を低く保ち、同時に動作電圧の上昇を抑えることができる。
 実施形態1から3において、InAlAsをなだれ増倍層、InGaAsを光吸収層とするAPD(301~305)の例を述べたが、半導体材料の種類を制限するものではない。APD(301~305)で説明した構造は、他の半導体材料の組み合わせによるAPD素子においても同様に適用することができる。
1、31:半絶縁性基板
2、32:p形電極層
3A、33A:p形光吸収層
3B、33B:光吸収層
4、34:バンドギャップ傾斜層
5、35:p形電界制御層
6、36:なだれ増倍層
7A、37A:n形電界制御層
7B、37B:電子走行層
8A、38A:n形電極バッファ層
8B、28B、38B:n形電極層
9、39:n電極
10、40:p電極
11、11’:空乏化抑制領域
12A、22B:空乏領域
12B:活性領域
13:ホールが残留した部分
14:包囲部分
15:p形不純物領域
101:第1メサ
102:第2メサ
300、301、302、303、304、305:APD

Claims (4)

  1.  半絶縁性基板と、
     前記半絶縁性基板面上に、p形電極層、p形光吸収層、低不純物濃度の光吸収層、バンドギャップ傾斜層、p形電界制御層、なだれ増倍層、n形電界制御層、及び低不純物濃度の電子走行層の順で積層された第1積層構成からなる第1メサと、
     積層方向から見て、外周が前記第1メサの外周の内側にあり、前記第1メサの前記電子走行層側の表面上に、n形電極バッファ層、及びn形電極層の順で積層された第2積層構成からなる第2メサと、
     前記第1メサの前記p形電界制御層より前記第2メサ側にある層の、積層方向から見たときに前記第1メサの外周の内側で前記第2メサの外周を取り囲む包囲部分に形成され、バイアス印加時に前記p形電界制御層の前記包囲部分が空乏化することを防止する空乏化抑制領域と、
    を備えるアバランシ・フォトダイオード。
  2.  前記空乏化抑制領域は、
     前記n形電界制御層の前記包囲部分にあるドナーを不活性化して形成されていることを特徴とする請求項1に記載のアバランシ・フォトダイオード。
  3.  前記空乏化抑制領域は、
     前記第1メサから前記電子走行層及び前記n形電界制御層の前記包囲部分を除去した切り欠き部であることを特徴とする請求項1に記載のアバランシ・フォトダイオード。
  4.  前記第1メサは、
     前記包囲部分の内周より外側に前記電子走行層から前記p形光吸収層まで達するp形不純物領域を有することを特徴とする請求項3に記載のアバランシ・フォトダイオード。
PCT/JP2011/069867 2010-09-02 2011-09-01 アバランシ・フォトダイオード WO2012029897A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201180042213.5A CN103081130B (zh) 2010-09-02 2011-09-01 雪崩光电二极管
EP11821912.0A EP2613366B1 (en) 2010-09-02 2011-09-01 Avalanche photodiode
US13/819,559 US9006854B2 (en) 2010-09-02 2011-09-01 Avalanche photodiode

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010197156A JP5631668B2 (ja) 2010-09-02 2010-09-02 アバランシ・フォトダイオード
JP2010-197156 2010-09-02

Publications (1)

Publication Number Publication Date
WO2012029897A1 true WO2012029897A1 (ja) 2012-03-08

Family

ID=45772972

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/069867 WO2012029897A1 (ja) 2010-09-02 2011-09-01 アバランシ・フォトダイオード

Country Status (5)

Country Link
US (1) US9006854B2 (ja)
EP (1) EP2613366B1 (ja)
JP (1) JP5631668B2 (ja)
CN (1) CN103081130B (ja)
WO (1) WO2012029897A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021141112A (ja) * 2020-03-02 2021-09-16 住友電工デバイス・イノベーション株式会社 半導体受光素子
JP2021141111A (ja) * 2020-03-02 2021-09-16 住友電工デバイス・イノベーション株式会社 光導波路型受光素子

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015170686A (ja) * 2014-03-06 2015-09-28 日本電信電話株式会社 アバランシェフォトダイオード
JP6130318B2 (ja) * 2014-03-18 2017-05-17 日本電信電話株式会社 アバランシェフォトダイオード
KR101666400B1 (ko) * 2014-10-30 2016-10-14 한국과학기술연구원 포토다이오드 및 포토다이오드 제조 방법
JP6332096B2 (ja) 2015-03-23 2018-05-30 三菱電機株式会社 半導体受光素子
EP3306679B1 (en) * 2015-05-28 2019-11-20 Nippon Telegraph And Telephone Corporation Light-receiving element and optical integrated circuit
JP6860467B2 (ja) * 2017-10-26 2021-04-14 ソニーセミコンダクタソリューションズ株式会社 フォトダイオード、画素回路、および、フォトダイオードの製造方法
KR102017125B1 (ko) * 2018-03-28 2019-09-03 주식회사 포셈 포토다이오드의 제조방법
JP7224823B2 (ja) 2018-09-19 2023-02-20 キヤノン株式会社 光検出装置
WO2022043944A1 (en) * 2020-08-28 2022-03-03 National Research Council Of Canada Mesa avalanche photodiode with sidewall passivation

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07312442A (ja) * 1994-03-22 1995-11-28 Nec Corp 超格子アバランシェフォトダイオード
JP2000022197A (ja) * 1998-07-03 2000-01-21 Nec Corp アバランシェフォトダイオード
JP2007250585A (ja) * 2006-03-13 2007-09-27 Nec Corp 半導体光素子
JP4234116B2 (ja) 2005-06-27 2009-03-04 Nttエレクトロニクス株式会社 アバランシ・フォトダイオード
JP2010147177A (ja) 2008-12-17 2010-07-01 Ntt Electornics Corp アバランシ・フォトダイオード

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04234116A (ja) 1990-12-28 1992-08-21 Sony Corp ドライエッチング方法
JP2937166B2 (ja) * 1997-05-14 1999-08-23 日本電気株式会社 アバランシェフォトダイオード
US5859450A (en) * 1997-09-30 1999-01-12 Intel Corporation Dark current reducing guard ring
AU2003214995A1 (en) 2002-02-01 2003-09-02 Picometrix, Inc. Planar avalanche photodiode
JP4127815B2 (ja) * 2003-11-10 2008-07-30 日本電信電話株式会社 アバランシェフォトダイオード
JP4909593B2 (ja) * 2004-02-13 2012-04-04 日本電気株式会社 半導体受光素子
JP4755854B2 (ja) * 2005-06-02 2011-08-24 富士通株式会社 半導体受光装置及びその製造方法
JP5433948B2 (ja) * 2006-01-30 2014-03-05 日本電気株式会社 半導体受光素子
JP5327892B2 (ja) * 2010-09-02 2013-10-30 Nttエレクトロニクス株式会社 アバランシ・フォトダイオード
US9716196B2 (en) * 2011-02-09 2017-07-25 Alta Devices, Inc. Self-bypass diode function for gallium arsenide photovoltaic devices
JP2013236012A (ja) * 2012-05-10 2013-11-21 Mitsubishi Electric Corp アバランシェフォトダイオード及びその製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07312442A (ja) * 1994-03-22 1995-11-28 Nec Corp 超格子アバランシェフォトダイオード
JP2000022197A (ja) * 1998-07-03 2000-01-21 Nec Corp アバランシェフォトダイオード
JP4234116B2 (ja) 2005-06-27 2009-03-04 Nttエレクトロニクス株式会社 アバランシ・フォトダイオード
JP2007250585A (ja) * 2006-03-13 2007-09-27 Nec Corp 半導体光素子
JP2010147177A (ja) 2008-12-17 2010-07-01 Ntt Electornics Corp アバランシ・フォトダイオード

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021141112A (ja) * 2020-03-02 2021-09-16 住友電工デバイス・イノベーション株式会社 半導体受光素子
JP2021141111A (ja) * 2020-03-02 2021-09-16 住友電工デバイス・イノベーション株式会社 光導波路型受光素子
JP7294572B2 (ja) 2020-03-02 2023-06-20 住友電工デバイス・イノベーション株式会社 光導波路型受光素子
JP7302775B2 (ja) 2020-03-02 2023-07-04 住友電工デバイス・イノベーション株式会社 半導体受光素子

Also Published As

Publication number Publication date
CN103081130B (zh) 2016-06-22
US20130168793A1 (en) 2013-07-04
JP2012054478A (ja) 2012-03-15
EP2613366A1 (en) 2013-07-10
EP2613366B1 (en) 2020-01-15
JP5631668B2 (ja) 2014-11-26
US9006854B2 (en) 2015-04-14
CN103081130A (zh) 2013-05-01
EP2613366A4 (en) 2018-02-14

Similar Documents

Publication Publication Date Title
JP5631668B2 (ja) アバランシ・フォトダイオード
JP5844445B2 (ja) アバランシ・フォトダイオード
JP4728386B2 (ja) アバランシ・フォトダイオード
JP4234116B2 (ja) アバランシ・フォトダイオード
US9397243B2 (en) Ge—Si avalanche photodiode with silicon carrier-energy-relaxation layer and edge electric field buffer region
US20100133637A1 (en) Avalanche photodiode
JP5327892B2 (ja) アバランシ・フォトダイオード
EP2669934B1 (en) Semiconductor device
WO2024092961A1 (zh) 半导体器件及其制造方法
US10658538B2 (en) Optical detection device
JP5303793B2 (ja) フォトダイオード
TWI731630B (zh) 半導體受光元件以及半導體受光元件製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201180042213.5

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11821912

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 13819559

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2011821912

Country of ref document: EP