WO2011155470A1 - 液晶表示装置及び液晶表示装置の製造方法、並びに液晶表示装置用電極基板 - Google Patents

液晶表示装置及び液晶表示装置の製造方法、並びに液晶表示装置用電極基板 Download PDF

Info

Publication number
WO2011155470A1
WO2011155470A1 PCT/JP2011/062987 JP2011062987W WO2011155470A1 WO 2011155470 A1 WO2011155470 A1 WO 2011155470A1 JP 2011062987 W JP2011062987 W JP 2011062987W WO 2011155470 A1 WO2011155470 A1 WO 2011155470A1
Authority
WO
WIPO (PCT)
Prior art keywords
liquid crystal
insulating film
film
display device
crystal display
Prior art date
Application number
PCT/JP2011/062987
Other languages
English (en)
French (fr)
Inventor
康明 村田
正志 菊池
厚治 亀崎
智彦 岡山
泰治 野村
裕子 加藤
東柱 呉
亨 菊池
太郎 森村
伸 浅利
一也 斎藤
Original Assignee
株式会社アルバック
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社アルバック filed Critical 株式会社アルバック
Publication of WO2011155470A1 publication Critical patent/WO2011155470A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/50Protective arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2202/00Materials and properties
    • G02F2202/02Materials and properties organic material

Definitions

  • the present invention relates to a liquid crystal display device adopting a lateral electric field driving method, a manufacturing method thereof, and an electrode substrate for a liquid crystal display device.
  • an organic protective film such as an acrylic resin is formed on a base substrate on which driving elements such as thin film transistors (TFTs) are formed, and the surface thereof is flattened.
  • driving elements such as thin film transistors (TFTs) are formed, and the surface thereof is flattened.
  • a common electrode, a pixel electrode, and the like are formed on the organic protective film.
  • a common electrode having a predetermined shape is formed on a planarized organic protective film, and the surface of the common electrode is covered with an inorganic insulating film made of, for example, silicon nitride. Some have a pixel electrode formed thereon.
  • the inorganic insulating film is formed so as to cover the common electrode formed on the organic protective film in this way, the inorganic insulating film is continuously formed from the common electrode to the surface of the organic protective film. .
  • the inorganic insulating film formed in the surface of an organic protective film may peel.
  • an inorganic insulating film made of silicon nitride is formed, an oxide film is formed on the surface of the inorganic insulating film on the organic protective film side. That is, it has been found that peeling occurs at the interface between the inorganic insulating film and the oxide film due to the stress difference between the inorganic insulating film and the oxide film formed on the surface thereof.
  • this oxide film is formed by the influence of gas components released from the organic protective film.
  • the present invention has been made in view of such circumstances, and a liquid crystal display device capable of suppressing peeling of an inorganic insulating film formed on the surface of an organic protective film, a method for manufacturing the liquid crystal display device, and a liquid crystal
  • An object is to provide an electrode substrate for a display device.
  • the liquid crystal display device of the present invention is a liquid crystal display device including a pair of substrates that are arranged to face each other with a liquid crystal sandwiched between them, and one of the pair of substrates is located in a pixel region on the surface on the liquid crystal side.
  • a thin film transistor provided; a protective insulating film having at least an organic protective film made of an acrylic resin covering the thin film transistor; a common electrode formed on the organic protective film; and the common electrode made of an inorganic insulating material
  • an inorganic insulating film provided on the inorganic insulating film and a pixel electrode formed on the inorganic insulating film, wherein the inorganic insulating film is formed of a silicon compound containing oxygen.
  • the silicon compound containing oxygen is SiOx or SiON.
  • a method for manufacturing a liquid crystal display device includes a pair of substrates that are opposed to each other with a liquid crystal interposed therebetween, and one of the pair of substrates is a thin film transistor provided in a pixel region on a surface on the liquid crystal side.
  • a protective insulating film having at least an organic protective film made of an acrylic resin covering the thin film transistor, a common electrode formed on the organic protective film, and an inorganic insulating material covering the common electrode And a pixel electrode formed on the inorganic insulating film, wherein the organic protective film is formed so as to cover the thin film transistor, and then a common electrode is formed.
  • the method further comprises an inorganic insulating film forming step of forming the inorganic insulating film by chemical vapor deposition while introducing a film forming gas containing silicon and oxygen.
  • the substrate temperature is preferably 150 to 250 ° C. This is because film peeling can be further suppressed within this range.
  • An electrode substrate for a liquid crystal display device of the present invention includes a thin film transistor provided in a pixel region on a liquid crystal side surface, a protective insulating film having at least an organic protective film made of an acrylic resin covering the thin film transistor, and the organic
  • a liquid crystal display electrode comprising: a common electrode formed on a protective film; an inorganic insulating film made of an inorganic insulating material; and provided over the common electrode; and a pixel electrode formed on the inorganic insulating film.
  • the substrate is characterized in that the inorganic insulating film is formed of a silicon compound containing oxygen.
  • the present invention peeling of the inorganic insulating film formed on the surface of the organic protective film can be effectively suppressed. Therefore, the reliability and durability of the liquid crystal display device can be improved.
  • a liquid crystal display device I includes an electrode substrate 1 on which pixel electrodes and thin film transistors (TFTs), which will be described later, are formed, a color filter, And a filter substrate 2 on which a black matrix is formed.
  • a liquid crystal layer (not shown) is sandwiched between the electrode substrate 1 and the filter substrate 2.
  • the liquid crystal layer is fixed to a peripheral portion of the filter substrate 2 with a sealing material (not shown) that is annularly applied, and is configured to be sealed between the electrode substrate 1 and the filter substrate 2.
  • a backlight 3 is provided outside the electrode substrate 1 (on the side opposite to the liquid crystal layer).
  • Polarizing plates 4 are provided between the electrode substrate 1 and the backlight 3 and outside the filter substrate 2 (on the side opposite to the liquid crystal layer).
  • the electrode substrate 1 is provided with a plurality of gate lines 11 to which gate signals are inputted at a predetermined interval.
  • the electrode substrate 1 is provided with a plurality of source lines 12 extending in a direction substantially orthogonal to the extending direction of the gate lines 11 and receiving data signals. That is, the gate lines 11 extend in the x direction in FIG. 1 and are arranged side by side in the y direction.
  • the source lines 12 extend in the y direction in FIG. 1 and are arranged side by side in the x direction.
  • a substantially rectangular area surrounded by the gate line 11 and the source line 12 constitutes a display pixel (pixel area). That is, the pixel regions are arranged in a matrix on the electrode substrate 1.
  • Each pixel region is provided with a thin film transistor (TFT) Tr that functions as a switching element, and a pixel electrode P that is applied with a voltage through the thin film transistor Tr to generate an electric field in the liquid crystal layer.
  • TFT thin film transistor
  • Each gate line 11 and each source line 12 extend beyond a sealing material (not shown) at one end and are connected to output terminals of a driver IC (not shown).
  • the base substrate 21 constituting the electrode substrate 1 is made of a known insulating substrate such as a glass substrate, and Na (sodium) from the base substrate 21 to the thin film transistor Tr is formed on the surface of the base substrate 21. ) And K (potassium) and the like, a diffusion prevention layer 22 for suppressing diffusion of ions is formed.
  • the diffusion preventing layer 22 a laminated structure film in which a silicon oxide layer is formed on a silicon nitride layer can be used.
  • the thin film transistor Tr is formed on the diffusion prevention layer 22. Specifically, first, a semiconductor layer 23 made of a polycrystalline semiconductor such as polysilicon is formed on the diffusion preventing layer 22. A gate insulating film 24 is formed on the semiconductor layer 23 so as to cover the semiconductor layer 23. A gate electrode 31 is formed on the gate insulating film 24 at a position facing the semiconductor layer 23. The gate electrode 31 is composed of the gate line 11 described above (see FIG. 1). The gate insulating film 24 is provided to ensure insulation between the gate electrode 31 and the semiconductor layer 23. Further, an interlayer insulating film 25 is formed on the gate electrode 31 so as to cover the gate electrode 31.
  • a drain electrode 32 and a source electrode 33 are formed in a region on the interlayer insulating film 25 facing the semiconductor layer 23.
  • the source electrode 33 is configured by the source line 12 (see FIG. 1) described above.
  • the source electrode 33 and the drain electrode 32 are embedded in the wiring hole 51.
  • the wiring hole 51 is provided through the interlayer insulating film 25 and the gate insulating film 24 on both outer sides of the gate electrode 31 in FIG.
  • the source electrode 33 and the drain electrode 32 embedded in the wiring hole 51 are each connected to the semiconductor layer 23. Although illustration is omitted, there are doped layers doped with phosphorus or boron on both sides of the gate electrode 31 of the semiconductor layer 23, and the source electrode 33 and the drain electrode 32 are actually in this doped layer. It is connected.
  • the gate electrode 31, the source electrode 33, the drain electrode 32, and the semiconductor layer 23 constitute a thin film transistor Tr that functions as a switching element for each pixel in the liquid crystal display device I.
  • a protective insulating film made of an inorganic protective film 26 and an organic protective film 27 and protecting the transistor is formed.
  • the inorganic protective film 26 is made of, for example, silicon nitride
  • the organic protective film 27 is made of an acrylic resin.
  • the organic protective film 27 serves not only to protect the thin film transistor Tr but also to planarize the surface of the electrode substrate 1.
  • a common electrode 41 for applying a reference voltage common to all the pixel regions is provided on the organic protective film 27.
  • the common electrode 41 is patterned in a predetermined shape on the organic protective film 27. That is, the common electrode 41 is not formed on the entire surface of the organic protective film 27, and a part of the surface of the organic protective film 27 is exposed.
  • a capacitive insulating film 42 that is an inorganic insulating film is provided on the common electrode 41, and further, for example, a comb-like pixel electrode 43 (P in FIG. 1) is provided on the capacitive insulating film 42.
  • the capacitive insulating film 42 is light transmissive and is provided so as to completely cover the common electrode 41. That is, the capacitive insulating film 42 is continuously provided from the common electrode 41 to the surface of the organic protective film 27.
  • the capacitive insulating film 42 sandwiched between the pixel electrode 43 and the common electrode 41 functions as a capacitor. This eliminates the need for a separate electrode for the capacitor.
  • the common electrode 41 and the pixel electrode 43 are made of a transparent conductive material.
  • a transparent conductive material ITO is used in the present embodiment, but is not limited to ITO, and a known transparent conductive film such as a zinc oxide-based transparent conductive film may be used.
  • a TFT contact hole 52 is formed in the capacitor insulating film 42 and the protective insulating film 28 so as to pass through them and expose the surface of the drain electrode 32.
  • the pixel electrode 43 is also continuously formed in the TFT contact hole 52 and is connected to the drain electrode 32 in the TFT contact hole 52.
  • liquid crystal display device I having such a configuration, when a gate signal of the thin film transistor Tr is input to the gate electrode 31, a data signal is transmitted to the pixel electrode 43 via the source electrode 33 and the drain electrode 32.
  • the alignment direction of the liquid crystal molecules is changed by an electric field (lateral electric field) generated between the pixel electrode 43 and the common electrode 41 in accordance with the data signal.
  • the capacitor insulating film 42 is continuously provided up to the surface of the organic protective film 27.
  • the capacitor insulating film 42 on the organic protective film 27 is easily peeled off, it is necessary to suppress this. .
  • the capacitive insulating film is peeled off when oxygen is contained in, for example, carboxylic acid in the organic protective film 27 when the capacitive insulating film is formed, and an oxide film is formed by the oxygen. This is probably because the oxide film and the capacitor insulating film have different stresses.
  • the capacitive insulating film 42 is made of a silicon compound containing oxygen.
  • the capacitive insulating film 42 By forming such a film made of a silicon compound containing oxygen, even if oxygen diffuses from the organic protective film 27, the capacitive insulating film 42 itself contains oxygen. Since the film is not formed, peeling based on the difference in stress does not occur. That is, conventionally, a layer containing oxygen and a layer not containing oxygen are formed in the capacitive insulating film 42 by diffusion of oxygen, and the capacitive insulating film is peeled off due to the difference in stress between the two layers. In the present embodiment, even if oxygen is diffused, the capacitive insulating film 42 is a single film, and such peeling can be suppressed. Examples of such a capacitive insulating film 42 include a SiON film or a SiOx film.
  • the capacitive insulating film 42 in the present embodiment is formed as follows.
  • a common electrode film to be the common electrode 41 is formed. Thereafter, the common electrode film is patterned into a predetermined shape to form the common electrode 41.
  • a capacitive insulating film 42 made of a silicon compound containing oxygen is formed on the common electrode 41.
  • a film forming method a film forming gas containing oxygen and silicon is introduced into a film forming chamber and a film is formed by a chemical vapor deposition method.
  • a film forming apparatus used for the chemical vapor deposition method a known CVD film forming apparatus can be mentioned.
  • the plate on which the substrate is placed becomes the first electrode and faces the first electrode.
  • Film formation is performed using a high-frequency CVD apparatus that performs film formation by introducing a film formation gas while applying a high frequency to a second electrode that is a parallel plate electrode.
  • the film forming gas contains at least silicon and oxygen, and two or more gases may be introduced.
  • a gas containing silicon and a gas containing oxygen are introduced.
  • the gas containing silicon include monosilane (SiH 4 ) and tetraethoxysilane (TEOS).
  • the gas containing oxygen include oxygen (O 2 ) gas and nitrous oxide (N 2 O) gas. When nitrous oxide gas is used as the film forming gas, the obtained film further contains nitrogen.
  • a gas containing nitrogen may be introduced as a film forming gas.
  • the gas containing nitrogen include ammonia (NH 3 ) gas and nitrogen (N 2 ) gas.
  • the deposition gas may contain argon (Ar) gas and helium (He) gas as a dilution gas.
  • a gas containing oxygen, a gas containing silicon, and a gas containing nitrogen are introduced into the film formation chamber as film formation gases.
  • film formation conditions the following conditions are preferably satisfied.
  • Substrate temperature 150 to 250 ° C., preferably 180 to 230 ° C.
  • Deposition chamber pressure 100 to less than 350 Pa
  • RF power 0.5 to 5.0 KW (Substrate power density: 0.07 to 0.75 W / cm 2 )
  • Distance between the first electrode and the second electrode (approximately equal to the distance between the substrate and the second electrode): 10 to 30 mm
  • SiH 4 gas 100 to 800 sccm NH 3 gas: 0 to 3000 sccm N 2 gas: 3000 to 20000 sccm N 2 O gas: more than 0 and less than 5000 sccm
  • the SiOx film when forming the SiOx film, it is preferable to form the film under the following conditions.
  • Substrate temperature 150 to 250 ° C., preferably 180 to 230 ° C.
  • Deposition chamber pressure 100 to less than 350 Pa
  • RF power 0.5 to 5.0 KW (Substrate power density: 0.07 to 0.75 W / cm 2 )
  • Distance between parallel plate electrodes 10-30mm SiH 4 gas: 100 to 800 sccm N 2 O gas: 5000-20000 sccm
  • Ar gas 0 to 20000 sccm
  • TEOS is used for the SiOx film without using SiH 4 gas
  • Substrate temperature 150 to 250 ° C., preferably 180 to 230 ° C.
  • Deposition chamber pressure 100 to less than 350 Pa
  • RF power 0.5 to 5.0 KW (Substrate power density: 0.07 to 0.75 W / cm 2 )
  • the substrate temperature exceeds each of the above ranges, the heat resistance temperature of the organic protective film 27 is exceeded, and when the substrate temperature falls below each of the above ranges, the chemical reaction rate decreases and the film density decreases. Accordingly, the substrate temperature is preferably within the above range.
  • the pressure in the film forming chamber When the pressure in the film forming chamber is outside the above ranges, the film thickness distribution is lowered, and the discharge state in the film forming chamber becomes unstable. Therefore, it is preferable that the pressure in the film formation chamber be within the above range.
  • the RF power is preferably within the above range.
  • the distance between the parallel plate electrodes exceeds each of the above ranges, the film thickness distribution is lowered. Further, if the distance between the parallel plate electrodes is shorter than the above ranges, the organic protective film 27 and the common electrode 41 may be damaged. Therefore, the distance between the parallel plate electrodes is preferably within the above range.
  • the SiH 4 gas flow rate is preferably within the above range.
  • the TEOS flow rate is preferably within the above range.
  • a nitrogen-containing gas NH 3 gas or N 2 gas
  • the flow rate of the nitrogen-containing gas exceeds each of the above ranges, the amount of nitrogen is too large and the denseness decreases, and the stress on the oxide film It gets bigger.
  • the nitrogen-containing gas flow rate is below each of the above ranges, the nitrogen content is too small and the light transmission is reduced.
  • the insulating resistance is lowered. Therefore, it is preferable to be within the above range.
  • a photosensitive acrylic resin is applied to the base substrate on which the inorganic protective film 26 is formed on the thin film transistor Tr by a spin coat method, exposed by an exposure machine, and a desired contact hole pattern is developed, and an acrylic film having a thickness of 2 ⁇ m
  • An organic protective film 27 made of a resin was formed.
  • an ITO film having a thickness of 0.1 ⁇ m was produced as a common electrode by a sputtering method, and then patterned so as to have a desired shape to obtain a common electrode 41.
  • a capacitive insulating film 42 was formed under the conditions shown in Table 1. Thereafter, a TFT contact hole 52 was prepared by etching, and an ITO film as a pixel electrode 43 was formed with a thickness of 0.1 ⁇ m to obtain the electrode substrate 1. The peeling of the capacitive insulating film 42 on the obtained electrode substrate 1 was examined. The results are shown in Table 1.
  • Examples 2 to 21 were fabricated under the conditions described in Table 1, and the peeling of the capacitive insulating film 42 was examined. The results are shown in Table 1.
  • indicates a state where peeling cannot be confirmed
  • indicates a state where there is almost no peeling and no problem as a device
  • indicates that peeling occurred partially.
  • Comparative example As a comparative example, an electrode substrate was produced under the same conditions as in Example 1 except that a capacitive insulating film containing no oxygen was produced under the conditions described in Comparative Example 1 of Table 1.
  • the peeling of the capacitive insulating film 42 could be further suppressed.
  • the embodiment of the present invention is not limited to the above-described embodiment.
  • the deposition gas to be introduced is not limited to the above.
  • the present invention relates to a liquid crystal display device, a manufacturing method thereof, and an electrode substrate for a liquid crystal display device, and can be used in the manufacturing industry of liquid crystal display devices.

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Liquid Crystal (AREA)
  • Geometry (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)

Abstract

有機保護膜の表面に形成された無機絶縁膜の剥離を効果的に抑制した液晶表示装置及びその製造方法、並びに液晶表示装置用電極基板を提供する。液晶表示装置は、液晶を挟持して対向配置される一対の基板を備えた液晶表示装置であって、一対の基板のうち一方の基板は、液晶側の面の画素領域に設けられた薄膜トランジスタTrと、薄膜トランジスタを覆うアクリル系樹脂からなる有機保護膜27を少なくともその上層に有する保護絶縁膜と、有機保護膜上に形成される共通電極41と、無機絶縁材料からなり共通電極を覆って設けられる無機絶縁膜と、無機絶縁膜上に形成される画素電極43と、を備え、無機絶縁膜は、酸素を含むケイ素化合物で形成されていることを特徴とする。

Description

液晶表示装置及び液晶表示装置の製造方法、並びに液晶表示装置用電極基板
 本発明は、横電界駆動方式を採用する液晶表示装置及びその製造方法、並びに液晶表示装置用電極基板に関する。 
 従来から、液晶表示装置における駆動方式は様々提案されているが、近年、基板に対して液晶分子が水平配向状態でスイッチングするインプレーンスイッチング(IPS)方式モード、或いはフリンジフィールドスイッチング(FFS)モードといった横電界駆動方式が提案されており、また実用化されている。 
 このような横電界駆動方式を採用した液晶表示装置では、薄膜トランジスタ(TFT)等の駆動素子が形成されたベース基板上に、例えば、アクリル樹脂等の有機保護膜が形成されてその表面が平坦化され、この有機保護膜上に共通電極や画素電極等が形成されている。具体的な構造としては、平坦化された有機保護膜上に所定形状の共通電極が形成され、この共通電極の表面が、例えば、窒化シリコン等からなる無機絶縁膜で覆われ、この無機絶縁膜上に画素電極が形成されているものがある。 
特開2010-72527号公報
 このように有機保護膜上に形成された共通電極を覆って無機絶縁膜を形成する場合、無機絶縁膜は、共通電極上から有機保護膜の表面に亘って連続的に形成されることになる。そして、このような構成においては、有機保護膜の表面に形成された無機絶縁膜が剥離してしまうことがあるという問題がある。その原因は、例えば、窒化シリコンからなる無機絶縁膜を形成する際に、この無機絶縁膜の有機保護膜側の表面に酸化膜が形成されてしまうためであることが分かった。すなわち無機絶縁膜とその表面に形成される酸化膜との応力差によって、無機絶縁膜と酸化膜との界面で剥離が生じてしまうことが分かった。 
 そして本願発明者は、誠意研究を重ねた結果、この酸化膜が、有機保護膜から放出されるガス成分の影響によって形成されるものであることを突き止めた。 
 本発明は、このような事情に鑑みてなされたものであり、有機保護膜の表面に形成された無機絶縁膜の剥離を抑制することができる液晶表示装置及び液晶表示装置の製造方法、並びに液晶表示装置用電極基板を提供することを目的とする。 
 本発明の液晶表示装置は、液晶を挟持して対向配置される一対の基板を備えた液晶表示装置であって、前記一対の基板のうち一方の基板は、前記液晶側の面の画素領域に設けられた薄膜トランジスタと、前記薄膜トランジスタを覆うアクリル系樹脂からなる有機保護膜を少なくともその上層に有する保護絶縁膜と、該有機保護膜上に形成される共通電極と、無機絶縁材料からなり前記共通電極を覆って設けられる無機絶縁膜と、前記無機絶縁膜上に形成される画素電極と、を備え、前記無機絶縁膜は、酸素を含むケイ素化合物で形成されていることを特徴とする。 
 ここで、本発明の好ましい実施形態としては、前記酸素を含むケイ素化合物が、SiOx又はSiONであることが挙げられる。 
 本発明の液晶表示装置の製造方法は、液晶を挟持して対向配置される一対の基板を備え、前記一対の基板のうち一方の基板は、前記液晶側の面の画素領域に設けられた薄膜トランジスタと、前記薄膜トランジスタを覆うアクリル系樹脂からなる有機保護膜を少なくともその上層に有する保護絶縁膜と、該有機保護膜上に形成される共通電極と、無機絶縁材料からなり前記共通電極を覆って設けられる無機絶縁膜と、前記無機絶縁膜上に形成される画素電極と、を備える液晶表示装置の製造方法であって、前記薄膜トランジスタを覆って前記有機保護膜を形成し、その後共通電極を形成した後に、ケイ素と酸素とを含む成膜ガスとを導入しながら化学気相成長法により前記無機絶縁膜を形成する無機絶縁膜形成工程を備えることを特徴とする。 
 ここで、前記無機絶縁膜形成工程では、基板温度が150~250℃であることが好ましい。この範囲であれば、より膜剥離を抑制できるからである。 
 本発明の液晶表示装置用電極基板は、液晶側の面の画素領域に設けられた薄膜トランジスタと、前記薄膜トランジスタを覆うアクリル系樹脂からなる有機保護膜を少なくともその上層に有する保護絶縁膜と、該有機保護膜上に形成される共通電極と、無機絶縁材料からなり前記共通電極を覆って設けられる無機絶縁膜と、前記無機絶縁膜上に形成される画素電極と、を備えた液晶表示装置用電極基板であって、前記無機絶縁膜は、酸素を含むケイ素化合物で形成されていることを特徴とする。 
 かかる本発明によれば、有機保護膜の表面に形成された無機絶縁膜の剥離を効果的に抑制することができる。したがって、液晶表示装置の信頼性や耐久性を向上することができる。 
一実施形態に係る液晶表示装置の概略構成を示す図である。 一実施形態に係る液晶表示装置の画素領域の概略構成を示す断面図である。
 以下、本発明の一実施形態について図面を参照して説明する。
 図1に示すように、本発明に係る液晶表示装置Iは、後述する画素電極や薄膜トランジスタ(TFT)等が形成された電極基板1と、この電極基板1に対向して配置されてカラーフィルターやブラックマトリクスが形成されるフィルター基板2とを備える。図示しない液晶層は、これら電極基板1とフィルター基板2とによって挟持されている。なお液晶層は、フィルター基板2の周辺部に環状に塗布された図示しないシール材により固定され、電極基板1とフィルター基板2との間に封止されるように構成されている。また、電極基板1の外側(液晶層とは反対側)にはバックライト3が設けられている。電極基板1とバックライト3との間、及びフィルター基板2の外側(液晶層とは反対側)にはそれぞれ偏光板4が設けられている。 
 ここで、電極基板1には、ゲート信号が入力されるゲート線11が所定間隔で複数本設けられている。また電極基板1には、ゲート線11の延設方向とは略直交する方向に延び、データ信号が入力されるソース線12が複数本並設されている。すなわち各ゲート線11は、図1中x方向に延在しy方向に離間して並設されている。また各ソース線12は、図1中y方向に延在しx方向に離間して並設されている。そして、これらゲート線11とソース線12とで囲まれる略矩形状の領域が、それぞれ表示画素(画素領域)を構成している。即ち、画素領域は電極基板1にマトリクス状に配置されている。各画素領域には、スイッチ素子として機能する薄膜トランジスタ(TFT)Trが設けられていると共に、この薄膜トランジスタTrを介して電圧が印加され液晶層に電界を生じさせる画素電極Pが設けられている。 
 なお、各ゲート線11及び各ソース線12はその一端で図示しないシール材を越えて延在され、図示しないドライバICの各出力端子に接続されている。 
 以下、電極基板1に設けられた各画素領域の電極構造について図2を用いて詳しく説明する。図2に示すように、電極基板1を構成するベース基板21は、公知の絶縁性基板、例えばガラス基板等からなり、ベース基板21の表面には、ベース基板21から薄膜トランジスタTrへのNa(ナトリウム)やK(カリウム)などのイオンの拡散を抑制するための拡散防止層22が形成されている。拡散防止層22としては、窒化シリコン層上に酸化シリコン層が形成されてなる積層構造膜を用いることができる。 
 そして薄膜トランジスタTrは、この拡散防止層22上に形成されている。具体的には、まず拡散防止層22上に、例えば、ポリシリコン等の多結晶半導体からなる半導体層23が形成されている。半導体層23の上層には、ゲート絶縁膜24が半導体層23を覆って形成されている。ゲート絶縁膜24上には、半導体層23と対向する位置にゲート電極31が形成されている。ゲート電極31は、上述したゲート線11によって構成されている(図1参照)。ゲート絶縁膜24は、このゲート電極31と半導体層23との絶縁性を確保するために設けられている。さらにゲート電極31上には、ゲート電極31を覆って層間絶縁膜25が形成されている。 
 この層間絶縁膜25上の半導体層23と対向する領域には、ドレイン電極32及びソース電極33が形成されている。ソース電極33は、上述したソース線12(図1参照)によって構成されている。ソース電極33及びドレイン電極32は、配線孔51に埋め込まれている。配線孔51は図2中においてゲート電極31の両外側に層間絶縁膜25及びゲート絶縁膜24を貫通して設けられている。配線孔51に埋め込まれたソース電極33及びドレイン電極32は、それぞれ半導体層23に接続されている。なお図示は省略するが、半導体層23のゲート電極31を挟んだ両側にはリン若しくはボロンをドープしたドープ層が存在しており、ソース電極33及びドレイン電極32は、実際にはこのドープ層に接続されている。 
 つまり、これらゲート電極31、ソース電極33及びドレイン電極32並びに半導体層23によって、液晶表示装置Iにおける各画素のスイッチ素子として機能する薄膜トランジスタTrが構成されている。 
 さらに、薄膜トランジスタを構成するソース電極33及びドレイン電極32上には、無機保護膜26と有機保護膜27とからなり、トランジスタを保護する保護絶縁膜が形成されている。無機保護膜26は、例えば、窒化シリコンからなり、有機保護膜27は、アクリル系樹脂からなる。なお有機保護膜27は、薄膜トランジスタTrを保護するだけでなく、電極基板1の表面を平坦化する役割を果たしている。 
 この有機保護膜27上には、全ての画素領域に共通した基準電圧を印加する共通電極41が設けられている。この共通電極41は、有機保護膜27上に所定形状にパターニングされている。つまり共通電極41は、有機保護膜27の全面に形成されているわけではなく、有機保護膜27の表面は、その一部が露出されている。共通電極41上には、無機絶縁膜である容量絶縁膜42が設けられ、さらに容量絶縁膜42上には、例えば、櫛歯状の画素電極43(図1中P)が設けられている。容量絶縁膜42は、光透過性を有し、共通電極41を完全に覆って設けられている。すなわち容量絶縁膜42は、共通電極41上から有機保護膜27の表面まで連続的に設けられている。 
 なお本実施形態においては、画素電極43と共通電極41とにより挟持された容量絶縁膜42がキャパシターとして機能するようになっている。これによりキャパシターのための電極を別途設ける必要がなくなる。 
 これら共通電極41及び画素電極43は、透明導電材料によって形成されている。透明導電材料としては、本実施形態ではITOを用いているが、ITOに限定されることはなく、公知の透明導電膜、例えば酸化亜鉛系透明導電膜等を用いてもよい。 
 また容量絶縁膜42及び保護絶縁膜28には、これらを貫通してドレイン電極32の表面を露出するTFTコンタクトホール52が形成されている。そして画素電極43は、このTFTコンタクトホール52にも連続的に形成されおり、TFTコンタクトホール52内でドレイン電極32に接続されている。 
 このような構成の液晶表示装置Iでは、ゲート電極31に薄膜トランジスタTrのゲート信号が入力されると、ソース電極33及びドレイン電極32を介してデータ信号が画素電極43に伝達される。そして、データ信号に応じて画素電極43と共通電極41との間に発生する電界(横電界)によって液晶分子の配列方向を変化させている。 
 ところで、上述したように容量絶縁膜42は、有機保護膜27の表面まで連続的に設けられているが、有機保護膜27上の容量絶縁膜42が剥離し易いのでこれを抑制する必要がある。容量絶縁膜が剥離してしまうのは、容量絶縁膜を形成する際に、有機保護膜27中の例えばカルボン酸等に含まれる酸素が析出し、その酸素により酸化膜が形成されてしまい、この酸化膜と容量絶縁膜との応力が異なるためかと考えられる。 
 そこで、本発明においては、容量絶縁膜42は、酸素を含むケイ素化合物からなるものとしている。このような酸素を含むケイ素化合物からなる膜を形成することで、例え有機保護膜27から酸素が拡散してきたとしても、容量絶縁膜42自体が酸素を含んでいるために、性質の異なる二つの膜が形成されないので、応力の違いに基づいた剥離は生じない。即ち、従来では酸素の拡散により容量絶縁膜42において酸素を含んでいる層と含んでいない層とが形成され、この2層間での応力の違いにより生じる容量絶縁膜の剥離が生じていたが、本実施形態では、酸素が拡散されたとしても、容量絶縁膜42は一つの膜となっており、このような剥離を抑制することができる。このような容量絶縁膜42としては、SiON膜又はSiOx膜が挙げられる。 
 本実施形態における容量絶縁膜42は、以下のようにして形成される。 
 ベース基板21上に拡散防止層22~有機保護膜27まで形成した後に、共通電極41となる共通電極膜を形成する。その後、共通電極膜を所定形状にパターニングして共通電極41を形成する。 
 次いで、共通電極41上に酸素を含むケイ素化合物からなる容量絶縁膜42を形成する。成膜方法としては酸素とケイ素とを含む成膜ガスを成膜室内に導入して化学気相成長法により成膜することが挙げられる。化学気相成長法に用いられる成膜装置としては、公知のCVD成膜装置が挙げられるが、本実施形態では、基板が載置されるプレートが第1電極となると共にこの第1電極と対向する平行平板電極である第2電極との間に高周波を印加しながら成膜ガスを導入して成膜を行う高周波CVD装置を用いて成膜を行う。 
 成膜ガスは、少なくともケイ素と酸素とを含むものであり、2以上のガスを導入してもよい。本実施形態では、ケイ素含むガス及び酸素を含むガスをそれぞれ導入する。ケイ素を含むガスとしては、モノシラン(SiH)、テトラエトキシシラン(TEOS)等が挙げられる。また、酸素を含むガスとしては、酸素(O)ガス、亜酸化窒素(NO)ガスが挙げられる。なお、亜酸化窒素ガスを成膜ガスに用いた場合には、得られた膜中にはさらに窒素が含まれることとなる。 
 さらにまた、成膜ガスとして窒素を含むガスを導入してもよい。窒素を含むガスとしては、アンモニア(NH)ガス、窒素(N)ガスが挙げられる。さらには、成膜ガスには希釈ガスとして、アルゴン(Ar)ガス、ヘリウム(He)ガスが含まれていても良い。 
 容量絶縁膜42としてSiON膜を形成する場合には、成膜ガスとして、酸素を含むガスと、ケイ素を含むガスと、窒素を含むガスとを成膜室に導入する。成膜条件としては、以下の条件を満たすことが好ましい。 
基板温度:150~250℃、好ましくは180~230℃
成膜室内圧力:100~350Pa未満
RFパワー:0.5~5.0KW(基板電力密度:0.07~0.75W/cm
第1電極―第2電極間距離(基板と第2電極距離にほぼ一致する):10~30mm
SiHガス:100~800sccm
NHガス:0~3000sccm
ガス:3000~20000sccm
Oガス:0より多く、5000sccm以下 
 また、SiOx膜を形成する場合には、以下の条件で成膜を行うことが好ましい。 
基板温度:150~250℃、好ましくは180~230℃
成膜室内圧力:100~350Pa未満
RFパワー:0.5~5.0KW(基板電力密度:0.07~0.75W/cm
平行平板電極間距離:10~30mm
SiHガス:100~800sccm
Oガス:5000~20000sccm
Arガス:0~20000sccm 
 さらにまた、SiOx膜をSiHガスを用いずにTEOSを用いる場合には、以下の条件で成膜を行うことが好ましい。 
基板温度:150~250℃、好ましくは180~230℃
成膜室内圧力:100~350Pa未満
RFパワー:0.5~5.0KW(基板電力密度:0.07~0.75W/cm
平行平板電極間距離:10~30mm
TEOS:50~500sccm
ガス:1000~25000sccm 
 上記各成膜条件について、以下説明する。 
 基板温度が各上記範囲を超えると、有機保護膜27の耐熱温度を超えてしまい、また、基板温度が各上記範囲を下回ると化学反応の速度が低下して膜の緻密性が低下する。従って、基板温度は上記範囲内とすることが好ましい。 
 成膜室内圧力が各上記範囲外であると、膜厚分布が低下してしまい、また、成膜室内での放電状態が不安定となる。従って、成膜室内圧力は上記範囲内とすることが好ましい。 
 RFパワーを各上記範囲を超えて印加すると、有機保護膜27及び共通電極41に対してダメージを与えてしまうことがあり、また、RFパワーを各上記範囲より低く印加すると、成膜速度が低下すると共に、化学気相反応性が低下するので得られた膜の絶縁性、バリア性が低下する。従って、RFパワーは上記範囲内とすることが好ましい。 
 平行平板電極間距離が各上記範囲を超えると、膜厚分布が低下してしまう。また、平行平板電極間距離が各上記範囲よりも近いと、有機保護膜27及び共通電極41に対してダメージを与えてしまうことがある。従って、平行平板電極間距離は上記範囲内とすることが好ましい。 
 SiHガスを導入する場合には、SiHガス流量が各上記範囲を超えると、膜中のケイ素濃度が増加して、膜の透過率が減少すると共に絶縁耐性が低下してしまう。また、SiHガスが各上記範囲よりも少ないと、成膜速度が低下してしまう。従って、SiHガス流量は上記範囲内とすることが好ましい。 
 TEOSを導入する場合には、TEOS流量が各上記範囲を超えると、酸素含有ガス中の酸素との反応が十分にされず絶縁耐性が低下してしまう。他方で、SiHガスを各上記範囲よりも少なく導入すると、成膜速度が低下してしまう。従って、TEOS流量は上記範囲内とすることが好ましい。 
 窒素含有ガス(NHガス又はNガス)を導入する場合には、窒素含有ガス流量が各上記範囲を超えると、窒素量が多すぎて緻密性が低下すると共に、酸化膜との応力が大きくなってしまう。また、窒素含有ガス流量が各上記範囲を下回ると、窒素含有量が少なすぎて光透過性が低下する。また、Nガスを導入する場合には、上記範囲を下回って導入されると、絶縁耐性が低下する。従って、上記範囲内とすることが好ましい。 
 酸素を含むガス(NOガス、Oガス)の流量が各上記範囲を超えると、成膜速度が低下する。特に、Oガス流量が上記範囲を超えると、下地層をアッシングしてしまい、ダメージを与えてしまう。また、酸素を含むガスの流量が各上記範囲を下回ると、酸素量が不足してしまい、所望の酸素を含有するケイ素化合物からなる膜を成膜することができず、これにより、容量絶縁膜の剥離を抑制することができない。従って、上記範囲内とすることが好ましい。 
 また、Arガスを導入する場合には、Arガス流量が上記範囲を超えると、成膜速度が低下して生産性が低下してしまうと共に、共通電極41をスパッタしてしまう。他方で、Arガス流量が上記範囲を下回ると、膜厚分布が低下する。従って、上記範囲内とすることが好ましい。 
 以下、実施例により本実施形態の液晶表示装置についてより詳細に説明する。
 薄膜トランジスタTr上に無機保護膜26を形成したベース基板に対して、感光性アクリル樹脂をスピンコート法により塗布し、露光機により露光し、所望のコンタクトホールパターンを現像して、厚さ2μmのアクリル系樹脂からなる有機保護膜27を形成した。次いで、共通電極としてITO膜を厚さ0.1μmでスパッタ法により作製し、その後、所望の形状となるようにパターニングして共通電極41を得た。 
 次に、表1に示す条件で容量絶縁膜42を形成した。その後、エッチングによりTFTコンタクトホール52を作製し、画素電極43としてのITO膜を厚さ0.1μmで形成し電極基板1を得た。得られた電極基板1における容量絶縁膜42の剥離を調べた。結果を表1に合わせて示す。 
 同様に、表1に記載した条件で実施例2~21まで作製し、容量絶縁膜42の剥離を調べた。結果を表1に合わせて示す。 
 なお、容量絶縁膜42の剥離の結果中、◎は、剥離が確認できない状態を、○は、剥離はほとんどなく、かつデバイスとして問題がない状態を、△は、剥離は一部に生じたがデバイスとしては問題がない状態を、×は剥離が生じた(デバイスとしては問題がない)状態を示す。 
(比較例)
 比較例として表1の比較例1に記載した条件で酸素を含有しない容量絶縁膜を作製した以外は実施例1と同一の条件で電極基板を作製した。 
Figure JPOXMLDOC01-appb-I000001
 表1に記載したように、比較例1としてのSiNからなる膜を形成した場合には、デバイスとしては使用できるが、剥離が生じた。 
 また、表1に記載したように、酸素を含む膜を容量絶縁膜42として形成した場合には、すべてにおいて比較例1の場合よりも剥離が抑制された。特に、基板温度を150~250℃とした場合にはほとんど剥離は確認されず、かつ、基板温度を180~230℃とした場合には剥離が生じていなかった。 
 以上述べたように、容量絶縁膜42として、酸素を含むケイ素化合物からなる絶縁膜を形成することで、より容量絶縁膜42の剥離を抑制することができた。 
 本発明の実施形態は、上述した実施形態に限定されない。例えば、導入する成膜ガスなどは、上述したものに限定されない。 
 本発明は、液晶表示装置及びその製造方法並びに液晶表示装置用電極基板にかかるものであり、液晶表示装置の製造産業分野において利用可能である。 
 1 電極基板、 2 フィルター基板、 3 バックライト、 4 偏光板、 11 ゲート線、 12 ソース線、 21 ベース基板、 22 拡散防止層、 23 半導体層、 24 ゲート絶縁膜、 25 層間絶縁膜、 26 無機保護膜、 27 有機保護膜、 28 保護絶縁膜、 31 ゲート電極、 32 ドレイン電極、 33 ソース電極、 41 共通電極、 42 容量絶縁膜、 43 画素電極、 51 配線孔、 52 TFTコンタクトホール、 Tr 薄膜トランジスタ

Claims (5)

  1.  液晶を挟持して対向配置される一対の基板を備えた液晶表示装置であって、
     前記一対の基板のうち一方の基板は、
     前記液晶側の面の画素領域に設けられた薄膜トランジスタと、
     前記薄膜トランジスタを覆うアクリル系樹脂からなる有機保護膜を少なくともその上層に有する保護絶縁膜と、
     該有機保護膜上に形成される共通電極と、
     無機絶縁材料からなり前記共通電極を覆って設けられる無機絶縁膜と、
     前記無機絶縁膜上に形成される画素電極と、を備え、
     前記無機絶縁膜は、酸素を含むケイ素化合物で形成されていることを特徴とする液晶表示装置。 
  2.  前記酸素を含むケイ素化合物が、SiOx又はSiONであることを特徴とする請求項1に記載の液晶表示装置。 
  3.  液晶を挟持して対向配置される一対の基板を備え、
     前記一対の基板のうち一方の基板は、
     前記液晶側の面の画素領域に設けられた薄膜トランジスタと、
     前記薄膜トランジスタを覆うアクリル系樹脂からなる有機保護膜を少なくともその上層に有する保護絶縁膜と、
     該有機保護膜上に形成される共通電極と、
     無機絶縁材料からなり前記共通電極を覆って設けられる無機絶縁膜と、
     前記無機絶縁膜上に形成される画素電極と、を備える液晶表示装置の製造方法であって、
     前記薄膜トランジスタを覆って前記有機保護膜を形成し、その後共通電極を形成した後に、
     ケイ素と酸素とを含む成膜ガスとを導入しながら化学気相成長法により前記無機絶縁膜を形成する無機絶縁膜形成工程を備えることを特徴とする液晶表示装置の製造方法。 
  4.  前記無機絶縁膜形成工程では、基板温度が150~250℃であることを特徴とする請求項3記載の液晶表示装置の製造方法。 
  5.  液晶側の面の画素領域に設けられた薄膜トランジスタと、
     前記薄膜トランジスタを覆うアクリル系樹脂からなる有機保護膜を少なくともその上層に有する保護絶縁膜と、
     該有機保護膜上に形成される共通電極と、
     無機絶縁材料からなり前記共通電極を覆って設けられる無機絶縁膜と、
     前記無機絶縁膜上に形成される画素電極と、を備えた液晶表示装置用電極基板であって、
     前記無機絶縁膜は、酸素を含むケイ素化合物で形成されていることを特徴とする液晶表示装置用電極基板。 
PCT/JP2011/062987 2010-06-07 2011-06-06 液晶表示装置及び液晶表示装置の製造方法、並びに液晶表示装置用電極基板 WO2011155470A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-130542 2010-06-07
JP2010130542 2010-06-07

Publications (1)

Publication Number Publication Date
WO2011155470A1 true WO2011155470A1 (ja) 2011-12-15

Family

ID=45098076

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/062987 WO2011155470A1 (ja) 2010-06-07 2011-06-06 液晶表示装置及び液晶表示装置の製造方法、並びに液晶表示装置用電極基板

Country Status (2)

Country Link
TW (1) TW201213955A (ja)
WO (1) WO2011155470A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022133294A (ja) * 2012-07-20 2022-09-13 株式会社半導体エネルギー研究所 表示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06124890A (ja) * 1992-08-27 1994-05-06 Semiconductor Energy Lab Co Ltd 薄膜状半導体装置の作製方法。
JPH07175083A (ja) * 1993-12-21 1995-07-14 Sanyo Electric Co Ltd マトリクス型多結晶SiTFT
JPH09152625A (ja) * 1995-08-11 1997-06-10 Sharp Corp 透過型液晶表示装置およびその製造方法
JPH11337974A (ja) * 1998-05-29 1999-12-10 Semiconductor Energy Lab Co Ltd 液晶表示装置およびその作製方法
JP2007047734A (ja) * 2005-07-15 2007-02-22 Sanyo Epson Imaging Devices Corp 液晶装置及び電子機器
JP2007226175A (ja) * 2006-01-26 2007-09-06 Epson Imaging Devices Corp 液晶装置及び電子機器
JP2009198703A (ja) * 2008-02-20 2009-09-03 Sony Corp 液晶表示装置およびその製造方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06124890A (ja) * 1992-08-27 1994-05-06 Semiconductor Energy Lab Co Ltd 薄膜状半導体装置の作製方法。
JPH07175083A (ja) * 1993-12-21 1995-07-14 Sanyo Electric Co Ltd マトリクス型多結晶SiTFT
JPH09152625A (ja) * 1995-08-11 1997-06-10 Sharp Corp 透過型液晶表示装置およびその製造方法
JPH11337974A (ja) * 1998-05-29 1999-12-10 Semiconductor Energy Lab Co Ltd 液晶表示装置およびその作製方法
JP2007047734A (ja) * 2005-07-15 2007-02-22 Sanyo Epson Imaging Devices Corp 液晶装置及び電子機器
JP2007226175A (ja) * 2006-01-26 2007-09-06 Epson Imaging Devices Corp 液晶装置及び電子機器
JP2009198703A (ja) * 2008-02-20 2009-09-03 Sony Corp 液晶表示装置およびその製造方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022133294A (ja) * 2012-07-20 2022-09-13 株式会社半導体エネルギー研究所 表示装置
JP7324903B2 (ja) 2012-07-20 2023-08-10 株式会社半導体エネルギー研究所 表示装置
US11841595B2 (en) 2012-07-20 2023-12-12 Semiconductor Energy Laboratory Co., Ltd. Display device

Also Published As

Publication number Publication date
TW201213955A (en) 2012-04-01

Similar Documents

Publication Publication Date Title
KR101287478B1 (ko) 산화물 박막트랜지스터를 구비한 표시소자 및 그 제조방법
US7923309B2 (en) Thin film transistor array substrate and method for manufacturing the same
US8908117B2 (en) Thin film transistor array substrate and liquid crystal display apparatus comprising a transparent conductive film pattern having a first type pattern and a second type pattern
KR100927383B1 (ko) 박막 트랜지스터, 그것을 사용한 표시장치 및 그것들의제조 방법
JP2012118531A (ja) 表示装置及び表示装置の製造方法
WO2012117695A1 (ja) 半導体装置及びその製造方法並びに表示装置
WO2017124686A1 (zh) Tft阵列基板结构及其制作方法
US20200348784A1 (en) Touch display substrate, method of manufacturing the same and display device
KR101832270B1 (ko) 액정표시소자 및 그 제조방법
JP2007065150A (ja) 液晶表示装置
US20090185126A1 (en) Metal line, method of forming the same, and a display using the same
WO2013011601A1 (ja) 液晶表示装置およびその製造方法
WO2011155470A1 (ja) 液晶表示装置及び液晶表示装置の製造方法、並びに液晶表示装置用電極基板
WO2011155469A1 (ja) 液晶表示装置及び液晶表示装置の製造方法並びに液晶表示装置用電極基板
JP4190259B2 (ja) アクティブマトリクス基板、その製造方法および表示装置
KR100919197B1 (ko) 횡전계모드 액정표시소자 및 그 제조방법
US20050037528A1 (en) Thin film transistor liquid crystal display and fabrication method thereof
JP2008218626A (ja) Tftアレイ基板及びその製造方法
JP2005173106A (ja) 電気光学装置及びその製造方法
KR20140052451A (ko) 금속 산화물 반도체를 포함하는 박막 트랜지스터 기판 및 그 제조 방법
JP3283919B2 (ja) 薄膜トランジスタの製造方法
JP2007248890A (ja) 液晶表示装置及び液晶表示装置製造方法
JP2007102069A (ja) 液晶表示装置
KR101971071B1 (ko) 액정표시장치 및 그 제조 방법
WO2013015133A1 (ja) 液晶ディスプレイ用基板、液晶ディスプレイ用基板の製造方法、及び、液晶ディスプレイ

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11792427

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 11792427

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP