WO2011067878A1 - 固体撮像装置および駆動方法 - Google Patents

固体撮像装置および駆動方法 Download PDF

Info

Publication number
WO2011067878A1
WO2011067878A1 PCT/JP2010/004861 JP2010004861W WO2011067878A1 WO 2011067878 A1 WO2011067878 A1 WO 2011067878A1 JP 2010004861 W JP2010004861 W JP 2010004861W WO 2011067878 A1 WO2011067878 A1 WO 2011067878A1
Authority
WO
WIPO (PCT)
Prior art keywords
thin film
solid
transistor
storage capacitor
imaging device
Prior art date
Application number
PCT/JP2010/004861
Other languages
English (en)
French (fr)
Inventor
剛久 加藤
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Publication of WO2011067878A1 publication Critical patent/WO2011067878A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14632Wafer-level processed structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/771Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising storage means other than floating diffusion

Definitions

  • the present invention relates to a solid-state imaging device, and more particularly to a solid-state imaging device having a global shutter function.
  • a pixel circuit provided for each pixel is composed of a readout circuit 90 and a photodiode 1 as shown in FIG. 1, and a plurality of pixel circuits are arranged in a matrix.
  • the read circuit 90 includes a transfer transistor 2, a capacitor 4, a reset transistor 5, an output transistor 9, and a selection transistor 10.
  • a selection line SEL, a transfer control line TRAN, and a reset line RST are provided along the pixel row, and these are connected to a vertical scanning circuit (not shown in the drawing).
  • a signal line COL is provided along the pixel column and connected to a horizontal scanning circuit (not shown in the drawing).
  • the solid-state imaging device performs photoelectric conversion with the photodiode 1 in the pixel circuit.
  • the imaging operation includes a rolling shutter operation in which readout of electrical signals that have been subjected to photoelectric conversion is performed in a line sequential manner (for example, sequentially for each row in a pixel circuit arranged in that row), and a global shutter operation that is performed simultaneously on all pixels.
  • a rolling shutter operation in which readout of electrical signals that have been subjected to photoelectric conversion is performed in a line sequential manner (for example, sequentially for each row in a pixel circuit arranged in that row), and a global shutter operation that is performed simultaneously on all pixels.
  • the rolling shutter has a problem that the obtained image is distorted when the subject moves while reading line-sequentially.
  • the global shutter is excellent in that an entire subject is imaged at the same time, so even a moving subject can be imaged without distortion.
  • the vertical scanning circuit sends a high level all reset signal to the reset line RST simultaneously in response to the input of the trigger signal.
  • the vertical scanning circuit sends high-level transfer pulses to the transfer control lines TRAN for all rows. Then, charges stored in the photodiodes 1 and the capacitors 4 of all the pixels are discharged through the reset transistor 5, and the photodiodes 1 and the capacitors 4 of all the pixels are reset. After the reset, the photodiodes 1 of all the pixels are in an exposed state, and charge corresponding to the incident light intensity is generated by photoelectric conversion.
  • the vertical scanning circuit sets all the reset lines RST to the low level, and then retransmits the high-level transfer pulse to the transfer control line TRAN.
  • the transfer control line TRAN As a result, signal charges move from the photodiodes 1 of all the pixels to the capacitors 4 through the transfer transistors 2.
  • the vertical scanning circuit sends an address line selection signal to a selection line SEL i (subscript i indicates a row number), and sequentially turns on the selection transistors 10 for each pixel row. .
  • the gate electrode of the output transistor 9 is modulated to a potential corresponding to the amount of signal charge stored in the capacitor 4, and its channel conductance depends on the amount of signal charge. Therefore, a signal voltage depending on the signal charge amount is output on the signal line COL.
  • a conventional solid-state imaging device is generally formed on a semiconductor substrate made of, for example, silicon, and a capacitor for holding charges generated by photoelectric conversion is a pn junction capacitor (commonly called floating diffusion, FD). is there. Therefore, the capacitor exhibits a photoelectric conversion characteristic equivalent to that of the photodiode.
  • the electric signal that is, signal charge
  • the electric signal obtained by the global shutter operation needs to hold the charge in the capacitor for a period corresponding to one frame at maximum.
  • a light shielding structure that blocks light incident on the capacitor is essential.
  • the capacitor is shielded from light, it is difficult to make the incident light intensity completely zero, and there is a problem that a certain amount of noise charge is generated due to the photoelectric conversion characteristics of the capacitor, thereby degrading the image quality.
  • the present invention has been made to solve such a problem, and an object of the present invention is to provide a solid-state imaging device capable of performing a global shutter operation and easily obtaining a high-quality image.
  • a solid-state imaging device includes a photoelectric conversion element formed on a semiconductor substrate, a thin film transistor, and a storage capacitor, and the signal charge generated by the photoelectric conversion element is A memory circuit for storing in the storage capacitor via a thin film transistor; and an output circuit configured by a field effect transistor formed on the semiconductor substrate and outputting a signal voltage corresponding to the signal charge stored in the storage capacitor.
  • a plurality of pixel circuits each provided are two-dimensionally arranged, and a band gap of a semiconductor thin film constituting the thin film transistor is larger than a band gap of the semiconductor substrate.
  • light leakage of a thin film transistor can be suppressed as compared with a field effect transistor formed on a substrate, and it is possible to prevent deterioration in image quality due to noise charge mixed with signal charge stored in a storage capacitor.
  • the band gap of the semiconductor thin film may be 3 electron volts or more.
  • a color filter is disposed on the incident surface of the pixel.
  • the wavelength of visible light incident through the color filter is about 450 nm to 650 nm, which corresponds to energy of less than 2.76 eV. Since the band gap of the semiconductor thin film used for the thin film transistor of the present invention is larger than the incident light energy, the light leakage of the thin film transistor can be made almost zero.
  • the storage capacitor may be another field effect transistor formed on the semiconductor substrate.
  • the gate electrode of the field effect transistor is insulated from the semiconductor (generally silicon is used) substrate by the gate insulating film, if a signal charge is accumulated in the gate electrode, the leakage current can be extremely suppressed. . In addition, if a reference potential is applied to the substrate through the low impedance wiring, even if noise charges are generated by light incident on the substrate, it is discharged immediately and there is no problem.
  • the thin film transistor may be formed above the storage capacitor and disposed so as to overlap in a plane.
  • the pixel aperture ratio (opening area of the photoelectric conversion element ⁇ pixel area) can be increased and the sensitivity can be increased as compared with the case where the field effect transistor and the thin film transistor are arranged side by side in a plane.
  • the semiconductor thin film may be an oxide semiconductor containing at least one of In, Ga, and Zn.
  • An oxide semiconductor such as ZnO or In—Ga—Zn—O is a wide band gap material that can be formed at a lower temperature than a nitride semiconductor such as GaN.
  • a nitride semiconductor such as GaN.
  • a driving method of a solid-state imaging device includes a photoelectric conversion element formed on a semiconductor substrate, a memory circuit including a thin film transistor and a storage capacitor, and a semiconductor circuit formed on the semiconductor substrate.
  • a driving method of a large solid-state imaging device wherein the photoelectric conversion elements of all pixel circuits perform photoelectric conversion all at once to generate signal charges, and the thin film transistors of all pixel circuits are turned on all at once, Signal charges generated by a photoelectric conversion element are accumulated in the storage capacitor via the thin film transistor, and the plurality of pixel circuit portions Sequentially, and it outputs a signal voltage corresponding to the signal charges accumulated in the storage capacitor from the output circuit each.
  • the retention property of the signal charge taken out from the photoelectric conversion element to the storage capacitor by the global shutter operation is improved, and the image quality can be improved.
  • FIG. 1 is a pixel circuit diagram of a conventional solid-state imaging device.
  • 2A is a diagram illustrating a global shutter imaging operation of a conventional solid-state imaging device
  • FIG. 2B is a diagram illustrating a reading operation of the conventional solid-state imaging device.
  • FIG. 3 is a pixel circuit diagram of the solid-state imaging device according to the embodiment of the present invention.
  • FIG. 4 is a configuration diagram of the solid-state imaging device according to the embodiment of the present invention.
  • FIG. 5 is a pixel cross-sectional structure diagram of the solid-state imaging device according to the embodiment of the present invention.
  • 6A to 6E are pixel cross-sectional structure diagrams for each manufacturing process of the solid-state imaging device according to the embodiment of the present invention.
  • FIG. 7 is a diagram illustrating a global shutter imaging operation of the solid-state imaging device according to the embodiment of the present invention.
  • FIGS. 8A and 8B are diagrams illustrating a read operation of the solid-state imaging device according to
  • FIG. 3 is a circuit diagram showing an example of the pixel circuit 11 constituting the solid-state imaging device of the present invention.
  • a cathode electrode of a photodiode 1 as a photoelectric conversion element is connected to a floating diffusion (FD) node 3 via a transfer transistor 2, and a capacitor 4 formed by a pn junction and a reset transistor 5 are connected to the FD node 3. Is done.
  • a memory circuit including a pass transistor 6 composed of a thin film transistor and a storage capacitor 7 is connected to the FD node 3, and a gate electrode of an output transistor 9 as an output circuit is connected to the storage node 8 of the memory circuit.
  • FD floating diffusion
  • the source electrode of the output transistor 9 is connected to the signal line COL installed along the pixel column via the selection transistor 10.
  • the gate electrodes of the transfer transistor 2, the reset transistor 5, the pass transistor 6, and the selection transistor 10 are connected to a transfer control line TRAN, a reset line RST, a write line WRT, and a selection line SEL installed along the pixel row, respectively. All transistors are N-type conduction.
  • the plurality of pixel circuits 11 are arranged in a matrix of m rows and n columns.
  • TRAN i , RST i , WRT i and SEL i (subscript i indicates a row number) of each pixel circuit are connected to the vertical scanning circuit 40, and COL j (subscript j indicates a column number) is a horizontal scanning circuit. 41.
  • the signal voltage sequentially output from the pixel circuit 11 for each row is transferred in the horizontal direction by the horizontal scanning circuit 41, amplified by the output amplifier 42, and output from the output terminal 43.
  • the solid-state imaging device 100 is formed on a semiconductor substrate 19 made of silicon.
  • a partial cross-sectional structure of the pixel circuit 11 is shown in FIG.
  • the semiconductor substrate 19 is separated by an element isolation region 22 made of SiO 2 , and a p-type impurity region 20 and an n-type impurity region 21 are formed (in order to simplify the explanation, regions with high and low impurity concentrations are distinguished. Not)
  • an n-type impurity region 21 indicated by PD and a p-type impurity region 20 around it are the photodiode 1.
  • An n-type impurity region 21 indicated as FD is the FD node 3, and a pn junction formed between the p-type impurity region 20 in the periphery corresponds to the capacitor 4.
  • a MOS (Metal Oxide Semiconductor) structure including a gate insulating film 23 made of SiO 2 and a gate electrode 24 made of polysilicon is formed on the semiconductor substrate 19.
  • two MOSFETs and one MOS capacitor are arranged, and correspond to the transfer transistor 2 (between PD and FD), the storage capacitor 7 and the output transistor 9 from the left.
  • a high concentration n-type impurity region 21 is formed on the surface of the semiconductor substrate 19.
  • a ground potential is applied to this, and it functions as a MOS capacitor in which charges are accumulated when a positive gate voltage is applied.
  • These MOS structures are covered with a first interlayer insulating film 25 made of SiO 2 , and a first via 26 and a metal wiring layer 27 reaching the semiconductor substrate and the gate electrode 24 are formed.
  • the metal wiring indicated as ST in FIG. 5 short-circuits the storage capacitor 7 and the gate electrode of the output transistor 9 and corresponds to the storage node 8 in FIG.
  • the metal wiring layer 27 is further covered with a second interlayer insulating film 28 made of SiO 2 , and a second via 29 is formed which is electrically connected to the FD node 3 and the storage node 8 (denoted as FD and ST in FIG. 5 respectively).
  • a second via 29 is formed which is electrically connected to the FD node 3 and the storage node 8 (denoted as FD and ST in FIG. 5 respectively).
  • an electrode 30 serving as a source and a drain
  • a semiconductor thin film 31 serving as a channel
  • a gate insulating film 32, and a gate electrode 33 are formed, and these constitute a pass transistor 6.
  • the semiconductor thin film 31 for example, ZnO (zinc oxide), In—Ga—Zn—O (indium-gallium-zinc composite oxide) and the like are suitable.
  • band gaps are 3.4 eV and 3.2 eV, respectively, and are transparent to visible light.
  • a material having a small work function is suitable for the electrode 30.
  • a laminated electrode of ITO (Indium Tin Oxide) having a work function of 4.7 eV and TiN (titanium nitride) that protects the second via 29 from process damage may be used.
  • the gate insulating film 32 is preferably made of an insulating film material having a larger band gap than that of the wide band gap semiconductor thin film 31, and for example, Al 2 O 3 is used.
  • Ir (iridium) or Mo (molybdenum) is used for the gate electrode 33.
  • the pass transistor 6 configured as described above is a wide band gap thin film transistor (TFT), and the upper portion thereof is covered with a protective film 34.
  • 6A to 6E show cross-sectional structures of the solid-state imaging device configured as described above for each manufacturing process.
  • a photodiode 1, a transfer transistor 2 having a MOS structure, a storage capacitor 7 and an output transistor 9, a first interlayer insulating film 25, a wiring structure, and a second interlayer insulation are formed on a semiconductor substrate.
  • a film 28 is formed (FIG. 6A).
  • a via hole penetrating the second interlayer insulating film 28 is formed by dry etching, and tungsten is embedded by a CVD (Chemical Vapor Deposition) method.
  • CVD Chemical Vapor Deposition
  • TiN was deposited by sputtering in a nitrogen atmosphere using Ti as a target
  • ITO was deposited by sputtering in an oxygen atmosphere using In—Sn—O (indium-tin composite oxide) as a target.
  • the electrode 30 is patterned by lithography and ion milling (FIG. 6B).
  • ZnO is deposited on the source and drain electrodes 30 by sputtering, and then wet etching with lithography and nitric acid is performed to form the semiconductor thin film 31 that becomes the active region of the TFT (FIG. 6C).
  • Al 2 O 3 to be the gate insulating film 32 is formed by an ALD (Atomic Layer Deposition) method so as to cover the semiconductor thin film 31 (FIG. 6D).
  • ALD Atomic Layer Deposition
  • Ir to be the gate electrode 33 is formed by sputtering and patterned into the shape of the gate electrode 33 by lithography and ion milling to form a protective film 34 (FIG. 6E).
  • FIG. 7 shows voltage waveforms applied simultaneously to RST, TRAN, WRT, and SEL of all the pixels.
  • step S01 signal charges generated by performing photoelectric conversion in the photodiodes 1 of all the pixel circuits 11 all at once are transferred to the capacitor 4, and the potential V FD of the FD node 3 changes to a low potential.
  • TRAN is set to a low potential to turn off the transfer transistor 2 again, and then a high potential is applied to WRT during a period of time t5 to t6 to turn on the pass transistor 6 (S02).
  • step S02 the capacitor 4 connected to the FD node 3 and the storage capacitor 7 connected to the storage node 8 are combined, and part of the signal charge held in the capacitor 4 is stored via the pass transistor 6.
  • the voltage is distributed to the capacitor 7, and V FD and V ST change to a voltage determined by the capacitance ratio between the capacitor 4 and the storage capacitor 7.
  • RST is set to a high potential
  • the reset transistor 5 is turned on, and the global shutter operation is completed.
  • step S03 The signal voltages stored in the storage nodes 8 of all the pixel circuits 11 by the global shutter operation are sequentially read out for each row by sequentially applying a pulse voltage to the SEL for each row as shown in FIG. (S03).
  • step S03 the select transistor 10 in the addressed row is turned on, and the source electrode of the output transistor 9 is connected to the signal line COL.
  • a load transistor (not shown) is connected to one end of the signal line COL, and the output transistor 9 and the load transistor connected in series constitute a source follower circuit.
  • the source follower circuit outputs a signal voltage corresponding to the pixel signal voltage stored in the storage node 8 to the signal line COL.
  • the signal voltage is transferred in the horizontal direction by the horizontal scanning circuit 41 and amplified by the output amplifier 42. And output from the output terminal 43.
  • the reset signal voltage may be read together with the signal voltage, and the difference may be output.
  • An example of the potential change of the signal line COL when such an operation is performed is shown as V CL in FIG.
  • the signal voltage is read by the above reading method, and then the WRT is set to the high potential to turn on the pass transistor 6. Since the reset transistor 5 is in the on state in the last step of the global shutter operation, this operation results in a reset state in which the power supply voltage VDD is applied to the storage node 8, and the source follower circuit composed of the output transistor 9 and the load transistor is reset. Outputs signal voltage.
  • the characteristic variation of the output transistor 9 can be removed, which is useful for improving the image quality. It is.
  • the present invention is particularly useful for a digital still camera or a video camera with a built-in solid-state imaging device, and is particularly suitable for imaging a moving subject.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

 半導体基板(19)に形成された光電変換素子であるフォトダイオード(1)と、薄膜トランジスタで構成されたパストランジスタ(6)と蓄積容量(7)とで構成され、フォトダイオード(1)で生成された信号電荷を、パストランジスタ(6)を介して蓄積容量(7)に蓄積するメモリ回路と、半導体基板(19)に形成された電界効果トランジスタである出力トランジスタ(9)で構成され、蓄積容量(7)に蓄積された信号電荷に応じた信号電圧を出力する出力回路とを各々備えた複数の画素回路(11)が二次元状に配置されてなり、パストランジスタ(6)を構成する半導体薄膜(31)のバンドギャップが、半導体基板(19)のバンドギャップよりも大きい。

Description

固体撮像装置および駆動方法
 本発明は、固体撮像装置に関し、特にグローバルシャッタ機能を備えた固体撮像装置に関する。
 従来の固体撮像装置において、画素ごとに設けられる画素回路は、図1に示すように読み出し回路90とフォトダイオード1で構成され、マトリクス状に複数の画素回路が配置されている。読み出し回路90は、転送トランジスタ2、キャパシタ4、リセットトランジスタ5、出力トランジスタ9、および選択トランジスタ10で構成される。画素行に沿って選択線SEL、転送制御線TRANおよびリセット線RSTが設置され、これらは垂直走査回路(図面には示していない)に接続されている。一方、画素列に沿って信号線COLが設置され、水平走査回路(図面には示していない)に接続されている。
 固体撮像装置は、画素回路内のフォトダイオード1で光電変換を行う。撮像動作には、光電変換された電気信号の読み出しを線順次に(例えば行ごとに順次、その行に配置されている画素回路で)行うローリングシャッタ動作と、全画素一斉に実行するグローバルシャッタ動作の2種類がある。
 ローリングシャッタは線順次に読み出していく間に被写体が動いた場合、得られた画像が歪んでしまうという課題がある。一方、グローバルシャッタは被写体の全体を同時刻に撮像するため、動く被写体であっても歪まずに撮像できるという点で優れる。
 以下、従来の固体撮像装置において、全画素が同時に露光されるグローバルシャッタ撮像動作を説明する。
 図2(a)に示すように、垂直走査回路は、トリガ信号の入力に応じて全行同時にリセット線RSTにハイレベルの全リセット信号を送出する。同時に、垂直走査回路は全行の転送制御線TRANにもハイレベルの転送パルスを送出する。すると、全画素のフォトダイオード1およびキャパシタ4に蓄えられた電荷がリセットトランジスタ5を通じて排出され、全画素のフォトダイオード1およびキャパシタ4がリセットされる。リセット後、全画素のフォトダイオード1は露光状態となり、光電変換によって入射光強度に応じた電荷を生成する。
 露光期間が完了した後、垂直走査回路は全行のリセット線RSTをローレベルにした後、転送制御線TRANにハイレベルの転送パルスを再送出する。これにより、全画素のフォトダイオード1から転送トランジスタ2を通じてキャパシタ4に信号電荷が移動する。
 全画素のキャパシタ4に信号電荷が蓄積された後、線順次に画素信号を出力する。図2(b)に示すように、垂直走査回路は選択線SEL(添え字iは行番号を示す)へアドレス線選択信号を送出し、選択トランジスタ10を画素行ごとに順次オン状態にする。このとき、出力トランジスタ9のゲート電極はキャパシタ4に格納されている信号電荷量に応じた電位に変調されており、そのチャネルコンダクタンスは信号電荷量に依存する。従って、信号線COL上には、信号電荷量に依存した信号電圧が出力される。
特開2007-226663号公報 特開2009-071057号公報
 従来の固体撮像装置は例えばシリコンなどからなる半導体基板上に形成されるのが一般的であり、光電変換により生成された電荷を保持するためのキャパシタはpn接合容量(通称フローティングディフュージョン、FD)である。それ故、キャパシタはフォトダイオードと同等の光電変換特性を示す。グローバルシャッタ動作で得られた電気信号(すなわち信号電荷)は最大で1フレーム相当の期間、キャパシタに電荷を保持する必要がある。そのためには、キャパシタへ入射する光を遮る遮光構造が必須となる。しかしながら、キャパシタに遮光を施したとしても完全に入射光強度をゼロにすることは難しく、キャパシタが持つ光電変換特性のためにある程度のノイズ電荷が発生して画質を低下させるという課題がある。
 本発明はこのような課題を解決するためになされたものであり、グローバルシャッタ動作が可能で、かつ、高品位な画像を得やすい固体撮像装置を提供することを目的とする。
 上記目的を達成するために、本発明に係る固体撮像装置は、半導体基板に形成された光電変換素子と、薄膜トランジスタと蓄積容量とで構成され、前記光電変換素子で生成された信号電荷を、前記薄膜トランジスタを介して前記蓄積容量に蓄積するメモリ回路と、前記半導体基板に形成された電界効果型トランジスタで構成され、前記蓄積容量に蓄積された信号電荷に応じた信号電圧を出力する出力回路とを各々備えた複数の画素回路が二次元状に配置されてなり、前記薄膜トランジスタを構成する半導体薄膜のバンドギャップが、前記半導体基板のバンドギャップよりも大きい。
 本発明により、基板に形成した電界効果型トランジスタに比べて薄膜トランジスタの光リークを抑制することができ、蓄積容量に格納された信号電荷にノイズ電荷が混じって画質を低下することが防止できる。
 また、前記固体撮像装置において、前記半導体薄膜のバンドギャップが3電子ボルト以上であってもよい。
 主にカラー撮像を目的とするカメラに内蔵される固体撮像装置において、画素の入射面にはカラーフィルタが配置される。カラーフィルタを通して入射する可視光の波長は450nm~650nm程度であり、これは2.76eV未満のエネルギーに相当する。本発明の薄膜トランジスタに使用される半導体薄膜のバンドギャップは入射光エネルギーよりも大きいので、薄膜トランジスタの光リークをほぼゼロにすることができる。
 また、前記固体撮像装置において、前記蓄積容量は、前記半導体基板に形成されたもう1つの電界効果型トランジスタであってもよい。
 電界効果トランジスタのゲート電極はゲート絶縁膜により半導体(一般的にはシリコンが用いられる)基板と絶縁されているので、ゲート電極に信号電荷を蓄積すればリーク電流を極めて抑制することが可能である。なお、低インピーダンス配線を通して基板に基準電位を印加しておけば、基板に入射した光でノイズ電荷が発生したとしてもすぐに排出されるので問題ない。
 また、前記固体撮像装置において、前記薄膜トランジスタは、前記蓄積容量の上部に形成され、平面的に重なるように配置されていてもよい。
 電界効果型トランジスタと薄膜トランジスタを平面的に並べて配置するよりも画素開口率(光電変換素子の開口面積÷画素面積)を大きくでき、高感度とすることができる。
 また、前記固体撮像装置において、前記半導体薄膜は、In、Ga、Znの少なくともいずれかを含む酸化物半導体であってもよい。
 ZnOやIn-Ga-Zn-Oといった酸化物半導体は、GaNなどの窒化物半導体に比べて低温成膜可能なワイドバンドギャップ材料である。これらの酸化物半導体を用いることにより、電界効果トランジスタを接続する配線に高融点金属ではなく、LSI(Large Scale Integrated Circuit)で一般的に使われるAlやCuを使用することができ、コスト面で優位となる。
 上記目的を達成するために、本発明に係る固体撮像装置の駆動方法は、半導体基板に形成された光電変換素子と、薄膜トランジスタと蓄積容量とで構成されたメモリ回路と、前記半導体基板に形成された電界効果型トランジスタで構成された出力回路とを各々備えた複数の画素回路が二次元状に配置されてなり、前記薄膜トランジスタを構成する半導体薄膜のバンドギャップが、前記半導体基板のバンドギャップよりも大きい固体撮像装置の駆動方法であって、全ての画素回路の前記光電変換素子で一斉に光電変換を行って信号電荷を生成し、全ての画素回路の前記薄膜トランジスタを一斉にオンすることにより、前記光電変換素子で生成された信号電荷を、前記薄膜トランジスタを介して前記蓄積容量に蓄積し、前記複数の画素回路の部分ごとに順次、前記蓄積容量に蓄積された信号電荷に応じた信号電圧を前記出力回路から出力する。
 本発明によって、光電変換素子から一斉に電荷を取り出すグローバルシャッタ動作が可能となり、動く被写体であっても歪まずに撮像できる。
 本発明の固体撮像装置によれば、グローバルシャッタ動作によって光電変換素子から蓄積容量へと取り出された信号電荷の保持特性が改善され、画像の品位を向上することが可能となる。
図1は、従来の固体撮像装置の画素回路図である。 図2(a)は、従来の固体撮像装置のグローバルシャッタ撮像動作、図2(b)は、従来の固体撮像装置の読み出し動作を示す図である。 図3は、本発明の実施の形態に係る固体撮像装置の画素回路図である。 図4は、本発明の実施の形態に係る固体撮像装置の構成図である。 図5は、本発明の実施の形態に係る固体撮像装置の画素断面構造図である。 図6(a)~(e)は、本発明の実施の形態に係る固体撮像装置の製造工程毎の画素断面構造図である。 図7は、本発明の実施の形態に係る固体撮像装置のグローバルシャッタ撮像動作を示す図である。 図8(a)(b)は、本発明の実施の形態に係る固体撮像装置の読み出し動作を示す図である。
 以下、本発明の実施の形態に係る固体撮像装置について、図面を参照しながら説明する。
 図3は、本発明の固体撮像装置を構成する画素回路11の一例を示す回路図である。光電変換素子としてのフォトダイオード1のカソード電極が転送トランジスタ2を介してフローティングディフュージョン(FD)ノード3に接続されており、FDノード3にはpn接合で形成されたキャパシタ4、リセットトランジスタ5が接続される。さらに、FDノード3には、薄膜トランジスタにて構成されるパストランジスタ6と蓄積容量7からなるメモリ回路が接続され、そのメモリ回路の蓄積ノード8には出力回路としての出力トランジスタ9のゲート電極が接続されている。
 出力トランジスタ9のソース電極は、選択トランジスタ10を介して、画素列に沿って設置された信号線COLに接続される。転送トランジスタ2、リセットトランジスタ5、パストランジスタ6および選択トランジスタ10のゲート電極は、それぞれ画素行に沿って設置された転送制御線TRAN、リセット線RST、書き込み線WRTおよび選択線SELに接続される。全てのトランジスタは、N型伝導である。
 図4に示すように、固体撮像装置100において、複数の画素回路11はm行、n列のマトリクスに配置されている。各画素回路のTRAN、RST、WRTおよびSEL(添え字iは行番号を示す)は垂直走査回路40に接続され、COL(添え字jは列番号を示す)は水平走査回路41に接続される。行ごとの画素回路11から順次出力される信号電圧は水平走査回路41によって水平方向に転送され、出力アンプ42で増幅されて出力端子43から出力する。
 固体撮像装置100はシリコンからなる半導体基板19上に形成されている。画素回路11の一部の断面構造を図5に示す。半導体基板19上はSiOからなる素子分離領域22によって分離され、p型不純物領域20、n型不純物領域21が形成されている(説明を簡単にするために不純物濃度の高低による領域は区別していない)。
 図5において、PDと示したn型不純物領域21とその周辺のp型不純物領域20はフォトダイオード1である。また、FDと示したn型不純物領域21がFDノード3であり、その周辺のp型不純物領域20との間で形成されるpn接合がキャパシタ4に対応する。
 半導体基板19上にはSiOのゲート絶縁膜23、ポリシリコンのゲート電極24からなるMOS(Metal Oxide Semiconductor)構造が形成されている。図5には、2つのMOSFETと1つのMOSキャパシタが配置されており、左から転送トランジスタ2(PDとFDの間)、蓄積容量7および出力トランジスタ9に対応している。
 蓄積容量7に対応するMOS構造は、半導体基板19の表面に高濃度のn型不純物領域21を形成している。これには接地電位が印加されており、正のゲート電圧印加で電荷が蓄積されるMOSキャパシタとして機能する。これらのMOS構造上はSiOの第1層間絶縁膜25で覆われており、半導体基板およびゲート電極24に達する第1ビア26とメタル配線層27が形成されている。図5中にSTと示したメタル配線は蓄積容量7および出力トランジスタ9のゲート電極を短絡しており、図3の蓄積ノード8に対応している。
 メタル配線層27の上はさらにSiOの第2層間絶縁膜28で覆われており、FDノード3と蓄積ノード8(図5にそれぞれFD、STと記載)に導通する第2ビア29が形成されている。第2ビア29上には、ソースおよびドレインとなる電極30、チャネルとなる半導体薄膜31、ゲート絶縁膜32およびゲート電極33が形成され、これらはパストランジスタ6を構成している。半導体薄膜31には、例えばZnO(酸化亜鉛)、In-Ga-Zn-O(インジウム-ガリウム-亜鉛の複合酸化物)などが適する。これらのバンドギャップはそれぞれ3.4eV、3.2eVであり、可視光に対して透明である。半導体薄膜31へ高効率に電子注入するため電極30は仕事関数の小さい材料が適する。例えば、仕事関数が4.7eVのITO(Indium Tin Oxide:酸化インジウムスズ)と、第2ビア29をプロセスダメージから保護するTiN(窒化チタン)との積層電極を用いるとよい。
 ゲート絶縁膜32はワイドバンドギャップの半導体薄膜31よりもさらにバンドギャップが大きい絶縁膜材料が好適であり、例えばAlを用いる。ゲート電極33は、例えばIr(イリジウム)やMo(モリブデン)を用いる。以上のように構成したパストランジスタ6はワイドバンドギャップ薄膜トランジスタ(Thin Film Transistor:TFT)であり、その上部は保護膜34で覆われている。
 以上のように構成された固体撮像装置の製造工程毎の断面構造を図6(a)~図6(e)に示す。
 最初に、一般的な半導体技術を用いて半導体基板上にフォトダイオード1、MOS構造である転送トランジスタ2、蓄積容量7および出力トランジスタ9、並びに第1層間絶縁膜25、配線構造、第2層間絶縁膜28を形成する(図6(a))。
 次いで、ドライエッチングによって第2層間絶縁膜28を貫通するビアホールを形成し、タングステンをCVD(Chemical Vapor Deposition)法により埋め込む。その上方にTiをターゲットとして窒素雰囲気中でスパッタ法によるTiNの成膜、In-Sn-O(インジウム-スズの複合酸化物)をターゲットとして酸素雰囲気中でスパッタ法によるITO成膜を順次行った後に、リソグラフィおよびイオンミリングにより電極30をパターニングする(図6(b))。
 ソースおよびドレインとなる電極30上にZnOをスパッタ法により堆積した後、リソグラフィおよび硝酸によるウェットエッチングを行ってTFTのアクティブ領域となる半導体薄膜31を形成する(図6(c))。
 半導体薄膜31を覆うようにゲート絶縁膜32となるAlをALD(Atomic Layer Deposition)法により成膜する(図6(d))。
 ゲート電極33となるIrをスパッタ法で成膜し、リソグラフィおよびイオンミリングによりゲート電極33の形状にパターニングし、保護膜34を成膜する(図6(e))。
 本発明の固体撮像装置におけるグローバルシャッタによる撮像動作について説明する。図7は、全画素のRST、TRAN、WRTおよびSELへ一斉に印加される電圧波形を示しており、これらの信号に応じて変化するFDノード3の電位VFDおよび蓄積ノード8の電位VSTの典型例を合わせて示す。
 最初に(t0~t1期間)、RST、TRANおよびWRTにハイ電圧を印加し、フォトダイオード1、FDノード3および蓄積ノード8をリセットする。
 時刻t1にTRANにロー電圧を印加して転送トランジスタ2をオフし、フォトダイオード1に入射した光を光電変換して得られた電荷の蓄積を開始する。
 蓄積終了となる時刻t3より前の時刻t2にRSTおよびWRTをロー電位にしてリセットトランジスタ5およびパストランジスタ6をオフにした後、時刻t3にTRANをハイ電位にして転送トランジスタ2をオン状態にし、フォトダイオード1に蓄積された電荷をFDノード3へ転送する(S01)。工程S01において、全ての画素回路11のフォトダイオード1で一斉に光電変換を行って生成された信号電荷がキャパシタ4へ転送され、FDノード3の電位VFDはロー電位へと変化する。
 転送完了後の時刻t4にTRANをロー電位にして転送トランジスタ2を再びオフ状態にした後、時刻t5~t6期間にWRTにハイ電位を印加してパストランジスタ6をオンにする(S02)。工程S02において、FDノード3に接続されたキャパシタ4と蓄積ノード8に接続された蓄積容量7とが結合され、キャパシタ4に保持されている信号電荷の一部は、パストランジスタ6を介して蓄積容量7に分配され、VFDおよびVSTはキャパシタ4と蓄積容量7との容量比で決まる電圧へ変化する。
 時刻t7にRSTをハイ電位にしてリセットトランジスタ5をオン状態にして、グローバルシャッタ動作を完了する。
 グローバルシャッタ動作により全ての画素回路11の蓄積ノード8に記憶された信号電圧は、図8(a)に示すように行ごとのSELへ順次パルス電圧を印加することにより、行ごとに順次読み出される(S03)。工程S03において、アドレスされた行の選択トランジスタ10はオン状態となり、出力トランジスタ9のソース電極は信号線COLと接続される。
 信号線COLの一端には負荷トランジスタ(図面には示していない)が接続されており、直列接続された出力トランジスタ9と負荷トランジスタはソースフォロワ回路を構成する。このソースフォロワ回路は、蓄積ノード8に記憶された画素信号電圧に対応した信号電圧を信号線COLへと出力し、信号電圧は水平走査回路41によって水平方向に転送され、出力アンプ42で増幅されて出力端子43から出力する。
 画素回路11からの信号電圧の読み出しにおいて、信号電圧とともにリセット信号電圧を読み出し、その差分を出力してもよい。このような動作を行った場合の信号線COLの電位変化の一例を図8(b)のVCLに示す。
 図8(b)に示すように、行順次にSELをハイ電圧にしている期間に、上記読み出し方法で信号電圧を読み出した後、WRTをハイ電位にしてパストランジスタ6をオンにする。グローバルシャッタ動作最後の工程でリセットトランジスタ5はオン状態としているので、この動作によって蓄積ノード8には電源電圧VDDが印加されたリセット状態となり、出力トランジスタ9と負荷トランジスタで構成するソースフォロワ回路はリセット信号電圧を出力する。
 以上の動作で読み出した信号電圧とリセット信号電圧の差分を、例えば周知の相関二重サンプリング回路などを用いて、とることにより、出力トランジスタ9の特性ばらつきを除去することができ、画質向上に有用である。
 本発明は、特に固体撮像装置を内蔵するデジタルスチルカメラやビデオカメラに有用であり、特に動く被写体の撮像に最適である。
    1 フォトダイオード
    2 転送トランジスタ
    3 FDノード
    4 キャパシタ
    5 リセットトランジスタ
    6 パストランジスタ
    7 蓄積容量
    8 蓄積ノード
    9 出力トランジスタ
   10 選択トランジスタ
   11 画素回路
   19 半導体基板
   20 p型不純物領域
   21 n型不純物領域
   22 素子分離領域
   23 ゲート絶縁膜
   24 ゲート電極
   25 第1層間絶縁膜
   26 第1ビア
   27 メタル配線層
   28 第2層間絶縁膜
   29 第2ビア
   30 電極
   31 半導体薄膜
   32 ゲート絶縁膜
   33 ゲート電極
   34 保護膜
   40 垂直走査回路
   41 水平走査回路
   42 出力アンプ
   43 出力端子
   90 読み出し回路
  100 固体撮像装置
  COL 信号線
 TRAN 転送制御線
  RST リセット線
  WRT 書き込み線
  SEL 選択線

Claims (6)

  1.  半導体基板に形成された光電変換素子と、
     薄膜トランジスタと蓄積容量とで構成され、前記光電変換素子で生成された信号電荷を、前記薄膜トランジスタを介して前記蓄積容量に蓄積するメモリ回路と、
     前記半導体基板に形成された電界効果型トランジスタで構成され、前記蓄積容量に蓄積された信号電荷に応じた信号電圧を出力する出力回路と
     を各々備えた複数の画素回路が二次元状に配置されてなり、
     前記薄膜トランジスタを構成する半導体薄膜のバンドギャップが、前記半導体基板のバンドギャップよりも大きい
     固体撮像装置。
  2.  前記半導体薄膜のバンドギャップが3電子ボルト以上である
     請求項1に記載の固体撮像装置。
  3.  前記蓄積容量は、前記半導体基板に形成されたもう1つの電界効果型トランジスタである
     請求項1に記載の固体撮像装置。
  4.  前記薄膜トランジスタは、前記蓄積容量の上部に形成され、平面的に重なるように配置されている
     請求項1に記載の固体撮像装置。
  5.  前記半導体薄膜は、In、Ga、およびZnの少なくともいずれかを含む酸化物半導体である
     請求項1に記載の固体撮像装置。
  6.  半導体基板に形成された光電変換素子と、
     薄膜トランジスタと蓄積容量とで構成されたメモリ回路と、
     前記半導体基板に形成された電界効果型トランジスタで構成された出力回路と
     を各々備えた複数の画素回路が二次元状に配置されてなり、
     前記薄膜トランジスタを構成する半導体薄膜のバンドギャップが、前記半導体基板のバンドギャップよりも大きい固体撮像装置の駆動方法であって、
     全ての画素回路の前記光電変換素子で一斉に光電変換を行って信号電荷を生成し、
     全ての画素回路の前記薄膜トランジスタを一斉にオンすることにより、前記光電変換素子で生成された信号電荷を、前記薄膜トランジスタを介して前記蓄積容量に蓄積し、
     前記複数の画素回路の部分ごとに順次、前記蓄積容量に蓄積された信号電荷に応じた信号電圧を前記出力回路から出力する
     駆動方法。
PCT/JP2010/004861 2009-12-02 2010-08-02 固体撮像装置および駆動方法 WO2011067878A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009274990A JP2011119950A (ja) 2009-12-02 2009-12-02 固体撮像装置および駆動方法
JP2009-274990 2009-12-02

Publications (1)

Publication Number Publication Date
WO2011067878A1 true WO2011067878A1 (ja) 2011-06-09

Family

ID=44114741

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/004861 WO2011067878A1 (ja) 2009-12-02 2010-08-02 固体撮像装置および駆動方法

Country Status (2)

Country Link
JP (1) JP2011119950A (ja)
WO (1) WO2011067878A1 (ja)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014096566A (ja) * 2012-10-09 2014-05-22 Canon Inc 検出装置及び検出システム
GB2522408A (en) * 2014-01-14 2015-07-29 Ibm Monolithically integrated thin-film device with a solar cell, an integrated battery and a controller
US9443896B2 (en) 2014-05-23 2016-09-13 Panasonic Intellectual Property Management Co., Ltd. Imaging device
US10157952B2 (en) 2014-05-23 2018-12-18 Panasonic Intellectual Property Management Co., Ltd. Imaging device including semiconductor substrate and unit pixel cell
US10164123B2 (en) 2014-05-23 2018-12-25 Panasonic Intellectual Property Management Co., Ltd. Imaging device including semiconductor substrate and unit pixel cell
WO2020189169A1 (ja) * 2019-03-20 2020-09-24 パナソニックIpマネジメント株式会社 撮像装置
CN112117291A (zh) * 2020-10-30 2020-12-22 联合微电子中心有限责任公司 一种背照式电荷域全局快门图像传感器及其制作方法
CN113658970A (zh) * 2015-04-02 2021-11-16 松下知识产权经营株式会社 摄像装置
US11205669B2 (en) 2014-06-09 2021-12-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including photoelectric conversion element

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4455215B2 (ja) * 2004-08-06 2010-04-21 キヤノン株式会社 撮像装置
EP2524395A4 (en) * 2010-01-15 2014-06-18 Semiconductor Energy Lab SEMICONDUCTOR COMPONENT AND CONTROL METHOD THEREFOR
KR101832119B1 (ko) * 2010-02-19 2018-02-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP6024103B2 (ja) 2011-06-30 2016-11-09 ソニー株式会社 撮像素子、撮像素子の駆動方法、撮像素子の製造方法、および電子機器
TWI575494B (zh) * 2011-08-19 2017-03-21 半導體能源研究所股份有限公司 半導體裝置的驅動方法
JP5956755B2 (ja) * 2012-01-06 2016-07-27 キヤノン株式会社 固体撮像装置および撮像システム
US9236408B2 (en) 2012-04-25 2016-01-12 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor device including photodiode
US9692992B2 (en) * 2013-07-01 2017-06-27 Omnivision Technologies, Inc. Color and infrared filter array patterns to reduce color aliasing
KR102418666B1 (ko) 2014-05-29 2022-07-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 촬상 소자, 전자 기기, 촬상 소자의 구동 방법, 및 전자 기기의 구동 방법
TW202118281A (zh) * 2019-09-11 2021-05-01 日商半導體能源研究所股份有限公司 攝像裝置及電子裝置
KR20210046929A (ko) 2019-10-21 2021-04-29 삼성전자주식회사 이미지 센서

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001298583A (ja) * 2000-04-13 2001-10-26 Minolta Co Ltd イメージセンサ
JP2006303019A (ja) * 2005-04-18 2006-11-02 Pentax Corp 撮像素子
JP2008283615A (ja) * 2007-05-14 2008-11-20 Panasonic Corp 固体撮像装置
JP2009535819A (ja) * 2006-08-31 2009-10-01 マイクロン テクノロジー, インク. 高性能画像センサのための透明チャネル薄膜トランジスタベースのピクセル

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001298583A (ja) * 2000-04-13 2001-10-26 Minolta Co Ltd イメージセンサ
JP2006303019A (ja) * 2005-04-18 2006-11-02 Pentax Corp 撮像素子
JP2009535819A (ja) * 2006-08-31 2009-10-01 マイクロン テクノロジー, インク. 高性能画像センサのための透明チャネル薄膜トランジスタベースのピクセル
JP2008283615A (ja) * 2007-05-14 2008-11-20 Panasonic Corp 固体撮像装置

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014096566A (ja) * 2012-10-09 2014-05-22 Canon Inc 検出装置及び検出システム
GB2522408A (en) * 2014-01-14 2015-07-29 Ibm Monolithically integrated thin-film device with a solar cell, an integrated battery and a controller
US9443896B2 (en) 2014-05-23 2016-09-13 Panasonic Intellectual Property Management Co., Ltd. Imaging device
US10157952B2 (en) 2014-05-23 2018-12-18 Panasonic Intellectual Property Management Co., Ltd. Imaging device including semiconductor substrate and unit pixel cell
US10164123B2 (en) 2014-05-23 2018-12-25 Panasonic Intellectual Property Management Co., Ltd. Imaging device including semiconductor substrate and unit pixel cell
US10741600B2 (en) 2014-05-23 2020-08-11 Panasonic Intellectual Property Management Co., Ltd. Imaging device including semiconductor substrate and pixel
US11205669B2 (en) 2014-06-09 2021-12-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including photoelectric conversion element
US11908876B2 (en) 2014-06-09 2024-02-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including photoelectric conversion element
CN113658970A (zh) * 2015-04-02 2021-11-16 松下知识产权经营株式会社 摄像装置
WO2020189169A1 (ja) * 2019-03-20 2020-09-24 パナソニックIpマネジメント株式会社 撮像装置
CN112117291A (zh) * 2020-10-30 2020-12-22 联合微电子中心有限责任公司 一种背照式电荷域全局快门图像传感器及其制作方法
CN112117291B (zh) * 2020-10-30 2022-11-18 联合微电子中心有限责任公司 一种背照式电荷域全局快门图像传感器及其制作方法

Also Published As

Publication number Publication date
JP2011119950A (ja) 2011-06-16

Similar Documents

Publication Publication Date Title
WO2011067878A1 (ja) 固体撮像装置および駆動方法
JP6084922B2 (ja) 固体撮像装置
US8692303B2 (en) Solid-state imaging device, electronic device, and manufacturing method for solid-state imaging device
TWI497701B (zh) Solid-state imaging devices and electronic machines
JP5648923B2 (ja) 半導体素子及び固体撮像装置
US8350305B2 (en) Solid-state imaging device and camera
JP6960600B2 (ja) 撮像装置およびその製造方法
US20130341491A1 (en) Solid-state imaging device
EP3896738B1 (en) Imaging device
WO2012004923A1 (ja) 固体撮像装置および固体撮像装置の駆動方法
US10497739B2 (en) Image capture device including photoelectric converter supported by semiconductor substrate
WO2012035702A1 (ja) 固体撮像装置及びその製造方法
US9024362B2 (en) Organic image sensor with optical black regions
JP7133799B2 (ja) 撮像装置、および、カメラシステム
US11955502B2 (en) Solid-state image sensor to reduce display unevenness of a captured image
WO2012120807A1 (ja) 固体撮像装置
JP2019165212A (ja) 撮像装置
JP2019165211A (ja) 撮像装置
JP6689936B2 (ja) 撮像装置の製造方法
JP2015037155A5 (ja)
US20210351212A1 (en) Imaging device
US20200273896A1 (en) Image sensor devices and related methods
JP7050111B2 (ja) 撮像装置
WO2023013366A1 (ja) 撮像装置
JP5487734B2 (ja) 固体撮像素子

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10834334

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10834334

Country of ref document: EP

Kind code of ref document: A1