WO2010079662A1 - ピエゾ抵抗型圧力センサ - Google Patents

ピエゾ抵抗型圧力センサ Download PDF

Info

Publication number
WO2010079662A1
WO2010079662A1 PCT/JP2009/070497 JP2009070497W WO2010079662A1 WO 2010079662 A1 WO2010079662 A1 WO 2010079662A1 JP 2009070497 W JP2009070497 W JP 2009070497W WO 2010079662 A1 WO2010079662 A1 WO 2010079662A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor
resistance
layer
pressure sensor
layers
Prior art date
Application number
PCT/JP2009/070497
Other languages
English (en)
French (fr)
Inventor
進矢 横山
大悟 青木
裕 高島
Original Assignee
アルプス電気株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by アルプス電気株式会社 filed Critical アルプス電気株式会社
Priority to JP2010545694A priority Critical patent/JP5281658B2/ja
Publication of WO2010079662A1 publication Critical patent/WO2010079662A1/ja
Priority to US13/176,351 priority patent/US8314444B2/en

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01LMEASURING FORCE, STRESS, TORQUE, WORK, MECHANICAL POWER, MECHANICAL EFFICIENCY, OR FLUID PRESSURE
    • G01L9/00Measuring steady of quasi-steady pressure of fluid or fluent solid material by electric or magnetic pressure-sensitive elements; Transmitting or indicating the displacement of mechanical pressure-sensitive elements, used to measure the steady or quasi-steady pressure of a fluid or fluent solid material, by electric or magnetic means
    • G01L9/0041Transmitting or indicating the displacement of flexible diaphragms
    • G01L9/0051Transmitting or indicating the displacement of flexible diaphragms using variations in ohmic resistance
    • G01L9/0052Transmitting or indicating the displacement of flexible diaphragms using variations in ohmic resistance of piezoresistive elements
    • G01L9/0054Transmitting or indicating the displacement of flexible diaphragms using variations in ohmic resistance of piezoresistive elements integral with a semiconducting diaphragm
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01LMEASURING FORCE, STRESS, TORQUE, WORK, MECHANICAL POWER, MECHANICAL EFFICIENCY, OR FLUID PRESSURE
    • G01L9/00Measuring steady of quasi-steady pressure of fluid or fluent solid material by electric or magnetic pressure-sensitive elements; Transmitting or indicating the displacement of mechanical pressure-sensitive elements, used to measure the steady or quasi-steady pressure of a fluid or fluent solid material, by electric or magnetic means
    • G01L9/0041Transmitting or indicating the displacement of flexible diaphragms
    • G01L9/0051Transmitting or indicating the displacement of flexible diaphragms using variations in ohmic resistance
    • G01L9/0052Transmitting or indicating the displacement of flexible diaphragms using variations in ohmic resistance of piezoresistive elements
    • G01L9/0055Transmitting or indicating the displacement of flexible diaphragms using variations in ohmic resistance of piezoresistive elements bonded on a diaphragm

Definitions

  • the present invention relates to a pressure sensor, and more particularly, to a piezoresistive pressure sensor formed using MEMS technology.
  • such a piezoresistive pressure sensor 100 is formed by forming a piezo element 110 substantially at the center of each edge of the diaphragm 103.
  • each of the piezo elements 110 includes three semiconductor resistance layers 120, 121, and 122 arranged in parallel with each other, and the semiconductor resistance layers 120, 121, and 122 are connected to each other.
  • Low resistance semiconductor wiring layers 123 and 124 are connected to both ends of each piezoelectric element 110 formed in a meander shape.
  • the distance between wiring layers constituting the pressure sensor becomes shorter.
  • the size is reduced to reduce the size of the wiring, for example, when the size is reduced from a 1 mm square size (semiconductor layer width 12 ⁇ m) to a 0.5 mm square size (semiconductor layer width 9 ⁇ m), the wiring layers are, for example, The distance becomes extremely short of 4 ⁇ m or less.
  • the present invention has been made in view of such a point, and an object of the present invention is to provide a pressure sensor that can prevent the occurrence of ESD breakdown due to the proximity of the wiring layers of the resistive elements accompanying downsizing.
  • the piezoresistive pressure sensor of the present invention is a piezoresistive pressure sensor having a diaphragm formed on a silicon substrate and a plurality of piezo elements whose resistance values change according to strain of the diaphragm. At least three semiconductor resistance layers are arranged in parallel at a predetermined interval on the surface of the diaphragm, and the semiconductor resistance layers arranged in parallel are electrically connected in series by a semiconductor wiring layer having a lower resistance. And a semiconductor wiring connection layer having a lower resistance than that of the semiconductor resistance layers on both sides of the array, and the sheet of the semiconductor wiring layer with respect to the sheet resistance of the semiconductor resistance layer.
  • the resistance ratio is 0.06 to 0.28
  • the shortest distance between the semiconductor wiring layer and the semiconductor wiring connection layer Characterized in that but a 5 [mu] m ⁇ 20 [mu] m.
  • the shortest distance between the semiconductor wiring layer and the semiconductor wiring connection layer is 5 ⁇ m. Because it is ⁇ 20 ⁇ m, even if the overall size is reduced without changing the arrangement of the semiconductor layers (even if the wiring is miniaturized), the semiconductor wiring connection layer and the semiconductor wiring layer closest to it can be remarkably separated. Therefore, the electric field distribution can be made uniform to prevent the occurrence of ESD breakdown.
  • the shortest distance is a distance between a corner of the semiconductor wiring connection layer extending from each semiconductor resistance layer on both sides of the array and a corner of the semiconductor wiring layer closest thereto. Preferably there is.
  • each semiconductor resistance layer on both sides of the array is formed relatively long with respect to the semiconductor resistance layer adjacent thereto, thereby extending from each semiconductor resistance layer on both sides of the array. It is preferable that the corner portion of the semiconductor wiring connection layer is separated from the corner portion of the semiconductor wiring layer closest thereto. According to this configuration, it is possible to separate the corner of the semiconductor wiring connection layer extending from each semiconductor resistance layer on both sides of the array that is particularly likely to cause ESD and the corner of the semiconductor wiring layer closest thereto.
  • each semiconductor resistance layer on both sides of the array has the same length between portions facing each other in parallel, and one end of each semiconductor resistance layer on both sides of the arrangement is It is preferable that the corner is bent so as to be away from the corner of the semiconductor wiring layer closest thereto. According to this configuration, as a whole, each semiconductor resistance layer on both sides of the array is formed to be relatively long with respect to the semiconductor resistance layer adjacent thereto, so that the position of the element resistance (semiconductor resistance layer) is not changed. It is useful.
  • long form means that the length along the direction of current flow is long.
  • the piezoresistive pressure sensor of the present invention is a piezoresistive pressure sensor having a diaphragm formed on a silicon substrate and a plurality of piezo elements whose resistance values change according to strain of the diaphragm. At least three semiconductor resistance layers are arranged in parallel at a predetermined interval on the surface of the diaphragm, and the semiconductor resistance layers arranged in parallel are electrically connected in series by a semiconductor wiring layer having a lower resistance. In addition, the semiconductor wiring connection layers having lower resistance than the semiconductor resistance layers on both sides of the arrangement are electrically connected, and all the semiconductor resistance layers arranged in parallel are parallel to each other. The lengths of the portions facing each other are the same, and one end of each semiconductor resistance layer on both sides of the array has a corner portion of the semiconductor wiring layer closest to it. Characterized in that it is bent away from the part.
  • the piezoresistive pressure sensor of the present invention has a diaphragm formed on a silicon substrate and a plurality of piezo elements whose resistance values change according to the strain of the diaphragm, and each piezo element is at least on the surface of the diaphragm.
  • Three semiconductor resistance layers are arranged in parallel at a predetermined interval, and the semiconductor resistance layers arranged in parallel are electrically connected in series by a semiconductor wiring layer having a lower resistance, and both sides of the arrangement are arranged.
  • a semiconductor wiring connection layer having a lower resistance than the semiconductor resistance layer is electrically connected, and the ratio of the sheet resistance of the semiconductor wiring layer to the sheet resistance of the semiconductor resistance layer is 0. .06 to 0.28, the shortest distance between the semiconductor wiring layer and the semiconductor wiring connection layer is 5 ⁇ m to 20 ⁇ m. It is possible to prevent an ESD breakdown from occurring due to the proximity of the wiring layers of the resistance elements accompanying the mold formation.
  • (A) is a top view of the piezoresistive type pressure sensor which concerns on embodiment of this invention
  • (b) is a side view of (a).
  • 1 is a circuit diagram of a piezoresistive pressure sensor according to an embodiment of the present invention. It is a principal part enlarged plan view of the pressure sensor of FIG. It is a principal part enlarged plan view of the pressure sensor which concerns on the modification of FIG. (A) is a top view of the conventional pressure sensor, (b) is an enlarged view of the A section of (a).
  • FIG. 1 is a plan view and a side view of a piezoresistive pressure sensor according to an embodiment of the present invention
  • FIG. 2 is a circuit diagram of the piezoresistive pressure sensor according to the embodiment of the present invention.
  • P + type semiconductor layer P + type semiconductor layer
  • P + + -type semiconductor layer P-type semiconductors formed by doping a silicon substrate with, for example, boron.
  • P ++ type semiconductor layer dope amount more than the "P + -type semiconductor layer”
  • the doping amount of the "P + -type semiconductor layer” (impurity concentration) is about 10 18 cm -3
  • the doping amount (impurity concentration) in the “P ++ type semiconductor layer” is about 10 20 cm ⁇ 3
  • a small resistivity compared to the "P ++ type semiconductor layer” of it is "P + type semiconductor layer”.
  • the piezoresistive pressure sensor 1 shown in FIG. 1 is used for absolute pressure detection, gauge pressure detection, or the like.
  • the piezoresistive pressure sensor 1 shown in FIG. 1 is formed using, for example, an SOI (Silicon on Insulator) substrate.
  • SOI substrate has a configuration in which a first silicon substrate and a second silicon substrate are stacked with an oxide layer (for example, SiO 2 ) interposed therebetween.
  • the first silicon substrate 2 is on the upper surface side
  • the second silicon substrate 6 is on the lower surface side through the oxide layer 5, and a cavity (concave portion) is formed in the second silicon substrate 6.
  • a diaphragm 3 is formed by the first silicon substrate 2.
  • the region of the diaphragm 3 is indicated by a dotted line.
  • the periphery of the diaphragm 3 is a fixed region 4 where no distortion occurs even when pressure is applied to the first silicon substrate 2.
  • the diaphragm 3 is formed in a rectangular shape in plan view.
  • Piezo elements B to E are formed at substantially the center of each edge of the diaphragm 3.
  • the first piezo element B and the second piezo element C are connected in series via a first output terminal (output pad) 10.
  • the third piezo element D and the fourth piezo element E are connected in series via the second output terminal (output pad) 11.
  • the first piezo element B and the third piezo element D are connected via an input terminal (input pad) 12, and the second piezo element C and the fourth piezo element E are connected via a ground terminal (ground pad) 13, respectively. Is done.
  • the first output terminal (output pad) 10, the second output terminal (output pad) 11, the input terminal (input pad) 12, and the ground terminal (ground pad) 13 are all fixed areas 4. Is formed on the surface.
  • the first output terminal (output pad) 10, the second output terminal (output pad) 11, the input terminal (input pad) 12, the ground terminal (ground pad) 13, and the connection wiring extending from each pad are Al or It is formed of a plated layer or a sputtered layer of a good conductor such as Au.
  • each of the piezo elements B to E at least three semiconductor resistance layers are arranged in parallel at a predetermined interval on the surface of the diaphragm 3, and the semiconductor resistance layers arranged in parallel with each other have a lower resistance.
  • the semiconductor wiring connection layers are electrically connected in series by the wiring layers, and the semiconductor wiring connection layers having lower resistance than the semiconductor resistance layers on both sides of the array are electrically connected.
  • Each of the piezo elements B to E is formed with a P + type semiconductor layer on the surface of the diaphragm 3.
  • each of the piezo elements B to E has three P ++ type semiconductor layers 20 (20a, 20b, 20c) as semiconductor resistance layers arranged in parallel with each other, and each P + The mold type semiconductor layer 20 is formed in a meander shape connected by P ++ semiconductor layers 21 (21a, 21b) as semiconductor wiring layers.
  • Each P + type semiconductor layer 20 is formed in an elongated shape.
  • the direction of the longitudinal direction of the P + -type semiconductor 20 constituting each of the piezo elements B to E is such that the resistance values of the second piezo element C and the third piezo element D increase when the diaphragm 3 is distorted by pressure.
  • the resistance values of the first piezo element B and the fourth piezo element E are regulated to be small.
  • the resistance values of the piezoelectric elements B to E (when there is no distortion) are about 3 k ⁇ to 7 k ⁇ .
  • a pair of P ++ type wiring layers 25 and 26 as semiconductor wiring connection layers made of P ++ type semiconductor layers are connected to both ends of each piezo element B to E formed in a meander shape. ing.
  • the aspect ratio of each P ++ type wiring layer 25, 26 is regulated for bridge resistance adjustment.
  • one P ++ type wiring layer 25 is a piezo element on the side farther from the end of the diaphragm 3 toward the center of the diaphragm 3 than the other P ++ type wiring layer 26. Since it is connected to the ends of B to E, the pull-out length becomes long.
  • the width dimension of the P ++ type wiring layer 25 is formed larger than the width dimension of the P ++ type wiring layer 26.
  • the resistance value of each P ++ type wiring layer 25, 26 is about 120 ⁇ to 250 ⁇ .
  • At least one part of the P ++ type wiring layer 25 is formed so as to extend on the surface of the diaphragm 3.
  • the first adjustment resistor 28 for adjusting the bridge resistance may be formed so as to be provided with two P + -type semiconductor layers between each of the connection wirings, and connected in series with each of the piezo elements B to E.
  • the resistance value of each first adjustment resistor 28 is about 30 ⁇ to 40 ⁇ .
  • the first output terminal (output pad) 10 includes a connection line between the first piezo element B and one first adjustment resistor 28, and a second piezo element C and the other first adjustment resistor 28. And between the connection wires of the first adjustment resistors 28. That is, a total of three first output terminals (output pads) 10 are provided.
  • the second output terminal (output pad) 11 is connected between the connection lines between the third piezo element D and one first adjustment resistor 28, and between the fourth piezo element E and the other first adjustment. It may be provided between the connection wirings with the resistors 28 and between the connection wirings of the first adjustment resistors 28. That is, a total of three second output terminals (output pads) 11 may be provided.
  • the surface of the fixed region 4 that is not distorted by pressure is provided between the connection wirings of the second piezo element C and the ground terminal (ground pad) 13, A temperature at which one P + -type semiconductor layer is provided between the connection wirings of the three piezo elements D and the input terminals (input pads) 12 and is connected in series with the second piezo elements C and the third piezo elements D.
  • a second adjustment resistor 30 for adjusting characteristics may be formed.
  • the shortest distance between the mold wiring layers 25 and 26 and the P ++ semiconductor layers 21a and 21b is 5 ⁇ m to 20 ⁇ m.
  • the shortest distance is a distance between a corner portion of the P ++ semiconductor layer extending from each P + type semiconductor layer on both sides of the array and a corner portion of the P ++ type wiring layer closest thereto. preferable.
  • the P ++ semiconductor layer and the nearest P ++ type wiring layer can be obtained. Can be kept in close proximity, and the electric field distribution can be made uniform to prevent the occurrence of ESD breakdown.
  • each of the piezo elements B to E includes the semiconductor resistance layers 20a, 20b, and 20c arranged in parallel on the surface of the diaphragm 3 as described above.
  • Semiconductor wiring connection layers 25 and 26 having lower resistance than the semiconductor resistance layers 20a and 20b on both sides of the array are electrically connected in series by the semiconductor wiring layers 21a and 21b having lower resistance.
  • one semiconductor resistance layer 20a on both sides of the array is formed relatively long with respect to the semiconductor resistance layer 20c adjacent thereto, so that one semiconductor resistance layer 20a on both sides of the array is formed.
  • the corner portion R1 of the semiconductor wiring connection layer 25 extending from the corner portion R2 and the corner portion R2 of the semiconductor wiring layer 21b closest thereto are separated from each other and the other semiconductor resistance on both sides of the array
  • a semiconductor wiring connection layer corners R4 and thereto corners R3 closest semiconductor wiring layer 21a of 26 are spaced extending from 20b.
  • the distance between the corners R1, R4 and the corners R2, R3 is preferably 14 ⁇ m or more.
  • the semiconductor resistance layers 20a and 20b on both sides of the array are formed relatively long with respect to the semiconductor resistance layer 20c adjacent to the semiconductor resistance layers 20a and 20b. Since the corner R1 (R4) of the semiconductor wiring connection layer 25 (26) extending from 20a and 20b and the corner R2 (R3) of the semiconductor wiring layer 21b (21a) closest thereto are separated, the semiconductor layer Even if the overall size is reduced without changing the arrangement form (even if the wiring is miniaturized), the corners R1, R2 (R3, R4) do not have to be extremely close to each other. The distribution can be made uniform to prevent the occurrence of ESD destruction.
  • FIG. 4 shows a modification of the above-described embodiment.
  • the lengths of all the semiconductor resistance layers 20a, 20b, and 20c arranged in parallel to each other and facing each other in parallel are made the same, and one end of each semiconductor resistance layer 20a (20b) on both sides of the arrangement is arranged.
  • Each of the semiconductor resistance layers on both sides of the array as a whole is bent by bending the bent portion R1 (R4) away from the bent portion R2 (R3) of the semiconductor wiring layer 21b (21a) closest thereto.
  • 20a and 20b are formed relatively long with respect to the semiconductor resistance layer 20c adjacent thereto.
  • the distance between the corners R1, R4 and the corners R2, R3 is preferably 14 ⁇ m or more
  • the length of the semiconductor resistance layer 20 is preferably 20 ⁇ m to 30 ⁇ m.
  • the present invention is not limited to the above-described embodiment, and various modifications can be made without departing from the scope of the invention.
  • the number of semiconductor resistance layers is three in the above embodiment, the number of semiconductor resistance layers is not limited thereto, and may be four or more.

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Pressure Sensors (AREA)
  • Measuring Fluid Pressure (AREA)
  • Micromachines (AREA)

Abstract

 小型化に伴う抵抗素子の配線層同士の接近によってESD破壊が生じることを未然に防止できるピエゾ抵抗型圧力センサを提供すること。本発明のピエゾ抵抗型圧力センサは、配列の両側の各半導体抵抗層(20a,20b)をそれに隣り合う半導体抵抗層(20c)に対して相対的に長く形成することにより、特にESDを引き起こし易い配列の両側の各半導体抵抗層(20a,20b)から延びる半導体配線接続層(25(26))の角部(R1(R4))とそれに最も近い半導体配線層(21b(21a))の角部(R2(R3))とを離隔させるようにしている。

Description

ピエゾ抵抗型圧力センサ
 本発明は、圧力センサに係わり、特に、MEMS技術を用いて形成されるピエゾ抵抗型圧力センサに関する。
 従来から、MEMS(微小電気機械システム:Micro Electro Mechanical System)技術を用いて形成される圧力センサとしては、ダイアフラムの歪みに応じて抵抗値が変化するピエゾ素子を用いたピエゾ抵抗型圧力センサが知られている(例えば、特許文献1及び特許文献2参照)。
 そのようなピエゾ抵抗型圧力センサ100は、例えば図5(a)に示されるように、ダイアフラム103の各縁部の略中央にピエゾ素子110が形成されて成る。また、図5(b)に明確に示されるように、各ピエゾ素子110は、3つの半導体抵抗層120,121,122が間隔を開けて並設され、各半導体抵抗層120,121,122同士をそれよりも抵抗が低い半導体配線層125,126によって連結するミアンダ形状に形成される。また、ミアンダ状で形成された各ピエゾ素子110の両端には、低抵抗の半導体配線層123,124が接続される。
特開昭61-267372号公報 特開平11-68118号公報
 ところで、圧力センサ100の小型化が進むにつれて、圧力センサを構成する配線層間の距離は短くなってくる。とりわけ、ピエゾ抵抗型圧力センサにおいては、ダイアフラムの歪みに応じてピエゾ素子の抵抗値が変化する原理上、半導体層の配置形態を変えることなく相似形のまま全体のサイズを小型化することが必要であり、そのため、サイズを縮小して配線を微細化すると、例えば1mm角サイズ(半導体層の幅12μm)から0.5mm角サイズ(半導体層の幅9μm)へと微細化すると、配線層間が例えば4μm以下という著しく短い距離になる。したがって、回路に電圧を印加すると、電界分布が不均一となり、電界分布が高くなる領域でESD(静電気放電)破壊が生じ易くなる。特に、高抵抗の半導体抵抗層121,122同士を接続する低抵抗の半導体配線層126の一方の角部R2と、高抵抗の半導体抵抗層120から延びる低抵抗の半導体配線層123の角部R1との間、及び、高抵抗の半導体抵抗層120,121同士を接続する低抵抗の半導体配線層125の一方の角部R3と、高抵抗の半導体抵抗層122から延びる低抵抗の半導体配線層124の角部R4との間でESD破壊が起こり易くなるという問題がある。
 本発明は、かかる点に鑑みてなされたものであり、小型化に伴う抵抗素子の配線層同士の接近によってESD破壊が生じることを未然に防止できる圧力センサを提供することを目的とする。
 本発明のピエゾ抵抗型圧力センサは、シリコン基板に形成されたダイアフラムと、前記ダイアフラムの歪みに応じて抵抗値が変化する複数のピエゾ素子とを有するピエゾ抵抗型圧力センサにおいて、各ピエゾ素子は、ダイアフラムの表面に少なくとも3つの半導体抵抗層が所定の間隔で並列に配列され、これらの並列に配列される半導体抵抗層同士がそれよりも抵抗が低い半導体配線層によって電気的に直列に接続されるとともに、配列の両側の半導体抵抗層に対してそれよりも抵抗が低い半導体配線接続層が電気的に接続されることによって構成されており、前記半導体抵抗層のシート抵抗に対する前記半導体配線層のシート抵抗の比が0.06~0.28である場合において、前記半導体配線層と前記半導体配線接続層との間の最短距離が5μm~20μmであることを特徴とする。
 この構成によれば、半導体抵抗層のシート抵抗に対する半導体配線層のシート抵抗の比が0.06~0.28である場合において、半導体配線層と半導体配線接続層との間の最短距離が5μm~20μmであるので、半導体層の配置形態を変えることなく相似形のまま全体のサイズを小型化しても(配線を微細化しても)、半導体配線接続層とそれに最も近い半導体配線層とを著しく近接させないで済み、したがって、電界分布を均一化して、ESD破壊の発生を防止できる。
 本発明のピエゾ抵抗型圧力センサにおいては、前記最短距離は、前記配列の両側の各半導体抵抗層から延びる半導体配線接続層の角部とそれに最も近い半導体配線層の角部との間の距離であることが好ましい。
 本発明のピエゾ抵抗型圧力センサにおいては、前記配列の両側の各半導体抵抗層がそれに隣り合う半導体抵抗層に対して相対的に長く形成されることにより、配列の両側の各半導体抵抗層から延びる半導体配線接続層の角部とそれに最も近い半導体配線層の角部とが離隔されることが好ましい。この構成によれば、特にESDを引き起こし易い配列の両側の各半導体抵抗層から延びる半導体配線接続層の角部とそれに最も近い半導体配線層の角部とを離隔させることができる。
 本発明のピエゾ抵抗型圧力センサにおいては、並列に配列される全ての半導体抵抗層は、互いに平行に対向する部分同士の長さが同一であり、配列の両側の各半導体抵抗層の一端は、その角部がそれに最も近い半導体配線層の角部から離れるように屈曲されていることが好ましい。この構成によれば、全体として、配列の両側の各半導体抵抗層をそれに隣り合う半導体抵抗層に対して相対的に長く形成するので、さらに、素子抵抗(半導体抵抗層)の位置を変更せずに済み、有益である。
 なお、上記構成において、「長く形成」とは、電流の流れる方向に沿う長さを長く形成することを意味している。
 本発明のピエゾ抵抗型圧力センサは、シリコン基板に形成されたダイアフラムと、前記ダイアフラムの歪みに応じて抵抗値が変化する複数のピエゾ素子とを有するピエゾ抵抗型圧力センサにおいて、各ピエゾ素子は、ダイアフラムの表面に少なくとも3つの半導体抵抗層が所定の間隔で並列に配列され、これらの並列に配列される半導体抵抗層同士がそれよりも抵抗が低い半導体配線層によって電気的に直列に接続されるとともに、配列の両側の半導体抵抗層に対してそれよりも抵抗が低い半導体配線接続層が電気的に接続されることによって構成されており、並列に配列される全ての半導体抵抗層は、互いに平行に対向する部分同士の長さが同一であり、配列の両側の各半導体抵抗層の一端は、その角部がそれに最も近い半導体配線層の角部から離れるように屈曲されていることを特徴とする。
 本発明のピエゾ抵抗型圧力センサは、シリコン基板に形成されたダイアフラムと、前記ダイアフラムの歪みに応じて抵抗値が変化する複数のピエゾ素子とを有し、各ピエゾ素子は、ダイアフラムの表面に少なくとも3つの半導体抵抗層が所定の間隔で並列に配列され、これらの並列に配列される半導体抵抗層同士がそれよりも抵抗が低い半導体配線層によって電気的に直列に接続されるとともに、配列の両側の半導体抵抗層に対してそれよりも抵抗が低い半導体配線接続層が電気的に接続されることによって構成されており、前記半導体抵抗層のシート抵抗に対する前記半導体配線層のシート抵抗の比が0.06~0.28である場合において、前記半導体配線層と前記半導体配線接続層との間の最短距離が5μm~20μmであるので、小型化に伴う抵抗素子の配線層同士の接近によってESD破壊が生じることを未然に防止できる。
(a)は本発明の実施の形態に係るピエゾ抵抗型圧力センサの平面図であり、(b)は(a)の側面図である。 本発明の実施の形態に係るピエゾ抵抗型圧力センサの回路図である。 図1の圧力センサの要部拡大平面図である。 図3の変形例に係る圧力センサの要部拡大平面図である。 (a)は従来の圧力センサの平面図であり、(b)は(a)のA部の拡大図である。
 以下、本発明の実施の形態について、添付図面を参照して詳細に説明する。
 図1は、本発明の実施の形態に係るピエゾ抵抗型圧力センサの平面図及び側面図であり、図2は、本発明の実施の形態に係るピエゾ抵抗型圧力センサの回路図である。
 以下、「P型半導体層」、「P++型半導体層」という用語を使用する。「P型半導体層」及び「P++型半導体層」は共にシリコン基板に例えばホウ素をドープして成るP型半導体である。「P++型半導体層」は「P型半導体層」に比べてドープ量が多く、「P型半導体層」でのドープ量(不純物濃度)は1018cm-3程度であり、一方、「P++型半導体層」でのドープ量(不純物濃度)は1020cm-3程度である。また、「P++型半導体層」の方が「P型半導体層」に比べて抵抗率が小さい。
 図1に示すピエゾ抵抗型圧力センサ1は絶対圧検知用やゲージ圧検知用等として用いられる。図1に示すピエゾ抵抗型圧力センサ1は、例えば、SOI(Silicon on Insulator)基板を用いて形成される。SOI基板は、第1シリコン基板と第2シリコン基板とが酸化層(例えばSiO)を挟んで積層された構成である。
 第1シリコン基板2が上面側で、酸化層5を介して第2シリコン基板6が下面側であり、第2シリコン基板6にはキャビティ(凹部)が形成されており、キャビティ上の酸化層及び第1シリコン基板2によりダイアフラム3が形成されている。図1では、ダイアフラム3の領域を点線で示している。ダイアフラム3の周囲は第1シリコン基板2に圧力が作用しても歪みが生じない固定領域4である。
 ダイアフラム3は平面視にて矩形状で形成される。ダイアフラム3の各縁部の略中央には、ピエゾ素子B~Eが形成される。図1及び図2に示すように、第1ピエゾ素子Bと第2ピエゾ素子Cとが第1出力端子(出力パッド)10を介して直列接続される。また、第3ピエゾ素子Dと第4ピエゾ素子Eとが第2出力端子(出力パッド)11を介して直列接続される。
 第1ピエゾ素子Bと第3ピエゾ素子Dは入力端子(入力パッド)12を介して、及び、第2ピエゾ素子Cと第4ピエゾ素子Eはグランド端子(グランドパッド)13を介して、それぞれ接続される。
 図1に示すように、第1出力端子(出力パッド)10、第2出力端子(出力パッド)11、入力端子(入力パッド)12、及び、グランド端子(グランドパッド)13はいずれも固定領域4の表面に形成されている。
 第1出力端子(出力パッド)10、第2出力端子(出力パッド)11、入力端子(入力パッド)12、グランド端子(グランドパッド)13、及び、各パッドから延出する接続配線は、AlやAu等の良導体のメッキ層やスパッタ層で形成される。
 各ピエゾ素子B~Eは、は、ダイアフラム3の表面に少なくとも3つの半導体抵抗層が所定の間隔で並列に配列され、これらの並列に配列される半導体抵抗層同士がそれよりも抵抗が低い半導体配線層によって電気的に直列に接続されるとともに、配列の両側の半導体抵抗層に対してそれよりも抵抗が低い半導体配線接続層が電気的に接続されることによって構成されている。
 各ピエゾ素子B~Eは、ダイアフラム3の表面にP型半導体層を備えて形成される。図1に示す実施の形態では、各ピエゾ素子B~Eは、半導体抵抗層としての3本のP++型半導体層20(20a,20b,20c)が間隔をおいて並設され、各P型半導体層20が半導体配線層としてのP++半導体層21(21a,21b)にて連結されたミアンダ形状で形成される。各P型半導体層20は細長形状で形成される。
 各ピエゾ素子B~Eを構成するP型半導体20の長手方向の向きは、ダイアフラム3が圧力を受けて歪んだときに第2ピエゾ素子C及び第3ピエゾ素子Dの抵抗値が大きくなるように、また、第1ピエゾ素子B及び第4ピエゾ素子Eの抵抗値が小さくなるように、規制されている。各ピエゾ素子B~Eの抵抗値(歪みのないとき)は3kΩ~7kΩ程度である。
 図1に示すように、ミアンダ形状で形成された各ピエゾ素子B~Eの両端には、P++型半導体層からなる半導体配線接続層としての一対のP++型配線層25,26が接続されている。各P++型配線層25,26は、ブリッジ抵抗調整のためにアスペクト比が規制されている。一対のP++型配線層25,26のうち、一方のP++型配線層25は、他方のP++型配線層26よりもダイアフラム3の端からダイアフラム3の中心方向へ離れた側のピエゾ素子B~Eの端部に接続されるため引き出し長さが長くなる。また、図1のようにP++型配線層25の幅寸法はP++型配線層26の幅寸法よりも大きく形成されている。各P++型配線層25,26の抵抗値は120Ω~250Ω程度である。
 図1に示すように、少なくとも一方のP++型配線層25の一部は、ダイアフラム3の表面に延出して形成されている。
 図2に示すように、圧力を受けても歪まない固定領域4の表面には、第1ピエゾ素子Bと第2ピエゾ素子Cとの接続配線間及び第3ピエゾ素子Dと第4ピエゾ素子Eとの接続配線間にそれぞれ2個ずつP型半導体層を備えて構成され、各ピエゾ素子B~Eと直列接続されるブリッジ抵抗調整用としての第1調整抵抗28が形成されてもよい。各第1調整抵抗28の抵抗値は30Ω~40Ω程度である。
 図2に示すように、第1出力端子(出力パッド)10は、第1ピエゾ素子Bと一方の第1調整抵抗28との接続配線間、第2ピエゾ素子Cと他方の第1調整抵抗28との接続配線間、及び、各第1調整抵抗28の接続配線間のそれぞれに設けられてもよい。すなわち、第1出力端子(出力パッド)10は合計で3個設けられる。
 また、図2に示すように、第2出力端子(出力パッド)11は、第3ピエゾ素子Dと一方の第1調整抵抗28との接続配線間、第4ピエゾ素子Eと他方の第1調整抵抗28との接続配線間、及び、各第1調整抵抗28の接続配線間のそれぞれに設けられてもよい。すなわち、第2出力端子(出力パッド)11は合計で3個設けてもよい。
 外部回路(図示しない)と、どの第1出力端子10及び第2出力端子11とを接続するかを、ブリッジ抵抗調整の観点から適宜選択できる。なお、いずれか一つの第1出力端子10及び第2出力端子11を選択する以外に、2つの出力端子10,11間を短絡させることで、その間に位置する第1調整抵抗28を不使用にしてブリッジ抵抗調整を行なうこともできる。本実施形態では、第1出力端子10及び第2出力端子11の接続選択に基づくブリッジ抵抗調整では調整しきれない微調整を前述したP++型配線層25,26のアスペクト比の調整によって行なっている。
 更に本実施形態では、図2に示すように、圧力を受けても歪まない固定領域4の表面には、第2ピエゾ素子Cとグランド端子(グランドパッド)13との接続配線間、及び、第3ピエゾ素子Dと入力端子(入力パッド)12との接続配線間にそれぞれ1個ずつP型半導体層を備えて構成され、第2ピエゾ素子C及び第3ピエゾ素子Dと直列接続される温度特性調整用の第2調整抵抗30が形成されてもよい。
 図1及び図3に示す構成において、P型半導体層20a~20cのシート抵抗に対するP++型配線層25,26のシート抵抗の比が0.06~0.28である場合において、P++型配線層25,26とP++半導体層21a,21bとの間の最短距離が5μm~20μmである。この場合において、前記最短距離は、前記配列の両側の各P型半導体層から延びるP++半導体層の角部とそれに最も近いP++型配線層の角部との間の距離であることが好ましい。
 この構成によれば、半導体層の配置形態を変えることなく相似形のまま全体のサイズを小型化しても(配線を微細化しても)、P++半導体層とそれに最も近いP++型配線層とを著しく近接させないで済み、したがって、電界分布を均一化して、ESD破壊の発生を防止できる。
 また、本実施の形態では、図3に明確に示されるように、各ピエゾ素子B~Eは、前述したようにダイアフラム3の表面に並列に配列される半導体抵抗層20a,20b,20c同士がそれよりも抵抗が低い半導体配線層21a,21bによって電気的に直列に接続されるとともに、配列の両側の半導体抵抗層20a,20bに対してそれよりも抵抗が低い半導体配線接続層25,26が電気的に接続された構成において、配列の両側の一方の半導体抵抗層20aがそれに隣り合う半導体抵抗層20cに対して相対的に長く形成されることにより、配列の両側の一方の半導体抵抗層20aから延びる半導体配線接続層25の角部R1とそれに最も近い半導体配線層21bの角部R2とが離隔されるとともに、配列の両側の他方の半導体抵抗層20bから延びる半導体配線接続層26の角部R4とそれに最も近い半導体配線層21aの角部R3とが離隔されている。この場合、角部R1,R4と角部R2,R3との間の距離は、14μm以上であることが好ましい。
 上記構成によれば、配列の両側の各半導体抵抗層20a,20bをそれに隣り合う半導体抵抗層20cに対して相対的に長く形成することにより、特にESDを引き起こし易い配列の両側の各半導体抵抗層20a,20bから延びる半導体配線接続層25(26)の角部R1(R4)とそれに最も近い半導体配線層21b(21a)の角部R2(R3)とを離隔させるようにしているため、半導体層の配置形態を変えることなく相似形のまま全体のサイズを小型化しても(配線を微細化しても)、前記角部R1,R2(R3,R4)同士を著しく近接させないで済み、したがって、電界分布を均一化して、ESD破壊の発生を防止できる。
 図4は、前述した実施の形態の変形例を示している。本変形例では、並列に配列される全ての半導体抵抗層20a,20b,20cの互いに平行に対向する部分同士の長さを同一にし、配列の両側の各半導体抵抗層20a(20b)の一端をその角部R1(R4)がそれに最も近い半導体配線層21b(21a)の角部R2(R3)から離れるように屈曲する(屈曲部50)ことにより、全体として、配列の両側の各半導体抵抗層20a,20bをそれに隣り合う半導体抵抗層20cに対して相対的に長く形成するようにしている。この場合には、上記作用効果に加え、素子抵抗(半導体抵抗層)の位置を変更せずに済み、有益である。この場合、角部R1,R4と角部R2,R3との間の距離が14μm以上、半導体抵抗層20の長さが20μm~30μmであることが好ましい。
 なお、本発明は上記実施の形態に限定されず、その要旨を逸脱しない範囲で種々変形して実施できる。例えば、上記実施の形態では、半導体抵抗層が3つであったが、半導体抵抗層の数はそれに限定されず、4つ以上であっても構わない。
 本出願は、2009年1月6日出願の特願2009-001010に基づく。この内容はすべてここに含めておく。

Claims (5)

  1.  シリコン基板に形成されたダイアフラムと、前記ダイアフラムの歪みに応じて抵抗値が変化する複数のピエゾ素子とを有するピエゾ抵抗型圧力センサにおいて、各ピエゾ素子は、ダイアフラムの表面に少なくとも3つの半導体抵抗層が所定の間隔で並列に配列され、これらの並列に配列される半導体抵抗層同士がそれよりも抵抗が低い半導体配線層によって電気的に直列に接続されるとともに、配列の両側の半導体抵抗層に対してそれよりも抵抗が低い半導体配線接続層が電気的に接続されることによって構成されており、前記半導体抵抗層のシート抵抗に対する前記半導体配線層のシート抵抗の比が0.06~0.28である場合において、前記半導体配線層と前記半導体配線接続層との間の最短距離が5μm~20μmであることを特徴とするピエゾ抵抗型圧力センサ。
  2.  前記最短距離は、前記配列の両側の各半導体抵抗層から延びる半導体配線接続層の角部とそれに最も近い半導体配線層の角部との間の距離であることを特徴とする請求項1記載のピエゾ抵抗型圧力センサ。
  3.  前記配列の両側の各半導体抵抗層がそれに隣り合う半導体抵抗層に対して相対的に長く形成されることにより、配列の両側の各半導体抵抗層から延びる半導体配線接続層の角部とそれに最も近い半導体配線層の角部とが離隔されることを特徴とする請求項1又は請求項2記載のピエゾ抵抗型圧力センサ。
  4.  並列に配列される全ての半導体抵抗層は、互いに平行に対向する部分同士の長さが同一であり、配列の両側の各半導体抵抗層の一端は、その角部がそれに最も近い半導体配線層の角部から離れるように屈曲されていることを特徴とする請求項1又は請求項2記載のピエゾ抵抗型圧力センサ。
  5.  シリコン基板に形成されたダイアフラムと、前記ダイアフラムの歪みに応じて抵抗値が変化する複数のピエゾ素子とを有するピエゾ抵抗型圧力センサにおいて、各ピエゾ素子は、ダイアフラムの表面に少なくとも3つの半導体抵抗層が所定の間隔で並列に配列され、これらの並列に配列される半導体抵抗層同士がそれよりも抵抗が低い半導体配線層によって電気的に直列に接続されるとともに、配列の両側の半導体抵抗層に対してそれよりも抵抗が低い半導体配線接続層が電気的に接続されることによって構成されており、並列に配列される全ての半導体抵抗層は、互いに平行に対向する部分同士の長さが同一であり、配列の両側の各半導体抵抗層の一端は、その角部がそれに最も近い半導体配線層の角部から離れるように屈曲されていることを特徴とするピエゾ抵抗型圧力センサ。
PCT/JP2009/070497 2009-01-06 2009-12-07 ピエゾ抵抗型圧力センサ WO2010079662A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2010545694A JP5281658B2 (ja) 2009-01-06 2009-12-07 ピエゾ抵抗型圧力センサ
US13/176,351 US8314444B2 (en) 2009-01-06 2011-07-05 Piezoresistive pressure sensor

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009-001010 2009-01-06
JP2009001010 2009-01-06

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/176,351 Continuation US8314444B2 (en) 2009-01-06 2011-07-05 Piezoresistive pressure sensor

Publications (1)

Publication Number Publication Date
WO2010079662A1 true WO2010079662A1 (ja) 2010-07-15

Family

ID=42316433

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/070497 WO2010079662A1 (ja) 2009-01-06 2009-12-07 ピエゾ抵抗型圧力センサ

Country Status (3)

Country Link
US (1) US8314444B2 (ja)
JP (1) JP5281658B2 (ja)
WO (1) WO2010079662A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9955955B2 (en) 2011-12-05 2018-05-01 Devicor Medical Products, Inc. Biopsy device with slide-in probe
JP2015011013A (ja) * 2013-07-02 2015-01-19 アルプス電気株式会社 物理量センサ
US11650110B2 (en) * 2020-11-04 2023-05-16 Honeywell International Inc. Rosette piezo-resistive gauge circuit for thermally compensated measurement of full stress tensor

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0786618A (ja) * 1993-09-13 1995-03-31 Nagano Keiki Seisakusho Ltd 半導体圧力センサ
JP2000147000A (ja) * 1998-11-06 2000-05-26 Nikon Corp ピエゾ抵抗体を用いたセンサ及び加速度センサ
JP2004327551A (ja) * 2003-04-22 2004-11-18 Denso Corp 半導体集積回路装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59136977A (ja) * 1983-01-26 1984-08-06 Hitachi Ltd 圧力感知半導体装置とその製造法
US4814856A (en) * 1986-05-07 1989-03-21 Kulite Semiconductor Products, Inc. Integral transducer structures employing high conductivity surface features
US5002901A (en) * 1986-05-07 1991-03-26 Kulite Semiconductor Products, Inc. Method of making integral transducer structures employing high conductivity surface features
JPH0769239B2 (ja) 1989-10-23 1995-07-26 三菱電機株式会社 半導体圧力センサ
JPH0391692U (ja) * 1989-12-28 1991-09-18
JP2612100B2 (ja) 1991-02-01 1997-05-21 三菱電機株式会社 半導体圧力センサ
JP3114453B2 (ja) * 1993-10-05 2000-12-04 株式会社日立製作所 物理量検出センサ及びプロセス状態検出器
US6150917A (en) * 1995-02-27 2000-11-21 Motorola, Inc. Piezoresistive sensor bridge having overlapping diffused regions to accommodate mask misalignment and method
US7434476B2 (en) * 2003-05-07 2008-10-14 Califronia Institute Of Technology Metallic thin film piezoresistive transduction in micromechanical and nanomechanical devices and its application in self-sensing SPM probes
JP5220866B2 (ja) * 2008-11-17 2013-06-26 アルプス電気株式会社 半導体圧力センサ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0786618A (ja) * 1993-09-13 1995-03-31 Nagano Keiki Seisakusho Ltd 半導体圧力センサ
JP2000147000A (ja) * 1998-11-06 2000-05-26 Nikon Corp ピエゾ抵抗体を用いたセンサ及び加速度センサ
JP2004327551A (ja) * 2003-04-22 2004-11-18 Denso Corp 半導体集積回路装置

Also Published As

Publication number Publication date
US8314444B2 (en) 2012-11-20
JPWO2010079662A1 (ja) 2012-06-21
JP5281658B2 (ja) 2013-09-04
US20110260269A1 (en) 2011-10-27

Similar Documents

Publication Publication Date Title
US7540198B2 (en) Semiconductor device
US8210994B2 (en) Pressure sensor and boxing machine using the same
USRE46486E1 (en) Semiconductor pressure sensor
US10508958B2 (en) Semiconductor pressure sensor with piezo-resistive portions with conductive shields
JP5853169B2 (ja) 半導体圧力センサ
EP2530444A1 (en) Pressure sensor
JP5281658B2 (ja) ピエゾ抵抗型圧力センサ
JP5081071B2 (ja) 半導体圧力センサ
JP4589605B2 (ja) 半導体多軸加速度センサ
KR101633027B1 (ko) Mems 센서
JP5324477B2 (ja) 圧力センサ
JP2010008122A (ja) ガスセンサ
JP6267987B2 (ja) 半導体装置
TWI529910B (zh) 半導體裝置
WO2011058826A1 (ja) 可変容量装置
JP2006332290A (ja) 容量素子、半導体装置及び半導体装置のパッド電極の端子容量設定方法
JP5191030B2 (ja) 半導体歪みゲージ
JP7031320B2 (ja) 半導体装置
JP5248439B2 (ja) 半導体圧力センサ及びその製造方法
US9806020B1 (en) Semiconductor device
JP6569066B2 (ja) ストレインゲージ及びこれを備えた歪みセンサ及び力変換器
US10177138B2 (en) Semiconductor device
JP7011185B2 (ja) 発光装置
JP6577410B2 (ja) 半導体装置
JP6586152B2 (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09837548

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2010545694

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 09837548

Country of ref document: EP

Kind code of ref document: A1