WO2010027075A1 - 配線基板およびプローブカード - Google Patents

配線基板およびプローブカード Download PDF

Info

Publication number
WO2010027075A1
WO2010027075A1 PCT/JP2009/065604 JP2009065604W WO2010027075A1 WO 2010027075 A1 WO2010027075 A1 WO 2010027075A1 JP 2009065604 W JP2009065604 W JP 2009065604W WO 2010027075 A1 WO2010027075 A1 WO 2010027075A1
Authority
WO
WIPO (PCT)
Prior art keywords
wiring board
wiring
probe
probe card
ceramic substrates
Prior art date
Application number
PCT/JP2009/065604
Other languages
English (en)
French (fr)
Inventor
俊男 風間
佳男 山田
浩志 中山
Original Assignee
日本発條株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本発條株式会社 filed Critical 日本発條株式会社
Priority to JP2010527849A priority Critical patent/JP5107431B2/ja
Publication of WO2010027075A1 publication Critical patent/WO2010027075A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/073Multiple probes
    • G01R1/07307Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
    • G01R1/07364Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card with provisions for altering position, number or connection of probe tips; Adapting to differences in pitch
    • G01R1/07378Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card with provisions for altering position, number or connection of probe tips; Adapting to differences in pitch using an intermediate adapter, e.g. space transformers
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2886Features relating to contacting the IC under test, e.g. probe heads; chucks
    • G01R31/2889Interfaces, e.g. between probe and tester
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • H05K1/186Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit manufactured by mounting on or connecting to patterned circuits before or during embedding
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4602Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
    • H05K3/4605Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated made from inorganic insulating material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
    • H05K3/4617Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination characterized by laminating only or mainly similar single-sided circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4626Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
    • H05K3/4629Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating inorganic sheets comprising printed circuits, e.g. green ceramic sheets
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2855Environmental, reliability or burn-in testing
    • G01R31/2872Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation
    • G01R31/2874Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation related to temperature
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/82009Pre-treatment of the connector or the bonding area
    • H01L2224/8203Reshaping, e.g. forming vias
    • H01L2224/82035Reshaping, e.g. forming vias by heating means
    • H01L2224/82039Reshaping, e.g. forming vias by heating means using a laser
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/06Thermal details
    • H05K2201/068Thermal details wherein the coefficient of thermal expansion is important
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09036Recesses or grooves in insulating substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09536Buried plated through-holes, i.e. plated through-holes formed in a core before lamination
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/0959Plated through-holes or plated blind vias filled with insulating material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10636Leadless chip, e.g. chip capacitor or resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/02Details related to mechanical or acoustic processing, e.g. drilling, punching, cutting, using ultrasound
    • H05K2203/025Abrading, e.g. grinding or sand blasting
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/11Treatments characterised by their effect, e.g. heating, cooling, roughening
    • H05K2203/1178Means for venting or for letting gases escape
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/107Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by filling grooves in the support with conductive material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • H05K3/323Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives by applying an anisotropic conductive adhesive layer over an array of pads
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Definitions

  • the present invention relates to a wiring board and a probe card that includes the wiring board and is used for electrical characteristic inspection of a semiconductor wafer.
  • wafer level test In the semiconductor inspection process, electrical property inspection is performed by contacting a conductive probe in the state of the semiconductor wafer before dicing, and defective products are detected (wafer level test).
  • a probe card containing a large number of probes is used to transmit inspection signals to the semiconductor wafer.
  • the probe In the wafer level test, the probe is contacted individually for each die while scanning the die on the semiconductor wafer with a probe card.
  • hundreds to tens of thousands of dies are formed on the semiconductor wafer, so one semiconductor It took a considerable amount of time to test the wafer, increasing the number of dies and increasing the cost.
  • FIG. 26 is a diagram schematically showing a configuration example of a probe card applied in the full wafer level test.
  • a probe card 81 shown in the figure includes a probe head 83 that accommodates a plurality of probes 82 provided corresponding to the arrangement pattern of electrodes on a semiconductor wafer, and a space transformer that converts the interval of fine wiring patterns in the probe head 83.
  • 84 an interposer 85 for relaying the wiring w coming out of the space transformer 84, a leaf spring 86 for holding the probe head 83, a wiring board 87 for connecting the wiring w relayed by the interposer 85 to the inspection apparatus, and the wiring board 87.
  • a connector 88 connected to the inspection apparatus side that generates the inspection signal and a reinforcing member 89 that reinforces the wiring board 87 are provided.
  • the thermal expansion coefficient of the semiconductor wafer consisting mainly of silicon (3.4 ⁇ 10 -6 / °C)
  • the thermal expansion coefficient of the wiring board composed mainly of a resin such as glass epoxy or polyimide (12 ⁇ 10 - 6 to 17 ⁇ 10 ⁇ 6 / ° C.).
  • a material having a thermal expansion coefficient larger than the thermal expansion coefficient of the semiconductor wafer and smaller than the thermal expansion coefficient of the wiring board for example, a thermal expansion coefficient of 7 ⁇ 10 ⁇ is used as a material of the space transformer.
  • the difference between the thermal expansion coefficient of the semiconductor wafer and the thermal expansion coefficient of the wiring board is alleviated, and electrical property inspection is performed in a wide temperature environment (about 25-125 ° C) At this time, it is possible to prevent misalignment between the tip position of the probe and the electrode of the semiconductor wafer.
  • the space transformer has a problem that it takes time to manufacture and is expensive. Under such circumstances, as a wiring board that can constitute a probe card without using a space transformer, the wiring board has a thermal expansion coefficient close to that of silicon and enables wiring with a fine pitch. Was long-awaited.
  • the present invention has been made in view of the above, and provides a wiring board having a thermal expansion coefficient close to that of silicon and capable of wiring with a fine pitch, and a probe card including the wiring board.
  • the purpose is to do.
  • a wiring board according to the present invention includes wirings that are electrically connected to each other, and is formed by laminating a plurality of individually sintered ceramic substrates.
  • the expansion coefficient is 3.2 ⁇ 10 ⁇ 6 to 5.0 ⁇ 10 ⁇ 6 / ° C.
  • the wiring board according to the present invention is characterized in that, in the above invention, at least a part of the plurality of ceramic substrates has a through-hole penetrating in a thickness direction and plated on an edge.
  • the wiring board according to the present invention is characterized in that, in the above-mentioned invention, an insulating material filled in the through hole is further provided.
  • the wiring board according to the present invention is characterized in that, in the above invention, the wiring board has a hole communicating from the surface of the ceramic substrate facing the end of the insulating material to the outside of the wiring board.
  • the wiring board according to the present invention further includes an electronic component located at a boundary portion between any two adjacent ceramic substrates and mounted on the surface of one of the ceramic substrates.
  • a probe card according to the present invention includes a wiring board according to the above invention, and a probe having a plurality of probe receiving holes stacked on the wiring board, each of which penetrates in the plate thickness direction and accommodates a conductive probe. And a head.
  • the wiring board includes a plurality of ceramic substrates each having a surface area substantially equal to the probe head, and the first wiring layer is laminated on the first wiring layer. And a second wiring layer including a plurality of ceramic substrates each having a larger surface area than the probe head.
  • a plurality of individually sintered ceramic substrates having wirings that are electrically connected to each other are laminated, and the thermal expansion coefficient of each ceramic substrate is 3.2 ⁇ 10 ⁇ 6 to 5.0 ⁇ 10. Since it is -6 / ° C, it has a thermal expansion coefficient close to that of silicon. In addition, since each ceramic substrate has good workability, wiring with a fine pitch is possible.
  • FIG. 1 is a cross-sectional view showing a configuration of a probe card according to Embodiment 1 of the present invention.
  • 2 is a plan view in the direction of arrow A in FIG.
  • FIG. 3 is a diagram showing a configuration of a main part of the probe card according to Embodiment 1 of the present invention.
  • FIG. 4 is a cross-sectional view showing a state in which a through hole and a counterbore are provided in the ceramic substrate.
  • FIG. 5 is a cross-sectional view showing a state where the ceramic substrate is plated.
  • FIG. 6 is a cross-sectional view showing a state where the through hole is filled with resin.
  • FIG. 7 is a cross-sectional view showing a state after surface grinding.
  • FIG. 1 is a cross-sectional view showing a configuration of a probe card according to Embodiment 1 of the present invention.
  • 2 is a plan view in the direction of arrow A in FIG.
  • FIG. 3 is a diagram showing
  • FIG. 8 is a cross-sectional view showing a state in which a ceramic substrate is built up with respect to the core layer.
  • FIG. 9 is a cross-sectional view showing a state in which a via hole and a counterbore are formed on a built-up ceramic substrate.
  • FIG. 10 is a cross-sectional view showing a state in which the surface of the laminated material of the core layer and the ceramic substrate is plated.
  • FIG. 11 is a cross-sectional view showing a state after the surface of the laminated material of the core layer and the ceramic substrate is ground.
  • FIG. 12 is a diagram illustrating a process of forming a wiring layer.
  • FIG. 13 is a diagram showing an outline of bonding between the core layer and the wiring layer.
  • FIG. 14 is a cross-sectional view showing a configuration of a main part of a wiring board according to a modification of the first embodiment of the present invention.
  • FIG. 15 is a cross-sectional view showing a configuration of a probe card according to Embodiment 2 of the present invention.
  • FIG. 16 is a diagram showing a configuration of a main part of the wiring board according to Embodiment 2 of the present invention.
  • FIG. 17 is a cross-sectional view showing a configuration of a wiring board according to a modification of the second embodiment of the present invention.
  • FIG. 18 is a diagram showing a configuration of a wiring board according to Embodiment 3 of the present invention.
  • FIG. 19 is a diagram showing an outline of a method for mounting an electronic component when manufacturing a wiring board according to Embodiment 3 of the present invention.
  • FIG. 20 is a diagram showing an outline of another method for mounting electronic components when manufacturing a wiring board according to Embodiment 3 of the present invention.
  • FIG. 21 is a cross-sectional view showing a configuration of a wiring board according to another embodiment of the present invention.
  • FIG. 22 is a perspective view showing a configuration of a connection terminal used in a wiring board according to still another embodiment of the present invention.
  • FIG. 23 is a side view in the direction of arrow B in FIG. FIG.
  • FIG. 24 is a diagram showing a configuration in the vicinity of a bonding portion between a connection terminal and a connection terminal support film used in a wiring board according to still another embodiment of the present invention.
  • FIG. 25 is an enlarged partial sectional view showing a state in the vicinity of the connector of the wiring board according to still another embodiment of the present invention.
  • FIG. 26 is a diagram showing a configuration of a conventional probe card.
  • FIG. 1 is a cross-sectional view showing a configuration of a probe card according to Embodiment 1 of the present invention.
  • 2 is a plan view in the direction of arrow A in FIG.
  • a probe card 1 shown in these drawings includes a plurality of conductive probes 2 arranged corresponding to an object to be inspected, a disk-shaped probe head 3 that accommodates the plurality of probes 2, and a probe that is accommodated in the probe head 3.
  • the wiring board 4 has a wiring pattern corresponding to the arrangement pattern 2, has a disk shape larger in diameter than the probe head 3, is fixed to the wiring board 4, and is fixed to the wiring board 4 and holds the probe head 3.
  • FIG. 3 is a diagram showing a configuration of a main part of the probe card 1.
  • the probe 2 has a first plunger 21 whose tip contacts the wiring substrate 4, a second plunger 22 that protrudes in a direction opposite to the first plunger 21 and contacts the electrode 101 of the semiconductor wafer 100 to be inspected, and a first A coil spring 23 is provided between the plunger 21 and the second plunger 22 and connects the first plunger 21 and the second plunger 22 in a telescopic manner.
  • the first plunger 21, the second plunger 22, and the coil spring 23 connected to each other have the same axis.
  • the first plunger 21 has a distal end portion 21a having a sharp end, a boss portion 21b provided on the proximal end side of the distal end portion 21a and having a diameter smaller than the diameter of the distal end portion 21a, and a distal end of the surface of the boss portion 21b.
  • a shaft portion 21c extending from the surface on the opposite side to the side in contact with the portion 21a.
  • the second plunger 22 is provided on a distal end portion 22a having a sharp end, a flange portion 22b provided on the proximal end side of the distal end portion 22a, having a diameter larger than the diameter of the distal end portion 22a, and the surface of the flange portion 22b.
  • the boss portion 22c that protrudes in a direction opposite to the tip portion 22a and has a diameter smaller than the diameter of the flange portion 22b.
  • the side attached to the 1st plunger 21 is the rough winding part 23a
  • the side attached to the 2nd plunger 22 is the close_contact
  • the end of the coarsely wound portion 23a is press-fitted into the boss portion 21b, while the end of the tightly wound portion 23b is press-fitted into the boss portion 22c.
  • the probe 2 has the coil spring 23 curved and at least a part of the tightly wound portion 23b is in contact with the shaft portion 21c. Therefore, when a load is applied to the probe 2 from the outside and the tip 22a of the second plunger 22 comes into contact with the electrode 101 of the semiconductor wafer 100, the coil spring 23 is further curved, and the first plunger 21, the coil spring 23, and the first plunger 2 Electrical conduction through the shortest path that sequentially passes through the plunger 22 is realized.
  • probe 2 described here is merely an example, and can be configured using any of various types of probes that have been conventionally known.
  • the probe head 3 is formed using an insulating material.
  • the probe head 3 is provided with a plurality of probe accommodating holes 31 that penetrate in the thickness direction (vertical direction in FIG. 3) and accommodate the probe 2.
  • the probe accommodating hole 31 has a small diameter hole 31a formed from the end surface on the semiconductor wafer 100 side to a length smaller than at least the length in the longitudinal direction of the distal end portion 22a, and the same central axis as the small diameter hole 31a. It is a stepped hole having a large diameter hole 31b having a diameter larger than 31a.
  • the inner diameter of the small diameter hole 31a is slightly larger than the outer diameter of the distal end portion 22a and slightly smaller than the outer diameter of the flange portion 22b. Therefore, the second plunger 22 is prevented from coming off by the small diameter hole 31a.
  • the number and arrangement pattern of the probe receiving holes 31 are determined according to the number of semiconductor chips formed on the semiconductor wafer 100 and the arrangement pattern of the electrodes 101. For example, when the diameter of the semiconductor wafer 100 is 8 inches (about 200 mm), it is necessary to form tens to thousands of probe accommodating holes 31. When the diameter of the semiconductor wafer 100 is 12 inches (about 300 mm), it is necessary to form several hundred to several tens of thousands of probe receiving holes 31.
  • the wiring substrate 4 includes a core layer 41 formed of a ceramic substrate having a maximum thickness among a plurality of ceramic substrates, a probe head side wiring layer 42 having a surface facing the probe head 3, and a side on which the connector 6 is provided. And a connector-side wiring layer 43 having a surface.
  • the probe head side wiring layer 42 comprises two wiring layers 44 and 45, while the connector side wiring layer 43 comprises three wiring layers 46-48.
  • Each of the core layer 41 and the wiring layers 44 to 48 has a thermal expansion coefficient of 3.2 ⁇ 10 ⁇ 6 to 5.0 ⁇ 10 ⁇ 6 / ° C. and uses a sintered ceramic substrate as a base material.
  • the wiring substrate 4 when performing an inspection in which only the semiconductor wafer 100 is heated, the wiring substrate 4 is disposed at a position away from the semiconductor wafer 100 when the semiconductor wafer 100 is heated. Compared to the above, expansion is suppressed. Therefore, the value of the thermal expansion coefficient of the ceramic substrate constituting the wiring board 4 to be applied to the inspection to heat only the semiconductor wafer 100, the thermal expansion coefficient of greater than 3.6 ⁇ 10 -6 ⁇ 3.9 ⁇ 10 silicon -6 / ° C is more preferable. On the other hand, when the probe card 1 and the semiconductor wafer 100 are inspected under the same temperature environment, the thermal expansion coefficient of the ceramic substrate constituting the wiring substrate 4 is 3.2 ⁇ 10 ⁇ 6 to 3.5 ⁇ . 10 ⁇ 6 / ° C. is more preferable. Such a ceramic substrate is known to have not only a thermal expansion coefficient close to that of silicon but also good workability. The ceramic substrate applied in the present invention always has the above-described properties.
  • the number of ceramic substrates laminated as the probe head side wiring layer 42 and the connector side wiring layer 43 can be appropriately changed. Further, the ceramic substrates that form the base material of the core layer 41 and the wiring layers 44 to 48 need not be the same type, and the combination can be changed as appropriate. By changing the number and types of ceramic substrates constituting the wiring board 4 in this way, the thermal expansion coefficient and high frequency characteristics of the wiring board 4 can be freely adjusted.
  • FIG. 4 to 11 are diagrams showing an outline of a method for manufacturing the wiring board 4.
  • FIG. 4 First, as shown in FIG. 4, a through hole 412 that is a through hole penetrating in the thickness direction of the ceramic substrate 411 that forms the base material of the core layer 41 is formed, and the end of the through hole 412 is formed on the upper surface of the ceramic substrate 411. Counterbore 413 connected to the portion is formed.
  • FIG. 5 is a cross-sectional view showing a state where the core layer 41 is plated 414.
  • FIG. 6 is a cross-sectional view showing a state in which the through hole 412 is filled with the resin 415.
  • the resin 415 has an effect of preventing the ceramic substrate 411 from cracking due to expansion of the gas in the through hole 412 when inspecting at a high temperature.
  • FIG. 7 is a cross-sectional view showing a state after surface grinding.
  • the surface of the ceramic substrate 411 is exposed on both the upper and lower surfaces of the core layer 41 except for the spot facing 413.
  • the core layer 41 using the plating 414 provided in the spot facing 413 as a wiring pattern is completed.
  • FIG. 8 a ceramic substrate 441 that forms the base material of the wiring layer 44 with respect to the core layer 41 is built up. Thereafter, a via hole 442 that is a through hole penetrating in the thickness direction of the ceramic substrate 441 is provided by a laser having a predetermined wavelength, and a counterbore 443 that is a pattern portion is provided on the surface of the ceramic substrate 441.
  • FIG. 9 is a cross-sectional view showing a state where via holes 442 and counterbore 443 are formed in the ceramic substrate 441.
  • FIG. 10 is a cross-sectional view showing a state after the surface layer of the laminated material of the core layer 41 and the ceramic substrate 441 is ground. On the surface where the ceramic substrate 441 is exposed to the outside (upper surface in FIG. 11), the plating 444 remains only in the portions of the via hole 442 and the counterbore 443 to form a wiring pattern.
  • the wiring layers 45 to 48 are sequentially laminated.
  • the method for laminating the wiring layers 45 to 48 is the same as the method for laminating the wiring layer 44 described above.
  • a plurality of ceramic substrates that have mutually conductive wirings and are individually sintered are laminated, and the thermal expansion of each ceramic substrate. Since the coefficient is 3.2 ⁇ 10 ⁇ 6 to 5.0 ⁇ 10 ⁇ 6 / ° C., it has a thermal expansion coefficient close to that of silicon. In addition, since each ceramic substrate has good workability, wiring with a fine pitch is possible.
  • the probe card according to the first embodiment since a space transformer and an interposer are unnecessary, there is no problem that the electrical characteristics are deteriorated due to an increase in junction points as in the conventional probe card. Therefore, it is possible to provide a probe card excellent in transmission characteristics of high-frequency electric signals. Further, by not using a space transformer or an interposer, it is possible to realize a probe card that has extremely high heat resistance and can cope with inspection exceeding 200 ° C.
  • the wiring board and the probe card according to the first embodiment since the ceramic substrates subjected to surface grinding are laminated, the parallelism and flatness as the wiring board can be kept high.
  • the thermal expansion coefficient of the wiring board is close to the thermal expansion coefficient of the semiconductor wafer (silicon), it is possible to prevent the positional deviation or warpage from occurring in the wiring board during inspection. can do. In addition, it is possible to achieve uniform contact to the semiconductor wafer of all probes contained in the probe card and prevent differences in the degree of wear between the probes, thus improving the durability of the probes. It becomes.
  • FIG. 12 is a diagram specifically showing the process of forming the wiring layer 44.
  • the ceramic substrate 441 is perforated, and the surface of the perforated ceramic substrate 441 is plated. And the state where the wiring layer 44 is completed by performing surface grinding.
  • the core layer 41 and the wiring layers 45 to 48 are also formed in the same manner as the wiring layer 44. Thereafter, the core layer 41 and the wiring layers 45 to 48 are laminated in a predetermined order and bonded together by adhesion or the like.
  • FIG. 13 is a diagram showing an outline of bonding between the core layer 41 and the wiring layer 44.
  • FIG. 14 is a cross-sectional view showing a configuration of a main part of a wiring board according to a modification of the first embodiment.
  • the wiring substrate 8 shown in the figure is formed by stacking wiring layers 44 ′ and 45 ′ on a core layer 41.
  • the wiring layers 44 ′ and 45 ′ have holes 44 a and 45 a penetrating in the thickness direction, respectively.
  • the hole 44a communicates with one of the holes 45a.
  • One opening surface of the hole 45 a faces the end portion of the resin 415 filled in the through hole 412.
  • the ceramic substrate 411, 441, 451 is more reliably prevented from cracking due to the gas latent in the pores of the resin 415 expanding at a high temperature. can do.
  • FIG. 15 is a cross-sectional view showing a configuration of a probe card according to Embodiment 2 of the present invention.
  • a probe card 9 shown in the figure includes a plurality of probes 2, a probe head 3, a wiring board 10, a leaf spring 5, a connector 6, and a reinforcing member 7.
  • FIG. 16 is a diagram illustrating a configuration of a main part of the wiring board 10.
  • the wiring board 10 shown in the figure is a disc-shaped first wiring layer 11 having the same diameter as the probe head 3, and a disc-shaped first wiring layer 11 laminated on the first wiring layer 11 and having a larger diameter than the first wiring layer 11. It has two wiring layers 12 and has an axisymmetric shape.
  • the first wiring layer 11 and the second wiring layer 12 are each formed by laminating a plurality of ceramic substrates.
  • the second wiring layer 12 includes a plurality of through-holes 131 penetrating in the plate thickness direction, and includes a core layer 13 whose base material is a ceramic substrate having a plate thickness larger than that of other layers of ceramic substrates.
  • the probe card 9 is higher than the probe card 1 by the thickness of the first wiring layer 11. For this reason, the tip of the probe 2 that comes into contact with the semiconductor wafer 100 can be reliably projected outward from the bottom surface of the probe card holder that holds the probe card 9 during inspection, and the wafer on which the semiconductor wafer 100 is placed during inspection. It is possible to reliably prevent the chucker from coming into contact with the probe card holder.
  • the height of the probe card can be adjusted without changing the probe head or the probe.
  • FIG. 17 is a cross-sectional view showing a configuration of a wiring board according to a modification of the second embodiment.
  • the wiring board 14 shown in the figure has a first wiring layer 15 and a second wiring layer 12.
  • the first wiring layer 15 is formed by stacking a plurality of wiring layers on the core layer 16 having a plurality of through holes 161. According to this modification, since the core layer 16 is also provided in the first wiring layer 15, the number of ceramic substrates to be stacked can be reduced and the height of the wiring substrate can be increased.
  • FIG. 18 is a diagram showing a configuration of a wiring board according to Embodiment 3 of the present invention.
  • a wiring board 51 shown in the figure has an electronic component 52 that is located on a boundary portion between two wiring layers 53 and 54 that are stacked adjacent to each other and is mounted on the surface of the wiring layer 54 by soldering or the like.
  • the electronic component 52 is, for example, a noise reducing chip capacitor.
  • the wiring layer 53 is provided with a recess 531 for embedding the electronic component 52.
  • FIG. 19 is a diagram showing an outline of a method for mounting the electronic component 52 when the wiring board 51 is manufactured.
  • the ceramic substrate 532 that forms the base material of the wiring layer 53 is built up.
  • FIG. 20 is a diagram showing an outline of another method for mounting the electronic component 52 when the wiring board 51 is manufactured.
  • the electronic component 52 is mounted on the surface of the wiring layer 54 when the ceramic substrate 532 is built up.
  • the distance from the semiconductor wafer 100 to the electronic component 52 can be shortened and the wiring board 51 can be downsized. Further, when the electronic component 52 is a noise reduction capacitor, a good noise reduction effect can be obtained.
  • FIG. 21 is a cross-sectional view showing a configuration of a wiring board according to another embodiment of the present invention.
  • the wiring substrate 61 shown in the figure has an anisotropic conductive sheet 62 interposed between the core layer 41 and the wiring layer 44 and between the wiring layer 44 and the wiring layer 45.
  • FIG. 22 is a perspective view showing a configuration of a connection terminal used in this case.
  • FIG. 23 is a side view in the direction of arrow B in FIG.
  • the connection terminal 71 shown in the figure has a flat plate-like base portion 73 provided with an opening 72 penetrating in the plate thickness direction, and extends from the surface of the base portion 73, and is deformed according to a load applied from the outside. And a contact portion 74 to be operated.
  • the contact portion 74 has a tapered band shape, and extends to the base end portion 74a extending from the edge of the opening 72 while curving in a direction away from the base portion 73, and the base end portion 74a. And a distal end portion 74b extending while curving to the opposite side.
  • the connection terminal 71 is formed using a conductive material such as phosphor bronze, spring steel, copper, stainless steel, nickel, nickel alloy, and the contact portion 74 is subjected to plastic processing such as press molding.
  • connection terminals 71 are arranged in a predetermined pattern so that the surfaces of all the base portions 73 pass on the same plane, and one surface of the base portion 73 is arranged.
  • the portion is formed by covering with a connection terminal support film made of an insulating material such as polyimide.
  • FIG. 24 is a diagram showing a configuration in the vicinity of an adhesive portion between the connection terminal 71 and the connection terminal support film 75, and corresponds to a plan view of one connection terminal 71 as viewed from the upper surface of FIG.
  • an adhesive portion G is a portion where the connection terminal support film 75 covers the base portion 73.
  • the area of the opening 76 of the connection terminal support film 75 is larger than the area of the opening 72.
  • the opening 76 is formed so as not to cover a portion of the connection terminal 71 that acts as a spring (near the boundary with the base end portion 74a of the contact portion 74). For this reason, the part which continues to the base end part 74a among the base parts 73 can be deform
  • the opening 76 has a shape that always includes a region obtained by projecting the contact portion 74 onto the surface of the base portion 73 regardless of the shape of the contact portion 74. Thereby, the contact portion 74 is not deformed by an external load and does not hit the base portion 73.
  • FIG. 25 is an enlarged partial sectional view showing a state near the connector of the wiring board.
  • the contact portion 74 is gradually deformed and becomes a sleeping shape with respect to the base portion 73, while the base end portion 74 a of the contact portion 74 of the base portion 73 and The vicinity of the boundary is curved upward in the figure.
  • a part of the connection terminal support film 75 slightly deforms following the movement of the connection terminal 71 in the vicinity of the base end portion 74a.
  • the load applied to the connection terminal 71 is maximum in the state shown in FIG. 25, and a stable contact load and contact resistance can be ensured.
  • the present invention can include various embodiments and the like not described herein, and various design changes and the like can be made without departing from the technical idea specified by the claims. It is possible to apply.
  • Each of the plurality of ceramic substrates having a coefficient of thermal expansion is and sintered been a 3.2 ⁇ 10 -6 ⁇ 5.0 ⁇ 10 -6 / °C respect, A through hole forming step of forming a through hole penetrating in the plate thickness direction; Counterbore forming step for forming a counterbore connected to an end of the through hole formed in the through hole forming step; A plating step of plating the surface of the ceramic substrate on which the through hole and the counterbore are formed; A grinding step of subjecting the upper and lower surfaces of the ceramic substrate plated in the plating step to surface grinding by an amount larger than the thickness of the plating of the portion other than the through hole and the spot facing and smaller than the depth of the spot facing; After doing A method of manufacturing a wiring board, comprising performing a fixing step of sequentially laminating and fixing the plurality of ceramic substrates.
  • the wiring board and the probe card according to the present invention are useful for inspecting the electrical characteristics of the die on the semiconductor wafer.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Ceramic Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Measuring Leads Or Probes (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Abstract

 シリコンの熱膨張係数に近い熱膨張係数を有するとともに、微細なピッチの配線が可能な配線基板および当該配線基板を備えたプローブカードを提供する。この目的のため、互いに導通する配線を有し、個別に焼結した複数のセラミックス基板を積層してなり、各セラミックス基板の熱膨張係数が3.2×10-6~5.0×10-6/℃である。複数のセラミックス基板の少なくとも一部は、厚さ方向に貫通し、縁にメッキを施したスルーホールを有する。

Description

配線基板およびプローブカード
 本発明は、配線基板および当該配線基板を備えて半導体ウェハの電気特性検査に使用するプローブカードに関する。
 半導体の検査工程では、ダイシングする前の半導体ウェハの状態で導電性を有するプローブをコンタクトさせることによって電気特性検査を行い、不良品を検出する(ウェハレベルテスト)。このウェハレベルテストを行う際には、検査用の信号を半導体ウェハへ伝送するために、多数のプローブを収容するプローブカードが用いられる。ウェハレベルテストでは、半導体ウェハ上のダイをプローブカードでスキャニングしながらプローブをダイごとに個別にコンタクトさせるが、半導体ウェハ上には数百~数万というダイが形成されているため、一つの半導体ウェハをテストするにはかなりの時間を要し、ダイの数が増加するとともにコストの上昇を招いていた。
 上述したウェハレベルテストの問題点を解消するために、近年では、半導体ウェハ上の全てのダイまたは半導体ウェハ上の少なくとも1/4~1/2程度のダイに数百~数万のプローブを一括してコンタクトさせる手法(フルウェハレベルテスト)も用いられている(例えば、特許文献1を参照)。この手法では、プローブを半導体ウェハ上の電極に対して正確にコンタクトさせるため、半導体ウェハの表面に対するプローブカードの平行度や平面度を精度よく保つことによってプローブの先端位置精度を保持する技術や、半導体ウェハを高精度でアライメントする技術が知られている(例えば、特許文献2または3を参照)。
 図26は、フルウェハレベルテストにおいて適用されるプローブカードの一構成例を模式的に示す図である。同図に示すプローブカード81は、半導体ウェハ上の電極の配置パターンに対応して設けられた複数のプローブ82を収容するプローブヘッド83、プローブヘッド83における微細な配線パターンの間隔を変換するスペーストランスフォーマ84、スペーストランスフォーマ84から出た配線wを中継するインターポーザ85、プローブヘッド83を保持する板ばね86、インターポーザ85によって中継された配線wを検査装置へ接続する配線基板87、配線基板87に設けられ、検査用信号を生成する検査装置側に接続されるコネクタ88、配線基板87を補強する補強部材89を備える。
特表2001-524258号公報 特許第3386077号公報 特開2005-164600号公報
 一般に、シリコンを主成分とする半導体ウェハの熱膨張係数(3.4×10-6/℃)は、ガラスエポキシやポリイミド等の樹脂を主成分とする配線基板の熱膨張係数(12×10-6~17×10-6/℃)よりも顕著に小さい。このため、従来のプローブカードでは、スペーストランスフォーマの材料として、半導体ウェハの熱膨張係数よりも大きくかつ配線基板の熱膨張係数よりも小さい熱膨張係数を有する材料(例えば熱膨張係数が7×10-6/℃程度の材料)を適用することにより、半導体ウェハの熱膨張係数と配線基板の熱膨張係数との差を緩和し、幅広い温度環境下(25~125℃程度)で電気特性検査を行う際にプローブの先端位置と半導体ウェハの電極との間に位置ズレが生じるのを防止している。
 しかしながら、スペーストランスフォーマは製造に時間がかかり、高価であるという問題があった。このような状況の下、スペーストランスフォーマを用いずにプローブカードを構成することができる配線基板として、シリコンの熱膨張係数に近い熱膨張係数を有するとともに、微細なピッチの配線が可能である配線基板が待望されていた。
 本発明は、上記に鑑みてなされたものであって、シリコンの熱膨張係数に近い熱膨張係数を有するとともに、微細なピッチの配線が可能な配線基板および当該配線基板を備えたプローブカードを提供することを目的とする。
 上述した課題を解決し、目的を達成するために、本発明に係る配線基板は、互いに導通する配線を有し、個別に焼結した複数のセラミックス基板を積層してなり、各セラミックス基板の熱膨張係数が3.2×10-6~5.0×10-6/℃であることを特徴とする。
 また、本発明に係る配線基板は、上記発明において、前記複数のセラミックス基板の少なくとも一部は、厚さ方向に貫通し、縁にメッキを施したスルーホールを有することを特徴とする。
 また、本発明に係る配線基板は、上記発明において、前記スルーホールの内部に充填された絶縁性材料をさらに備えたことを特徴とする。
 また、本発明に係る配線基板は、上記発明において、前記絶縁性材料の端部と対向する前記セラミックス基板の表面から当該配線基板の外部まで連通する孔部を有することを特徴とする。
 また、本発明に係る配線基板は、互いに隣接するいずれか二つの前記セラミックス基板の境界部に位置し、一方の前記セラミックス基板の表面に実装された電子部品をさらに備えたことを特徴とする。
 また、本発明に係るプローブカードは、上記発明に記載の配線基板と、前記配線基板に積層され、各々が板厚方向に貫通されて導電性のプローブを収容する複数のプローブ収容孔を有するプローブヘッドと、を備えたことを特徴とする。
 また、本発明に係るプローブカードは、上記発明において、前記配線基板は、各々が前記プローブヘッドと略等しい表面積を有する複数の前記セラミックス基板を含む第1配線層と、前記第1配線層に積層され、各々が前記プローブヘッドよりも大きい表面積を有する複数の前記セラミックス基板を含む第2配線層と、を備えたことを特徴とする。
 本発明によれば、互いに導通する配線を有し、個別に焼結した複数のセラミックス基板を積層してなり、各セラミックス基板の熱膨張係数が3.2×10-6~5.0×10-6/℃であるため、シリコンの熱膨張係数に近い熱膨張係数を有している。また、各セラミックス基板は良好な加工性を有しているため、微細なピッチの配線が可能となる。
図1は、本発明の実施の形態1に係るプローブカードの構成を示す断面図である。 図2は、図1の矢視A方向の平面図である。 図3は、本発明の実施の形態1に係るプローブカードの要部の構成を示す図である。 図4は、セラミックス基板にスルーホールおよび座ぐりを設けた状態を示す断面図である。 図5は、セラミックス基板にメッキを施した状態を示す断面図である。 図6は、スルーホールに樹脂を充填した状態を示す断面図である。 図7は、平面研削した後の状態を示す断面図である。 図8は、コア層に対してセラミックス基板をビルドアップした状態を示す断面図である。 図9は、ビルドアップしたセラミックス基板にビアホールおよび座ぐりを形成した状態を示す断面図である。 図10は、コア層およびセラミックス基板の積層材の表面にメッキを施した状態を示す断面図である。 図11は、コア層およびセラミックス基板の積層材を平面研削した後の状態を示す断面図である。 図12は、配線層を形成する工程を示す図である。 図13は、コア層と配線層との貼り合わせの概要を示す図である。 図14は、本発明の実施の形態1の変形例に係る配線基板の要部の構成を示す断面図である。 図15は、本発明の実施の形態2に係るプローブカードの構成を示す断面図である。 図16は、本発明の実施の形態2に係る配線基板の要部の構成を示す図である。 図17は、本発明の実施の形態2の変形例に係る配線基板の構成を示す断面図である。 図18は、本発明の実施の形態3に係る配線基板の構成を示す図である。 図19は、本発明の実施の形態3に係る配線基板を製造する際の電子部品の実装方法の概要を示す図である。 図20は、本発明の実施の形態3に係る配線基板を製造する際の電子部品の別な実装方法の概要を示す図である。 図21は、本発明の別な実施の形態に係る配線基板の構成を示す断面図である。 図22は、本発明のさらに別な実施の形態に係る配線基板で使用する接続端子の構成を示す斜視図である。 図23は、図22の矢視B方向の側面図である。 図24は、本発明のさらに別な実施の形態に係る配線基板で使用する接続端子と接続端子支持フィルムとの接着部分付近の構成を示す図である。 図25は、本発明のさらに別な実施の形態に係る配線基板のコネクタ付近の状態を示す拡大部分断面図である。 図26は、従来のプローブカードの構成を示す図である。
 以下、添付図面を参照して本発明を実施するための形態(以後、「実施の形態」と称する)を説明する。なお、図面は模式的なものであって、各部分の厚みと幅との関係、それぞれの部分の厚みの比率などは現実のものとは異なる場合もあることに留意すべきであり、図面の相互間においても互いの寸法の関係や比率が異なる部分が含まれる場合があることは勿論である。
(実施の形態1)
 図1は、本発明の実施の形態1に係るプローブカードの構成を示す断面図である。図2は、図1の矢視A方向の平面図である。これらの図に示すプローブカード1は、検査対象に対応して配設される複数の導電性のプローブ2、複数のプローブ2を収容する円盤状のプローブヘッド3、プローブヘッド3に収容されたプローブ2の配置パターンに対応した配線パターンを有し、プローブヘッド3よりも径が大きい円盤状をなす配線基板4、配線基板4に固着され、プローブヘッド3を保持する板ばね5、配線基板4の表面のうちプローブヘッド3が積層される表面と反対側の表面に設けられ、検査用の信号を生成する回路構造を備えた検査装置との接続を図るコネクタ6、配線基板4の表面のうちコネクタ6が設けられる表面に装着され、配線基板4を補強して変形を防止する補強部材7、を備える。
 図3は、プローブカード1の要部の構成を示す図である。プローブ2は、先端が配線基板4に接触する第1プランジャ21と、第1プランジャ21と相反する向きに突出し、検査対象である半導体ウェハ100の電極101に接触する第2プランジャ22と、第1プランジャ21と第2プランジャ22との間に設けられ、第1プランジャ21および第2プランジャ22を伸縮自在に連結するコイルばね23とを備える。互いに連結される第1プランジャ21、第2プランジャ22およびコイルばね23は同一の軸線を有している。
 第1プランジャ21は、先鋭端を有する先端部21aと、先端部21aの基端側に設けられ、先端部21aの径よりも小さい径を有するボス部21bと、ボス部21bの表面のうち先端部21aと接する側と反対側の表面から延びる軸部21cとを有する。また、第2プランジャ22は、先鋭端を有する先端部22aと、先端部22aの基端側に設けられ、先端部22aの径よりも大きい径を有するフランジ部22bと、フランジ部22bの表面から先端部22aと相反する方向へ突出し、フランジ部22bの径よりも小さい径を有するボス部22cとを有する。コイルばね23は、第1プランジャ21に取り付けられる側が粗巻き部23aである一方、第2プランジャ22に取り付けられる側が密着巻き部23bである。粗巻き部23aの端部はボス部21bに圧入される一方、密着巻き部23bの端部はボス部22cに圧入される。
 プローブ2は、図3に示す状態で、コイルばね23が湾曲して密着巻き部23bの少なくとも一部が軸部21cに接触している。このため、プローブ2に外部から荷重が加わって第2プランジャ22の先端部22aが半導体ウェハ100の電極101に接触した時、コイルばね23はさらに湾曲し、第1プランジャ21、コイルばね23および第2プランジャ22を順次経由する最短経路による電気導通が実現される。
 なお、ここで説明したプローブ2の構成はあくまでも一例に過ぎず、従来より知られているさまざまな種類のプローブのいずれかを用いて構成することが可能である。
 プローブヘッド3は絶縁性材料を用いて形成される。プローブヘッド3には、厚さ方向(図3の上下方向)に貫通してプローブ2を収容するプローブ収容孔31が複数設けられている。プローブ収容孔31は、半導体ウェハ100側の端面から、少なくとも先端部22aの長手方向の長さよりも小さい長さにわたって形成された小径孔31aと、小径孔31aと同じ中心軸を有し、小径孔31aよりも径が大きい大径孔31bとを有する段付き孔である。小径孔31aの内径は、先端部22aの外径よりも若干大きくフランジ部22bの外径よりも若干小さい。したがって、第2プランジャ22は小径孔31aによって抜け止めされている。
 プローブ収容孔31の数や配置パターンは、半導体ウェハ100に形成される半導体チップの数や電極101の配置パターンに応じて定まる。例えば、半導体ウェハ100の直径が8インチ(約200mm)である場合には、数十~数千個のプローブ収容孔31を形成する必要がある。また、半導体ウェハ100の直径が12インチ(約300mm)である場合には、数百個~数万個のプローブ収容孔31を形成する必要がある。
 配線基板4は、複数のセラミックス基板のうち板厚が最大のセラミックス基板から形成されるコア層41と、プローブヘッド3と対向する表面を有するプローブヘッド側配線層42と、コネクタ6が設けられる側に表面を有するコネクタ側配線層43と、を有する。プローブヘッド側配線層42は2つの配線層44、45からなる一方、コネクタ側配線層43は3つの配線層46~48からなる。コア層41および配線層44~48の各々は、熱膨張係数が3.2×10-6~5.0×10-6/℃でありかつ焼結済みのセラミックス基板を母材とする。ところで、半導体ウェハ100のみを加熱する検査を行う場合、配線基板4は半導体ウェハ100を加熱する際に半導体ウェハ100から離れた位置に配置されるため、配線基板4の温度は半導体ウェハ100の温度に比べて低く、膨張が抑えられている。このため、半導体ウェハ100のみを加熱する検査に適用する配線基板4を構成するセラミックス基板の熱膨張係数の値は、シリコンの熱膨張係数より大きい3.6×10-6~3.9×10-6/℃であればより好ましい。これに対して、プローブカード1と半導体ウェハ100とを同じ温度環境下において検査する場合には、配線基板4を構成するセラミックス基板の熱膨張係数が3.2×10-6~3.5×10-6/℃であればより好ましい。このようなセラミックス基板は、シリコンの熱膨張係数に近い熱膨張係数を有するだけでなく、良好な加工性を有することが知られている。なお、本発明において適用するセラミックス基板は、常に上述した性質を有している。
 プローブヘッド側配線層42やコネクタ側配線層43としてそれぞれ積層されるセラミックス基板の数は適宜変更可能である。また、コア層41および配線層44~48の母材をなすセラミックス基板は互いに同じ種類でなくてもよく、組み合わせを適宜変更することができる。このようにして配線基板4を構成するセラミックス基板の数や種類を変更することにより、配線基板4の熱膨張係数や高周波特性を自在に調整することが可能となる。
 図4~図11は、配線基板4の製造方法の概要を示す図である。まず、図4に示すように、コア層41の母材をなすセラミックス基板411の板厚方向へ貫通する貫通孔であるスルーホール412を形成するとともに、セラミックス基板411の上面にスルーホール412の端部に連なる座ぐり413を形成する。
 次に、セラミックス基板411の表面およびスルーホール412の縁に銅、金、錫またはニッケルなどのメッキ414を施す。図5は、コア層41にメッキ414を施した状態を示す断面図である。
 続いて、スルーホール412に対して絶縁性材料である樹脂415を充填する。図6は、スルーホール412に樹脂415を充填した状態を示す断面図である。樹脂415は、高温で検査する際にスルーホール412内の気体が膨張してセラミックス基板411にクラックが生じてしまうのを防止する効果を有する。
 この後、セラミックス基板411の上下両面を平面研削する。研削する際には、上面および下面をセラミックス基板411の上下両面に設けられたメッキ414の厚さよりも大きくかつ座ぐり413の深さよりも小さい量だけそれぞれ研削する。図7は、平面研削した後の状態を示す断面図である。図7において、コア層41の上下両面は座ぐり413の部分を除いてセラミックス基板411の表面が露出している。これにより、座ぐり413の部分に設けられたメッキ414を配線パターンとするコア層41が完成する。
 次に、図8に示すように、コア層41に対して配線層44の母材をなすセラミックス基板441をビルドアップする。その後、所定の波長を有するレーザによってセラミックス基板441の板厚方向に貫通する貫通孔であるビアホール442を設けるとともに、セラミックス基板441の表面にパターン部となる座ぐり443を設ける。図9は、セラミックス基板441にビアホール442および座ぐり443を形成した状態を示す断面図である。
 続いて、図10に示すようにコア層41およびセラミックス基板441の積層材の表面にメッキ444を施した後、セラミックス基板411に対するのと同様に上下両面を平面研削する。図11は、コア層41およびセラミックス基板441の積層材を平面研削した後の状態を示す断面図である。セラミックス基板441が外部に露出する表面(図11の上面)においては、ビアホール442および座ぐり443の部分だけメッキ444が残っており、配線パターンを形成している。
 このようにしてコア層41に配線層44を積層した後、配線層45~48を順次積層する。配線層45~48の積層方法は、上述した配線層44の積層方法と同様である。
 以上説明した本発明の実施の形態1に係る配線基板およびプローブカードによれば、互いに導通する配線を有し、個別に焼結した複数のセラミックス基板を積層してなり、各セラミックス基板の熱膨張係数が3.2×10-6~5.0×10-6/℃であるため、シリコンの熱膨張係数に近い熱膨張係数を有している。また、各セラミックス基板は良好な加工性を有しているため、微細なピッチの配線が可能となる。
 また、本実施の形態1に係るプローブカードによれば、スペーストランスフォーマやインターポーザが不要であるため、従来型のプローブカードのように接合点が増えて電気特性が悪くなるという問題が生じない。したがって、高周波数の電気信号の伝送特性に優れたプローブカードを提供することができる。また、スペーストランスフォーマやインターポーザを用いないことにより、耐熱性が非常に高く、200℃を超えるような検査にも対応可能なプローブカードを実現することができる。
 また、本実施の形態1に係る配線基板およびプローブカードによれば、平面研削を行ったセラミックス基板を積層しているため、配線基板としての平行度、平面度を高く保つことができる。
 また、本実施の形態1に係るプローブカードによれば、配線基板の熱膨張係数が半導体ウェハ(シリコン)の熱膨張係数に近いため、検査時の配線基板に位置ズレや反りが生じるのを防止することができる。また、プローブカードが収容する全てのプローブの半導体ウェハへの均一なコンタクトを実現し、プローブ間の磨耗の度合いに差が生じるのを防ぐことができるため、プローブの耐久性も向上させることが可能となる。
 なお、配線基板4の製造方法は上述したものに限られるわけではない。以下、配線基板4の別な製造方法を説明する。まず、コア層41および配線層44~48の各々に対して所定のビアホールを設けるとともにパターン部に応じた座ぐりを設ける。続いて、表面にメッキを施した後、上下両面を平面研削する。図12は、配線層44を形成する工程を具体的に示す図であり、上から順に、セラミックス基板441に孔開けを行った状態、孔開けを行ったセラミックス基板441の表面にメッキ444を施した状態、平面研削を行うことによって配線層44が完成した状態をそれぞれ示している。なお、コア層41および配線層45~48も配線層44と同様に形成される。この後、コア層41および配線層45~48を所定の順序で積層し、接着等によって貼り合わせる。図13は、コア層41と配線層44との貼り合わせの概要を示す図である。
 図14は、本実施の形態1の変形例に係る配線基板の要部の構成を示す断面図である。同図に示す配線基板8は、コア層41に配線層44'、45'が積層されてなる。配線層44’、45'は、厚さ方向に貫通する孔部44a、45aをそれぞれ有する。孔部44aは、いずれかの孔部45aと連通している。孔部45aの一方の開口面は、スルーホール412に充填されている樹脂415の端部に面している。このような孔部44a、45aを配線層44'、45'にそれぞれ設けたことにより、樹脂415に潜在する空孔から出てくるガスを外部へ放出することができる。
 このような本実施の形態1の変形例によれば、樹脂415の空孔に潜在するガスが高温時に膨張することによってセラミックス基板411、441、451にクラックが入ってしまうのをより確実に防止することができる。
(実施の形態2)
 図15は、本発明の実施の形態2に係るプローブカードの構成を示す断面図である。同図に示すプローブカード9は、複数のプローブ2、プローブヘッド3、配線基板10、板ばね5、コネクタ6、補強部材7を備える。
 図16は、配線基板10の要部の構成を示す図である。同図に示す配線基板10は、プローブヘッド3と等しい径を有する円盤状の第1配線層11と、第1配線層11に積層され、第1配線層11よりも径が大きい円盤状の第2配線層12とを有し、軸対称な形状をなしている。第1配線層11および第2配線層12はそれぞれ複数のセラミックス基板を積層することによって形成されている。第2配線層12は、板厚方向に貫通する複数のスルーホール131が設けられ、他の層のセラミックス基板よりも板厚が大きいセラミックス基板を母材とするコア層13を有する。
 第2配線層12の板厚を配線基板4の板厚と同程度とすると、プローブカード9は第1配線層11の板厚分だけプローブカード1よりも高さが高い。このため、半導体ウェハ100と接触するプローブ2の先端を、検査時にプローブカード9を保持するプローブカードホルダの底面よりも確実に外部へ突出させることができ、検査時に半導体ウェハ100を載置するウェハチャッカがプローブカードホルダと接触するのを一段と確実に防止することができる。
 以上説明した本発明の実施の形態2に係るプローブカードによれば、プローブヘッドやプローブを変えることなく、プローブカードの高さを調整することができる。
 図17は、本実施の形態2の変形例に係る配線基板の構成を示す断面図である。同図に示す配線基板14は、第1配線層15と第2配線層12とを有する。第1配線層15は、複数のスルーホール161を有するコア層16に複数の配線層を積層することによって形成される。本変形例によれば、第1配線層15にもコア層16が設けられているため、積層するセラミックス基板の数を少なくして配線基板の高さを高くすることができる。
(実施の形態3)
 図18は、本発明の実施の形態3に係る配線基板の構成を示す図である。同図に示す配線基板51は、隣接して積層されている二つの配線層53,54の境界部に位置して配線層54の表面に半田等によって実装された電子部品52を有する。電子部品52は、例えばノイズ低減用のチップコンデンサ等である。配線層53には、電子部品52を埋め込むための凹部531が設けられている。
 図19は、配線基板51を製造する際の電子部品52の実装方法の概要を示す図である。図19においては、電子部品52を配線層54の表面に実装した後、配線層53の母材をなすセラミックス基板532をビルドアップしている。
 図20は、配線基板51を製造する際の電子部品52の別な実装方法の概要を示す図である。図20においては、電子部品52を充填接着剤55によって凹部531に固定した後、セラミックス基板532をビルドアップする際に電子部品52を配線層54の表面に実装している。
 以上説明した本発明の実施の形態3によれば、半導体ウェハ100からの電子部品52までの距離を短縮することができるとともに、配線基板51の小型化を図ることができる。また、電子部品52がノイズ低減用コンデンサである場合には、良好なノイズ低減効果を得ることができる。
(その他の実施の形態)
 ここまで、本発明を実施するための最良の形態を詳述してきたが、本発明は上述した実施の形態1~3によってのみ限定されるべきものではない。図21は、本発明の別な実施の形態に係る配線基板の構成を示す断面図である。同図に示す配線基板61は、コア層41と配線層44との間、および配線層44と配線層45との間に異方性導電シート62を介在させたものである。
 なお、異方性導電シート62の代わりに、複数の接続端子を備えたコネクタを介在させることも可能である。図22は、この場合に使用する接続端子の構成を示す斜視図である。図23は、図22の矢視B方向の側面図である。同図に示す接続端子71は、板厚方向に貫通する開口部72が設けられた平板状のベース部73と、ベース部73の表面から立ち上がって延在し、外から加わる荷重に応じて変形する接触部74とを有する。接触部74は先細の帯状をなしており、開口部72の縁からベース部73に対して遠ざかる方向へ湾曲しながら延在する基端部74aと、基端部74aに連なり、基端部74aと反対側へ湾曲しながら延在する先端部74bとを有する。接続端子71は、りん青銅、ばね鋼、銅、ステンレス、ニッケル、ニッケル合金などの導電性材料を用いて形成され、接触部74の部分はプレス成形等の塑性加工が施されている。
 異方性導電シート62の代わりに適用するコネクタは、複数の接続端子71を、全てのベース部73の表面が同じ平面上を通過するように所定のパターンで並べ、ベース部73の表面の一部をポリイミド等の絶縁性材料からなる接続端子支持フィルムによって被覆することにより形成される。
 図24は、接続端子71と接続端子支持フィルム75との接着部分付近の構成を示す図であり、一つの接続端子71について図22の上面から見た平面図に相当している。図24において、接着部分Gは、接続端子支持フィルム75がベース部73を被覆している部分である。接続端子支持フィルム75の開口部76の面積は、開口部72の面積よりも大きい。また、開口部76は、接続端子71でばねとして作用する部分(接触部74の基端部74aとの境界部付近)を被覆しないように形成されている。このため、ベース部73のうち基端部74aに連なる部分は荷重によって変形可能であり、ばねとして機能する。したがって、荷重をベース部73と接触部74とで分散させることができる。この結果、接触部74の応力が緩和され、外部から加わる荷重に対する耐久性が向上する。なお、開口部76は、接触部74をベース部73の表面に射影した領域を、接触部74の形状によらず常に含む形状をなしている。これにより、外部からの荷重によって接触部74が変形し、ベース部73に当たってしまうことがない。
 図25は、配線基板のコネクタ付近の状態を示す拡大部分断面図である。接続端子71に荷重が加わり始めると、接触部74は徐々に変形していき、ベース部73に対して寝た形状になっていく一方、ベース部73のうち接触部74の基端部74aとの境界付近は図で上方へ湾曲していく。この際、接続端子支持フィルム75の一部は、基端部74a付近で接続端子71の動きに追従して若干変形する。接続端子71に加わる荷重は、図25に示す状態で最大となっており、安定した接触荷重および接触抵抗を確保することができる。
 このように、本発明は、ここでは記載していない様々な実施の形態等を含みうるものであり、特許請求の範囲により特定される技術的思想を逸脱しない範囲内において種々の設計変更等を施すことが可能である。
(付記1)
 熱膨張係数が3.2×10-6~5.0×10-6/℃でありかつ焼結済みであるセラミックス基板を板厚方向に貫通する貫通孔を形成する貫通孔形成工程と、
 前記貫通孔形成工程で形成した貫通孔の端部に連なる座ぐりを形成する座ぐり形成工程と、
 前記貫通孔および前記座ぐりが形成された前記セラミックス基板の表面にメッキを施すメッキ工程と、
 前記メッキ工程でメッキを施した前記セラミックス基板の上下両面を、前記貫通孔および前記座ぐり以外の部分の前記メッキの厚さよりも大きくかつ前記座ぐりの深さよりも小さい量だけ平面研削する研削工程と、
 研削工程で平面研削したうちの一方の面に異なる前記セラミックス基板をビルドアップするビルドアップ工程と、
 を有し、
 前記貫通孔形成工程から前記ビルドアップ工程に至る工程を所定回繰り返した後、
 前記貫通孔形成工程から前記研削工程に至る工程を行うことを特徴とする配線基板の製造方法。
(付記2)
 熱膨張係数が3.2×10-6~5.0×10-6/℃でありかつ焼結済みである複数のセラミックス基板の各々に対し、
 板厚方向に貫通する貫通孔を形成する貫通孔形成工程と、
 前記貫通孔形成工程で形成した貫通孔の端部に連なる座ぐりを形成する座ぐり形成工程と、
 前記貫通孔および前記座ぐりが形成された前記セラミックス基板の表面にメッキを施すメッキ工程と、
 前記メッキ工程でメッキを施した前記セラミックス基板の上下両面を前記貫通孔および前記座ぐり以外の部分の前記メッキの厚さよりも大きくかつ前記座ぐりの深さよりも小さい量だけ平面研削する研削工程と、
 を行った後、
 前記複数のセラミックス基板を順次積層して固着する固着工程を行うことを特徴とする配線基板の製造方法。
 以上のように、本発明に係る配線基板およびプローブカードは、半導体ウェハ上のダイの電気特性検査に有用である。
 1、81 プローブカード
 2、82 プローブ
 3、83 プローブヘッド
 4、8、10、14、51、61、87 配線基板
 5、86 板ばね
 6、88 コネクタ
 7、89 補強部材
 9 プローブカード
 11、15 第1配線層
 12 第2配線層
 13、16、41 コア層
 21 第1プランジャ
 22 第2プランジャ
 21a、22a 先端部
 21b、22c ボス部
 21c 軸部
 22b フランジ部
 23 コイルばね
 23a 粗巻き部
 23b 密着巻き部
 31 プローブ収容孔
 31a 小径孔
 31b 大径孔
 42 プローブヘッド側配線層
 43 コネクタ側配線層
 44、44'、45、45'、46、47、48、53、54 配線層
 44a、45a 孔部
 52 電子部品
 55 充填接着剤
 62 異方性導電シート
 71 接続端子
 72、76 開口部
 73 ベース部
 74 接触部
 74a 基端部
 74b 先端部
 75 接続端子支持フィルム
 84 スペーストランスフォーマ
 85 インターポーザ
 100 半導体ウェハ
 101 電極
 131、161、412 スルーホール
 411、441、532 セラミックス基板
 413、443 座ぐり
 414、444 メッキ
 415 樹脂
 442 ビアホール
 531 凹部
 G 接着部分
 w 配線

Claims (7)

  1.  互いに導通する配線を有し、個別に焼結した複数のセラミックス基板を積層してなり、
     各セラミックス基板の熱膨張係数が3.2×10-6~5.0×10-6/℃であることを特徴とする配線基板。
  2.  前記複数のセラミックス基板の少なくとも一部は、厚さ方向に貫通し、縁にメッキを施したスルーホールを有することを特徴とする請求項1記載の配線基板。
  3.  前記スルーホールの内部に充填された絶縁性材料をさらに備えたことを特徴とする請求項2記載の配線基板。
  4.  前記絶縁性材料の端部と対向する前記セラミックス基板の表面から当該配線基板の外部まで連通する孔部を有することを特徴とする請求項3記載の配線基板。
  5.  互いに隣接するいずれか二つの前記セラミックス基板の境界部に位置し、一方の前記セラミックス基板の表面に実装された電子部品をさらに備えたことを特徴とする請求項1~4のいずれか一項記載の配線基板。
  6.  請求項1~5のいずれか一項記載の配線基板と、
     前記配線基板に積層され、各々が板厚方向に貫通されて導電性のプローブを収容する複数のプローブ収容孔を有するプローブヘッドと、
     を備えたことを特徴とするプローブカード。
  7.  前記配線基板は、
     各々が前記プローブヘッドと略等しい表面積を有する複数の前記セラミックス基板を含む第1配線層と、
     前記第1配線層に積層され、各々が前記プローブヘッドよりも大きい表面積を有する複数の前記セラミックス基板を含む第2配線層と、
     を備えたことを特徴とする請求項6記載のプローブカード。
PCT/JP2009/065604 2008-09-05 2009-09-07 配線基板およびプローブカード WO2010027075A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010527849A JP5107431B2 (ja) 2008-09-05 2009-09-07 プローブカード

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008-228516 2008-09-05
JP2008228516 2008-09-05

Publications (1)

Publication Number Publication Date
WO2010027075A1 true WO2010027075A1 (ja) 2010-03-11

Family

ID=41797238

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/065604 WO2010027075A1 (ja) 2008-09-05 2009-09-07 配線基板およびプローブカード

Country Status (2)

Country Link
JP (1) JP5107431B2 (ja)
WO (1) WO2010027075A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010093197A (ja) * 2008-10-10 2010-04-22 Ngk Spark Plug Co Ltd 多層セラミック基板及びその製造方法
JP2010098049A (ja) * 2008-10-15 2010-04-30 Ngk Spark Plug Co Ltd 多層セラミック基板及びその製造方法
WO2021261285A1 (ja) * 2020-06-22 2021-12-30 株式会社ヨコオ 検査装置
CN114487518A (zh) * 2021-12-13 2022-05-13 渭南高新区木王科技有限公司 一种可以独立调节弹簧阻力的双头双动探针

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102062103B1 (ko) * 2018-09-20 2020-02-11 주식회사 우진더블유티피 스페이스 트랜스포머의 제조방법

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005129899A (ja) * 2003-08-28 2005-05-19 Kyocera Corp 配線基板および半導体装置
JP2006064507A (ja) * 2004-08-26 2006-03-09 Matsushita Electric Ind Co Ltd プローブカードおよびプローブカードの使用方法
JP2006080199A (ja) * 2004-09-08 2006-03-23 Ibiden Co Ltd 電気中継板
JP2006284541A (ja) * 2005-04-05 2006-10-19 Kyocera Corp 測定用配線基板、プローブカード及び評価装置
JP2007221117A (ja) * 2006-01-23 2007-08-30 Matsushita Electric Ind Co Ltd 部品内蔵基板およびその製造方法
WO2007142204A1 (ja) * 2006-06-08 2007-12-13 Nhk Spring Co., Ltd. プローブカード
WO2008013145A1 (fr) * 2006-07-24 2008-01-31 Nhk Spring Co., Ltd. élément céramique, SUPPORT de sonde, et procédé de fabrication d'élément céramique
JP2009074823A (ja) * 2007-09-19 2009-04-09 Ngk Spark Plug Co Ltd 電子部品検査装置用配線基板およびその製造方法
JP2009075027A (ja) * 2007-09-25 2009-04-09 Ngk Spark Plug Co Ltd 電子部品検査装置用配線基板

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06140484A (ja) * 1992-10-28 1994-05-20 Nippon Telegr & Teleph Corp <Ntt> プローブカード
JPH1152011A (ja) * 1997-08-06 1999-02-26 Jsr Corp 検査装置
JP4823667B2 (ja) * 2005-12-05 2011-11-24 日本発條株式会社 プローブカード
JP5085076B2 (ja) * 2006-08-31 2012-11-28 株式会社東芝 部品内蔵プリント配線板および電子機器
JP4267660B2 (ja) * 2006-12-05 2009-05-27 日本特殊陶業株式会社 多層配線基板及び素子搭載装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005129899A (ja) * 2003-08-28 2005-05-19 Kyocera Corp 配線基板および半導体装置
JP2006064507A (ja) * 2004-08-26 2006-03-09 Matsushita Electric Ind Co Ltd プローブカードおよびプローブカードの使用方法
JP2006080199A (ja) * 2004-09-08 2006-03-23 Ibiden Co Ltd 電気中継板
JP2006284541A (ja) * 2005-04-05 2006-10-19 Kyocera Corp 測定用配線基板、プローブカード及び評価装置
JP2007221117A (ja) * 2006-01-23 2007-08-30 Matsushita Electric Ind Co Ltd 部品内蔵基板およびその製造方法
WO2007142204A1 (ja) * 2006-06-08 2007-12-13 Nhk Spring Co., Ltd. プローブカード
WO2008013145A1 (fr) * 2006-07-24 2008-01-31 Nhk Spring Co., Ltd. élément céramique, SUPPORT de sonde, et procédé de fabrication d'élément céramique
JP2009074823A (ja) * 2007-09-19 2009-04-09 Ngk Spark Plug Co Ltd 電子部品検査装置用配線基板およびその製造方法
JP2009075027A (ja) * 2007-09-25 2009-04-09 Ngk Spark Plug Co Ltd 電子部品検査装置用配線基板

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010093197A (ja) * 2008-10-10 2010-04-22 Ngk Spark Plug Co Ltd 多層セラミック基板及びその製造方法
JP2010098049A (ja) * 2008-10-15 2010-04-30 Ngk Spark Plug Co Ltd 多層セラミック基板及びその製造方法
WO2021261285A1 (ja) * 2020-06-22 2021-12-30 株式会社ヨコオ 検査装置
CN114487518A (zh) * 2021-12-13 2022-05-13 渭南高新区木王科技有限公司 一种可以独立调节弹簧阻力的双头双动探针

Also Published As

Publication number Publication date
JPWO2010027075A1 (ja) 2012-02-02
JP5107431B2 (ja) 2012-12-26

Similar Documents

Publication Publication Date Title
TWI389269B (zh) 配線基板及探針卡
JP5426161B2 (ja) プローブカード
US11204369B2 (en) Semiconductor device test socket
JP4920769B2 (ja) 導電性接触子用ホルダ
JP5500870B2 (ja) 接続端子付き基板及び電子部品のソケット等
JP5107431B2 (ja) プローブカード
JPWO2003087854A1 (ja) 導電性接触子
JP2000304770A (ja) プローブカード及びプローブカード製造方法
JP2011043377A (ja) 検査用接触構造体
US20130206460A1 (en) Circuit board for semiconductor device inspection apparatus and manufacturing method thereof
KR101048497B1 (ko) 프로브 카드 및 그 제조방법
JP5379065B2 (ja) プローブカード及びその製造方法
KR20200090564A (ko) 프로브 핀 기판 및 이를 이용한 프로브 카드 제조 방법
JP5774332B2 (ja) プローブカード用セラミック基板及びその製造方法
US6667627B2 (en) Probe for inspecting semiconductor device and method of manufacturing the same
JP4299601B2 (ja) 多層配線基板
KR100903291B1 (ko) 스루 비아를 갖는 스페이스 트랜스포머와 그 제조 방법
US11864316B2 (en) Wiring substrate
JP2012141274A (ja) プローブカード用セラミック基板及びその製造方法
JP2008135574A (ja) 配線基板およびそれを用いた半導体装置とプローブカード
WO2024004205A1 (ja) プローブカード
JP5164543B2 (ja) プローブカードの製造方法
WO2011052460A1 (ja) 半導体装置の検査用素子、それを用いた半導体装置の検査用素子基板及びその製造方法
JP4295523B2 (ja) 多層配線基板
KR20230024413A (ko) 회로 기판 및 프로브 카드

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09811599

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2010527849

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 09811599

Country of ref document: EP

Kind code of ref document: A1