WO2009146828A1 - Elektronisches gerät und verfahren zum untersuchen einer leiterplatte - Google Patents

Elektronisches gerät und verfahren zum untersuchen einer leiterplatte Download PDF

Info

Publication number
WO2009146828A1
WO2009146828A1 PCT/EP2009/003785 EP2009003785W WO2009146828A1 WO 2009146828 A1 WO2009146828 A1 WO 2009146828A1 EP 2009003785 W EP2009003785 W EP 2009003785W WO 2009146828 A1 WO2009146828 A1 WO 2009146828A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit board
com
electronic device
signal
printed circuit
Prior art date
Application number
PCT/EP2009/003785
Other languages
English (en)
French (fr)
Inventor
Swen Weitemeier
Christian Oldendorf
Original Assignee
Sartorius Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sartorius Ag filed Critical Sartorius Ag
Priority to CN200980119797.4A priority Critical patent/CN102047770B/zh
Priority to AT09757211T priority patent/ATE551883T1/de
Priority to EP09757211A priority patent/EP2283716B1/de
Publication of WO2009146828A1 publication Critical patent/WO2009146828A1/de
Priority to US12/958,869 priority patent/US8395407B2/en

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/281Specific types of tests or tests for a specific type of fault, e.g. thermal mapping, shorts testing
    • G01R31/2815Functional tests, e.g. boundary scans, using the normal I/O contacts
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/86Secure or tamper-resistant housings
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0275Security details, e.g. tampering prevention or detection
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2836Fault-finding or characterising
    • G01R31/2839Fault-finding or characterising using signal generators, power supplies or circuit analysers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10151Sensor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10204Dummy component, dummy PCB or template, e.g. for monitoring, controlling of processes, comparing, scanning

Definitions

  • the invention relates to an electronic device comprising
  • circuit board (10) comprising a set of input contacts (IN / COM), a set of output contacts (OUT / COM) and an electrical input connected between the input contacts (IN / COM) on the one hand and the output contacts (OUT / COM) on the other hand Circuit (18), as well
  • the invention further relates to a method of inspecting a printed circuit board having a set of input contacts, a set of output contacts and an electrical circuit connected between the input contacts, on the one hand, and the output contacts, comprising the steps of: a) applying a predetermined test signal b) picking up a response signal at the set of output contacts, c) performing a signal analysis of the response signal.
  • a defined test signal is applied to a pair of input contacts and a resulting output signal is tapped at a pair of output contacts. It is possible that an input contact with an output contact is identical and therefore a total of three test contacts are used. However, it is also conceivable that the set of input contacts and / or the set of output contacts comprise more than two contacts each. However, this variant, which is to be included in the present invention, is not disclosed in the cited document. If the test and logical analysis are suitably carried out, it is also possible in this way to analyze electronic functions of a printed circuit board that may be populated and then simulate it on a copy in hardware or numerically in software. Such plagiarism can not be effectively counteracted by the known copy protection methods.
  • control unit at least once during normal operation of the device
  • the electrical circuit is formed as a passive, origin-specific or individual board network with at least one inductively acting element, wherein a conductor wire is wound into a coil around a breakthrough in the circuit board as an inductively acting element , which is penetrated in installation position by a ferromagnetic mandrel of the electronic device or a ferromagnetic fastening pin, so that the inductance value of the inductively acting element in the installed position is different from its inductance value in the disassembled state.
  • control unit is provided which
  • the steps a to c are carried out at least once during the normal operation of an electronic device of which the printed circuit board is part,
  • the electrical circuit is formed as a passive, origin-specific or individual board network with at least one inductively acting element
  • said inductive acting element one Conductor wire is wound into a coil around a breakthrough in the circuit board, which is interspersed in the installed position of a ferromagnetic mandrel of the electronic device or a ferromagnetic fixing pin, so that the inductance value of the inductively acting element in installation position is different from its inductance value in the disassembled state.
  • the basic idea of the invention is to incorporate into the intended operation of a device which interacts with the copy-protected printed circuit board and in which the copy-protected printed circuit board is preferably integrated, a printed circuit board test procedure, which is preferably not noticed by the user.
  • This procedure can be implemented, for example, in the context of an initialization routine, which is carried out, for example, each time the device is restarted or when a program using the printed circuit board is called up, into software which controls the operation of the electronic device.
  • Even longer-term test procedures that require, for example, several commissioning of the device, tests at a predetermined or randomly selected time during operation or sporadic tests that are not performed on each operation but only occasionally, can be realized.
  • a microprocessor is the active element.
  • a microprocessor is used as a typical core element of a control unit of electronic devices. It is connected with its inputs and outputs to the terminals of the circuit boards to be controlled by it. It is therefore not difficult to control the microprocessor so that it outputs a predetermined test signal to defined input terminals of the circuit board to be tested and receives a resulting response signal at two outputs.
  • the control unit in particular the microprocessor, arranged on the board itself.
  • the typically analog response signal is preferably digitized and suitably analyzed.
  • a test signal is preferably a pulse signal or a
  • the advantage of the pulse signal is that it takes very little time and at the same time contains a plurality of frequencies, so that the response signal represents an impulse response characteristic of the transfer function of the connected electrical circuit.
  • the response signal is analyzed in the control unit, ie preferably in the microprocessor according to predetermined parameters. This analysis may include a spectral analysis of the response signal and / or a determination of a phase shift compared to the input signal. The result of the signal analysis is then compared with an expected value, which is stored in a memory of the control unit.
  • the term expectation is to be understood here broadly and includes both individual values and groups of individual values, such as phase shifts and spectral distributions.
  • the test is terminated as successful and the intended operation of the electronic device is continued.
  • the user does not notice.
  • the control unit concludes that the printed circuit board under test is not an original part and at least partially stops the operation of the electronic device. This can be done by disabling ongoing functions or by disabling necessary activation for continued operation. Termination of the operation may involve the overall operation of the device or merely some functions, eg those which are specifically performed by components of the circuit board in question.
  • the input and output connections used for the test should be sensibly selected. This is ensured by the fact that the electrical circuit is formed on the board as a passive, origin-specific or individual circuit board-specific network with ohmic resistors and capacitive and / or inductive elements. Conveniently, the electrical circuit used for the test has no further function in the operation of the device.
  • the individual arrangement and dimensioning of easily traceable, passive elements such as capacitors, coils and resistors can be used to build networks that show a very characteristic transfer function.
  • passive elements such as capacitors, coils and resistors
  • such elements can be realized on printed circuit boards without significant cost. In this way, company-specific or even individual board identifiers can be implemented.
  • the expected value in the memory of the electronic device to choose. This can be programmed, for example, at the factory when the device is first fitted with printed circuit boards. For expert maintenance of the device, which may include replacement of a printed circuit board, the expected value can be reprogrammed.
  • the components forming the network are preferably "hidden" on the printed circuit board, for example by being embedded in inner layers of the printed circuit board Resistors can be realized inconspicuously, for example, by long, very thin printed conductors Capacities are simple rather than spaced apart Conductor surfaces feasible. Due to the widespread technology of "flooding" unused board areas, ie typically leaving the conductor layer in unused board areas, there are very many conductor areas on each board so that optical analysis of the board, for example by X-radiation, will not reveal any hidden capacitances ,
  • the deposited expected value is different from one
  • Signal analysis result which results from performing the above steps a) to c) on an insulated circuit board.
  • installation components such components are referred to here, which become effective during installation of the printed circuit boards in the electronic device. These may be, for example, clamping contacts, screws or other fastening pins, etc.
  • device components are referred to here such components, the device side are positioned and not primarily used to install the circuit board. Such device components can also be positioned, for example, on other printed circuit boards installed in the device.
  • device components are, for example, in a housing of the device cast conductor surfaces to complete a capacitance, coils for adding an inductor, resistors or bridging wires in question. In this way, off-board components affect the transfer function of the electrical network. A corresponding expected value is stored in the memory of the control unit.
  • a conductor wire is wound into a coil around a breakthrough in the circuit board as inductively acting element, which is penetrated in the installed position by a ferromagnetic mandrel of the electronic device or a ferromagnetic fastening pin.
  • a conductor surface in the installed position forms a capacitor with a corresponding, conductor-side conductor surface which is connected to the electrical circuit via a contact element in the installed state.
  • the imitator in the analysis of the insulated circuit board will analyze the board-side conductor surface only as an element of high ohmic resistance. In the installed state, however, this conductor surface acts capacitively, since it forms a capacitor with the corresponding, device-side conductor surface. Accordingly, the transfer function of the network changes.
  • the electrical circuit comprises at least two separate sub-circuits, which are electrically connected in the installed position in the electronic device by interaction with one or more device and / or installation components. Any attempt at functional analysis of such a printed circuit board will at most lead to the recognition of the transfer function or impulse response of each individual subcircuit. Only in the installed state, the two sub-circuits are connected to form an overall network, which shows a completely different transfer function or impulse response, which can not be represented in particular as a linear combination of the transfer functions or impulse responses of the sub-circuits.
  • the main advantage of the present invention is that a copied circuit board is recognized by the device itself as such, resulting in a termination of the device operation.
  • FIG. 1 shows a schematic representation of the method according to the invention
  • Figure 2 a schematic, fragmentary
  • FIG. 3 shows a schematic illustration of a preferred embodiment of an inductance of a printed circuit board according to the invention
  • Figure 4 is a schematic representation of a preferred embodiment of a capacitance on a circuit board according to the invention.
  • Figure 5 a schematic representation of a preferred embodiment of an assembled from subnetwork electrical network on a circuit board according to the invention.
  • FIG. 1 shows a schematic representation of the copy protection according to the invention for printed circuit boards. Shown is in highly schematic simplification a circuit board 10 with different active
  • the circuit board 10 has a plurality of terminals 14, where it is contacted in the installed position of corresponding contacts of an electronic device. Three of the ports, namely IN, OUT and COM, are particularly highlighted in FIG.
  • the terminal IN forms with the terminal COM a pair of input terminals for a test signal 16, which by a control unit, not shown during normal operation of the electronic device, also not shown in detail, in which the circuit board 10th is installed at a given time is created.
  • the test signal 16 is a pulse signal.
  • the input terminal pair IN / COM is coupled to a network 18 comprising various passive electrical components.
  • a network 18 comprising various passive electrical components.
  • three inductors 20, four capacitors 22 and two ohmic resistors 24 are shown in FIG.
  • the exact number of passive electrical components and their concrete values, ie capacitance value, inductance value or ohmic resistance value, as well as the specific arrangement on the board relative to each other are not relevant to the present invention. Rather, the strength of the present invention lies in the almost unlimited variability of the design options that allow for a specific or even individual-board coding by the network of passive electrical components.
  • the terminals OUT and COM together form a pair of output terminals at which a response signal 26 of the network 18 can be tapped.
  • the response signal 26 is dependent on the input signal 16 and the characteristic of the network 18.
  • FIG. 1 shows a schematic spectrum 16 'of the input signal 16 and a spectrum 26' of the output signal 26.
  • the illustration is only for the purpose of illustrating that through the network 18, a signal applied to the input terminal pair IN / COM has a characteristic change which leads to the output signal 26 which is tapped at the output terminal pair OUT / COM.
  • the controller performs an analysis of the output signal 26, which may include, for example, spectral analysis.
  • the result of the analysis is compared with an expected value, which in the exemplary embodiment shown is stored as spectrum 36 'in a memory 28 of the control unit (decision block 30).
  • the operation of the electronic device continues normally (result block 32). If the signal analysis result 26 'differs substantially from the expected value 36', the continued operation of the electronic device is at least partially prevented (event block 34).
  • Figure 2 shows an example of the hidden arrangement of a capacitor 22, consisting of two conductor surfaces 221, 222 which are embedded in the acting as a dielectric plastic of the printed circuit board 10.
  • Such not belonging to the network 18 conductor surfaces 221, 222 arise in many cases by "flooding" unnecessary circuit board surface and thus without additional costs in the usual board production.
  • FIG. 3 shows a particularly advantageous embodiment of an inductance 20 as a component of the network 18.
  • the inductance 20 consists of a conductor 201, which is wound in the form of a coil around an opening 202 of the circuit board.
  • the opening 202 serves to pass through a fastening bolt 203, with which the circuit board 10 is installed in the electronic device.
  • the fastening bolt 203 is preferably made of a ferromagnetic material, so that its presence or absence as a coil core makes a significant difference in the inductance value of the inductor 20.
  • FIG. 4 shows a preferred embodiment of a capacitance 22 of the network 18.
  • the capacitance 22 consists of the conductor surfaces 221, 222 ".
  • a first conductor surface 221 is part of the board 10.
  • the second conductor surface 222 '' is part of the electronic device, in which the board 10 is installed.
  • the breakthrough 225 stands with the rest of the Network 18 in electrically conductive connection.
  • FIG. 5 shows a variant of the network 18, which consists of two subnetworks 18 'and 18 ".
  • the subnetworks 18 ', 18' ' by means of a clamping contact 181 of the electronic device, in which the board 10 is installed, connected by the terminal contact 181 two contact surface 182' and 182 '', respectively components of the subnetworks 18 ', 18 '' are contacted, electrically conductive.
  • the network 18 in installation position shows a completely different impulse response or transfer function than in the isolated state.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Software Systems (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

Die Erfindung bezieht sich auf ein elektronisches Gerät, umfassend - eine Leiterplatte (10), die einen Satz von Eingangskontakten (IN/COM), einen Satz von Ausgangskontakten (OUT/COM) und eine zwischen den Eingangskontakten (IN/COM) einerseits und den Ausgangskontakten (OUT/COM) andererseits angeschlossene, elektrische Schaltung (18) aufweist, sowie - eine Steuereinheit. Die Erfindung zeichnet sich dadurch aus, die Steuereinheit mittels eines Testsignals, das sie in die elektrische Schaltung einspeist, eine Echtheitsüberprüfung der Leiterplatte durchführt, wobei die elektrische Schaltung (18) als ein passives, herkunftsspezifisches oder leiterplattenindividuelles Netzwerk mit wenigstens einem induktiv wirkenden Element ausgebildet ist, wobei als induktiv wirkendes Element ein Leiterdraht (201) zu einer Spule um einen Durchbruch (202) in der Leiterplatte (10) geschlungen ist, der in Einbaulage von einem ferromagnetischen Dorn des elektronischen Gerätes oder einem ferromagnetischen Befestigungsstift (203) durchsetzt ist, sodass der Induktivitätswert des induktiv wirkenden Elementes in Einbaulage verschieden ist von seinem Induktivitätswert im ausgebauten Zustand.

Description

Elektronisches Gerät und Verfahren zum Untersuchen einer Leiterplatte
Beschreibung
Gebiet der Erfindung
Die Erfindung bezieht sich auf ein elektronisches Gerät, umfassend
- eine Leiterplatte (10), die einen Satz von Eingangskontakten (IN/COM), einen Satz von Ausgangskontakten (OUT/COM) und eine zwischen den Eingangskontakten (IN/COM) einerseits und den Ausgangskontakten (OUT/COM) andererseits angeschlossene, elektrische Schaltung (18) aufweist, sowie
- eine Steuereinheit.
Die Erfindung bezieht sich weiter auf ein Verfahren zum Untersuchen einer Leiterplatte, die einen Satz von Eingangskontakten, einen Satz von Ausgangskontakten und eine zwischen den Eingangskontakten einerseits und den Ausgangskontakten andererseits angeschlossene, elektrische Schaltung aufweist, umfassend die Schritte: a) Anlegen eines vorgegebenen Testsignals an dem Satz von Eingangskontakten, b) Abgreifen eines Antwortsignals an dem Satz von Ausgangskontakten, c) Durchführen einer Signalanalyse des Antwortsignals . Stand der Technik
Die Produktpiraterie, auch im Bereich hochwertiger elektronischer Geräte, ist in ständigem Wachstum begriffen. Insbesondere die mit elektronischen Komponenten bestückten Leiterplatten derartiger Geräte sind oft leicht kopierbar und in Billiglohnländern zu konkurrenzlos günstigen Preisen herstellbar. Daraus entsteht den Herstellern der Originalgeräte und Originalplatinen ein immenser Schaden. Gewerbliche Schutzrechte greifen hier häufig nicht, da die meisten Platinen ein im Hinblick auf ihre spezielle Verwendung für den Fachmann nahe liegendes Platinendesign aufweisen.
Viele Originalhersteller begegnen diesem Trend mit einer vermeintlich schwer nachahmbaren, optischen Markierung ihrer Platinen, beispielsweise durch Hologramm-Aufkleber. Abgesehen von der grundsätzlich bestehenden Möglichkeit, Aufkleber zu entfernen, stellen die Hologramme zwar eine gewisse Hürde für Nachahmer dar; sie sind jedoch mit entsprechendem Aufwand durchaus kopierbar oder zumindest hochgradig ähnlich nachahmbar. In jedem Fall erreichen derartige Schutzmaßnahmen jedoch nur diejenigen Verbraucher, die auf die Verwendung von Originalteilen Wert legen. Verbraucher, die gezielt billigere Kopien verwenden möchten, werden von einem solchen Kopierschutz nicht erreicht.
Zum Kopieren der elektronischen Funktion einer Leiterplatte kann deren sichtbare Bestückung übernommen werden. Um die interne Verdrahtung zu rekonstruieren, ist es bekannt, die Anschlüsse der Leiterplatten paarweise mit einem Gleichspannungssignal zu belegen und die Verbindung jedes Anschlusses mit allen anderen Anschlüssen und/oder Testpunkten auf der Platine mit einer Durchgangsmessung zu prüfen.
Bei einem komplexeren Verfahren, wie es in der gattungsbildenden JP 11026747 AA offenbart ist, wird ein definiertes Testsignal an einem Paar von Eingangskontakten eingeleitet und ein resultierendes Ausgangssignal an einem Paar von Ausgangskontakten abgegriffen. Dabei ist es möglich, dass ein Eingangskontakt mit einem Ausgangskontakt identisch ist und daher insgesamt drei Testkontakte verwendet werden. Es ist jedoch auch denkbar, dass der Satz von Eingangskontakten und/oder der Satz von Ausgangskontakten mehr als je zwei Kontakte umfassen. Diese Variante, die von der vorliegenden Erfindung mit umfasst sein soll, ist in der genannten Druckschrift jedoch nicht offenbart. Bei geeigneter Durchführung des Tests und logischer Analyse lassen sich auf diese Weise auch elektronische Funktionen einer ggf. bestückten Leiterplatte analysieren und anschließend auf einer Kopie in Hardware oder numerisch in Software simulieren. Derartigen Plagiaten kann durch die bekannten Kopierschutzverfahren nicht wirksam begegnet werden.
Aus dem Bereich der Kartenlesegeräte, d.h. Geräte, die Informationen von bzw. auf sog. IC-Karten, die als Speichermedium und/oder Berechtigungsausweis fungieren, zu lesen bzw. zu schreiben, ist es bekannt, zur Erkennung des Karten-Standards eine standardisierte Erkennungs- Kommunikation zwischen dem Lesegerät und aktiven Komponenten der Kartenschnittstelle aufzubauen und zu analysieren. Ziel der Kommunikation ist es, es dem Lesegerät den jeweils vorliegenden Schnittstellenstandard möglichst vollständig zu offenbaren, um es dem Lesegerät zu ermöglichen, die der konkreten Schnittstelle angemessenen Protokolle zu wählen und zu verwenden. Beispiele für derartige Geräte sind in der WO 01/06443 Al sowie der EP 1 607 899 Bl offenbart.
Aufgabenstellung
Es ist die Aufgabe der vorliegenden Erfindung, einen Kopierschutz für Leiterplatten zu Verfügung zu stellen, der für Nachahmer schwerer umgehbar ist und für alle Benutzer verbindlich ist.
Darlegung der Erfindung
Diese Aufgabe wird in Verbindung mit den Merkmalen des Oberbegriffs von Anspruch 1 dadurch gelöst, dass die Steuereinheit wenigstens einmal während des bestimmungsgemäßen Betriebs des Gerätes
- ein vorgegebenes Testsignal an dem Satz von Eingangskontakten anlegt,
- ein Antwortsignal an dem Satz von Ausgangskontakten abgreift,
- eine Signalanalyse des Antwortsignals durchführt,
- ein Ergebnis der Signalanalyse mit einem in einem Speicher der Steuereinheit hinterlegten Erwartungswert vergleicht und
- im Fall einer fehlenden Übereinstimmung des Signalanalyseergebnisses mit dem Erwartungswert einen weiteren Betrieb des Gerätes wenigstens teilweise deaktiviert oder nicht aktiviert, wobei die elektrische Schaltung als ein passives, herkunftsspezifisches oder leiterplattenindividuelles Netzwerk mit wenigstens einem induktiv wirkenden Element ausgebildet ist, wobei als induktiv wirkendes Element ein Leiterdraht zu einer Spule um einen Durchbruch in der Leiterplatte geschlungen ist, der in Einbaulage von einem ferromagnetischen Dorn des elektronischen Gerätes oder einem ferromagnetischen Befestigungsstift durchsetzt ist, sodass der Induktivitätswert des induktiv wirkenden Elementes in Einbaulage verschieden ist von seinem Induktivitätswert im ausgebauten Zustand.
Die Aufgabe wird weiter in Verbindung mit den Merkmalen von Anspruch 5 dadurch gelöst, dass eine Steuereinheit vorgesehen ist, die
- die Schritte a bis c wenigstens einmal während des bestimmungsgemäßen Betriebs eines elektronischen Gerätes, dessen Bestandteil die Leiterplatte ist, durchführt,
- ein Ergebnis der Signalanalyse mit einem in einem Speicher der Steuereinheit hinterlegten Erwartungswert vergleicht und
- im Fall einer fehlenden Übereinstimmung des Signalanalyseergebnisses mit dem Erwartungswert einen weiteren Betrieb des elektronischen Gerätes wenigstens teilweise deaktiviert oder nicht aktiviert, wobei die elektrische Schaltung als ein passives, herkunftsspezifisches oder leiterplattenindividuelles Netzwerk mit wenigstens einem induktiv wirkenden Element ausgebildet ist, wobei als induktiv wirkendes Element ein Leiterdraht zu einer Spule um einen Durchbruch in der Leiterplatte geschlungen ist, der in Einbaulage von einem ferromagnetischen Dorn des elektronischen Gerätes oder einem ferromagnetischen Befestigungsstift durchsetzt ist, sodass der Induktivitätswert des induktiv wirkenden Elementes in Einbaulage verschieden ist von seinem Induktivitätswert im ausgebauten Zustand.
Bevorzugte Ausführungsformen der vorliegenden Erfindung sind Gegenstand der abhängigen Ansprüche.
Grundgedanke der Erfindung ist es, in den bestimmungsgemäßen Betriebsablauf eines Gerätes, welches mit der kopiergeschützten Leiterplatte wechselwirkt und in welches die kopiergeschützte Leiterplatte vorzugsweise integriert ist, eine Leiterplatten-Testprozedur einzubauen, die vorzugsweise vom Benutzer nicht bemerkt wird. Diese Prozedur kann etwa im Rahmen einer Initialisierungsroutine, die z.B. bei jedem Neustart des Gerätes oder beim Aufruf eines die zu prüfende Leiterplatte benutzenden Programms durchgeführt wird, in eine Software, die den Betrieb des elektronischen Gerätes steuert, eingebaut werden. Auch längerfristige Testprozeduren, die z.B. mehrere Inbetriebnahmen des Gerätes erfordern, Tests zu einem vorgegebenen oder zufällig gewählten Zeitpunkt während des laufenden Betriebs oder sporadische Tests, die nicht bei jedem Betrieb sondern nur gelegentlich durchgeführt werden, können realisiert sein. Dies erschwert die Erkenntnis des Zusammenhangs zwischen der Benutzung einer gefälschten Platine und dem Abbruch des Gerätebetriebs . Vorzugsweise ist ein Mikroprozessor das dabei aktive Element. Ein solcher Mikroprozessor wird als typisches Kernelement einer Steuereinheit elektronischer Geräte verwendet. Er ist mit seinen Ein- und Ausgängen mit den Anschlüssen der von ihm zu steuernden Leiterplatten verbunden. Es ist daher unschwer, den Mikroprozessor so anzusteuern, dass er an definierte Eingangsanschlüsse der zu testenden Leiterplatte ein vorgegebenes Testsignal ausgibt und an zwei Ausgängen ein resultierendes Antwortsignal empfängt. Bei einer besonderen Ausführungsform der Erfindung ist die Steuereinheit, insbesondere der Mikroprozessor, auf der Platine selbst angeordnet .
Das typischerweise analoge Antwortsignal wird vorzugsweise digitalisiert und geeignet analysiert. Als Testsignal eignet sich vorzugsweise ein Impulssignal oder ein
Wechselspannungssignal mit einer vorgegebenen Frequenz oder ein Wechselspannungssignal mit einer Abfolge vorgegebener Frequenzen. Der Vorteil des Impulssignals liegt darin, dass es nur sehr wenig Zeit in Anspruch nimmt und gleichzeitig eine Vielzahl von Frequenzen enthält, so dass das Antwortsignal eine für die Übertragungsfunktion der angeschlossenen elektrischen Schaltung charakteristische Impulsantwort darstellt. Das Antwortsignal wird in der Steuereinheit, d.h. vorzugsweise in dem Mikroprozessor nach vorgegebenen Parametern analysiert. Diese Analyse kann eine Spektralanalyse des Antwortsignals umfassen und/oder eine Bestimmung einer Phasenverschiebung im Vergleich zu dem Eingangssignal . Das Ergebnis der Signalanalyse wird anschließend mit einem Erwartungswert verglichen, der in einem Speicher der Steuereinheit hinterlegt ist. Der Begriff des Erwartungswertes ist hier weit zu verstehen und umfasst sowohl Einzelwerte als auch Gruppen von Einzelwerten, wie beispielsweise Phasenverschiebungen und Spektralverteilungen. Entspricht das Ergebnis der Signalanalyse dem Erwartungswert, d.h. reagiert die Leiterplatte in der erwarteten Weise, wird der Test als erfolgreich beendet und der bestimmungsgemäße Betrieb des elektronischen Gerätes weitergeführt. Vorzugsweise bemerkt der Benutzer davon nichts. Sollte das Ergebnis der Signalanalyse jedoch in signifikanter Weise, d.h. außerhalb spezifizierter Toleranzen von dem Erwartungswert abweichen, schließt die Steuereinheit daraus, dass es sich bei der getesteten Leiterplatte nicht um ein Originalteil handelt und beendet den Betrieb des elektronischen Gerätes wenigstens teilweise. Dies kann dadurch geschehen, dass laufende Funktionen deaktiviert werden oder eine erforderliche Aktivierung für den Weiterbetrieb unterbleibt. Die Beendigung des Betriebs kann den Gesamtbetrieb des Gerätes umfassen oder lediglich einige Funktionen, z.B. solche, die speziell von Komponenten der fraglichen Leiterplatte erfüllt werden. Die Möglichkeit der Beendigung des Betriebs nur einiger Funktionen erscheint geboten, wenn aus einer vollständigen Beendigung des Betriebs Sicherheitsrisiken für den Benutzer entstehend würden. Die teilweise Deaktivierung oder Nicht-Aktivierung des Betriebs kann z.B. auch durch eine verzögerte - vollständige oder wiederum nur teilweise - Deaktivierung bzw. Nicht-Aktivierung realisiert werden. Um einen effizienten Kopierschutz zu gewährleisten, sollten die für den Test verwendeten Eingangs- und Ausgangsanschlüsse sinnvoll gewählt werden. Dies wird dadurch gewährleistet, dass die elektrische Schaltung auf der Platine als passives, herkunftsspezifisches oder leiterplattenindividuelles Netzwerk mit Ohmschen Widerständen sowie kapazitiv und/oder induktiv wirkenden Elementen ausgebildet ist. Günstiger Weise hat die für den Test verwendete elektrische Schaltung keine weitere Funktion beim Betrieb des Gerätes. Durch die individuelle Anordnung und Dimensionierung einfach auszubildender, passiver Elemente wie Kondensatoren, Spulen und Widerstände lassen sich Netzwerke aufbauen, die eine ganz charakteristische Übertragungsfunktion zeigen. Zudem sind derartige Elemente auf Leiterplatten ohne wesentlichen Kostenaufwand realisierbar. Auf diese Weise können unternehmensindividuelle oder sogar leiterplattenindividuelle Kennungen implementiert werden. Entsprechend ist der Erwartungswert im Speicher des elektronischen Gerätes zu wählen. Dieser kann beispielsweise fabrikseitig bei erstmaliger Bestückung des Gerätes mit Leiterplatten programmiert werden. Bei fachmännischer Wartung des Gerätes, die evtl. einen Austausch einer Leiterplatte umfasst, kann der Erwartungswert erneut programmiert werden.
Um den Kopierschutz zu verbessern, sind die das Netzwerk bildenden Komponenten vorzugsweise auf der Leiterplatte „versteckt". Dies kann beispielsweise dadurch erfolgen, dass sie in inneren Schichten der Leiterplatte eingebettet sind. Widerstände können in unauffälliger Weise z.B. durch lange, sehr dünne Leiterbahnen realisiert werden. Kapazitäten sind in einfacher Weise als voneinander beabstandeten Leiterflächen realisierbar. Aufgrund der weitverbreiteten Technik des „Flutens" unbenutzter Platinenbereiche, d.h. man lässt typischerweise in unbenutzten Platinenbereichen die Leiterschicht stehen, gibt es auf jeder Platine sehr viele Leiterflächen, so dass auch eine optische Analyse der Leiterplatine, beispielsweise durch Röntgenstrahlung, keinen AufSchluss über versteckte Kapazitäten liefert.
Erfindungsgemäß ist vorgesehen, dass der hinterlegte Erwartungswert verschieden ist von einem
Signalanalyseergebnis, das aus einer Durchführung der oben genannten Schritte a) bis c) an einer isolierten Leiterplatte resultiert. Mit anderen Worten bedeutet das, dass ein in Einbaulage an der zu testenden Leiterplatte durchgeführter Test zu einem anderen (und in dem hinterlegten Erwartungswert repräsentierten) Signalanalyseergebnis führt, als derselbe Test, der an der vom Gerät getrennten Platine durchgeführt wird. Dies kann dadurch erreicht werden, dass wenigstens eines der Elemente des herkunftsspezifischen oder leiterplattenindividuellen Netzwerks auf der Leiterplatte in Einbaulage in dem elektronischen Gerät mit Geräte- und/oder Einbaukomponenten wechselwirkt, so dass sein Kapazitätswert bzw. sein Induktivitätswert bzw. sein Widerstandswert in Einbaulage verschieden ist von seinem Kapazitätswert bzw. seinem Induktivitätswert bzw. seinem Widerstandswert im ausgebauten Zustand. Als Einbaukomponenten werden hier solche Komponenten bezeichnet, die beim Einbau der Leiterplatten in das elektronische Gerät wirksam werden. Es können dies beispielsweise Klemmkontakte, Schrauben oder andere Befestigungsstifte etc. sein. Als Gerätekomponenten werden hier solche Komponenten bezeichnet, die geräteseitig positioniert sind und nicht vorrangig dem Einbau der Leiterplatte dienen. Solche Gerätekomponenten können z.B. auch auf anderen in das Gerät eingebauten Leiterplatten positioniert sein. Als mögliche Gerätekomponenten kommen z.B. in einem Gehäuse des Geräts eingegossene Leiterflächen zur Vervollständigung einer Kapazität, Spulen zur Hinzufügung einer Induktivität, Widerstände oder Überbrückungsdrähte zur in Frage. Auf diese Weise beeinflussen platinenexterne Komponenten die Übertragungsfunktion des elektrischen Netzwerks. Ein entsprechender Erwartungswert wird im Speicher der Steuereinheit hinterlegt. Ein Nachahmer, der eine derartige Platine einem aufwendigen Analyseverfahren unterwirft, wird dies stets an einer isolierten Platine tun. Gelingt es ihm, eine nachgeahmte Leiterplatte zu schaffen, die zwischen allen Ein- und Ausgangskontaktpaaren identische Übertragungsfunktionen wie die Originalplatine zeigt, kann er dennoch das erfindungsgemäße Testverfahren nicht überwinden, da er aus der funktionellen Analyse nicht auf die ganz spezielle räumliche Anordnung aller Komponenten des Netzwerks schließen kann, die jedoch für die Wechselwirkung mit den geräteseitigen Komponenten und somit für die Testrelevante Übertragungsfunktion wesentlich ist.
Erfindungsgemäß ist vorgesehen, dass als induktiv wirkendes Element ein Leiterdraht zu einer Spule um einen Durchbruch in der Leiterplatte geschlungen ist, der in Einbaulage von einem ferromagnetischen Dorn des elektronischen Gerätes oder einem ferromagnetischen Befestigungsstift durchsetzt ist. Dies bedeutet, dass der Induktivitätswert dieser Spule im Einbauzustand, d.h. mit ferromagnetischem Spulenkern, deutlich verschieden ist von dem Induktivitätswert im
- Ii - ausgebauten Zustand. Entsprechend ändert sich die Übertragungsfunktion des Netzwerks.
Weiter kann vorgesehen sein, dass als zusätzliches, kapazitiv wirkendes Element eine Leiterfläche in Einbaulage mit einer korrespondierenden, geräteseitigen Leiterfläche, die im Einbauzustand über ein Kontaktelement mit der elektrischen Schaltung verbunden ist, einen Kondensator bildet. Hier wird der Nachahmer bei der Analyse der isolierten Leiterplatte die platinenseitige Leiterfläche lediglich als Element hohen Ohmschen Widerstandes analysieren. Im Einbauzustand wirkt diese Leiterfläche jedoch kapazitiv, da sie mit der korrespondierenden, geräteseitigen Leiterfläche einen Kondensator bildet. Entsprechend ändert sich die Übertragungsfunktion des Netzwerks.
Schließlich kann bei einer alternativ oder zusätzlich einsetzbaren Variante vorgesehen sein, dass die elektrische Schaltung wenigstens zwei getrennte TeilSchaltungen umfasst, die in Einbaulage in dem elektronischen Gerät durch Wechselwirkung mit einer oder mehreren Geräte- und/oder Einbaukomponenten elektrisch leitend verbunden sind. Jeder Versuch einer funktionellen Analyse einer derartigen Leiterplatte wird höchstens zu der Erkenntnis der Übertragungsfunktion bzw. Impulsantwort jeder einzelnen Teilschaltungen führen. Erst im Einbauzustand werden die beiden Teilschaltungen zu einem Gesamtnetzwerk verbunden, welches eine völlig andere Übertragungsfunktion bzw. Impulsantwort zeigt, die insbesondere nicht als Linearkombination der Übertragungsfunktionen bzw. Impulsantworten der Teilschaltungen dargestellt werden kann. Der wesentliche Vorteil der vorliegenden Erfindung liegt darin, dass eine kopierte Leiterplatte von dem Gerät selbst als solche erkannt wird, was zu einem Abbruch des Gerätebetriebes führt. Andererseits ist selbst eine im isolierten Zustand funktional identische Kopie der Leiterplatte nicht hinreichend, um den Kopierschutz zu überwinden. Vielmehr müssen auch entscheidende räumliche Besonderheiten berücksichtigt werden. Welche räumlichen Besonderheiten jedoch für den Kopierschutz von Relevanz sind, kann ein Nachahmer nicht erkennen. Er wäre somit gezwungen, die Leiterplatte in sämtlichen räumlichen Details identisch zu kopieren. Der für eine derartige Analyse erforderliche Aufwand, der einen mikroschichtweisen Abtrag einer großflächigen Leiterplatte erfordern würde, übersteigt die Möglichkeiten und Fähigkeiten typischer Nachahmer.
Weitere Merkmale und Vorteile der vorliegenden Erfindung ergeben sich aus der nachfolgenden ausführlichen Beschreibung und den Zeichnungen.
Kurzbeschreibung der Zeichnungen
In den Zeichnungen zeigen:
Figur 1: eine schematische Darstellung des erfindungsgemäßen Verfahrens,
Figur 2: eine schematische, ausschnittsweise
Querschnittsdarstellung einer erfindungsgemäßen Leiterplatte, Figur 3 : eine schematische Darstellung einer bevorzugten Ausführungsform einer Induktivität einer erfindungsgemäßen Leiterplatte,
Figur 4 : eine schematische Darstellung einer bevorzugten Ausführungsform einer Kapazität auf einer erfindungsgemäßen Leiterplatte und
Figur 5: eine schematische Darstellung einer bevorzugten Ausführungsform eines aus Teilnetzwerken zusammengesetzten elektrischen Netzwerks auf einer erfindungsgemäßen Leiterplatte.
Beschreibung bevorzugter Ausführungs formen
Figur 1 zeigt eine schematische Darstellung des erfindungsgemäßen Kopierschutzes für Leiterplatten. Dargestellt ist in stark schematischer Vereinfachung eine Leiterplatte 10 mit verschiedenen aktiven
Bestückungselernenten 12, deren interne Verdrahtung in Figur 1 nicht dargestellt ist. Die Leiterplatte 10 weist eine Vielzahl von Anschlüssen 14 auf, an denen sie in Einbaulage von korrespondierenden Kontakten eines elektronischen Gerätes kontaktiert wird. Drei der Anschlüsse, nämlich IN, OUT und COM, sind in Figur besonders hervorgehoben. Der Anschluss IN bildet mit dem Anschluss COM ein Paar von Eingangsanschlüssen für ein Testsignal 16, welches von einer nicht näher dargestellten Steuereinheit während des bestimmungsgemäßen Betriebs des ebenfalls nicht näher dargestellten elektronischen Gerätes, in welches die Leiterplatte 10 eingebaut ist, zu einem vorgegebenen Zeitpunkt angelegt wird. Bei der gezeigten Ausführungsform ist das Testsignal 16 ein Impulssignal. Alternativ können auch vorzugsweise hochfrequente Wechselspannungssignale einer vorgegebenen Frequenz oder einer vorgegebenen Folge von Frequenzen eingespeist werden. Das Eingangsanschlusspaar IN/COM ist mit einem Netzwerk 18 gekoppelt, welches verschiedene passive elektrische Bauelemente umfasst. Rein beispielhaft sind in Figur 1 drei Induktivitäten 20, vier Kapazitäten 22 und zwei Ohmsche Widerstände 24 dargestellt. Die genaue Anzahl der passiven elektrischen Bauelemente sowie ihre konkreten Werte, d.h. Kapazitätwert, Induktivitätswert bzw. Ohmscher Widerstandswert, sind ebenso wie die konkrete Anordnung auf der Platine relativ zueinander für die vorliegende Erfindung nicht relevant. Vielmehr liegt die Stärke der vorliegenden Erfindung in der nahezu unbegrenzten Variabilität der Gestaltungsmöglichkeiten, die eine herkunftsspezifische oder sogar platinenindividuelle Codierung durch das Netzwerk passiver elektrischer Komponenten erlauben.
Die Anschlüsse OUT und COM bilden gemeinsam ein Paar von Ausgangsanschlüssen, an denen ein Antwortsignal 26 des Netzwerks 18 abgegriffen werden kann. Das Antwortsignal 26 ist abhängig von dem Eingangsignal 16 und der Charakteristik des Netzwerks 18. Rein der Illustration halber sind in Figur 1 ein schematisches Spektrum 16' des Eingangssignals 16 sowie ein Spektrum 26' des Ausgangssignals 26 dargestellt. Die Darstellung dient nur dem Zweck zu veranschaulichen, dass durch das Netzwerk 18 ein an dem Eingangsanschlusspaar IN/COM eingebrachtes Signal eine charakteristische Veränderung erfährt, die zu dem AusgangsSignal 26 führt, das am Ausgangsanschlusspaar OUT/COM abgegriffen wird.
Die Steuereinheit führt eine Analyse des AusgangsSignals 26 durch, die beispielsweise eine Spektralanalyse umfassen kann. Das Ergebnis der Analyse wird mit einem Erwartungswert, der im gezeigten Ausführungsbeispiel als Spektrum 36' in einem Speicher 28 der Steuereinheit hinterlegt ist, verglichen (Entscheidungsblock 30) .
Entspricht das Signalanalyseergebnis, z.B. das Spektrum 26', dem Erwartungswert, z.B. dem hinterlegten Spektrum 36' innerhalb vorab spezifizierter Toleranzen, läuft der Betrieb des elektronischen Gerätes normal weiter (Ergebnisblock 32) . Weicht das Signalanalyseergebnis 26' wesentlich von dem Erwartungswert 36' ab, wird der Weiterbetrieb des elektronischen Gerätes wenigstens teilweise unterbunden (Ereignisblock 34) .
Um die Kopierbarkeit der Leiterplatte 10 zu erschweren, sind die Komponenten des Netzwerkes 18 nicht in der offensichtlichen Weise, wie in Figur 1 schematisch dargestellt, auf der Platine 10 aufgebracht. Vielmehr sind die Komponenten versteckt angeordnet.
Figur 2 zeigt ein Beispiel der versteckten Anordnung einer Kapazität 22, bestehend aus zwei Leiterflächen 221, 222, die in den als Dielektrikum wirkenden Kunststoff der Leiterplatte 10 eingebettet sind. Die zusätzliche Anordnung weiterer Leiterflächen 221', 222', die ihrerseits nicht Bestandteil des Netzwerkes 18 sind, trägt zur erschwerten Analysierbarkeit der Platine 10 bei. Derartige nicht zum Netzwerk 18 gehörige Leiterflächen 221, 222 entstehen vielfach durch „Fluten" nicht benötigter Platinenfläche und somit ohne Mehrkosten bei der gewöhnlichen Platinenherstellung .
Figur 3 zeigt eine besonders vorteilhafte Ausgestaltung einer Induktivität 20 als Bestandteil des Netzwerkes 18. Die Induktivität 20 besteht aus einem Leiter 201, der spulenförmig um einen Durchbruch 202 der Platine geschlungen ist. Der Durchbruch 202 dient dem Durchgriff eines Befestigungsbolzens 203, mit dem die Platine 10 in das elektronische Gerät eingebaut wird. Der Befestigungsbolzen 203 ist bevorzugt aus einem ferromagnetischen Material, so dass sein Vorhandensein oder Fehlen als Spulenkern einen wesentlichen Unterschied im Induktivitätswert der Induktivität 20 ausmacht.
Figur 4 zeigt eine bevorzugte Ausführungsform einer Kapazität 22 des Netzwerks 18. Die Kapazität 22 besteht aus den Leiterflächen 221, 222' '. Eine erste Leiterfläche 221 ist Bestandteil der Platine 10. Die zweite Leiterfläche 222'' hingegen ist Bestandteil des elektronischen Gerätes, in welches die Platine 10 eingebaut wird. Eine elektrische Verbindung der geräteseitigen Leiterfläche 222'' zu dem Rest des Netzwerks 18 erfolgt über einen in dem elektronischen Gerät geführten Verbindungsdraht 223, der mit einem elektrisch leitenden Befestigungsbolzen 224 verbunden ist, der seinerseits den Rest des Netzwerks 18 über einen elektrisch leitend beschichteten Durchbruch 225 der Platine 10 kontaktiert. Der Durchbruch 225 steht mit dem Rest des Netzwerks 18 in elektrisch leitender Verbindung. Auf diese Weise wird erreicht, dass die Kapazität 22 nur in Einbaulage der Platine 10 als Kapazität wirkt. In der isolierten Platine stellt sie lediglich einen Bereich hohen Ohmschen Widerstandes dar.
Figur 5 zeigt eine Variante des Netzwerks 18, die aus zwei Teilnetzwerken 18' und 18'' besteht. In Einbaulage werden die Teilnetzwerke 18', 18'' mittels eines Klemmkontaktes 181 des elektronischen Gerätes, in welches die Platine 10 eingebaut wird, verbunden, indem der Klemmkontakt 181 zwei Kontaktfläche 182' und 182'', die jeweils Bestandteile der Teilnetzwerke 18', 18'' sind, elektrisch leitend kontaktiert. Auf diese Weise wird erreicht, dass das Netzwerk 18 in Einbaulage eine völlig andere Impulsantwort bzw. Übertragungsfunktion zeigt als im isolierten Zustand.
Natürlich stellen die in der speziellen Beschreibung diskutierten und in den Figuren gezeigten Ausführungsformen nur illustrative Ausführungsbeispiele der vorliegenden Erfindung dar. Dem Fachmann ist im Lichte der hiesigen Offenbarung ein breites Spektrum an Variationsmöglichkeiten anhand gegeben. Insbesondere ist die konkrete Gestaltung der Übertragungsfunktion oder Impulsantwort des Netzwerks 18, die das Ergebnis der konkreten Ausführung und Anordnung der Komponenten des Netzwerks 18 ist, im Wesentlichen frei wählbar. Auch die Konsequenzen, die sich aus der Erkennung einer Nicht-Originalplatine aufgrund des erfindungsgemäßen Verfahrens ergeben, können in weiten Bereichen an die Anforderung des Einzelfalls angepasst werden. Insbesondere kann ein Totalabbruch des Betriebs des elektronischen Gerätes oder ein Teilabbruch, der auch Vorwarnungen vor einem späteren Total- oder weiteren Teilabbruch umfassen kann, durch geeignete Softwarelösungen realisiert werden.
Bezugszeichenliste
10 Leiterplatte
12 Bestückung von 10
14 Anschlüsse von 10
16 Testsignal
16' Spektrum von 16
18 elektrisches Netzwerk
181 Klemmkontakt
18' Teilnetzwerk von 18
182' Kontaktfläche von 18'
18'' Teilnetzwerk von 18
182'' Kontaktfläche von 18''
20 Induktivität
201 Leiterdraht
202 Durchbruch
203 Befestigungsbolzen 22 Kapazität
221 erste Leiterfläche von 22 221' Tarnfläche
222 zweite Leiterfläche von 22 222' Tarnfläche
222'' geräteseitige zweite Leiterfläche von 22
223 Leitdraht
224 Befestigungsbolzen
225 leitender Durchbruch 24 ohmscher Widerstand 26 Antwortsignal
26' Spektrum von 26 Speicher Entscheidungsblock Ereignisblock Ereignisblock Erwartungswert

Claims

Patentansprüche
1. Elektronisches Gerät, umfassend
- eine Leiterplatte (10) , die einen Satz von Eingangskontakten (IN/COM) , einen Satz von Ausgangskontakten (OUT/COM) und eine zwischen den Eingangskontakten (IN/COM) einerseits und den Ausgangskontakten (OUT/COM) andererseits angeschlossene, elektrische Schaltung (18) aufweist, sowie
- eine Steuereinheit, dadurch gekennzeichnet, dass die Steuereinheit wenigstens einmal während des bestimmungsgemäßen Betriebs des Gerätes
- ein vorgegebenes Testsignal (16) an dem Satz von Eingangskontakten (IN/COM) anlegt,
- ein Antwortsignal (26) an dem Satz von Ausgangskontakten (OUT/COM) abgreift,
- eine Signalanalyse des Antwortsignals (26) durchführt,
- ein Ergebnis (26') der Signalanalyse mit einem in einem Speicher (28) der Steuereinheit hinterlegten Erwartungswert (36') vergleicht und
- im Fall einer fehlenden Übereinstimmung des Signalanalyseergebnisses (26') mit dem Erwartungswert (36') einen weiteren Betrieb des Gerätes wenigstens teilweise deaktiviert oder nicht aktiviert, wobei die elektrische Schaltung (18) als ein passives, herkunftsspezifisches oder leiterplattenindividuelles Netzwerk mit wenigstens einem induktiv wirkenden Element ausgebildet ist, wobei als induktiv wirkendes Element ein Leiterdraht (201) zu einer Spule um einen Durchbruch (202) in der Leiterplatte (10) geschlungen ist, der in Einbaulage von einem ferromagnetischen Dorn des elektronischen Gerätes oder einem ferromagnetischen Befestigungsstift (203) durchsetzt ist, sodass der Induktivitätswert des induktiv wirkenden Elementes in Einbaulage verschieden ist von seinem Induktivitätswert im ausgebauten Zustand.
2. Elektronisches Gerät nach Anspruch 1, dadurch gekennzeichnet, dass das Testsignal (16) ein Impulssignal ist, ein Wechselspannungssignal mit einer vorgegebenen Frequenz oder ein Wechselspannungssignal mit einer Abfolge vorgegebener Frequenzen ist.
3. Elektronisches Gerät nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass das passive, herkunftsspezifische oder leiterplattenindividuelle Netzwerk weiter wenigstens ein kapazitiv wirkendes Element (22) aufweist , wobei als kapazitiv wirkendes Element eine Leiterfläche (221) in Einbaulage mit einer korrespondierenden, geräteseitigen Leiterfläche (222''), die im Einbauzustand über ein Kontaktelement mit der elektrischen Schaltung (18) verbunden ist, einen Kondensator bildet, sodass der Kapazitätswert des kapazitiv wirkenden Elementes in Einbaulage verschieden ist von seinem Kapazitätswert im ausgebauten Zustand. Elektronisches Gerät nach einem der vorangehenden
Ansprüche, dadurch gekennzeichnet, dass die elektrische Schaltung (18) wenigstens zwei getrennte Teilschaltungen (18' , 18' ' ) umfasst, die in
Einbaulage durch Wechselwirkung mit einer oder mehreren
Geräte- und oder Einbaukomponenten (181) elektrisch leitend verbunden sind.
Verfahren zum Untersuchen einer Leiterplatte (10) , die einen Satz von Eingangskontakten (IN, COM) , einen Satz von Ausgangskontakten (OUT/COM) und eine zwischen den Eingangskontakten (IN/COM) einerseits und den Ausgangskontakten (OUT/COM) andererseits angeschlossene, elektrische Schaltung (19) aufweist, umfassend die Schritte: a) Anlegen eines vorgegebenen Testsignals (16) an dem Satz von Eingangskontakten (IN/COM) , b) Abgreifen eines Antwortsignals (26) an dem Satz von Ausgangskontakten (OUT/COM) , c) Durchführen einer Signalanalyse des Antwortsignal (26) , dadurch gekennzeichnet, dass eine Steuereinheit vorgesehen ist, die
- die Schritte a bis c wenigstens einmal während des bestimmungsgemäßen Betriebs eines elektronischen Gerätes, dessen Bestandteil die Leiterplatte (10) ist, durchführt,
- ein Ergebnis (26' ) der Signalanalyse mit einem in einem Speicher (28) der Steuereinheit hinterlegten Erwartungswert (36' ) vergleicht und - im Fall einer fehlenden Übereinstimmung des
Signalanalyseergebnisses (26') mit dem Erwartungswert (36') einen weiteren Betrieb des elektronischen Gerätes wenigstens teilweise deaktiviert oder nicht aktiviert, wobei die elektrische Schaltung (18) als ein passives, herkunftsspezifisches oder leiterplattenindividuelles Netzwerk mit wenigstens einem induktiv wirkenden Element ausgebildet ist, wobei als induktiv wirkendes Element ein Leiterdraht (201) zu einer Spule um einen Durchbruch (202) in der Leiterplatte (10) geschlungen ist, der in Einbaulage von einem ferromagnetischen Dorn des elektronischen Gerätes oder einem ferromagnetischen Befestigungsstift (203) durchsetzt ist, sodass der Induktivitätswert des induktiv wirkenden Elementes in Einbaulage verschieden ist von seinem Induktivitätswert im ausgebauten Zustand.
PCT/EP2009/003785 2008-06-02 2009-05-28 Elektronisches gerät und verfahren zum untersuchen einer leiterplatte WO2009146828A1 (de)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN200980119797.4A CN102047770B (zh) 2008-06-02 2009-05-28 电子装置和用于检验电路板的方法
AT09757211T ATE551883T1 (de) 2008-06-02 2009-05-28 Elektronisches gerät und verfahren zum untersuchen einer leiterplatte
EP09757211A EP2283716B1 (de) 2008-06-02 2009-05-28 Elektronisches gerät und verfahren zum untersuchen einer leiterplatte
US12/958,869 US8395407B2 (en) 2008-06-02 2010-12-02 Electronic device and method for testing a circuit board

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE102008026276A DE102008026276B4 (de) 2008-06-02 2008-06-02 Verfahren zum Untersuchen einer Leiterplatte und elektronisches Gerät
DE102008026276.5 2008-06-02

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/958,869 Continuation US8395407B2 (en) 2008-06-02 2010-12-02 Electronic device and method for testing a circuit board

Publications (1)

Publication Number Publication Date
WO2009146828A1 true WO2009146828A1 (de) 2009-12-10

Family

ID=40947584

Family Applications (3)

Application Number Title Priority Date Filing Date
PCT/EP2009/003785 WO2009146828A1 (de) 2008-06-02 2009-05-28 Elektronisches gerät und verfahren zum untersuchen einer leiterplatte
PCT/EP2009/003787 WO2009146830A1 (de) 2008-06-02 2009-05-28 Elektronisches gerät und verfahren zum untersuchen einer leiterplatte
PCT/EP2009/003786 WO2009146829A1 (de) 2008-06-02 2009-05-28 Elektronisches gerät und verfahren zum untersuchen einer leiterplatte

Family Applications After (2)

Application Number Title Priority Date Filing Date
PCT/EP2009/003787 WO2009146830A1 (de) 2008-06-02 2009-05-28 Elektronisches gerät und verfahren zum untersuchen einer leiterplatte
PCT/EP2009/003786 WO2009146829A1 (de) 2008-06-02 2009-05-28 Elektronisches gerät und verfahren zum untersuchen einer leiterplatte

Country Status (6)

Country Link
US (3) US8395407B2 (de)
EP (3) EP2283716B1 (de)
CN (3) CN102047771B (de)
AT (3) ATE551885T1 (de)
DE (1) DE102008026276B4 (de)
WO (3) WO2009146828A1 (de)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8508236B2 (en) 2008-06-02 2013-08-13 Sartorius Weighing Technology Gmbh Electronic device and method for testing a circuit board
WO2013162844A1 (en) * 2012-04-25 2013-10-31 3M Innovative Properties Company Wireless connectors

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102010048036A1 (de) * 2010-05-14 2012-08-30 Häusermann GmbH Leiterplatte mit Kopierschutz und Verfahren zur Herstellung und Anwendung
DE102012019645A1 (de) * 2012-10-06 2014-04-10 Volkswagen Aktiengesellschaft Verfahren zum Testen einer Schaltung sowie entsprechende Schaltung
US9959430B2 (en) * 2014-02-05 2018-05-01 The United States Of America As Represented By The Secretary Of The Navy Counterfeit microelectronics detection based on capacitive and inductive signatures
EP3478032B1 (de) 2017-10-24 2021-09-01 VARTA Microbattery GmbH Leiterplatte und verwendung einer kantenschutzleiste
CN113242976B (zh) 2018-10-01 2024-09-17 大众汽车股份公司 用于监测电子系统的可靠性的方法和装置
CN110287072A (zh) * 2019-06-20 2019-09-27 深圳忆联信息系统有限公司 随机验证响应的方法、装置、计算机设备及存储介质

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3602960C1 (de) * 1986-01-31 1987-02-19 Philips Patentverwaltung Dickschicht-Schaltungsanordnung mit einer keramischen Substratplatte
EP0436891A2 (de) * 1990-01-08 1991-07-17 Tandem Computers Incorporated Elektronische Kodierung von Mehrplatinensystemen
US5588202A (en) * 1995-03-17 1996-12-31 Honeywell Inc. Method for manufacturing an overmolded sensor
US20050117314A1 (en) * 2003-11-27 2005-06-02 Optimum Care International Tech. Inc. Assembly structure for hiding electronic components
JP2005156212A (ja) * 2003-11-21 2005-06-16 Fuji Xerox Co Ltd 回路基板検査装置
JP2005221398A (ja) * 2004-02-06 2005-08-18 Sony Corp 電子回路基板、パネル型表示装置および製品の判別方法
US20060195705A1 (en) * 2005-02-28 2006-08-31 Cypak Ab Tamper Evident Seal System and Method
EP1804560A2 (de) * 2005-12-28 2007-07-04 EL-ME Aktiengesellschaft Elektronik-Sicherheits-Modul
JP2008026217A (ja) * 2006-07-24 2008-02-07 Toshiba Corp 接近センサ及び電子機器

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4675769A (en) * 1985-11-15 1987-06-23 Data General Corporation Electronic board identification
US4908576A (en) * 1987-09-08 1990-03-13 Jackson Daniel K System for printed circuit board testing
JP2898814B2 (ja) * 1992-02-25 1999-06-02 株式会社日立製作所 印刷インダクタ付き多層配線板
DE4334355A1 (de) * 1993-10-08 1995-04-13 Vdo Schindling Informationsgeber
US5736862A (en) * 1995-06-22 1998-04-07 Genrad, Inc. System for detecting faults in connections between integrated circuits and circuit board traces
JP3116863B2 (ja) 1997-07-07 2000-12-11 日本電気株式会社 デバイスシミュレーション方法
AU6209300A (en) * 1999-07-15 2001-02-05 Thomson Licensing S.A. Method and apparatus for supporting two different types of integrated circuit cards with a single connector
JP2002366505A (ja) * 2001-06-07 2002-12-20 Nec Corp 実装位置検出方法及び装置
JP4318417B2 (ja) * 2001-10-05 2009-08-26 ソニー株式会社 高周波モジュール基板装置
US7587695B2 (en) * 2001-12-10 2009-09-08 Mentor Graphics Corporation Protection boundaries in a parallel printed circuit board design environment
US6606252B1 (en) * 2002-07-17 2003-08-12 Delphi Technologies, Inc. Fastener detection for encased electrical assembly
US7230316B2 (en) * 2002-12-27 2007-06-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having transferred integrated circuit
EP1607899B1 (de) * 2004-06-15 2007-08-15 STMicroelectronics Limited Kartenerkennung
JP4944789B2 (ja) * 2005-10-28 2012-06-06 株式会社アドバンテスト 試験装置、フィクスチャボード、及びピンエレクトロニクスカード
DE102008026276B4 (de) 2008-06-02 2012-08-09 Sartorius Weighing Technology Gmbh Verfahren zum Untersuchen einer Leiterplatte und elektronisches Gerät

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3602960C1 (de) * 1986-01-31 1987-02-19 Philips Patentverwaltung Dickschicht-Schaltungsanordnung mit einer keramischen Substratplatte
EP0436891A2 (de) * 1990-01-08 1991-07-17 Tandem Computers Incorporated Elektronische Kodierung von Mehrplatinensystemen
US5588202A (en) * 1995-03-17 1996-12-31 Honeywell Inc. Method for manufacturing an overmolded sensor
JP2005156212A (ja) * 2003-11-21 2005-06-16 Fuji Xerox Co Ltd 回路基板検査装置
US20050117314A1 (en) * 2003-11-27 2005-06-02 Optimum Care International Tech. Inc. Assembly structure for hiding electronic components
JP2005221398A (ja) * 2004-02-06 2005-08-18 Sony Corp 電子回路基板、パネル型表示装置および製品の判別方法
US20060195705A1 (en) * 2005-02-28 2006-08-31 Cypak Ab Tamper Evident Seal System and Method
EP1804560A2 (de) * 2005-12-28 2007-07-04 EL-ME Aktiengesellschaft Elektronik-Sicherheits-Modul
JP2008026217A (ja) * 2006-07-24 2008-02-07 Toshiba Corp 接近センサ及び電子機器

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8508236B2 (en) 2008-06-02 2013-08-13 Sartorius Weighing Technology Gmbh Electronic device and method for testing a circuit board
US8508235B2 (en) 2008-06-02 2013-08-13 Sartorius Weighing Technology Gmbh Electronic device and method for testing a circuit board
WO2013162844A1 (en) * 2012-04-25 2013-10-31 3M Innovative Properties Company Wireless connectors

Also Published As

Publication number Publication date
EP2283716B1 (de) 2012-03-28
WO2009146829A1 (de) 2009-12-10
CN102047769A (zh) 2011-05-04
ATE551883T1 (de) 2012-04-15
WO2009146830A1 (de) 2009-12-10
CN102047771B (zh) 2012-11-28
CN102047770A (zh) 2011-05-04
US20110133752A1 (en) 2011-06-09
US20110140731A1 (en) 2011-06-16
EP2283718A1 (de) 2011-02-16
US8508236B2 (en) 2013-08-13
DE102008026276A1 (de) 2009-12-24
ATE551885T1 (de) 2012-04-15
EP2283718B1 (de) 2012-03-28
EP2283716A1 (de) 2011-02-16
US8508235B2 (en) 2013-08-13
DE102008026276B4 (de) 2012-08-09
US20110133753A1 (en) 2011-06-09
EP2283717A1 (de) 2011-02-16
US8395407B2 (en) 2013-03-12
EP2283717B1 (de) 2012-03-28
CN102047771A (zh) 2011-05-04
CN102047770B (zh) 2012-11-28
CN102047769B (zh) 2012-11-28
ATE551884T1 (de) 2012-04-15

Similar Documents

Publication Publication Date Title
EP2283718B1 (de) Elektronisches gerät und verfahren zum untersuchen einer leiterplatte
EP1149358A1 (de) Kontaktlose chipkarte
DE19911731A1 (de) Gedruckte Leiterplatte
WO2018046465A1 (de) Verfahren und messvorrichtung zum überprüfen eines kabelbaumes
DE112007003161T5 (de) Verfahren zum Reduzieren des Stromverbrauchs in aktiven Abschirmungsschaltungen mit komplementären Leiterbahnen
EP2614696A1 (de) Steuergerät und verfahren zum entwerfen einer leiterplatte eines steuergeräts
EP1720122B1 (de) Verfahren zur Herstellung eines tragbaren Datenträgers
EP2387798B1 (de) Verfahren zur verifikation einer kennzeichnungsschaltung
EP3422027B1 (de) Vorrichtung, verfahren, herstellverfahren für das testen von kabelbäumen
EP2079002B1 (de) Mainboard zum Einsatz in Systemen mit unterschiedlichen Spannungsversorgungskonzepten
DE102007015490B3 (de) Verfahren und Vorrichtung zur Messung von Teilentladungen an einem Hochspannungsbauteil
WO2016170036A1 (de) Prüfen eines textils auf beschädigungen
WO2008043794A1 (de) System und verfahren zum speichern und lesen von informationen
DE69727105T2 (de) Gerät für automatische Verbindungserkennung
EP2195760B1 (de) Schutzanordnung und herstellungsverfahren für eine schutzanordnung
EP2036006B1 (de) Chipkarte und verfahren zur herstellung einer chipkarte
DE102015201558A1 (de) Steuergerät für ein Fahrzeug und korrespondierendes Betriebsverfahren für ein Steuergerät in einem Fahrzeug
WO2000077649A1 (de) Verfahren zur kennzeichnung einer hardwarevariante einer elektrischen oder elektronischen hardwareeinheit
EP4050517B1 (de) Anordnung zum ermitteln einer leiterplattenkennung
DE102008048107A1 (de) Flexible Antennendiagnose für integrierte Scheibenantennen am Heizfeld
DE10252348A1 (de) Tragbarer Datenträger
DE102006056562A1 (de) Wertkarte sowie Verfahren zur Durchführung einer elektronischen Zahlung
DE102019131790A1 (de) Leiterplatte für ein elektronisches Bremssystem für ein Fahrzeug, Messeinrichtung für eine Leiterplatte und Verfahren zum Erstellen eines Leiterplattenlayouts
DE102022124165A1 (de) Fehlereinbringungseinheit
DE102008047730A1 (de) Leiterplatte mit Sicherung

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200980119797.4

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09757211

Country of ref document: EP

Kind code of ref document: A1

DPE2 Request for preliminary examination filed before expiration of 19th month from priority date (pct application filed from 20040101)
WWE Wipo information: entry into national phase

Ref document number: 2009757211

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2528/MUMNP/2010

Country of ref document: IN