WO2008123386A1 - パワーモジュール及び車両用インバータ - Google Patents

パワーモジュール及び車両用インバータ Download PDF

Info

Publication number
WO2008123386A1
WO2008123386A1 PCT/JP2008/055988 JP2008055988W WO2008123386A1 WO 2008123386 A1 WO2008123386 A1 WO 2008123386A1 JP 2008055988 W JP2008055988 W JP 2008055988W WO 2008123386 A1 WO2008123386 A1 WO 2008123386A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor chip
power module
resin
resin material
substrate
Prior art date
Application number
PCT/JP2008/055988
Other languages
English (en)
French (fr)
Inventor
Takashi Atsumi
Original Assignee
Toyota Jidosha Kabushiki Kaisha
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toyota Jidosha Kabushiki Kaisha filed Critical Toyota Jidosha Kabushiki Kaisha
Priority to US12/532,584 priority Critical patent/US20100102431A1/en
Priority to DE112008000743.8T priority patent/DE112008000743B8/de
Publication of WO2008123386A1 publication Critical patent/WO2008123386A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • H01L23/427Cooling by change of state, e.g. use of heat pipes
    • H01L23/4275Cooling by change of state, e.g. use of heat pipes by melting or evaporation of solids
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/27011Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature
    • H01L2224/27013Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature for holding or confining the layer connector, e.g. solder flow barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83009Pre-treatment of the layer connector or the bonding area
    • H01L2224/83051Forming additional members, e.g. dam structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83909Post-treatment of the layer connector or bonding area
    • H01L2224/83951Forming additional members, e.g. for reinforcing, fillet sealant
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Definitions

  • the present invention relates to a power module using a power semiconductor device such as a hybrid vehicle, and in particular, a power capable of preventing the occurrence of cracks in a bonding material between a semiconductor chip as a heating element and a substrate on which the semiconductor chip is installed.
  • the present invention relates to a module and a vehicle inverter equipped with the module.
  • the power module 21 shown in FIG. 3 includes an insulating substrate 2 3 on which the semiconductor chip 2 2 is placed in an insulated state, and a heat radiator 2 radiating heat generated from the semiconductor chip 2 2. It is configured with at least.
  • the semiconductor chip 2 2 is fixed to the conductor 2 4 of the insulating substrate 2 3 by solid metal bonding with a high melting point bonding material 25, and the conductor 2 6 and the radiator 2 7 of the insulating substrate 2 3 are made of solder or the like. Fixed with low melting point bonding material 28.
  • a hybrid integrated circuit described in Patent Document 1.
  • a conductive path having a desired shape is formed on a substrate, and a chip capacitor or a chip resistor is connected to a fixed pad provided at a desired position of the conductive path via a solder layer.
  • the layer consists of at least two types of solder materials with different liquidus temperatures.
  • the two types of solder materials of the mixed integrated circuit are: the first solder material has a liquidus temperature of about 125 ° C. to 2 36 ° C., and the second solder material is a liquid phase wire. The temperature is 183 ° C. to 300 ° C., and the solder layer contains a granular second solder material in the first solder material.
  • Patent Document 1 Japanese Patent Application Laid-Open No. 6-3 7 4 3 8 Disclosure of Invention
  • the linear expansion coefficient of a semiconductor chip is generally about 3 ppm
  • the linear expansion coefficient of an insulating substrate is generally about 4 to 5 ppm.
  • the displacement a due to the thermal expansion of the semiconductor chip and the displacement b due to the thermal expansion of the insulating substrate at high temperatures are greatly different.
  • a thermal stress is generated at the boundary between the semiconductor chip and the insulating substrate due to a displacement difference (thermal expansion difference) due to thermal expansion, and the stress is concentrated in a solid metal joint, and cracks may occur.
  • an insulating substrate such as aluminum nitride or silicon nitride having a low coefficient of linear expansion (similar to the coefficient of linear expansion of the semiconductor chip) is required as the insulating substrate.
  • a high melting point bonding material is required.
  • the insulating substrate and the high melting point bonding material are expensive, which hinders cost reduction of the power module.
  • the first solder material of the solder layer that is the main connection of the chip capacitor or the chip and the chip resistor becomes a liquid phase, resulting in insufficient connection strength. There was a fear.
  • the conduction state may be unstable due to vibration during traveling or the like. .
  • the present invention has been made in view of such a problem.
  • the purpose of the present invention is to liquefy a solder layer in which a semiconductor chip is placed on a substrate at a high temperature.
  • a power module includes a semiconductor chip and a substrate on which the semiconductor chip is installed, and a solder layer that is liquefied by heat generated by the semiconductor chip between the semiconductor chip and the substrate.
  • the resin material that connects the semiconductor chip and the substrate is further provided so as to be able to follow the difference in thermal expansion between the semiconductor chip and the substrate due to heat generation, and the melting point of the resin material is higher than the melting point of the solder layer It is said.
  • the semiconductor chip when the semiconductor chip is energized, the semiconductor chip generates heat. Due to this heat generation, it was placed on the board with a solder layer The bonding strength of the semiconductor chip is lowered by the liquefied solder layer, but the bonding strength can be ensured because the semiconductor chip and the substrate are connected by the resin material.
  • the semiconductor chip and the substrate are installed by a liquefied solder layer, it is possible to follow the difference in thermal expansion between the semiconductor chip and the substrate, thereby suppressing the occurrence of cracks and the like.
  • the resin material does not melt even if the solder layer melts, the semiconductor chip installation state is stabilized. Furthermore, low cost can be achieved by using ordinary low melting point solder.
  • the resin material surrounds at least the outer periphery of the semiconductor chip.
  • the resin material surrounds the outer periphery of the semiconductor chip, leakage of the liquefied solder layer can be prevented and the semiconductor chip can be securely held.
  • the resin material has a Young's modulus of 1 to 2 OGPa, and the heat resistance temperature of the resin material is 160 °. It is characterized by being in the range of C to 240 ° C.
  • the resin material is preferably formed of a resin selected from at least one of polyimide resin, epoxy resin, urethane resin, and silicone resin. These resins are excellent in heat resistance, and by forming a resin material using the resin, the semiconductor chip is connected and fixed on the substrate so as to follow the difference in thermal expansion between the semiconductor chip and the substrate. be able to.
  • the resin material is formed in a layer shape with a plurality of types of the resins.
  • different resin layers can be formed along the thickness direction of the resin material. Therefore, a resin suitable for the use environment is selected along the thickness direction, and the resin material is selected. Can be formed.
  • a resin layer in contact with the solder layer can be formed of a resin that easily follows the difference in thermal expansion, and a highly rigid resin layer can be formed so as to cover the resin layer.
  • a silicone resin is formed as the resin of the resin layer that comes into contact with the solder layer. It is preferable to form an epoxy resin layer so as to cover the resin layer.
  • a vehicle inverter includes any one of the power modules described above.
  • the semiconductor chip when the semiconductor chip generates heat, the solder layer between the semiconductor chip and the board on which the semiconductor chip is installed liquefies, and the thermal stress is reduced and cracks are not generated. Prevent occurrence.
  • the connection between the semiconductor chip and the substrate is ensured by a resin material, and the liquefied solder layer is surrounded by the resin material, leakage of the liquefied solder material is prevented.
  • the power module of the present invention and the vehicle inverter equipped with the power module alleviate the thermal stress by liquefying the solder layer joining the semiconductor chips at a high temperature during operation. It is possible to prevent cracks from occurring with the substrate. In addition, leakage of the solder layer in which the resin material is liquefied can be prevented, and the bonding strength of the semiconductor chip can be ensured.
  • FIG. 2 is a configuration diagram of an embodiment of a vehicle inverter equipped with the power module of FIG.
  • FIG. 3 is a cross-sectional view of a conventional power module.
  • 1 is a power module
  • 2 is a semiconductor chip
  • 3 is an insulating substrate (substrate)
  • 4 is a solder layer
  • 5 is a resin material
  • 10 is a vehicle inverter.
  • a power module 1 includes a semiconductor chip 2 and an insulating substrate 3 on which the semiconductor chip is installed.
  • Semiconductor chip 2 is formed on the top surface of insulating substrate 3.
  • the formed metal foil is fixed by a solder layer 4 on a conductor 3 a such as a conductive pattern.
  • the insulating substrate 3 has a function of insulating current from the semiconductor chip 2 and a function of conducting heat generated from the semiconductor chip 2.
  • the insulating substrate 3 is made of an insulating material such as ceramics.
  • the conductor 3b is also formed on the lower surface.
  • the solder layer 4 that fixes the semiconductor chip 2 and the insulating substrate 3 is configured to be liquefied by heat generated during the operation of the semiconductor chip 2 and relieve the thermal stress between the two. That is, the solder layer 4 is liquefied by heat generated during operation of the semiconductor chip 2 (in some cases, a solid-liquid coexistence state). For this reason, the power module 1 of this embodiment has a resin material 5 that connects the semiconductor chip 2 and the insulating substrate 3 because the bonding strength between the semiconductor chip 2 and the insulating substrate 3 due to the solder layer 4 becomes weak at high temperatures. It has more.
  • the thermal conductivity is less than 60 WZm K, the heat generated by the semiconductor cannot be efficiently transmitted, and the material cost exceeding 10 O WZm K increases.
  • the melting temperature range is less than 90 ° C, the bonding strength between the semiconductor chip 2 and the insulating substrate 3 is insufficient in the temperature range where the thermal stress is small. If it exceeds 90 ° C, it becomes difficult to liquefy due to the heat generated by the semiconductor chip 2.
  • the solder material satisfying the temperature range of the thermal conductivity and the melting point is generally used in industry, and is versatile and inexpensive.
  • the solder material may be either lead-containing or lead-free, and lead-free solder is preferable in consideration of environmental resistance. For example, it is made of tin or a tin alloy. More preferably, it is solder.
  • the layer thickness of the solder layer 4 is more preferably 0.1 mm to l mm or more. If the thickness of the solder layer is less than 0.1 mm, the bonding strength of the solder layer at room temperature is not sufficient, and a resin material that can follow the difference in thermal expansion between the semiconductor chip and the substrate is used. Difficult to form. Furthermore, even if the layer thickness of the solder layer exceeds 1. O mm, the bonding strength cannot be further improved at room temperature, and the amount of solder material that liquefies due to heat generation of the semiconductor chip increases. It ’s not good.
  • the resin material 5 is formed of a resin selected from at least one of polyimide resin, epoxy resin, urethane resin, and silicone resin, and has a heat-resistant temperature.
  • Resin materials in the range of 1600 ° C to 240 ° C are used. Considering the heat generation temperature of a general semiconductor chip 2, if the heat-resistant temperature is less than 160 ° C, there is a risk of melting with the solder layer 4. It is difficult to imagine and the material cost will be high. Resin material 5 has a Young's modulus (longitudinal elastic modulus) of
  • insulating particles such as ceramics such as Si, SiC, and alumina may be mixed.
  • the resin material 5 includes a molding frame (not shown) shaped to cover the upper surface of the insulating substrate 3 and the side surface of the semiconductor chip 2 on the insulating substrate 3, and the soft resin material described above is placed in the molding frame. After injection, the molded frame is removed and molded. Also, a soft resin can be formed at the corner where the insulating substrate 3 and the semiconductor chip 2 are in contact by, for example, a nozzle.
  • the upper surface of the semiconductor chip 2 is connected to power lines and signal lines (not shown), so the side surface portion of the semiconductor chip 2 is connected to the insulating substrate 3 with the resin material 5.
  • the semiconductor chip and the substrate may be connected by covering the top of the semiconductor chip with a resin material.
  • a heat radiating plate 6 is fixed below the insulating substrate 3 by soldering. That is, a solder layer 7 is formed and fixed between the conductor 3 b below the insulating substrate 3 and the heat sink 6. Has been. As a result, the heat generated from the semiconductor chip 2 is conducted to the insulating substrate 3 through the solder layer 4, conducted to the radiator 6 through the solder layer 7, and radiated to the atmosphere or cooling water. It has become.
  • the semiconductor chip 2 of the power module 1 When a current is supplied to the semiconductor chip 2 of the power module 1 to achieve a rated operating state, the semiconductor chip 2 generates heat, and the heat is conducted to the insulating substrate 3 through the solder layer 4. When the semiconductor chip 2 generates heat, the semiconductor chip 2 thermally expands according to its Young's modulus (linear expansion coefficient), and expands at a thermal expansion coefficient of about 3 ppm. For example, at the rated output, the semiconductor chip 2 reaches a temperature range exceeding 150 ° C. and liquefies.
  • the heat generated from the semiconductor chip 2 is conducted to the insulating substrate 3 through the solder layer 4, and the insulating substrate 3 is thermally expanded according to its linear expansion coefficient, and is thermally expanded at a thermal expansion coefficient of about 4 to 5 ppm.
  • the solder layer 4 Since liquefaction occurs in a solid-liquid coexistence state, no thermal stress is generated between the semiconductor chip 2 and the insulating substrate 3, and cracks are not generated.
  • the semiconductor chip 2 and the insulating substrate 3 are connected by the resin material 5, it is possible to follow the difference in thermal expansion between the semiconductor chip 2 and the insulating substrate 3. As a result, the bonding strength of the solder layer 4 decreases due to liquefaction (in some cases due to the coexistence of solid and liquid), but the resin material 5 does not melt even if the solder layer 4 melts. As a result, the semiconductor chip 2 and the insulating substrate 3 are securely connected, so that the installation state is stable and the semiconductor chip 2 does not drop off from the insulating substrate 3.
  • the power module 1 of this embodiment can follow the difference in thermal expansion between the semiconductor chip 2 and the insulating substrate 3 even at a high temperature, the installation state of the semiconductor chip 2 is stable, and the conduction of the generated heat is good. Can be done. As a result, the heat generated from the semiconductor chip 2 can be efficiently dissipated.
  • the vehicle inverter 10 of this embodiment is used in a hybrid vehicle using an engine and a motor, an electric vehicle, or the like. It is a power conversion device that converts DC to AC and supplies power to AC loads such as induction motors.
  • the vehicle inverter 10 includes the power module 1 of the above-described embodiment, the electrolytic capacitor 11 and the like as a minimum configuration.
  • a DC power source 12 such as a battery is connected to the vehicle inverter 10, and the UVW three-phase AC output from the vehicle inverter 10 is supplied to, for example, the induction motor 13, and this induction motor is Drive.
  • the vehicle inverter 10 is not limited to the example shown in the figure, and may be in any form as long as it has a function as an inverter.
  • the vehicular inverter 10 configured in this manner is liquefied and the solder layer 4 on which the semiconductor chip 2 is placed on the insulating substrate 3 is liquefied. It becomes a liquid coexistence state, relieving the thermal stress caused by the difference in thermal expansion of the two members, and preventing the occurrence of cracks.
  • the resin material 5 connects the semiconductor chip 2 and the insulating substrate 3, the installation state is stable.
  • the power module can be applied to the use of a power module for electric power such as an electrical facility or the use of a power supply device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Inverter Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Non-Metallic Protective Coatings For Printed Circuits (AREA)
  • Die Bonding (AREA)

Abstract

 半導体チップを基板に設置している、はんだ層が液状化することで半導体チップと基板との間の熱応力を緩和し、半導体チップと基板との間にクラックが発生することを防止でき、かつ、接合強度を確保することができるパワーモジュールを提供する。半導体チップ2と、この半導体チップを設置する絶縁基板3とを備えるパワーモジュール1は、半導体チップ2と絶縁基板3との間に、半導体チップ2の発熱により液状化するはんだ層4と、この発熱による半導体チップ2と絶縁基板3との熱膨張差に追従可能に、半導体チップ2と絶縁基板3とを接続する樹脂材5とを、さらに備え、樹脂材5の融点は、はんだ層4の融点よりも高い。

Description

明 細 書 パワーモジュール及び車両用ィンバータ 技術分野
本発明は、 ハイプリッ ド車等の電力用の半導体装置を用いたパワーモジュール に係り、 特に、 発熱体である半導体チップと、 これを設置する基板との間の接合 材のクラック発生を防止できるパワーモジュールと、 これを備えた車両用ィンバ ータに関する。 背景技術
従来、 この種のパワーモジュールとして、 図 3に示されるパワーモジュール 2 1は、 半導体チップ 2 2を絶縁状態に設置する絶縁基板 2 3と、 半導体チップ 2 2からの発熱を放熱する放熱体 2 7を少なぐとも備えて構成される。 そして、 半 導体チップ 2 2は絶縁基板 2 3の導体 2 4に高融点接合材 2 5で固体金属接合に より固定され、 絶縁基板 2 3の導体 2 6と放熱体 2 7とははんだ等の低融点接合 材 2 8により固定されている。
また、 この種の半導体装置として、 例えば、 特許文献 1に記載の混成集積回路 がある。 この混成集積回路は、 基板上に所望形状の導電路が形成され、 その導電 路の所望位置に設けられた固着パッド上にチップコンデンサあるいは およびチ ップ抵抗が半田層を介して接続され、 半田層は液相線温度が異なる少なく とも 2 種類の半田材料で構成されている。 そして、 前記混合集積回路の 2種の半田材料 は、 第 1の半田材料は液相線温度が約 1 2 5 °C〜 2 3 6 °Cであり、 第 2の半田材 料は液相線温度が 1 8 3 °C〜 3 0 0 °Cであって、 半田層は、 粒状の第 2の半田材 料が第 1の半田材料に含有している。
特許文献 1 :特開平 6— 3 7 4 3 8号公報 発明の開示
ところで、 前記の図 3に示されるパワーモジュールは、 作動時に半導体チップ が発熱する。 半導体チップの線膨張係数は一般的に約 3 p p mであり、 絶縁基板 の線膨張係数は一般的に約 4〜 5 p p mである。 そして、 高温時において半導体 チップの熱膨張による変位 a と絶縁基板の熱膨張による変位 bとは、 大きく相違 する。 この結果、 熱膨張による変位差 (熱膨張差) により半導体チップと絶縁基 板との境界に熱応力が発生し、 固体金属接合では応力が集中してクラックが発生 することがある。 このため、 絶縁基板としては線膨張係数の低い (半導体チップ の線膨張係数に近い)窒化アルミニゥム、窒化ケィ素等の絶縁基板が必要となり、 半導体チップと絶縁基板との接合強度を確保するため特殊な高融点接合材を必要 としている。 そして、 前記の絶縁基板や高融点接合材は高価であるため、 パワー モジュールの低コス ト化の妨げとなっている。
また、前記特許文献 1に記載の混成集積回路は、 チップコンデンサあるいは ぉ よびチップ抵抗の接続の主体となる半田層の第一の半田材料が液相となってしま うため、 接続強度不足が生じるおそれがあった。 特に、 前記のような混成集積回 路ゃ半導体装置を、 ハイプリッ ド車等の電力用のパワーモジュール等に使用する 場合には、 走行中の振動等により導通状態が不安定となるおそれもあった。
本発明は、 このような問題に鑑みてなされたものであって、 その目的とすると ころは、 高温時は半導体チップを基板に設置しているはんだ層が液状化すること で半導体チップと基板との間の熱応力を緩和し、 半導体チップと基板との間にク ラックが発生することを防止でき、 かつ、 接合強度を確保することができるパヮ —モジュールと、 これを備えた車両用インバータを提供することにある。 また、 低コスト化が可能なパワーモジュールと、 車両用インバータを提供することにあ る。
前記目的を達成すべく、 本発明に係るパワーモジュールは、 半導体チップと、 該半導体チップを設置する基板とを備え、 半導体チップと基板との間に、 半導体 チップの発熱により液状化するはんだ層と、 発熱による半導体チップと基板との 熱膨張差に追従可能に、 半導体チップと基板とを接続する樹脂材とを、 さらに備 え、 樹脂材の融点は、 はんだ層の融点よりも高いことを特徴としている。
前記のごとく構成された本発明のパワーモジュールは、 半導体チップに通電さ れると半導体チップは発熱する。 この発熱により、 基板にはんだ層で設置された 半導体チップは、 液状化したはんだ層により接合強度が低下するが、 樹脂材によ り半導体チップと基板とは接続されているため、 接合強度を確保することができ る。 また、 半導体チップと基板とは液状化したはんだ層により設置されているた め、 半導体チップと基板との熱膨張差に追従することができ、 クラック等の発生 を抑えることができる。しかも、はんだ層が溶融しても樹脂材は溶融しないので、 半導体チップの設置状態が安定する。 さらに、 通常の低融点のはんだを用いるこ とで低コストを達成できる。
また、 本発明に係るパワーモジュールの好ましい具体的な態様としては、 前記 樹脂材は、半導体チップの少なく とも外周を囲繞していることを特徴としている。 このように構成されたパワーモジュールは、 樹脂材が半導体チップの外周を囲繞 しているため、 液状化したはんだ層の洩れを防止でき、 半導体チップを確実に保 持することができる。
さらに、本発明に係るパワーモジュールの好ましい具体的な他の態様としては、 前記樹脂材は、 ヤング率が 1〜2 O G P aであることを特徴とし、 前記樹脂材の 耐熱温度が 1 6 0 °C〜2 4 0 °Cの範囲であることを特徴とレている。ヤング率や、 耐熱温度を前記の範囲に設定することで、 半導体チップと基板との熱膨張差に追 従可能に、 半導体チップを基板上に接続、 固定することができる。
また、 前記樹脂材は、 ポリイミ ド樹脂、 エポキシ樹脂、 ウレタン樹脂、 及びシ リコーン樹脂のうちの少なく とも一種から選択された樹脂で形成されることが好 ましい。 これらの樹脂は耐熱性に優れており、 該樹脂を用いて榭脂材を形成する ことにより、 半導体チップと基板との熱膨張差に追従可能に、 半導体チップを基 板上に接続、 固定することができる。
さらに、 本発明に係るパワーモジュールは、 前記樹脂材が、 複数種の前記樹脂 により層状に形成されていることがより好ましい。 本発明によれば、 樹脂材の厚 さ方向に沿って、 異なる樹脂の層を形成することが可能となるので、 厚さ方向に 沿って使用環境に合わせた榭脂を選択し、 樹脂材を形成することができる。 例え ば、 はんだ層に接触する樹脂の層を、 熱膨張差に追随し易い樹脂を形成し、 該樹 脂層を覆うように剛性の高い樹脂の層を形成することができる。より具体的には、 はんだ層に接触する樹脂の層の樹脂としてシリコーン樹脂を形成し、 該シリコー ン樹脂の樹脂層を覆うようにエポキシ樹脂の層を形成することが好ましい。 本発明に係る車両用ィンバータは、 前記のいずれかに記載のパワーモジュール を備えたことを特徴としている。 このように構成された車両用インバータは、 半 導体チップが発熱する際に、 半導体チップと、 これを設置している基板との間の はんだ層が液状化し、 熱応力を緩和すると共に、 クラックの発生を防止する。 ま た、 半導体チップと基板との接続は樹脂材により確保され、 液状化したはんだ層 は樹脂材により囲まれているため、 液化したはんだ材料の漏洩が防止される。
本発明のパワーモジュール、 及び、 このパワーモジュールを備えた車両用ィ ンバータは、 作動中の高温時に、 半導体チップを接合しているはんだ層が液状化 することで熱応力を緩和し、 半導体チップと基板との間にクラックが発生するこ とを防止できる。 また、 樹脂材が液状化しているはんだ層の漏洩を防止し、 半導 体チップの接合強度を確保することができる。
本明細書は本願の優先権の基礎である日本国特許出願 2007-74811 号の明細書 及び/または図面に記載されている内容を包含する。 図面の簡単な説明
図 1は、 本発明に係るパワーモジュールの一実施形態の断面図である。
図 2は、 図 1のパワーモジュールを備えた車両用ィンバータのー実施形態の構 成図である。
図 3は、 従来のパワーモジュールの断面図である。
図面において、 1はパワーモジュール、 2は半導体チップ、 3は絶縁基板 (基 板) 、 4ははんだ層、 5は樹脂材、 1 0は車両用インバータをそれぞれ示してい る。 発明を実施するための最良の形態
以下、 本発明に係るパワーモジュールの一実施形態を図面に基づき詳細に説明 する。 図 1は、 本実施形態に係るパワーモジュールの断面図である。
図 1において、 パワーモジュール 1は、 半導体チップ 2と、 この半導体チップ を設置する絶縁基板 3とを備えている。 半導体チップ 2は絶縁基板 3の上面に形 成された金属箔ゃ導電パターン等の導電体 3 a上に、 はんだ層 4により固定され る。 絶縁基板 3は半導体チップ 2からの電流を絶縁する機能と、 半導体チップ 2 から発生される熱を伝導する機能を有しており、 例えば、 絶縁基板 3は、 セラミ ックス等の絶縁材から形成され、 下面にも導電体 3 bが形成されている。
半導体チップ 2と絶縁基板 3とを固定するはんだ層 4は、 半導体チップ 2の作 動時に発生される発熱により液状化し、 両者間の熱応力を緩和するように構成さ れている。すなわち、はんだ層 4は半導体チップ 2の作動中の発熱で液化する (場 合によっては固液共存状態) となる。 このため、 本実施形態のパワーモジュール 1は、 高温時に、 はんだ層 4による半導体チップ 2と絶縁基板 3と接合強度が弱 くなるため、 半導体チップ 2と絶縁基板 3とを接続する樹脂材 5をさらに備えて いる。
樹脂材 5は、 例えば軟質の樹脂で形成され、 高温時に半導体チップ 2と絶縁基 板 3との熱膨張差に追従可能に、 半導体チップ 2と絶縁基板 3とを接続する部材 である。 そして、 樹脂材 5は半導体チップ 2の外周を囲繞するように構成されて いる。 具体的には、 樹脂材 5ははんだ層 4の外周を覆い、 絶縁基板 3の上面と半 導体チップ 2の側面とを連結するように形成されている。 また、 はんだ層 4の液 化と共に樹脂材 5が溶融することがないように、 樹脂材 5の融点は、 はんだ層 4 の融点よりも高く設定されている。
具体的には、 一般的な半導体チップ 2の発熱温度を考慮した場合、 はんだ層の 材料としては、 熱伝導性が 6 0〜 1 0 O WZm Kであり、 融点の温度領域が 9 0
〜 1 9 0 °Cであることが望ましレ、。熱伝導性が 6 0 WZm K未満である場合には、 半導体の発熱を効率的に伝達することができず、 1 0 O WZm Kを越えた材料は、 材料コス トが高くなる。 また、 融点の温度領域が、 9 0 °C未満の場合には、 熱応 力が小さい該温度領域において半導体チップ 2と絶縁基板 3と接合強度が不足す ることになり、 該温度領域において 1 9 0 °Cを超えてしまうと半導体チップ 2の 発熱により液化し難くなる。 なお、 前記、 熱伝導性及び融点の温度領域を満たす はんだ材料は、 一般的.に産業上利用されるはんだであり、 汎用性があり安価であ る。 なお、 はんだ材料は鉛入りまたは鉛フリーいずれであっても く、 耐環境性 を考慮すると鉛フリーはんだが好ましく、 例えば、 スズまたはスズ合金からなる はんだであることがより好ましい。
さらに、 はんだ層 4の層厚みは、 0 . l m m〜 l . O m m以上であることがよ り好ましい。 前記はんだ層の厚みが、 0 . 1 mm未満である場合には、 常温時に おけるはんだ層の接合強度が充分でなく、 前記半導体チップと前記基板との熱膨 張差に追従可能な樹脂材を形成することが難しい。さらに、はんだ層の層厚みが、 1 . O m mを越えたとしても、 常温時に接合強度等をさらに向上させることもで きず、 半導体チップの発熱により液状化するはんだ材料の量が増えるので、 好ま しくない。
樹脂材 5は、 ポリイミ ド樹脂、 エポキシ樹脂、 ウレタン樹脂、 及びシリコーン 樹脂のうちの少なく とも一種から選択された樹脂で形成されており、 耐熱温度が
1 6 0 °C〜2 4 0 °Cの範囲の樹脂材が用いられている。 一般的な半導体チップ 2 の発熱温度を考慮した場合、 耐熱温度が 1 6 0 °C未満では、 はんだ層 4と共に溶 融するおそれがあり、 さらに、 2 4 0 °Cを超える半導体チップの発熱は想定し難 く、 材料コス トが高くなる。 また、 樹脂材 5は、 そのヤング率 (縦弾性係数) が
:!〜 2 0 G P aの範囲のものが用いられている。 ヤング率が 1 G P a未満では適 当な樹脂による半導体チップ 2と絶縁基板 3と接合強度が不足してしまい、 2 0 G P aを超えると熱膨張差を吸収できない。 さらに、 前記樹脂の放熱性を上げる ため、 S i , S i C , アルミナなどのセラミ ックス等の絶縁性のある粒子を混合 してもよレ、。
前記樹脂材 5は、 絶縁基板 3の上面と半導体チップ 2の側面を覆うような形状 の成形枠 (図示せず) を絶縁基板 3上に設置し、 前記した軟質の樹脂材料を成形 枠内に射出し、 その後に成形枠を外して成形される。 また、 絶縁基板 3と半導体 チップ 2の接するコーナー部に軟質樹脂を、 例えばノズルで注入して形成するこ ともできる。 本実施形態では、 半導体チップ 2の上面は図示していない電源線や 信号線が接続されるため、 半導体チップ 2の側面部分を樹脂材 5で絶縁基板 3と 接続しているが、 電源線や信号線との接続が確保される場合は樹脂材で半導体チ ップの上部まで覆って、 半導体チップと基板とを接続してもよい。
絶縁基板 3の下方には放熱板 6がはんだ付けで固着されている。 すなわち、 絶 縁基板 3の下方の導電体 3 bと放熱板 6との間に、 はんだ層 7が形成されて固着 されている。 これにより、 半導体チップ 2から発生された熱は、 はんだ層 4を通 して絶縁基板 3に伝導され、 はんだ層 7を通して放熱体 6に伝導され、 大気中、 あるいは冷却水等に放熱される構成となっている。
前記の如く構成された本実施形態のパワーモジュール 1の動作について以下に 説明する。 パワーモジュール 1の半導体チップ 2に電流が供給され定格の作動状 態となると、 半導体チップ 2は発熱し、 その熱ははんだ層 4を通して絶縁基板 3 に伝導される。 半導体チップ 2が発熱すると、 半導体チップ 2は、 そのヤング率 (線膨張係数) に従って熱膨張し、 約 3 p p mの熱膨張率で熱膨張する。 半導体 チップ 2は、 例えばその定格出力時には、 その温度が 1 5 0 °Cを超える温度範囲 に達し、 液状化する。
半導体チップ 2から発生した熱は、 はんだ層 4を通して絶縁基板 3に伝導し、 絶縁基板 3は、 その線膨張係数に従って熱膨張し、 約 4〜 5 p p mの熱膨張率で 熱膨張する。 このように、 半導体チップ 2の熱膨張と絶縁基板 3の熱膨張とには 変位としての差(図 3に示す矢印 a と bとの差)が生じるが、 この実施形態ではは んだ層 4が液状化して固液共存状態となるため、 半導体チップ 2と絶縁基板 3と の間に熱応力は発生せず、 クラック等も発生しない。
また、 半導体チップ 2と絶縁基板 3とは樹脂材 5で接続されているため、 半導 体チップ 2と絶縁基板 3との熱膨張差に追従することができる。 この結果、 はん だ層 4の接合強度は、 液化するため (場合によっては固液共存状態のため) 低下 するが、 はんだ層 4が溶融しても樹脂材 5は溶融せず、 樹脂材 5により半導体チ ップ 2と絶縁基板 3とは確実に接続されているため、 設置状態は安定して半導体 チップ 2の絶縁基板 3からの脱落等は発生しない。
このように、 この実施形態のパワーモジュール 1は、 高温時でも半導体チップ 2と絶縁基板 3との熱膨張差に追従でき、 半導体チップ 2の設置状態が安定し、 発生した熱の伝導も良好に行なうことができる。 その結果、 半導体チップ 2から の発熱を効率良く放散することができる。
つぎに、 本発明のパワーモジュールを備えた車両用ィンバータの一実施形態に ついて図 2を参照して説明する。 図 2において、 この実施形態の車両用インバー タ 1 0は、 エンジンとモータとを使用するハイブリッ ド車や、 電気自動車等で使 用され、 直流を交流に変換し、 例えば誘導電動機等の交流負荷に電力を供給する 電力変換装置である。 車両用インバータ 1 0は、 最小限の構成として前記の実施 形態のパワーモジュール 1、 及び電解コンデンサ 1 1等を備えて構成される。 そ して、 車両用インバータ 1 0にバッテリ等の直流電源 1 2が接続され、 車両用ィ ンバータ 1 0からの U VWの三相交流出力は例えば誘導電動機 1 3に供給ざれ、 この誘導電動機を駆動させる。 なお、 車両用インバータ 1 0は図示した例に限ら れるものでなく、 インバータとしての機能を有するものであれは、 どのような形 態でもよレ、。
このように構成された車両用ィンバータ 1 0は、 パワーモジュール 1の半導体 チップ 2が作動中に高温状態になると、 半導体チップ 2を絶縁基板 3上に設置し ているはんだ層 4が液状化し、 固液共存状態となり、 2つの部材の熱膨張差に起 因する熱応力を緩和し、 クラック等の発生を防止できる。 また、 樹脂材 5が半導 体チップ 2と絶縁基板 3とを接続しているため、 設置状態は安定している。 以上、 本発明の一実施形態について詳述したが、 本発明は、 前記の実施形態に 限定されるものではなく、 特許請求の範囲に記載された本発明の精神を逸脱しな い範囲で、 種々の設計変更を行うことができるものである。 例えば、 放熱板とヒ ートシンクとの連結はシリ コングリスを用いてもよく、 はんだ等の接合材ゃ、 熱 伝導の良好な接着剤等を用いて連結してもよい。 産業上の利用可能性
本発明の活用例として、 このパワーモジュールを用いて電気設備等の電力用の パワーモジュールの用途や、 電力供給装置の用途にも適用できる。

Claims

請求の範囲
1 . 半導体チップと、 該半導体チップを設置する基板とを備えるパワーモジュ 一ノレであって、
該パワーモジュールは、 前記半導体チップと前記基板との間に、 前記半導体チ ップの発熱により液状化するはんだ層と、
前記発熱による前記半導体チップと前記基板との熱膨張差に追従可能に、 前記 半導体チップと前尊己基板とを接続する樹脂材とを、 さらに備え、
前記榭脂材の融点は、 前記はんだ層の融点よりも高いことを特徴とするパワー モンユーノレ。
2 . 前記樹脂材は、 前記半導体チップの少なく とも外周を囲繞していることを 特徴とする請求項 1に記載のパワーモジュール。
3 . 前記榭脂材は、 ヤング率が 1〜 2 0 G P aであることを特徴とする請求項 1又は 2に記載のパワーモジュール。
4 . 前記榭脂材の耐熱温度が 1 6 0 °C〜 2 4 0 °Cの範囲であること特徴とする 請求項 1〜 3のいずれかに記載のパワーモジュール。
5 . 前記樹脂材は、 ポリイミ ド樹脂、 エポキシ樹脂、 ウレタン樹脂、 及びシリ コーン樹脂のうちの少なくとも一種から選択された樹脂で形成されることを特徴 とする請求項 1〜 4のいずれかに記載のパワーモジュール。
6 . 前記樹脂材は、 複数種の前記樹脂により層状に形成されていることを特徴 とする請求項 5に記載のパワーモジュール。
7 . 請求項 1〜 6のいずれかに記載のパワーモジュールを備えた車両用ィンバ ータ。
PCT/JP2008/055988 2007-03-22 2008-03-21 パワーモジュール及び車両用インバータ WO2008123386A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US12/532,584 US20100102431A1 (en) 2007-03-22 2008-03-21 Power module and inverter for vehicles
DE112008000743.8T DE112008000743B8 (de) 2007-03-22 2008-03-21 Leistungsmodul und Wechselrichter für Fahrzeuge

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007074811A JP2008235674A (ja) 2007-03-22 2007-03-22 パワーモジュール及び車両用インバータ
JP2007-074811 2007-03-22

Publications (1)

Publication Number Publication Date
WO2008123386A1 true WO2008123386A1 (ja) 2008-10-16

Family

ID=39830874

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2008/055988 WO2008123386A1 (ja) 2007-03-22 2008-03-21 パワーモジュール及び車両用インバータ

Country Status (4)

Country Link
US (1) US20100102431A1 (ja)
JP (1) JP2008235674A (ja)
DE (1) DE112008000743B8 (ja)
WO (1) WO2008123386A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013121691A1 (ja) 2012-02-14 2013-08-22 パナソニック株式会社 半導体装置及びその製造方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2256672B1 (en) * 2008-02-22 2016-04-13 Toppan Printing Co., Ltd. Transponder and book form
JP4957649B2 (ja) * 2008-05-14 2012-06-20 株式会社デンソー はんだ接合体およびその製造方法
DE102012208767A1 (de) * 2011-06-17 2012-12-20 Robert Bosch Gmbh Elektronische Schaltungsanordnung mit Verlustwärme abgebenden Komponenten
WO2017130512A1 (ja) * 2016-01-28 2017-08-03 三菱電機株式会社 パワーモジュール
CN112889148B (zh) * 2018-10-19 2022-12-13 日立能源瑞士股份公司 具有自由浮动封装概念的功率半导体装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6364049U (ja) * 1986-10-14 1988-04-27
JP2001185664A (ja) * 1999-12-24 2001-07-06 Toshiba Corp セラミックス回路基板
JP2004096029A (ja) * 2002-09-04 2004-03-25 Toshiba Corp パワー半導体装置の製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CH396221A (de) * 1962-03-30 1965-07-31 Bbc Brown Boveri & Cie Halbleiteranordnung
US4915167A (en) * 1988-08-05 1990-04-10 Westinghouse Electric Corp. Thermal coupling to enhance heat transfer
WO1992022090A1 (en) * 1991-06-03 1992-12-10 Motorola, Inc. Thermally conductive electronic assembly
JPH0637438A (ja) 1992-07-16 1994-02-10 Sanyo Electric Co Ltd 混成集積回路
US5328087A (en) * 1993-03-29 1994-07-12 Microelectronics And Computer Technology Corporation Thermally and electrically conductive adhesive material and method of bonding with same
JP3879150B2 (ja) * 1996-08-12 2007-02-07 株式会社デンソー 半導体装置
US6144104A (en) * 1999-03-24 2000-11-07 Visteon Corporation High-operating-temperature electronic component
JP3792521B2 (ja) * 2001-02-23 2006-07-05 アルプス電気株式会社 磁気ヘッド装置
JPWO2003021664A1 (ja) * 2001-08-31 2005-07-07 株式会社日立製作所 半導体装置、構造体及び電子装置
JP2006073810A (ja) * 2004-09-02 2006-03-16 Toyota Motor Corp パワー半導体モジュールおよびその製造方法
JP2007074811A (ja) 2005-09-06 2007-03-22 Oki Electric Cable Co Ltd サージ抑制ユニット組み合せ体

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6364049U (ja) * 1986-10-14 1988-04-27
JP2001185664A (ja) * 1999-12-24 2001-07-06 Toshiba Corp セラミックス回路基板
JP2004096029A (ja) * 2002-09-04 2004-03-25 Toshiba Corp パワー半導体装置の製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013121691A1 (ja) 2012-02-14 2013-08-22 パナソニック株式会社 半導体装置及びその製造方法
US9076752B2 (en) 2012-02-14 2015-07-07 Panasonic Intellectual Property Management Co., Ltd. Semiconductor device and method for manufacturing the same

Also Published As

Publication number Publication date
DE112008000743B8 (de) 2014-03-13
DE112008000743T5 (de) 2010-01-14
DE112008000743B4 (de) 2013-12-24
JP2008235674A (ja) 2008-10-02
US20100102431A1 (en) 2010-04-29

Similar Documents

Publication Publication Date Title
US8294258B2 (en) Power semiconductor module
US7564129B2 (en) Power semiconductor module, and power semiconductor device having the module mounted therein
US8804339B2 (en) Power electronics assemblies, insulated metal substrate assemblies, and vehicles incorporating the same
TWI295368B (ja)
JP6881238B2 (ja) 半導体モジュール、その製造方法及び電力変換装置
US20160111345A1 (en) Semiconductor module, semiconductor device, and vehicle
KR100536115B1 (ko) 전력 반도체장치
US20100187680A1 (en) Heat radiator
JP2009536458A (ja) 半導体モジュール及びその製造方法
WO2008123386A1 (ja) パワーモジュール及び車両用インバータ
JP2007157863A (ja) パワー半導体装置及びその製造方法
JPH11204700A (ja) 放熱フィン一体型パワーモジュール
JP3889562B2 (ja) 半導体装置
JP4994123B2 (ja) パワー半導体モジュール
JP7091878B2 (ja) パワーモジュール、電力変換装置、及びパワーモジュールの製造方法
CN113316844A (zh) 半导体装置、半导体装置的制造方法以及电力变换装置
JP2019134018A (ja) 半導体装置
CN113646876A (zh) 功率半导体模块以及电力变换装置
JP2019212809A (ja) 半導体装置
JP2008270292A (ja) パワーモジュールおよび放熱フィン
JP2007081155A (ja) 半導体装置
CN114730748A (zh) 用于消耗装置的可控电功率供应的具有被封装的功率半导体的功率模块及用于生产该功率模块的方法
US7019390B2 (en) Silicon nitride insulating substrate for power semiconductor module
JP2008270290A (ja) パワーモジュール、その製造方法および素子接続用バスバー
JP5244522B2 (ja) 電力変換装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 08739116

Country of ref document: EP

Kind code of ref document: A1

DPE1 Request for preliminary examination filed after expiration of 19th month from priority date (pct application filed from 20040101)
WWE Wipo information: entry into national phase

Ref document number: 1120080007438

Country of ref document: DE

RET De translation (de og part 6b)

Ref document number: 112008000743

Country of ref document: DE

Date of ref document: 20100114

Kind code of ref document: P

122 Ep: pct application non-entry in european phase

Ref document number: 08739116

Country of ref document: EP

Kind code of ref document: A1

REG Reference to national code

Ref country code: DE

Ref legal event code: 8607