WO2007142239A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2007142239A1
WO2007142239A1 PCT/JP2007/061382 JP2007061382W WO2007142239A1 WO 2007142239 A1 WO2007142239 A1 WO 2007142239A1 JP 2007061382 W JP2007061382 W JP 2007061382W WO 2007142239 A1 WO2007142239 A1 WO 2007142239A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
semiconductor device
silicon nitride
drain
source
Prior art date
Application number
PCT/JP2007/061382
Other languages
English (en)
French (fr)
Inventor
Kazuya Uejima
Hidetatsu Nakamura
Akihito Sakakidani
Eiichirou Watanabe
Original Assignee
Nec Corporation
Nec Electronics Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nec Corporation, Nec Electronics Corporation filed Critical Nec Corporation
Priority to JP2008520592A priority Critical patent/JP5182703B2/ja
Priority to US12/303,822 priority patent/US20100224941A1/en
Publication of WO2007142239A1 publication Critical patent/WO2007142239A1/ja
Priority to US13/408,082 priority patent/US20120181587A1/en
Priority to US14/700,461 priority patent/US9577095B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7843Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being an applied insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76232Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials of trenches having a shape other than rectangular or V-shape, e.g. rounded corners, oblique or rounded trench walls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823807Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823864Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41758Source or drain electrodes for field effect devices for lateral devices with structured layout for source or drain region, i.e. the source or drain region having cellular, interdigitated or ring structure or being curved or angular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6653Unipolar field-effect transistors with an insulated gate, i.e. MISFET using the removal of at least part of spacer, e.g. disposable spacer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66636Lateral single gate silicon transistors with source or drain recessed by etching or first recessed by etching and then refilled

Definitions

  • the present invention relates to a semiconductor device, and more particularly to a semiconductor device having a p-channel type MISFET in which a compressive strain is applied to a channel region.
  • n MISFET n channel type MISFET
  • Patent Document 2 a silicon nitride film having a tensile stress is covered on an nMISFET, and a silicon nitride film having a compressive stress is provided on a p-channel type MISFET (hereinafter referred to as pMISFET). It is disclosed that by covering, the mobility of both carriers is improved to improve the performance of both nMISFET and pMISFET.
  • Patent Document 1 Japanese Patent Application Laid-Open No. 2002-198368
  • Patent Document 2 Japanese Patent Application Laid-Open No. 2003-86708
  • Non Patent Literature 1 "Journal Science Technology (J. Vac. Sci. Tech. Ol.)", (US), 1998, A16 (4), p. 2003
  • Non-Patent Document 2 "Journal Science Technology (J. Vac. Sci. Technol.)", (US), 1999, A17 (5), p. 2612
  • FIG. 24 shows a planar observation image by a light microscope of a silicon nitride film having strong compressive stress formed on a metal silicide film.
  • FIG. 25 shows a cross-sectional SEM observation image of the bubble portion of the silicon nitride film. It was confirmed that the bubble was a partial exfoliation at the interface between the silicon nitride film having a strong compressive stress and the metal silicide film.
  • Silicon nitride film with strong compressive stress increases its volume by peeling from the metal silicide film and Try to open up.
  • a silicon nitride film having a tensile stress or a silicon nitride film having a weak stress does not cause such peeling due to the stress.
  • the bubbles in the silicon nitride film may cause peeling of the entire film in CMP (chemical mechanical polishing), which is one of LSI manufacturing processes.
  • FIGS. 26 and 27 are process sectional views schematically showing a method of manufacturing a semiconductor device according to the conventional example.
  • a gate insulating film and a gate electrode film are formed, and then patterned to form the gate insulating film 103 and the gate electrode 104.
  • boron is ion implanted into the silicon substrate 101 using the gate electrode 104 as a mask to form a source / drain extension region 105 (see FIG. 26A).
  • a silicon oxide film 106 is formed thereon by a CVD method (see FIG. 26B), and a gate sidewall 107 is formed by etch back (see FIG. 26C).
  • boron is ion-implanted into the source Z drain region 105 using the gate electrode 104 and the gate sidewall 107 as a mask, and the boron is activated by heat treatment to form a source Z drain 108 (see FIG. 27A).
  • nickel is sputtered and heat treatment is performed to cause a silicidation reaction on the upper surface of the source Z drain 108 to form nickel silicide 109 (see FIG. 27B). Excess nickel is removed by wet etching or the like.
  • a silicon nitride film 110 having a strong compressive stress is formed on the pMISFET (see FIG. 27C).
  • the main object of the present invention is to improve the adhesion of the silicon nitride film having a strong compressive stress to the base, to resist peeling, and to apply a strong stress to the channel, thereby achieving the characteristics of the MISFET. It is to improve.
  • a semiconductor device having a MISFET, the first film covering at least a part of the upper part of the source Z drain of the M ISFET and having a thickness smaller than the height of the gate electrode. And a second film disposed on the first film, wherein the second film is a stressed film having stress, and the first film and the source Z drain surface And adhesion between the first film and the second film is configured to be higher than adhesion when the second film and the source Z drain are in close contact with each other. It is characterized by
  • a semiconductor device having a MISFET, the first film covering at least a part of the upper part of the source Z drain of the M ISFET and having a thickness smaller than the height of the gate electrode. And a second film disposed on the first film, wherein the first film and the second film are stressed films having a compressive stress, and the first film and the second film are provided.
  • the compressive stress of the membrane is characterized by being smaller than the compressive stress of the second membrane.
  • a semiconductor device having a MISFET, the first film covering at least a part of the upper part of the source Z drain of the M ISFET and having a thickness smaller than the height of the gate electrode. And a second film disposed on the first film, the first film having no stress, and the second film having a compressive stress. It is characterized by
  • a semiconductor device having a MISFET, the first film covering at least a part of the upper part of the source Z drain of the M ISFET and having a thickness smaller than the height of the gate electrode. And a second film disposed on the first film, wherein the first film and the second film are silicon nitride films, and the first film is It is characterized in that the concentration of nitrogen is higher than that of the second film.
  • a semiconductor device having a MISFET, which covers at least a part of the upper part of the source Z drain of the M ISFET and the height of the gate electrode. And a second film disposed on the first film, wherein the first film and the second film are silicon nitride films containing hydrogen.
  • the first film is characterized in that the ratio of the concentration of bonds of silicon atoms and hydrogen atoms to the concentration of bonds of nitrogen atoms and hydrogen atoms is higher than that of the second film.
  • the adhesion between the base and the silicon nitride film having strong compressive stress is improved, so that the entire film is not peeled off in the LSI manufacturing process, and lot disposal and yield loss of the line are reduced. There is no problem. Also, since the stress applied to the channel is strengthened, the characteristics of the MIS FET are also improved.
  • FIG. 1 is a cross-sectional process view schematically showing a method of manufacturing a semiconductor device according to Embodiment 1 of the present invention.
  • FIG. 2 is a cross-sectional process view schematically showing a method of manufacturing a semiconductor device according to Embodiment 2 of the present invention.
  • FIG. 3 A graph showing values of stress exerted on the channel in each portion of the gate electrode upper portion, the gate electrode side surface portion, and the source / drain upper portion in the silicon nitride film having strong compressive stress.
  • FIG. 4 is a process sectional view schematically showing a method of manufacturing a semiconductor device according to Embodiment 3 of the present invention.
  • FIG. 6 A first process sectional view schematically showing a method of manufacturing a semiconductor device in accordance with Embodiment 4 of the present invention.
  • FIG. 7 is a second process cross-sectional view schematically showing a method of manufacturing a semiconductor device in accordance with Embodiment 4 of the present invention.
  • FIG. 8 is a third process sectional view schematically showing a method of manufacturing a semiconductor device in accordance with Embodiment 4 of the present invention.
  • FIG. 9 A first step schematically showing a method of manufacturing a semiconductor device according to Embodiment 5 of the present invention.
  • FIG. 9 A first step schematically showing a method of manufacturing a semiconductor device according to Embodiment 5 of the present invention.
  • FIG. 15 A second process cross-sectional view schematically showing a method of manufacturing a semiconductor device according to Embodiment 7 of the present invention.
  • FIG. 16 is a third cross-sectional process view schematically showing a method of manufacturing a semiconductor device according to Embodiment 7 of the present invention.
  • FIG. 17 is a first process cross-sectional view schematically showing a method of manufacturing a semiconductor device according to Embodiment 8 of the present invention.
  • FIG. 18 A second process cross-sectional view schematically showing a method of manufacturing a semiconductor device according to Embodiment 8 of the present invention.
  • FIG. 19 is a third process cross-sectional view schematically showing a method of manufacturing a semiconductor device according to Embodiment 8 of the present invention.
  • FIG. 20 A partial cross-sectional view schematically showing the structure of a sample according to an example of the present invention and a comparative example.
  • FIG. 22 is a graph showing differences in on current of pMISFETs of each structure of the sample according to the example of the present invention and the comparative example.
  • FIG. 23 When a silicon nitride film having a stress of 2 GPa is formed on a MISFET, It is a simulation result which calculated the size of stress of Nell.
  • FIG. 24 is a plane observation image of a silicon nitride film with strong compressive stress formed on a metal silicide film by an optical microscope.
  • FIG. 25 is a cross-sectional SEM observation image of the bubble portion of the silicon nitride film.
  • FIG. 26 is a first process cross-sectional view schematically showing a method of manufacturing a semiconductor device according to the conventional example.
  • FIG. 27 is a second process cross-sectional view schematically showing a method of manufacturing a semiconductor device according to the conventional example.
  • the stress of the second film is preferably a compressive stress.
  • the second film is preferably a silicon nitride film.
  • the second film can include hydrogen.
  • the first film is preferably a silicon nitride film.
  • the first film can include hydrogen.
  • the first film may be a silicon oxide film.
  • the thickness of the first film is preferably 5 nm or more. In each viewpoint, the thickness of the first film is preferably 10 nm or more.
  • the MISFET is preferably a p-channel type MISFET. In each viewpoint, it is preferable to have a metal silicide film at the interface between the first film and the source Z drain.
  • the first film and the second film are removed at least on the gate electrode.
  • V preferably with gate sidewalls.
  • the source Z drain is dug lower than the gate insulating film under the gate electrode.
  • an element isolation region formed around the source Z drain and dug lower than the upper surface of the source Z drain, and a side surface of the source Z drain It is preferable to provide the formed diffusion layer side wall.
  • FIG. 1 is a process sectional view schematically showing a method of manufacturing a semiconductor device according to Embodiment 1 of the present invention.
  • the term “source Z drain” also includes the metal silicide portion above the source Z drain.
  • an element isolation region 2 in which an insulator is embedded is formed in a trench between element formation regions on a silicon substrate 1 where a MISFET is formed.
  • the gate electrode 4 is formed on the channel via the gate insulating film 3, and the gate sidewall 7 made of a silicon oxide film is formed on the sidewall of the gate electrode 4.
  • the source Z drain extension region 5 in which boron is implanted is formed in the silicon substrate 1 under the gate sidewall 7 and the source / drain extension region is formed outside the source Z drain extension region 5.
  • a source Z drain 8 in which boron is implanted is formed in the silicon substrate 1 so as to be deeper than 5.
  • Nickel silicide 9 is formed on the surface of source Z drain 8 in the region between gate sidewall 7 and element isolation region 2.
  • the film thickness is thinner than the height of the gate electrode 4 and smaller (smaller) than the silicon nitride film 10
  • a stressed silicon nitride film 12 is formed.
  • the compressive stress of the silicon nitride film 12 is preferably smaller than -2.2 GPa.
  • a silicon nitride film 10 (stressed film) having a compressive stress stronger (larger) than that of the silicon nitride film 12 is formed.
  • an element isolation region 2 is formed in an N-type silicon substrate 1 by a method similar to that of the conventional example (see FIGS. 26A to 26C and 27 A), and then a gate is formed.
  • An insulating film and a gate electrode film are formed and then notched to form a gate insulating film 3 and a gate electrode 4, and thereafter, ion implantation of boron is performed using the gate electrode 4 as a mask, and source / drain extension Region 5 is formed, and then a silicon oxide film for gate sidewall 7 is grown on the entire surface of the substrate by CVD, and then gate sidewall 7 is formed by etch back. Thereafter, gate electrode 4 and gate sidewall 7 are formed.
  • Ions are implanted into the source z drain region and heat treatment activates boron to form a source z drain 8 and then nickel is sputtered and heat treated to form silicide on the top surface of the source z drain 8 Reaction to form nickel silicide 9 (see Fig. 1 (A)).
  • the excess nickel is removed by wet etching or the like.
  • a silicon nitride film 12 which is thinner than the height of the gate electrode 4 and has a weak compressive stress is formed (see FIG. 1 (B)).
  • a silicon nitride film 10 having a strong compressive stress is formed on the pMISFET (see FIG. 1 (C)). After this, contact plugs, wiring layers and the like will be formed.
  • the stress of the silicon nitride film is affected by the composition ratio of silicon and nitrogen, the hydrogen content, and the bonding state.
  • compressive stress decreases as the composition ratio of nitrogen in the silicon nitride film is increased.
  • compressive stress decreases as the ratio of (the number of N—H bonds) / (the number of Si—H bonds) in the silicon nitride film is increased.
  • the composition ratio of nitrogen may be increased.
  • the ratio of (number of N-H bonds) / (number of Si-H bonds) in the film may be increased.
  • a silicon oxide film may be used instead of the silicon nitride film 12 as the adhesion layer. In this case, it is more effective to have a film thickness of 5 nm or more. Desirably, there should be more than lOnm to improve on current!
  • the presence of the adhesion layer can be confirmed by elemental analysis in the depth direction such as SIMS, simply, the difference between the wet etching rate of the adhesion layer and the nitride film having a compressive stress to the chemical solution is used. It is observable.
  • Non-Patent Document 1 when the compressive stress is reduced in the silicon nitride film, the wet etching rate to buffered hydrofluoric acid becomes high. Therefore, it is possible to confirm the presence of the adhesion layer by observing the cross-sectional sample of the pMISFET of the embodiment 1 by wet etching with buffered hydrofluoric acid and then SEM.
  • the silicon nitride film 12 serving as the adhesion layer is present under the silicon nitride film 10 having a strong compressive stress, the adhesion is improved, and the entire film is peeled off in the LSI manufacturing process. There will be no separation. As a result, LSI manufacturing can be completed without problems, and problems with lot disposal and line yield reduction will be eliminated. Also, stress is sufficiently applied to the channel. , High pMISFET performance can be realized.
  • FIG. 2 is a process sectional view schematically showing a method of manufacturing a semiconductor device according to Embodiment 2 of the present invention.
  • the semiconductor device according to the second embodiment includes the silicon nitride film 10 having a strong compressive stress in the upper part of the gate electrode (4 in FIG. 1) in the semiconductor device according to the first embodiment, and silicon nitride having a weak compressive stress.
  • the film 12 is removed (see FIG. 2 (C)).
  • the other configuration is the same as that of the first embodiment.
  • a semiconductor device similar to the semiconductor device according to the first embodiment is manufactured by the same method as the semiconductor device manufacturing method according to the first embodiment (see FIG. 2 (A)).
  • a photoresist film 28 is applied to the surface of the silicon nitride film 10, and the photoresist film 28 on the top of the gate electrode 4 is opened using a photolithographic technique (see FIG. 2B).
  • the silicon nitride film 10 having a strong compressive stress and the silicon nitride film 12 having a weak compressive stress are removed by anisotropic dry etching using the photoresist film 28 as a mask (see FIG. 2C). Thereafter, the photoresist film 28 is also removed. After this, contact plugs, wiring layers and the like are formed.
  • the silicon nitride film 12 serving as the adhesion layer is present under the silicon nitride film 10 having a strong compressive stress, the adhesion is improved and peeling does not occur. As a result, stress can be applied to the channel sufficiently to complete LSI fabrication without problems, and high pMISFET performance can be realized.
  • FIG. 4 is a process sectional view schematically showing a method of manufacturing a semiconductor device according to Embodiment 3 of the present invention.
  • the semiconductor device according to the third embodiment is obtained by forming the gate side wall (7 in FIG. 1) in the semiconductor device according to the first embodiment on the small gate sidewall 13 (lower than the gate electrode 4). (See Figure 4 (D)).
  • the other configuration is the same as that of the first embodiment.
  • an element isolation region 2 is formed on an N-type silicon substrate 1 by the same method as that of the conventional example (see FIGS. 26A to 26C and 27A), and then a gate is formed.
  • An insulating film and a gate electrode film are formed and then notched to form a gate insulating film 3 and a gate electrode 4, and thereafter, ion implantation of boron is performed using the gate electrode 4 as a mask, and source / drain extension Region 5 is formed, and then a silicon oxide film for gate sidewall 7 is grown on the entire surface of the substrate by CVD, and then gate sidewall 7 is formed by etch back. Thereafter, gate electrode 4 and gate sidewall 7 are formed.
  • boron is ion-implanted into the source Z drain region, heat treatment is performed to activate boron to form a source Z drain 8, and then nickel is sputtered and heat treated to form a source Z drain 8 Causes silicidation reaction on the top surface To form nickel silicide 9 (see Fig. 4 (A)). The excess nickel is removed by wet etching or the like.
  • the gate sidewall 7 is etched by isotropic dry etching to form a small gate sidewall 13 (see FIG. 4 (B)). In this case, the gate sidewall 7 may be completely removed.
  • the common contact technology it is preferable to leave the gate sidewall, but it is not necessary to use the common contact technology.
  • a silicon nitride film 12 thinner than the height of the gate electrode and having a weak compressive stress is formed (see FIG. 4 (C)).
  • a silicon oxide film may be used instead of the silicon nitride film 12 as the adhesion layer.
  • it is effective to have a film thickness of 5 nm or more. Desirably, it is better to have lOnm or more to improve on current.
  • a silicon nitride film 10 having strong compressive stress is formed on the pMISFET (see FIG. See D). After this, formation of a contact plug, a wiring layer and the like is performed.
  • the adhesion layer exists under the silicon nitride film 10 having strong compressive stress, the adhesion is improved and peeling does not occur. As a result, application of stress to the channel is sufficiently performed, which can complete the LSI production without any problems, so high pMIS can be achieved.
  • FIG. 5 is a simulation result of calculation of the relationship between the gate sidewall width and the magnitude of channel stress. By reducing the gate sidewall width from 60 nm to 30 nm, it can be seen that the channel stress increases by 77%.
  • FIG. 8 is a process sectional view schematically showing a method of manufacturing a semiconductor device according to Embodiment 4 of the present invention.
  • the semiconductor device according to the fourth embodiment is obtained by forming the gate side wall 7 in the semiconductor device according to the first embodiment into a thin gate sidewall 16 (having an L-shaped cross section) (FIG. 8 (B See).
  • the other configuration is the same as that of the first embodiment.
  • an element isolation region 2 is formed on an N-type silicon substrate 1 by the same method as that of the conventional example (see FIG. 26A), and then a gate insulating film and a gate electrode film are formed. Then, gate insulating film 3 and gate electrode 4 are formed by patterning, and then, using gate electrode 4 as a mask, ion implantation of boron is performed to form source Z drain extension region 5 (FIG. 6 (A )reference).
  • a silicon oxide film 14 and a silicon nitride film 15 are sequentially formed on the entire surface of the substrate by CVD (see FIG. 6 (B)).
  • gate sidewalls 16 and 17 are formed by etch back (see FIG. 6C).
  • boron is ion-implanted into the source Z drain region using the gate electrode 4 and the gate sidewalls 16 and 17 as masks, and boron is activated by heat treatment to form a source Z drain 8. (See Figure 7 (A)).
  • a part of the gate sidewall 17 is removed by isotropic dry etching or heated phosphoric acid (see FIG. 7 (B)).
  • nickel is sputtered and heat treatment is performed to cause a silicide reaction on the upper surface of the source Z drain to form nickel silicide 9 (see FIG. 7C).
  • the excess residue is removed by wet etching or the like.
  • a silicon nitride film 12 thinner than the height of the gate electrode 4 and having a weak compressive stress is formed (see FIG. 8A).
  • a silicon oxide film may be used instead of the silicon nitride film 12 as the adhesion layer.
  • it is effective to have a film thickness of 5 nm or more. Desirably, it is better to have lOnm or more to improve on current.
  • the silicon nitride film 12 serving as the adhesion layer is present under the silicon nitride film 10 having a strong compressive stress, the adhesion is improved and peeling does not occur. As a result, stress can be applied to the channel sufficiently to complete LSI fabrication without problems, and high pMISFET performance can be realized.
  • the gate sidewall 16 is thin, the distance between the silicon nitride film 10 having strong compressive stress and the channel is shortened, and the channel stress becomes strong, and the same effect as described in the second embodiment can be obtained.
  • FIG. 9 and 10 are process cross-sectional views schematically showing a method of manufacturing a semiconductor device according to Embodiment 5 of the present invention.
  • the semiconductor device according to the fifth embodiment is obtained by digging the source Z drain region in the semiconductor device according to the first embodiment lower than the gate insulating film 3 (see FIG. 10C).
  • the other configuration is the same as that of the first embodiment.
  • an element on the N-type silicon substrate 1 is used.
  • the isolation region 2 is formed, and then the gate insulating film and the gate electrode film are formed, and then the gate insulating film 3 and the gate electrode 4 are formed by etching, and then the gate electrode 4 is used as a mask.
  • Boron is ion-implanted to form source / drain extension regions 5, and thereafter, a silicon oxide film for gate sidewall 7 is grown on the entire surface of the substrate by the CVD method, and then gate sidewall 7 is formed by etch back. (See Figure 9 (A)).
  • a region to be a source Z drain of the silicon substrate 1 is dug by isotropic dry etching to form a recess 18 (see FIG. 9 (B)).
  • boron is ion implanted into the source Z drain region using the gate electrode 4 and the gate sidewall 7 as a mask, and the boron is activated by heat treatment to form the source Z drain 8 (see FIG. 9C).
  • nickel is sputtered and heat treatment is performed to cause a silicide reaction on the upper surface of the source Z drain to form nickel silicide 9 (see FIG. 10A).
  • the excess-nickel is removed by wet etching or the like.
  • a silicon nitride film 12 thinner than the height of the gate electrode 4 and having a weak compressive stress is formed (see FIG. 10B).
  • a silicon oxide film may be used instead of the silicon nitride film 12 as the adhesion layer.
  • it is effective to have a film thickness of 5 nm or more. Desirably, it is better to have lOnm or more to improve on current.
  • a silicon nitride film 10 having a strong compressive stress is formed on the pMISFET (see FIG. 10 (C)). After this, formation of contact plugs, wiring layers and the like will be performed.
  • the silicon nitride film 12 serving as the adhesion layer is present under the silicon nitride film 10 having a strong compressive stress, the adhesion is improved and peeling does not occur. As a result, stress can be applied to the channel sufficiently to complete LSI fabrication without problems, and high pMISFET performance can be realized.
  • the source Z drain region is dug up, the distance between the channel and the silicon nitride film 10 having high strength and compressive stress is closer, and the stress larger in the channel is larger than that in the structure of the first embodiment. You will be able to
  • FIG. 3 is a process sectional view schematically showing a method of manufacturing a semiconductor device according to Embodiment 6 of the present invention.
  • the semiconductor device according to the sixth embodiment is obtained by digging the element isolation region 2 in the semiconductor device according to the first embodiment lower than the upper surface of the source Z drain 8 (see FIG. 13 (B)).
  • the other configuration is the same as that of the first embodiment.
  • an element isolation region 2 is formed on an N-type silicon substrate 1 by the same method as in the conventional example (see FIG. 26A), and then a gate insulating film and a gate electrode film are formed. Then, patterning is performed to form the gate insulating film 3 and the gate electrode 4, and then, using the gate electrode 4 as a mask, ion implantation of boron is performed to form the source Z drain extension region 5 (FIG. 11 (A )reference). Next, the device isolation region 2 is etched away to form a recess 19 (see FIG. 11B). Next, a silicon oxide film 6 is formed thereon by the CVD method (see FIG. 11 (C)).
  • gate sidewalls 7 and diffusion layer sidewalls ⁇ are formed by etch back (see FIG. 12 (A)).
  • boron is ion-implanted into the source Z drain region using the gate electrode 4 and the gate sidewall 7 as a mask, and boron is activated by heat treatment to form the source Z drain 8 (see FIG. 12 (B)).
  • nickel is sputtered and heat treatment is performed to cause a silicide reaction on the upper surface of the source Z drain 8 to form nickel silicide 9 (see FIG. 12C). Excess nickel is removed by wet etching or the like.
  • a silicon nitride film 12 having a weak compressive stress whose film thickness is thinner than the height of the gate electrode 4 is formed (see FIG. 13A).
  • a silicon oxide film may be used instead of the silicon nitride film 12 as the adhesion layer. In this case, it is effective to have a film thickness of 5 nm or more. Desirably, it is better to have lOnm or more to improve on current.
  • a silicon nitride film 10 having a strong compressive stress is formed on the pMISFET (see FIG. 13 (B)). After this, formation of contact plugs, wiring layers and the like will be performed.
  • the silicon nitride film 12 serving as the adhesion layer is present under the silicon nitride film 10 having a strong compressive stress, the adhesion is improved and peeling does not occur. This makes it possible to complete LSI fabrication without any problems, and it is sufficient to apply stress to the channel. As it is performed, high pMISFET performance can be realized.
  • the silicon nitride film 10 having a strong compressive stress is formed so as to go around the end of the source Z drain 8. Therefore, compressive stress is applied not only to the contact portion force on the source Z drain 8 but also to the side force of the source Z drain 8. Therefore, it is possible to apply a stronger stress to the channel than the structure of the first embodiment. is there.
  • FIG. 14 to 16 are process cross-sectional views schematically showing a method of manufacturing a semiconductor device according to Embodiment 7 of the present invention.
  • the semiconductor device according to the seventh embodiment is applied to a complementary MISFET formed of a pMISFET and an nMISFET (see FIG. 16 (B)).
  • the configuration of the pM ISFET side in the semiconductor device according to the seventh embodiment is the same as that of the first embodiment.
  • the nMISFET is covered with the silicon nitride film 22 having a tensile stress.
  • the element isolation region 2 is formed in the silicon substrate 1, and then, N wells 20 and P wells 21 are formed in a predetermined region of the silicon substrate 1, and then a gate insulating film and a gate electrode film are formed. Then, the gate insulating film 3 and the gate electrode 4 are formed by patterning, and thereafter, the gate electrode 4 is used as a mask, and a predetermined impurity is implanted according to the N-well 20 and the P-well 21 to form a source.
  • the Z drain extension region 5 is formed, and then a silicon oxide film for the gate sidewall 7 is grown on the entire surface of the substrate by the CVD method, and then the gate sidewall 7 is formed by etch back.
  • predetermined impurities are implanted into the source Z drain region in accordance with N-well 20 and P-well 21 and the impurities are activated by heat treatment to form source Z-drain 8, followed by nickel The Jitter to a heat treatment, to cause a Shirisaidi spoon reaction source Z drain 8 upper surface to form a nickel silicide 9 (see FIG. 14 (A)).
  • the excess nickel is removed by wet etching or the like.
  • a silicon nitride film 22 having a tensile stress and a silicon oxide film 23 are formed in this order. (See Figure 14 (B)). Since the adhesion between the silicon nitride film 22 having tensile stress and the nickel silicide 9 is good, the film may be formed directly.
  • a photoresist film 24 is applied, and the photoresist film 24 in the pMISFET region is opened using a photolithographic technique (see FIG. 14C).
  • the silicon oxide film 23 and the silicon nitride film 22 having a tensile stress are removed by anisotropic dry etching, and then the photoresist film 24 is removed (FIG. 15).
  • a silicon oxide film may be used instead of the silicon nitride film 12 as the adhesion layer. In this case, it is more effective to have a film thickness of 5 nm or more. Desirably, it is better to have lOnm or more to improve on current.
  • a photoresist film 25 is applied, and the photoresist film 25 in the nMISFET region is opened using a photolithographic technique (see FIG. 15C).
  • the silicon nitride film 10 and the silicon nitride film 12 are removed by anisotropic dry etching (see FIG. 16A).
  • the etching conditions are selective to the silicon oxide film 12
  • the silicon nitride film 22 having the tensile stress in the nMISFET region is etched by the silicon oxide film 23 and thus etched. There is nothing to do. Thereafter, the photoresist film 25 is also removed.
  • the silicon oxide film 23 on the nMISFET is removed (see FIG. 16 (B)).
  • the nMISFET is covered with the silicon nitride film 22 having a tensile stress
  • the pMISFET is covered with the silicon nitride film 10 having a compressive stress. After this, contact plugs, wiring layers and the like will be formed.
  • the silicon nitride film 12 serving as the adhesion layer is present under the silicon nitride film 10 having a strong compressive stress, the adhesion is improved and peeling does not occur. As a result, stress can be applied to the channel sufficiently to complete LSI fabrication without problems, and high pMISFET performance can be realized.
  • Figure 17-1 9 is a cross-sectional process view schematically showing a method of manufacturing a semiconductor device according to Embodiment 8 of the present invention.
  • the semiconductor device according to the eighth embodiment is applied to a complementary MISFET formed of a pMISFET and an nMISFET (see FIG. 19B).
  • the configuration of the pM ISFET side in the semiconductor device according to the eighth embodiment is the same as that of the first embodiment.
  • the nMISFET is covered with the silicon nitride film 22 having a tensile stress.
  • a silicon nitride film 12 having a weak compressive stress in pMISFET and a silicon nitride film 10 having a strong compressive stress are formed, and then a silicon nitride film having a tensile stress in nMISFET 22 Differs from the method of manufacturing a semiconductor device according to the seventh embodiment in that
  • predetermined impurities are implanted into the source Z drain region in accordance with N-well 20 and P-well 21 and the impurities are activated by heat treatment to form source Z-drain 8, followed by nickel The Jitter to a heat treatment, to cause a Shirisaidi spoon reaction source Z drain 8 upper surface to form a nickel silicide 9 (see FIG. 17 (A)).
  • the excess nickel is removed by wet etching or the like.
  • a silicon nitride film 12 having a weak compressive stress which is thinner than the height of the gate electrode 4 is formed, and then a silicon nitride film 10 having a strong compressive stress is formed.
  • a silicon oxide film 23 is formed (see FIG. 17B).
  • a silicon oxide film may be used instead of the silicon nitride film 12 as the adhesion layer. In this case, it is more effective to have a film thickness of 5 nm or more. Desirably, it is better to have lOnm or more to improve on current.
  • a photoresist film 26 is applied, and the photoresist film 26 in the nMISFET region is opened using a photolithographic technique (see FIG. 17C).
  • the silicon oxide film 23, the silicon nitride film 12 having a strong compressive stress, and the silicon nitride film 10 having a strong compressive stress are removed by anisotropic dry etching.
  • the membrane 26 is also removed (see FIG. 18 (A)).
  • a silicon nitride film 22 having a tensile stress is formed (see FIG. 18B). The adhesion between the silicon nitride film 22 having tensile stress and the nickel silicide 9 is good, so direct film formation may be performed!
  • a photoresist film 27 is applied, and the photoresist film 27 in the pMISFET region is opened using a photolithography technique (see FIG. 18C).
  • the silicon nitride film 22 having tensile stress is removed by anisotropic dry etching (see FIG. 19A).
  • the etching conditions are selective to the silicon oxide film 23
  • the silicon nitride film 10 having the strong and compressive stress in the pMISFET region is protected by the silicon oxide film 23 and thus the etching is performed. It will not be done. Thereafter, the photoresist film 27 is also removed.
  • the silicon oxide film 23 on the nMISFET is removed.
  • the nMISFET is covered with the silicon nitride film 22 having tensile stress
  • the pMISFE is covered with the silicon nitride film 10 having strong compressive stress. After this, contact plugs, wiring layers and the like are formed.
  • the silicon nitride film 12 serving as the adhesion layer is present under the silicon nitride film 10 having a strong compressive stress, the adhesion is improved and peeling does not occur. As a result, stress can be applied to the channel sufficiently to complete LSI fabrication without problems, and high pMISFET performance can be realized.
  • FIG. 20 is a partial cross-sectional view schematically showing the structure of a sample according to an example of the present invention and a comparative example.
  • FIG. 21 is a table showing the results of cross-cut tape test of silicon nitride film having strong compressive stress on metal silicide.
  • the adhesion is necessary to improve the adhesion as the stress of the silicon nitride film having a compressive stress is reduced.
  • the adhesion is also improved when a silicon nitride film having a weak compressive stress is inserted to 5 nm at the interface between the nickel silicide and the silicon nitride film having a strong compressive stress.
  • the adhesion also improved when the silicon oxide film was separated by 5 nm or more.
  • Such a film is referred to as an adhesive film.
  • a silicon oxide film of 2.5 nm was used as the adhesion film, the effect of improving adhesion was reduced. This is considered to be due to the fact that the silicon oxide film did not sufficiently cover the surface of the nickel silicide.
  • FIG. 22 shows the difference in on current of the pMISFETs of each structure of the sample according to the example of the present invention and the comparative example.
  • the structure dependency in the case of the structure B (silicon nitride film 5 nm with weak compressive stress) and the structure D (silicon oxide film 1 O nm) with the adhesion layer inserted, it is slightly smaller than the structure A of the conventional structure.
  • the on current increased. This indicates that the peeling resistance according to the cross-cut tape test matches, and the higher the adhesion, the higher the on-current.
  • the structure C (5 nm of silicon nitride film having tensile stress) was inserted as the adhesion layer, the on current was comparable to that of the conventional structure. It is considered that this is because the increase in the on-state current and the offset of the stress effect due to the stress of the reverse polarity are the same.
  • a silicon nitride film As the adhesive layer, it is preferable to use a silicon nitride film having a weak compressive stress.
  • the adhesion and the on current did not improve. This can be attributed to the insufficient adhesion according to the cross-cut tape test results. Therefore, in the case of a silicon oxide film, it is preferable to be 5 nm or more. Also, from the viewpoint of improving on current, it is preferable to have lOnm or more.
  • FIG. 23 shows simulation results of calculation of the stress magnitude of the channel when a silicon nitride film having a stress of 2 GPa is deposited on the MISFET.
  • the film thickness of the stressed silicon nitride film becomes equal to or greater than the height of the gate electrode, the stress applied to the channel is saturated. This indicates that the silicon nitride film in the portion above the height of the gate electrode does not contribute to the channel stress. Therefore, if the thickness of the adhesion layer is equal to or greater than the height of the gate electrode, stress is not applied to the channel even if a silicon nitride film having a stress is formed thereon. Therefore, at least the thickness of the adhesion layer should be less than the height of the gate electrode.
  • the lower limit of the thickness of the adhesion layer should in principle be capable of strengthening the bonding force if there is only one atomic layer. However, in practice, it is considered to be defined by the coverage of the film by the film forming method. That is, when island growth occurs in the initial stage of film formation of the adhesion layer, the metal silicide film can not be sufficiently covered, and a silicon nitride film having a low compressive strength and a high compressive stress comes in contact with the metal silicide.
  • the present inventors confirmed that at least 5 nm or more in the case of a silicon nitride film having a weak compressive stress and 5 nm or more in the case of a silicon oxide film are effective in improving the adhesion.
  • the adhesion layer is a silicon oxide film
  • even 5 nm is effective in improving on current.

Abstract

 MISFETを有する半導体装置であって、MISFETのソース/ドレイン8上部の少なくとも一部を覆うとともにゲート電極4の高さより膜厚が薄いシリコン窒化膜12と、シリコン窒化膜12の上に配されたシリコン窒化膜10と、を有する。ソース/ドレイン8は、シリコン窒化膜10との界面にニッケルシリサイド9を有する。シリコン窒化膜10は、応力を有する応力具有膜である。シリコン窒化膜12とソース/ドレイン8表面との密着性と、シリコン窒化膜12とシリコン窒化膜10との密着性は、シリコン窒化膜10とソース/ドレイン8を密着した場合の密着性よりも高くなるように構成されている。

Description

半導体装置 技術分野
[0001] [関連出願の記載]
本発明は、日本国特許出願:特願 2006— 159779号 (平成 18年 6月 8日出願)の 優先権主張に基づくものであり、同出願の全記載内容は引用をもって本書に組み込 み記載されて ヽるものとする。
本発明は、半導体装置に関し、特に、チャネル領域に圧縮歪みが加えられた pチヤ ネル型 MISFETを有する半導体装置田に関する。
背景技術
[0002] 近年、情報通信機器の発達に伴い、 LSIに要求される処理能力はますます高いも のになつており、トランジスタの高速ィ匕が図られている。従来、この高速ィ匕は主として 構造の微細化によって進められてきたが、リソグラフィ技術の限界によりゲート長を短 くすることが、物理的な要因からゲート絶縁膜の薄膜ィ匕が困難になっている。
[0003] このため、微細化以外の新しい高性能化技術が必要となっている。そのような技術 として、応力をカ卩えることによってチャネルを歪ませて移動度を向上させる方法 (ピエ ゾ抵抗効果)が挙げられる。チャネルと平行 (水平)な方向に引張 (圧縮)応力を加え て歪ませた場合、電子の移動度は向上 (劣化)し、正孔の移動度は劣化(向上)する ことが知られている。この現象を利用して MISFET (metal insulator semiconductor fi eld effect transistor)の高性能化を図る技術がいくつか開示されている(例えば、特 許文献 1、 2参照)。
[0004] 特許文献 1には、コンタクトホール開口の際のストッパー膜としてシリコン窒化膜を用 V、、このシリコン窒化膜に強い引張応力を持たせることでチャネルを歪ませて電子の 移動度を向上させて nチャネル型 MISFET (以下、 nMISFETと記す)の性能を向上 させることが開示されて!、る。
[0005] また、特許文献 2には、 nMISFETに引張応力を有するシリコン窒化膜を覆い、 pチ ャネル型 MISFET (以下、 pMISFETと記す)に圧縮応力を有するシリコン窒化膜を 覆うことで、両キャリアの移動度を向上させて nMISFET及び pMISFET両方の性能 を向上させることが開示されている。
[0006] 特許文献 1 :特開 2002— 198368号公報
特許文献 2:特開 2003 - 86708号公報
非特許文献 1:「ジャーナルべィキヤンシーサイエンステクノロジー(J. Vac. Sci. Techn ol.)」、(米国)、 1998年、 A16 (4)、 p.2003
非特許文献 2 :「ジャーナルべィキヤンシーサイエンステクノロジー(J. Vac. Sci. Techn ol.)」、(米国)、 1999年、 A17 (5)、 p.2612
発明の開示
発明が解決しょうとする課題
[0007] し力しながら、特許文献 2に見られるように、強い圧縮応力を有するシリコン窒化膜 をそのまま応力膜として使用した場合は、 LSIの製造上、致命的な問題を引き起こす だけでなぐチャネルに強い応力をカ卩えることも困難である。以下、その理由について 説明する。
[0008] 図 24に、金属シリサイド膜上に成膜した強い圧縮応力を有するシリコン窒化膜の光 学顕微鏡による平面観察像を示す。発明者らの実験によると、ヒ素ドープシリコン上 に形成された金属シリサイド膜上に強い圧縮応力を有するシリコン窒化膜を成膜した 場合、多数の気泡(白い雲ないし星のような部分)が観察された (図 24 (A)、(B)、 (C )の上力 4段目参照)。このような気泡は、ノンドープシリコン上またはボロンドープシ リコン上に形成された金属シリサイド膜上に強い圧縮応力を有するシリコン窒化膜を 成膜した場合でも、数は少ないが観察された(図 24 (c)の上力も 2段目、 3段目参照) 。なお、引張応力を有するシリコン窒化膜や、応力が弱いシリコン窒化膜ではこのよう な現象は確認されなカゝつた。
[0009] 図 25に、シリコン窒化膜の気泡部の断面 SEM観察像を示す。気泡は、強い圧縮 応力を有するシリコン窒化膜と金属シリサイド膜界面の部分的な剥がれ部であること が確認できた。
[0010] この現象は、発明者らの知見によると、次のように説明できる。強い圧縮応力を有す るシリコン窒化膜は、金属シリサイド膜から剥がれることによって体積を増やし、応力 を開放しょうとする。一方、引張応力を有するシリコン窒化膜や、応力の弱いシリコン 窒化膜はこのような応力起因の剥がれは生じない。シリコン窒化膜の気泡は、 LSI製 造工程のひとつである CMP (ケミカル 'メカ-カル 'ポリツシング)で、膜全体の剥がれ を引き起こす可能性がある。
[0011] シリコン窒化膜が剥がれた場合、そのロットは廃棄となるだけでなぐ剥がれた膜は 塵となり、他のロットの歩留まりを低下させるおそれがある。また、完全に膜が剥がれ なくても、部分的な膜剥がれ (気泡)は、チャネルに印加される応力を低下させ、 MIS FETの特性を劣化させてしまうおそれがある。
[0012] ここで、従来と同じ製法で、強 、圧縮応力を有するストレス窒化膜を用いて pMISF ETを作製した場合の問題点について図面を用いて説明する。図 26、図 27は、従来 例に係る半導体装置の製造方法を模式的に示した工程断面図である。まず、シリコ ン基板 101に素子分離領域 102を形成後、ゲート絶縁膜、ゲート電極膜を成膜し、 その後、パターユングして、ゲート絶縁膜 103とゲート電極 104を形成する。次に、ゲ ート電極 104をマスクにして、シリコン基板 101にボロンをイオン注入し、ソース/ドレ イン拡張領域 105を形成する(図 26 (A)参照)。次に、この上に CVD法でシリコン酸 化膜 106を成膜し(図 26 (B)参照)、エッチバックにより、ゲート側壁 107を形成する( 図 26 (C)参照)。その後、ゲート電極 104とゲート側壁 107をマスクとして、ボロンをソ ース Zドレイン領域 105にイオン注入し、熱処理によってボロンを活性化させ、ソース Zドレイン 108を形成する(図 27 (A)参照)。次に、ニッケルをスパッタして熱処理を 行い、ソース Zドレイン 108上面部でシリサイド化反応を起こさせ、ニッケルシリサイド 109を形成する(図 27 (B)参照)。なお、余剰のニッケルはウエットエッチングなどで 除去する。次に、強い圧縮応力を有するシリコン窒化膜 110を pMISFET上に成膜 する(図 27 (C)参照)。
[0013] し力しながら、ニッケルシリサイド 109と強い圧縮応力を有するシリコン窒化膜 110 の密着性が低いため、部分的な剥がれ部 111を生じ、チャネルへの応力印加は十分 でない。従って、十分な pMISFETの性能を達成できない。それだけでなぐ後工程 で強い圧縮応力を有するシリコン窒化膜 110が大面積で剥がれ、 LSI製造が完了で きない場合さえある。 [0014] 本発明の主な課題は、強い圧縮応力を有するシリコン窒化膜の下地との密着性を 向上させ、剥力れにくく、かつ、強い応力をチャネルに印加させることで、 MISFET の特性を向上させることである。
課題を解決するための手段
[0015] 本発明の第 1の視点においては、 MISFETを有する半導体装置であって、前記 M ISFETのソース Zドレイン上部の少なくとも一部を覆うとともにゲート電極の高さより 膜厚が薄い第 1の膜と、前記第 1の膜の上に配された第 2の膜と、を有し、前記第 2の 膜は、応力を有する応力具有膜であり、前記第 1の膜と前記ソース Zドレイン表面と の密着性と、前記第 1の膜と前記第 2の膜との密着性は、前記第 2の膜と前記ソース Zドレインを密着した場合の密着性よりも高くなるように構成されて 、ることを特徴とす る。
[0016] 本発明の第 2の視点においては、 MISFETを有する半導体装置であって、前記 M ISFETのソース Zドレイン上部の少なくとも一部を覆うとともにゲート電極の高さより 膜厚が薄い第 1の膜と、前記第 1の膜の上に配された第 2の膜と、を有し、前記第 1の 膜と前記第 2の膜は、圧縮応力を有する応力具有膜であり、前記第 1の膜の圧縮応 力は、前記第 2の膜の圧縮応力より小さいことを特徴とする。
[0017] 本発明の第 3の視点においては、 MISFETを有する半導体装置であって、前記 M ISFETのソース Zドレイン上部の少なくとも一部を覆うとともにゲート電極の高さより 膜厚が薄い第 1の膜と、前記第 1の膜の上に配された第 2の膜と、を有し、前記第 1の 膜は、応力を有さず、前記第 2の膜は、圧縮応力を有する応力具有膜であることを特 徴とする。
[0018] 本発明の第 4の視点においては、 MISFETを有する半導体装置であって、前記 M ISFETのソース Zドレイン上部の少なくとも一部を覆うとともにゲート電極の高さより 膜厚が薄い第 1の膜と、前記第 1の膜の上に配された第 2の膜と、を有し、前記第 1の 膜と前記第 2の膜は、シリコン窒化膜であり、前記第 1の膜は、前記第 2の膜よりも窒 素濃度が高 、ことを特徴とする。
[0019] 本発明の第 5の視点においては、 MISFETを有する半導体装置であって、前記 M ISFETのソース Zドレイン上部の少なくとも一部を覆うとともにゲート電極の高さより 膜厚が薄い第 1の膜と、前記第 1の膜の上に配された第 2の膜と、を有し、前記第 1の 膜と前記第 2の膜は、水素を含むシリコン窒化膜であり、前記第 1の膜は、前記第 2の 膜より、窒素原子と水素原子の結合の濃度に対するシリコン原子と水素原子の結合 の濃度の比が高 、ことを特徴とする。
発明の効果
[0020] 本発明によれば、下地と強い圧縮応力を有するシリコン窒化膜の密着性が向上す るため、 LSI製造工程で膜全体が剥がれることがなくなり、ロット廃棄やラインの歩留 まり低下の問題がなくなる。また、チャネルに印加される応力が強化されるので、 MIS FETの特性も向上する。
図面の簡単な説明
[0021] [図 1]本発明の実施形態 1に係る半導体装置の製造方法を模式的に示した工程断面 図である。
[図 2]本発明の実施形態 2に係る半導体装置の製造方法を模式的に示した工程断面 図である。
[図 3]強い圧縮応力を有するシリコン窒化膜のうち、ゲート電極上部、ゲート電極側面 部、ソース/ドレイン上部、のそれぞれの部分がチャネルに及ぼす応力の値を示した グラフである。
[図 4]本発明の実施形態 3に係る半導体装置の製造方法を模式的に示した工程断面 図である。
[図 5]ゲート側壁の幅とチャネル応力の大きさの関係を計算したシミュレーション結果 である。
[図 6]本発明の実施形態 4に係る半導体装置の製造方法を模式的に示した第 1のェ 程断面図である。
[図 7]本発明の実施形態 4に係る半導体装置の製造方法を模式的に示した第 2のェ 程断面図である。
[図 8]本発明の実施形態 4に係る半導体装置の製造方法を模式的に示した第 3のェ 程断面図である。
[図 9]本発明の実施形態 5に係る半導体装置の製造方法を模式的に示した第 1のェ 程断面図である。
圆 10]本発明の実施形態 5に係る半導体装置の製造方法を模式的に示した第 2の 工程断面図である。
圆 11]本発明の実施形態 6に係る半導体装置の製造方法を模式的に示した第 1の 工程断面図である。
圆 12]本発明の実施形態 6に係る半導体装置の製造方法を模式的に示した第 2の 工程断面図である。
圆 13]本発明の実施形態 6に係る半導体装置の製造方法を模式的に示した第 3の 工程断面図である。
圆 14]本発明の実施形態 7に係る半導体装置の製造方法を模式的に示した第 1の 工程断面図である。
圆 15]本発明の実施形態 7に係る半導体装置の製造方法を模式的に示した第 2の 工程断面図である。
圆 16]本発明の実施形態 7に係る半導体装置の製造方法を模式的に示した第 3の 工程断面図である。
圆 17]本発明の実施形態 8に係る半導体装置の製造方法を模式的に示した第 1の 工程断面図である。
圆 18]本発明の実施形態 8に係る半導体装置の製造方法を模式的に示した第 2の 工程断面図である。
圆 19]本発明の実施形態 8に係る半導体装置の製造方法を模式的に示した第 3の 工程断面図である。
圆 20]本発明の実施例および比較例に係る試料の構造を模式的に示した部分断面 図である。
圆 21]金属シリサイド上の強い圧縮応力を有するシリコン窒化膜の碁盤目テープ試 験結果を示した表である。
[図 22]本発明の実施例および比較例に係る試料の各構造の pMISFETのオン電流 の違 、を示すグラフである。
[図 23]2GPaの応力を有するシリコン窒化膜を MISFET上に成膜した場合の、チヤ ネルの応力の大きさを計算したシミュレーション結果である。
[図 24]金属シリサイド膜上に成膜した強い圧縮応力を有するシリコン窒化膜の光学顕 微鏡による平面観察像である。
[図 25]シリコン窒化膜の気泡部の断面 SEM観察像である。
[図 26]従来例に係る半導体装置の製造方法を模式的に示した第 1の工程断面図で ある。
[図 27]従来例に係る半導体装置の製造方法を模式的に示した第 2の工程断面図で ある。
符号の説明
1、 101 シリコン基板
2、 102 素子分離領域
3、 103 ゲート絶縁膜
4、 104 ゲート電極
5、 105 ソース Zドレイン拡張領域
6、 106 シリコン酸ィ匕膜
7、 107 ゲート側壁
T 拡散層側壁
8、 108 ソース Zドレイン
9、 109 二ッケノレシリサイド
10、 110 強い圧縮応力を有するシリコン窒化膜
12 弱い圧縮応力を有するシリコン窒化膜
13 小さいゲート側壁
14 シリコン酸ィ匕膜
15 シリコン窒化膜
16 ゲート側壁
17 ゲート側壁
18 リセス部
19 リセス部 20 Nゥエル
21 Pウエノレ
22 引張応力を有するシリコン窒化膜
23 シリコン酸ィ匕膜
24、 25、 26、 27、 28 フォトレジスト膜
111 部分的な剥がれ部
発明を実施するための最良の形態
第 1の視点において、前記第 2の膜の応力は、圧縮応力であることが好ましい。 第 1〜3の視点において、前記第 2の膜は、シリコン窒化膜であることが好ましい。 第 1〜3の視点において、前記第 2の膜は、水素を含むことができる。
前記第 1の膜は、シリコン窒化膜であることが好ましい。
前記第 1の膜は、水素を含むことができる。
前記第 1の膜は、シリコン酸ィ匕膜であってよい。
第 1〜5の視点において、前記第 1の膜の厚さは、 5nm以上であることが好ましい。 各視点において、前記第 1の膜の厚さは、 lOnm以上であることが好ましい。
各視点において、前記 MISFETは、 pチャネル型 MISFETであることが好ましい。 各視点において、前記第 1の膜と前記ソース Zドレインの界面に金属シリサイド膜を 有することが好ましい。
各視点において、少なくとも前記ゲート電極上部にお 、て前記第 1の膜と前記第 2 の膜が除去されて 、ることが好ま 、。
各視点において、前記ゲート電極の両側に配されるとともに前記ゲート電極よりも低
V、ゲート側壁を備えることが好ま 、。
各視点において、前記ゲート電極の両側に配されるとともに断面形状力 字型に形 成されたゲート側壁を備えることが好ま 、。
各視点において、前記ソース Zドレインは、前記ゲート電極下のゲート絶縁膜よりも 低く掘り込まれて 、ることが好ま 、。
各視点にお 、て、前記ソース Zドレインの周囲に形成されるとともに前記ソース Zド レインの上面よりも低く掘り込まれた素子分離領域と、前記ソース Zドレインの側面に 形成された拡散層側壁とを備えることが好ま ヽ。
(実施形態 1)
本発明の実施形態 1に係る半導体装置について図面を用いて説明する。図 1は、 本発明の実施形態 1に係る半導体装置の製造方法を模式的に示した工程断面図で ある。なお、本明細書では、ソース Zドレインと言った場合、ソース Zドレイン上部の 金属シリサイド部も含むものとする。
[0024] 図 1 (C)を参照すると、この半導体装置は、シリコン基板 1上の MISFETが形成さ れる素子形成領域間の溝に絶縁物が埋め込まれた素子分離領域 2が形成されてい る。素子形成領域では、チャネル上にゲート絶縁膜 3を介してゲート電極 4が形成さ れており、ゲート電極 4の側壁にはシリコン酸化膜よりなるゲート側壁 7が形成されて おり、チャネルの両側であってゲート側壁 7の下にお!/、てシリコン基板 1にボロンが注 入されたソース Zドレイン拡張領域 5が形成されており、ソース Zドレイン拡張領域 5 の外側にはソース/ドレイン拡張領域 5よりも深くなるようにシリコン基板 1にボロンが 注入されたソース Zドレイン 8が形成されている。ゲート側壁 7と素子分離領域 2の間 の領域のソース Zドレイン 8表面には、ニッケルシリサイド 9が形成されている。素子分 離領域 2、ニッケルシリサイド 9、ゲート側壁 7、及びゲート電極 4を含む基板の表面に は、ゲート電極 4の高さより膜厚が薄ぐかつ、シリコン窒化膜 10よりも弱い (小さい) 圧縮応力を有するシリコン窒化膜 12が形成されている。シリコン窒化膜 12の圧縮応 力は、—2. 2GPaよりも小さくすることが好ましい。シリコン窒化膜 12の表面には、シ リコン窒化膜 12よりも強い(大きい)圧縮応力を有するシリコン窒化膜 10 (応力具有膜 )が形成されている。
[0025] 次に、実施形態 1に係る半導体装置の製造方法について説明する。
[0026] まず、従来例(図 26 (A)〜(C)、図 27 (A)参照)と同様な方法で、 N型のシリコン基 板 1に素子分離領域 2を形成し、その後、ゲート絶縁膜、ゲート電極膜を成膜し、その 後、ノターニングしてゲート絶縁膜 3とゲート電極 4を形成し、その後、ゲート電極 4を マスクにして、ボロンをイオン注入し、ソース/ドレイン拡張領域 5を形成し、その後、 基板全面に CVD法でゲート側壁 7用のシリコン酸ィ匕膜を成長し、その後、エッチバッ クによりゲート側壁 7を形成し、その後、ゲート電極 4とゲート側壁 7をマスクとして、ボ ロンをソース zドレイン領域にイオン注入し、熱処理によってボロンを活性ィ匕させ、ソ ース Zドレイン 8を形成し、その後、ニッケルをスパッタして熱処理を行い、ソース Zド レイン 8上面部でシリサイド化反応を起こさせ、ニッケルシリサイド 9を形成する(図 1 ( A)参照)。なお、余剰のニッケルはウエットエッチングなどで除去する。
[0027] 次に、密着層として、ゲート電極 4の高さより膜厚が薄ぐかつ、弱い圧縮応力を有 するシリコン窒化膜 12を成膜する(図 1 (B)参照)。次に、強い圧縮応力を有するシリ コン窒化膜 10を pMISFET上に成膜する(図 1 (C)参照)。この後、コンタクトプラグ、 配線層などの形成が行われることになる。
[0028] ここで、シリコン窒化膜 10およびシリコン窒化膜 12について説明する。シリコン窒化 膜の応力には、シリコンと窒素の組成比、および水素の含有量やその結合状態が影 響している。例えば、非特許文献 1によれば、シリコン窒化膜の窒素の組成比を高め ると圧縮応力は減少する。また、非特許文献 2によれば、シリコン窒化膜中の (N—H 結合の数) ÷ (Si— H結合の数)の比を高めると圧縮応力は減少する。
[0029] 従って、弱い圧縮応力を有するシリコン窒化膜 12を成膜するためには、窒素の組 成比を上げればよい。あるいは、膜中の (N— H結合の数) ÷ (Si— H結合の数)の比 を上げればよい。なお、密着層として、シリコン窒化膜 12の代わりにシリコン酸ィ匕膜を 用いてもよい。この場合は、 5nm以上膜厚があった方が効果がある。望ましくは、ォ ン電流向上のために lOnm以上あった方がよ!、。
[0030] 密着層の存在は、 SIMSなどの深さ方向の元素分析でも確認できるが、簡便には、 密着層と圧縮応力を有する窒化膜の薬液に対するウエットエッチングレートの差を利 用することで観察可能である。例えば、非特許文献 1によれば、シリコン窒化膜は、圧 縮応力を小さくすると、バッファード弗酸に対するウエットエッチングレートが高くなる。 従って、実施形態 1の pMISFETの断面試料をバッファード弗酸でウエットエッチング 後、 SEMで観察すれば密着層の存在を確認することが可能である。
[0031] 実施形態 1によれば、強い圧縮応力を有するシリコン窒化膜 10の下に密着層とな るシリコン窒化膜 12が存在するため、密着性が向上し、 LSI製造工程で膜全体が剥 がれが起きなくなる。これにより、 LSI製造を問題なく完了でき、ロット廃棄やラインの 歩留まり低下の問題がなくなる。また、チャネルへの応力の印加が十分行われるため 、高い pMISFET性能を実現できる。
[0032] (実施形態 2)
本発明の実施形態 2に係る半導体装置について図面を用いて説明する。図 2は、 本発明の実施形態 2に係る半導体装置の製造方法を模式的に示した工程断面図で ある。
[0033] 実施形態 2に係る半導体装置は、実施形態 1に係る半導体装置におけるゲート電 極(図 1の 4)上部の強い圧縮応力を有するシリコン窒化膜 10と、弱い圧縮応力を有 するシリコン窒化膜 12を除去したものである(図 2 (C)参照)。その他の構成は、実施 形態 1と同様である。
[0034] 次に、実施形態 2に係る半導体装置の製造方法について説明する。
[0035] 実施形態 1に係る半導体装置の製造方法と同様な方法により、実施形態 1に係る 半導体装置と同様な半導体装置を製造する(図 2 (A)参照)。次に、シリコン窒化膜 1 0の表面にフォトレジスト膜 28を塗布し、フォトリソグラフィ技術を使って、ゲート電極 4 の上部のフォトレジスト膜 28を開口する(図 2 (B)参照)。次に、異方性ドライエツチン グにより、フォトレジスト膜 28をマスクとして、強い圧縮応力を有するシリコン窒化膜 10 と、弱い圧縮応力を有するシリコン窒化膜 12を除去する(図 2 (C)参照)。その後、フ オトレジスト膜 28も取り除く。この後、コンタクトプラグ、配線層などの形成が行われる ことになる。
[0036] 実施形態 2によれば、強い圧縮応力を有するシリコン窒化膜 10の下に密着層とな るシリコン窒化膜 12が存在するため、密着性が向上し、剥がれは起きなくなる。これ により、 LSI製造を問題なく完了できるだけでなぐチャネルへの応力の印加が十分 行われるため、高い pMISFET性能を実現できる。
[0037] また、ゲート電極上部の強い圧縮応力を有するシリコン窒化膜が除去された分、チ ャネル応力は、実施形態 1の構造より強くなる。この原理を説明する。
[0038] 図 3に、強い圧縮応力を有するシリコン窒化膜(図 2の 10)のうち、ゲート電極(図 2 の 4)上部、ゲート電極(図 2の 4)側面部、ソース Zドレイン(図 2の 8)上部、のそれぞ れの部分がチャネルに及ぼす応力の値を示す。ゲート電極上部は、むしろチャネル 応力を弱める方向へ働いてしまう。従って、この部分が除去されれば、その分チヤネ ル応力は強まるのである。
[0039] (実施形態 3)
本発明の実施形態 3に係る半導体装置について図面を用いて説明する。図 4は、 本発明の実施形態 3に係る半導体装置の製造方法を模式的に示した工程断面図で ある。
[0040] 実施形態 3に係る半導体装置は、実施形態 1に係る半導体装置におけるゲート側 壁(図 1の 7)を小さ ヽ(ゲート電極 4よりも低 、)ゲート側壁 13に形成したものである( 図 4 (D)参照)。その他の構成は、実施形態 1と同様である。
[0041] 次に、実施形態 3に係る半導体装置の製造方法について説明する。
[0042] まず、従来例(図 26 (A)〜 (C)、図 27 (A)参照)と同様な方法で、 N型のシリコン基 板 1に素子分離領域 2を形成し、その後、ゲート絶縁膜、ゲート電極膜を成膜し、その 後、ノターニングしてゲート絶縁膜 3とゲート電極 4を形成し、その後、ゲート電極 4を マスクにして、ボロンをイオン注入し、ソース/ドレイン拡張領域 5を形成し、その後、 基板全面に CVD法でゲート側壁 7用のシリコン酸ィ匕膜を成長し、その後、エッチバッ クによりゲート側壁 7を形成し、その後、ゲート電極 4とゲート側壁 7をマスクとして、ボ ロンをソース Zドレイン領域にイオン注入し、熱処理によってボロンを活性ィ匕させ、ソ ース Zドレイン 8を形成し、その後、ニッケルをスパッタして熱処理を行い、ソース Zド レイン 8上面部でシリサイド化反応を起こさせ、ニッケルシリサイド 9を形成する(図 4 ( A)参照)。なお、余剰のニッケルはウエットエッチングなどで除去する。
[0043] 次に、等方性のドライエッチングでゲート側壁 7をエッチングし、小さ 、ゲート側壁 1 3を形成する(図 4 (B)参照)。なお、この場合、完全にゲート側壁 7を除去しても構わ ない。共通コンタクト技術を用いる場合は、ゲート側壁を残した方が好ましいが、共通 コンタクト技術を用いな 、場合は必ずしも必要はな 、。
[0044] 次に、密着層として、ゲート電極の高さより膜厚が薄ぐかつ、弱い圧縮応力を有す るシリコン窒化膜 12を成膜する(図 4 (C)参照)。なお、密着層としてシリコン窒化膜 1 2の代わりにシリコン酸ィ匕膜を用いてもよい。この場合は、 5nm以上膜厚があった方 が効果がある。望ましくは、オン電流向上のために lOnm以上あった方がよい。
[0045] 次に、強 、圧縮応力を有するシリコン窒化膜 10を pMISFET上に成膜する(図 4 ( D)参照)。この後、コンタクトプラグ、配線層などの形成が行われることになる。
[0046] 実施形態 3によれば、強い圧縮応力を有するシリコン窒化膜 10の下に密着層が存 在するため、密着性が向上し、剥がれは起きなくなる。これにより、 LSI製造を問題な く完了できるだけでなぐチャネルへの応力の印加が十分行われるため、高い pMIS
FET性能を実現できる。
[0047] また、ゲート側壁が小さくなつた分、強い圧縮応力を有するシリコン窒化膜 10とチヤ ネルの距離が縮まるため、チャネル応力は、実施形態 1の構造より強くなる。この原理 を説明する。
[0048] 図 5は、ゲート側壁の幅とチャネル応力の大きさの関係を計算したシミュレーション 結果である。ゲート側壁の幅を 60nmから 30nmに小さくすることにより、チャネル応 力は 77%増加することが分かる。
[0049] (実施形態 4)
本発明の実施形態 4に係る半導体装置について図面を用いて説明する。図 6〜図
8は、本発明の実施形態 4に係る半導体装置の製造方法を模式的に示した工程断 面図である。
[0050] 実施形態 4に係る半導体装置は、実施形態 1に係る半導体装置におけるゲート側 壁 7を薄 、(断面形状が L字型の)ゲート側壁 16に形成したものである(図 8 (B)参照 )。その他の構成は、実施形態 1と同様である。
[0051] 次に、実施形態 4に係る半導体装置の製造方法について説明する。
[0052] まず、従来例(図 26 (A)参照)と同様な方法で、 N型のシリコン基板 1に素子分離領 域 2を形成し、その後、ゲート絶縁膜、ゲート電極膜を成膜し、その後、パターユング してゲート絶縁膜 3とゲート電極 4を形成し、その後、ゲート電極 4をマスクにして、ボ ロンをイオン注入し、ソース Zドレイン拡張領域 5を形成する(図 6 (A)参照)。
[0053] 次に、基板全面に CVD法でシリコン酸ィ匕膜 14、シリコン窒化膜 15、の順に成膜す る(図 6 (B)参照)。次に、エッチバックにより、ゲート側壁 16、 17を形成する(図 6 (C) 参照)。
[0054] 次に、ゲート電極 4とゲート側壁 16、 17をマスクとして、ボロンをソース Zドレイン領 域にイオン注入し、熱処理によってボロンを活性ィ匕させ、ソース Zドレイン 8を形成す る(図 7 (A)参照)。次に、等方性のドライエッチング、または熱した燐酸により、ゲート 側壁 17の一部を除去する(図 7 (B)参照)。
[0055] 次に、ニッケルをスパッタして熱処理を行い、ソース Zドレイン上面部でシリサイドィ匕 反応を起こさせ、ニッケルシリサイド 9を形成する(図 7 (C)参照)。なお、余剰の-ッケ ルはウエットエッチングなどで除去する。
[0056] 次に、密着層として、ゲート電極 4の高さより膜厚が薄ぐかつ、弱い圧縮応力を有 するシリコン窒化膜 12を成膜する(図 8 (A)参照)。なお、密着層としてシリコン窒化 膜 12の代わりにシリコン酸ィ匕膜を用いてもよい。この場合は、 5nm以上膜厚があった 方が効果がある。望ましくは、オン電流向上のために lOnm以上あった方がよい。
[0057] 次に、チャネルに応力を印加させるために、強い圧縮応力を有するシリコン窒化膜
10を pMISFET上に成膜する(図 8 (B)参照)。この後、コンタクトプラグ、配線層など の形成が行われることになる。
[0058] 実施形態 4によれば、強い圧縮応力を有するシリコン窒化膜 10の下に密着層とな るシリコン窒化膜 12が存在するため、密着性が向上し、剥がれは起きなくなる。これ により、 LSI製造を問題なく完了できるだけでなぐチャネルへの応力の印加が十分 行われるため、高い pMISFET性能を実現できる。
[0059] また、ゲート側壁 16が薄いため、強い圧縮応力を有するシリコン窒化膜 10とチヤネ ルの距離が縮まるため、チャネル応力は強くなり、実施形態 2で述べたのと同様な効 果が得られる。
[0060] (実施形態 5)
本発明の実施形態 5に係る半導体装置について図面を用いて説明する。図 9、 10 は、本発明の実施形態 5に係る半導体装置の製造方法を模式的に示した工程断面 図である。
[0061] 実施形態 5に係る半導体装置は、実施形態 1に係る半導体装置におけるソース Zド レイン領域をゲート絶縁膜 3よりも低く掘り込んだものである(図 10 (C)参照)。その他 の構成は、実施形態 1と同様である。
[0062] 次に、実施形態 5に係る半導体装置の製造方法について説明する。
[0063] まず、従来例(図 26 (A)〜(C)参照)と同様な方法で、 N型のシリコン基板 1に素子 分離領域 2を形成し、その後、ゲート絶縁膜、ゲート電極膜を成膜し、その後、ノ ター ユングしてゲート絶縁膜 3とゲート電極 4を形成し、その後、ゲート電極 4をマスクにし て、ボロンをイオン注入し、ソース/ドレイン拡張領域 5を形成し、その後、基板全面 に CVD法でゲート側壁 7用のシリコン酸ィ匕膜を成長し、その後、エッチバックによりゲ ート側壁 7を形成する(図 9 (A)参照)。
[0064] 次に、等方性のドライエッチングにより、シリコン基板 1のソース Zドレインとなる領域 を掘り込み、リセス部 18を形成する(図 9 (B)参照)。次に、ゲート電極 4とゲート側壁 7をマスクとして、ボロンをソース Zドレイン領域にイオン注入し、熱処理によってボロ ンを活性化させ、ソース Zドレイン 8を形成する(図 9 (C)参照)。
[0065] 次に、ニッケルをスパッタして熱処理を行い、ソース Zドレイン上面部でシリサイドィ匕 反応を起こさせ、ニッケルシリサイド 9を形成する(図 10 (A)参照)。なお、余剰の-ッ ケルはウエットエッチングなどで除去する。
[0066] 次に、密着層として、ゲート電極 4の高さより膜厚が薄ぐかつ、弱い圧縮応力を有 するシリコン窒化膜 12を成膜する(図 10 (B)参照)。なお、密着層としてシリコン窒化 膜 12の代わりにシリコン酸ィ匕膜を用いてもよい。この場合は、 5nm以上膜厚があった 方が効果がある。望ましくは、オン電流向上のために lOnm以上あった方がよい。
[0067] 次に、チャネルに応力を印加させるために、強い圧縮応力を有するシリコン窒化膜 10を pMISFET上に成膜する(図 10 (C)参照)。この後、コンタクトプラグ、配線層な どの形成が行われることになる。
[0068] 実施形態 5によれば、強い圧縮応力を有するシリコン窒化膜 10の下に密着層とな るシリコン窒化膜 12が存在するため、密着性が向上し、剥がれは起きなくなる。これ により、 LSI製造を問題なく完了できるだけでなぐチャネルへの応力の印加が十分 行われるため、高い pMISFET性能を実現できる。
[0069] また、ソース Zドレイン領域が掘り込まれて 、るので、強 、圧縮応力を有するシリコ ン窒化膜 10とチャネルの距離が近づき、実施形態 1の構造に比べ更にチャネルに大 きな応力がかけられるようになる。
[0070] (実施形態 6)
本発明の実施形態 6に係る半導体装置について図面を用いて説明する。図 11〜1 3は、本発明の実施形態 6に係る半導体装置の製造方法を模式的に示した工程断 面図である。
[0071] 実施形態 6に係る半導体装置は、実施形態 1に係る半導体装置における素子分離 領域 2をソース Zドレイン 8の上面よりも低く掘り込んだものである(図 13 (B)参照)。 その他の構成は、実施形態 1と同様である。
[0072] 次に、実施形態 6に係る半導体装置の製造方法について説明する。
[0073] まず、従来例(図 26 (A)参照)と同様な方法で、 N型のシリコン基板 1に素子分離領 域 2を形成し、その後、ゲート絶縁膜、ゲート電極膜を成膜し、その後、パターユング してゲート絶縁膜 3とゲート電極 4を形成し、その後、ゲート電極 4をマスクにして、ボ ロンをイオン注入し、ソース Zドレイン拡張領域 5を形成する(図 11 (A)参照)。次に、 素子分離領域 2をエッチングにより掘り込み、リセス部 19を形成する(図 11 (B)参照) 。次に、この上に CVD法でシリコン酸ィ匕膜 6を成膜する(図 11 (C)参照)。
[0074] 次に、エッチバックにより、ゲート側壁 7、拡散層側壁^を形成する(図 12 (A)参照 )。次に、ゲート電極 4とゲート側壁 7をマスクとして、ボロンをソース Zドレイン領域に イオン注入し、熱処理によってボロンを活性ィ匕させ、ソース Zドレイン 8を形成する(図 12 (B)参照)。次に、ニッケルをスパッタして熱処理を行い、ソース Zドレイン 8上面部 でシリサイドィ匕反応を起こさせ、ニッケルシリサイド 9を形成する(図 12 (C)参照)。な お、余剰のニッケルはウエットエッチングなどで除去する。
[0075] 次に、密着層として、ゲート電極 4の高さより膜厚が薄ぐ弱い圧縮応力を有するシ リコン窒化膜 12を成膜する(図 13 (A)参照)。なお、密着層としてシリコン窒化膜 12 の代わりにシリコン酸ィ匕膜を用いてもよい。この場合は、 5nm以上膜厚があった方が 効果がある。望むらくは、オン電流向上のために lOnm以上あった方がよい。
[0076] 次に、チャネルに応力を印加させるために、強い圧縮応力を有するシリコン窒化膜 10を pMISFET上に成膜する(図 13 (B)参照)。この後、コンタクトプラグ、配線層な どの形成が行われることになる。
[0077] 実施形態 6によれば、強い圧縮応力を有するシリコン窒化膜 10の下に密着層とな るシリコン窒化膜 12が存在するため、密着性が向上し、剥がれは起きなくなる。これ により、 LSI製造を問題なく完了できるだけでなぐチャネルへの応力の印加が十分 行われるため、高い pMISFET性能を実現できる。
[0078] また、素子分離領域 2が掘り込まれているため、強い圧縮応力を有するシリコン窒 化膜 10はソース Zドレイン 8の端を回り込むように成膜される。従って、ソース Zドレイ ン 8上部の密着部力 だけではなく、ソース Zドレイン 8の側面力 も圧縮応力がかか るため、実施形態 1の構造に比べチャネルにより強い応力を印加することが可能であ る。
[0079] (実施形態 7)
本発明の実施形態 7に係る半導体装置について図面を用いて説明する。図 14〜1 6は、本発明の実施形態 7に係る半導体装置の製造方法を模式的に示した工程断 面図である。
[0080] 実施形態 7に係る半導体装置は、 pMISFET、 nMISFETからなる相補型 MISFE Tに適用したものである(図 16 (B)参照)。実施形態 7に係る半導体装置における pM ISFET側の構成は、実施形態 1と同様である。実施形態 7に係る半導体装置におけ る nMISFET側では、 nMISFETが引張応力を有するシリコン窒化膜 22に覆われた 構成となっている。
[0081] 次に、実施形態 7に係る半導体装置の製造方法について説明する。
[0082] まず、シリコン基板 1に素子分離領域 2を形成し、その後、シリコン基板 1の所定の 領域に Nゥエル 20及び Pゥエル 21を形成し、その後、ゲート絶縁膜、ゲート電極膜を 成膜し、その後、パターユングしてゲート絶縁膜 3とゲート電極 4を形成し、その後、ゲ ート電極 4をマスクにして、 Nゥエル 20及び Pゥエル 21に応じて所定の不純物を注入 し、ソース Zドレイン拡張領域 5を形成し、その後、基板全面に CVD法でゲート側壁 7用のシリコン酸ィ匕膜を成長し、その後、エッチバックによりゲート側壁 7を形成し、そ の後、ゲート電極 4とゲート側壁 7をマスクとして、 Nゥエル 20及び Pゥエル 21に応じて 所定の不純物をソース Zドレイン領域に注入し、熱処理によって不純物を活性化さ せ、ソース Zドレイン 8を形成し、その後、ニッケルをスパッタして熱処理を行い、ソー ス Zドレイン 8上面部でシリサイドィ匕反応を起こさせ、ニッケルシリサイド 9を形成する( 図 14 (A)参照)。なお、余剰のニッケルはウエットエッチングなどで除去する。
[0083] 次に、引張応力を有するシリコン窒化膜 22、シリコン酸ィ匕膜 23をこの順で成膜する (図 14 (B)参照)。なお、引張応力を有するシリコン窒化膜 22とニッケルシリサイド 9 の密着性は良好なため、直接成膜しても構わない。
[0084] 次に、フォトレジスト膜 24を塗布し、フォトリソグラフィ技術を使って、 pMISFET領 域のフォトレジスト膜 24を開口する(図 14 (C)参照)。
[0085] 次に、フォトレジスト膜 24をマスクとして、異方性ドライエッチングにより、シリコン酸 化膜 23と引張応力を有するシリコン窒化膜 22を除去し、その後、フォトレジスト膜 24 を取り除 図 15 (A)参照)。次に、密着層として、ゲート電極 4の高さより膜厚が薄く 、かつ、弱い圧縮応力を有するシリコン窒化膜 12を成膜し、その後、強い圧縮応力を 有するシリコン窒化膜 10を成膜する(図 15 (B)参照)。なお、密着層としてシリコン窒 化膜 12の代わりにシリコン酸ィ匕膜を用いてもよい。この場合は、 5nm以上膜厚があつ た方が効果がある。望ましくは、オン電流向上のために lOnm以上あった方がよい。
[0086] 次に、フォトレジスト膜 25を塗布し、フォトリソグラフィ技術を使って、 nMISFET領 域のフォトレジスト膜 25を開口する(図 15 (C)参照)。次に、フォトレジスト膜 25をマス クとして、異方性ドライエッチングにより、シリコン窒化膜 10とシリコン窒化膜 12を除去 する(図 16 (A)参照)。この時、シリコン酸ィ匕膜 12に対して選択性のあるエッチング条 件で行えば、 nMISFET領域の引張応力を有するシリコン窒化膜 22はシリコン酸ィ匕 膜 23で保護されているのでエッチングされることはない。その後、フォトレジスト膜 25 も取り除く。
[0087] 最後に、 nMISFET上のシリコン酸ィ匕膜 23を取り除く(図 16 (B)参照)。これにより、 nMISFETが引張応力を有するシリコン窒化膜 22で覆われ、かつ、 pMISFETが圧 縮応力を有するシリコン窒化膜 10で覆われた構造となる。この後、コンタクトプラグ、 配線層などの形成が行われることになる。
[0088] 実施形態 7によれば、強い圧縮応力を有するシリコン窒化膜 10の下に密着層とな るシリコン窒化膜 12が存在するため、密着性が向上し、剥がれは起きなくなる。これ により、 LSI製造を問題なく完了できるだけでなぐチャネルへの応力の印加が十分 行われるため、高い pMISFET性能を実現できる。
[0089] (実施形態 8)
本発明の実施形態 8に係る半導体装置について図面を用いて説明する。図 17〜1 9は、本発明の実施形態 8に係る半導体装置の製造方法を模式的に示した工程断 面図である。
[0090] 実施形態 8に係る半導体装置は、 pMISFET、 nMISFETからなる相補型 MISFE Tに適用したものである(図 19 (B)参照)。実施形態 8に係る半導体装置における pM ISFET側の構成は、実施形態 1と同様である。実施形態 8に係る半導体装置におけ る nMISFET側では、 nMISFETが引張応力を有するシリコン窒化膜 22に覆われた 構成となっている。実施形態 8に係る半導体装置の製造方法は、 pMISFETに弱い 圧縮応力を有するシリコン窒化膜 12と、強い圧縮応力を有するシリコン窒化膜 10を 成膜した後に、 nMISFETに引張応力を有するシリコン窒化膜 22を成膜した点で、 実施形態 7に係る半導体装置の製造方法と異なる。
[0091] 次に、実施形態 8に係る半導体装置の製造方法について説明する。
[0092] まず、シリコン基板 1に素子分離領域 2を形成し、その後、シリコン基板 1の所定の 領域に Nゥエル 20及び Pゥエル 21を形成し、その後、ゲート絶縁膜、ゲート電極膜を 成膜し、その後、パターユングしてゲート絶縁膜 3とゲート電極 4を形成し、その後、ゲ ート電極 4をマスクにして、 Nゥエル 20及び Pゥエル 21に応じて所定の不純物を注入 し、ソース Zドレイン拡張領域 5を形成し、その後、基板全面に CVD法でゲート側壁 7用のシリコン酸ィ匕膜を成長し、その後、エッチバックによりゲート側壁 7を形成し、そ の後、ゲート電極 4とゲート側壁 7をマスクとして、 Nゥエル 20及び Pゥエル 21に応じて 所定の不純物をソース Zドレイン領域に注入し、熱処理によって不純物を活性化さ せ、ソース Zドレイン 8を形成し、その後、ニッケルをスパッタして熱処理を行い、ソー ス Zドレイン 8上面部でシリサイドィ匕反応を起こさせ、ニッケルシリサイド 9を形成する( 図 17 (A)参照)。なお、余剰のニッケルはウエットエッチングなどで除去する。
[0093] 次に、密着層として、ゲート電極 4の高さより膜厚が薄ぐ弱い圧縮応力を有するシ リコン窒化膜 12を成膜し、その後、強い圧縮応力を有するシリコン窒化膜 10を成膜 し、その後、シリコン酸ィ匕膜 23を成膜する(図 17 (B)参照)。なお、密着層としてシリコ ン窒化膜 12の代わりにシリコン酸ィ匕膜を用いてもよい。この場合は、 5nm以上膜厚 があった方が効果がある。望ましくは、オン電流向上のために lOnm以上あった方が よい。 [0094] 次に、フォトレジスト膜 26を塗布し、フォトリソグラフィ技術を使って、 nMISFET領 域のフォトレジスト膜 26を開口する(図 17 (C)参照)。次に、フォトレジスト膜 26をマス クとして、異方性ドライエッチングにより、シリコン酸化膜 23と強い圧縮応力を有する シリコン窒化膜 12、強い圧縮応力を有するシリコン窒化膜 10を除去した後、フオトレ ジスト膜 26も取り除く(図 18 (A)参照)。次に、引張応力を有するシリコン窒化膜 22を 成膜する(図 18 (B)参照)。なお、引張応力を有するシリコン窒化膜 22とニッケルシリ サイド 9の密着性は良好なため、直接成膜しても構わな!/、。
[0095] 次に、フォトレジスト膜 27を塗布し、フォトリソグラフィ技術を使って、 pMISFET領 域のフォトレジスト膜 27を開口する(図 18 (C)参照)。次に、フォトレジスト膜 27をマス クとして、異方性ドライエッチングにより、引張応力を有するシリコン窒化膜 22を除去 する(図 19 (A)参照)。この時、シリコン酸ィ匕膜 23に対して選択性のあるエッチング条 件で行えば、 pMISFET領域の強 、圧縮応力を有するシリコン窒化膜 10はシリコン 酸ィ匕膜 23で保護されているのでエッチングされることはない。その後、フォトレジスト 膜 27も取り除く。
[0096] 最後に、 nMISFET上のシリコン酸化膜 23を取り除く。これにより、 nMISFETが引 張応力を有するシリコン窒化膜 22で覆われ、かつ、 pMISFEが強い圧縮応力を有 するシリコン窒化膜 10で覆われた構造となる。この後、コンタクトプラグ、配線層など の形成が行われることになる。
[0097] 実施形態 8によれば、強い圧縮応力を有するシリコン窒化膜 10の下に密着層とな るシリコン窒化膜 12が存在するため、密着性が向上し、剥がれは起きなくなる。これ により、 LSI製造を問題なく完了できるだけでなぐチャネルへの応力の印加が十分 行われるため、高い pMISFET性能を実現できる。
実施例
[0098] 次に、実施形態 1〜8の効果について、発明者らが得た実験結果をもとに説明する 。図 20は、本発明の実施例および比較例に係る試料の構造を模式的に示した部分 断面図である。図 21は、金属シリサイド上の強い圧縮応力を有するシリコン窒化膜の 碁盤目テープ試験結果を示した表である。
[0099] ここで、碁盤目テープ試験とは、 1mm幅の 10 X 10の碁盤目状の傷を、膜表面に ダイヤモンドカッターなどで形成し、粘着テープを十分に貼り付けた上でテープを剥 がし、剥離した膜の個数を調べる試験である。剥離した膜の個数が少ないほど、密着 性が高いことを示している。
[0100] 碁盤目テープ試験によると、圧縮応力を有するシリコン窒化膜の応力を小さくする ほど、密着性が改善することが分力 た。また、ニッケルシリサイドと強い圧縮応力を 有するシリコン窒化膜との界面に、弱 、圧縮応力を有するシリコン窒化膜を 5nmはさ んだ場合にも、密着性が改善した。また、シリコン酸ィ匕膜を 5nm以上はさんだ場合に も密着性は改善した。このような膜を、密着膜と呼ぶこととする。なお、密着膜としてシ リコン酸化膜を 2. 5nmを用いた場合は、密着性の向上効果がな力 た。これは、シリ コン酸ィ匕膜が、ニッケルシリサイドの表面を十分被覆できな力つたためと考えられる。
[0101] 次に、密着膜が MISFETの電気特性に及ぼす影響について調べた。図 22に、本 発明の実施例および比較例に係る試料の各構造の pMISFETのオン電流の違いを 示す。
[0102] 構造依存性を見ると、密着層を挿入した構造 B (弱い圧縮応力を有するシリコン窒 化膜 5nm)および構造 D (シリコン酸ィ匕膜 lOnm)の場合に従来構造の構造 Aより少し オン電流が増加した。これは、碁盤目テープ試験によるはがれにくさが一致しており 、密着性が高いほど、オン電流が高くなることを示している。なお、密着層として構造 C (引張応力を有するシリコン窒化膜 5nm)を挿入した場合は、オン電流は従来構造 と同程度であった。これは、密着性の向上によるオン電流増加分と逆極性の応力に よる応力効果の相殺分が同程度であったためであると考えられる。
[0103] 従って、密着層としてシリコン窒化膜を用いる場合は、弱い圧縮応力を有するシリコ ン窒化膜を用いるのが好適である。一方、構造 Dでシリコン酸ィ匕膜 2. 5nmの時は、 密着性、オン電流とも改善が見られな力つた。これは、碁盤目テープ試験結果によれ ば、密着性が不十分だったためといえる。従って、シリコン酸ィ匕膜の場合は、 5nm以 上あるのが好ましい。また、オン電流向上の観点からは、 lOnm以上あるのが好まし い。
[0104] これらの結果については、次のように説明できる。まず、従来構造 Aの場合、 MISF ETのソース Zドレイン上面部の金属シリサイド膜と強い圧縮応力を有するシリコン窒 化膜の界面に剥がれが生じ、応力が効果的にチャネルに伝わらない。一方、密着層 を挿入した場合は、剥がれは生じず、シリコン窒化膜の圧縮応力が効果的にチヤネ ルに印加される。従って、密着層を挿入しない場合に比べ、オン電流が増加したと考 えられる。
[0105] 次に、密着膜の膜厚の上限について検討を行った。図 23は、 2GPaの応力を有す るシリコン窒化膜を MISFET上に成膜した場合の、チャネルの応力の大きさを計算し たシミュレーション結果である。
[0106] 応力を有するシリコン窒化膜の膜厚が、ゲート電極の高さ以上になると、チャネルに 力かる応力は飽和する。これは、ゲート電極の高さ以上の部分のシリコン窒化膜は、 チャネル応力に寄与しないことを示している。従って、密着層の厚さをゲート電極の 高さ以上にすると、その上に応力を有するシリコン窒化膜を成膜しても、チャネルに 応力がかからない。従って、少なくとも密着層の厚さは、ゲート電極の高さ未満でなく てはならない。
[0107] 密着層の厚さの下限は、原理的には 1原子層あれば結合力を強化できるはずであ る。しかし、実際には成膜法による膜の被覆率によって規定されると考えられる。すな わち、密着層の成膜初期に島状成長が起きると、金属シリサイド膜を十分被覆できず 、密着性の低い強い圧縮応力を有するシリコン窒化膜が金属シリサイドに接触してし まう。本発明者らは、少なくとも、弱い圧縮応力を有するシリコン窒化膜の場合は 5n m以上、シリコン酸ィ匕膜の場合は 5nm以上あれば、密着性向上に効果があることを 確かめた。ただし、オン電流も向上させるためには、密着層がシリコン酸化膜の場合 は、 lOnm以上あるのが好ましい。弱い圧縮応力を有するシリコン窒化膜の場合は 5 nmでもオン電流向上に効果がある。
本発明の全開示 (請求の範囲を含む)の枠内において、さらにその基本的技術思 想に基づいて、実施形態ないし実施例の変更 '調整が可能である。また、本発明の 請求の範囲(クレーム)の枠内にお!、て、種々の開示要素の多様な組み合せな!/、し 選択が可能である。

Claims

請求の範囲
[1] MISFETを有する半導体装置であって、
前記 MISFETのソース Zドレイン上部の少なくとも一部を覆うとともにゲート電極の 高さより膜厚が薄い第 1の膜と、
前記第 1の膜の上に配された第 2の膜と、
を有し、
前記第 2の膜は、応力を有する応力具有膜であり、
前記第 1の膜と前記ソース Zドレイン表面との密着性と、前記第 1の膜と前記第 2の 膜との密着性は、前記第 2の膜と前記ソース Zドレインを密着した場合の密着性より も高くなるように構成されていることを特徴とする半導体装置。
[2] 前記第 2の膜の応力は、圧縮応力であることを特徴とする請求項 1記載の半導体装 置。
[3] MISFETを有する半導体装置であって、
前記 MISFETのソース Zドレイン上部の少なくとも一部を覆うとともにゲート電極の 高さより膜厚が薄い第 1の膜と、
前記第 1の膜の上に配された第 2の膜と、
を有し、
前記第 1の膜と前記第 2の膜は、圧縮応力を有する応力具有膜であり、 前記第 1の膜の圧縮応力は、前記第 2の膜の圧縮応力より小さいことを特徴とする 半導体装置。
[4] MISFETを有する半導体装置であって、
前記 MISFETのソース Zドレイン上部の少なくとも一部を覆うとともにゲート電極の 高さより膜厚が薄い第 1の膜と、
前記第 1の膜の上に配された第 2の膜と、
を有し、
前記第 1の膜は、応力を有さず、
前記第 2の膜は、圧縮応力を有する応力具有膜であることを特徴とする半導体装置
[5] 前記第 2の膜は、シリコン窒化膜であることを特徴とする請求項 1乃至 4のいずれか 一に記載の半導体装置。
[6] 前記第 2の膜は、水素を含むことを特徴とする請求項 5記載の半導体装置。
[7] 前記第 1の膜は、シリコン窒化膜であることを特徴とする請求項 1乃至 6のいずれか 一に記載の半導体装置。
[8] 前記第 1の膜は、水素を含むことを特徴とする請求項 7記載の半導体装置。
[9] 前記第 1の膜は、シリコン酸ィ匕膜であることを特徴とする請求項 1乃至 6のいずれか 一に記載の半導体装置。
[10] MISFETを有する半導体装置であって、
前記 MISFETのソース Zドレイン上部の少なくとも一部を覆うとともにゲート電極の 高さより膜厚が薄い第 1の膜と、
前記第 1の膜の上に配された第 2の膜と、
を有し、
前記第 1の膜と前記第 2の膜は、シリコン窒化膜であり、
前記第 1の膜は、前記第 2の膜よりも窒素濃度が高いことを特徴とする半導体装置
[11] 前記第 1の膜は、水素を含むことを特徴とする請求項 10に記載の半導体装置。
[12] 前記第 2の膜は、水素を含むことを特徴とする請求項 10又は 11記載の半導体装置
[13] MISFETを有する半導体装置であって、
前記 MISFETのソース Zドレイン上部の少なくとも一部を覆うとともにゲート電極の 高さより膜厚が薄い第 1の膜と、
前記第 1の膜の上に配された第 2の膜と、
を有し、
前記第 1の膜と前記第 2の膜は、水素を含むシリコン窒化膜であり、
前記第 1の膜は、前記第 2の膜より、窒素原子と水素原子の結合の濃度に対するシ リコン原子と水素原子の結合の濃度の比が高いことを特徴とする半導体装置。
[14] 前記第 1の膜の厚さは、 5nm以上であることを特徴とする請求項 1乃至 13のいずれ か一に記載の半導体装置。
[15] 前記第 1の膜の厚さは、 lOnm以上であることを特徴とする請求項 14記載の半導体 装置。
[16] 前記 MISFETは、 pチャネル型 MISFETであることを特徴とする請求項 1乃至 15 のいずれか一に記載の半導体装置。
[17] 前記第 1の膜と前記ソース Zドレインの界面に金属シリサイド膜を有することを特徴 とする請求項 1乃至 16のいずれか一に記載の半導体装置。
[18] 少なくとも前記ゲート電極上部において前記第 1の膜と前記第 2の膜が除去されて いることを特徴とする請求項 1乃至 17のいずれか一に記載の半導体装置。
[19] 前記ゲート電極の両側に配されるとともに前記ゲート電極よりも低いゲート側壁を備 えることを特徴とする請求項 1乃至 18のいずれか一に記載の半導体装置。
[20] 前記ゲート電極の両側に配されるとともに断面形状力 字型に形成されたゲート側 壁を備えることを特徴とする請求項 1乃至 18のいずれか一に記載の半導体装置。
[21] 前記ソース Zドレインは、前記ゲート電極下のゲート絶縁膜よりも低く掘り込まれて いることを特徴とする請求項 1乃至 20のいずれか一に記載の半導体装置。
[22] 前記ソース Zドレインの周囲に形成されるとともに前記ソース Zドレインの上面よりも 低く掘り込まれた素子分離領域と、
前記ソース Zドレインの側面に形成された拡散層側壁と、
を備えることを特徴とする請求項 1乃至 20のいずれか一に記載の半導体装置。
PCT/JP2007/061382 2006-06-08 2007-06-05 半導体装置 WO2007142239A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2008520592A JP5182703B2 (ja) 2006-06-08 2007-06-05 半導体装置
US12/303,822 US20100224941A1 (en) 2006-06-08 2007-06-05 Semiconductor device
US13/408,082 US20120181587A1 (en) 2006-06-08 2012-02-29 Semiconductor device
US14/700,461 US9577095B2 (en) 2006-06-08 2015-04-30 Semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006159779 2006-06-08
JP2006-159779 2006-06-08

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US12/303,822 A-371-Of-International US20100224941A1 (en) 2006-06-08 2007-06-05 Semiconductor device
US13/408,082 Division US20120181587A1 (en) 2006-06-08 2012-02-29 Semiconductor device

Publications (1)

Publication Number Publication Date
WO2007142239A1 true WO2007142239A1 (ja) 2007-12-13

Family

ID=38801490

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/061382 WO2007142239A1 (ja) 2006-06-08 2007-06-05 半導体装置

Country Status (3)

Country Link
US (3) US20100224941A1 (ja)
JP (1) JP5182703B2 (ja)
WO (1) WO2007142239A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009147199A (ja) * 2007-12-17 2009-07-02 Renesas Technology Corp 半導体装置および半導体装置の製造方法
JP2009218266A (ja) * 2008-03-07 2009-09-24 Sony Corp 半導体装置およびその製造方法
JP2009272423A (ja) * 2008-05-07 2009-11-19 Panasonic Corp 半導体装置及びその製造方法
JP2011527102A (ja) * 2008-06-30 2011-10-20 アドバンスト・マイクロ・ディバイシズ・インコーポレイテッド 凹状のドレイン及びソース区域並びに非共形的な金属シリサイド領域を有するmosトランジスタを備えたcmosデバイス
US20110306198A1 (en) * 2010-06-11 2011-12-15 Samsung Electronics Co., Ltd. Method of fabricating semiconductor integrated circuit device
JP2013016828A (ja) * 2012-08-27 2013-01-24 Sony Corp 半導体装置
KR101847629B1 (ko) * 2012-02-10 2018-04-10 삼성전자주식회사 반도체 소자

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7977754B2 (en) * 2008-07-25 2011-07-12 Taiwan Semiconductor Manufacturing Company, Ltd. Poly resistor and poly eFuse design for replacement gate technology
US8759232B2 (en) * 2012-08-17 2014-06-24 Globalfoundries Inc. Compressive stress transfer in an interlayer dielectric of a semiconductor device by providing a bi-layer of superior adhesion and internal stress
CN103489787B (zh) * 2013-09-22 2016-04-13 上海华力微电子有限公司 提高源漏接触和氮化硅薄膜黏附力的方法
US10263107B2 (en) * 2017-05-01 2019-04-16 The Regents Of The University Of California Strain gated transistors and method
US20200411633A1 (en) * 2019-06-26 2020-12-31 Texas Instruments Incorporated Integrated circuits including composite dielectric layer

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS554918A (en) * 1978-06-26 1980-01-14 Hitachi Ltd Passivation film structure and manufacturing method thereof
JPH05166802A (ja) * 1991-12-13 1993-07-02 Ricoh Co Ltd 半導体装置
JPH0677478A (ja) * 1992-06-29 1994-03-18 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
JP2000208763A (ja) * 1999-01-14 2000-07-28 Sony Corp 半導体装置の製造方法
JP2003273240A (ja) * 2002-03-19 2003-09-26 Hitachi Ltd 半導体装置及びその製造方法
JP2005175121A (ja) * 2003-12-10 2005-06-30 Renesas Technology Corp 半導体装置の製造方法および半導体装置
JP2006024609A (ja) * 2004-07-06 2006-01-26 Sony Corp 半導体装置およびその製造方法
JP2006128477A (ja) * 2004-10-29 2006-05-18 Toshiba Corp 半導体装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5213990A (en) * 1992-04-01 1993-05-25 Texas Instruments, Incorporated Method for forming a stacked semiconductor structure
US5428244A (en) 1992-06-29 1995-06-27 Matsushita Electric Industrial Co., Ltd. Semiconductor device having a silicon rich dielectric layer
JP3231470B2 (ja) * 1993-03-31 2001-11-19 株式会社リコー 半導体装置
JP3050193B2 (ja) 1997-11-12 2000-06-12 日本電気株式会社 半導体装置及びその製造方法
JP3996286B2 (ja) * 1998-11-27 2007-10-24 株式会社ルネサステクノロジ 半導体装置およびその製造方法
JP2003086708A (ja) 2000-12-08 2003-03-20 Hitachi Ltd 半導体装置及びその製造方法
JP2002198368A (ja) 2000-12-26 2002-07-12 Nec Corp 半導体装置の製造方法
JP2003060076A (ja) * 2001-08-21 2003-02-28 Nec Corp 半導体装置及びその製造方法
JP2004303799A (ja) * 2003-03-28 2004-10-28 Matsushita Electric Ind Co Ltd 半導体装置および半導体装置の製造方法
JP3828511B2 (ja) * 2003-06-26 2006-10-04 株式会社東芝 半導体装置の製造方法
US6939814B2 (en) * 2003-10-30 2005-09-06 International Business Machines Corporation Increasing carrier mobility in NFET and PFET transistors on a common wafer
US7101765B2 (en) * 2004-03-31 2006-09-05 Intel Corporation Enhancing strained device performance by use of multi narrow section layout
US7053400B2 (en) * 2004-05-05 2006-05-30 Advanced Micro Devices, Inc. Semiconductor device based on Si-Ge with high stress liner for enhanced channel carrier mobility
JP4700295B2 (ja) 2004-06-08 2011-06-15 富士通セミコンダクター株式会社 半導体装置とその製造方法
JP2006059980A (ja) * 2004-08-19 2006-03-02 Renesas Technology Corp 半導体装置及びその製造方法
US7306997B2 (en) * 2004-11-10 2007-12-11 Advanced Micro Devices, Inc. Strained fully depleted silicon on insulator semiconductor device and manufacturing method therefor
JP2007207816A (ja) 2006-01-31 2007-08-16 Toshiba Corp 半導体装置および半導体装置の製造方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS554918A (en) * 1978-06-26 1980-01-14 Hitachi Ltd Passivation film structure and manufacturing method thereof
JPH05166802A (ja) * 1991-12-13 1993-07-02 Ricoh Co Ltd 半導体装置
JPH0677478A (ja) * 1992-06-29 1994-03-18 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
JP2000208763A (ja) * 1999-01-14 2000-07-28 Sony Corp 半導体装置の製造方法
JP2003273240A (ja) * 2002-03-19 2003-09-26 Hitachi Ltd 半導体装置及びその製造方法
JP2005175121A (ja) * 2003-12-10 2005-06-30 Renesas Technology Corp 半導体装置の製造方法および半導体装置
JP2006024609A (ja) * 2004-07-06 2006-01-26 Sony Corp 半導体装置およびその製造方法
JP2006128477A (ja) * 2004-10-29 2006-05-18 Toshiba Corp 半導体装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009147199A (ja) * 2007-12-17 2009-07-02 Renesas Technology Corp 半導体装置および半導体装置の製造方法
JP2009218266A (ja) * 2008-03-07 2009-09-24 Sony Corp 半導体装置およびその製造方法
JP2009272423A (ja) * 2008-05-07 2009-11-19 Panasonic Corp 半導体装置及びその製造方法
JP2011527102A (ja) * 2008-06-30 2011-10-20 アドバンスト・マイクロ・ディバイシズ・インコーポレイテッド 凹状のドレイン及びソース区域並びに非共形的な金属シリサイド領域を有するmosトランジスタを備えたcmosデバイス
US8673713B2 (en) 2008-06-30 2014-03-18 Advanced Micro Devices, Inc. Method for forming a transistor with recessed drain and source areas and non-conformal metal silicide regions
US20110306198A1 (en) * 2010-06-11 2011-12-15 Samsung Electronics Co., Ltd. Method of fabricating semiconductor integrated circuit device
KR101847629B1 (ko) * 2012-02-10 2018-04-10 삼성전자주식회사 반도체 소자
JP2013016828A (ja) * 2012-08-27 2013-01-24 Sony Corp 半導体装置

Also Published As

Publication number Publication date
JPWO2007142239A1 (ja) 2009-10-29
US20120181587A1 (en) 2012-07-19
US9577095B2 (en) 2017-02-21
US20150236156A1 (en) 2015-08-20
US20100224941A1 (en) 2010-09-09
JP5182703B2 (ja) 2013-04-17

Similar Documents

Publication Publication Date Title
WO2007142239A1 (ja) 半導体装置
US7521307B2 (en) CMOS structures and methods using self-aligned dual stressed layers
US6882025B2 (en) Strained-channel transistor and methods of manufacture
JP5324760B2 (ja) 傾斜側壁表面を備えたソース/ドレイン陥凹部を有するmosfetおよびこれを形成するための方法
US7378308B2 (en) CMOS devices with improved gap-filling
US8138552B2 (en) Semiconductor device and method of manufacturing the same
US7816275B1 (en) Gate patterning of nano-channel devices
KR20100108190A (ko) 기생 커패시턴스를 감소시킨 하이-케이/금속 게이트 mosfet
US7883953B2 (en) Method for transistor fabrication with optimized performance
US20080157200A1 (en) Stress liner surrounded facetless embedded stressor mosfet
US20070020838A1 (en) Undercut and residual spacer prevention for dual stressed layers
US9620423B2 (en) Integrated circuit having chemically modified spacer surface
JP2010010371A (ja) 半導体装置及びその製造方法
JP5135992B2 (ja) 半導体装置およびその製造方法
TWI282624B (en) Semiconductor device and method for fabricating the same
US7838932B2 (en) Raised STI structure and superdamascene technique for NMOSFET performance enhancement with embedded silicon carbon
US7741168B2 (en) Systems and methods for fabricating nanometric-scale semiconductor devices with dual-stress layers using double-stress oxide/nitride stacks
JP4110089B2 (ja) 二重ゲート型電界効果トランジスタの製造方法
US7718497B2 (en) Method for manufacturing semiconductor device
US20070281432A1 (en) Transistor and method of providing interlocking strained silicon on a silicon substrate
TW200905747A (en) Thin film and method for manufacturing semiconductor device using the thin film
JP2005277345A (ja) 半導体装置および半導体装置の製造方法
KR20100038927A (ko) 반도체 소자의 제조 방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07744734

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2008520592

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 12303822

Country of ref document: US

122 Ep: pct application non-entry in european phase

Ref document number: 07744734

Country of ref document: EP

Kind code of ref document: A1