WO2005124846A1 - 有機シロキサン膜、それを用いた半導体装置、及び、平面表示装置、並びに、原料液 - Google Patents

有機シロキサン膜、それを用いた半導体装置、及び、平面表示装置、並びに、原料液 Download PDF

Info

Publication number
WO2005124846A1
WO2005124846A1 PCT/JP2005/011129 JP2005011129W WO2005124846A1 WO 2005124846 A1 WO2005124846 A1 WO 2005124846A1 JP 2005011129 W JP2005011129 W JP 2005011129W WO 2005124846 A1 WO2005124846 A1 WO 2005124846A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
organic siloxane
siloxane film
dielectric constant
relative dielectric
Prior art date
Application number
PCT/JP2005/011129
Other languages
English (en)
French (fr)
Inventor
Daisuke Ryuzaki
Hiroshi Fukuda
Original Assignee
Hitachi Chemical Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Chemical Co., Ltd. filed Critical Hitachi Chemical Co., Ltd.
Priority to JP2006514795A priority Critical patent/JPWO2005124846A1/ja
Priority to US11/571,017 priority patent/US8106385B2/en
Publication of WO2005124846A1 publication Critical patent/WO2005124846A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02282Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process liquid deposition, e.g. spin-coating, sol-gel techniques, spray coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/312Organic layers, e.g. photoresist
    • H01L21/3121Layers comprising organo-silicon compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02214Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen
    • H01L21/02216Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen the compound being a molecule comprising at least one silicon-oxygen bond and the compound having hydrogen or an organic group attached to the silicon or oxygen, e.g. a siloxane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/312Organic layers, e.g. photoresist
    • H01L21/3121Layers comprising organo-silicon compounds
    • H01L21/3122Layers comprising organo-silicon compounds layers comprising polysiloxane compounds
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/31504Composite [nonstructural laminate]
    • Y10T428/31551Of polyamidoester [polyurethane, polyisocyanate, polycarbamate, etc.]
    • Y10T428/31609Particulate metal or metal compound-containing
    • Y10T428/31612As silicone, silane or siloxane

Definitions

  • the present invention relates to a low-dielectric-constant siloxane-based insulating material and a high-performance, high-reliability semiconductor device using the same as an interlayer insulating film.
  • Typical examples of the low dielectric constant film having a relative dielectric constant of 3 or less include an organic siloxane film, an inorganic siloxane film, and an aromatic organic polymer film.
  • the organic siloxane film is mainly composed of silicon, oxygen, carbon and hydrogen, and has a siloxane skeleton and a methyl group (one CH3).
  • Representative examples include a methylated siloxane (MSQ) film and a methylated hydride-opening siloxane (HMSQ) film.
  • the inorganic siloxane film mainly contains silicon, oxygen, and hydrogen, and has a siloxane skeleton and a hydrogen group (—H).
  • Hide-open siloxane (HSQ) membranes are a typical example.
  • Aromatic organic polymer films are mainly composed of carbon and hydrogen (which may contain trace amounts of silicon and oxygen) and have a benzene ring skeleton.
  • Representative examples include Dow Chemical's SiLK (product name), Dow Chemical's CYCLOTENE (product name), Honeywell's FLARE (product name), and Sumitomo Bei-Client's CRA (product name).
  • the relative dielectric constant of the low-dielectric-constant film is 2.6 to 3.0.
  • the porous low-dielectric-constant material in which the relative dielectric constant is further reduced by introducing vacancies into these low-dielectric-constant films.
  • Rate films rate films (relative permittivity of 2.5 or less) have been widely studied.
  • a low-dielectric-constant film having a relative dielectric constant lower than 2.4 is required for a 65-nm generation LSI.
  • low-dielectric-constant films with relative dielectric constants lower than 2.1 are required for 45-nm generation LSIs.
  • Porous organosiloxane films can have various combinations of compositions and dielectric constants. It is convenient to use the carbon amount Z silicon amount (element ratio of carbon amount to silicon amount) as an index indicating the composition.
  • Patent Document 1 discloses a method for producing a coating organic siloxane film.
  • 1.2 g of tetraethoxysilane and 6.3 g of methyltrimethoxysilane are used as raw materials for forming the siloxane skeleton.
  • 5.2 g of polyethylene glycol monomethalate is used as a thermally decomposable substance that forms pores in the film.
  • These raw materials and a solvent are mixed to prepare an organic siloxane coating solution, and a coating type organic siloxane film is obtained by spin coating and heat curing.
  • Non-Patent Document 2 discloses the carbon amount Z silicon amount and the relative dielectric constant of a coating type organic siloxane film.
  • the amount of carbon and the amount of silicon (the result of analysis by X-ray photoelectron spectroscopy) of the organosiloxane film are 0.60 and the relative dielectric constant is 1.97.
  • Patent Document 2 discloses a method for producing a plasma-based organosiloxane film.
  • Diethoxymethylsilane is introduced as a raw material for forming a siloxane skeleton, and alpha terpinene is introduced into a vacuum chamber as a thermally decomposable substance that forms vacancies in the film, and polymerized by a plasma chemical vapor deposition method.
  • the plasma-based organosiloxane film thus obtained has a carbon content of Z-silicon content (analytical result by X-ray photoelectron spectroscopy) of 0.69 to 0.75 and a relative dielectric constant of 2.10 to 2.80. ing.
  • Non-Patent Document 3 it has been pointed out that when a low dielectric constant film is continuously used as an interlayer insulating film for a long time, the relative dielectric constant increases due to electric field stress. That is, the relative permittivity of the low-k film has a lifetime. Suggests.
  • a certain porous organosiloxane film (relative dielectric constant of 2.3) has a relative dielectric constant life of about 100 years under actual use conditions.
  • the relative permittivity life is only about 30 days under actual use conditions. If a porous organic siloxane film having a relative dielectric constant life of only about 30 days is used for the interlayer insulating film, the capacity life between wirings of the semiconductor device is expected to be only about 30 days. However, in general, semiconductor devices require a performance guarantee of 10 years or more. Thus, the relative dielectric constant life is short, and the porous organic siloxane film is not suitable as an interlayer insulating film.
  • Patent Document 1 Japanese Patent Application Laid-Open No. 2001-122611
  • Patent Document 2 Japanese Patent Application Laid-Open No. 2004-6822
  • Patent Document 3 Japanese Patent Application Laid-Open No. 2003-243384
  • Non-Patent Document 1 International 'Technology Roadmap' for Semiconductors 2003 Edition, International Roadmap Committee Edition, 2003 (International Technology Roadmap for semiconductors 2003 Emtion, International Roadmap Commitee, 2003)
  • Non-Patent Document 2 Technical Digest of IEEE International Devices Meeting, Technical Digest of IEEE International Devices Meeting, 2003, p. 35.5.1—35.5.4.
  • Non-patent Document 3 Disclosure of the Invention of the Journal 'Ob' The 'Elect Mouth Chemical' (Jarnal of The Electrochemical Society), 150, 12, 2003, p.F203-F205
  • an object of the present invention is to provide a material design guideline for extending the relative dielectric constant life of an organic siloxane film having a low relative dielectric constant. It is another object of the present invention to provide a high-performance and highly reliable semiconductor device and a planar display device using an organic siloxane film as an interlayer insulating film.
  • the above-mentioned problem is a problem with respect to the amount of silicon in an organosiloxane film having a relative dielectric constant of 2.1 or less. This can be achieved by setting the carbon amount (hereinafter, carbon amount Z silicon amount) to be 0.10 or more and 0.55 or less in element ratio. The grounds are described below based on experimental facts.
  • the amount of carbon Z The amount of silicon was 0.45 to 0.65, and a plurality of organic siloxane films having a relative dielectric constant of 2.1 were prepared, and the relative dielectric constant life was measured.
  • the amount of carbon, the amount of silicon, the relative permittivity, and the relative permittivity life were measured according to the following measurement methods.
  • AES Auger electron spectroscopy
  • FT-IR Fourier transform infrared spectroscopy
  • the amount of carbon in the organic siloxane film and the amount of silicon in the present invention are the ratio of the carbon element concentration to the silicon element concentration when the clean surface of the organic siloxane film is measured at a beam diameter of 1 ⁇ m in an AES analyzer. is there.
  • a sample in which only an organic siloxane film having a thickness of 200 nm ⁇ 20 nm was formed on a substrate was molded into an approximately lcm square, and introduced into an AES analyzer (Physical Effro-Tas Corporation, PHI670).
  • the organic siloxane film was etched by about 50 nm from the surface in an AES analyzer under argon sputtering conditions of an argon partial pressure of 10 mPa and an ion acceleration voltage of 1.5 kV to expose a clean surface.
  • the carbon element concentration and silicon element concentration were measured with an electron beam having an acceleration voltage of 10 kV, a beam current of 10 nA, and a beam diameter of 1 ⁇ m, and the amount of carbon and the amount of silicon were calculated.
  • the carbon amount Z silicon amount of the 200 nm ⁇ 20 nm thick silicon thermal oxide film was 0.000
  • the carbon amount Z silicon amount of the 200 nm ⁇ 20 nm thick single crystal silicon carbide film was 1.00.
  • the AES analyzer is sufficiently calibrated using the silicon thermal oxidation film or the single-crystal silicon carbide film whose elemental composition is known in advance.
  • the relative dielectric constant of the organosiloxane film in the present invention is defined as: A value measured in an atmosphere at 140 ° C ⁇ 5 ° C and a humidity of 10% or less, which is a measurement force for the charge capacity between an aluminum electrode and an n- type silicon substrate.
  • an organic siloxane film for measuring a relative dielectric constant is formed.
  • an organic siloxane film is formed on an n-type silicon substrate (resistivity is 10 ⁇ cm) to have a thickness of 200 nm ⁇ 20 nm.
  • a circular aluminum electrode having a diameter of 2 mm is vacuum-deposited on the organic siloxane film so as to have a thickness of about 100 nm.
  • a so-called MIS structure sample in which the organic siloxane film is disposed between the aluminum electrode and the n-type silicon substrate is formed.
  • the charge capacity of the MIM structure sample was measured using a device in which a dielectric test fixture (HP 1645 IB, Agilent) was connected to an LF impedance analyzer (HP4192A, Agilent) using a substrate temperature of 140 ° C. C, Measured at a frequency of 10 kHz in a nitrogen purge atmosphere. Then, the measured value of the charge capacity is calculated by the following equation (1):
  • the dielectric constant of the organic siloxane film 3. 597 X 10- 5 X charge capacity (pF) X organosiloxane film having a thickness (nm) 7)
  • the relationship between the amount of carbon in the organic siloxane film, the amount of silicon, and the relative dielectric constant life in the electric field strength actually used, as measured using the above measurement method, is as shown in FIG. 1, for example.
  • the relative dielectric constant life becomes longer as the amount of carbon Z becomes smaller.
  • the relative dielectric life becomes longer when the amount of carbon Z is less than 0.55 (for example, 10 years or more in Fig. 1).
  • the carbon content and the silicon content are preferably 0.10 or more and 0.55 or less. It is more preferable that the ratio is 0.25 or more and 0.55 or less. It is extremely preferable that the ratio is 0.40 or more and 0.55 or less. Further, the upper limit may be set to 0.5 or less, or may be set to 0.45 or less.
  • Carbon content Z The silicon content is 0.55, and the relative dielectric constant of the organosiloxane film having a relative dielectric constant of 1.8 to 2.3 is the relative dielectric constant increase rate in the actually used electric field strength (relative to the relative dielectric constant life, Figure 2 shows the percentage of increase in the dielectric constant). That is, when the relative dielectric constant is 2.1 or less, the relative dielectric constant increase rate exceeds 10%, and it can be seen that the degree of increase in the relative dielectric constant increases.
  • a rise in relative dielectric constant of more than 10% means that, for example, an organic siloxane film with a relative dielectric constant of 2.1, which is required for 45-nm LSIs, will have a relative dielectric constant of 2.3.
  • the relative permittivity required for the 65-nm generation LSI is equivalent, which is equivalent to the regression of the generation.
  • the relative permittivity increase rate is smaller than 10%, so that the increase in the relative permittivity is small enough to cause no problem.
  • the present invention finds a new problem of a relative permittivity increase rate which becomes a problem when the relative permittivity is 2.1 or less, and solves it.
  • the relative dielectric constant of the organosiloxane film of the present invention is preferably 2.1 or less.
  • the relative dielectric constant is more preferably 1.5 or more and 2.1 or less.
  • the specific dielectric constant is preferably 1.8 or more and less than 2.1.
  • the upper limit may be set to 2.0 or less, and may be set to 1.9 or less.
  • the organic siloxane film obtained by the present invention can be formed by, for example, a step of applying a raw material solution containing polysiloxane on a substrate. At this time, the organic siloxane film may be patterned by adding a photosensitive agent to the raw material liquid and using a lithography step together.
  • a raw material liquid for example, those described in JP-A-2004-277501, WO05 / 036269, JP-A-2000-21245, JP-A-9-213797 and the like are used. be able to.
  • the organic siloxane film can also be formed by using a step of depositing a film on a substrate by, for example, plasma chemical vapor deposition or thermal chemical vapor deposition.
  • the relative dielectric constant life of the organosiloxane film can be extended.
  • a porous organic siloxane film having a low relative dielectric constant with long-term reliability can be realized. If this porous organic siloxane film is used, for example, as an interlayer insulating film, a high-performance and highly reliable semiconductor device can be obtained. And a flat display device can be realized.
  • a solution was prepared by dissolving 100. Og of tetraethoxysilane and 70. Og of methyltriethoxysilane in 392.4 g of propylene glycol monopropyl ether. To this solution, 50.3 g of water in which 0.47 g of 70% nitric acid was dissolved was added dropwise over 30 minutes while stirring. After the completion of the dropwise addition, the mixture was reacted for 5 hours to obtain a polysiloxane solution. Next, 110.6 g of a ⁇ -butyl lactone solution in which 20% polymethyl methacrylate was dissolved was added to the polysiloxane solution. Finally, the produced ethanol was distilled off in a hot water bath under reduced pressure to obtain 680 g of an organic siloxane coating solution containing polysiloxane and polymethacrylate.
  • the obtained organic siloxane coating solution was spin-coated on an n-type silicon substrate under the conditions of a rotation speed of 1500 rpm and a rotation time of 30 seconds. Then, on a hot plate under a nitrogen atmosphere at 150 ° C, 3 The solvent in the coating film was volatilized by sequentially applying beta for 0 seconds and beta for 1 minute at 250 ° C. Furthermore, the coating film was finally cured by applying a beta at 400 ° C for 30 minutes in a nitrogen atmosphere using a vertical quartz furnace, and at the same time, the polymethacrylate in the film was thermally decomposed.
  • the carbon content Z silicon content of the coating system organic siloxane film thus obtained was measured according to the above-mentioned [Method for measuring carbon content Z silicon content] and was 0.45. This was almost the same as the theoretically calculated value of 0.45 for the amount of carbon / silicon in the polysiloxane contained in the solution.
  • the relative dielectric constant of this coating-based organic siloxane film was measured according to the above-mentioned [Method of measuring relative dielectric constant], and was 2.0. Furthermore, the relative dielectric constant life of this coated organic siloxane film was measured in accordance with the above-mentioned [Method of measuring relative dielectric constant life].
  • the relative dielectric constant life at an actual electric field strength of 0.2 MVZcm was 4.0 ⁇ 10 1 ( > 10 seconds (more than 10 years), that is, even if the coated organic siloxane film prepared in this example was used as an interlayer insulating film of a semiconductor device for 10 years, the change in the relative dielectric constant during that period was small. Guaranteed.
  • a solution was prepared by dissolving 100. Og of tetraethoxysilane and 85.6 g of methyltriethoxysilane in 433.9 g of propylene glycol monopropyl ether. To this solution, 54.5 g of water in which 0.50 g of 70% nitric acid was dissolved was added dropwise over 30 minutes while stirring. After the completion of the dropwise addition, the mixture was reacted for 5 hours to obtain a polysiloxane solution. Next, 152.9 g of a ⁇ -butyl lactone solution in which 20% polymethyl methacrylate was dissolved was added to the polysiloxane solution. Finally, the produced ethanol was distilled off in a hot water bath under reduced pressure to obtain 750 g of an organic siloxane coating solution containing polysiloxane and polymethacrylate.
  • the obtained organic siloxane coating solution was spin-coated on an n-type silicon substrate under the conditions of a rotation speed of 1500 rpm and a rotation time of 30 seconds. Subsequently, the solvent in the coating film was volatilized by sequentially applying a beta at 150 ° C. for 30 seconds and a beta at 250 ° C. for 1 minute on a hot plate under a nitrogen atmosphere. Furthermore, the coating film was finally cured by applying a beta at 400 ° C for 30 minutes in a nitrogen atmosphere using a vertical quartz furnace, and at the same time, the polymethacrylate in the film was thermally decomposed.
  • the carbon content Z silicon content of the coating type organic siloxane film thus obtained was 0.50 when measured according to the above-mentioned [Method for measuring carbon content Z silicon content].
  • the calculated value of carbon content / silicon content of the polysiloxane contained in the sun coating solution was almost equal to 0.50.
  • the relative dielectric constant of the coating-based organic siloxane film was measured according to the above-mentioned [Method of measuring relative dielectric constant], and was 2.0.
  • measurement of the relative dielectric constant life of this coating type organic siloxane film according to [Measurement method of the dielectric constant life] described above the relative dielectric constant lifetime in actual use field strength 0. 2MVZcm is 3. OX 10 9 seconds ( 10 years or more). In other words, even if the coating organic siloxane film manufactured in this example was used for 10 years as an inter-layer insulating film of a semiconductor device, it was guaranteed that the change in the relative dielectric constant during that period was small.
  • a solution was prepared by dissolving 100.Og of tetraethoxysilane and 104.6g of methyltriethoxysilane in 484.lg of propylene glycol monopropyl ether. To this solution, 59.6 g of water in which 0.55 g of 70% nitric acid was dissolved was added dropwise over 30 minutes while stirring. After the completion of the dropwise addition, the mixture was reacted for 5 hours to obtain a polysiloxane solution. Then, 170.6 g of a ⁇ -butyl lactone solution in which 20% polymethyl methacrylate was dissolved was added to the polysiloxane solution. Finally, the produced ethanol was distilled off in a hot water bath under reduced pressure to obtain 840 g of an organic siloxane coating solution containing polysiloxane and polymethacrylate.
  • the obtained organic siloxane coating solution was spin-coated on an n-type silicon substrate under the conditions of a rotation speed of 1500 rpm and a rotation time of 30 seconds. Subsequently, the solvent in the coating film was volatilized by sequentially applying a beta at 150 ° C. for 30 seconds and a beta at 250 ° C. for 1 minute on a hot plate under a nitrogen atmosphere. Furthermore, the coating film was finally cured by applying a beta at 400 ° C for 30 minutes in a nitrogen atmosphere using a vertical quartz furnace, and at the same time, the polymethacrylate in the film was thermally decomposed.
  • the carbon content Z silicon content of the coating system organic siloxane film thus obtained was measured according to the above-mentioned [Method for measuring carbon content Z silicon content] to be 0.55. This was almost the same as the theoretical calculated value of 0.55 for the carbon content / silicon content of the polysiloxane contained in the solution.
  • the relative dielectric constant of this coating-based organic siloxane film was measured according to the above-mentioned [Method of measuring relative dielectric constant], and was 2.0. Furthermore, the relative dielectric constant life of this coated organic siloxane film was measured in accordance with the above-mentioned [Method of measuring relative dielectric constant life].
  • the relative dielectric constant life at an actual electric field strength of 0.2 MVZcm was 3.5 ⁇ 10 8 seconds. (More than 10 years) Met. In other words, even if the coated organic siloxane film produced in this example was used as an interlayer insulating film of a semiconductor device for 10 years, it was guaranteed that the change in the relative dielectric constant during that period was small.
  • Methyltriethoxysilane, ethylbenzene, nitric oxide, and helium were introduced into the vacuum chamber of the plasma-enhanced chemical vapor deposition apparatus at a flow rate of 180 sccm, 100 sccm, 40 sccm, and 600 sccm, respectively.
  • the pressure in the vacuum chamber was 12 Torr.
  • RF plasma with a power of 300 W was applied for 140 seconds to deposit a polysiloxane film containing ethylbenzene on an n-type silicon substrate placed in a vacuum chamber.
  • the substrate temperature at this time was 130 ° C.
  • the polysiloxane film was baked in a vertical quartz furnace in a nitrogen atmosphere at 400 ° C. for 30 minutes to remove ethyl benzene from the film.
  • a multilayer copper wiring in a semiconductor device was manufactured.
  • the fabrication method will be described below with reference to FIGS.
  • a transistor composed of an impurity diffusion layer 3 surrounded by an element isolation structure 2 and four gate electrodes.
  • a first interlayer insulating film 5 is formed so as to cover the transistor, and a contact plug 6 is connected to the impurity diffusion layer 3 for electrical conduction with an upper layer.
  • a second interlayer insulating film 7 having a thickness of 30 nm was formed as an etching stopper film.
  • the organosiloxane film 8 described in any one of Examples 1 to 4 was formed to a thickness of 150 nm. Further, a protective insulating film 9 was formed to a thickness of 50 nm as a protective film for the organic siloxane film 8.
  • the first layer wiring was formed by the single damascene method described below.
  • a resist pattern was formed on the protective insulating film 9, a first-layer wiring groove 10 was formed by dry etching, and then the resist pattern was removed.
  • a laminated film of tantalum nitride and tantalum is formed as a barrier metal 11 by sputtering to a total thickness of 15 nm, and a copper film 12 of 400 nm in total is formed by sputtering and electrolytic plating. It is embedded in the first layer wiring groove 10.
  • the excess metal film outside the wiring groove is removed by a chemical mechanical polishing method in the order of the copper film 12 and the barrier metal 11 to expose the protective insulating film 9 so that the first layer is exposed. Completed the wiring.
  • a second-layer wiring was formed by a dual damascene method capable of simultaneously forming an interlayer connection and a wiring layer as follows.
  • a 30-nm-thick barrier insulating film 13 and a 300-nm organic siloxane film 8 are formed in this order on the exposed copper film 12 and the protective insulating film 9, and further thereon.
  • a protective insulating film 9 was formed.
  • the formation of a resist pattern, the dry etching and the removal of the resist were repeated to form an interlayer connection hole 14 and a second-layer wiring groove 15.
  • a barrier metal 11 and a copper film 12 were simultaneously buried in the layer connection hole 14 and the second layer wiring groove 15 in the same manner as in FIG.
  • the excess metal film outside the second layer wiring groove 15 was removed by a chemical mechanical polishing method to complete the second layer wiring.
  • a third layer wiring was formed by repeating the same steps as the second layer wiring.
  • the formation of the fourth and subsequent wiring layers can also be realized by repeating the above steps while freely changing the thickness of the wiring layer.
  • the uppermost wiring was covered with a plasma silicon nitride film as a moisture-proof film, and a polyimide film was formed as a stress relaxation film (not shown).
  • FIGS. 4 to 12 are cross-sectional views of a wiring forming process.
  • FIG. 13 is a top view of FIG. 12 for easier understanding of a three-dimensional structure.
  • FIG. 12 shows an AA cross section of FIG.
  • the third layer wiring consisting of Noria metal 11 and copper film 12 is a protective insulating film It is arranged in parallel surrounded by 9. 16 shows a cutting line corresponding to the sectional view of FIG. Note that the first-layer wiring is arranged parallel to the third-layer wiring, and the second-layer wiring is arranged perpendicular to the third-layer wiring. Therefore, the wirings of vertically adjacent layers are orthogonal to each other.
  • the carbon amount Z silicon amount of the organic siloxane film of Examples 1 to 4 existing between the wirings was changed to the aforementioned [carbon amount Z silicon amount]. Measurement method].
  • the carbon amount and the silicon amount were almost equal to the numerical values described in each of the examples, even when any of the organic siloxane films of Examples 1 to 4 was used. That is, the amount of carbon Z and the amount of silicon of the organic siloxane film were almost unchanged before and after the wiring forming process.
  • the capacitance between the wirings was measured to be 0.45 pF / cm when the organic siloxane films of Examples 1 to 3 were used and 0.48 pFZcm when the organic siloxane film of Example 4 was used. . Furthermore, when the electric capacity life between wirings was measured, the electric capacity life between wirings at an actual electric field strength of 0.2 MVZcm was almost equal to or longer than the relative dielectric constant life of the organosiloxane film described in each of the examples. Met. That is, when a multilayer copper wiring in a semiconductor device was manufactured using the organic siloxane film shown in Examples 1 to 4 as an interlayer insulating film, it was assured that even after 10 years of use, there was little change in the capacitance between wirings. .
  • an element isolation structure 2 As shown in FIG. 14, an element isolation structure 2, an impurity diffusion layer 3, a gate electrode 4, a first interlayer insulating film 5, and a contact plug 6 are formed on a silicon substrate 1.
  • a 30-nm noria metal 11, a 250-nm aluminum alloy 17, and a 30-nm barrier metal 11 were formed by sputtering in this order.
  • a third interlayer insulating film 18 was formed to a thickness of 50 nm and an organic siloxane film 8 was formed to a thickness of 400 nm so as to cover the first layer wiring. Further, a protective insulating film 9 was formed on the organic siloxane film 8 to a thickness of 600 nm. After that, 300nm equivalent by chemical mechanical polishing The protective insulating film 9 was removed and flattened.
  • interlayer connection holes 14 After etching using a resist pattern and dry etching, the resist was removed to form interlayer connection holes 14. Subsequently, as shown in FIG. 16, a barrier metal 11 made of a titanium nitride film was formed to a thickness of 30 nm, and a tungsten film 19 was formed to a thickness of 300 nm by a chemical vapor deposition method to fill the interlayer connection hole. Thereafter, as shown in FIG. 17, an extra metal film outside the interlayer connection hole 14 was removed by a mechanical polishing method.
  • the steps after the second layer wiring are the same as the steps for forming the first layer wiring. That is, as shown in FIG. 18, a third insulating film 18, an organic siloxane film 8, and a protective insulating film 9 were formed in this order on a second-layer wiring made of a noble metal 11 and an aluminum alloy 17. Next, an interlayer connection hole 14 is formed as shown in FIG. 19, and a barrier metal 11 and a tungsten film 19 are formed as shown in FIG. 20, and then an extra metal film outside the interlayer connection hole 14 as shown in FIG. Was removed.
  • a third layer wiring was formed by repeating the same steps as those for the second layer wiring.
  • the formation of the fourth and subsequent wiring layers can also be realized by repeating the above steps while freely changing the thickness of the wiring layer.
  • the uppermost wiring was covered with a plasma silicon nitride film as a moisture-proof film, and a polyimide film was formed as a stress relaxation film (not shown).
  • FIGS. 14 to 22 show cross-sectional views of a wiring forming step.
  • FIG. 23 is a top view of FIG. 22 for easier understanding of the three-dimensional structure.
  • FIG. 22 shows an AA cross section of FIG.
  • Third layer wirings having a barrier metal 11 on the uppermost surface are arranged on the protective insulating film 9 in parallel with each other.
  • Reference numeral 20 denotes a cutting line corresponding to the cross-sectional view of FIG. Note that the first layer wiring is arranged in parallel with the third layer wiring, and the second layer wiring is arranged perpendicular to the third layer wiring. Therefore, the wirings of vertically adjacent layers are orthogonal to each other.
  • the carbon amount Z silicon amount of the organic siloxane film of Examples 1 to 4 existing between the wirings was determined by the above-mentioned [measurement of carbon amount Z silicon amount. Method].
  • the carbon amount and the silicon amount were almost equal to the numerical values described in the respective examples. That is, the amount of carbon and the amount of silicon of the organic siloxane film were almost unchanged before and after the wiring forming process.
  • Examples 7 to 10 shown below are not the best embodiments of the present invention, but are shown as comparative examples with the embodiments shown in Examples 1 to 6.
  • a solution was prepared by dissolving 100. Og of tetraethoxysilane and 128.4 g of methinoletriethoxysilane in 547.6 g of propylene glycol monopropyl ether. To this solution, 66.lg of water in which 0.6 lg of 70% nitric acid was dissolved was added dropwise over 30 minutes while stirring. After the completion of the dropwise addition, the mixture was reacted for 5 hours to obtain a polysiloxane solution. Next, 193. Og of a ⁇ -butyl lactone solution in which 20% polymethyl methacrylate was dissolved was added to the polysiloxane solution. Finally, the produced ethanol was distilled off in a hot water bath under reduced pressure to obtain 940 g of an organic siloxane coating solution containing polysiloxane and polymethacrylate.
  • the obtained organic siloxane coating solution was spin-coated on an n-type silicon substrate under the conditions of a rotation speed of 1500 rpm and a rotation time of 30 seconds. Subsequently, the solvent in the coating film was volatilized by sequentially applying a beta at 150 ° C. for 30 seconds and a beta at 250 ° C. for 1 minute on a hot plate under a nitrogen atmosphere. Furthermore, the coating film was finally cured by applying a beta at 400 ° C for 30 minutes in a nitrogen atmosphere using a vertical quartz furnace, and at the same time, the polymethacrylate in the film was thermally decomposed.
  • the carbon amount Z silicon amount of the coating type organic siloxane film thus obtained was 0.60 when measured according to the above [Method for measuring carbon amount Z silicon amount]. This was almost the same as the theoretical calculated value of carbon / silicon of polysiloxane contained in the solution of 0.60. Further, the relative dielectric constant of this coating-based organic siloxane film was 2.00 as measured according to the above-mentioned [Method of measuring relative dielectric constant]. Further, the relative dielectric constant life of the coating-based organic siloxane film was measured in accordance with the above-mentioned [Method of measuring relative dielectric constant life].
  • the relative dielectric constant life at an actual electric field strength of 0.2 MVZcm was 4.5 ⁇ 10 7 seconds (less than 10 years).
  • the relative permittivity increase rate during the relative permittivity lifetime was 18%. That is, when the coated organic siloxane film produced in this example was used as an interlayer insulating film of a semiconductor device for 10 years, the relative dielectric constant was increased to 2.36 within 10 years.
  • a solution was prepared by dissolving 100. Og of tetraethoxysilane and 159.0 g of methinoletriethoxysilane in 629.4 g of propylene glycol monopropyl ether. To this solution, 74.4 g of water in which 0.69 g of 70% nitric acid was dissolved was added dropwise over 30 minutes while stirring. After the completion of the dropwise addition, the mixture was reacted for 5 hours to obtain a polysiloxane solution. Next, 221.8 g of a ⁇ -butyl lactone solution in which 20% polymethyl methacrylate was dissolved was added to the polysiloxane solution. Finally, the produced ethanol was distilled off in a hot water bath under reduced pressure to obtain 1080 g of an organic siloxane coating solution containing polysiloxane and polymethacrylate.
  • the obtained organic siloxane coating solution was spin-coated on an n-type silicon substrate under the conditions of a rotation speed of 1500 rpm and a rotation time of 30 seconds. Subsequently, the solvent in the coating film was volatilized by sequentially applying a beta at 150 ° C. for 30 seconds and a beta at 250 ° C. for 1 minute on a hot plate under a nitrogen atmosphere. Furthermore, the coating film was finally cured by applying a beta at 400 ° C for 30 minutes in a nitrogen atmosphere using a vertical quartz furnace, and at the same time, the polymethacrylate in the film was thermally decomposed.
  • the carbon amount Z silicon amount of the coating type organic siloxane film thus obtained was 0.65 when measured according to the above-mentioned [Method for measuring carbon amount Z silicon amount]. This was almost the same as the theoretical calculated value of 0.65 for the amount of carbon / silicon in the polysiloxane contained in the solution. Further, the relative dielectric constant of this coating-based organic siloxane film was 2.00 as measured according to the above-mentioned [Method of measuring relative dielectric constant]. Furthermore, the relative permittivity life of the coated organic siloxane film was measured according to the above-mentioned [Method of measuring relative permittivity life].
  • the relative permittivity life at an actual electric field strength of 0.2 MVZcm was 1.5 ⁇ 10 7 Seconds (less than 10 years).
  • the relative permittivity increase rate during the relative permittivity lifetime was 18%. That is, when the coated organic siloxane film manufactured in this example was used for 10 years as an interlayer insulating film of a semiconductor device, the relative dielectric constant increased to 2.36 within 10 years. It was.
  • Methyltriethoxysilane, ethylbenzene, nitric oxide, and helium were introduced into the vacuum chamber of the plasma-enhanced chemical vapor deposition apparatus so that the respective flow rates became 200 sccm, 100 sccm, 20 sccm, and 600 sccm.
  • the pressure in the vacuum chamber was 12 Torr.
  • RF plasma with a power of 300 W was applied for 140 seconds to deposit a polysiloxane film containing ethylbenzene on an n-type silicon substrate placed in a vacuum chamber.
  • the substrate temperature at this time was 130 ° C.
  • the polysiloxane film was baked in a vertical quartz furnace in a nitrogen atmosphere at 400 ° C. for 30 minutes to remove ethyl benzene from the film.
  • the relative dielectric constant of this coated organic siloxane film was measured according to the above-mentioned [Method of measuring relative dielectric constant], and was 2.1. Furthermore, when the relative dielectric constant life of this coated organic siloxane film was measured in accordance with the aforementioned [Method of measuring relative dielectric constant life], the relative dielectric constant life at an actual used electric field strength of 0.2 MVZcm was 4.8 X 10 7 seconds (less than 10 years). The relative dielectric constant rise rate during the relative dielectric constant life was 11%. That is, when the plasma-based organic siloxane film manufactured in this example was used for 10 years as an interlayer insulating film of a semiconductor device, the relative dielectric constant increased to 2.33 within 10 years. .
  • the carbon amount Z silicon amount of the organic siloxane films of Comparative Examples 1 to 3 existing between the wirings was measured according to the above-mentioned [Method of measuring carbon amount Z silicon amount].
  • the amount of carbon and the amount of silicon were almost equal to the numerical values described in the respective examples.
  • the amount of carbon and the amount of silicon of the organic siloxane film were almost unchanged before and after the wiring forming process.
  • the electric capacity between wirings was measured, it was 0.4 when the organic siloxane films of Comparative Examples 1 and 2 were used.
  • [1] A graph showing the relationship between the amount of carbon in the organic siloxane film, the amount of Z silicon, and the relative dielectric constant life at the actual used electric field strength.
  • [2] A graph showing the relationship between the relative dielectric constant of an organic siloxane film and the relative dielectric constant increase rate in an actually used electric field strength.
  • Fig. 3 is a graph showing a comparison between an initial film of an organic siloxane film and a Fourier transform infrared spectroscopy after the relative dielectric constant is increased.
  • ⁇ 4] is a fragmentary cross-sectional view (part 1) for explaining the wiring forming step in Embodiment 5 of the present invention.
  • FIG. 5 is a sectional view (part 2) of an essential part for explaining a wiring forming step in the fifth embodiment of the present invention.
  • FIG. 6 is a sectional view (part 3) of an essential part for explaining a wiring forming step in embodiment 5 of the present invention.
  • FIG. 7 is a fragmentary cross-sectional view (part 4) for explaining a wiring forming step in Embodiment 5 of the present invention.
  • FIG. 8 is a fragmentary cross-sectional view (No. 5) explaining the wiring forming step in Embodiment 5 of the present invention.
  • FIG. 9 is a cross-sectional view (part 6) of an essential part explaining a wiring forming step in embodiment 5 of the present invention.
  • FIG. 10 is a sectional view (part 7) of an essential part for explaining a wiring forming step in embodiment 5 of the present invention.
  • FIG. 11 is a fragmentary cross-sectional view (part 8) for explaining a wiring forming step in Embodiment 5 of the present invention.
  • FIG. 12 is a sectional view (part 9) of an essential part for explaining a wiring forming step in embodiment 5 of the present invention.
  • FIG. 13 is a main part top view for explaining a wiring forming step in Embodiment 5 of the present invention.
  • FIG. 14 is a fragmentary cross-sectional view (part 1) for explaining a wiring forming step in Embodiment 6 of the present invention.
  • FIG. 15 is a sectional view (part 2) of an essential part for explaining a wiring forming step in embodiment 6 of the present invention.
  • FIG. 16 is a fragmentary cross-sectional view (part 3) for explaining a wiring forming step in Embodiment 6 of the present invention.
  • FIG. 17 is a fragmentary cross-sectional view (part 4) for explaining a wiring forming step in Embodiment 6 of the present invention.
  • FIG. 18 is a fragmentary cross-sectional view (part 5) for explaining a wiring forming step in Embodiment 6 of the present invention.
  • FIG. 19 is a fragmentary cross-sectional view (part 6) for explaining a wiring forming step in Embodiment 6 of the present invention.
  • FIG. 20 is a sectional view (part 7) of an essential part for explaining a wiring forming step in embodiment 6 of the present invention.
  • FIG. 21 is a sectional view (part 8) of an essential part for explaining a wiring forming step in embodiment 6 of the present invention.
  • FIG. 22 is a sectional view (part 9) of an essential part for explaining a wiring forming step in embodiment 6 of the present invention.
  • FIG. 23 is a fragmentary top view for explaining a wiring forming step in Embodiment 6 of the present invention. Explanation of symbols
  • barrier insulating film 4 ... interlayer connection hole, 5 ... second layer wiring groove, 7 ... aluminum alloy, 8 ... third interlayer insulating film, 9 ... tungsten film.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Formation Of Insulating Films (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Manufacture Of Macromolecular Shaped Articles (AREA)

Abstract

 比誘電率が低い有機シロキサン膜の比誘電率寿命が長くなる材料設計指針を提供する。  比誘電率が2.1以下の有機シロキサン膜において、膜中のシリコン量に対する炭素量を元素比で0.10以上0.55以下にする。

Description

明 細 書
有機シロキサン膜、それを用いた半導体装置、及び、平面表示装置、並 びに、原料液
技術分野
[0001] 本発明は、低誘電率のシロキサン系絶縁材料、及びそれを層間絶縁膜として用い た高性能、高信頼の半導体装置に関する。
背景技術
[0002] 近年、大規模集積回路 (LSI)に代表される半導体素子の高集積化'高速化の観点 から、配線間容量の低減が必要とされている。そこで、層間絶縁膜として従来の酸ィ匕 シリコン膜 (比誘電率 3. 9〜4. 2)よりも比誘電率が低い低誘電率膜を導入する検討 が盛んに行われている。
比誘電率が 3以下の低誘電率膜として代表的なものには、有機シロキサン膜、無機 シロキサン膜、芳香族有機ポリマ膜等がある。有機シロキサン膜は、主にシリコンと酸 素と炭素と水素力も構成され、シロキサン骨格とメチル基(一 CH3)を有する。メチル 化シロキサン (MSQ)膜、メチル化ハイド口シロキサン (HMSQ)膜等がその代表例 である。無機シロキサン膜は、主にシリコンと酸素と水素を含み、シロキサン骨格と水 素基(—H)を有する。ハイド口シロキサン (HSQ)膜がその代表例である。芳香族有 機ポリマ膜は、主に炭素と水素力 構成され (微量のシリコンや酸素を含む場合もあ る)、ベンゼン環骨格を有する。ダウケミカル社製 SiLK (製品名)、同じくダウケミカル 社製 CYCLOTENE (製品名)、ハネウエル社製 FLARE (製品名)、住友べ一クライ ト社製 CRA (製品名)等がその代表例である。
[0003] また、上記低誘電率膜の比誘電率は 2. 6〜3. 0であるが、これらの低誘電率膜に 空孔を導入することによって比誘電率をさらに低くしたポーラス低誘電率膜 (比誘電 率 2. 5以下)が広く検討されている。非特許文献 1によれば、 65nm世代の LSIでは 比誘電率が 2. 4より低い低誘電率膜が必要とされている。さらに 45nm世代の LSIで は、比誘電率が 2. 1より低い低誘電率膜が必要とされている。
[0004] 上記、ポーラス低誘電率膜の最も有望な候補はポーラス有機シロキサン膜である。 ポーラス有機シロキサン膜は、さまざまな組成と比誘電率の組み合わせを持つことが できる。組成を表す指標としては、炭素量 Zシリコン量 (シリコン量に対する炭素量の 元素比)を用いるのが便利である。
[0005] 特許文献 1には、塗布系有機シロキサン膜の製法が開示されている。シロキサン骨 格を形成する原料としてテトラエトキシシラン 1. 2gとメチルトリメトキシシラン 6. 3gを 用いている。また、膜中に空孔を形成する熱分解性物質としてポリエチレングリコー ルモノメタタリレート 5. 2gを用いている。これらの原料と溶剤を混合して有機シロキサ ン塗布液を作製し、回転塗布及び熱硬化によって塗布型有機シロキサン膜を得る。 熱硬化後の有機シロキサン膜の炭素量 Zシリコン量 (テトラエトキシシランとメチルトリ メトキシシランのモル比から計算できる)は 0. 89、比誘電率は 2. 0であるとしている。 また非特許文献 2には、塗布系有機シロキサン膜の炭素量 Zシリコン量と比誘電率 が開示されている。一例として示された有機シロキサン膜の炭素量 Zシリコン量 (X線 光電子分光による分析結果)は 0. 60、比誘電率は 1. 97であるとしている。
さらに特許文献 2には、プラズマ系有機シロキサン膜の製法が開示されている。シロ キサン骨格を形成する原料としてジエトキシメチルシランを、膜中に空孔を形成する 熱分解性物質としてアルファ テルピネンを真空室に導入してプラズマ化学気層蒸 着法で重合反応させた後、ァニールをおこなってアルファ テルピネンを除去して ヽ る。このようにして得られたプラズマ系有機シロキサン膜の炭素量 Zシリコン量 (X線 光電子分光による分析結果)は 0. 69〜0. 75、比誘電率は 2. 10-2. 80であるとし ている。
[0006] 以上に示した文献以外にも、比誘電率が 2. 5以下のポーラス有機シロキサン膜に 関連した技術は多数報告されている。また、ポーラス有機シロキサン膜を層間絶縁膜 として用いた半導体装置の作製例も同様に多数報告されて 、る (例えば特許文献 3)
[0007] 一方で、ポーラス有機シロキサン膜やそれを層間絶縁膜として用いた半導体装置 の信頼性を懸念する報告がされている。非特許文献 3によれば、低誘電率膜を層間 絶縁膜として長期的に使用し続けた場合、電界ストレスによって比誘電率が上昇して しまうことが指摘されて 、る。すなわち低誘電率膜の比誘電率には寿命があることを 示唆している。文献に示された例では、あるポーラス有機シロキサン膜 (比誘電率 2. 3)の場合、実使用条件で約 100年の比誘電率寿命があるとしている。また、あるポー ラス有機シロキサン膜 (比誘電率 2. 4)の場合、実使用条件で比誘電率寿命が約 30 日しかないとしている。もし比誘電率寿命が約 30日しかないポーラス有機シロキサン 膜を層間絶縁膜に用いた場合、その半導体装置の配線間容量寿命も約 30日しかな いと予想される。し力しながら、一般に半導体装置には 10年以上の性能保証が必要 であり、このように比誘電率寿命が短!、ポーラス有機シロキサン膜は層間絶縁膜とし て不適格である。
[0008] 特許文献 1 :特開 2001— 122611号公報
特許文献 2 :特開 2004— 6822号公報
特許文献 3:特開 2003 - 243384号公報
非特許文献 1 :インターナショナル'テクノロジ一'ロードマップ'フォ一'セミコンダクダ ーズ 2003エディション、インターナショナル'ロードマップ委員会編、 2003年(Inte rnational Technology Roadmap for semiconductors 2003 Emtion、 In ternational Roadmap Commitee、 2003)
非特許文献 2:テク-カル ·ダイジェスト ·ォブ ·アイトリプルィー ·インターナショナル · ケノ イス, 一ァイング (Technical Digest of IEEE International Devices Meeting) , 2003年、 p. 35. 5. 1— 35. 5. 4
非特許文献 3 :ジャーナル'ォブ 'ザ 'エレクト口ケミカル 'ソサエティ一 (Jarnal of Th e Electrochemical Society) , 150卷、 12号、 2003年、 p. F203〜F205 発明の開示
発明が解決しょうとする課題
[0009] 上記有機シロキサン膜の課題を鑑み、本発明は比誘電率が低い有機シロキサン膜 の比誘電率寿命を長くする材料設計指針を提供することを目的とする。また、有機シ ロキサン膜を層間絶縁膜として用いた高性能、高信頼の半導体装置および平面表 示装置を提供することを目的とする。
課題を解決するための手段
[0010] 上記課題は、比誘電率が 2. 1以下の有機シロキサン膜において、シリコン量に対 する炭素量 (以下、炭素量 Zシリコン量)を元素比で 0. 10以上 0. 55以下にすること で達成できる。以下に、実験事実を基にその根拠を述べる。
炭素量 Zシリコン量が 0. 45から 0. 65であり、比誘電率が 2. 1の有機シロキサン膜 を複数用意し、比誘電率寿命を測定した。ここで、炭素量 Zシリコン量、比誘電率、 比誘電率寿命は以下の測定方法に従って測定された。
[炭素量 Zシリコン量の測定方法]有機シロキサン膜から炭素量 Zシリコン量を定量 的に測定するためには、ォージェ電子分光 (AES)による分析を用いるのが好ましい 。フーリエ変換型赤外分光 (FT— IR)は定量性に欠けるため不適当である。本発明 における有機シロキサン膜の炭素量 Zシリコン量とは、有機シロキサン膜の清浄表面 を AES分析装置内にてビーム径 1 μ mにて測定したときの炭素元素濃度とシリコン 元素濃度との比である。具体的には、基板上に膜厚 200nm± 20nmの有機シロキ サン膜のみが形成された試料を約 lcm角に成型し、 AES分析装置 (フィジカルエレ タトロ-タス社 PHI670)に導入した。次いで、 AES分析装置内で、アルゴン分圧 10 mPa、イオン加速電圧 1. 5kVのアルゴンスパッタ条件で有機シロキサン膜を表面か ら 50nm程度エッチングして、清浄表面を露出させた。その後、加速電圧 10kV、ビ ーム電流 10nA、ビーム径 1 μ mの電子線にて炭素元素濃度とシリコン元素濃度を測 定し、炭素量 Zシリコン量を算出した。上記測定条件において、厚さ 200nm± 20n mシリコン熱酸化膜の炭素量 Zシリコン量は 0. 00、厚さ 200nm± 20nm単結晶炭 化シリコン膜の炭素量 Zシリコン量は 1. 00であった。このように予め元素組成がわか つているシリコン熱酸ィ匕膜や単結晶炭化シリコン膜を用いて、 AES分析装置が十分 に較正されていることを確かめるのが好ましい。なお、半導体装置や平面表示装置な どのデバイスに組み込まれた有機シロキサン膜の炭素量 Zシリコン量を測定する場 合は、有機シリコン膜がデバイスの最表面に露出していないため分析ができない。そ の場合は、デバイスを約 lcm角に成型した後、有機シリコン膜が再表面に露出する まで研磨すればよい。その試料を AES分析装置に導入した後、上述と同条件のアル ゴンスパッタ条件で清浄表面を露出させ、上述と同条件の電子線にて炭素元素濃度 とシリコン元素濃度を測定すればよい。
[比誘電率の測定方法]ここで、本発明における有機シロキサン膜の比誘電率とは、 140°C± 5°C、湿度 10%以下の雰囲気下で測定された値をいい、アルミニウム電極 と n型シリコン基板間の電荷容量の測定力 求められる。具体的には、まず、比誘電 率測定用の有機シロキサン膜を形成する。例えば、 n型シリコン基板 (抵抗率く 10 Ω cm)上に有機シロキサン膜を膜厚が 200nm± 20nmとなるように形成する。次いで、 この有機シロキサン膜上に、真空蒸着装置で直径 2mmの円形アルミニウム電極を、 厚さ約 lOOnmになるように真空蒸着する。これにより、有機シロキサン膜がアルミ-ゥ ム電極と n型シリコン基板との間に配置されたいわゆる MIS構造サンプルが形成され る。次に、この MIM構造サンプルの電荷容量を、 LFインピーダンスアナライザー(ァ ジレント社製: HP4192A)に誘電体テスト ·フィクスチヤ一(アジレント社製: HP 1645 IB)を接続した装置を用い、基板温度 140°C、窒素パージ雰囲気中で周波数 10kH zにて測定する。そして、電荷容量の測定値を下記式(1);
有機シロキサン膜の比誘電率 = 3. 597 X 10— 5 X電荷容量 (pF) X有機シロキサン 膜の膜厚 (nm) … )、
に代入し、シリカ系被膜の比誘電率を算出する。
[比誘電率寿命の測定方法]上記、 [比誘電率の測定方法]で示した MIS構造サン プルを用いる。 MIS構造サンプルのアルミニウム電極と n型シリコン基板に電界強度 0 . 5〜8. OMVZcmの電界を pAメータ ZDCボルテージソースメータ(アジレント社製 HP4140B)を用いて印加した。このように電界を印加し続けながら比誘電率を測定 し続けると、ある時間で比誘電率が上昇し、その後一定となる。各々の電界強度で比 誘電率が上昇する時間を測定し、縦軸:その時間の常用対数、横軸:電界強度、とし たグラフを作成する。このグラフにおける電界強度 0. 2MVZcmへの外揷値を比誘 電率寿命と定義する。
[ooii] 以上の測定方法を用いて測定した、有機シロキサン膜の炭素量 Zシリコン量と実使 用電界強度における比誘電率寿命の関係は、例えば、図 1のようになる。すなわち炭 素量 Zシリコン量が小さいほど比誘電率寿命が長ぐ炭素量 Zシリコン量が 0. 55以 下のとき比誘電率寿命が長くなる (例えば、図 1では 10年以上)。なお、炭素量 Zシリ コン量には下限があり、炭素量 Zシリコン量が 0. 10より小さくなると吸湿の問題が生 じる。これらの理由から、炭素量 Zシリコン量は 0. 10以上 0. 55以下であると好ましく 、 0. 25以上 0. 55以下であるとより好ましぐ 0. 40以上 0. 55以下であるときわめて 好ましい。また、上限として 0. 5以下とすることもでき、 0. 45以下とすることもできる。
[0012] 炭素量 Zシリコン量が 0. 55で、比誘電率が 1. 8から 2. 3の有機シロキサン膜の実 使用電界強度における比誘電率上昇率 (比誘電率寿命にぉ 、て比誘電率が上昇し た割合)を図 2に示す。すなわち、比誘電率が 2. 1以下のときは比誘電率上昇率が 1 0%を上回り、比誘電率が上昇する程度が大きくなることがわかる。比誘電率上昇率 が 10%を上回るということは、例えば 45nm世代の LSIで必要とされる比誘電率 2. 1 の有機シロキサン膜の場合、比誘電率が 2. 3まで上昇してしまうことを意味する。す なわち、 65nm世代の LSIで必要とされる比誘電率と同等になるため、世代が後退し たのと等価になる。一方で比誘電率が 2. 1より大きい場合は、比誘電率上昇率が 10 %より小さくなるため、比誘電率の上昇が問題にならない程度に小さい。本発明は、 このように比誘電率 2. 1以下の場合に問題になる比誘電率上昇率という新たな課題 を発見し、それを解決するものである。
[0013] 炭素量 Zシリコン量が比誘電率の寿命に関係する原因を、図 3を基づいて説明す る。図 3は、有機シロキサン膜の初期膜と比誘電率上昇後 (比誘電率寿命の直後)の フーリエ変換型赤外分光スペクトルを比較している。図によれば、有機シロキサン膜 の有機基であるメチル基が比誘電率寿命の直後にほぼ完全に破壊されて 、る。これ は電界ストレスによる破壊であり、すなわち炭素量 Zシリコン量が多いほど、電界スト レスによってメチル基が破壊される確率が高くなつて、比誘電率寿命が短くなると考 えられる。
また、比誘電率が小さいほど比誘電率上昇率が大きい原因を説明する。比誘電率 力 、さいほど有機シリコン膜中の空孔は多くなる傾向にあるため、比誘電率寿命にお いてメチル基が破壊された時の吸湿量が多くなるためであると考えられる。
[0014] 本発明の有機シロキサン膜の比誘電率は 2. 1以下であることが好ましい。材料の 機械的強度の低下によるプロセス耐性を抑制するためには比誘電率は 1. 5以上 2. 1以下であることがより好ましい。また、充分なプロセス耐性を持たせるためには比誘 電率は 1. 8以上 2. 1未満であることが好ましい。また、上限として 2. 0以下とすること もでき、 1. 9以下とすることもできる。 [0015] 本発明によって得られる有機シロキサン膜は、例えば、ポリシロキサンを含有する原 料液を基板上に塗布する工程を用いて形成できる。このとき、該原料液中に感光剤 を追加して、かつリソグラフィー工程を併用して該有機シロキサン膜をパターユングし てもよい。
このうような原料液としては、例えば、特開 2004— 277501号公報、 WO05/036 269号公報、特開 2000— 21245号公報、特開平 9— 213797号公報等に記載のも のを使用することができる。
さらに該有機シロキサン膜は、例えば、プラズマ化学気層蒸着又は熱化学気層蒸 着によって基板上に膜を堆積する工程を用いても形成できる。
発明の効果
[0016] 以上で説明したように、本発明によれば、有機シロキサン膜の比誘電率寿命を長く することができる。ひいては、長期の信頼性を持ちながら比誘電率が低いポーラス有 機シロキサン膜が実現でき、また、このポーラス有機シロキサン膜を、例えば、層間絶 縁膜として用いれば、高性能、高信頼の半導体装置および平面表示装置を実現で きる。
発明を実施するための最良の形態
[0017] 以下、実施例を用いて本発明を具体的に説明するが、本発明はこれらの実施例に 限定されず広く応用が可能である。
[0018] <実施例 1 >
テトラエトキシシラン 100. Ogとメチルトリエトキシシラン 70. Ogとをプロピレングリコ ールモノプロピルエーテル 392. 4gに溶解させた溶液を用意した。この溶液中に、 7 0%硝酸 0. 47gを溶解させた水 50. 3gを攪拌下で 30分かけて滴下した。滴下終了 後、 5時間反応させてポリシロキサン溶液を得た。次いで、このポリシロキサン溶液中 に 20%ポリメチルメタタリレートを溶解させた γ—ブチルラクトン溶液 110. 6gを添カロ した。最後に、減圧下、湯浴中で生成エタノールを留去して、ポリシロキサンとポリメタ タリレートを含む有機シロキサン塗布液 680gを得た。
[0019] 得られた有機シロキサン塗布液を、 n型シリコン基板に回転数 1500rpm、回転時 間 30秒の条件で回転塗布した。続いて、窒素雰囲気下のホットプレートで 150°C、 3 0秒のベータ、および 250°C、 1分のベータを順に施して塗布膜中の溶媒を揮発させ た。さらに、縦型石英炉を用いて窒素雰囲気中で 400°C、 30分のベータを施して塗 布膜を最終硬化させると同時に膜中のポリメタタリレートを熱分解させた。
[0020] このようにして得られた塗布系有機シロキサン膜の炭素量 Zシリコン量を前述の [炭 素量 Zシリコン量の測定方法]に従って測定したところ 0. 45であり、上記有機シロキ サン塗布液中に含まれるポリシロキサンの炭素量/シリコン量の理論計算値 0. 45と ほぼ一致した。また、この塗布系有機シロキサン膜の比誘電率を前述の [比誘電率の 測定方法]に従って測定したところ 2. 0であった。さらに、この塗布系有機シロキサン 膜の比誘電率寿命を前述の [比誘電率寿命の測定方法]に従って測定したところ、 実使用電界強度 0. 2MVZcmにおける比誘電率寿命は 4. 0 X 101(>秒(10年以上) であった。すなわち、本実施例で作製した塗布系有機シロキサン膜を半導体装置の 層間絶縁膜として 10年間使用しても、その間の比誘電率の変化が少ないことが保証 された。
[0021] <実施例 2>
テトラエトキシシラン 100. Ogとメチルトリエトキシシラン 85. 6gとをプロピレングリコ ールモノプロピルエーテル 433. 9gに溶解させた溶液を用意した。この溶液中に、 7 0%硝酸 0. 50gを溶解させた水 54. 5gを攪拌下で 30分かけて滴下した。滴下終了 後、 5時間反応させてポリシロキサン溶液を得た。次いで、このポリシロキサン溶液中 に 20%ポリメチルメタタリレートを溶解させた γ—ブチルラクトン溶液 152. 9gを添カロ した。最後に、減圧下、湯浴中で生成エタノールを留去して、ポリシロキサンとポリメタ タリレートを含む有機シロキサン塗布液 750gを得た。
[0022] 得られた有機シロキサン塗布液を、 n型シリコン基板に回転数 1500rpm、回転時 間 30秒の条件で回転塗布した。続いて、窒素雰囲気下のホットプレートで 150°C、 3 0秒のベータ、および 250°C、 1分のベータを順に施して塗布膜中の溶媒を揮発させ た。さらに、縦型石英炉を用いて窒素雰囲気中で 400°C、 30分のベータを施して塗 布膜を最終硬化させると同時に膜中のポリメタタリレートを熱分解させた。
[0023] このようにして得られた塗布系有機シロキサン膜の炭素量 Zシリコン量を前述の [炭 素量 Zシリコン量の測定方法]に従って測定したところ 0. 50であり、上記有機シロキ サン塗布液中に含まれるポリシロキサンの炭素量/シリコン量の計算値 0. 50とほぼ 一致した。また、この塗布系有機シロキサン膜の比誘電率を前述の [比誘電率の測 定方法]に従って測定したところ 2. 0であった。さらに、この塗布系有機シロキサン膜 の比誘電率寿命を前述の [比誘電率寿命の測定方法]に従って測定したところ、実 使用電界強度 0. 2MVZcmにおける比誘電率寿命は 3. O X 109秒(10年以上)で あった。すなわち、本実施例で作製した塗布系有機シロキサン膜を半導体装置の層 間絶縁膜として 10年間使用しても、その間の比誘電率の変化が少ないことが保証さ れた。
[0024] <実施例 3>
テトラエトキシシラン 100. Ogとメチルトリエトキシシラン 104. 6gとをプロピレングリコ ールモノプロピルエーテル 484. lgに溶解させた溶液を用意した。この溶液中に、 7 0%硝酸 0. 55gを溶解させた水 59. 6gを攪拌下で 30分かけて滴下した。滴下終了 後、 5時間反応させてポリシロキサン溶液を得た。次いで、このポリシロキサン溶液中 に 20%ポリメチルメタタリレートを溶解させた γ—ブチルラクトン溶液 170. 6gを添カロ した。最後に、減圧下、湯浴中で生成エタノールを留去して、ポリシロキサンとポリメタ タリレートを含む有機シロキサン塗布液 840gを得た。
[0025] 得られた有機シロキサン塗布液を、 n型シリコン基板に回転数 1500rpm、回転時 間 30秒の条件で回転塗布した。続いて、窒素雰囲気下のホットプレートで 150°C、 3 0秒のベータ、および 250°C、 1分のベータを順に施して塗布膜中の溶媒を揮発させ た。さらに、縦型石英炉を用いて窒素雰囲気中で 400°C、 30分のベータを施して塗 布膜を最終硬化させると同時に膜中のポリメタタリレートを熱分解させた。
[0026] このようにして得られた塗布系有機シロキサン膜の炭素量 Zシリコン量を前述の [炭 素量 Zシリコン量の測定方法]に従って測定したところ 0. 55であり、上記有機シロキ サン塗布液中に含まれるポリシロキサンの炭素量/シリコン量の理論計算値 0. 55と ほぼ一致した。また、この塗布系有機シロキサン膜の比誘電率を前述の [比誘電率の 測定方法]に従って測定したところ 2. 0であった。さらに、この塗布系有機シロキサン 膜の比誘電率寿命を前述の [比誘電率寿命の測定方法]に従って測定したところ、 実使用電界強度 0. 2MVZcmにおける比誘電率寿命は 3. 5 X 108秒(10年以上) であった。すなわち、本実施例で作製した塗布系有機シロキサン膜を半導体装置の 層間絶縁膜として 10年間使用しても、その間の比誘電率の変化が少ないことが保証 された。
[0027] <実施例 4>
プラズマ化学気層蒸着装置の真空室に、メチルトリエトキシシラン、ェチルベンゼン 、一酸化窒素、ヘリウムを、それぞれの流量が 180sccm、 100sccm、 40sccm、 600 sccmになるように導入した。真空室の圧力は 12Torrであった。続いて、パワー 300 Wの RFプラズマを 140秒間印加して真空室に配置された n型シリコン基板上にェチ ルベンゼンを含むポリシロキサン膜を堆積させた。この時の基板温度は 130°Cであつ た。その後、このポリシロキサン膜を縦型石英炉にて窒素雰囲気中 400°C、 30分べ ークして膜中のェチルベンゼンを除去した。
[0028] このようにして得られたプラズマ系有機シロキサン膜の炭素量 Zシリコン量を前述の
[炭素量 Zシリコン量の測定方法]に従って測定したところ、 0. 47であった。また、こ の塗布系有機シロキサン膜の比誘電率を前述の [比誘電率の測定方法]に従って測 定したところ 2. 1であった。さら〖こ、この塗布系有機シロキサン膜の比誘電率寿命を 前述の [比誘電率寿命の測定方法]に従って測定したところ、実使用電界強度 0. 2 MVZcmにおける比誘電率寿命は 3. 6 X 101C)秒(10年以上)であった。すなわち、 本実施
例で作製したプラズマ系有機シロキサン膜を半導体装置の層間絶縁膜として 10年 間使用しても、その間の比誘電率の変化が少ないことが保証された。
[0029] <実施例 5 >
実施例 1〜4に示した有機シロキサン膜を層間絶縁膜として用いて、半導体装置に おける多層銅配線を作製した。図 4〜13を参照しながら、以下にその作製方法を説 明する。図 4に示すように、シリコン基板 1の表面に素子分離構造体 2に囲まれた不 純物拡散層 3とゲート電極 4カゝら構成されるトランジスタが存在する。さら〖こ、トランジス タを被覆するように第 1の層間絶縁膜 5が形成されており、上層との電気的導通のた めに不純物拡散層 3にコンタクトプラグ 6が接続されている。コンタクトプラグ 6の形成 後、エッチングストツバ膜として厚さ 30nmの第 2の層間絶縁膜 7を成膜した。その上 に、実施例 1〜4のいずれかに記載の有機シロキサン膜 8を 150nm成膜した。さらに 、有機シロキサン膜 8の保護膜として保護絶縁膜 9を 50nm成膜した。
第 1層配線を、以下に示すシングルダマシン法によって形成した。
[0030] まず図 5に示すように、保護絶縁膜 9の上にレジストパタンを形成し、ドライエツチン グにより第 1層配線用溝 10を形成した後、レジストパタンを除去した。続いて図 6に示 すように、スパッタリング法を用いてバリアメタル 11として窒化タンタルとタンタルの積 層膜を合計 15nm成膜し、スパッタリング法と電解メツキ法を用いて合計 400nmの銅 膜 12を第 1層配線用溝 10内に埋め込んだ。さらに図 7のように、配線用溝の外の余 分な金属膜を、銅膜 12、バリアメタル 11の順に化学機械研磨法によって除去し、保 護絶縁膜 9を露出させることで第 1層配線を完成した。
[0031] 次に第 2層配線を、以下のように層間接続と配線層を同時に形成できるデュアル- ダマシン法によって形成した。
[0032] まず図 8に示すように、露出した銅膜 12と保護絶縁膜 9の上に厚さ 30nmのバリア 絶縁膜 13と 300nmの有機シロキサン膜 8をこの順に成膜後、さらにその上に保護絶 縁膜 9を形成した。続いて図 9に示すように、レジストパタン形成とドライエッチング及 びレジスト除去を繰り返すことにより、層間接続用孔 14と第 2層配線用溝 15を形成し た。さら〖こ図 10〖こ示すよう〖こ、図 6と同様の方法でバリアメタル 11と銅膜 12を層間接 続用孔 14と第 2層配線用溝 15内に同時に埋め込んだ。
[0033] 最後に図 11に示すように、第 2層配線用溝 15の外の余分な金属膜を化学機械研 磨法により除去し、第 2層配線を完成した。
[0034] この後、図 12に示すように第 2層配線と同様の工程を繰り返すことによって第 3層配 線を形成した。第 4層配線以降の配線層を形成についても、配線層の厚さを自由に 変更しながら上記工程の繰り返しで実現できる。最上層配線を形成した後は、防湿 膜としてプラズマ窒化シリコン膜で最上層配線を被覆し、さらに応力緩和膜としてポリ イミド膜を形成した (不図示)。
[0035] 以上の図 4〜12は、配線形成工程の断面図を示すものである力 立体的構造をよ り容易に理解するために、図 13は、図 12の上面図を示す。ここで、図 12は、図 13の A— A断面を示している。ノリアメタル 11と銅膜 12から成る第 3層配線が保護絶縁膜 9に囲まれて平行に配置されている。 16は図 12の断面図に対応する切断線を示して いる。なお第 1層配線は第 3層配線と平行に、第 2層配線は第 3層配線と直行して配 置されており、したがって上下に隣接する層の配線は互いに直行している。
[0036] このような配線形成工程で得られた多層銅配線にぉ ヽて、配線間に存在する実施 例 1〜4の有機シロキサン膜の炭素量 Zシリコン量を前述の [炭素量 Zシリコン量の 測定方法]に従って測定した。その結果、実施例 1〜4のいずれの有機シロキサン膜 を用いた場合でも、炭素量 Zシリコン量は各実施例に記載の数値と殆ど等しかった。 つまり有機シロキサン膜の炭素量 Zシリコン量は、配線形成工程の前後で殆ど不変 であった。また、配線間電気容量を測定したところ、実施例 1〜3の有機シロキサン膜 を用いた場合は 0. 45pF/cm、実施例 4の有機シロキサン膜を用いた場合は 0. 48 pFZcmであった。さらに、配線間電気容量寿命を測定したところ、実使用電界強度 0. 2MVZcmにおける配線間電気容量寿命は各実施例に記載の有機シロキサン 膜の比誘電率寿命と殆ど等しぐいずれも 10年以上であった。すなわち、実施例 1〜 4に示した有機シロキサン膜を層間絶縁膜として半導体装置における多層銅配線を 作製した場合、 10年間使用しても、その間の配線間容量の変化が少ないことが保証 された。
[0037] <実施例 6 >
実施例 1〜4に示した有機シロキサン膜を層間絶縁膜として用いて、半導体装置の 多層アルミニウム合金配線を作製した。図 14〜23を参照しながら、以下にその作製 方法を説明する
図 14に示すように、シリコン基板 1上に素子分離構造体 2、不純物拡散層 3、ゲート 電極 4、第 1の層間絶縁膜 5、コンタクトプラグ 6が形成されている。この上に、 30nm のノ リアメタル 11、 250nmのアルミニウム合金 17、 30nmのバリアメタル 11を、この 順にスパッタリング法で形成した。ノリアメタル膜 11としては、窒化チタン膜を用いた 。これらの金属膜をレジストパタンとドライエッチングを用いてカ卩ェ後、レジストを除去 して第 1層配線を形成した。続いて、第 1層配線を被覆するように、第 3の層間絶縁膜 18を 50nm、有機シロキサン膜 8を 400nm成膜した。さらに有機シロキサン膜 8の上 に保護絶縁膜 9を 600nm成膜した。その後、化学機械研磨法によって 300nm相当 の保護絶縁膜 9を削り取り、平坦化を行った。
[0038] 次に図 15に示すように、レジストパタンとドライエッチングを用いてカ卩ェ後、レジスト を除去して層間接続用孔 14を形成した。続いて図 16に示すように、窒化チタン膜か らなるバリアメタル 11を 30nm、化学気層蒸着法でタングステン膜 19を 300nm、それ ぞれ成膜して層間接続用孔 14を埋め込んだ。この後図 17のように、層間接続用孔 1 4の外の余分な金属膜をィ匕学機械研磨法により除去した。
[0039] 第 2層配線以降の工程は、第 1層配線を形成した工程と同様である。すなわち図 1 8のように、ノ リアメタル 11とアルミニウム合金 17からなる第 2層配線の上に、第 3の絶 縁膜 18、有機シロキサン膜 8、保護絶縁膜 9をこの順に形成した。次に図 19のように 層間接続用孔 14を形成し、図 20のようにバリアメタル 11とタングステン膜 19を成膜 後、図 21のように層間接続用孔 14の外の余分な金属膜を除去した。
[0040] この後、図 22に示すように第 2層配線と同様の工程を繰り返すことによって第 3層配 線を形成した。第 4層配線以降の配線層を形成についても、配線層の厚さを自由に 変更しながら上記工程の繰り返しで実現できる。最上層配線を形成した後は、防湿 膜としてプラズマ窒化シリコン膜で最上層配線を被覆し、さらに応力緩和膜としてポリ イミド膜を形成した (不図示)。
[0041] 以上図 14〜22は、配線形成工程の断面図を示すものである力 立体的構造をより 容易に理解するために、図 23に図 22の上面図を示す。ここで、図 22は、図 23の A —A断面を示している。最上面にバリアメタル 11を有する第 3層配線が保護絶縁膜 9 の上に互いに平行に配置されている。 20は図 22の断面図に対応する切断線を示し ている。なお第 1層配線は第 3層配線と平行に、第 2層配線は第 3層配線と直行して 配置されており、したがって上下に隣接する層の配線は互いに直行している。
[0042] このような配線形成工程で得られた多層アルミニウム合金配線において、配線間に 存在する実施例 1〜4の有機シロキサン膜の炭素量 Zシリコン量を前述の [炭素量 Z シリコン量の測定方法]に従って測定した。その結果、実施例 1〜4のいずれの有機 シロキサン膜を用いた場合でも、炭素量 Zシリコン量は各実施例に記載の数値と殆 ど等しかった。つまり有機シロキサン膜の炭素量 Zシリコン量は、配線形成工程の前 後で殆ど不変であった。また、配線間電気容量を測定したところ、実施例 1〜3の有 機シロキサン膜を用いた場合は 0. 50pF/cm、実施例 4の有機シロキサン膜を用い た場合は 0. 52pFZcmであった。さらに、配線間電気容量寿命を測定したところ、 実使用電界強度 0. 2MVZcmにおける配線間電気容量寿命は各実施例に記載の 有機シロキサン膜の比誘電率寿命と殆ど等しぐいずれも 10年以上であった。すな わち、実施例 1〜4に示した有機シロキサン膜を層間絶縁膜として半導体装置におけ る多層アルミニウム合金配線を作製した場合、 10年間使用しても、その間の配線間 容量の変化が少な 、ことが保証された。
[0043] 以下に示す実施例 7乃至 10は、本願発明の最良の実施形態ではないが、上記実 施例 1乃至 6に示す実施形態との比較例として示す。
[0044] <実施例 7>
テトラエトキシシラン 100. Ogとメチノレトリエトキシシラン 128. 4gとをプロピレングリコ ールモノプロピルエーテル 547. 6gに溶解させた溶液を用意した。この溶液中に、 7 0%硝酸 0. 6 lgを溶解させた水 66. lgを攪拌下で 30分かけて滴下した。滴下終了 後、 5時間反応させてポリシロキサン溶液を得た。次いで、このポリシロキサン溶液中 に 20%ポリメチルメタタリレートを溶解させた γ—ブチルラクトン溶液 193. Ogを添カロ した。最後に、減圧下、湯浴中で生成エタノールを留去して、ポリシロキサンとポリメタ タリレートを含む有機シロキサン塗布液 940gを得た。
[0045] 得られた有機シロキサン塗布液を、 n型シリコン基板に回転数 1500rpm、回転時 間 30秒の条件で回転塗布した。続いて、窒素雰囲気下のホットプレートで 150°C、 3 0秒のベータ、および 250°C、 1分のベータを順に施して塗布膜中の溶媒を揮発させ た。さらに、縦型石英炉を用いて窒素雰囲気中で 400°C、 30分のベータを施して塗 布膜を最終硬化させると同時に膜中のポリメタタリレートを熱分解させた。
[0046] このようにして得られた塗布系有機シロキサン膜の炭素量 Zシリコン量を前述の [炭 素量 Zシリコン量の測定方法]に従って測定したところ 0. 60であり、上記有機シロキ サン塗布液中に含まれるポリシロキサンの炭素量/シリコン量の理論計算値 0. 60と ほぼ一致した。また、この塗布系有機シロキサン膜の比誘電率を前述の [比誘電率の 測定方法]に従って測定したところ 2. 00であった。さらに、この塗布系有機シロキサ ン膜の比誘電率寿命を前述の [比誘電率寿命の測定方法]に従って測定したところ、 実使用電界強度 0. 2MVZcmにおける比誘電率寿命は 4. 5 X 107秒(10年以下) であった。また、比誘電率寿命における比誘電率上昇率は 18%であった。すなわち 、本実施例で作製した塗布系有機シロキサン膜を半導体装置の層間絶縁膜として 1 0年間使用した場合、 10年以内に比誘電率が 2. 36まで上昇してしまうことが示され た。
[0047] <実施例 8>
テトラエトキシシラン 100. Ogとメチノレトリエトキシシラン 159. 0gとをプロピレングリコ ールモノプロピルエーテル 629. 4gに溶解させた溶液を用意した。この溶液中に、 7 0%硝酸 0. 69gを溶解させた水 74. 4gを攪拌下で 30分かけて滴下した。滴下終了 後、 5時間反応させてポリシロキサン溶液を得た。次いで、このポリシロキサン溶液中 に 20%ポリメチルメタタリレートを溶解させた γ—プチルラクトン溶液 221. 8gを添カロ した。最後に、減圧下、湯浴中で生成エタノールを留去して、ポリシロキサンとポリメタ タリレートを含む有機シロキサン塗布液 1080gを得た。
[0048] 得られた有機シロキサン塗布液を、 n型シリコン基板に回転数 1500rpm、回転時 間 30秒の条件で回転塗布した。続いて、窒素雰囲気下のホットプレートで 150°C、 3 0秒のベータ、および 250°C、 1分のベータを順に施して塗布膜中の溶媒を揮発させ た。さらに、縦型石英炉を用いて窒素雰囲気中で 400°C、 30分のベータを施して塗 布膜を最終硬化させると同時に膜中のポリメタタリレートを熱分解させた。
[0049] このようにして得られた塗布系有機シロキサン膜の炭素量 Zシリコン量を前述の [炭 素量 Zシリコン量の測定方法]に従って測定したところ 0. 65であり、上記有機シロキ サン塗布液中に含まれるポリシロキサンの炭素量/シリコン量の理論計算値 0. 65と ほぼ一致した。また、この塗布系有機シロキサン膜の比誘電率を前述の [比誘電率の 測定方法]に従って測定したところ 2. 00であった。さらに、この塗布系有機シロキサ ン膜の比誘電率寿命を前述の [比誘電率寿命の測定方法]に従って測定したところ、 実使用電界強度 0. 2MVZcmにおける比誘電率寿命は 1. 5 X 107秒(10年以下) であった。また、比誘電率寿命における比誘電率上昇率は 18%であった。すなわち 、本実施例で作製した塗布系有機シロキサン膜を半導体装置の層間絶縁膜として 1 0年間使用した場合、 10年以内に比誘電率が 2. 36まで上昇してしまうことが示され た。
[0050] <実施例 9 >
プラズマ化学気層蒸着装置の真空室に、メチルトリエトキシシラン、ェチルベンゼン 、一酸化窒素、ヘリウムを、それぞれの流量が 200sccm、 100sccm、 20sccm、 600 sccmになるように導入した。真空室の圧力は 12Torrであった。続いて、パワー 300 Wの RFプラズマを 140秒間印加して真空室に配置された n型シリコン基板上にェチ ルベンゼンを含むポリシロキサン膜を堆積させた。この時の基板温度は 130°Cであつ た。その後、このポリシロキサン膜を縦型石英炉にて窒素雰囲気中 400°C、 30分べ ークして膜中のェチルベンゼンを除去した。
[0051] このようにして得られたプラズマ系有機シロキサン膜の炭素量 Zシリコン量を前述の
[炭素量 Zシリコン量の測定方法]に従って測定したところ、 0. 62であった。また、こ の塗布系有機シロキサン膜の比誘電率を前述の [比誘電率の測定方法]に従って測 定したところ 2. 1であった。さら〖こ、この塗布系有機シロキサン膜の比誘電率寿命を 前述の [比誘電率寿命の測定方法]に従って測定したところ、実使用電界強度 0. 2 MVZcmにおける比誘電率寿命は 4. 8 X 107秒(10年以下)であった。また、比誘 電率寿命における比誘電率上昇率は 11%であった。すなわち、本実施例で作製し たプラズマ系有機シロキサン膜を半導体装置の層間絶縁膜として 10年間使用した場 合、 10年以内に比誘電率が 2. 33まで上昇してしまうことが示された。
[0052] <実施例 10 >
比較例 1〜3に示した有機シロキサン膜を層間絶縁膜として用いて、半導体装置に おける多層銅配線を作製した。多層銅配線の形成方法は、実施例 5に示したものと 同様である。
[0053] 作製した多層銅配線において、配線間に存在する比較例 1〜3の有機シロキサン 膜の炭素量 Zシリコン量を前述の [炭素量 Zシリコン量の測定方法]に従って測定し た。その結果、比較例 1〜4のいずれの有機シロキサン膜を用いた場合でも、炭素量 Zシリコン量は各実施例に記載の数値と殆ど等しかった。つまり有機シロキサン膜の 炭素量 Zシリコン量は、配線形成工程の前後で殆ど不変であった。また、配線間電 気容量を測定したところ、比較例 1および 2の有機シロキサン膜を用いた場合は 0. 4 5pF/cm、比較例 3の有機シロキサン膜を用いた場合は 0. 48pF/cmであった。さ らに、配線間電気容量寿命を測定したところ、実使用電界強度 0. 2MVZcmにおけ る配線間電気容量寿命は各実施例に記載の有機シロキサン膜の比誘電率寿命と殆 ど等しぐいずれも 10年以下であった。また、配線間電気容量寿命における配線間 容量上昇率は 10%以上であった。すなわち、比較例 1〜3に示した有機シロキサン 膜を層間絶縁膜として半導体装置における多層銅配線を作製した場合、 10年以内 に配線間容量が 10%以上も上昇してしまうことが示された。
図面の簡単な説明
圆 1]有機シロキサン膜の炭素量 Zシリコン量と実使用電界強度における比誘電率 寿命の関係を示すグラフである。
圆 2]有機シロキサン膜の比誘電率と実使用電界強度における比誘電率上昇率の関 係を示すグラフである。
圆 3]有機シロキサン膜の初期膜と比誘電率上昇後のフーリエ変換型赤外分光スぺ タトルの比較を示すグラフである。
圆 4]本発明の実施例 5における配線形成工程を説明する要部断面図(その 1)であ る。
圆 5]本発明の実施例 5における配線形成工程を説明する要部断面図(その 2)であ る。
圆 6]本発明の実施例 5における配線形成工程を説明する要部断面図(その 3)であ る。
圆 7]本発明の実施例 5における配線形成工程を説明する要部断面図(その 4)であ る。
圆 8]本発明の実施例 5における配線形成工程を説明する要部断面図(その 5)であ る。
圆 9]本発明の実施例 5における配線形成工程を説明する要部断面図(その 6)であ る。
圆 10]本発明の実施例 5における配線形成工程を説明する要部断面図(その 7)であ る。 [図 11]本発明の実施例 5における配線形成工程を説明する要部断面図(その 8)であ る。
[図 12]本発明の実施例 5における配線形成工程を説明する要部断面図(その 9)であ る。
[図 13]本発明の実施例 5における配線形成工程を説明する要部上面図である。
[図 14]本発明の実施例 6における配線形成工程を説明する要部断面図(その 1)であ る。
[図 15]本発明の実施例 6における配線形成工程を説明する要部断面図(その 2)であ る。
[図 16]本発明の実施例 6における配線形成工程を説明する要部断面図(その 3)であ る。
[図 17]本発明の実施例 6における配線形成工程を説明する要部断面図(その 4)であ る。
[図 18]本発明の実施例 6における配線形成工程を説明する要部断面図(その 5)であ る。
[図 19]本発明の実施例 6における配線形成工程を説明する要部断面図(その 6)であ る。
[図 20]本発明の実施例 6における配線形成工程を説明する要部断面図(その 7)であ る。
[図 21]本発明の実施例 6における配線形成工程を説明する要部断面図(その 8)であ る。
[図 22]本発明の実施例 6における配線形成工程を説明する要部断面図(その 9)であ る。
[図 23]本発明の実施例 6における配線形成工程を説明する要部上面図である。 符号の説明
1…シリコン基板、
2…素子分離構造体、
3…不純物拡散層、 …ゲート電極、
···第 1の層間絶縁膜、···コンタクトプラグ、···第 2の層間絶縁膜、···有機シロキサン膜、 …保護絶縁膜、0…第 1層配線用溝、1···ノ リアメタル、2…銅膜、
3···バリア絶縁膜、4…層間接続用孔、5…第 2層配線用溝、7…アルミニウム合金、8…第 3の層間絶縁膜、9···タングステン膜。

Claims

請求の範囲
[1] 比誘電率が 2. 1以下で、かつ、少なくともシリコン、酸素、炭素、水素を含む有機シ ロキサン膜において、
該有機シロキサン膜のシリコン量に対する炭素量が元素比で 0. 10以上 0. 55以下 であることを特徴とする有機シロキサン膜。
[2] 請求項 1に記載の有機シロキサン膜にぉ 、て、
比誘電率が 1. 5以上 2. 1以下であることを特徴とする有機シロキサン膜。
[3] 請求項 1に記載の有機シロキサン膜にぉ 、て、
比誘電率が 1. 8以上 2. 1以下であることを特徴とする有機シロキサン膜。
[4] 請求項 1に記載の有機シロキサン膜にぉ 、て、
前記有機シロキサン膜のシリコン量に対する炭素量が元素比で 0. 25以上 0. 55以 下であることを特徴とする有機シロキサン膜。
[5] 請求項 1に記載の有機シロキサン膜にぉ 、て、
前記有機シロキサン膜のシリコン量に対する炭素量が元素比で 0. 40以上 0. 55以 下であることを特徴とする有機シロキサン膜。
[6] 請求項 1に記載の有機シロキサン膜にぉ 、て、
該有機シロキサン膜の主たる有機基カ^チル基であることを特徴とする有機シロキ サン膜。
[7] 請求項 1に記載の有機シロキサン膜にぉ 、て、
該有機シロキサン膜を形成する工程に少なくともポリシロキサンを含有する原料液 を基板上に塗布する工程を含むことを特徴とする有機シロキサン膜。
[8] 請求項 6に記載の有機シロキサン膜において、
該有機シロキサン膜を形成する工程に少なくともポリシロキサンを含有する原料液 を基板上に塗布する工程を含むことを特徴とする有機シロキサン膜。
[9] 請求項 1に記載の有機シロキサン膜にぉ 、て、
該膜を形成する工程に少なくともプラズマ化学気層蒸着又は熱化学気層蒸着によ つて基板上に膜を堆積する工程を含むことを特徴とする有機シロキサン膜。
[10] 請求項 6に記載の有機シロキサン膜において、 該膜を形成する工程に少なくともプラズマ化学気層蒸着又は熱化学気層蒸着によ つて基板上に膜を堆積する工程を含むことを特徴とする有機シロキサン膜。
[11] シリコン量に対する炭素量が元素比で 0. 10以上 0. 55以下であるようなポリシロキ サンを含むことを特徴とする原料液。
[12] 請求項 11に記載の原料液において、
シリコン量に対する炭素量が元素比で 0. 25以上 0. 55以下であるようなポリシロキ サンを含むことを特徴とする原料液。
[13] 請求項 11に記載の原料液において、
シリコン量に対する炭素量が元素比で 0. 40以上 0. 55以下であるようなポリシロキ サンを含むことを特徴とする原料液。
[14] 請求項 11に記載の原料液において、
比誘電率が 2. 1以下の有機シロキサン膜を製造するために使用されることを特徴と する原料液。
[15] 請求項 11に記載の原料液において、
比誘電率が 1. 5以上 2. 1以下の有機シロキサン膜を製造するために使用されるこ とを特徴とする原料液。
[16] 請求項 11に記載の原料液において、
比誘電率が 1. 8以上 2. 1以下の有機シロキサン膜を製造するために使用されるこ とを特徴とする原料液。
[17] 請求項 1に記載の有機シロキサン膜を層間絶縁材料として含むことを特徴とする半 導体装置。
[18] 請求項 6に記載の有機シロキサン膜を層間絶縁材料として含むことを特徴とする半 導体装置。
[19] 銅を配線材料に用いた多層配線構造において、前記多層配線構造の層間絶縁膜 として有機シロキサン膜を用いたことを特徴とする請求項 17に記載の半導体装置。
[20] 銅を配線材料に用いた多層配線構造にぉ ヽて、前記多層配線構造の層間絶縁膜 として有機シロキサン膜を用いたことを特徴とする請求項 18に記載の半導体装置。
[21] アルミニウム合金を配線材料に用いた多層配線構造にぉ 、て、前記多層配線構造 の層間絶縁膜として有機シロキサン膜を用いたことを特徴とする請求項 17に記載の 半導体装置。
[22] アルミニウム合金を配線材料に用いた多層配線構造にぉ 、て、前記多層配線構造 の層間絶縁膜として有機シロキサン膜を用いたことを特徴とする請求項 18に記載の 半導体装置。
[23] 請求項 1に記載の有機シロキサン膜を含むことを特徴とする平面表示装置。
[24] 請求項 6に記載の有機シロキサン膜を含むことを特徴とする平面表示装置。
[25] 請求項 1に記載の有機シロキサン膜を層間絶縁材料として含むことを特徴とする平 面表示装置。
[26] 請求項 6に記載の有機シロキサン膜を層間絶縁材料として含むことを特徴とする平 面表示装置。
PCT/JP2005/011129 2004-06-21 2005-06-17 有機シロキサン膜、それを用いた半導体装置、及び、平面表示装置、並びに、原料液 WO2005124846A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2006514795A JPWO2005124846A1 (ja) 2004-06-21 2005-06-17 有機シロキサン膜、それを用いた半導体装置、及び、平面表示装置、並びに、原料液
US11/571,017 US8106385B2 (en) 2004-06-21 2005-06-17 Organic siloxane film, semiconductor device using the same, flat panel display device, and raw material liquid

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004-182357 2004-06-21
JP2004182357 2004-06-21

Publications (1)

Publication Number Publication Date
WO2005124846A1 true WO2005124846A1 (ja) 2005-12-29

Family

ID=35509999

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/011129 WO2005124846A1 (ja) 2004-06-21 2005-06-17 有機シロキサン膜、それを用いた半導体装置、及び、平面表示装置、並びに、原料液

Country Status (5)

Country Link
US (1) US8106385B2 (ja)
JP (1) JPWO2005124846A1 (ja)
CN (1) CN1969379A (ja)
TW (1) TW200605220A (ja)
WO (1) WO2005124846A1 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102869670B (zh) 2010-02-19 2016-03-16 得克萨斯大学体系董事会 支化硅氧烷及其合成方法
KR102239581B1 (ko) 2015-01-26 2021-04-14 삼성디스플레이 주식회사 표시 장치
US20170358445A1 (en) 2016-06-13 2017-12-14 Gvd Corporation Methods for plasma depositing polymers comprising cyclic siloxanes and related compositions and articles
US11679412B2 (en) 2016-06-13 2023-06-20 Gvd Corporation Methods for plasma depositing polymers comprising cyclic siloxanes and related compositions and articles
CN110473828A (zh) * 2019-08-22 2019-11-19 上海华力集成电路制造有限公司 电镀铜填充工艺方法
CN111710799B (zh) * 2020-06-30 2023-02-03 京东方科技集团股份有限公司 显示面板、显示装置及显示面板制备方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002534804A (ja) * 1999-01-07 2002-10-15 アライドシグナル・インコーポレイテツド 有機ヒドリドシロキサン樹脂による誘電フィルム
JP2003174023A (ja) * 2001-12-04 2003-06-20 Hitachi Chem Co Ltd 層間絶縁膜形成用組成物、層間絶縁膜の製造方法及び電子部品
JP2003179232A (ja) * 2001-12-10 2003-06-27 Toshiba Corp 平面表示装置及びその製造方法
JP2003309173A (ja) * 2002-04-18 2003-10-31 Hitachi Ltd 半導体装置及びその製造方法
WO2004023539A1 (ja) * 2002-09-06 2004-03-18 Asahi Glass Company, Limited 半導体集積回路用絶縁膜研磨剤組成物および半導体集積回路の製造方法

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5534731A (en) * 1994-10-28 1996-07-09 Advanced Micro Devices, Incorporated Layered low dielectric constant technology
US6177199B1 (en) 1999-01-07 2001-01-23 Alliedsignal Inc. Dielectric films from organohydridosiloxane resins with low organic content
US6177143B1 (en) * 1999-01-06 2001-01-23 Allied Signal Inc Electron beam treatment of siloxane resins
JP2001122611A (ja) 1999-10-22 2001-05-08 Asahi Kasei Corp 多孔性シリカ薄膜
JP3615979B2 (ja) * 2000-01-18 2005-02-02 株式会社ルネサステクノロジ 半導体装置及びその製造方法
US7084070B1 (en) * 2001-03-30 2006-08-01 Lam Research Corporation Treatment for corrosion in substrate processing
US20020177321A1 (en) * 2001-03-30 2002-11-28 Li Si Yi Plasma etching of silicon carbide
US20020142610A1 (en) * 2001-03-30 2002-10-03 Ting Chien Plasma etching of dielectric layer with selectivity to stop layer
US6962879B2 (en) * 2001-03-30 2005-11-08 Lam Research Corporation Method of plasma etching silicon nitride
JP3914452B2 (ja) * 2001-08-07 2007-05-16 株式会社ルネサステクノロジ 半導体集積回路装置の製造方法
JP2003064307A (ja) * 2001-08-28 2003-03-05 Hitachi Chem Co Ltd シリカ系被膜、シリカ系被膜形成用組成物、シリカ系被膜の製造方法及び電子部品
JP4972834B2 (ja) * 2001-08-28 2012-07-11 日立化成工業株式会社 シロキサン樹脂
US20030087534A1 (en) * 2001-09-10 2003-05-08 Rensselaer Polytechnic Institute Surface modification for barrier to ionic penetration
JP2003124207A (ja) * 2001-10-12 2003-04-25 Hitachi Chem Co Ltd 被膜、被膜形成用塗布液、被膜の製造方法及びその被膜を有する電子部品
JP3702842B2 (ja) * 2001-12-04 2005-10-05 日立化成工業株式会社 シリカ系被膜形成用組成物、シリカ系被膜、シリカ系被膜の製造方法及び電子部品
US20030171239A1 (en) * 2002-01-28 2003-09-11 Patel Bakul P. Methods and compositions for chemically treating a substrate using foam technology
JP3981870B2 (ja) 2002-02-20 2007-09-26 富士通株式会社 半導体装置の製造方法
JP3957154B2 (ja) * 2002-03-19 2007-08-15 富士通株式会社 低誘電率膜形成用組成物、低誘電率膜及びその製造方法、並びに半導体装置
US7384471B2 (en) 2002-04-17 2008-06-10 Air Products And Chemicals, Inc. Porogens, porogenated precursors and methods for using the same to provide porous organosilica glass films with low dielectric constants
US7547635B2 (en) * 2002-06-14 2009-06-16 Lam Research Corporation Process for etching dielectric films with improved resist and/or etch profile characteristics

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002534804A (ja) * 1999-01-07 2002-10-15 アライドシグナル・インコーポレイテツド 有機ヒドリドシロキサン樹脂による誘電フィルム
JP2003174023A (ja) * 2001-12-04 2003-06-20 Hitachi Chem Co Ltd 層間絶縁膜形成用組成物、層間絶縁膜の製造方法及び電子部品
JP2003179232A (ja) * 2001-12-10 2003-06-27 Toshiba Corp 平面表示装置及びその製造方法
JP2003309173A (ja) * 2002-04-18 2003-10-31 Hitachi Ltd 半導体装置及びその製造方法
WO2004023539A1 (ja) * 2002-09-06 2004-03-18 Asahi Glass Company, Limited 半導体集積回路用絶縁膜研磨剤組成物および半導体集積回路の製造方法

Also Published As

Publication number Publication date
TWI322469B (ja) 2010-03-21
CN1969379A (zh) 2007-05-23
US8106385B2 (en) 2012-01-31
TW200605220A (en) 2006-02-01
JPWO2005124846A1 (ja) 2008-04-17
US20080308790A1 (en) 2008-12-18

Similar Documents

Publication Publication Date Title
US7329601B2 (en) Method of manufacturing semiconductor device
JP4090740B2 (ja) 集積回路の作製方法および集積回路
KR100689917B1 (ko) 반도체 장치 및 그 제조 방법
US20080173984A1 (en) MECHANICALLY ROBUST METAL/LOW-k INTERCONNECTS
JP4461215B2 (ja) 低誘電率絶縁材料とそれを用いた半導体装置
EP1308476B1 (en) Insulation film forming material, insulation film, method for forming the insulation film, and semiconductor device
EP0881668A2 (en) Deposition of an electrically insulating thin film with a low dielectric constant
US9040411B2 (en) Advanced low k cap film formation process for nano electronic devices
KR100956046B1 (ko) 다공질막의 전구체 조성물 및 그 제조 방법, 다공질막 및 그 제작 방법, 그리고 반도체 장치
WO2005124846A1 (ja) 有機シロキサン膜、それを用いた半導体装置、及び、平面表示装置、並びに、原料液
US20100301495A1 (en) Semiconductor device and method for manufacturing same
EP1962336B1 (en) Insulating film material and use thereof in a method for manufacturing a semiconductor device
US7541296B2 (en) Method for forming insulating film, method for forming multilayer structure and method for manufacturing semiconductor device
KR20040084737A (ko) 반도체 장치의 제조 방법
US6288438B1 (en) Semiconductor device including insulation film and fabrication method thereof
Loboda et al. Deposition of low-K dielectric films using trimethylsilane
KR100856953B1 (ko) 유기 실록산막, 그것을 이용한 반도체장치, 및,평면표시장치, 및, 원료액
JP4459096B2 (ja) 半導体装置の製造方法
KR20130014608A (ko) 반도체 장치 및 그 제조 방법
JP3210601B2 (ja) 半導体装置及びその製造方法
JP2003252982A (ja) 有機絶縁膜材料、その製造方法、有機絶縁膜の形成方法、及び、有機絶縁膜を設けた半導体装置
TWI694471B (zh) 絕緣膜形成方法及絕緣膜製造裝置
US20110223766A1 (en) Method and apparatus for manufacturing semiconductor device
JP2006351877A (ja) 積層体の製造方法、半導体デバイスおよび半導体デバイスの製造方法
JP5408116B2 (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KM KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NG NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

DPEN Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed from 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2006514795

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 1020067026621

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 200580020360.7

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

WWW Wipo information: withdrawn in national office

Country of ref document: DE

WWP Wipo information: published in national office

Ref document number: 1020067026621

Country of ref document: KR

122 Ep: pct application non-entry in european phase
WWE Wipo information: entry into national phase

Ref document number: 11571017

Country of ref document: US