WO2000048391A1 - Verfahren zur stabilisierung der horizontal- und vertikalsynchronimpulse in einem videosignal - Google Patents

Verfahren zur stabilisierung der horizontal- und vertikalsynchronimpulse in einem videosignal Download PDF

Info

Publication number
WO2000048391A1
WO2000048391A1 PCT/EP2000/000616 EP0000616W WO0048391A1 WO 2000048391 A1 WO2000048391 A1 WO 2000048391A1 EP 0000616 W EP0000616 W EP 0000616W WO 0048391 A1 WO0048391 A1 WO 0048391A1
Authority
WO
WIPO (PCT)
Prior art keywords
horizontal
pulses
vertical
circuit
signal
Prior art date
Application number
PCT/EP2000/000616
Other languages
English (en)
French (fr)
Inventor
Gerhard Fischer
Michael Tigges
Original Assignee
Lear Automotive Electronics Gmbh
Bayerische Motoren Werke Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lear Automotive Electronics Gmbh, Bayerische Motoren Werke Ag filed Critical Lear Automotive Electronics Gmbh
Priority to DE50001001T priority Critical patent/DE50001001D1/de
Priority to JP2000599204A priority patent/JP2002537693A/ja
Priority to EP00904966A priority patent/EP1153506B1/de
Publication of WO2000048391A1 publication Critical patent/WO2000048391A1/de

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • H04N5/126Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator

Definitions

  • the invention relates to a method for stabilizing the horizontal and vertical sync pulses of a received, demodulated television signal in a television receiver with a sync pulse separating circuit with which the horizontal and / or vertical pulses are selected from the received demodulated television signal, and a circuit arrangement for carrying out the method.
  • a synchronizing signal separating circuit for separating synchronizing pulses in a television signal receiver is known, which has a signal generating device in order to generate a control signal upon input of a synchronizing signal composed of a composite signal which during a certain period occurs in a predetermined period State is, the period begins when a first predetermined time period has passed from the input of the vertical synchronization signal and ends when a second predetermined time period has passed after the input of the vertical synchronization signal.
  • a selection device for receiving the compound synchronization signal of a horizontal synchronization signal that is derived from the composite synchronization signal and the control signal, which outputs the composite synchronization signal when the control signal is in the predetermined state and outputs the separated horizontal synchronization signal when the control signal is in another state than the given state.
  • DE 39 17 666 A1 discloses a circuit arrangement for deriving pulse signals which are coupled to the synchronizing signal of a video signal taken from the magnetic tape of a video magnetic tape device, which has a circuit for clamping the video signal and a threshold value circuit for separating the synchronous signal from the clamped video signal.
  • the pulse width and length of the individual synchronizing pulses are checked with a test circuit as a function of a generated clock signal.
  • a digital phase control loop with a counter fed back via a programmable read-only memory derives pulse signals that are free of drop-out interference in the video signal.
  • the clock signal and the separated synchronizing signal are fed to a test circuit which contains a counter for counting the pulses of the clock signals.
  • the counting process is started and stopped when there is a rising edge. The number of clock pulses counted determines the width of the synchronizing pulses present. If there is a drop-out in the counting interval, the counting process is aborted by control via the drop-out signal and the counter is reset. The check is therefore carried out as a function of a clock signal and a gate pulse signal.
  • the invention is based on the object of specifying a method of the generic type and a circuit arrangement which bring about a stabilization of the horizontal and vertical synchronizing pulses even with an extremely unfavorable reception ratio.
  • the object is achieved by the method steps specified in claim 1 and by a circuit arrangement for carrying out the method according to claim 11.
  • the selected horizontal and vertical pulses are each subjected to a plausibility check, the frequency and The phase position of the vertical and / or horizontal pulses is checked with respect to the applied signal and in the event that no deviation is found, at least one PLL is activated and switched on as a stable control loop for synchronous pulse generation and in the event of deviations occurring in the current control state is maintained, whereby the stabilized horizontal and / or vertical pulses are present at the outputs, which are inserted into the video input signal at least instead of received noisy or missing horizontal and vertical pulses.
  • each individual synchronization pulse contained in the input signal can also be replaced by the newly generated or stabilized horizontal and vertical synchronization pulses.
  • the signal processing circuits of the television set is provided with a video signal with perfectly stabilized synchronizing pulses, which in particular when used in a television receiver in a car when driving through a certain distance, fluctuations in the reception properties do not lead to any synchronization errors in the reproduction of the received television image.
  • the first (odd-numbered lines) and the second (even-numbered lines) fields can be recognized by the detection of the pre-, main- and night-satellites of the vertical sync pulses and the sync pulses can be inserted in accordance with the standards without interchanging fields.
  • Claim 12 preferably specifies the use of the circuit in a television receiver in a motor vehicle for mobile reception.
  • the block diagram 1 gives an overview of the horizontal ⁇ tical stabilization circuit, which is used to implement the inventive method.
  • the CVBS signal present at the input, the demodulated received television signal, is fed to a pulse isolating circuit 1, at the output of which synchronized pulses are applied, which in the exemplary embodiment are fed to a pulse detector 4, which is not described in more detail here.
  • Horizontal and vertical pulses can be picked up at the output of the pulse detector.
  • these are fed to a frequency controller 24 and a phase controller 5, the outputs of which are connected to a pulse generator 6 which emits stabilized horizontal and vertical synchronizing pulses which are absolutely precise and level-correct via the pulse input circuit 7 into the second input applied video signal are reintroduced, so that a composite signal with stabilized horizontal and vertical pulses is present at the output, which can be processed by the subsequent circuits of the television receiver.
  • the frequency and phase controllers 24 and 5 and the pulse generator include plausibility circuits for the horizontal and vertical pulses, which can be tapped from the output of the pulse separation circuit 1. These plausibility circuits check the frequency and phase position in relation to the signal present. If this does not deviate, a downstream PLL 8 of the pulse generator 6 is activated and switched on as a stable control loop for the synchronization pulse generation. As soon as the plausibility check determines that deviations are present, the horizontal PLL 8 is disconnected and kept in the current control state, so that the horizontal pulses are present at its output with the correct timing and level. The horizontal level control circuit with its control loop is not shown in detail.
  • the free-running oscillator 9 which also contains a divider, via which the vertical divider 10 is controlled, is shown.
  • This vertical divider 10 is activated by the plausibility circuit 3 for the vertical pulses, which works in the same way as that for the horizontal pulses, only with reference to the vertical pulses.
  • the vertical divider 10 works freely and outputs vertical pulses if no reset or no synchronization via the vertical plausibility check circuit has been determined.
  • the vertical signal is checked for the correct period. If the period is correct, the vertical divider 10 is reset at its output then there is a substitute vertical synchronizing signal.
  • the horizontal signal is fed to the PLL circuit 8 and activated as long as the following three conditions are met.
  • the distance between two horizontal signals corresponds to the norm (for example 64 ⁇ s for PAL and 63.55 ⁇ s NTSC) and how often this condition is met within a specified period.
  • a horizontal and vertical signal pulse is thus available at the outputs of the circuit, which pulse can be keyed into the original video input signal, for which purpose these signals are present at the pulse keying circuit 7, so that even if the transmitter, e.g. in the case of noise, synchronous signals continue to be present in the video signal in order to be able to synchronize the deflection of the deflection circuits.
  • the transmitter e.g. in the case of noise
  • synchronous signals continue to be present in the video signal in order to be able to synchronize the deflection of the deflection circuits.
  • 20 ms and 16.68 ms at NTSC must be between two vertical pulses. If this period is given, there is a criterion that the phase from the separated signal to the input is correct.
  • the replacement pulse is keyed in or punched. If the criterion is not met, the vertical driver continues to run.
  • the circuit therefore always reliably detects when the horizontal and vertical phases are correct with the input signal and when they are not, and scans the generated synchronizing signals into the video signal at the right times so that the CVBS signal can be picked up at the output with standard-compliant synchronizing pulses.
  • the CVBS input signal is selected in a pulse separation circuit 1 and the vertical and horizontal pulses are output.
  • the plausibility circuit for the horizontal pulses consists of a PLL with a voltage-controlled oscillator, block 14, a loop filter 15 contained in the PLL loop, and a downstream comparator circuit 13, which regulates the Compares fluctuations against two reference voltages. If the control voltage fluctuation lies within a defined range, the downstream pulse distance measuring circuit 16 is activated for the distance measurement of two adjacent horizontal pulses.
  • the third criterion is also to determine whether a video signal is present at the input. If all three criteria are met, a sample and hold circuit 17 is activated, so that the PLL circuit 8 is enabled to lure to the horizontal frequency.
  • the PLL loop also includes a loop filter 12 and the voltage-controlled oscillator 19 shown in block 19, as well as a divider 20, which at the same time outputs at its output the precise horizontal pulses which are supplied to the PLL circuit 8 and to a pulse shaper stage 21. outputs the level-correct horizontal pulses to the logic circuit 22 in order to deliver the pulses to the pulse input circuit 7 so that the pulses can be punched into the video signal if necessary or generally so that an FBAS signal with time and level-correct horizontal signals and vertical pulses are present. In the present case, the vertical pulses that are output by the pulse separation circuit 1 are only checked for their pulse spacing.
  • the pulse distance measuring circuit 23 checks the signal with respect to the PAL standard for a distance of 20 ms and with respect to the NTSC standard for a distance of 16.68 ms. If this criterion is given, a reset pulse is emitted to the divider (s), which then emits a stabilized vertical synchronizing pulse to the logic circuit 22, via which the keying circuit 7 is controlled in such a way that the V-pulse is punched into the CVBS signal occurs.

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Abstract

Die Erfindung betrifft ein Verfahren und eine Schaltungsanordnung zur Stabilisierung der Horizontal- und Vertikalsynchronimpulse in einem empfangenen und demodulierten Fernsehsignal in einem Fernsehsignalempfänger mit einer Synchronimpulsabtrennschaltung, mit der die Horizontal- und/oder Vertikalimpulse aus dem empfangenen demodulierten Fernsehsignal selektiert werden, wobei die selektierten Horizontal- und/oder Vertikalimpulse jeweils einer Plausibilitätsprüfung unterzogen werden, mittels der die Frequenz- und Phasenlage der Horizontal- und/oder Vertikalimpulse in bezug auf das anliegende Signal überprüft werden und im Falle, dass keine Abweichungen festgestellt werden, mindestens eine PLL aktiviert und als stabiler Regelkreis für die Synchronisationsimpulsgenerierung eingeschaltet und im Falle des Auftretens von Abweichungen im aktuellen Regelzustand gehalten wird, und wobei an den Ausgängen jeweils die stabilisierten Horizontal- und/oder Vertikalimpulse mindestens anstelle empfangener verrauschter oder fehlender Horizontal- und Vertikalimpulse anliegen, die in das Videoeingangssignal eingetastet werden.

Description

Verfahren zur Stabilisierung der Horizontal- und Vertikalsynchron- impulse in einem Videosignal
Die Erfindung betrifft ein Verfahren zur Stabilisierung der Horizontal- und Vertikalsynchronimpulse eines empfangenen, demodulierten Femsehsignals in einem Fernsehempfänger mit einer Synchronimpulsabtrennschaltung, mit der die Horizontal- und/oder Vertikalimpulse aus dem empfangenen demodulierten Fernsehsignal selektiert werden, sowie eine Schaltungsanordnung zur Durchführung des Verfahrens.
Aus der DE 691 11 152 T2 ist eine Synchronisiersignal-Abtrennschaltung zum Abtrennen von Synchronimpulsen in einem Fernsehsignalempfanger bekannt, die eine Signalerzeugungseinrichtung aufweist, um auf die Eingabe eines aus einem zusammengesetzten Synchronisiersignals hin ein Steuersignal zu erzeugen, das sich während einer bestimmten Periode in einem vorgegebenen Zustand befindet, wobei die Periode beginnt, wenn eine erste vorgegebene Zeitperiode ab der Eingabe des Vertikalsynchronisiersignals verstrichen ist und endet, wenn eine zweite vorgegebene Zeitperiode nach der Eingabe des Vertikalsynchronisiersignals verstrichen ist. Weiterhin ist eine Auswahleinrichtung zum Empfangen des Verbundsynchronisiersignals eines aus dem zusammengesetzten Synchronisiersignal abgetrete- nen Horizontalsynchronisiersignals und des Steuersignals vorgesehen, die das zusammengesetzte Synchronisiersignal ausgibt, wenn sich das Steuersignal im vorgegebenen Zustand befindet und das abgetrennte Horizontalsynchronisiersignal ausgibt, wenn sich das Steuersignal in einem anderen Zustand als dem vorgegebenen Zustand befindet.
Aus der DE 39 17 666 A1 ist eine Schaltungsanordnung zur Ableitung von Impulssignalen, welche mit dem Synchronisiersignal eines von dem Magnetband eines Videomagnetbandgerätes abgenommenen Videosignals verkoppelt sind, bekannt, die eine Schaltung zur Klemmung des Videosignals auf- weist und eine Schwellwertschaltung zur Abtrennung des Synchronsignals von dem geklemmten Videosignal. Die einzelnen Synchronimpulse werden hinsichtlich ihrer Impulsbreite und -läge mit einer Prüfschaltung in Abhängigkeit von einem erzeugten Taktsignal überprüft. Eine digitale Phasenregel- schleife mit einem über einen programmierbaren Festspeicher rückgekoppelten Zähler leitet Impulssignale ab, die frei von Drop-Out-Störungen im Videosignal sind. Zur Plausibilitatsprufung der Impulsbreite und Impulslage wird das Taktsignal und das abgetrennte Synchronsignal eine Prüfschaltung zugeführt, die einen Zähler zum Zählen der Impulse der Taktsignale enthält. Beim Vorliegen einer fallenden Flanke im Synchronisiersignal wird der Zählvorgang gestartet und beim Vorliegen einer steigenden Flanke wieder gestoppt. Die Anzahl der gezählten Taktimpulse bestimmt die Breite der jeweils anliegenden Synchronimpulse. Sollte im Zählintervall ein Drop-Out liegen, so wird der Zählvorgang durch Steuerung über das Drop-Out-Signal abgebrochen und der Zähler zurückgesetzt. Die Überprüfung erfolgt also in Abhängigkeit eines Taktsignals und eines Torimpulssignals.
Beim Fernsehsignalempfang, insbesondere beim Empfang mittels eines Fernsehempfängers in einem Kraftfahrzeug, ist das Problem gegeben, daß durch Reflexionen, Feldstärkeeinbrüche, Empfangsstörungen und dergleichen nicht sichergestellt ist, daß die Horizontal- und Vertikalimpulse, die für den Synchronbetrieb des Fernsehsignalempfängers, z.B. eines Fernsehempfangsgerätes, notwendig sind, empfangen werden können bzw. deren Qualität so schlecht ist, daß sie nicht verarbeitbar sind. Dies hat bei einem Fernsehempfangsgerät mit Bildröhre oder Flachdisplay unmittelbar zur Folge, daß das Bild in horizontaler bzw. vertikaler Richtung durchrollt, durchfällt oder zittert. Bei entsprechender Schaltungstechnik kann es darüber hinaus vorkommen, daß beim Fahren das Bild völlig aussetzt und die Synchronisation sich erst wieder stabilisiert, wenn ein einwandfreier Empfang gegeben ist.
Der Erfindung liegt die Aufgabe zugrunde, ein Verfahren der gattungsgemäßen Art sowie eine Schaltungsanordnung anzugeben, die eine Stabilisie- rung der Horizontal- und Vertikalsynchronimpulse auch bei extrem ungünstigen Empfangsverhältnisses bewirken.
Die Aufgabe löst die Erfindung durch die im Anspruch 1 angegebenen Verfahrensschritte sowie durch eine Schaltungsanordnung zur Durchführung des Verfahrens gemäß Anspruch 11.
Gemäß der Erfindung werden die selektierten Horizontal- und Vertikalimpulse jeweils einer Plausibilitatsprufung unterzogen, wobei die Frequenz- und Phasenlage der Vertikal- und/oder Horizontalimpulse in bezug auf das anliegende Signal überprüft wird und im Falle, daß keine Abweichung festgestellt wird, mindestens eine PLL aktiviert und als stabiler Regelkreis für die Syn- chronimpulsgenerierung eingeschaltet und im Falle des Auftretens von Ab- weichungen im aktuellen Regelzustand gehalten wird, wodurch an den Ausgängen jeweils die stabilisierten Horizontal- und/oder Vertikalimpulse anliegen, die mindestens anstelle empfangener verrauschter oder fehlender Horizontal- und Vertikalimpulse in das Videoeingangssignal eingefügt werden.
Selbstverständlich kann gemäß der Lehre der Erfindung auch jeder einzelne im Eingangssignal enthaltene Synchronimpuls durch die neu generierten bzw. stabilisierten Horizontal- und Vertikalsynchronimpulse ersetzt werden. Auf diese Weise wird den Signalverarbeitungsschaltungen des Fernsehgerätes ein Videosignal mit einwandfreien stabilisierten Synchronimpulsen zur Verfügung gestellt, wodurch insbesondere bei Verwendung in einem Fernsehempfänger in einem Auto beim Durchfahren einer bestimmten Strecke Schwankungen der Empfangseigenschaften zu keinen Synchronisationsfehlern bei der Wiedergabe des empfangenen Fernsehbildes führen.
Durch die Detektion der Vor-, Haupt- und Nachtrabanten zu den Vertikalsynchronimpulsen können die ersten (ungeradzahligen Zeilen) und die zweiten (geradzahligen Zeilen) Halbbilder erkannt werden und die Synchronimpulse normgerecht eingefügt werden, ohne Halbbilder zu vertauschen.
Weitere Verfahrensschritte sind in den Ansprüchen 2 bis 10 angegeben. Im Anspruch 7 sind die Plausibilitätsprüfungen, die die Schaltung durchführt, im einzelnen angegeben. Vorteilhaft ist dabei die Auswertung über eine einstellbare Meßperiodendauer über mehrere Bilder.
Vorteilhafte Weiterbildungen der Schaltungen gemäß Anspruch 11 zur Durchführung des Verfahrens sowie Schaltungsdetails sind in den Ansprüchen 12 bis 14 angegeben. Im Anspruch 12 ist bevorzugt der Einsatz der Schaltung in einem Fernsehempfänger in einem Kraftfahrzeug zum mobilen Empfang angegeben.
Die Erfindung wird nachfolgend anhand der Blockschaltbilder in den Fig. 1 bis 3 in den Zeichnungen ergänzend erläutert. Das Blockschaltbild 1 vermittelt einen Überblick über die Horizontal-Λ erti- kalstabilisierungsschaltung, die zur Realisierung des erfinderischen Verfahrens eingesetzt wird. Das am Eingang anliegende FBAS-Signal, das demodulierte empfangene Fernsehsignal, wird einer Impulsabtrennschaltung 1 zugeführt, an deren Ausgang Synchronimpulse anliegen, die im Ausführungsbeispiel einem Impulsdetektor 4, der hier nicht näher beschrieben ist, zugeführt werden. Am Ausgang des Impulsdetektors sind Horizontal- und Vertikalimpulse abgreifbar. Diese werden, wie das Blockschaltbild weiter zeigt, einem Frequenzregler 24 und einem Phasenregler 5 zugeführt, deren Ausgänge mit einem Impulsgenerator 6 verbunden sind, der stabilisierte Horizontal- und Vertikalsynchronimpulse abgibt, die absolut zeitgenau und pegelrichtig über die Impulseintastschaltung 7 in das an dessen zweitem Eingang anliegende Videosignal wieder eingebracht werden, so daß an dem Ausgang ein FBAS-Signal mit stabilisierten Horizontal- und Vertikalimpulsen anliegt, das von den Nachfolgeschaltungen des Fernsehempfängers verarbeitet werden kann.
Aus dem in Fig. 2 dargestellten Blockschaltbild ist ersichtlich, daß die Frequenz- und Phasenregler 24 und 5 und der Impulsgenerator Plausibilitäts- Schaltungen für die Horizontal- und Vertikalimpulse umfassen, die von dem Ausgang der Impulsabtrennschaltung 1 abgreifbar sind. Diese Plausibilitäts- schaltungen überprüfen die Frequenz- und Phasenlage in bezug auf das anliegende Signal. Weicht dieses nicht ab, so wird eine nachgeschaltete PLL 8 des Impulsgenerators 6 aktiviert und als stabiler Regelkreis für die Synchro- nisationsimpulsgenerierung eingeschaltet. Sobald die Plausibilitätsüberprü- fung feststellt, daß Abweichungen vorhanden sind, wird die Horizontal-PLL 8 abgehängt und im aktuellen Regelzustand gehalten, so daß an dessen Ausgang die Horizontalimpulse zeitgenau und pegelrichtig anliegen. Die Horizontalpegelregelschaltung mit ihrer Regelschleife ist nicht näher darge- stellt. Lediglich der freischwingende Oszillator 9, der auch einen Teiler beinhaltet, über den der Vertikalteiler 10 gesteuert ist, ist dargestellt. Dieser Vertikalteiler 10 wird aktiviert von der Plausibilitätsschaitung 3 für die Vertikalimpulse, die in gleicher weise arbeitet wie die für die Horizontalimpulse, nur bezogen auf die Vertikalimpulse. Der Vertikalteiler 10 arbeitet freilaufend und gibt Vertikalimpulse aus, wenn kein Reset bzw. keine Synchronisation über die Plausibilitäts-Vertikal-Überprüfungsschaltung festgestellt ist. Das Vertikalsignal wird auf die richtige Periodendauer überprüft. Ist die Periodendauer richtig, wird der Vertikalteiler 10 zurückgesetzt, an dessen Ausgang dann ein Ersatzvertikalsynchronsignal liegt. Das Horizontalsignal wird der PLL-Schaltung 8 solange zugeführt und aktiviert, solange die nachfolgende genannten drei Bedingungen erfüllt sind.
a) Der Abstand zwischen zwei Horizontalsignalen entspricht der Norm (beispielsweise 64 μs bei PAL und 63,55 μs NTSC) und wie oft diese Bedingung innerhalb eines vorgegebenen Zeitraums erfüllt wird.
b) Die Horizontalsollfrequenz übersteigt eine bestimmte Regelschwankung nicht.
c) Am Eingang liegt ein Videosignal an.
Erst wenn alle drei Kriterien erfüllt sind, wird eine in diesem Blockschaltbild nicht dargestellte Sample and Hold Schaltung freigeschaltet, die es der PLL ermöglicht, auf die Horizontalfrequenz zu locken. An den Ausgängen der Schaltung steht also ein Horizontal- und Vertikalsignalimpuls zur Verfügung, der in das Originalvideoeingangssignal eingetastet werden kann, zu welchem Zweck diese Signale an der Impulseintastschaltung 7 anliegen, so daß auch bei Wegfall des Senders, z.B. bei Rauschen, weiterhin Synchronsignale im Videosignal vorhanden sind, um die Ablenkung der Ablenkschaltungen synchronisieren zu können. Gemäß der PAL-Norm müssen zwischen zwei Vertikalimpulsen 20 ms und 16,68 ms bei NTSC liegen. Wenn diese Periode gegeben ist, liegt ein Kriterium vor, daß die Phase vom abge- trennten Signal zum Eingang richtig ist. In dem Moment wird der Ersatzimpuls eingetastet bzw. eingestanzt. Wenn das Kriterium nicht erfüllt ist, läuft der Vertikaltreiber weiter. Die Schaltung erkennt also stets sicher, wann Horizontal- und Vertikalphasen richtig zum Eingangssignal liegen und wann nicht, und tastet die generierten Synchronsignale zu den richtigen Zeit- punkten in das Videosignal ein, so daß am Ausgang das FBAS-Signal mit normgerechten Synchronimpulsen abgreifbar ist.
in Fig. 3 ist die Schaltung nach Fig. 2 detaillierter dargestellt. Das FBAS- Eingangssignal wird in einer Impulsabtrennschaltung 1 selektiert und die Vertikal- und Horizontalimpulse ausgegeben. Die Plausibilitätsschaltung für die Horizontalimpulse besteht aus einer PLL mit spannungsgesteuertem Oszillator, Block 14, einem in der PLL-Schleife enthaltenen Schleifenfilter 15 sowie einer nachgeschalteten Komparatorschaltung 13, die die Regel- Schwankungen gegen zwei Referenzspannungen vergleicht. Liegt die Regelspannungsschwankung innerhalb eines definierten Bereiches, so wird die nachgeschaltete Impulsabstandsmeßschaltung 16 für die Abstandsmessung zweier benachbarter Horizontalimpulse freigeschaltet. Als drittes Kriterium wird zugleich festgestellt, ob ein Videosignal am Eingang anliegt. Sind alle drei Kriterien erfüllt, so wird eine Sample and Hold Schaltung 17 freigeschaltet, so daß es der PLL-Schaltung 8 ermöglicht wird, auf die Horizontalfrequenz zu locken. Zur PLL-Schleife gehören dabei auch ein Schleifenfilter 12 und der im Block 19 mit eingezeichnete spannungsgeregelte Oszillator 19 sowie ein Teiler 20, der zugleich an seinem Ausgang die zeitgenauen Horizontalimpulse abgibt, die einerseits der PLL-Schaltung 8 und andererseits einer Impulsformerstufe 21 zugeführt werden, die pegelrichtige Horizontalimpulse an die Logikschaltung 22 abgibt, um hierüber die Impulse an die Impulseintastschaltung 7 abzugeben, damit die Impulse in das anliegende Vi- deosignal im Bedarfsfall oder generell eingestanzt werden, so daß am Ausgang ein FBAS-Signal mit zeit- und pegelrichtigen Horizontal- und Vertikalimpulsen anliegt. Die Vertikalimpulse, die von der Impulsabtrennschaltung 1 abgegeben werden, werden im vorliegenden Fall nur auf ihren Impulsabstand hin überprüft. Die Impulsabstandsmeßschaltung 23 überprüft das Si- gnal in bezug auf PAL-Norm auf einen Abstand von 20 ms und in bezug auf NTSC-Norm auf einen Abstand von 16,68 ms. Wenn dieses Kriterium gegeben ist, wird ein Reset-Impuls an den Teiler / n abgegeben, der dann einen stabilisierten Vertikalsynchronimpuls an die logische Schaltung 22 abgibt, über die die Eintastschaltung 7 derart gesteuert wird, daß entsprechend zeitgenau die Einstanzung des V-Impulses in das FBAS-Signal erfolgt.

Claims

Patentansprüche
1. Verfahren zur Stabilisierung der Horizontal- und Vertikalsynchronimpulse in einem empfangenen, demodulierten Fernsehsignal in einem Fernseh- ignalempfänger mit einer Synchronimpulsabtrennschaltung, mit der die Horizontal- und/oder Vertikalimpulse aus dem empfangenen demodulierten Fernsehsignal selektiert werden, dadurch gekennzeichnet, daß die selektierten Horizontal- und/oder Vertikalimpulse jeweils einer Plausibilitatsprufung unterzogen werden, wobei die Frequenz- und Phasenlage der Horizontal- und/oder Vertikalimpulse in bezug auf das anliegende demodulierte Fernsehsignal überprüft werden und im Falle, daß keine Abweichung festgestellt wird, mindestens eine PLL aktiviert und als stabiler Regelkreis für die Synchronisationsimpuls- generierung eingeschaltet und im Falle des Auftretens von Abweichungen im aktuellen Regelzustand gehalten wird, und wobei an den Ausgängen jeweils die stabilisierten Horizontal- und/oder Vertikalimpulse mindestens anstelle empfangener verrauschter oder fehlender Horizontal- und Vertikalimpulse anliegen, die in das Videosignal eingetastet werden.
2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß nur die selektierten Horizontalimpuise einer Plausibilitatsprufung unterworfen werden, und daß die Vertikalimpulse durch Teilung von den Horizontalimpulsen abgeleitet werden.
3. Verfahren nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß das Vertikalsynchronsignal auf die richtige Periodendauer hin überprüft wird, daß ein Teiler, an dessen Ausgang ein Ersatz-Vertikalsynchronsignal liegt, zurückgesetzt wird, wenn die Periodendauer als übereinstimmend mit dem Sollwert festgestellt ist.
4. Verfahren nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß die Lage der Vor-, Haupt- und Nachtrabanten im Videosignal zur Feststellung des ersten oder zweiten Halbbildes detektiert und ausgewertet wird.
5. Verfahren nach Anspruch 1, dadurch gekennzeichnet , daß die selektierten Vertikalimpulse einer Vertikal-PLL zugeführt werden, die in Abhängigkeit von einer Plausibilitatsprufung der Vertikalimpulse aktiviert wird und an deren Ausgang mindestens die Vertikalsynchronimpulse anliegen, die mit den Horizontalsynchronisierimpulsen in das weitergeleitete Videoeingangssignal eingetastet werden.
6. Verfahren nach Anspruch 4 und 5, dadurch gekennzeichnet, daß am Ausgang der Vertikal-PLL die Vor-, Haupt- und Nachtrabanten zusätzlich anliegen.
7. Verfahren nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß die Plausibilitatsprufung der Horizontalimpulse mindestens die nachfolgenden drei Prüfungen durchführt:
a) Feststellen ob zwischen zwei Horizontalsignalen ein vorgegebener Zeitraum einer Zeile ( 64 μs bei PAL, 63,55 μs bei NTSC) liegt und wie oft diese Bedingung innerhalb eines vorgegebenen Zeitraums erfüllt wird;
b) Feststellen ob die Horizontalsollfrequenz eine bestimmte Regelschwankung nicht überschreitet und
c) Feststellen ob ein Videosignal am Eingang anliegt.
8. Verfahren nach Anspruch 7, dadurch gekennzeichnet, daß dann, wenn alle drei Bedingungen erfüllt sind, von der Plausibilitätsschaltung ein Aktivierungsimpuls an die PLL abgegeben wird, um diese auf eine bestimmte Horizontalfrequenz festzulegen.
9. Verfahren nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß im Falle der Nichterfüllung mindestens eines Kriteriums die generierten Vertikal- und/oder Horizontalimpulse in das Origi nalvideosignal an die Stelle der empfangenen eingetastet werden, die von der PLL phasenstarr gehalten werden.
10. Verfahren nach Anspruch 1 oder 9, dadurch gekennzeichnet, daß die im Videosignal enthaltenen Synchronimpulse stets herausgenommen und durch die von der PLL generierten ersetzt werden.
11. Schaltungsanordnung zur Durchführung des Verfahrens nach einem der vorhergehenden Ansprüche, aufweisend eine Synchronimpulsabtrennschaltung (1), mindestens eine Plausibilitätsschaltung (2, 3) zur Überprüfung der Frequenz- und Phasenlage der Horizontal- und/oder Vertikalimpulse in Bezug auf das anliegende demodulierte Fernsehsignal überprüft, einen Fre- quenz- und/oder Phasenregler (24, 5), einen Impulsgenerator (6) und eine Impulseintastschaltung (7).
12. Schaltungsanordnung nach Anspruch 11, dadurch gekennzeichnet, daß diese enthält: eine Synchronimpulsabtrennschaltung (1) für die Selektion der Horizontal- und Vertikalsynchronimpulse aus dem empfangenen Fernseh- bzw. Videosignal, eine erste Plausibilitätsschaltung (2) für die Horizontalsynchronimpulse, eine weitere Plausibilitätsschaltung (3) für die Vertikalimpulse, eine Horizontal-PLL (8), an der die Horizontalimpulse einerseits und die Impulse eines freischwingenden spannungsgeregelten Oszillators (9) andererseits anliegen, und die von der Plausibilitätshorizontalschaltung (8) in Abhängigkeit von den ausgehenden Steuerimpulsen aktivierbar ist, welche Horizontal-PLL (8) Horizontalsynchronimpulse abgibt, einen der Vertikalplausibilitätsschaltung nachgeschalteten Vertikaltreiber in einem Impulsgenerator (10) , der einen weiteren Eingang aufweist, an dem die Vertikalsynchronimpulse anliegen und der von dem Oszillator (9) durch Teilung angesteuert wird, wobei die am Ausgang anliegenden Vertikalsynchronimpulse mit den Hori- zontalsynchronimpulsen in einer Synchroneinstanzschaltung (7) in das Videosignal an die entsprechenden Signalstellen vor dem Bildinhalt einer Zeile und/oder eines Halbbildes eingetastet werden.
13. Schaltungsanordnung nach Anspruch 12, dadurch gekenn- zeichnet, daß das Videoeingangssignal an einer Spitzenwert-Klemmschaltung (11) anliegt.
14. Schaltungsanordnung nach einem der Ansprüche 11 bis 13, d a - durch gekennzeichnet, daß die Plausibilitätsschaltung (2, 3) für die Horizontalimpulse aufweist: eine PLL-Schaltung (14) mit einem Schleifenfilter (15), eine nachgeschaltete Komparatorschaltung (13) und eine Impulsabstandsmeßschaltung (16), deren Ausgang mit einer Horizontalfrequenzhalteschal- tung (17) der Horizontal-PLL-Schaltung (8) verbunden ist.
PCT/EP2000/000616 1999-02-12 2000-01-27 Verfahren zur stabilisierung der horizontal- und vertikalsynchronimpulse in einem videosignal WO2000048391A1 (de)

Priority Applications (3)

Application Number Priority Date Filing Date Title
DE50001001T DE50001001D1 (de) 1999-02-12 2000-01-27 Verfahren zur stabilisierung der horizontal- und vertikalsynchronimpulse in einem videosignal
JP2000599204A JP2002537693A (ja) 1999-02-12 2000-01-27 ビデオ信号の水平および垂直同期パルスの安定化方法
EP00904966A EP1153506B1 (de) 1999-02-12 2000-01-27 Verfahren zur stabilisierung der horizontal- und vertikalsynchronimpulse in einem videosignal

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19908071.2 1999-02-12
DE19908071A DE19908071C2 (de) 1999-02-12 1999-02-12 Verfahren zur Stabilisierung der Horizontal- und Vertikalsynchronimpulse eines empfangenen Fernsehsignals und Schaltung zur Durchführung des Verfahrens

Publications (1)

Publication Number Publication Date
WO2000048391A1 true WO2000048391A1 (de) 2000-08-17

Family

ID=7898771

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/EP2000/000616 WO2000048391A1 (de) 1999-02-12 2000-01-27 Verfahren zur stabilisierung der horizontal- und vertikalsynchronimpulse in einem videosignal

Country Status (5)

Country Link
EP (1) EP1153506B1 (de)
JP (1) JP2002537693A (de)
DE (2) DE19908071C2 (de)
ES (1) ES2186626T3 (de)
WO (1) WO2000048391A1 (de)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10320498B4 (de) * 2003-05-08 2006-06-01 Loewe Opta Gmbh Verfahren und Schaltungsanordnung zur Optimierung des Bildeindrucks eines Fernsehbildes

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4677484A (en) * 1985-05-10 1987-06-30 Rca Corporation Stabilizing arrangement for on-screen display
EP0329576A1 (de) * 1988-02-19 1989-08-23 STMicroelectronics S.A. Erkennungsschaltung zur Zeilensynchronisierung
EP0520312A1 (de) * 1991-06-27 1992-12-30 THOMSON multimedia Ausschaltung für einen Fernsehsynchronisator oder Phasendetektor
WO1994026041A2 (en) * 1993-04-20 1994-11-10 Rca Thomson Licensing Corporation A phase lock loop with idle mode of operation during vertical blanking
US5495294A (en) * 1992-07-03 1996-02-27 British Broadcasting Corporation Synchronising signal generator

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE6911115U (de) * 1969-03-19 1969-10-13 Passavant Werke Dammplatte zum einsetzen in kanalisationsbauwerke oder dergleichen
DE3917666A1 (de) * 1989-05-31 1990-12-06 Broadcast Television Syst Schaltungsanordnung zur ableitung von impulssignalen
DE69111152T2 (de) * 1990-08-08 1996-01-25 Sharp Kk Synchronisierungssignal-Auswahlschaltung.

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4677484A (en) * 1985-05-10 1987-06-30 Rca Corporation Stabilizing arrangement for on-screen display
EP0329576A1 (de) * 1988-02-19 1989-08-23 STMicroelectronics S.A. Erkennungsschaltung zur Zeilensynchronisierung
EP0520312A1 (de) * 1991-06-27 1992-12-30 THOMSON multimedia Ausschaltung für einen Fernsehsynchronisator oder Phasendetektor
US5495294A (en) * 1992-07-03 1996-02-27 British Broadcasting Corporation Synchronising signal generator
WO1994026041A2 (en) * 1993-04-20 1994-11-10 Rca Thomson Licensing Corporation A phase lock loop with idle mode of operation during vertical blanking

Also Published As

Publication number Publication date
ES2186626T3 (es) 2003-05-16
EP1153506B1 (de) 2003-01-02
JP2002537693A (ja) 2002-11-05
EP1153506A1 (de) 2001-11-14
DE19908071C2 (de) 2001-08-02
DE50001001D1 (de) 2003-02-06
DE19908071A1 (de) 2000-08-31

Similar Documents

Publication Publication Date Title
DE2144551C3 (de) Vertikalsynchronisierschaltung
DE2613706C3 (de) System zum Feststellen einer Bewegung im Überwachungsbereich mehrerer Fernsehkameras
AT391235B (de) Verfahren und schaltungsanordnung zur synchronisierung der zeitlichen steuerung eines mikroprozessors
DE2725998C2 (de)
DE2708232C2 (de) Abstimmanordnung für einen Fernsehempfänger
DE3720395C2 (de)
DE69729718T2 (de) Synchronisation für digitales fernsehen
DE4002616A1 (de) Kanalabtastverfahren
DE1923111B2 (de) Bildkorrektursystem fuer die verwendung bei der wiedergabe eines auf einem magnetischen aufzeichnungstraeger mit perio disch auftretenden signalaussetzintervallen gespeicherten modulierten bildsignalgemisches
DE4022675C2 (de) Video-Gleichlauf-Regelschaltung
DE68924997T2 (de) Schaltungsanordnung und Methode zur Erzeugung eines vertikalen Treiberimpulses in einem Videosignalempfänger.
DE2725863C2 (de) Verfahren zum Erzeugen vertikaler Ausgangsimpulse und Anordnung zur Durchführung des Verfahrens
DE68925320T2 (de) Bezugssignal-Erzeugungskreis für Phasen-Servosteuerung
DE3235936C2 (de) Synchronschaltung zum Ableiten und Verarbeiten eines in einem eintreffenden Videosignal vorhandenen Synchronsignals
DE3016475C2 (de) Fernsehempfänger mit einer Synchronisieranordnung
DE69109350T2 (de) Multistandard Video Option für Oszilloskope.
DE3510185C2 (de) Trägersynchronisiersystem und dazu geeignete Basisstation
DE3017934C2 (de) Synchronisierschaltung zur Synchronisierung einer Phasensynchronisierungsschleife mit Horizontalsynchronsignalen eines Videosignalgemisches
DE19544902A1 (de) Schaltungsanordnung zum automatischen Erkennen der Zeilennorm eines Videosynchronsignals
DE3925615C2 (de) Austastsignal-Schaltung für Fernsehempfänger
EP1153506B1 (de) Verfahren zur stabilisierung der horizontal- und vertikalsynchronimpulse in einem videosignal
DE2808762A1 (de) Schaltkreisanordnung fuer die vertikale synchronisation eines fernsehempfaengers
EP0170325A2 (de) Schaltungsanordnung zur Erzeugung von Klemmimpulsen
DE3787126T2 (de) Schaltung zum Erzeugen von Vertikaltreiberimpulsen.
DE3921731C2 (de)

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): JP US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2000904966

Country of ref document: EP

ENP Entry into the national phase

Ref country code: JP

Ref document number: 2000 599204

Kind code of ref document: A

Format of ref document f/p: F

WWE Wipo information: entry into national phase

Ref document number: 09913517

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 2000904966

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 2000904966

Country of ref document: EP