WO1998014995A1 - Verfahren zur flip-chip-montage - Google Patents

Verfahren zur flip-chip-montage Download PDF

Info

Publication number
WO1998014995A1
WO1998014995A1 PCT/DE1997/001631 DE9701631W WO9814995A1 WO 1998014995 A1 WO1998014995 A1 WO 1998014995A1 DE 9701631 W DE9701631 W DE 9701631W WO 9814995 A1 WO9814995 A1 WO 9814995A1
Authority
WO
WIPO (PCT)
Prior art keywords
substrate
aca
chip assembly
solder particles
flip chip
Prior art date
Application number
PCT/DE1997/001631
Other languages
English (en)
French (fr)
Inventor
Ralf Haug
Original Assignee
Robert Bosch Gmbh
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch Gmbh filed Critical Robert Bosch Gmbh
Publication of WO1998014995A1 publication Critical patent/WO1998014995A1/de

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • H05K3/323Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives by applying an anisotropic conductive adhesive layer over an array of pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • H01L23/49883Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials the conductive materials containing organic materials or pastes, e.g. for thick films
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83851Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester being an anisotropic conductive adhesive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01058Cerium [Ce]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01076Osmium [Os]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01327Intermediate phases, i.e. intermetallics compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/0665Epoxy resin
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • H01L2924/07811Extrinsic, i.e. with electrical conductive fillers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/0425Solder powder or solder coated metal powder

Definitions

  • the invention is based on a method for flip chip assembly according to the preamble of the main claim.
  • the flip-chip technology ie the direct mounting of inaccurate integrated circuits (IC's) on substrates, has been used in various variants for over 30 years.
  • the further development of flip-chip technology is strongly driven by the growing demands for higher integration densities, higher clock rates, less weight and cost reduction.
  • a decisive cost factor is the bumping process: for example, the costs for wafer bumping are 20 to 40% of the total assembly costs, depending on the process.
  • Bumps are multi-layer bump structures which are applied to the connection pads (ie the connection contacts) of the IC or wafer and / or on the substrate in order to facilitate assembly, increase the reliability of the contacting and increase the packing density.
  • Such a method without bump structures describes e.g. DE-OS 41 38 779.
  • Anisotropic conductive adhesive (ACA) is used to mount the chips, which is electrically conductive perpendicular to the flip-chip contacting plane and has an insulating effect in the contacting plane.
  • electrically conductive particles e.g. Specified metals that can be irregularly shaped or in the form of small spheres or fibers, but especially with well-conductive layers of, for example, graphite coated sharp-edged ceramic or crystal particles. However, such particles can only contact substrates of sufficient flatness.
  • the degree of miniaturization that can be achieved with such adhesives is also limited: in order to reliably contact small connection pad areas, the degree of filler would have to be increased considerably, but this is only possible to a limited extent because this increases the risk of short circuits.
  • the method according to the invention with the features of the main claim has the advantage that it allows high miniaturization with high reliability of contacting even on relatively uneven substrates, for example on ceramics, with few process steps and thus inexpensively.
  • the method according to the invention enables bum-free contacting of ICs on relatively uneven substrates, e.g. on ceramic substrates, and can compensate for unevenness (gaps) between IC and substrate up to 20 ⁇ m without bumps, which was not possible with known ACA's.
  • Known ACA's can be used without bumps only on substrates of sufficient flatness, in particular on glass, which usually has unevenness in the submicron range or on flexible polymer films.
  • the adhesive can advantageously be applied as a film; this enables finer grid dimensions to be processed and miniaturization to be increased.
  • FIG. 1 shows a cross section through a flip chip connection produced by the method according to the invention.
  • the substrate 1 provided with a metallization 2 is mechanically connected to the IC 6, on the connection pads of which a metallization 5 is applied, by the solder-filled ACA 3 and via the bridges obtained by the solder particles 4.
  • a metallization 2 composed of layers of copper, nickel and gold lying on top of one another is applied to an FR4 printed circuit board substrate 1.
  • An IC 5 is in the Area of the connection pads with a metallization 4 of aluminum, nickel and gold.
  • Substrate 1 and IC 6 are made by means of a pasty ACA 3, which is applied to a one-component adhesive e.g. Contains epoxy resin base and solder particles based on, for example, tin and bismuth, contacted for 90 seconds at 150 ° C under a contact pressure of 10 kg / cm2.
  • a one-component adhesive e.g. Contains epoxy resin base and solder particles based on, for example, tin and bismuth, contacted for 90 seconds at 150 ° C under a contact pressure of 10 kg / cm2.
  • the solder particles randomly distributed in the ACA paste have a diameter of 5 to 10 ⁇ m, preferably 10 ⁇ m, and a degree of filling of 7 to 10%, preferably 10%.
  • ICs for car radios, for control devices or for multi-chip modules can be installed.
  • a Cu / Sn metallization 2 is applied to an FR4 printed circuit board substrate 1 and an Al / Ni / Au / Sn metallization 5 is applied to the connection pads of an IC 6.
  • the substrate and IC are contacted by means of an ACA 3 film filled with Sn / Bi-Lot 4 based on epoxy resin for 60 seconds at 180 ° C. and 10 kg / cm 2 contact pressure.
  • ICs for car radios, for control devices or for multi-chip modules can be installed.
  • An Au metallization 2 is applied to a ceramic substrate 1 and an Al / Ni / Au metallization 5 is applied to the connection pads of an IC 6.
  • the substrate and IC are contacted by means of a pasty ACA 3 filled with Sn / Bi-Lot 4 based on epoxy resin for 60 seconds at 180 ° C. and 10 kg / cm 2 contact pressure.
  • ICs for control devices can be installed.
  • the adhesive which hardens under the influence of temperature and pressure, achieves the mechanical connection of the IC and substrate without underfill, and at the same time, by melting the solder particles that wet the connection pads, the electrical connection is achieved via conductive bridges.
  • FR4 substrates have warpage in the range of about 1%, depending on the thickness, metallization, handling, etc.
  • pressure and temperature occur
  • connection pads of the IC and substrate also has the consequence that, with the same degree of filler, smaller connection pads, i.e. finer grid dimensions can be contacted and thus a higher miniaturization is possible.
  • the ACA can be applied in the form of pastes or foils (film).
  • the solder particles are statistically distributed in paste materials.
  • the size of the solder particles and the degree of filler which however cannot be increased arbitrarily, determine the fineness of the grid dimensions that can be processed, e.g. 100 ⁇ m pitch with 5 to 10 ⁇ m diameter of the solder particles and a filler degree of 10% by weight. If the filler level is too high, the risk of short circuits increases, if the fill level is too low, the risk that individual pads are not contacted.
  • the solder particles can be incorporated into the adhesive matrix in a predetermined distribution, which does not change during flip-chip assembly, so that grid dimensions down to about 20 ⁇ m can be processed.

Abstract

Es wird ein Verfahren vorgeschlagen, das zur bumpfreien Flip-Chip-Montage von IC's (6) auf ein Substrat (1) unter Verwendung anisotrop leitfähiger Klebstoffe (ACA's) (3) dient. Der Klebstoff enthält Lotpartikel (4), die eine metallurgische Verbindung zwischen IC und Substrat bewirken, d.h. selektiv zu den metallisierten Anschlußpads (2, 5) diffundieren. Dadurch können bei gleichem Füllstoffgrad feinere Rastermaße verarbeitet werden, d.h. eine höhere Miniaturisierung wird ermöglicht und größere Unebenheiten zwischen IC und Substrat können ausgeglichen werden. Das Verfahren eignet sich besonders zur Flip-Chip-Montage auf Keramik, Glaskeramik oder auf Multi-Chip-Modulen sowie auf flexiblen Basismaterialien.

Description

Verfahren zur Flip - Chip - Montage
Stand der Technik
Die Erfindung geht aus von einem Verfahren zur Flip - Chip - Montage nach der Gattung des Hauptanspruches. Die Flip - Chip - Technik, d.h. die direkte Montage von ungenausten integrierten Schaltungen (integrated circuits = IC's) auf Substrate wird seit über 30 Jahren in verschiedenen Varianten eingesetzt. Die Weiterentwicklung der Flip - Chip - Technik wird stark vorangetrieben durch die wachsenden Anforderungen an höhere Integrationsdichten, höhere Taktraten, an geringerem Gewicht und an Kostenreduzierung. Ein entscheidender Kostenfaktor ist der Bumping - Prozeß: so betragen beispielsweise die Kosten für das Wafer - Bumping je nach Prozeß 20 bis 40 % der gesamten Montagekosten. Bumps sind mehrschichtige Höckerstrukturen, die auf den Anschlußpads (d.h. den Anschlußkontakten) des IC bzw. Wafer und/oder auf dem Substrat aufgebracht werden, um die Montage zu erleichtern, die Zuverlässigkeit der Kontaktierung und die Packungsdichte zu erhöhen. Zudem ist für verschiedene Anwendungen, bei denen große Unterschiede der thermischen Ausdehnungskoeffizienten zwischen Silizium und Substratmaterial vorhanden sind, zur Minimierung der thermischen Spannungen ein relativ großer Spalt zwischen IC und Substrat erforderlich, der durch Bumps überbrückt werden muß. Für die Flip - Chip -Montage auf Keramik-, Glaskeramik oder Glassubstrate sind dagegen aufgrund der geringen Fehlanpassung der Ausdehnungskoeffizienten und aufgrund der hohen Ebenheit Bumphöhen von etwa 10 bis 15 μm ausreichend. Die Bumping - Verfahren sind jedoch komplizierte und teure mehrstufige Prozesse, insbesondere die Herstellung hochschmelzender Lotbumps, aber auch die alternativen Verfahren wie niederschmelzende Lotbumps, galvanische Nickel - oder Goldbumps oder siebgedruckte Bumps aus Leitklebstoff .
Es wurden daher Verfahren zur Flip - Chip - Montage entwickelt, die eine Kontaktierung ohne Bumping ermöglichen.
Ein derartiges Verfahren ohne Bump - Strukturen beschreibt z.B. die DE - OS 41 38 779. Zur Montage der Chips wird ein anisotrop elektrisch leitender Kunststoff (anisotropic conductive adhesive = ACA) , der senkrecht zur Flip - Chip - Kontaktierungsebene elektrisch leitfähig und in der Kontaktierungsebene isolierend wirkt, eingesetzt. Als elektrisch leitende Partikel werden z.B. Metalle angegeben, die unregelmäßig geformt sein können oder in Form kleiner Kügelchen oder Fasern, insbesondere aber mit gut leitenden Schichten aus beispielsweise Graphit überzogene scharfkantige Keramik- oder Kristallteilchen. Derartige Partikel können aber nur Substrate ausreichender Ebenheit kontaktieren. Auch ist der mit derartigen Klebstoffen erreichbare Miniaturisierungsgrad begrenzt: um eine zuverlässige Kontaktierung kleiner Anschlußpadflachen zu erreichen, müßte der Füllstoffgrad erheblich erhöht werden, was jedoch nur begrenzt möglich ist, weil sich dadurch die Gefahr von Kurzschlüssen erhöht.
Eine andere Entwicklung, die z.B. im Artikel "Anisotropic Adhesives for Flip - Chip Bonding" in der Fachzeitschrift "Latest Achievements in Conductive Adhesive Joining in Electronics Packaging" (Proceedings) , Eindhoven, 1995, Seiten 59 ff. vorgestellt wird, sieht vor, gebumpte Chips mit lotgefüllten anisotrop leitfähigen Kunststoffen zu kontaktieren. Die Lotpartikel auf Sn - Basis reagieren metallurgisch, d.h. unter Ausbildung intermetallischer Verbindungen mit den Anschlußflächen auf IC und Substrat und sichern somit eine gute elektrische Kontaktierung.
Vorteile der Erfindung
Das erfindungsgemäße Verfahren mit den Merkmalen des Hauptanspruches hat demgegenüber den Vorteil, daß es eine hohe Miniaturisierung mit hoher Zuverlässigkeit der Kontaktierung auch auf relativ unebenen Substraten, beispielsweise auf Keramik, mit wenigen Verfahrensschritten und somit kostengünstig erlaubt.
In überraschender Weise hat es sich gezeigt, daß sich die Vorteile lotgefüllter ACA's, insbesondere die zuverlässige Kontaktierung aufgrund der metallurgischen Reaktion mit den Vorteilen einer bumpfreien und somit kostengünstigen Flip - Chip - Montage verbinden lassen.
Das erfindungsgemäße Verfahren ermöglicht die bumpfreie Kontaktierung von IC 's auf relativ unebenen Substraten, z.B. auf Keramiksubstraten, und kann Unebenheiten (Gaps) zwischen IC und Substrat bis zu 20 μm bumpfrei ausgleichen, was mit bekannten ACA's nicht möglich war.
Bekannte ACA's sind bumpfrei nur auf Substrate ausreichender Ebenheit anwendbar, insbesondere auf Glas, welches üblicherweise Unebenheiten im Submikronbereich aufweist oder auf flexible Polymerfolien.
Durch die in den Unteransprüchen aufgeführten Maßnahmen sind vorteilhafte Weiterbildungen und Verbesserungen des im Hauptanspruch angegebenen Verfahrens möglich. Besonders zuverlässige elektrische Kontakte werden erreicht, wenn die Lotpartikel eine Legierung auf Sn/Bi oder auf Sn/In - Basis enthalten.
Besonders vorteilhaft ist es weiterhin, wenn als Kleber für den ACA ein Einkomponentenklebstoff verwendet wird.
In vorteilhafter Weise kann der Klebstoff als Film aufgebracht werden; dadurch können feinere Rastermaße verarbeitet und die Miniaturisierung erhöht werden.
Zeichnung
Im folgenden wird die Erfindung anhand einer Zeichnung vereinfacht dargestellt und in der nachfolgenden Beschreibung näher erläutert .
Figur 1 zeigt einen Querschnitt durch eine nach dem erfindungsgemäßen Verfahren hergestellte Flip - Chip - Verbindung .
Das mit einer Metallisierung 2 versehene Substrat 1 ist mit dem IC 6, auf dessen Anschlußpads eine Metallisierung 5 aufgebracht ist, durch den lotgefüllten ACA 3 mechanisch sowie über die durch die Lotpartikel 4 erhaltenen Brücken elektrisch verbunden.
Beschreibung der Ausführungsbeispiele
Beispiel 1
Auf ein FR4 - Leiterplattensubstrat 1 wird eine Metallisierung 2 aus übereinanderliegenden Schichten von Kupfer, Nickel und Gold aufgebracht. Ein IC 5 wird im Bereich der Anschlußpads mit einer Metallisierung 4 von Aluminium, Nickel und Gold überzogen.
Substrat 1 und IC 6 werden mittels eines pastenförmigen ACA 3, der einem Einkomponentenkleber auf z.B. Epoxidharzbasis und Lotpartikel auf der Grundlage von beispielsweise Zinn und Wismut enthält, 90 Sekunden bei 150°C unter einem Anpreßdruck von 10 kg/cm2 kontaktiert.
Die in der ACA - Paste statistisch verteilten Lotpartikel haben einen Durchmesser von 5 bis 10 μm, vorzugsweise von 10 μm, und einen Füllgrad von 7 bis 10%, vorzugsweise von 10%.
In der beschriebenen Weise können beispielsweise IC 's für Autoradios, für Steuergeräte oder für Multi - Chip - Module montiert werden.
Beispiel 2
Auf ein FR4- Leiterplattensubstrat 1 wird eine Cu/Sn - Metallisierung 2 und auf die Anschlußpads eines IC 's 6 eine Al/Ni/Au/Sn - Metallisierung 5 aufgebracht.
Substrat und IC werden mittels eines mit Sn/Bi - Lot 4 gefüllten ACA 3 - Films auf Epoxidharzbasis 60 Sekunden bei 180°C und 10 kg/cm2 Anpreßdruck kontaktiert.
In der beschriebenen Weise können beispielsweise IC 's für Autoradios, für Steuergeräte oder für Multi - Chip - Module montiert werden.
Beispiel 3
Auf ein Keramiksubstrat 1 wird eine Au - Metallisierung 2 und auf die Anschlußpads eines IC 's 6 eine Al/Ni/Au - Metallisierung 5 aufgebracht. Substrat und IC werden mittels eines mit Sn/Bi - Lot 4 gefüllten pastenförmigen ACA 3 auf Epoxidharzbasis 60 Sekunden bei 180°C und 10 kg/cm2 Anpreßdruck kontaktiert. In der beschriebenen Weise können beispielsweise IC 's für Steuergeräte montiert werden.
Bei der Montage wird durch den Klebstoff, der unter Einwirkung von Temperatur und Druck aushärtet, die mechanische Verbindung von IC und Substrat ohne Underfill und gleichzeitig, durch Aufschmelzen der Lotpartikel, die die Anschlußpads benetzen, die elektrische Verbindung über leitfähige Brücken erreicht.
FR4 - Substrate haben Verwölbungen im Bereich von etwa 1%, abhängig von Dicke, Metallisierung, Handling usw. Bei der erfindungsgemäßen bumpfreien Flip - Chip - Montage mit anisotrop leitfähigen lotgefüllten Klebstoffen tritt unter Einwirkung von Druck und Temperatur ein
Planarisierungseffekt auf, so daß auch größere Chips mit einer Kantenlänge bis zu 10 mm zuverlässig kontaktiert werden können.
Bei Keramiksubstraten ist die Ebenheit eine Frage der Herstellung.
Andererseits können auch über die Chipfläche Höhenunterschiede von bis zu 10 μm auftreten.
Durch das erfindungsgemäße Verfahren können derartige Unebenheiten sowie Spalte zwischen IC und Substrat bumpfrei ausgeglichen werden: durch den Einsatz von lotgefüllten ACA's liegen Füllstoffe vor, die bei der Chipmontage aufschmelzen, aufgrund der metallurgischen Kompatibilität vorwiegend die metallisierten Anschlußpads auf IC und Substrat benetzen und somit infolge der thermodynamischen Aktivität überwiegend in die Bereiche diffundieren, in denen die Ausbildung leitfähiger Brücken erwünscht ist. Weil aus diesem Grund die Gefahr von Kurzschlüssen geringer ist, kann der Füllstoffgrad stärker erhöht werden als bei herkömmlichen ACA's und es können auch größere Unebenheiten (Gaps) zwischen IC und Substrat von bis zu 20 μm bumpfrei ausgeglichen werden.
Die selektive Diffusion der leitfähige Brücken bildenden Lotpartikel zu den Anschlußpads von IC und Substrat hat weiterhin zur Folge, daß bei gleichem Füllstoffgrad gegenüber herkömmlichen ACA's kleinere Anschlußpads, d.h. feinere Rastermaße kontaktiert werden können und somit eine höhere Miniaturisierung möglich ist.
Erfindungsgemäß kann der ACA in Form von Pasten oder Folien (Film) aufgebracht werden. In Pastenmaterialien sind die Lotpartikel statistisch verteilt. Die Größe der Lotpartikel und der Füllstoffgrad, der jedoch nicht beliebig erhöht werden kann, bestimmen die Feinheit der Rastermaße, die verarbeitet werden können, z.B. 100 μm Pitch mit 5 bis 10 μm Durchmesser der Lotpartikel und ein Füllstoffgrad von 10 Gew.%. Bei zu hohem Füllstoffgrad steigt die Gefahr von Kurzschlüssen, bei zu geringem die Gefahr, daß einzelne Pads nicht kontaktiert werden. In Filmmaterialien können die Lotpartikel in einer vorgegebenen Verteilung in die Klebstoffmatrix eingearbeitet werden, die sich bei der Flip - Chip - Montage nicht ändert, so daß Rastermaße bis hinunter auf etwa 20 μm verarbeitet werden können.

Claims

Ansprüche
1. Verfahren zur Flip - Chip - Montage von integrierten Schaltungen (IC's) auf ein Substrat ohne Bumping von IC und/oder Substrat, unter Verwendung eines anisotrop leitfähigen Klebstoffes (ACA) , dadurch gekennzeichnet, daß der ACA mit Lotpartikeln gefüllt ist.
2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß die Lotpartikel eine Legierung auf Sn/Bi - Basis oder Sn/In
- Basis enthalten.
3. Verfahren nach Anspruch 1 oder 2 , dadurch gekennzeichnet, daß der ACA einen Klebstoff vom Einkomponenten - Typ, insbesondere ein Epoxydharz, enthält.
4. Verfahren nach einem der Ansprüche 1 bis 3 , dadurch gekennzeichnet, daß der ACA in Pastenform aufgebracht wird.
5. Verfahren nach einem der Ansprüche 1 bis 3 , dadurch gekennzeichnet, daß der ACA als Film aufgebracht wird.
6. Verfahren nach einem der Ansprüche 1 bis 5, dadurch gekennzeichnet, daß die Lotpartikel im ACA einen Durchmesser von 5 bis 10 μm, insbesondere einen Durchmesser von 10 μm aufweisen.
7. Verfahren nach einem der Ansprüche 1 bis 5, dadurch gekennzeichnet, daß der ACA einen FUllgrad mit Lotpartikeln von 7 bis 10 Gew.-%, insbesondere von 10 Gew.-% aufweist.
PCT/DE1997/001631 1996-09-30 1997-08-01 Verfahren zur flip-chip-montage WO1998014995A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE1996140192 DE19640192A1 (de) 1996-09-30 1996-09-30 Verfahren zur Flip-Chip-Montage
DE19640192.5 1996-09-30

Publications (1)

Publication Number Publication Date
WO1998014995A1 true WO1998014995A1 (de) 1998-04-09

Family

ID=7807362

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/DE1997/001631 WO1998014995A1 (de) 1996-09-30 1997-08-01 Verfahren zur flip-chip-montage

Country Status (3)

Country Link
DE (1) DE19640192A1 (de)
TW (1) TW360964B (de)
WO (1) WO1998014995A1 (de)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6678948B1 (en) 1998-09-01 2004-01-20 Robert Bosch Gmbh Method for connecting electronic components to a substrate, and a method for checking such a connection
EP1830399A1 (de) * 2004-12-17 2007-09-05 Matsushita Electric Industrial Co., Ltd. Harzzusammensetzung für flip-chip-kapselung und harzzusammensetzung zur bildung einer beule
EP1865550A1 (de) * 2005-03-29 2007-12-12 Matsushita Electric Industrial Co., Ltd. Flipchip-anbringverfahren und verfahren zum verbinden von substraten
EP1865549A1 (de) * 2005-03-29 2007-12-12 Matsushita Electric Industrial Co., Ltd. Flip-chip-anbringverfahren und erhebungsbildungsverfahren
EP1873819A1 (de) * 2005-04-06 2008-01-02 Matsushita Electric Industrial Co., Ltd. Flip-chip-anbringverfahren und erhebungsbildungsverfahren

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020022079A (ko) * 1999-06-30 2002-03-23 칼 하인쯔 호르닝어 전자 회로 시스템과 기판 간의 전기 기계적 접속부 및상기 접속부의 제조 방법
US6706219B2 (en) * 1999-09-17 2004-03-16 Honeywell International Inc. Interface materials and methods of production and use thereof
JP2002289768A (ja) * 2000-07-17 2002-10-04 Rohm Co Ltd 半導体装置およびその製法
DE10059813A1 (de) * 2000-12-01 2002-06-13 Hahn Schickard Ges Vorrichtung zur Erfassung eines Fluiddrucks
DE10064411A1 (de) * 2000-12-21 2002-06-27 Giesecke & Devrient Gmbh Elektrisch leitfähige Verbindung zwischen einem Chip und einem Koppelelement sowie Sicherheitselement, Sicherheitspapier und Wertdokument mit einer solchen Verbindung
DE10232636A1 (de) * 2002-07-18 2004-02-12 Delo Industrieklebstoffe Gmbh & Co. Kg Verfahren und Klebstoff zur Flip-Chip-Kontaktierung
DE10249855B4 (de) * 2002-10-25 2005-12-15 eupec Europäische Gesellschaft für Leistungshalbleiter mbH Werkstoff zum Zuführen von Strom auf Halbleiter-Bauelemente und Verfahren zum Herstellen eines solchen
DE10336171B3 (de) * 2003-08-07 2005-02-10 Technische Universität Braunschweig Carolo-Wilhelmina Multichip-Schaltungsmodul und Verfahren zur Herstellung hierzu
DE102005047106B4 (de) 2005-09-30 2009-07-23 Infineon Technologies Ag Leistungshalbleitermodul und Verfahren zur Herstellung
JP4591330B2 (ja) * 2005-11-25 2010-12-01 パナソニック株式会社 電子部品接続構造および電子部品接続方法
CN105405825A (zh) * 2015-12-09 2016-03-16 南通富士通微电子股份有限公司 一种覆晶薄膜封装结构

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4293451A (en) * 1978-06-08 1981-10-06 Bernd Ross Screenable contact structure and method for semiconductor devices
EP0110307A2 (de) * 1982-11-24 1984-06-13 Samsung Electronics Co., Ltd. Halbleiterwürfel-Hefttechnik und Verbindung dafür
EP0265077A2 (de) * 1986-09-25 1988-04-27 Sheldahl, Inc. Ein Anisotropisches Klebemittel zum Verbinden elektrischer Bauelemente
EP0372880A2 (de) * 1988-12-05 1990-06-13 Hitachi Chemical Co., Ltd. Zusammensetzung für eine Schaltungsverbindung, Verbindungsverfahren mit dieser Zusamensetzung und verbundene Struktur für Halbleiterchips
EP0708582A1 (de) * 1994-10-20 1996-04-24 International Business Machines Corporation Elektrisch leitfähige Pastenmaterialien und Anwendungen

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4293451A (en) * 1978-06-08 1981-10-06 Bernd Ross Screenable contact structure and method for semiconductor devices
EP0110307A2 (de) * 1982-11-24 1984-06-13 Samsung Electronics Co., Ltd. Halbleiterwürfel-Hefttechnik und Verbindung dafür
EP0265077A2 (de) * 1986-09-25 1988-04-27 Sheldahl, Inc. Ein Anisotropisches Klebemittel zum Verbinden elektrischer Bauelemente
EP0372880A2 (de) * 1988-12-05 1990-06-13 Hitachi Chemical Co., Ltd. Zusammensetzung für eine Schaltungsverbindung, Verbindungsverfahren mit dieser Zusamensetzung und verbundene Struktur für Halbleiterchips
EP0708582A1 (de) * 1994-10-20 1996-04-24 International Business Machines Corporation Elektrisch leitfähige Pastenmaterialien und Anwendungen

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
BOLGER J C ET AL: ""AREA BONDING CONDUCTIVE EPOXY ADHESIVE PREFORMS FOR GRID ARRAY AND MCM SUBSTRATE ATTACH"", PROCEEDINGS OF THE MULTI CHIP MODULE CONFERENCE, SANTA CRUZ, MAR. 15 - 17, 1994, no. -, 15 March 1994 (1994-03-15), INSTITUTE OF ELECTRICAL AND ELECTRONICS ENGINEERS, pages 77 - 82, XP000470493 *
LYONS A M ET AL: "A NEW APPROACH TO USING ANISOTROPICALLY CONDUCTIVE ADHESIVES FOR FLIP CHIP ASSEMBLY", PROCEEDINGS OF THE ELECTRONIC COMPONENTS AND TECHNOLOGY CONFERENCE, LAS VEGAS, MAY 21 - 24, 1995, no. CONF. 45, 21 May 1995 (1995-05-21), INSTITUTE OF ELECTRICAL AND ELECTRONICS ENGINEERS, pages 107 - 113, XP000624962 *

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6678948B1 (en) 1998-09-01 2004-01-20 Robert Bosch Gmbh Method for connecting electronic components to a substrate, and a method for checking such a connection
EP1830399A1 (de) * 2004-12-17 2007-09-05 Matsushita Electric Industrial Co., Ltd. Harzzusammensetzung für flip-chip-kapselung und harzzusammensetzung zur bildung einer beule
EP1830399A4 (de) * 2004-12-17 2012-07-11 Panasonic Corp Harzzusammensetzung für flip-chip-kapselung und harzzusammensetzung zur bildung einer beule
US8709293B2 (en) 2004-12-17 2014-04-29 Panasonic Corporation Flip-chip mounting resin composition and bump forming resin composition
EP1865550A1 (de) * 2005-03-29 2007-12-12 Matsushita Electric Industrial Co., Ltd. Flipchip-anbringverfahren und verfahren zum verbinden von substraten
EP1865549A1 (de) * 2005-03-29 2007-12-12 Matsushita Electric Industrial Co., Ltd. Flip-chip-anbringverfahren und erhebungsbildungsverfahren
EP1865550A4 (de) * 2005-03-29 2012-07-11 Panasonic Corp Flipchip-anbringverfahren und verfahren zum verbinden von substraten
EP1865549A4 (de) * 2005-03-29 2012-07-11 Panasonic Corp Flip-chip-anbringverfahren und erhebungsbildungsverfahren
EP1873819A1 (de) * 2005-04-06 2008-01-02 Matsushita Electric Industrial Co., Ltd. Flip-chip-anbringverfahren und erhebungsbildungsverfahren
EP1873819A4 (de) * 2005-04-06 2012-07-11 Panasonic Corp Flip-chip-anbringverfahren und erhebungsbildungsverfahren
US8283246B2 (en) 2005-04-06 2012-10-09 Panasonic Corporation Flip chip mounting method and bump forming method

Also Published As

Publication number Publication date
TW360964B (en) 1999-06-11
DE19640192A1 (de) 1998-04-02

Similar Documents

Publication Publication Date Title
DE10163799B4 (de) Halbleiterchip-Aufbausubstrat und Verfahren zum Herstellen eines solchen Aufbausubstrates
WO1998014995A1 (de) Verfahren zur flip-chip-montage
DE69737375T2 (de) Verfahren zur Befestigung eines elektronischen Bauteils auf einer Leiterplatte und System zum Ausführen des Verfahrens
US6311888B1 (en) Resin film and a method for connecting electronic parts by the use thereof
US6764938B2 (en) Integrated electronic device having flip-chip connection with circuit board and fabrication method thereof
DE69818185T2 (de) Halbleiterverpackung und deren Herstellungsmethode
DE102007017831B4 (de) Halbleitermodul und ein Verfahren zur Herstellung eines Halbleitermoduls
EP0610709B1 (de) Verfahren zur Herstellung einer dreidimensionalen Schaltungsanordnung
US5783465A (en) Compliant bump technology
DE69534543T2 (de) Halbleiteranordnung, Montagesubstrat für die Halbleiteranordnung und Verfahren zum Ersetzen der Halbleiteranordnung
DE60210858T2 (de) Elektronische Vorrichtung mit einem Al- oder Co-Teilchen enthaltenden Lot aus einer Zn-Al-Ge-Mg Legierung
DE112006003181T5 (de) Verfahren zum Bonden zwischen elektrischen Bauelementen unter Verwendung von Ultraschallschwingung
DE112011105178T5 (de) Halbleitervorrichtung
JP2002151170A (ja) 導電性材料の使用方法
DE69824522T2 (de) Leitende Paste mit hoher Wärmeleitfähigkeit und diese enthaltende elektronische Teile
WO2006042766A1 (de) Bauelemente-modul für hochtemperaturanwendungen und verfahren zum herstellen eines derartigen bauelemente-moduls
EP1476902A2 (de) Elektronisches bauteil mit klebstoffschicht und verfahren zur herstellung desselben
DE112018001053T5 (de) Halbleitereinheit und verfahren zur herstellung einer halbleitereinheit
DE10022982A1 (de) Halbleiterbauelement und Verfahren zu seiner Herstellung
KR20030090481A (ko) 비도전성 접착제로 ic 칩을 기판에 본딩하는 방법과형성된 조립물
EP0592938B1 (de) Verfahren zur Montage und Kontaktierung von elektronischen Bauelementen auf einem isolierenden Träger
DE10245451B4 (de) Elektronisches Bauteil mit einem Halbleiterchip, der flexible Chipkontakte aufweist, und Verfahren zur Herstellung desselben, sowie Halbleiterwafer
DE4100145A1 (de) Substrat fuer die montage von integrierten schaltkreisen und es umfassendes elektronisches bauteil
DE4138779A1 (de) Methode zur kontaktierung elektronischer bauelemente
DE10109083B4 (de) Elektronische Baugruppe

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): JP US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FI FR GB GR IE IT LU MC NL PT SE

121 Ep: the epo has been informed by wipo that ep was designated in this application
122 Ep: pct application non-entry in european phase
NENP Non-entry into the national phase

Ref country code: JP

Ref document number: 1998516090

Format of ref document f/p: F