WO1981001922A1 - Tone control circuit - Google Patents

Tone control circuit Download PDF

Info

Publication number
WO1981001922A1
WO1981001922A1 PCT/JP1980/000328 JP8000328W WO8101922A1 WO 1981001922 A1 WO1981001922 A1 WO 1981001922A1 JP 8000328 W JP8000328 W JP 8000328W WO 8101922 A1 WO8101922 A1 WO 8101922A1
Authority
WO
WIPO (PCT)
Prior art keywords
gain
control circuit
signal
filter
circuit
Prior art date
Application number
PCT/JP1980/000328
Other languages
English (en)
French (fr)
Inventor
H Nakajima
T Okada
Original Assignee
Sony Corp
H Nakajima
T Okada
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp, H Nakajima, T Okada filed Critical Sony Corp
Priority to DE8181900083T priority Critical patent/DE3070088D1/de
Publication of WO1981001922A1 publication Critical patent/WO1981001922A1/ja

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G5/00Tone control or bandwidth control in amplifiers
    • H03G5/02Manually-operated control
    • H03G5/04Manually-operated control in untuned amplifiers
    • H03G5/10Manually-operated control in untuned amplifiers having semiconductor devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G5/00Tone control or bandwidth control in amplifiers
    • H03G5/02Manually-operated control
    • H03G5/04Manually-operated control in untuned amplifiers

Definitions

  • a filter is used at the time of booting and at the time of cutting, and a signal passed through this filter and a gain S1 control circuit and an input signal are calculated.
  • the boost mode or the cut mode is determined from the control voltage for the gain control circuit, and the filter, gain control circuit, or the like is determined based on the determined output. Is based on a method that can be used to cut amps. Since the present invention is controlled by the II current collector, it is suitable for a remote control, and since the filter is shared, the circuit configuration can be simplified. When an integrated circuit is used, the number of external pins is small,
  • the switching signal Sc is supplied to the filter so as to be used for the boot time and the cut time. Toggles the time constant of the filter (31) As is evident from Fig. 5, in the case of a treble, it is 7 ⁇ _ —
  • the boost-off and cut-off characteristics are equivalently shifted in the power-off frequency as shown in FIG. It doesn't get any good, it's good for hearing.

Landscapes

  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)

Description

細 ト 一 ン コ ン ト 口 一 ノレ回路 技 術 分 野
この発明は、 音声信号が供給される フ ィ ル タ 回路と、 こ の フ ィ ル タ 回路の出力が供給される利得制御回路と、 入力音声信号及び利得制御回路の出力を合成する演算回 路 と を備え、 こ の フ ィ ル タ 回路の特性 と 利得制御回路の 利得 と に よって ト — ン コ ン ト ロ ー ルを行な う よ う に し、 . 主に利得を直流電 ≡で制御する よ う に した ト ー ン コ ン ト 口 一 ル回路に関する も のであ り 、 リ ^ & ー ト コ ン ト ロ ー ル に好適な も の である。
冃 技 術
音声多重方式のテ レ ビ ジ ヨ ン放送が実施され、 テ レ ビ ジョ ン放送における音声に関する品質の向上は著しい も のがあ り 、 それに伴なつて音声関係の フ ユ ーチ ヤの向上、 機能の向上が要請されている 。 ま た、 テ レ ビ ジ ョ ン受像 機の操作の リ モ 一 ト コ ン ト 口 一 ル と い う , ^ら、 ト ー ン コ ン ト ロ ー ル も リ モ ー ト コ ン ト ロ ー ル に適する よ う に直 流電圧で制御で き る こ とが望ま れる。 更に、 テ レ ビジョ ン受像機の回路構成の集積回路化が進んでいる も とで、 ト 一 ン コ ン ト 口 一 ル回路も集積回路化に適した構成の必 要力' ある。
これ らの点を考慮し て ¾来の減衰形の C R方式 還形の NF方式 とは異なる ト ー ン コ ン ト ロ ー ル 回 路を発 明者は、 先に提案し ている。
第 1 図がそれで、 入力端子 よ り の入力信号をそ.のま ま 加算器 (20)に供給する。 ま た、 入力端子 αο)よ り の入力信 号を フ ィ ル タ (311 , 了 ン ブ (32)及び利得制御回路 (33)からな る ブース ト 用信号路に供給し、 その出力信号を加算器翊に 供給する。 さ らに、 入力端子 αο) よ り の入力信号を フ ィ ル タ (41) , 了 ンブ (42)及び利得制御回路(43からなる カ ツ ト 用信 号路に供給し、 その出力信号を加算器 (20)に供給する。 そ して、 加算器 (20)で、 入力信号にブース ト 用信号路を通じ た信号を加算し、 カ ッ ト 用信号路を通 じた信号を減算し、 出力端子脚に出力信号を取 り 出す。 そし て、 ボ リ ュー ム (50)よ り得られる電 E Vc を利得制御回路 (33)及び(43 に利得 制御電圧と して与える。
こ の回路で、 フ ィ ル タ C3 及び(4 をハ イ パ ス フ ィ ル タ に すれば、 高域のブー ス ト , カ ッ ト がで き る。 フ ィ ル タ (3 及び(4 を ロ ー パ ス フ ィ ル タ にすれぱ、 低域.の ブース ト , カ ッ ト カ で き る。
すなわち、 利得制御回路 (33)は制御電圧 Vc が中心値 V0 から零ま での範囲の と き には利得が零にな る よ う に設定 する。 利得制御回路(43)は逆に制御電 E Vc が中心値 V0 か ら最大値 2Vo ま での範囲の と き には利得が零になる よ う に設定する。 したがって、 制御電圧 Vc が中心値 VQ の と き には、 利得制御回路(33)及び(43)の出力信号は と も に零で、 出力端子 には入力信号がそのま ま 得られ、 周波数 ー は平坦にな る。
制御電 E Vcが中心値 Vo から最大値 2 Vo に向けて変化 する と き には利得制御回路(33)の利得が増加し、 最大値
2V0 で利得力 1 になる よ う にする。 したが.つて、 この状 態では、 ア ン プ (32)の利得を Ai とする と き 、第 2 図に示す よ う にブース ト 用信号路の利得が Ai にな るから、 Ai + 1 のハイ ブース ト になる。 も ちろん、 Ai〉 0 である。
逆に制御電 E Vc が中心値 Vo から零に向けて変化する と き には利得制御回路 ( の利得が増加し、 零で利得が 1 になる よ う にする。 したがって、 この状態では、 ア ン プ (42)の利得を A2 とする き 、 第 3 図に示すよ う に カ ツ ト 甩信号路の利得が A2 になる.から、 1 — A2 のハ イ カ ツ ト になる。 0く A2≤ l で、 A2 = l にすれば無限大の 減衰量 にでき る。
低域のブ ー ス ト , カ ツ ト について も、 フ ィ ル タ (3D及び (4 を ロ ー パ ス フ ィ ル タ にする こ .と に よ り 、 ま った く 同様 に行な う こ とがで き る。
こ の回路に よ れば、 ブース ト 方向 , カ ツ ト 方向 と も に コ ン ト ロ ー ルカ ーブを 自 由に設定する こ とがで き るので、 瞟感上好ま しい特性を容易に得る こ とができ る。 また、 ボ リ ュー ム (50)は、 フ ィ ル タ (31H41)の定数と は、 無関係であ つて、 制御電圧 Vc に よってコ ン ト ロ ールする ので、 リ モ ― ト コ ン ト ロ ー ル に好適てある。
と ころで、 回路の簡略化を計る こ と を考える と 、 第 4 図に示す よ う に フ ィ ル タ (31)をブース ト 用 と カ ツ ト 用に共
O. PI 用 させる と よ い。 集積回路化した場合、 フ ィ ル タ 力' 1 個 であれば、 外付けのコ ン デ ン サのための ピ ン の数が 1 個 減 り 、 コ ス ト ダ ウ ン にな る。
しカゝし、 上述の よ う に一殺的にブース ト 時と カ ッ ト 時 では利得が大き く 異な るの て、 こ の よ う に フ ィ ル タを共 用 させた場合、 フ ィ ル タ の特性は同 じであって も ブ ー ス ト 時と カ ツ ト 時の特性が横軸を周波数 ί とする第 5 図に 示すよ う に等価的に カ ッ ト オ フ周波数がずれた よ う な も のになつて しま 、 聴感上好ま し く ない場合がある。
従って こ の発明は、 直流電圧に よって ト ー ン コ ン ト 口 ー ルが可能で、 ま た集積回路化に適してい る ト ー ン コ ン ト ロ ー ル回路であって、 ブー ス ト 時と カ ツ ト 時と てカ ツ ト 才 フ周波数が—致し ている ト ー ン コ ン ト ロ ー ル回路の 提供を 目的 と し ている。
発 明 の 開 示
こ の発明は、 · ブー ス ト 時と カ ツ ト 時と で フ ィ ル タ を共 用 し、 こ の フ ィ ル タ及び利得 S1御回路を介された信号と 入力信号とが演算される こ と を基本構成と し、 利得制御 回路に対する制御電圧か ら ブー ス ト モ 一 ドかカ ツ ト モ 一 ドかが判別され、 こ の判別出力に よって フ ィ ル タ , 利得 制御回路ま たはア ン プが切 り 裒えられる搆成を傭えてい る ものである。 この発明は、 II流電£に よって制御を行 なってい る ので、 リ モ ー ト コ ン ト ロ ー ル に適し、 ま たフ ィ ル タ を共用 してい るので、 回路構成を簡略化で き、 集 積回路化したと き に外付用の ピ ン数が少な く てすみ、
ΟΛ'.ΡΙ に、 コ ン ト ロ ー ルカ ーブを 自 由に設定する こ と ができ 、 ブー ス ト 時 と カ ツ ト 時と で力 ッ ト オ フ周波数がずれる こ と がない効果を生 じる。
- 図 面 の 簡 単 な 説 明
第 1 図は この発明の説明のための ト ー ン コ ン ト ロ ー ル 回络の系統図、 第 2 図及び第 3 図はその特性を示す図、 第 4 図は この発明の説明のための ト 一ン コ ン ト ロ ー ル回 路の系統図、 第 5 図はその特性を示す図、 第 6 図はこ の 発明に係る ト ー ン コ ン ト ロ ー ル回路の一例の系統図、 第 7 図はこの発明に係る ト ー ン コ ン ト ロ ー ル回路の他の例 の系統図、 第 8 図は こ の発明に係る ト ー ン コ ン ト ロ ー ル 回路の一実施例の接続図である。
発明を実施するための最良の形態 この発明を よ り 詳細に説明するために、 第 6 図 , 第 7 図 , 第 8 図を参照して これについて説明する。
第 6 図は この発明に'係る ト ー ン コ ン. ト 口 ー ル回路の一 例で、 ボ リ ュー ム よ り の制御電圧 Vc を切換回路 (70)に 供-給してブース ト モー ドと カ ツ ト モー ドで状態の異な る 切換信号 S c を得 る。 上述の よ う に電 E Vc が中心値 V0 よ り 大き い と き にはブー ス ト モ 一 ドであ り 、 中心値 V0 よ り 小さい と き にはカ ツ ト モ一 ドである力 ら、 切換回路
(7 は制御電 E Vc を基準電 VG と 比毂する構成にすれば よ い。 そし て、 こ の切換信号 S c を フ ィ ル タ に供給し てブー ス ト 時と カ ツ ト 時で フ ィ ル タ (31)の時定数を切 り 換 える。 第 5 図から 明 らかな よ う に、 ト レ ブ ル の場合7ζ_ —
OMPI ブー ス ト 時の方が時定数が小さ く な る よ う にすればよ く、 バ ス の場合にはブー ス ト 時の方が時定数が大き く なる よ う にすれば よい。
この発明に係る ト 一 ン コ ン ト ロ ー ル回路に よれば、 第 5 図の よ う にブース ト 時 と カ ツ ト 時の特性が等価的に 力 ッ ト オ フ 周波数がずれた よ う な ものにな る こ とはな く 、 聴感上好ま しい も のになる。
ま た、 第 7 図は、 この発明の他の例を示し、 この他 例の よ う に、 利得制御回路(33)も ブース ト 用 と カ ッ ト 用に 共用させ、 了ンブを この利得制御回路 (33)で兼ねさせ、 切 換信号 S c に よってブー ス ト 時と カ ツ ト 時て この利得制 御回路 (33) も切 り換える よ う に し ても よ い。
すなわち、 ト レ ブ ル の場合、 ブース ト 時には回路 (33)の 利得が上述の了 ン ブ (32の利得である Ai にな り 、力 ッ ト 時 には回路(33)の利得が上述の了 ン ブ (42)の利得であ る A2 に な る と と もに出力が逆極性にな る よ う にする。 この切 り 換えは制御電圧 Vc が中心値 Vo 付近にあって入力信号そ の ものが支配的な と き に行なわれるので、 何ら急激な変 化を引 き 起こ さない。
第 8 図は この発明の回路の具体例で、 ト レ ブ ル コ ン ト ロ ー ル の場合であ る。 信号源 αΐ)よ り の入力信号が一方で ト ラ ン ジ ス タ Qo にそのま ま供給される。 ハイ ブー ス ト の ブ ロ ッ ク は ト ラ ン ジ ス タ Qi 〜 Q8 で構成される 。 ハ イ カ ツ ト の ブ ロ ッ ク は ト ラ ン ジ ス タ Qu 〜 Qi.8 で構成され る。 切換回路(70)は ト ラ ン ジ ス タ Q2i 及び Q22 て構成さ ϋ
υ ς 0Xi?1
そして、 制御電 Vc が中心値 V0 よ り 大き いハイ ブー ス ト モー ドの と き は、 ト ラ ン ジ ス タ Q21 カ オ ン 、 ト ラ ン ジ ス タ Q22 ; ^ オ フ で 、 ト ラ ン ジ ス タ Q20 が才 ンにな り 、 コ ン デ ン サ C と抵抗 R i の時定数が小さいフ ィ ル タ が形 成される。 この と き 、 ト ラ ン ジ ス タ Q7 及び Ql 8 が才 ン 、 ト ラ ン ジ ス タ Q8 及び Qi 7 力 オ フ で 、 ト ラ ン ジ ス タ Q6 に 電流が流れ、 ト ラ ン ジ ス タ Ql 6 には電流が流れない。 そ し て、 信号源 α よ り の入力信号が一方で ト ラ ン ジ ス タ
Ql のベ ー ス にはそのま ま 供袷 され、 他方で ト ラ ン ジ ス タ Q2 の ベ ー ス に は コ ン デ ン サ C と抵抗 からな る口 一 パ ス フ ィ ル タ を介し て供給される こ と に よ り 、 低域成分 の信号力 キ ヤ ン セ ル さ れ 、 ト ラ ン ジ ス タ Qi ,Q2 には高域 成分の信号電流が流れる。 そして、 この信号電流が ト ラ ン ジ ス タ Q6 を通 じて取 り 出 され、 高域成分の加算がな される。 この場合、 ト ラ ン ジ ス タ Q7 の ェ ミ ッ タ側の抵 抗 R3 に よって利得が定めら れる。
—方、 制御電圧 Vc が中心値 Vo よ り 小さいハイ カ ッ ト モ ー ド の と き ま、 ト ラ ン ジ ス タ Q2i 力' ¾ オ フ 、 ト ラ ン ジス タ Q22 カ オ ン で 、 ト ラ ン ジ ス タ <¾20 が 才 フ にな り 、 コ ン デ ン サ C と抵抗 Ri 及び R2 の時定数が大き い フ ィ ル タ力' 形成される。 こ のと き 、 ト ラ ン ジ ス タ Q8 及び Ql 7がオン、 ト ラ ン ジ ス タ 0 及び Q l 8 がオ フ で 、 ト ラ ン ジ ス タ Qi 6 に 電流が流れ、 ト ラ ン ジ ス タ Q6 には電流が流れない。 そ して、 信号蘅(11)よ り の入力信号が—方で ト ラ ン Q12 のベ ー ス にはそのま ま供給され、 他方で ト ラ ン ジ ス タ QH のベ ー ス にはコ ン デ ン サ C と抵抗 Ε 及び R2 か なる 口 一 パ ス フ ィ ル タ を介 し て供給される こ と に よ り 、 ト ラ ン ジス タ Qi2 , Q には高域成分の信号電流が流れる ( そして、 この信号電流が ト ラ ン ジ ス タ Ql6 を通 じて取 り 出 され、 高域成分の減算がな される。 この場合、 ト ラ ン ジ ス タ Q17 のエ ミ ッ タ側の抵抗 R 4 に よって利得が定め ら れ o
Oi PI

Claims

請 求 の 範 囲
入力信号をそのま ま 取 り 出す第 1 の信号路 と、 フ ィ ル タ及び利得制御回路を有する第 2 の信号路と を有 し、 上 記第 1 の信号路の信号と上記第 2 の信号路の信号が'演算 されて取 り 出 され、 上記利得制御回路の制御電圧から ブ ー ス ト モ 一 ドかカ ツ ト モ一 ドかが利別されてその判別出 力で上記フ ィ ル タ , 上記利得制御回路ま たは上記第 2 の 信号路に設けられたア ン プ が切 り 換えられる ト ー ン コ ン ト ロ ー ル回路。
PCT/JP1980/000328 1979-12-29 1980-12-25 Tone control circuit WO1981001922A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE8181900083T DE3070088D1 (en) 1979-12-29 1980-12-25 Tone control circuit

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP17079179A JPS5696519A (en) 1979-12-29 1979-12-29 Tone control circuit
JP79/170791 1979-12-29

Publications (1)

Publication Number Publication Date
WO1981001922A1 true WO1981001922A1 (en) 1981-07-09

Family

ID=15911418

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1980/000328 WO1981001922A1 (en) 1979-12-29 1980-12-25 Tone control circuit

Country Status (6)

Country Link
US (1) US4432097A (ja)
EP (1) EP0042441B1 (ja)
JP (1) JPS5696519A (ja)
AU (1) AU542811B2 (ja)
DE (1) DE3070088D1 (ja)
WO (1) WO1981001922A1 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58166119U (ja) * 1982-04-30 1983-11-05 パイオニア株式会社 ト−ンコントロ−ル回路
US4760602A (en) * 1986-10-21 1988-07-26 Rca Licensing Corporation Variable preemphasis/deemphasis network
US4739514A (en) * 1986-12-22 1988-04-19 Bose Corporation Automatic dynamic equalizing
US5389730A (en) * 1990-03-20 1995-02-14 Yamaha Corporation Emphasize system for electronic musical instrument
AT397894B (de) * 1990-05-08 1994-07-25 Siemens Ag Oesterreich Schaltungsanordnung zur entzerrung von digitalen tonsignalen
US7016509B1 (en) 2000-09-08 2006-03-21 Harman International Industries, Inc. System and method for varying low audio frequencies inversely with audio signal level
DE10134927C1 (de) * 2001-07-18 2003-01-30 Spl Electronics Gmbh Filterschaltung und Verfahren zur Verarbeitung eines Audiosignals
JP4937055B2 (ja) * 2007-09-18 2012-05-23 オンセミコンダクター・トレーディング・リミテッド 音質調整回路
JP5555092B2 (ja) * 2009-09-10 2014-07-23 ローム株式会社 レベル調節回路およびそれを用いたオーディオシステム
CN102025333B (zh) * 2009-09-10 2016-08-24 罗姆股份有限公司 电平调节电路及使用了它的音频系统

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1215566A (en) * 1968-07-12 1970-12-09 Ibm A frequency shaping system
JPH05133958A (ja) * 1991-11-15 1993-05-28 Seiko Instr Inc タンパク質あるいはペプチドのカルボキシ末端からのアミノ酸配列を決定する方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3646270A (en) * 1968-09-30 1972-02-29 Nippon Columbia Sound system
DE2262089C3 (de) * 1972-12-19 1975-10-30 Philips Patentverwaltung Gmbh, 2000 Hamburg Schaltungsanordnung zur elektronischen Frequenzbeeinflussung, insbesondere elektronischer Klangeinsteller
JPS5345792B2 (ja) * 1973-07-31 1978-12-08
JPS5621291B2 (ja) * 1974-09-17 1981-05-19
US4045748A (en) * 1975-12-19 1977-08-30 The Magnavox Company Audio control system
US4055818A (en) * 1976-04-09 1977-10-25 Motorola, Inc. Tone control circuit
JPS5313860A (en) * 1976-07-23 1978-02-07 Pioneer Electronic Corp Tone control device
FR2400279A1 (fr) * 1977-08-09 1979-03-09 Simeau Bernard Dispositifs d'analyse et de traitement de signaux
JPS567541A (en) * 1979-07-02 1981-01-26 Nissan Motor Co Ltd Fm radio for vehicle
US4320534A (en) * 1979-10-25 1982-03-16 Toko Kabushiki Kaisha Loudness control circuit
JPS5687907A (en) * 1979-12-19 1981-07-17 Matsushita Electric Ind Co Ltd Adjuster of sound quality
US4290335A (en) * 1980-02-25 1981-09-22 Sondermeyer Jack C High frequency roll-off circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1215566A (en) * 1968-07-12 1970-12-09 Ibm A frequency shaping system
JPH05133958A (ja) * 1991-11-15 1993-05-28 Seiko Instr Inc タンパク質あるいはペプチドのカルボキシ末端からのアミノ酸配列を決定する方法

Also Published As

Publication number Publication date
EP0042441B1 (en) 1985-01-30
JPS5696519A (en) 1981-08-04
DE3070088D1 (en) 1985-03-14
JPS6336564B2 (ja) 1988-07-20
US4432097A (en) 1984-02-14
EP0042441A4 (en) 1982-05-10
EP0042441A1 (en) 1981-12-30
AU6645281A (en) 1981-07-22
AU542811B2 (en) 1985-03-14

Similar Documents

Publication Publication Date Title
US10068561B2 (en) Electronic signal processor
US3514723A (en) Tone control circuit comprising a single potentiometer
WO1981001922A1 (en) Tone control circuit
US3769459A (en) Volume and tone control for multi-channel audio systems
US3818362A (en) Noise reduction circuit
US5999042A (en) Switchable response active filter
JPH07177386A (ja) 画像輪郭強調装置
CA2034176C (en) Hearing aid
US2994040A (en) Transistor tone control feedback circuit
JPS6241449Y2 (ja)
JPS6349415B2 (ja)
JPS6336563B2 (ja)
KR840001205B1 (ko) 토온콘트룰 회로
JPH08186891A (ja) スピ−カユニットの駆動方法
JPS581561B2 (ja) オンシツチヨウセイソウチ
KR830000245B1 (ko) 주파수 특성 조정장치
KR910010067B1 (ko) 중저음 재생 특성 제어회로
US2606965A (en) Automatic control for time constant systems
KR970000598B1 (ko) 영상신호 이퀄라이저(Equalizer) 회로
JPH05127688A (ja) カラオケプレーヤのミキサ回路
KR900006055Y1 (ko) 오디오 시스템의 서라운드 효과음 발생회로
JPS6087531A (ja) ラジオ受信機
JPS6091730A (ja) ラジオ受信機
JPS6020609A (ja) 増幅器
JPH05122008A (ja) アクテイブハイパスフイルタ及びアクテイブローパスフイルタ

Legal Events

Date Code Title Description
AK Designated states

Designated state(s): AU US

AL Designated countries for regional patents

Designated state(s): DE FR GB NL

WWE Wipo information: entry into national phase

Ref document number: 1981900083

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1981900083

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1981900083

Country of ref document: EP