TWM447078U - 電子元件 - Google Patents

電子元件 Download PDF

Info

Publication number
TWM447078U
TWM447078U TW101215721U TW101215721U TWM447078U TW M447078 U TWM447078 U TW M447078U TW 101215721 U TW101215721 U TW 101215721U TW 101215721 U TW101215721 U TW 101215721U TW M447078 U TWM447078 U TW M447078U
Authority
TW
Taiwan
Prior art keywords
electronic component
integrated circuit
shielding layer
layer
active surface
Prior art date
Application number
TW101215721U
Other languages
English (en)
Inventor
Chin-Chung Chang
Shang-Lin Sung
Wei-Ming Cheng
Original Assignee
Unimicron Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Unimicron Technology Corp filed Critical Unimicron Technology Corp
Priority to TW101215721U priority Critical patent/TWM447078U/zh
Publication of TWM447078U publication Critical patent/TWM447078U/zh

Links

Landscapes

  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

電子元件
本創作是有關於一種電子元件,且特別是有關於一種具有屏蔽層的電子元件。
目前一般電子元件的組裝方式通常是將電子元件銲接至電路板上。若遇到電磁干擾(Electro-Magnetic Interference,EMI)的話,通常會加上法拉第籠(Faraday cage),以得到最好的電性品質。法拉第籠的原理是藉由一個導電的遮斷物(例如金屬蓋)將電的干擾沒有傷害性地反射或傳送到接地。然而,包圍在電子元件外圍的法拉第籠也同時增加了配置電子元件所需的空間及重量,但這不利於電子產品的薄型化及輕量化。
本創作提供一種電子元件,具有電磁屏蔽功能。
本創作提出一種電子元件,其包括一積體電路晶片及一屏蔽層。積體電路晶片具有一主動面、對應於主動面的一背面及連接主動面及背面的一側面,而屏蔽層全面且直接地覆蓋背面及側面。
基於上述,相較於習知的法拉第籠佔用較大的空間及具有較大的重量,本創作將屏蔽層直接配置在積體電路晶片的表面,故有利於電子裝置的薄型化及輕量化。
為讓本創作之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1為本創作一實施例之電子元件安裝至電路板的剖面圖。請參考圖1,本實施例之電子元件100a包括一積體電路晶片110及一屏蔽層120。積體電路晶片110具有一主動面110a、對應於主動面110a的一背面110b及連接主動面110a及背面110b的一側面110c。屏蔽層120全面且直接地覆蓋背面110b及側面110c,用以提供電磁屏蔽。
值得注意的是,相較於習知的法拉第籠佔用較大的空間及具有較大的重量,屏蔽層120是直接全面地形成在積體電路晶片110之背面110b及側面110c,因而有利於電子裝置的薄型化及輕量化。
在本實施例中,積體電路晶片110可為一半導體積體電路晶片,即在半導體材質的晶圓上製作積體電路後切割而成的裸晶片。前述的半導體材質例如為矽。就電性功能而言,積體電路晶片110是需要電磁屏蔽的晶片,例如中央處理單元(CPU)晶片、繪圖處理單元(GPU)晶片及微處理器(microprocessor)晶片等。
在本實施例中,屏蔽層120可為一物理氣相沈積層(PVD layer)。具體而言,屏蔽層120可為一濺鍍層(sputtering layer)或一蒸鍍層(evaporation layer)。屏蔽層120的材質可包括金屬,例如銅、不鏽鋼、鋁或金等。
在本實施例中,積體電路晶片110具有多個接墊112在主動面110a上。此外,電子元件100a更可包括多個導電凸塊130,其分別連接在這些接墊112上,用以連接電路板200,例如主機板或模組板。
圖2為本創作另一實施例之電子元件安裝至電路板的剖面圖。請參考圖2,相較於圖1之電子元件100a,本實施例之電子元件100b的積體電路晶片110更具有一延伸線114,其從接墊112延伸至側面110c。因此,屏蔽層120可利用延伸線114連接至積體電路晶片110的接地端。
圖3為本創作另一實施例之電子元件安裝至電路板的剖面圖。請參考圖3,相較於圖1之電子元件100,本實施例之電子元件100c的積體電路晶片110更具有一內導孔116,即所謂的矽穿孔(Through Silicon Via,TSV),且內導孔116延伸至背面110b並連接屏蔽層120。換言之,內導孔116的末端在背面110b連接屏蔽層120。因此,屏蔽層120可利用內導孔116連接至積體電路晶片110的接地端。
圖4A為本創作另一實施例之電子元件安裝至電路板的剖面圖,而圖4B為圖4A之X部位的放大圖。請參考圖4A及圖4B,相較於圖1之電子元件100,本實施例之電子元件100d的積體電路晶片110具有一或多個內連線118,且這些內連線118延伸至側面110c並連接屏蔽層120。換言之,這些內連線118的末端在側面110c連接屏蔽層120。因此,屏蔽層120可利用這些內連線118連接 至積體電路晶片110的接地端。具體而言,積體電路晶片110包括一基底119a及一位在基底119a上的多重內連線結構119b,而這些內連線118是多重內連線結構119b的一部分。
圖5A為本創作另一實施例之電子元件安裝至電路板的剖面圖,而圖5B為圖5A之電子元件的局部仰視立體圖。請參考圖5A及圖5B,相較於圖1之電子元件100,本實施例之電子元件100e的屏蔽層120覆蓋積體電路晶片110的主動面110a,但不覆蓋而暴露出這些接墊112。因此,屏蔽層120可提供更完整的電磁屏蔽。
綜上所述,相較於習知的法拉第籠佔用較大的空間及具有較大的重量,本創作將屏蔽層直接配置在積體電路晶片的表面,故有利於電子裝置的薄型化及輕量化。
雖然本創作已以實施例揭露如上,然其並非用以限定本創作,任何所屬技術領域中具有通常知識者,在不脫離本創作之精神和範圍內,當可作些許之更動與潤飾,故本創作之保護範圍當視後附之申請專利範圍所界定者為準。
100a、100b、100c、100d、100e‧‧‧電子元件
110‧‧‧積體電路晶片
110a‧‧‧主動面
110b‧‧‧背面
110c‧‧‧側面
112‧‧‧接墊
114‧‧‧延伸線
116‧‧‧內導孔
118‧‧‧內連線
119a‧‧‧基底
119b‧‧‧多重內連線結構
120‧‧‧屏蔽層
130‧‧‧導電凸塊
200‧‧‧電路板
圖1為本創作一實施例之電子元件安裝至電路板的剖面圖。
圖2為本創作另一實施例之電子元件安裝至電路板的剖面圖。
圖3為本創作另一實施例之電子元件安裝至電路板的 剖面圖。
圖4A為本創作另一實施例之電子元件安裝至電路板的剖面圖。
圖4B為圖4A之X部位的放大圖。
圖5A為本創作另一實施例之電子元件安裝至電路板的剖面圖。
圖5B為圖5A之電子元件的局部仰視立體圖。
100a‧‧‧電子元件
110‧‧‧積體電路晶片
110a‧‧‧主動面
110b‧‧‧背面
110c‧‧‧側面
112‧‧‧接墊
130‧‧‧導電凸塊
120‧‧‧屏蔽層
200‧‧‧電路板

Claims (13)

  1. 一種電子元件,包括:一積體電路晶片,具有一主動面、相對於該主動面的一背面及連接該主動面及該背面的一側面;以及一屏蔽層,全面且直接地覆蓋該背面及該側面。
  2. 如申請專利範圍第1項所述之電子元件,其中該積體電路晶片為一半導體積體電路晶片。
  3. 如申請專利範圍第1項所述之電子元件,其中該積體電路晶片為一裸晶片。
  4. 如申請專利範圍第1項所述之電子元件,其中該屏蔽層為一物理氣相沈積層。
  5. 如申請專利範圍第1項所述之電子元件,其中該屏蔽層為一濺鍍層或一蒸鍍層。
  6. 如申請專利範圍第1項所述之電子元件,其中該屏蔽層的材質包括金屬。
  7. 如申請專利範圍第1項所述之電子元件,其中該屏蔽層的材質包括銅、不鏽鋼、鋁或金。
  8. 如申請專利範圍第1項所述之電子元件,其中該積體電路晶片具有多個接墊在該主動面上。
  9. 如申請專利範圍第8項所述之電子元件,更包括:多個導電凸塊,分別連接在這些接墊上。
  10. 如申請專利範圍第8項所述之電子元件,其中該屏蔽層覆蓋該主動面,且該屏蔽層不覆蓋這些接墊。
  11. 如申請專利範圍第8項所述之電子元件,其中該 積體電路晶片具有一延伸線,且該延伸線從該接墊延伸至該側面並連接該屏蔽層。
  12. 如申請專利範圍第1項所述之電子元件,其中該積體電路晶片具有一內導孔,且該內導孔的末端在該背面連接該屏蔽層。
  13. 如申請專利範圍第1項所述之電子元件,其中該積體電路晶片具有一內連線,且該內連線的末端在該側面連接該屏蔽層。
TW101215721U 2012-08-15 2012-08-15 電子元件 TWM447078U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW101215721U TWM447078U (zh) 2012-08-15 2012-08-15 電子元件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101215721U TWM447078U (zh) 2012-08-15 2012-08-15 電子元件

Publications (1)

Publication Number Publication Date
TWM447078U true TWM447078U (zh) 2013-02-11

Family

ID=48194483

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101215721U TWM447078U (zh) 2012-08-15 2012-08-15 電子元件

Country Status (1)

Country Link
TW (1) TWM447078U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11824012B2 (en) 2020-08-27 2023-11-21 Unimicron Technology Corp. Integrated circuit package structure and method of manufacturing the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11824012B2 (en) 2020-08-27 2023-11-21 Unimicron Technology Corp. Integrated circuit package structure and method of manufacturing the same

Similar Documents

Publication Publication Date Title
TWI471985B (zh) 晶片封裝體及其製作方法
TWI452665B (zh) 具防靜電破壞及防電磁波干擾之封裝件及其製法
KR102052899B1 (ko) 전자부품 패키지
US7999359B2 (en) Semiconductor package with electromagnetic shield
TWI654734B (zh) 堆疊型半導體封裝
TWI459521B (zh) 半導體封裝件及其製法
US20140021591A1 (en) Emi shielding semiconductor element and semiconductor stack structure
US6956285B2 (en) EMI grounding pins for CPU/ASIC chips
TWI474462B (zh) 半導體封裝件及其製法
JP2016514368A (ja) 無線周波マルチチップ集積回路パッケージ用の電磁妨害筐体
TW201318138A (zh) 晶圓等級應用上的射頻遮蔽件
US6943436B2 (en) EMI heatspreader/lid for integrated circuit packages
KR20220134721A (ko) 반도체 패키지
US8089156B2 (en) Electrode structure for semiconductor chip with crack suppressing dummy metal patterns
TWI447888B (zh) 具有凹部之半導體結構及其製造方法
WO2014012370A1 (zh) 一种芯片封装及封装方法
CN114556263A (zh) 耦合到被配置为提供屏蔽的阶梯式散热器的集成器件
KR101391089B1 (ko) 반도체 패키지 및 그 제조방법
TWI649853B (zh) 電子封裝件及其承載結構與製法
JP2006019342A (ja) 半導体ic内蔵基板
TWI525782B (zh) 半導體封裝件及其製法
TWM447078U (zh) 電子元件
TWI491009B (zh) 晶片級電磁干擾屏蔽結構及製造方法
US9831189B2 (en) Integrated circuit package with a conductive grid formed in a packaging substrate
TWI636533B (zh) 半導體封裝結構

Legal Events

Date Code Title Description
MM4K Annulment or lapse of a utility model due to non-payment of fees