TWI820683B - 用於窄範圍感測放大器的參考生成的記憶系統及方法 - Google Patents
用於窄範圍感測放大器的參考生成的記憶系統及方法 Download PDFInfo
- Publication number
- TWI820683B TWI820683B TW111115217A TW111115217A TWI820683B TW I820683 B TWI820683 B TW I820683B TW 111115217 A TW111115217 A TW 111115217A TW 111115217 A TW111115217 A TW 111115217A TW I820683 B TWI820683 B TW I820683B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- data
- logic
- column
- columns
- Prior art date
Links
- 230000015654 memory Effects 0.000 title claims abstract description 184
- 238000000034 method Methods 0.000 title claims abstract description 56
- 230000008569 process Effects 0.000 claims abstract description 24
- 230000004044 response Effects 0.000 claims description 9
- 239000003990 capacitor Substances 0.000 claims description 3
- 230000003213 activating effect Effects 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 10
- 230000006870 function Effects 0.000 description 9
- 238000003491 array Methods 0.000 description 6
- 230000008901 benefit Effects 0.000 description 6
- 238000013461 design Methods 0.000 description 5
- 230000008859 change Effects 0.000 description 4
- 238000009826 distribution Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 239000000243 solution Substances 0.000 description 4
- 238000003860 storage Methods 0.000 description 4
- 230000005641 tunneling Effects 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 3
- 238000002347 injection Methods 0.000 description 3
- 239000007924 injection Substances 0.000 description 3
- 230000014759 maintenance of location Effects 0.000 description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 230000010287 polarization Effects 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 230000000644 propagated effect Effects 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- 238000012935 Averaging Methods 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 208000032364 Undersensing Diseases 0.000 description 1
- 238000013329 compounding Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000002405 diagnostic procedure Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000005381 magnetic domain Effects 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003362 replicative effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1673—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1653—Address circuits or decoders
- G11C11/1655—Bit-line or column circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1675—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0023—Address circuits or decoders
- G11C13/0026—Bit-line or column circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/021—Detection or location of defective auxiliary circuits, e.g. defective refresh counters in voltage or current generators
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/025—Detection or location of defective auxiliary circuits, e.g. defective refresh counters in signal lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/028—Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/18—Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
- G11C29/24—Accessing extra cells, e.g. dummy cells or redundant cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/04—Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/065—Differential amplifiers of latching type
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/14—Dummy cell management; Sense reference voltage generators
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
- G11C2013/0042—Read using differential sensing, e.g. bit line [BL] and bit line bar [BLB]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
- G11C2013/0054—Read is performed on a reference element, e.g. cell, and the reference sensed value is used to compare the sensed value of the selected cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C2029/1204—Bit line control
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Mram Or Spin Memory Techniques (AREA)
- Static Random-Access Memory (AREA)
Abstract
使用與資料單元相同的記憶體單元列生成感測放大器參考,從而匹配資料與參考信號之間的信號路徑。每一行資料記憶體單元可有對應集合的參考單元,這大大減少參考支持的資料單元的數量,並進而減小製程變化的影響。記憶體陣列可包括資料列,記憶體陣列中的第一參考列經配置以提供邏輯0參考信號,記憶體陣列中的第二參考列經配置以提供邏輯1參考信號。電路經配置以將至少邏輯0參考信號及邏輯1參考信號組合,以生成參考信號,使感測放大器識別自資料列提供的資料信號。
Description
本申請案主張2021年4月23日申請之題為「REFERENCE GENERATION FOR NARROW-RANGE SENSE AMPLIFIERS」的美國正式申請案第17/239,505號的權益及優先權,其出於所有目的以全文引用的方式併入本文中。
本揭示案大體而言係關於記憶陣列中的參考信號及感測放大器。更具體而言,本揭示案係關於記憶體中的參考列,該等參考列在感測放大器中生成參考信號。
現代電腦記憶體使用感測放大器作為用於自記憶體讀取資料的電路系統的一部分。感測放大器的作用是自表示儲存於記憶體單元中之單位元資料(1或0)的位元線感測低功率信號。感測放大器隨後將小的電壓擺動放大為可由與記憶體連接的數位邏輯識別且恰當地解譯的邏輯位準。
對於具有單位元線的記憶體,參考信號通常用於快取且準確地操作感測放大器。將參考信號以及自記憶體單元擷取的資料信號提供至感測放大器。將資料信號與參考信號比較,以決定記憶體單元資料的邏輯值。應將參考位準設定為記憶體單元的代表邏輯值1及0的ON/OFF電阻位準之間。對於具有小ON/OFF電阻比的記憶體,在製程、操作電壓及溫度(process, operating voltage, and temperature; PVT)變化的情況下維持小ON/OFF電阻位準之間的參考位置具有挑戰性。在一些情況下,讀取邊限可為非常小的,甚至沿讀取路徑的電阻及電容(resistance and capacitance; RC)負載效應顯著。因此,準確的參考生成機制對於感測放大器效能至關重要,對於用於具有小ON/OFF電阻比的記憶體的窄範圍感測放大器尤其如此。
在一些實施例中,記憶體系統可包含記憶體陣列,具有經配置以儲存資料並回應於讀取操作而提供資料信號的複數個資料列;記憶體陣列中的第一參考列,經配置以提供邏輯0參考信號;及記憶體陣列中的第二參考列,經配置以提供邏輯1參考信號。記憶體系統亦可包括一電路,其經配置以將至少邏輯0參考信號及邏輯1參考信號組合,以生成參考信號,使感測放大器識別自複數個資料列提供的資料信號。
在一些實施例中,自記憶體系統讀取資料的方法可包括藉由記憶體陣列接收讀取信號。方法可另外包括自記憶體陣列中之複數個資料列中之一資料列生成資料信號,其中當由讀取信號選擇時資料列可提供資料信號。方法亦可包括自記憶體陣列中的第一參考列生成邏輯0參考信號。方法可進一步包括自記憶體陣列中的第二參考列生成邏輯1參考信號。方法可另外包括將至少邏輯0參考信號及邏輯1參考信號組合,以生成參考信號,使感測放大器識別自複數個資料列提供的資料信號。
在任何實施例中,可按任何組合且無限制地包含或實施任何以下特徵。記憶體陣列可包括磁性隨機存取記憶體(Magnetic Random Access Memory; MRAM)陣列。記憶體系統亦可包括列多工器,其經配置以選擇第一參考列及第二參考列。記憶體陣列亦可包括:記憶體陣列中的第一複數個參考列,其經配置以提供邏輯0參考信號,其中第一複數個參考列可包括第一參考列;及記憶體陣列中的第二複數個參考列,其經配置以提供邏輯1參考信號,其中第二複數個參考列可包括第二參考列。電路可進一步經配置以將至少邏輯0參考信號及邏輯1參考信號組合,以藉由將邏輯0參考信號與邏輯1參考信號求和並將邏輯0參考信號與邏輯1參考信號的和除以邏輯0參考信號及邏輯1參考信號的總數而生成參考信號。記憶體陣列可進一步包含一或多個可程式化參考列,可程式化參考列可經配置以經程式化以提供邏輯0參考信號或邏輯1參考信號。電路可使用及程式化一或多個可程式化參考列以將參考信號向上或向下調整,以補償製程變化。記憶體陣列可進一步包含一或多個冗餘參考列,其可經配置以提供邏輯0參考信號或邏輯1參考信號作為第一參考列及第二參考列的備用參考列。記憶體系統可進一步包含一或多個電路,該等電路可回應於讀取操作而接收資料信號及參考信號,並可使用參考信號決定資料信號表示邏輯1還是邏輯0。一或多個電路可包括第一電路,第一電路自參考信號及資料信號移除共同信號分量。一或多個電路可包括感測放大器,感測放大器可使用移除共同信號分量後的參考信號及移除共同信號分量後的資料信號決定資料信號表示邏輯1還是邏輯0。讀取信號可使第一參考列輸出邏輯0參考信號,並且讀取信號可使第二參考列輸出邏輯1參考信號。邏輯0參考信號的電阻及電容(RC)路徑可與資料信號的RC路徑相同,並且邏輯1參考信號的RC路徑可與資料信號的RC路徑相同。可將邏輯0參考信號及邏輯1參考信號組合以生成參考信號,不需等待邏輯0參考信號及邏輯1參考信號穩定。方法/操作亦可包括:對於複數個資料列中之一者中的單元接收寫入信號;回應於寫入信號,對於第一參考列中的對應參考單元再新邏輯0位準;及回應於寫入信號對於第二參考列中的對應參考單元再新邏輯1位準。方法/操作亦可包括決定第一參考列發生故障,以及啟動冗餘參考列以替換第一參考列。
本文描述窄範圍感測放大器的實施例,該窄範圍感測放大器不受雜訊及製程變化的影響。在電阻式記憶體單元中,由感測放大器量測的導通電阻與斷開電阻的比極小。另外,製程變化可使感測放大器使用的參考電流獨立於自記憶體陣列接收的資料信號而漂移。在本文描述的實施例中,可在記憶體陣列中放置參考列以提供參考信號,該等參考信號追蹤亦發生於資料信號中的製程、電壓及/或溫度變化。在傳輸至感測放大器之前,可預處理參考信號及資料信號,以自參考信號及資料信號移除共同信號分量,並提高開狀態與關狀態電阻的比。亦可使參考信號位於開狀態與關狀態的信號位準之間的中間位置。
傳統的隨機存取記憶體(random-access memory; RAM)設計(例如快閃記憶體、動態RAM(DRAM)、靜態RAM(SRAM)等)在過去20年中主導電腦記憶體市場。然而,電阻式記憶體技術代表一種新興而可行的替代方案,其在某些應用中可能有效。電阻式隨機存取記憶體(ReRAM或RRAM)代表一類非揮發性電腦記憶體,其藉由改變諸如介電固態材料的材料上的電阻而操作。一種特定類型的稱為磁阻隨機存取記憶體(MRAM)的電阻式記憶體技術將資料儲存於影響電路電阻的磁域中。長期以來,吾人認為MRAM最終將超越電腦記憶體的競爭性技術。類似於SRAM及DRAM,MRAM是能夠高速讀取及寫入的對稱記憶體。MRAM亦為非揮發性的,使得當自記憶體單元移除電力時,內容不丟失。然而,快閃RAM、SRAM、DRAM及其他非磁性記憶體仍具有實際優點,使MRAM無法廣泛用在電腦記憶體中。本文描述的實施例解決了目前MRAM設計中存在的一些技術難題。
第1A圖圖示根據一些實施例的MRAM單元170的現代設計。此設計使用磁性穿隧接面(magnetic tunnel junction; MTJ)及自旋極化電流來翻轉磁性層中之一者中的電子的自旋。字線176在具有汲極172及源極175的電晶體的閘極上延伸。字線176可啟動此電晶體以存取MRAM單元170的內容。如上文所描述,MRAM單元170可包括固定態磁鐵180及游離態磁鐵182。
為改變MRAM單元170的記憶體狀態,可施加極化電流以翻轉游離態磁鐵182中電子的自旋。電子具有一自旋性質,其描述電子固有的少量角動量。極化電流是電子在一方向或另一方向上具有主自旋定向。此極化電流可使游離態磁鐵182中的電子有類似的自旋定向。因此,這可使游離態磁鐵的定向翻轉。
第1A圖中的MRAM單元170包含位於固定態磁鐵180與游離態磁鐵182之間的阻擋氧化層186。穿隧磁阻是MTJ中存在的磁阻效應。阻擋氧化層186可足夠薄,使得電子能在固定態磁鐵180與游離態磁鐵182之間穿隧。由此,可能產生自旋極化電流,並傳輸通過固定態磁鐵108。MTJ允許電子自旋的角動量經由MTJ轉移至自由態磁鐵182中並由此改變其電子自旋。此過程改變低電阻與高電阻狀態之間的電阻。
第1B圖圖示根據一些實施例的感測放大器150的示意圖。此感測放大器150包括參考電流輸入160及資料電流輸入162。一些實施例在連接器146處可能有感測放大器的啟用輸入。啟用輸入可使感測放大器開啟,及/或將感測放大器與參考電流輸入160及資料電流輸入162切斷以提供快速的感測放大器回應。感測放大器150包含六個電晶體,其用作差動放大器164,偵測參考電流輸入160與資料電流輸入162之間小的差異。輸入144可用於控制感測等化電路166,感測等化電路166包含三個PMOS電晶體,將傾向於將感測電路的雙側拉至由所連接電源提供的相同電位。這使感測放大器150用作閂鎖感測放大器。兩個輸入140、142表示感測放大器150在傳輸通過各別的升壓型反相器之後的反相及非反相輸出。
參考信號生成
生成記憶體感測放大器的參考信號常常至關重要,特別是使用具有小ON/OFF電阻比的記憶體元件。為起作用,參考信號需追蹤個別的記憶體單元在製程、操作電壓及溫度(PVT)上的特性,以提供用於感測記憶體元件中不同位準的準確參考。可選擇記憶體陣列中的單元以提供參考,使得在製程、電壓及溫度上的此追蹤是合適的。然而,感測讀取邊限可能非常小,甚至亦需要在參考單元與所讀取的記憶體單元之間匹配沿讀取路徑中使用的佈線的電阻及電容負載。一個事實使操作更加複雜,即記憶體單元通常保留時間極低,這是為了最大限度地提高SRAM應用中存在的耐久性所作出的犧牲。
本文描述的實施例藉由提供一參考信號解決此等技術問題,該參考信號極緊密地追蹤所讀取的記憶體元件的PVT特性。可將參考列嵌入於記憶體陣列中,該記憶體陣列保持專門用於計算參考信號的值。可將此等參考列硬編碼為邏輯0及邏輯1值。在讀取列使用字線上的讀取信號的同時,可選擇每一類型的一或多列。可將邏輯0參考信號及邏輯1參考信號組合(例如求平均值),以生成最終參考信號來區分記憶體陣列中的0與1讀取值。可在計算參考信號時添加可程式化參考列,以補償製程變化。另外,冗餘參考列可用作損壞參考列的替代者。當向記憶體陣列的同一行中的任何值寫入資料時,可再新及/或初始化參考列。由此,不需要特別的操作來再新或初始化參考列。
MRAM單元成為標準記憶體陣列中SRAM單元的可行的替代者。用於標準SRAM單元中的傳統的6T電晶體佈置具有極高的耐久性。標準SRAM單元亦使用高電阻與低電阻的一對位元線,不需要獨立的參考信號。使用MRAM單元的難點之一是複製SRAM單元的高持久性。MRAM單元依賴於電子穿隧通過氧化物。重複的穿隧對氧化物產生壓力,由此降低單元的總體效能。本文描述的實施例減小穿過氧化物的穿隧壓力。MRAM單元亦僅有單位元線,其需要使用獨立的參考信號,使感測放大器區分儲存於MRAM單元中的不同的記憶體位準。本文描述的實施例亦解決用於生成參考信號的MRAM參考單元中的保留問題。MRAM單元的短保留特性可允許參考信號隨時間丟失,除非採取預防措施。
本文描述的實施例區別於在MRAM記憶體陣列中生成參考信號的其他先前的解決方案。舉例而言,一些先前的解決方案已使用多晶矽電阻器,可修整該電阻器以設定感測放大器的參考位準。然而,自多晶矽電阻器至MRAM位元單元的PVT追蹤大體極差,導致感測邊限損失。其他解決方案已使用迷你記憶體陣列設定整個記憶體陣列中之所有感測放大器的參考位準。雖然記憶體陣列中MRAM單元的PVT追蹤大體極好,但沿感測信號路徑(例如位元線及選擇線)的RC負載可能明顯不匹配。這使感測邊限劣化,尤其是對於1/0信號比極差的記憶體如此。另外,整個記憶體陣列將大體有極高的密度,且因此尾位元的變化大。此等尾位元的資料0及資料1可能相互交叉,使資料0及資料1幾乎不可區分。
第2A圖圖示根據一些實施例的記憶體架構200的圖。記憶體架構200可包括一或多個記憶體陣列202。每一記憶體陣列202可包括複數個資料列206,複數個資料列206中之每一者可包括複數個資料位元。複數個資料列206中的資料位元可由字線291及位元線(未展示)個別地定址。與大多數傳統的記憶體陣列一樣,記憶體陣列202的輸出可在傳輸至感測放大器之前傳輸通過列多工器210。
此記憶體架構200在多個方面與傳統的記憶體架構不同,從而提高感測放大器的感測能力。第一,可藉由濾出資料電流線及參考電流線中的共同電流分量提高邏輯位準1(例如高電阻狀態)與邏輯位準0(例如低電阻狀態)的電流比。第二,偏壓產生電路212及感測電路214可提供不受製程變化及記憶體讀取干擾影響的感測放大器。第三,記憶體陣列202可包括用於生成感測放大器的參考電流的一或多個參考列。這使參考電流追蹤製程、電壓及/或溫度(PVT)變化,該等變化非常接近複數個資料列206中存在的變化。下文將更詳細地描述記憶體架構200中之此等特徵中之每一者。
可在記憶體陣列202中放置參考陣列列,以提供參考電流,該參考電流發生與正規資料列206相同的製程及時序變化。舉例而言,由於可在與資料列206相同的矽基板上製造參考列204,並且使用相同的製造製程,由製造製程導致的PVT變化在資料列206及參考列208中基本上相同。舉例而言,如果PVT變化使來自資料列206的電流略高於目標值,則來自參考列208的對應參考電流將類似地略高於目標值。如果記憶體陣列202的溫度升高/降低,並因此影響資料列206的內電阻及/或電流,則來自參考列208的參考電流將以相同的方式受到影響,因為其電路發生相同的溫度變化。藉由在記憶體陣列202中放置參考列208,來自參考列208的參考信號的變化可追蹤來自資料列206的資料信號出現的任何變化。
在一些實施例中,可使用至少一個參考列208。可將參考列208放置於接近記憶體陣列202的中心。由於記憶體陣列塊的大小增加,可在記憶體陣列塊202中增加附加參考列208。列多工器210可選擇來自參考列208中實體上最接近正在被讀取的資料列206之一者的參考電流。進行此操作可最小化參考信號及資料信號貫穿的佈線長度的差。一些實施例可將記憶體陣列202分為不同的扇區,每一扇區都具有位於彼扇區之資料列206中部的其自身的對應參考列208。
一些實施例可包括冗餘參考列204。在(主)參考列208出現故障的情況下,冗餘參考列204可用作備用。替代而言或另外,冗餘參考列204可提供用於決定參考電流的附加資料點。舉例而言,可對複數個參考列(例如參考列208及冗餘參考列204)的參考電流求平均值或以其他方式組合在一起,以產生用於讀取操作的參考電流。
參考列208中之每一者可包括複數個位元單元222,位元單元222類似於資料列206中存在的位元單元220。類似於資料列206中的位元單元220,一些實施例允許將參考列208中的位元單元222程式化為邏輯0或邏輯1值。
第2B圖圖示根據一些實施例的記憶體架構201,該記憶體架構具有參考列,可將邏輯0參考信號及邏輯1參考信號組合以形成感測放大器的總參考信號。類似於第2A圖中的記憶體架構200,此記憶體架構201包含一記憶體陣列,該記憶體陣列包含複數個資料列248。資料列248可經配置以儲存資料並回應於讀取操作而提供資料信號。資料列248亦可經配置以接收資料或回應於寫入或再新操作而再新資料。字線215可回應於讀取/寫入信號或操作而在資料列240中之每一者中選擇記憶體位置或記憶體單元。列MUX 211隨後可選擇應讀取/寫入資料的列。
為生成參考信號,記憶體陣列203可包含經配置以提供邏輯0參考信號的一或多個第一參考列。記憶體陣列203亦可包含經配置以提供邏輯1參考信號的一或多個第二參考列。在此實例中,記憶體陣列203包含經配置以提供邏輯0參考信號的兩個第一參考列242,以及經配置以提供邏輯1參考信號的兩個第二參考列244。在一些實施例中,此等參考列242、244可各別地經硬編碼以總是輸出邏輯0及邏輯1。由此,一些實施例不允許進行寫入操作以將參考列222、244輸出的值程式化為除此等預程式化值以外的值。
應指出第2B圖僅作為實例而使用每一類型的兩個參考列,且不意欲為限制性。一些實施例可能僅包括單一第一參考列及單一第二參考列。其他實施例可能包括多於兩個第一參考列及多於兩個第二參考列。大體而言,可使用每一類型的複數個參考列使個別列中可能存在的任何製程不均勻性平均化。
可藉由將第一參考列242及第二參考列244組合而生成參考信號。舉例而言,此等列可輸出一電壓或電流,可對該電壓或電流求和或聚合,並隨後縮放以生成一參考信號,該參考信號表示儲存於參考列242、244中的邏輯0與邏輯1之間的平均值。下文參考第2C圖更詳細地描述如何組合此等信號以生成感測放大器之生成信號的實例。
當接收讀取信號時,可啟動記憶體陣列203中的字線215。字線215可選擇藉由讀取操作讀取的資料列248中的記憶體單元258。同一字線215亦可選擇第一參考列242中的參考單元252、253以及第二參考列244中的參考單元254、255。列MUX 211可使用所有此等值。列MUX 211隨後可選擇資料列248,以將讀取資料提供至感測放大器。另外,列MUX 211亦可選擇將用於生成感測放大器的參考信號的參考列。在一些情況下,列MUX 211可選擇第一參考列242及第二參考列244以生成參考信號。
藉由定位記憶體陣列203中具有資料列248的參考列242、244,邏輯0參考信號及邏輯1參考信號的電阻及電容(RC)路徑與自資料列248讀取的資料的RC路徑近似相同。舉例而言,在參考列242、244及資料列248中,穿過記憶體陣列203頂部的接地電路、穿過參考元件自身的佈線及記憶體元件以及穿過列MUX 211的佈線所經歷的電阻及電容將基本上相同。佈線的長度可足夠長,使得參考信號經歷的總RC路徑及特性將與讀取資料經歷的RC路徑及特性近似相同。
為保持總RC路徑的相似性,應理解第2B圖所示的記憶體陣列203的一部分僅表示總記憶體陣列的一小部分。具體而言,總記憶體陣列可包括第2B圖所示的所有參考列的多個個例。此等參考列叢集可分佈於整個記憶體陣列中,列MUX 211可按需要選擇參考列。當選擇資料列進行讀取/寫入操作時,列MUX 211可選擇最接近正被讀取的資料列的參考列。這確保邏輯0/1參考信號經歷的總RC路徑經歷與讀取資料相同的電阻及電容負載。
由於在字線215選擇資料列248中資料單元258的同時字線215選擇參考列242、244中的參考單元252、253、254、255,因此邏輯0參考信號、邏輯1參考信號及資料信號的傳播時序都將對準。相比於其他解決方案簡單地使用不位於記憶體陣列203之同一字行中之參考列中的記憶體單元,這提供另一優點。具體而言,下文描述的用於生成參考信號的列MUX 211及/或電路系統不需等待參考信號或資料信號穩定。此等信號的任何波動在所有信號中將為相似的,因為其具有相同的RC路徑特性。因此,讀取操作不需在可讀取最終資料之前有延長的安定時間。
記憶體單元及參考單元的電阻值受製程變化的影響,其通常遵循高斯分佈。記憶體密度越大,此等變化越大。這增加生成可靠參考信號的難度,該參考信號位於高密度記憶體陣列的ON與OFF電阻位準的中間。當啟動字線時,啟用由彼字線啟動的行中的參考單元,以驅動彼同一行中資料單元的參考信號或電流。參考信號或電流隨後用作由該字線啟動之行中之單元的參考。這有效地降低對於相關參考信號的記憶體單元的密度,使得生成參考信號容易很多。
在一些實施例中,記憶體陣列203亦可包括一或多個可程式化參考列246。可使用可程式化參考列246將參考信號向上/向下調整。製程變化可導致邏輯0及邏輯1位準的統計分佈具有較大的標準差。這可需要根據此等分佈向上/向下調整參考信號。因此,可藉由記憶體控制器將可程式化參考列246程式化為具有邏輯0或邏輯1參考信號。記憶體控制器隨後可使列MUX 211將可程式化參考列246中之一或多者添加至電路,該電路接收所有邏輯位準參考信號以生成感測放大器的總參考信號。應指出在記憶體架構201的每一具體的實施方式中,可動態程式化此等可程式化的參考列246。舉例而言,在製造實施記憶體架構201的晶片之後,可對記憶體陣列203中的資料單元進行診斷測試。如果資料單元中之信號位準的分佈在兩個邏輯位準之間的中點顯示移位,則記憶體控制器對可程式化參考列246中之一或多者進行程式化,將其可程式化參考單元256、257提供至列MUX 211以計算參考信號。列MUX 211亦可選擇經程式化以使參考信號移位的任何可程式化參考列246。
除參考列242、244及可程式化參考列246以外,一些實施例亦可包括一或多個冗餘參考列240。在一些實施例中冗餘參考列可為可程式化參考列,而在其他實施例中可將冗餘參考列240硬編碼為邏輯0或邏輯1值。冗餘參考列240可用作第一參考列242及/或第二參考列244的備用參考列。當冗餘參考列240自身可程式化時,其亦可用作附加的可程式化參考列246。
如其他參考列242、244、246中偵測到故障,則可啟動冗餘參考列240以作備用。舉例而言,記憶體架構201的一些實施例可進行診斷自測,以識別記憶體203中發生故障的任何資料單元或參考單元。如果在參考列242、244、246中之一者中識別故障參考單元,則冗餘參考列240中之一者可經程式化以替換故障參考列,並在列MUX 211進行的參考信號計算中包含該等冗餘參考列240。
記憶體架構201實現的另一技術優點是作為將值寫入至對應字線215中的資料單元258的副作用,自動初始化且再新參考列中的參考單元250、251、252、253、254、255、256、257。不進行獨立的初始化或起動操作以用邏輯0/值填充參考列,可在向資料列248寫入值時向參考列寫入此等值。舉例而言,當對資料單元258執行寫入操作時,字線215亦將在各個參考列中選擇參考單元250、251、252、253、254、255、256、257。當向資料單元258寫入正確的資料時,可向參考單元中之每一者個別地寫入對應的邏輯0/1值,因其已由字線215選擇。由於在寫入彼等資料單元中之至少一者之前將不讀取彼字線215中的資料單元,因此記憶體陣列201可確保在讀取資料單元時彼字線中的所有對應的參考單元將得到填充。類似而言,作為每一讀取/寫入操作的一部分,可再新參考單元250、251、252、253、254、255、256、257中的資料以及資料單元258中的資料。這解決了提供參考單元的技術問題,該等參考單元將參考信號儲存於諸如MRAM單元的短保留記憶體中。
第2C圖圖示根據一些實施例的電路280,該電路經配置以組合邏輯位準參考信號,以生成感測放大器的參考信號。電路280可包括一組開關262,其自記憶體陣列中對應的參考列接收邏輯0參考信號260及邏輯1參考信號261。來自列MUX的控制信號266可啟動開關中之每一者以決定使用來自記憶體陣列的哪一邏輯位準參考信號生成感測放大器的參考信號。
應指出此實例使用記憶體陣列中來自第一參考列的兩個邏輯0參考信號以及來自第二參考列的兩個邏輯1參考信號。然而,提供的此數量僅為實例,且不意欲為限制性。吾人將理解電路280亦可包括由列MUX的控制信號266控制的開關262之集合中的其他開關,該列MUX對應於其他第一/第二參考列、冗餘參考列、可程式化參考列及上文描述的任何其他參考列。來自列MUX的控制信號可控制在任何給定時間傳播哪一參考列。舉例而言,控制信號266可啟動可程式化參考列以調整參考信號的位準。當在記憶體陣列中偵測到故障時,控制信號266亦可啟動冗餘參考列並停用其他參考列,以此類推。
聚合信號264可表示對參考列中所有個別信號260、261的求和。舉例而言,一些實施例可對自參考列中之每一者接收的電流進行求和。隨後可使用連接至如第2C圖所示的Vdd的開關263的集合縮放此聚合信號264。可藉由來自下文描述的感測放大器的疊接偏壓267控制此開關263之集合,並且該組集合263可用於將聚合信號264除以上文的開關262之集合傳播的參考列的總數。實際上,此操作可將聚合信號264縮放回邏輯0與邏輯1之間的類比位準(例如平均函數)。隨後可將所得的參考信號265提供至感測放大器,進行下文描述的操作。
感測放大器
第3圖圖示根據一些實施例的感測電路214的一部分,該感測電路調整提供至感測放大器150的參考信號350及資料信號352。感測放大器214的此部分可稱為參考生成電路300。參考生成電路300可基於三個疊接電晶體電路結構。第一組疊接電晶體328、330可用作電晶體對,以將最終資料信號352及參考信號350饋送至感測放大器150中。
可使用第二組疊接電晶體324、326過濾或去除來自資料列及參考列的參考信號350與資料信號352的共用信號分量。可自兩個PMOS電晶體316、318提供的調節電流源生成過濾信號。舉例而言,經由電晶體316生成並藉由電晶體324改變的電流可生成過濾電流,將該過濾電流注入於發送至感測放大器150的參考信號350。類似而言,經由電晶體318生成並藉由電晶體326改變的電流可生成過濾電流,將該過濾電流注入於發送至感測放大器150的資料信號352。可匹配此等電晶體,使得對於資料電流352及參考電流350注入電流相同。電晶體328、330可用於將資料信號352及參考信號350中的此過濾電流注入與感測放大器150連接。由於電晶體316、318提供調整電流源,因此可自參考信號350及資料信號352注入(亦即「減去」)同一電流。
此等電晶體316、324、318、326及下文描述的相關的偏壓電路可統稱為「第一電路」,其自參考信號及資料信號去除共同信號分量。雖然此實例使用參考電流及資料電流,但其他實施例不具有此限制性。一些實施例亦可量測電壓、電阻、功率、電感及/或可用於表示邏輯位準的任何其他電特性。因此,一般可將信號稱為「參考信號」及「資料信號」,並且「信號」可包括電流以及電路中可量測的任何其他電特性。
第三組疊接電晶體可包括電晶體320、322。此等電晶體320、322可用於藉由注入參考定心信號調整來自參考列的信號,以生成最終參考信號350。為產生可偵測資料信號352中之邏輯1及邏輯0位準的參考電流350,可調整提供至感測放大器150的參考信號350。舉例而言,可使用電晶體320及電晶體312生成參考信號的參考定心信號。參考信號350需足夠大以偵測邏輯0位準,但亦足夠小以偵測邏輯1位準。理想而言,可將參考信號350設定為大約在邏輯0單元的信號與邏輯1單元的信號的中間,由此將參考信號350置於此兩個可能的資料信號值的中間。
以類似於電晶體324、326注入電流的方式,可使用電晶體320、322注入並調整定心信號。可藉由用作電流源的電晶體312、314生成注入的定心信號,例如定心電流。在一些實施例中,不必對此疊接電路的資料側提供電力,並且由此對於此定心參考信號,不需將電流注入至資料信號352中。僅需使參考信號350位於邏輯0與邏輯1電流位準的中間,不需類似地使資料電流352定心。相反,可將電晶體314、322構造為用於保持總電路中之負載平衡的虛設電晶體。藉由使用電晶體320、312注入定心信號,對於每一陣列列可自動剪切參考信號350。如上文所描述,此等實施例解決的關鍵技術挑戰中之一者是產生嚴格的感測窗,該感測窗追蹤來自資料列的信號與感測放大器使用的參考信號之間的變化。定心電流進行的此自動剪切確保邏輯0與邏輯1之間的窗口追蹤資料信號352中的PVT變化。此等電晶體312、320(視情況為314、322)可稱為「第二電路」,其將參考信號調整為邏輯1信號位準與邏輯0信號位準之間。
對於MRAM記憶體單元,可使用以下方程式描述穿隧磁阻(tunnel magnetoresistance; TMR)。
在此方程式中,R
ap表示記憶體單元的反平行狀態的邏輯1高電阻,R
p表示記憶體單元的平行狀態的邏輯0低電阻。舉例而言,如TMR為1.5,則1/0狀態之間的電阻比
將約為2.5。考慮到影響此等電阻值的製程變化以及位元線、字線及列多工器的其他CMOS電路變化,最差情況的電阻比可能遠小於2.5。另外,參考電流350由於其PVT變化亦可能移位,由此增加了MRAM感測放大器的挑戰。
在讀取操作中,感測放大器可在運行穿過位元線、列多工器及感測電路之後接收穿過上文所描述的MRAM位元單元的電流。可用以下的方程式表徵感測放大器使用上文提供的參考信號350所偵測的電流。
在此方程式中,I
p及I
ap為對應於R
p及R
ap電阻的電流,且I
ref為上文所描述的參考信號350的電流。此方程式顯示I
ref越接近I
ap,電流比越大。
第3圖所示的參考生成電路300的效果是使參考電流位於記憶體陣列之資料列輸出的邏輯位準之間的中心,使參考電流350在資料電流352由於PVT變化而漂移時追蹤資料電流352。雖然使用MRAM陣列作為實例而描述此等實施例,但其他電阻式記憶體技術亦受益於使用參考生成電路300以及本文描述的其他電路。舉例而言,第2圖描繪的記憶體陣列202可包括MRAM陣列、電阻式RAM(ReRAM)陣列、相變RAM(PCRAM)陣列及/或任何其他電阻式記憶體結構。因此,下文描述的參考生成電路300、參考列208及偏壓產生電路可與任何類型的電阻式記憶體一起使用,不限於本文僅作為實例使用的MRAM記憶體。
第4圖圖示根據一些實施例的偏壓產生電路400。偏壓產生電路400可包括三個獨立的子電路:電流源電路420、疊接偏壓電路422及參考偏壓電路424。電流源420可根據MRAM位元單元408的電阻產生電流。可藉由疊接偏壓電路422及電路424的參考以參考電流源420,來產生電壓位準以用於對疊接電路施加偏壓(V
cas402)以及調整過濾電流的注入電流(V
inj406)。可基於上文描述的一或多個參考列中的虛設位元單元408、410、412生成此等參考位準。這使得此等參考電壓自動追蹤資料位元單元中及其通向感測放大器之相關路徑中的PVT變化。可將偏壓產生電路400的輸出直接饋送至第3圖的電路,以控制共同信號分量的去除以及參考電流的調整。具體而言,可將V
cas輸出402連接至第3圖中的輸入306,並且可將V
inj輸出406連接至第3圖中的輸入304。
第5圖圖示根據一些實施例的用於產生用於定心電流的附加參考偏壓的電路500。V
WL信號連接至第4圖中對應的V
WL輸入404。可使用V
WL信號打開及關閉第4圖及第5圖中的參考偏壓電路,以節省電力。可自上文描述的記憶體電路中的字線信號生成此使能信號。此等電路使用來自位元單元508、510的邏輯1陣列電流與來自位元單元512、514的邏輯0陣列電流的差生成參考電流偏壓502。可將第5圖的電路500的端子連接至前面的圖中的對應端子。舉例而言,可將參考電流偏壓電壓的輸出502連接至第3圖中的端子302。可將疊接閘極偏壓電源的端子504連接至第4圖的對應的輸出404。
第6圖圖示根據一些實施例的自記憶體電路讀取資料的方法的流程圖。方法可包括自位於記憶體陣列中的一或多個參考列接收參考信號(602)。記憶體陣列可包括MRAM單元或任何其他類型的電阻式記憶體單元。一或多個參考列可位於整個記憶體陣列中,包括大約在記憶體陣列的中心或以規則的間隔散置於記憶體陣列中。可根據與對應資料列的接近度對讀取操作選擇一或多個參考列的子集。舉例而言,可將每一資料列分配至記憶體陣列之同一扇區中的特定參考列。不主動讀取規則的資料列時,一些實施例亦選擇可用作參考列的正常資料列。
在一些實施例中,可使用複數個一或多個參考列生成參考信號。舉例而言,可對複數個參考列的輸出電流求平均,或以其他方式將其組合以生成最終參考信號。記憶體陣列亦可包括冗餘參考列,其在主參考列出現故障時可用作主參考列的備用。亦可對冗餘參考列輸出求平均,用主參考列輸出生成參考信號。可對儲存於一或多個參考列中的值進行程式化,或將其硬編碼於參考列中。一些實施例可使用參考列中之位元單元中之每一者中的邏輯位準0。
方法亦可包括自記憶體陣列中之複數個資料列中之一資料列接收資料信號(604)。資料列中之每一者可包括若干位元單元,其中每一者儲存邏輯0或邏輯1的表示。舉例而言,每一位元單元可設定游離態磁鐵的極性以儲存邏輯值的表示。可藉由讀取操作使用記憶體陣列的位元線選擇特定的資料列。當在讀取操作中選擇時,資料列可提供資料信號。在一些實施例中,資料信號及參考信號可包含電流及/或電壓值。舉例而言,可將電流自資料列提供至感測放大器,以與參考電流比較。應指出雖然流程圖600中依序顯示步驟602及步驟604,但此等步驟通常可平行進行。具體而言,參考信號及資料信號可自記憶體陣列發送並由感測放大器同時接收,由此消除與不同信號相關的任何計時差。
方法可另外包括自參考信號及資料信號去除共同信號分量(606)。共同信號分量可為自參考電流及資料電流去除的共同電流分量。可使用第一電路去除共同信號分量,該第一電路包含用於參考電流的一對疊接電晶體及用於資料電流的一對疊接電晶體。可匹配疊接電晶體對,使得其自參考信號及資料信號去除相同的共同信號。每一對疊接電晶體可包括串聯連接的NMOS及PMOS電晶體。上文的第3圖中圖示了用於去除共同信號分量的第一電路的實例。
方法可進一步包括將參考信號調整至邏輯1信號位準與邏輯0信號位準之間(608)。舉例而言,可從由參考列的邏輯0輸出接收的高信號位準縮減參考信號。可將參考信號縮減至大約中點,或邏輯1信號位準與邏輯0信號位準的中間。與用於去除共同信號分量的第一電路一樣,第二電路可包括用於參考信號的一對疊接的串聯連接的NMOS及PMOS電晶體。對於資料信號亦可包括對應的電晶體,然而不需對此等電晶體供電,而是可包括此等電晶體,使得資料信號及參考信號的電路均匹配。上文的第3圖中圖示了用於調整參考信號的第二電路的實例。應指出雖然流程圖600中依序顯示步驟606及步驟608,但此等步驟亦可平行進行。具體而言,可去除共同信號分量,如第3圖所示可同時使用疊接電晶體分支平行調整參考信號。
方法亦可包括向感測放大器提供參考信號(610)。在去除共同信號分量之後及共同信號分量調整至邏輯1信號位準與邏輯0信號位準之間之後,可向感測放大器提供參考信號。舉例而言,當參考信號包含參考電流時,可藉由向參考電流注入反向電流以降低參考信號位準來縮減參考電流。當參考列輸出邏輯0信號位準時,自高邏輯0位準縮減至邏輯0位準與邏輯1位準之間。
方法可另外包括向感測放大器提供資料信號(612)。在如上文所描述的去除共同信號分量之後,可將資料信號提供至感測放大器。感測放大器可經配置以偵測穿過資料信號自記憶體陣列接收的邏輯1與邏輯0信號之間的差。可藉由將參考信號與資料信號比較來偵測此等差。感測放大器可包含感測放大器的任何配置,包括如第1C圖所示的閂鎖感測放大器。應指出雖然流程圖600中依序顯示步驟610及步驟612,但此等步驟通常可並行進行。具體而言,感測放大器可同時接收參考信號及資料信號。由於相同的寫入線啟動兩個信號,因此其通常將傳輸通過第3圖的電路,並且同時到達感測放大器。
應瞭解第6圖所示的具體步驟提供根據各個實施例自記憶體電路讀取資料的特定方法。根據替代實施例,亦可執行其他步驟順序。舉例而言,替代實施例可按不同的次序執行上文敘述的步驟。此外,第6圖所示的個別的步驟可包括多個子步驟,可根據個別步驟的情況以各種順序執行該等子步驟。另外,可根據特定應用添加或去除額外的步驟。一般技術者將瞭解許多變化、修改及替代。
在以上的詳細描述中,為深入理解各個實施例,出於解釋的目的,闡述大量具體細節。然而,對於熟習此項技術者顯而易見的是,可在無一些此等細節中的情況下實踐實施例。在其他情況下,以方塊圖形式展示已知的結構及裝置。
以上的描述僅提供例示性實施例,無意限制揭示案的範疇、適用性或配置。相反,前文對例示性實施例的描述將向熟習此項技術者提供用於實施例示性實施例的有用描述。應理解可在不脫離所附請求項中闡述的各個實施例的精神及範疇的情況下對元件的功能及佈置作出各種改變。
為深入理解實施例,以上的描述給出具體細節。然而,一般技術者將理解可在無此等具體細節的情況下實踐實施例。舉例而言,已用方塊圖形式將電路、系統、網路、製程及其他部分展示為部件,以便不在不必要的細節中模糊實施例。在其他情況中,所展示的已知的電路、製程、演算法、結構及技術無不必要的細節,以便避免模糊實施例。
另外,應指出已將個別的實施例描述為一過程,用作業圖、流程圖、資料流圖、結構圖或方塊圖描繪過程。雖然流程圖已將操作描述為順序的過程,但許多操作可平行或同時進行。另外,可重新安排操作的次序。過程在其操作完成時終止,但可具有圖中未包括的額外的步驟。過程可對應於方法、函數、程序、次常式、子程式等。當過程對應於函數時,其終止可對應於功能返回至呼叫函數或主函數。
在前面的說明書中,參考具體的實施例描述各個實施例的態樣,但熟習此項技術者將瞭解本發明不限於此。可單獨或共同使用上文描述的實施例的各個特徵及態樣。另外,在本文描述的彼等之外,可在不脫離說明書的更廣泛的精神及範疇的情況下在任何數量的環境及應用中使用實施例。因此將說明書及圖式視為說明性的而非限制性的。
140:輸入
142:輸入
144:輸入
146:連接器
150:感測放大器
160:參考電流輸入
162:資料電流輸入
166:感測等化電路
170:MRAM單元
172:汲極
174:源極
176:字線
180:固定態磁鐵
182:游離態磁
186:阻擋氧化層
200:記憶體架構
201:記憶體架構
202:記憶體陣列
203:記憶體陣列
204:冗餘參考列
206:資料列
208:參考列
210:列多工器
211:列MUX
212:偏壓產生電路
214:感測電路
215:字線
220:位元單元
222:位元單元
240-1:資料列
240-2:資料列
242-1:第一參考列
242-2:第一參考列
244-1:第二參考列
244-2:第二參考列
246-1:可程式化參考列
246-2:可程式化參考列
248:資料列
250:參考單元
251:參考單元
252:參考單元
253:參考單元
254:參考單元
255:參考單元
256:參考單元
257:參考單元
258:資料單元
260-1:參考信號
261-1:參考信號
261-2:參考信號
262:開關
263:開關
264:聚合信號
265:參考信號
266:控制信號
267:疊接偏壓
280:電路
291:字線
300:參考生成電路
302:端子
304:輸入
306:輸入
312:電晶體
314:電晶體
316:PMOS電晶體
318:PMOS電晶體
320:電晶體
322:電晶體
324:電晶體
326:電晶體
328:疊接電晶體
330:疊接電晶體
400:偏壓產生電路
402:偏壓
404:注入電流
406:Vinj輸出
408:位元單元
410:位元單元
412:位元單元
420:電流源
422:疊接偏壓電路
424:參考偏壓電路
500:電路
502:參考電流偏壓
508:位元單元
510:位元單元
512:位元單元
514:位元單元
600:流程圖
602:步驟
604:步驟
606:步驟
608:步驟
610:步驟
612:步驟
V
cas:偏壓
V
inj:注入電流
可參考說明書的剩餘部分及圖式進一步理解各個實施例的性質及優點,其中在若干圖中使用相同的元件符號指相似的部件。在一些情況下,一子標記與一元件符號相關,表示多個相似部件中之一者。當提及一元件符號而未說明現有子標記時,其意為提及所有此等多個相似的部件。
第1A圖圖示根據一些實施例的MRAM單元的現代設計。
第1B圖圖示根據一些實施例的感測放大器的示意圖。
第2A圖圖示根據一些實施例的記憶體架構的圖。
第2B圖圖示根據一些實施例的記憶體架構,該記憶體架構具有參考列,可將邏輯0參考信號及邏輯1參考信號組合以形成感測放大器的總參考信號。
第2C圖圖示根據一些實施例的電路,該電路經配置以組合邏輯位準參考信號,以生成感測放大器的參考信號。
第3圖圖示根據一些實施例的感測電路的一部分,該感測電路調整提供至感測放大器的參考電流及資料電流。
第4圖圖示根據一些實施例的偏壓產生電路。
第5圖圖示根據一些實施例的用於產生用於定心電流的附加參考偏壓的電路。
第6圖圖示根據一些實施例的自記憶體電路讀取資料的方法的流程圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記)
無
國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記)
無
201:記憶體架構
203:記憶體陣列
211:列MUX
215:字線
240-1:資料列
240-2:資料列
242-1:第一參考列
242-2:第一參考列
244-1:第二參考列
244-2:第二參考列
246-1:可程式化參考列
246-2:可程式化參考列
248:資料列
250:參考單元
251:參考單元
252:參考單元
253:參考單元
254:參考單元
255:參考單元
256:參考單元
257:參考單元
258:資料單元
Claims (18)
- 一種記憶體系統,其包含:一記憶體陣列,包含:複數個資料列,其經配置以儲存資料並回應於一讀取操作而提供一資料信號;該記憶體陣列中的複數個第一參考列,其經配置以提供相同的邏輯0參考信號,其中該複數個第一參考列被分佈於該記憶體陣列中的該複數個資料列之間;及該記憶體陣列中的複數個第二參考列,其經配置以提供相同的邏輯1參考信號,其中該複數個第二參考列被分佈於該記憶體陣列的該複數個資料列之間;一列多工器,經配置以進行以下操作:在該複數個第一參考列中選擇最靠近於該複數個資料列中正在被讀取該資料信號的一資料列的一第一參考列;在該複數個第二參考列中選擇最靠近於該資料列的一第二參考列;及一電路,其經配置以將從該第一參考列的至少該邏輯0參考信號及從該第二參考列的該邏輯1參考信號組合,以生成一參考信號,使一感測放大器識別自該複數個資料列提供的該資料信號。
- 如請求項1所述之記憶體系統,其中該記憶體陣列包含一磁性隨機存取記憶體(MRAM)陣列。
- 如請求項1所述之記憶體系統,其中該列多 工器進一步經配置以選擇該第一參考列及該第二參考列,使得該資料信號的一電阻及電容(RC)路徑與該參考信號的一RC路徑近似相同。
- 如請求項1所述之記憶體系統,其中該記憶體陣列進一步包含一或多個可程式化參考列,其經配置以經程式化以提供邏輯0參考信號或邏輯1參考信號。
- 如請求項4所述之記憶體系統,其中該電路使用及程式化該一或多個可程式化參考列,以將該參考信號向上或向下調整,以補償製程變化。
- 如請求項1所述之記憶體系統,其中該記憶體陣列進一步包含一或多個冗餘參考列,其經配置以提供邏輯0參考信號或邏輯1參考信號作為該第一參考列及該第二參考列的備用參考列。
- 如請求項1所述之記憶體系統,其進一步包含一或多個電路,其回應於該讀取操作而接收該資料信號及該參考信號,並使用該參考信號決定該資料信號表示一邏輯1還是一邏輯0。
- 如請求項7所述之記憶體系統,其中該一或多個電路包括一第一電路,該第一電路透過從相同的電流源將相同的電流注入至該資料信號及該參考信號,自該參考信號及該資料信號移除一共同信號分量。
- 如請求項7所述之記憶體系統,其中該一或多個電路包含一感測放大器,其使用以下決定該資料信號表示一邏輯1還是一邏輯0: 去除一共同信號分量之後的該參考信號;及去除該共同信號分量之後的該資料信號。
- 一種自一記憶體系統讀取資料的方法,該方法包含以下步驟:藉由一記憶體陣列接收一讀取信號;藉由該記憶體陣列自該記憶體陣列中之複數個資料列中之一資料列生成一資料信號,當由該讀取信號選擇時該資料列提供該資料信號;藉由該記憶體陣列自該記憶體陣列中被分佈於該記憶體陣列的該複數個資料列之間的複數個第一參考列生成複數個相同的邏輯0參考信號;藉由該記憶體陣列自該記憶體陣列中被分佈於該記憶體陣列的該複數個資料列之間的複數個第二參考列生成複數個相同的邏輯1參考信號;藉由該記憶體陣列選擇該複數個第一參考列中最靠近該資料列的一第一參考列;藉由該記憶體陣列選擇該複數個第二參考列中最靠近該資料列的一第二參考列;及將來自該第一參考列的至少該邏輯0參考信號及來自該第二參考列的該邏輯1參考信號組合,以生成一參考信號,使一感測放大器識別該資料信號。
- 如請求項10所述之方法,其中:該讀取信號使該第一參考列輸出該邏輯0參考信號;及 該讀取信號使該第二參考列輸出該邏輯1參考信號。
- 如請求項11所述之方法,其中該第一參考列及該第二參考列進一步被選擇,使得:該邏輯0參考信號的一電阻及電容(RC)路徑與該資料信號的一RC路徑相同;及該邏輯1參考信號的一RC路徑與該資料信號的該RC路徑相同。
- 如請求項10所述之方法,其中:將該複數個相同的邏輯0參考信號及該複數個相同的邏輯1參考信號組合以生成該參考信號,不需等待該邏輯0參考信號及該邏輯1參考信號穩定。
- 如請求項10所述之方法,其進一步包含以下步驟:對於該複數個資料列中之一單元,藉由一記憶體陣列接收一寫入信號;回應於該寫入信號對於該第一參考列中之一對應參考單元再新一邏輯0位準;及回應於該寫入信號對於該第二參考列中之一對應參考單元再新一邏輯1位準。
- 如請求項10所述之方法,其進一步包含以下步驟:決定該第一參考列發生故障,以及啟動一冗餘參考列以替換該第一參考列。
- 如請求項10所述之方法,其進一步包括以下步驟:使用該參考信號決定該資料信號表示一邏輯1 還是邏輯0。
- 如請求項16所述之方法,其進一步包括以下步驟:透過將來自相同電流源的相同電流注入該資料信號及該參考信號,自該參考信號及該資料信號去除一共同信號分量。
- 如請求項17所述之方法,其進一步包括以下步驟:使用一感測放大器使用以下來決定該資料信號表示一邏輯1還是邏輯0:去除一共同信號分量之後的該參考信號;及去除該共同信號分量之後的該資料信號。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/239,505 | 2021-04-23 | ||
US17/239,505 US11854590B2 (en) | 2021-04-23 | 2021-04-23 | Reference generation for narrow-range sense amplifiers |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202307835A TW202307835A (zh) | 2023-02-16 |
TWI820683B true TWI820683B (zh) | 2023-11-01 |
Family
ID=83693430
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111115217A TWI820683B (zh) | 2021-04-23 | 2022-04-21 | 用於窄範圍感測放大器的參考生成的記憶系統及方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11854590B2 (zh) |
TW (1) | TWI820683B (zh) |
WO (1) | WO2022225678A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11710519B2 (en) * | 2021-07-06 | 2023-07-25 | Macronix International Co., Ltd. | High density memory with reference memory using grouped cells and corresponding operations |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200636717A (en) * | 2005-01-12 | 2006-10-16 | Ibm | Method and apparatus for current sense amplifier calibration in mram devices |
US20090175108A1 (en) * | 2008-01-07 | 2009-07-09 | Rok Dittrich | Integrated Circuit, Cell Arrangement, Method for Manufacturing an Integrated Circuit and for Reading a Memory Cell Status, Memory Module |
US20140185361A1 (en) * | 2012-12-27 | 2014-07-03 | Eun Cho Oh | Non-volatile random access memory device and data read method thereof |
TW201939489A (zh) * | 2018-03-16 | 2019-10-01 | 台灣積體電路製造股份有限公司 | 記憶體元件、感測放大器以及記憶體讀取方法 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6317376B1 (en) * | 2000-06-20 | 2001-11-13 | Hewlett-Packard Company | Reference signal generation for magnetic random access memory devices |
JP3821066B2 (ja) * | 2002-07-04 | 2006-09-13 | 日本電気株式会社 | 磁気ランダムアクセスメモリ |
US9042152B2 (en) * | 2011-08-25 | 2015-05-26 | Samsung Electronics Co., Ltd. | Data read circuit, a non-volatile memory device having the same, and a method of reading data from the non-volatile memory device |
KR101855295B1 (ko) * | 2011-09-08 | 2018-05-09 | 삼성전자주식회사 | 데이터 리드회로, 이를 포함하는 불휘발성 메모리 장치 및 불휘발성 메모리 장치의 데이터 리드 방법 |
KR102049306B1 (ko) | 2011-12-12 | 2019-11-27 | 삼성전자주식회사 | 메모리 셀의 리드 또는 라이트 동작 방법 과 장치 및 이를 포함하는 메모리 시스템 |
US8693273B2 (en) | 2012-01-06 | 2014-04-08 | Headway Technologies, Inc. | Reference averaging for MRAM sense amplifiers |
US8923041B2 (en) | 2012-04-11 | 2014-12-30 | Everspin Technologies, Inc. | Self-referenced sense amplifier for spin torque MRAM |
US9159381B2 (en) | 2012-05-04 | 2015-10-13 | Qualcomm Incorporated | Tunable reference circuit |
US9251881B2 (en) | 2013-09-27 | 2016-02-02 | Qualcomm Incorporated | System and method to trim reference levels in a resistive memory |
KR102169681B1 (ko) | 2013-12-16 | 2020-10-26 | 삼성전자주식회사 | 감지 증폭기, 그것을 포함하는 불휘발성 메모리 장치 및 그것의 센싱 방법 |
KR101582731B1 (ko) | 2014-01-07 | 2016-01-08 | 한양대학교 산학협력단 | 저항성 메모리의 감지증폭회로 |
US9293171B2 (en) | 2014-03-13 | 2016-03-22 | Kabushiki Kaisha Toshiba | Resistance change memory |
KR20150116072A (ko) * | 2014-04-04 | 2015-10-15 | 에스케이하이닉스 주식회사 | 전자 장치 |
KR102189824B1 (ko) * | 2014-08-04 | 2020-12-11 | 삼성전자주식회사 | 메모리 장치의 단위 어레이, 이를 포함하는 메모리 장치 및 메모리 시스템 |
KR102265464B1 (ko) | 2014-12-12 | 2021-06-16 | 삼성전자주식회사 | 분리 센싱 타입의 센싱 회로를 가지는 반도체 메모리 장치 및 그에 따른 데이터 센싱 방법 |
JP6749021B2 (ja) | 2015-05-15 | 2020-09-02 | 国立大学法人東北大学 | 抵抗変化型素子を備えた記憶回路 |
US9747965B2 (en) | 2015-12-28 | 2017-08-29 | Headway Technologies, Inc. | Adaptive reference scheme for magnetic memory applications |
JP6505902B1 (ja) | 2018-03-20 | 2019-04-24 | 株式会社東芝 | 磁気メモリ及びメモリシステム |
JP2020077445A (ja) * | 2018-11-07 | 2020-05-21 | ソニーセミコンダクタソリューションズ株式会社 | 記憶制御装置、記憶装置、および、情報処理システム |
US10803913B1 (en) | 2019-06-11 | 2020-10-13 | Applied Materials, Inc. | Narrow range sense amplifier with immunity to noise and variation |
US11017845B2 (en) | 2019-09-11 | 2021-05-25 | Sigmasense, Llc. | RAM cell processing circuit for concurrency of refresh and read |
-
2021
- 2021-04-23 US US17/239,505 patent/US11854590B2/en active Active
-
2022
- 2022-04-01 WO PCT/US2022/023111 patent/WO2022225678A1/en active Application Filing
- 2022-04-21 TW TW111115217A patent/TWI820683B/zh active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200636717A (en) * | 2005-01-12 | 2006-10-16 | Ibm | Method and apparatus for current sense amplifier calibration in mram devices |
US20090175108A1 (en) * | 2008-01-07 | 2009-07-09 | Rok Dittrich | Integrated Circuit, Cell Arrangement, Method for Manufacturing an Integrated Circuit and for Reading a Memory Cell Status, Memory Module |
US20140185361A1 (en) * | 2012-12-27 | 2014-07-03 | Eun Cho Oh | Non-volatile random access memory device and data read method thereof |
TW201939489A (zh) * | 2018-03-16 | 2019-10-01 | 台灣積體電路製造股份有限公司 | 記憶體元件、感測放大器以及記憶體讀取方法 |
Also Published As
Publication number | Publication date |
---|---|
US11854590B2 (en) | 2023-12-26 |
WO2022225678A1 (en) | 2022-10-27 |
US20220343960A1 (en) | 2022-10-27 |
TW202307835A (zh) | 2023-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9536621B2 (en) | Nonvolatile memory | |
JP4431265B2 (ja) | メモリセル抵抗状態感知回路およびメモリセル抵抗状態感知方法 | |
KR101487062B1 (ko) | 동일 극성 전류를 이용하여 기록을 가능하게 하는 상대적으로 반전된 자기 터널 접합 엘리먼트들을 갖는 차동 mram 구조물 | |
US10056127B2 (en) | Supply-switched dual cell memory bitcell | |
JP4758554B2 (ja) | Mram装置 | |
US7136300B2 (en) | Magnetic memory device including groups of series-connected memory elements | |
US9552861B2 (en) | Resistance change memory | |
US20200005844A1 (en) | Compact magnetic storage memory cell | |
US11049529B2 (en) | Narrow range sense amplifier with immunity to noise and variation | |
US11132253B2 (en) | Direct-input redundancy scheme with dedicated error correction code circuit | |
US6982909B2 (en) | System and method for reading a memory cell | |
US20070247939A1 (en) | Mram array with reference cell row and methof of operation | |
TWI820683B (zh) | 用於窄範圍感測放大器的參考生成的記憶系統及方法 | |
US20160336063A1 (en) | Resistive ratio-based memory cell | |
TW202240578A (zh) | 用於stt-mram之中點感測參考產生 | |
US6836422B1 (en) | System and method for reading a memory cell | |
JP2012059326A (ja) | 半導体記憶装置 | |
TW202213336A (zh) | 記憶體元件 | |
KR102722816B1 (ko) | 잡음 및 변동에 대한 내성을 갖는 협-범위 감지 증폭기 | |
KR20210053245A (ko) | 메모리 디바이스의 다수의 감지 증폭기용 구조체 |