TWI817577B - 配線基板之製造方法 - Google Patents

配線基板之製造方法 Download PDF

Info

Publication number
TWI817577B
TWI817577B TW111123230A TW111123230A TWI817577B TW I817577 B TWI817577 B TW I817577B TW 111123230 A TW111123230 A TW 111123230A TW 111123230 A TW111123230 A TW 111123230A TW I817577 B TWI817577 B TW I817577B
Authority
TW
Taiwan
Prior art keywords
layer
carrier
metal layer
laminated sheet
manufacturing
Prior art date
Application number
TW111123230A
Other languages
English (en)
Other versions
TW202315491A (zh
Inventor
北畠有紀子
中村利美
松浦宜範
Original Assignee
日商三井金屬鑛業股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商三井金屬鑛業股份有限公司 filed Critical 日商三井金屬鑛業股份有限公司
Publication of TW202315491A publication Critical patent/TW202315491A/zh
Application granted granted Critical
Publication of TWI817577B publication Critical patent/TWI817577B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4682Manufacture of core-less build-up multilayer circuits on a temporary carrier or on a metal foil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/15Ceramic or glass substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • H05K3/0052Depaneling, i.e. dividing a panel into circuit boards; Working of the edges of circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/007Manufacture or processing of a substrate for a printed circuit board supported by a temporary or sacrificial carrier
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • H01L2221/68386Separation by peeling

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Laminated Bodies (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structure Of Printed Boards (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Abstract

提供可簡便且確實剝離載體之配線基板之製造方法。此配線基板之製造方法係包含於載體上,準備依序備有剝離層及金屬層之層積薄片的工程、在使層積薄片以平面所視之時,使較層積薄片之外緣部更通過內側,且在使層積薄片以剖面所視之時,使貫通金屬層及剝離層,從與層積薄片之載體相反側之面,楔入切痕,令切痕做為邊界,將金屬層及前述剝離層,分割成中央部與周緣部的工程、從切痕朝向金屬層或剝離層之中央部側,插入薄片,於金屬層與前述載體之間,形成間隙的工程中,使層積薄片以剖面所視之時,對於載體之主面而言,薄片之插入角度超過0°的工程。

Description

配線基板之製造方法
本發明係有關配線基板之製造方法。
近年以來,為提升印刷配線板之安裝密度小型化,廣為進行印刷配線板之多層化。如此多層印刷配線板係在許多攜帶用電子機器,以輕量化或小型化為目的而被利用。然後,此多層印刷配線板中,要求層間絕緣層變厚之減低,及做為配線板之更進一步之輕量化。
做為滿足如此要求之技術,採用使用無芯增層法之多層印刷配線板之製造方法。無芯增層法係所謂不使用核心基板,交互層積(BILUD UP)絕緣層與配線層而多層化之方法。於無芯增層法中,為容易進行支持體與多層印刷配線板之剝離,提案有使用附有載體金屬箔。例如,專利文獻1(日本特開2005-101137號公報)中,揭示包含於附有載體銅箔之載體面,貼附絕緣樹脂層成為支持體,於附有載體銅箔之極薄銅層側,經由光阻劑加工、圖案電解銅電鍍、抗蝕劑除去等之工程,形成第一之配線導體之後,層積絕緣材料,形成層積配線層,剝離附有載體支持基板,除去極薄銅層之半導體元件搭載用封裝基板之製造方法。
又,為予專利文獻1所示埋入電路之微細化,期望為金屬層之厚度為1μm以下之附有載體金屬箔。又,為實現金屬層之厚度的減低,提案經由濺鍍等之氣相法,形成金屬層者。例如,專利文獻2(國際公開2017/150283號)中,揭示有在於玻璃薄片等之載體上,使剝離層、防止反射層及極薄銅層(例如膜厚300nm),經由濺鍍法而形成之附有載體銅箔。又,專利文獻3(國際公開第2017/150284號)中,揭示有在於玻璃薄片等之載體上,使中間層(例如密接金屬層及剝離補助層)、剝離層及極薄銅層(例如膜厚300nm)經由濺鍍形成之附有載體銅箔。於專利文獻2及3中,揭示有藉由介入存在以特定之金屬構成之中間層,經由獲取載體之機械性剝離強度優異之安定性、或呈現防止反射層所期望之暗色,提升畫像檢査(例如自動畫像極査(AOI))之辨視性。
尤其是伴隨電子裝置之更進一步之小型化及省電化,更提高了半導體晶片及印刷配線板之高集成化及薄化之需求。做為滿足相關需要之次世代封裝技術,近來以來檢討了FO-WLP(Fan-Out Wafer Level Packaging)或PLP (Panel Level Packaging)之採用。然後,於FO-WLP或PLP之中,亦有檢討無芯增層法之採用。做為如此工法之一,有於無芯支持體表面,在形成配線層及依需要形成多層配線層後,進行晶片之安装及封閉,於此後,剝離支持體之稱之為RDL-First(Redistribution Layer-First)法之工法。例如,於專利文獻4(日本特開2015-35551號公報)中,揭示包含對玻璃或矽晶圓所成支持體之主面之金屬剝離層之形成,對其上之絕緣樹脂層之形成,對其上之含多層之再配線層(Redistribution Layer)之形成,對其上之半導體積體電路之安裝及封閉、支持體之除去所成剝離層之露出、剝離層之除去所成2次安裝襯墊之露出、以及對2次安裝襯墊之表面之焊錫突起電極之形成、以及2次安裝的半導體裝置之製造方法。
然而,從使用無芯增層法等製作之附有配線層載體,剝離載體時,配線層大為彎曲,產生斷線或剝離之結果,進而產生配線層之連接可靠性之下降。因此,提案有處理相關問題之載體之除去方法。例如,專利文獻5(日本特開2020-119952號公報)中,揭示有從在於載體之表面介入假黏著層而設之工件(例如,包含接觸於假黏著層之配線層、和接合於配線層之複數之晶片、和封閉各晶片之塑模層),除去載體之方法。揭示於專利文獻5之方法中,相較於設置工件之載體之表面側,載體之背面側,形成有向側方突出之階差部,將工件從上方保持之狀態下,經由在階差部施加向下之力,可容易從工件除去載體。又,專利文獻6(國際公開第2018/173807號)中,關於配線板之製造方法,使複合層積體(包含支持體、剝離層及多層配線板)密接於平台之下,將支持體或多層配線板,從剝離層,形成特定之凸曲面而進行剝離。根據相關方法時,可防止支持體之破裂、或多層配線板之龜裂或斷線等之缺陷之產生,可進行安定之剝離。 [先前技術文獻] [專利文獻]
[專利文獻1]日本特開2005-101137號公報 [專利文獻2]國際公開第2017/150283號 [專利文獻3]國際公開第2017/150284號 [專利文獻4]日本特開2015-35551號公報 [專利文獻5]日本特開2020-119952號公報 [專利文獻6]國際公開第2018/173807號
惟,以往之配線基板之製造方法係有由於配線基板(例如包含配線層、半導體元件(晶片)及樹脂層的含樹脂層)之厚度,使得載體之剝離變得困難之情形,或對於載體之剝離,需要專用之裝置乃至於複雜之工程之情形等,從簡便且確實之載體之剝離的觀點視之,還有改善之餘地。
本發明人等,對於現今依序具備載體、剝離層及金屬層之層積薄片,發現使金屬層及剝離層楔入分割中央部與周緣部之特定之切痕,藉由從此切痕,將薄片以特定之角度插入,於金屬層與載體間,形成間隙,可簡便且確實地剝離載體而製造配線基板。
因此,本發明之目的係提供可簡便且確實剝離載體之配線基板之製造方法。
根據本發明時,可提供以下之形態。 [形態1] 配線基板之製造方法中,包含 於載體上,準備依序備有剝離層及金屬層之層積薄片的工程、 在使前述層積薄片以平面所視之時,使較前述層積薄片之外緣部更通過內側,且在使前述層積薄片以剖面所視之時,使貫通前述金屬層及前述剝離層,從與前述層積薄片之載體相反側之面,楔入切痕,令前述切痕做為邊界,將前述金屬層及前述剝離層,分割成中央部與周緣部的工程、 從前述切痕朝向前述金屬層或前述剝離層之前述中央部側,插入薄片,於前述金屬層與前述載體之間,形成間隙的工程中,使前述層積薄片以剖面所視之時,對於前述載體之主面而言,前述薄片之插入角度超過0°的工程、 之配線基板之製造方法。 [形態2] 配線基板之製造方法中,包含 於載體上,準備依序備有剝離層及金屬層之層積薄片的工程、 在使前述層積薄片以平面所視之時,使較前述層積薄片之外緣部更通過內側,且在使前述層積薄片以剖面所視之時,使貫通前述金屬層及前述剝離層,從與前述層積薄片之載體相反側之面,楔入切痕,令前述切痕做為邊界,將前述金屬層及前述剝離層,分割成中央部與周緣部的工程、 從前述切痕朝向前述金屬層或前述剝離層之前述中央部側,插入薄片,於前述金屬層與前述載體之間,形成間隙的工程中,使前述層積薄片以剖面所視之時,對於前述載體之主面而言,前述薄片之插入角度超過0°的工程; 前述載體係於外周部具有缺口或定向平面(Orientation Flat)之單結晶矽載體,於前述切痕之形成工程中,令從前述單結晶矽載體之中心,至前述缺口或前述定向平面之中點的半直線做為起點,向右旋(順時針)規定角度θ之時,使外部應力之進展方向成為1°<θ<89°之範圍內而楔入切痕的配線基板之製造方法。 [形態3] 更包含將形成之前述間隙做為起點,經由將前述薄片沿著前述切痕移動,擴大前述間隙的工程之形態1或2記載之配線基板之製造方法。 [形態4] 更包含擴大前述間隙後,對於前述層積薄片而言,經由向前述載體與前述金屬層遠離之方向施加力,形成之前述間隙做為起點,使前述間隙做為肇因,從前述載體剝離前述金屬層的工程之形態3記載之配線基板之製造方法。 [形態5] 前述切痕係使前述層積薄片由剖面所視之時,使不貫通前述載體之至少一部分而形成之形態1~4之任一項記載之配線基板之製造方法。 [形態6] 前述切痕之寬度係0.01mm以上20mm以下之形態1~5之任一項記載之配線基板之製造方法。 [形態7] 前述薄片為切割刃,該切割刃為平刃、三角刃、四角刃、圓形刃及旋轉刃之任一者之形態1~6之任一項記載之配線基板之製造方法。 [形態8] 前述切痕係使前述層積薄片由平面所視之時,使前述周緣部包圍前述中央部,以線狀之圖案加以形成之形態1~7之任一項記載之配線基板之製造方法。 [形態9] 前述薄片之移動係遍及前述切痕之一部分或全長而進行之形態3~8之任一項記載之配線基板之製造方法。 [形態10] 前述金屬層之剝去係在把持或支持前述載體或前述層積薄片之外緣部之狀態下進行之形態4~9之任一項記載之配線基板之製造方法。 [形態11] 前述插入角度係超過0.1°,60°以下之形態1~10之任一項記載之配線基板之製造方法。 [形態12] 對於前述間隙之形成之前述薄片之前述層積薄片的插入寬度係0.1mm以上之形態1~11之任一項記載之配線基板之製造方法。 [形態13] 前述薄片係以選自至少1種鐵系材料、非鐵金屬、陶瓷及鑽石所成群所構成之形態1~12之任一項記載之配線基板之製造方法。 [形態14] 前述層積薄片係於與前述金屬層之前述剝離層相反側之面,更具備含樹脂層之形態1~13之任一項記載之配線基板之製造方法。 [形態15] 前述含樹脂層係包含選自至少1種配線層、半導體元件及樹脂層所成群之形態14記載之配線基板之製造方法。 [形態16] 前述含樹脂層之厚度係1000μm以下之形態14或15記載之配線基板之製造方法。 [形態17] 前述間隙之形成之前述薄片之插入係對前述含樹脂層加以進行之形態14~16之任一項記載之配線基板之製造方法。
配線基板之製造方法
本發明係有關配線基板之製造方法。本發明之方法係包含(1)層積薄片之準備、(2)切痕之形成、(3)間隙之形成、(4)經由所期望而進行之間隙之擴大、及(5)經由所期望而進行之載體之剝離之各工程。
以下,參照圖面,對於各個工程(1)~(5)加以說明。
(1)層積薄片之準備 將本發明之配線基板之製造方法之一例示於圖1~3。首先,如圖1A(i)所示,於載體12上,準備依序備有剝離層15及金屬層16之層積薄片10。剝離層15係設於載體12上,賦予載體12與金屬層16之剝離之層。金屬層16係設於剝離層15上之金屬所構成之層。
層積薄片10係於載體12與剝離層15之間,更具中間層14亦可。各別中間層14、剝離層15及金屬層16係可為由1層所構成之單層,亦可為由2層以上所構成之多層。
載體12係可為玻璃、陶瓷、矽、樹脂、及金屬之任一者所構成者,較佳為包含矽之基板或玻璃基板。做為包含矽之基板,係做為元素只要包含Si,任何之基板皆可,可適用SiO 2基板、SiN基板、Si單結晶基板、Si多結晶基板等。較佳為玻璃載體、單結晶矽基板或多結晶矽基板。根據本發明之較佳形態時,載體12係直徑100mm以上之圓板狀,更佳為直徑200mm以上450mm以下之圓板狀。根據本發明之其他之較佳形態時,載體12係短邊為100mm以上之矩形狀,更佳為短邊為150mm以上650mm以下。矩形狀之載體12係相較短邊,長邊為充分長之滾軸形狀者亦可,較佳為長邊為200mm以上650mm以下。
如圖1A(i)及圖1B(i)所示,層積薄片10係於與金屬層16之剝離層15相反側之面,更具備含樹脂層20亦可。含樹脂層20係包含選自至少1種配線層、半導體元件及樹脂層(塑模樹脂層)所成群為佳。例如,含樹脂層20係可為至少含樹脂層者。較佳而言,含樹脂層20係包含配線層、設於配線層上之半導體元件、及包圍半導體元件之樹脂層。樹脂層係僅包圍半導體元件之構造(凸緣塑模構造)亦可,包圍半導體元件及配線層之雙方之構造(全模構造)亦可。不論如何,含樹脂層20係可以與以往之配線基板之製造方法相同之方法形成。然而,上述半導體元件係包含具備積體電路或感測器等之裝置機能者。
含樹脂層20之厚度係1000μm以下為佳,較佳為10μm以上500μm以下,更佳為50μm以上400μm以下,尤以70μm以上300μm以下為佳。經由如此,可達成配線基板之小型化乃至於輕量化,含樹脂層20之散熱性能亦優異。又,含樹脂層20即使為如此薄之時,根據本發明時,可確實進行載體12之剝離。
層積薄片10係例如如下進行準備。首先,於載體12上,準備具備所期望而設置之中間層14(即任此意之層)、剝離層15及金屬層16之附有載體金屬箔18。接著,於金屬層16之表面,形成第1配線層。之後,以第1配線層為基礎,構築含樹脂層20。第1配線層之形成及含樹脂層20之構築係可經由公知之手法進行,例如可喜好採用上述無芯增層法。又,依需要於第1配線層上(或以第1配線層為基礎所構築之配線層120a上),安裝半導體元件120b亦可)參照圖5(i))。藉由將半導體元件120b之電極接合於配線層120a之配線,半導體元件120b係與配線層120a電性連接。半導體元件120b係安裝於配線層120a上之後,以樹脂層120c加以被覆為佳。然而,於本說明書中,將載體12、中間層14(存在之時)、剝離層15及金屬層16,總稱為「附有載體金屬箔18」。有關附有載體金屬箔18之較佳形態,則於後述。
(2)切痕之形成 從與準備之層積薄片10之載體12相反側之面,楔入切痕S。此切痕S係如圖1B(ii)所示,將層積薄片10由平面所視之時,通過較層積薄片10之外緣部更為內側而加以楔入。此時,切痕S係如圖1A(ii)所示,將層積薄片10由剖面所視之時,使貫通金屬層16、剝離層15及中間層14(存在之時)而加以楔入。如此藉由將切痕S楔入層積薄片10,金屬層16、剝離層15及中間層14(存在之時)則以切痕S為邊界,成為分割中央部C與周緣部P之狀態(參照圖1A(ii)及圖1B(ii))。如此,可從切痕S可進行間隙之形成,可簡便且確實進行載體12之剝離(金屬層16之剝去)。
切痕S之形成方法係可採用公知之手法,未特別加以限定。例如,可使用圖1A(ii)所示之刀具CT等之切削工具,或切削刀等之工作機械,於層積薄片10形成切痕S。使用工作機械形成切痕S之時,可將層積薄片10從水平方向以攝影機等加以辨視,進行切痕S之定位為佳。在此,將對於全模構造(構成含樹脂層20之樹脂層包圍半導體元件及配線層之雙方之構造)之層積薄片10而言之使用工作機械加工之一例,示於圖4。如圖4(i)~(iii)所示,對於全模構造之層積薄片10而言,經由工作機械形成切痕S及後述之間隙G之時,藉由將層積薄片10從水平方向以攝影機(未圖示)加以辨視,決定加工位置(從樹脂層之側端面之距離)(參照圖4(i)),對於決定之加工位置而言,使用工作機械(例如旋轉刃RC),形成切痕S及間隙G為所期望者(參照圖4(ii)及(iii))。又,加工凸緣塑模構造(構成含樹脂層20之樹脂層僅包圍半導體元件之構造)之層積薄片10之時,令樹脂層之側端面附近以攝影機加以辨視,沿著此樹脂層之側端面,形成切痕S為所期望(參照圖1A(ii))。
如圖1A(ii)所示,切痕S係使層積薄片10由剖面所視之時,使不貫通載體12之至少一部分而形成為佳。如此,於後述之間隙之形成及擴大工程中,可導引載體12,進行薄片之插入及移動,可更簡便且確實進行載體12之剝離(金屬層16之剝去)。
切痕S之寬度(層積薄片10之面方向之寬度)係0.01mm以上20mm以下為佳,較佳為0.05mm以上15mm以下,更佳為0.2mm以上10mm以下。經由成為如此範圍,於後述之間隙之形成及擴大工程中,可更正確在剝離層15與金屬層16之間,在刻意之處所進行薄片之插入,可順利進行以後之剝離工程。更且,可發揮在於剝離層15或金屬層16等不產生不需要之刮痕傷之效果。然而,切痕S係形成於對於載體12主面而言之略垂直方向(層積薄片10之厚度方向)為佳。然而,使對於載體12主面而言成為略垂直方向(例如90°±5°之範圍內),在與層積薄片10之載體12相反側之面,楔入切削工具等之刃為所期望。
切痕S係使層積薄片10由平面所視之時,使周緣部P包圍中央部C,以線狀之圖案加以形成為佳。此線狀圖案係可以曲線形成亦可,例如層積薄片10為圓板狀之時,包含以圓形狀之圖案,形成切痕S。如圖1B(ii)所示之例係經由從矩形狀之層積薄片10之外緣部(4個邊)以一定之分開距離進行加工。以矩形狀之圖案(4邊之線狀圖案)形成切痕S者。當然,使用矩形狀之層積薄片10時,不一定需要以上述4邊之線狀圖案形成切痕S,為了插入薄片可形成充分間隙之範圍中,可以1邊以上3邊以下之線狀圖案形成切痕S。
在此切痕之形成工程,載體為單結晶矽載體時,留意切痕S之進展方向為佳。在此,將附有載體金屬箔18之載體12為單結晶矽載體時之切痕之形成工程及/或後述之載體之剝離工程,各別示於圖9A、9B、10A及10B。圖9A~10B所示工程中,準備載體12為單結晶矽載體之附有載體金屬箔18(圖9A(i)及圖10A(i)),於附有載體金屬箔18之金屬層16上,形成含樹脂層20後(圖9A(ii)及圖 10A(ii)),進行切痕S之形成及/或載體12之剝離(圖9B(iii)及(iv)以及圖10B(iii)及(iv))。然而,單結晶矽載體係顯示結晶方位之基準點之故,使圖9A(i)及圖10A(i)所示缺口N、或圖11所示定向平面OF(稱為定向平面)具有於外周部者為典型。一般而言,單結晶矽之直徑為200mm以下時,形成定向平面,200mm以上時形成缺口。以下,將此缺口N及定向平面OF,合併稱為「缺口等」。
如圖9B(iii)及(iv)所示,以外部應力ST之進展方向劈開方位CL一致之方向,形成切痕S之時、將最初施加外部應力ST之點做為起點,沿著劈開方位CL產生龜裂CR等,而有破壞矽載體之可能性。為了抑制如此矽載體之縫隙所造成之破壞,載體12為單結晶矽載體時,如圖10B(iii)及(iv)所示,使矽載體上之x軸(圖中之左右方向)及y軸(圖中之上下方向)之劈開方位CL之任一方向皆為不一致地,施加外部應力ST,於載體12形成切痕S為佳。
因此,根據本發明之較佳形態時,載體12係於外周部具有缺口等之單結晶矽載體,切痕S之形成工程中,令從單結晶矽載體之中心,至缺口等之半直線L做為起點,向右旋(順時針)規定角度θ之時,使外部應力之進展方向成為1°<θ<89°之範圍內而楔入切痕。
更具體進行說明。如圖9A(i)及圖10(i)所示,令從載體12之中心至缺口N或定向平面OF之中點之半直線L做為起點,於向右旋(順時針)規定角度θ時,θ=0°、90°、180°、及270°則相當於劈開方位CL。為此,對於切痕所成外部應力ST之進展方向θr,則如圖9B(iii)所示,使θr成為1°<θr<89°之範圍內,保持外部應力ST之進展方向下,進行切入為佳,成為5°<θr<85°之範圍內者為更佳。經由滿足如此θr之範圍之切痕之導入方法,可進行矽晶圓所構成之載體12之破壞之抑制。此楔入之時,特別為佳之θr之範圍係令半直線L為起點,於向右旋為θr=45±5°以內、135±5°以內、225±5°以內及315±5°以內。此等角度係在矽晶圓之結晶方位<100>方向,晶圓最難以產生裂開之故,在此等之角度,經由發展外部應力,可有效抑制晶圓之破壞下,可進行切痕S之形成。
(3)間隙之形成 對於形成切痕S之層積薄片10而言,從切痕S朝向含樹脂層20(存在之時)、金屬層16、剝離層15或中間層14(存在之時)之中央部C側,插入薄片T(圖2A(iii)及圖2B(iii))。此時,如圖2A(iii)所示,使層積薄片10由剖面所視之時,對於載體12之主面而言薄片T之插入角度θ為超過0°。如此,可於金屬層16與載體12之間,形成間隙G(圖2A(iv)),以此間隙G為肇端,可簡便且確實進行載體12之剝離。
近年以來,為了半導體封裝之更進一步之薄化,經由研磨樹脂層(塑模樹脂)等,進行薄化含樹脂層。但是,專利文獻5所揭示之以往之載體剝離方法係需要將剛性高之含樹脂層,從上方以保持單元加以保持之工程,無法充分對應如此薄化,即剛性下降之含樹脂層。在此,圖5及6中,顯示以往之配線基板之製造方法之一例。圖5及6所示以往工程中,首先,於附有載體金屬箔118上,準備設置含樹脂層120之層積薄片110(圖5(i))。於此例中,附有載體金屬箔118係於載體112上,依序具備中間層114、剝離層115、及金屬層116。又,含樹脂層120係包含配線層120a、半導體元件120b及樹脂層120c。接著,從準備之層積薄片110之含樹脂層120側,使用刮刀B,切入到達附有載體金屬箔118之切痕,從含樹脂層120之切痕,除去外側之外緣部分,形成伸出部分E(圖5(ii))。之後,在經由吸引治具SJ,固定含樹脂層120之狀態下,對於形成之伸出部分E,從含樹脂層120向剝離載體112之方向,施加力量(圖6(iii))。如此,將載體112及中間層114,從含樹脂層120,在剝離層115之位置加以剝離(圖6(iv))。
但是,根據本發明人等之見解時,得知如此以往之方法係在含樹脂層120薄至300μm以下之時,難以進行載體112之剝離。做為此要因之一,可列舉有以下之情形。即,圖5及6所示載體之剝離方法係當含樹脂層120之厚度超過300μm為大之情形時,含樹脂層120與附有載體金屬箔118之界面之殘留應力為大,經由此殘留應力會促使載體112等之剝離。另一方面,當含樹脂層120之厚度小至300μm以下時,含樹脂層120與附有載體金屬箔118之界面之殘留應力變小的結果,難以促使載體112等之剝離。
對此,本發明中,經由於金屬層16-載體12間(典型而言,剝離層15或其附近),形成間隙G,以此間隙G為肇端,可確實進行載體12之剝離(金屬層16之剝去)。具體而言、半導體封裝之製造中,使得不產生做為支持體之載體12之非刻意之剝離等,金屬層16-載體12間係具有一定以上之剝離強度者。就此點而言,金屬層16-載體12間經由形成部分剝離之間隙G,可於金屬層16-載體12間,在後工程之剝離工程,形成成為剝離之起點之應力集中部分。經由如此,不關連於含樹脂層20之厚度,可確實剝離達成做為支持體之功能之載體12。又,本發明之方法無需專用之裝置,乃至於複雜之工程,可經由切痕S及間隙G之形成之簡單手法,剝離載體12。如此,對於依序具備載體12、剝離層15及金屬層16之層積薄片10而言,令金屬層16及剝離層15楔入分割中央部C與周緣部P之特定之切痕S,藉由從此切痕S,將薄片T以特定之角度θ插入,於金屬層16與載體12之間,形成間隙G,可簡便且確實地剝離載體12而製造配線基板。
對於載體12之主面而言之薄片T之插入角度θ係如圖2A(iii)所示做為,使層積薄片10由剖面所視之時,薄片T之前端部(或通過前端部之假想線)接觸於載體12表面之處所中,薄片T之前端部與載體12表面所成角度加以定義。如此定義之理由係薄片T非全部做為剛體處置,而有成為彈性體之情形之緣故。此插入角度θ係超過0°,較佳為超過0.1°,60°以下,更佳為1°以上58°以下,更甚者為2°以上55°以下,尤以3°以上50°以下為佳,最佳為5°以上45°以下。經由以如此角度將薄片T插入至層積薄片10,構成層積薄片10之層中,於密合力最弱之處所(典型而言,係剝離層15或該附近),插入薄片T,有效率地形成間隙G。又,於薄片T之插入時,對於剝離層15或該附近而言,施加鉛直方向之應力(例如以薄片T在剝離層15周邊撬開)為佳,經由如此,可更進一步有效率形成間隙G。
間隙G之形成之薄片T之對層積薄片10之插入寬度係0.1mm以上為佳,較佳為0.5mm以上,更佳為1mm以上。本說明書中,插入寬度係意味從切痕S至間隙G之最深部之距離(亦稱為間隙G之深度)。是為此插入寬度時,可經由間隙G,更進一步促進載體12之剝離。插入寬度之上限係可對應於層積薄片10之尺寸適切加以決定,雖未特別加以限定,可列舉20mm做為上限之參考。
層積薄片10更具備含樹脂層20之時,間隙G之形成之薄片T(例如旋轉刃RC)之插入係可對於含樹脂層20(中央部C側,參照圖4(ii))而言加以進行。金屬層16-含樹脂層20間之剝離強度係較載體12-金屬層16間之剝離強度為大則為典型。為此,經由將薄片T對於含樹脂層20加以插入,如圖4(iii)所示,金屬層16伴隨含樹脂層20被抬起,從載體12部分地被剝去。其結果,可於金屬層16與載體12之間,形成間隙G。
從間隙G之形成性之觀點視之,薄片T之厚度係2mm以下為典型,更典型而言,為0.1mm以上1mm以下。又,依據JIS H3130-2012經由反復彎曲式試驗加以測定之薄片T之彈簧臨界值Kb0.1係100N/mm2以上1500N/mm2以下為佳,較佳為200N/mm2以上1000N/mm2以下,更佳為300N/mm2以上800N/mm2以下。更且,依據JIS R1602-1995所測定之薄片T之靜態彈性率係30GPa以上800GPa以下為佳,較佳為80GPa以上300GPa以下,更佳為100GPa以上200GPa以下。經由使用具有如此剛性之薄片T,更容易形成間隙G。薄片T係可與使用於上述之切痕之形成的切削工具乃至於工作機械為相同者,亦可為不同者。
薄片T係以至少1種鐵系材料、非鐵金屬、陶瓷及鑽石所成群所構成為佳,更佳為以鎢或不鏽鋼所構成。做為鐵系材料之較佳例,可列舉不鏽鋼、碳工具鋼(JIS G4401-2009所規定之SK120等)、合金工具鋼(JIS G4404-2015所規定之SKS7等,於碳工具鋼少量添加鎢、鉻、釩等者)、高速度工具鋼(JIS G4403-2015所規定之SKH51等,於碳工具鋼添加多量鎢、鉻、釩、鉬等者)。做為非鐵金屬之較佳例,可列舉鎢、超硬質合金(燒結碳化鎢等之硬質之金屬碳化物之粉末所製作之合金)。做為陶瓷之較佳例,係可列舉氧化鋯。
薄片T是為切割刃者在易於形成間隙G之部分為佳。此切割刃之形狀雖可為三角刃、四角刃、圓形刃及旋轉刃之任一者,此等之中之前端為圓弧或曲線形狀之切割刃則更佳,尤以旋轉刃為特佳。經由使用旋轉刃(有稱之為旋轉切刀、開縫刀具、或圓刀之情形),對於層積薄片10以一定插入角度θ可易於插入刀刃的同時,藉由邊 旋轉刃邊進行按押,插入層積薄片10,可順利地形成間隙G,有效抑制含樹脂層20之破壞。
將旋轉刃之模式圖示於圖7。如圖7所示,旋轉刃係具有特定範圍內之直徑d、刃厚t、及刃角度a者,就間隙G之形成性之觀點視之為佳。即,旋轉刃之直徑d係5mm以上150mm以下為佳,較佳為10mm以上100mm以下,更佳為18mm以上60mm以下。旋轉刃之刃厚t係0.1mm以上5mm以下為佳,較佳為0.2mm以上3mm以下,更佳為0.3mm以上1mm以下。然後,旋轉刃之刃角度a係10°以上50°以下為佳,較佳為15°以上40°以下,更佳為20°以上30°以下。
(4)間隙之擴大(任意工程)
由於所期望,令形成之間隙G做為起點,經由將薄片T沿著切痕S移動,擴大間隙G(圖2B(iv))。經由如此擴大間隙G,可更進一步順利進行載體12之剝離。
薄片T之移動係遍及切痕S之一部分或全長而進行為佳,更佳為遍及切痕S之全長而進行。例如,以上述之矩形狀之圖案(4邊之線狀圖案)形成切痕S時,經由沿著矩形狀之圖案移動薄片T,可於各邊形成間隙G。尤其,層積薄片10具有多角形之形狀時,包含切痕S之角部分(折返部分)形成間隙G時,於後之剝離工程中,經由對間隙G之應力集中,從可順利進行剝離之觀點視之為佳。又,在此間隙之擴大工程,載體為單結晶矽載體時,留意切痕S之進展方向為佳。
薄片T之移動時之對於載體12之主面而言之薄片T之插入角度雖非特別加以限定,就典型而言為間隙G形成時之薄片T之插入角度成為θ±10°(惟θ±10°>0°)之範圍內。又,移動薄片T之時,朝向移動方向,邊傾斜薄片T邊擴大間隙G亦可。
(5)載體之剝離(任意工程) 由於所期望,擴大間隙G之後,對於層積薄片10而言,載體12與金屬層16(中央部C側)則向遠離之方向施加大量(圖3(v))。經由如此,以間隙G為肇端,可從載體12,剝去金屬層16(及含樹脂層20,存在之時)(圖3(vi))。即,如上所述,經由間隙G之形成及擴大,在剝離工程可形成成為金屬層16-載體12間之剝離之起點之應力集中部分之故,可容易進行金屬層16之剝去。
金屬層16之剝去係將載體12或層積薄片10之外緣部,例如在把持或支持之狀態下加以進行為佳。然而,在此之「支持」係包含固定載體之至少一部分之方法者。例如,如圖3(v)所示,使載體12等在把持或支持之狀態下,將黏著構件AM黏貼於金屬層16或含樹脂層20(中央部C側),經由朝向與載體12遠離之方向(圖中之箭頭方向)拉伸,可進行金屬層16及含樹脂層20之剝去。或,在使載體12等在把持或支持之狀態下,經由對於間隙G以特定之壓力噴射風或水等,利用風壓乃至於水壓,進行金屬層16等之剝去亦可。其他,如圖8(i)及(ii)所示,將金屬層16或含樹脂層20之中央部C側,以吸引治具SJ等,在吸引之狀態,使用按壓構件PM等,將金屬層16或含樹脂層20之周緣部P側,朝向與吸引方向相反側之方向擠出,進行金屬層16等之剝去亦可。
在此剝離工程,載體為單結晶矽載體時,留意剝離之進展方向為佳。即,如圖9B(iii)及(iv)所示,在外部應力ST之進展方向劈開方位CL一致之方向,進行剝離時,令施加最初剝離所成外部應力ST之點做為起點,沿著劈開方位CL產生龜裂CR等,而有破壞矽載體之可能性。為了抑制如此矽載體之縫隙所造成之破壞,載體12為單結晶矽載體時,如圖10B(iii)及(iv)所示,使矽載體上之x軸(圖中之左右方向)及y軸(圖中之上下方向)之劈開方位CL之任一方向皆為不一致地,施加外部應力ST,進行載體12之剝離為佳。
因此,根據本發明之較佳形態時,載體12係於外周部具有缺口等之單結晶矽載體,於載體之剝離工程中,令從單結晶矽載體之中心,至缺口等之半直線做為起點,向右旋(順時針)規定角度θ之時,使外部應力之進展方向成為1°<θ<89°之範圍內而進行剝離。
更具體進行說明。如圖9A(i)及圖10(i)所示,令從載體12之中心至缺口N或定向平面OF之中點之半直線L做為起點,於向右旋(順時針)規定角度θ時,θ=0°、90°、180°、及270°則相當於劈開方位CL。為此,對於剝離所成外部應力ST之進展方向θr,則如圖10B(iii)所示,使θr成為1°<θr<89°之範圍內,保持外部應力ST之進展方向下,進行剝離為佳,成為5°<θr<85°之範圍內者為更佳。經由滿足如此θr之範圍之剝離方法,可進行矽晶圓所構成之載體12之破壞之抑制。此剝離之時,特別為佳之θr之範圍係令半直線L為起點,於向右旋為θr=45±5°以內、135±5°以內、225±5°以內及315±5°以內。此等角度係在矽晶圓之結晶方位<100>方向,晶圓最難以產生裂開之故,在此等之角度,經由發展外部應力,可有效抑制晶圓之破壞下,可進行載體之去除。然而,如上所述將黏著構件AM黏貼於金屬層16或含樹脂層20,經由朝向與載體12遠離之方向而拉伸方法,進行載體剝離之時(參照圖3(v)),令黏著構件AM所成拉伸應力之傳播方向,成為上述θr之範圍內為佳。或,如上所述,經由使用按壓構件PM等,將金屬層16或含樹脂層20之周緣部P側朝向與吸引方向相反側之方向擠出之方法,進行載體剝離之時(參照圖8(i)及(ii)),令按壓構件PM等所成擠出方向之應力之傳播方向,成為上述θr之範圍內為佳。
層積薄片10具有含樹脂層20之時,經由蝕刻在載體12之剝離後所露出之金屬層16加以除去亦可。如此,露出形成於金屬層16表面之配線(埋入配線)之故,適於成為於其上,形成微影技術程序所成進一步之電路。金屬層16之蝕刻係可根據公知之手法進行,未特別加以限定。
附有載體金屬箔 參照圖1A,如上所述,於本發明之方法中,經由所期望使用之附有載體金屬箔18係依序具備載體12、所期望之中間層14、剝離層15、及金屬層16。
如上述,載體12之材質係玻璃、陶瓷、矽、樹脂、及金屬之任一者皆可。較佳為載體12係以玻璃、多結晶矽、單結晶矽或陶瓷加以構成。載體12之形態係可為薄片、薄膜及板之任一者。又,載體12係亦可為層積此等薄片、薄膜及板等。例如,載體12係可做為玻璃板、陶瓷板、矽晶圓、金屬板等之具有剛性之支持體而工作者,亦可做為金屬箔或樹脂薄膜等不具有剛性之形態亦可。做為構成載體12之金屬之較佳例係可列舉銅、鈦、鎳、不鏽鋼、鋁等。做為陶瓷之較佳例,係可列舉有氧化鋁、氧化鋯、氮化矽、氮化鋁、其他之各種等陶瓷材料等。做為樹脂之較佳例係可列舉聚對苯二甲酸乙二醇酯(PET)、聚萘二甲酸乙二酯(PEN)、聚醯胺、聚醯亞胺、耐龍、液晶聚合物、聚醚醚酮(PEEK(註冊商標))、聚醯胺醯亞胺、聚醚碸、聚苯硫醚、聚四氟乙烯(PTFE)、乙烯四氟乙烯(ETFE)等。更佳係從伴隨搭載半導體元件時之加熱,防止無芯支持體之彎曲之觀點視之,熱膨脹係數(CTE)為不足25ppm/K(典型為1.0ppm/K以上23ppm/K以下)之材料,做為如此材料之例,可列舉如上述各種樹脂(令其是聚醯亞胺、液晶聚合物等之低熱膨脹樹脂)、玻璃、矽及陶瓷等。又,從操作性或晶片安裝時之平坦性之確保之觀點視之,載體12係維氏硬度為100HV以上為佳,更佳為150HV以上2500HV以下。做為滿足此等之特性之材料,載體12係以玻璃、矽或陶瓷加以構成為佳,較佳為以玻璃或陶瓷加以構成,更佳為以玻璃加以構成。做為從玻璃構成之載體12,例如可列舉玻璃板。將玻璃做為載體12使用之時,由於輕量,熱膨脹係數低,高絕緣性、剛直且表面平坦之故,有可將金屬層16之表面變得平滑等之優點。又,載體12為玻璃之時,有利於微細電路形成之表面平坦性(共面性)之部分、於配線製造工程之除膠渣或各種鍍敷工程具有耐藥品性之部分、從附有載體金屬箔18剝離載體12時,可採用化學性分離法之部分等之優點。做為構成載體12之玻璃之較佳例,列舉有石英玻璃、硼矽酸玻璃、無鹼玻璃、鈉玻璃、鋁矽酸鹽玻璃、及此等組合,較佳為無鹼玻璃、鈉鈣玻璃、及此等組合,更佳為無鹼玻璃。無鹼玻璃係指將二氧化矽、氧化鋁、氧化硼、及氧化鈣或氧化鋇等之鹼土金屬氧化物做為主成分,更含有硼酸,實質上不含有鹼金屬之玻璃。此無鹼玻璃係於0℃至350℃之寬廣溫度帶域,熱膨脹係數以低至3ppm/K以上5ppm/K以下之範圍為安定之故,有伴隨加熱,可使程序之玻璃彎曲在最小範圍之優點。載體12之厚度係100μm以上2000μm以下為佳,較佳為300μm以上1800μm以下,更佳為400μm以上1100μm以下。載體12為如此範圍內之厚度時,於操作時可確保不會有障礙之適切之強度,可實現配線之薄化及電子零件搭載時所產生之彎曲之減低。
經由所期望而設之中間層14係可為1層構成,亦可為2層以上之構成。中間層14為2層以上之層所構成之時,中間層14係包含設於載體12正上之第1中間層、和鄰接於剝離層15而設之第2中間層。第1中間層係從確保與載體12之密合性之觀點視之,以選自Ti、Cr、Al及Ni所成群之至少1種之金屬所構成之層為佳。第1中間層係可為純金屬,亦可為合金。第1中間層之厚度係5nm以上500nm以下為佳,較佳為10nm以上300nm以下,更佳為18nm以上200nm以下,尤以20nm以上100nm以下為佳。第2中間層係從將與剝離層15之剝離強度控制在所期望之值之觀點視之,係為以Cu所構成之層為佳。第2中間層之厚度係5nm以上500nm以下為佳,較佳為10nm以上400nm以下,更佳為15nm以上300nm以下,尤以20nm以上200nm以下為佳。於第1中間層與第2中間層之間,可存在其他之間介層,做為間介層之構成材料之例,可列舉選自至少1種Ti、Cr、Mo、Mn、W及Ni所成群之金屬與Cu之合金等。另一方面,中間層14為1層構成之時,將上述之第1中間層直接做為中間層加以採用亦可,將第1中間層及第2中間層,以1層之中間合金層加以置換亦可。此中間合金層係以選自至少1種之Ti、Cr、Mo、Mn、W、Al及Ni所成群之金屬之含有量為1.0at%以上,且Cu含有量為30at%以上之銅合金所構成為佳。中間合金層之厚度係5nm以上500nm以下為佳,較佳為10nm以上400nm以下,更佳為15nm以上300nm以下,尤以20nm以上200nm以下為佳。然而,上述之各層之厚度係經由將層剖面以透過型電子顯微鏡之能量散射X射線譜儀(TEM-EDX)分析而測定之值。構成中間層14之金屬係可含有起因於原料成分或成膜工程等之不可避免不純物亦可。又,於中間層14之成膜後,可容許曝露於大氣時,起因於此,混入氧之存在。中間層14係雖可以任何方法製造,但使用金屬標靶之磁控管濺鍍法所形成之層,可具備膜厚分布之均勻性之部分尤其為佳。
剝離層15係載體12,以及存在之時,使可容易進行中間層14之剝離之層。剝離層15係經由施加物理性之力之方法,可進行剝離之外,亦可經由雷射加以剝離之方法(雷射剝離、LLO)進行剝離。剝離層15以經由雷射剝離可加以剝離之材質所構成之時,剝離層15係可以經由硬化後之雷射光線照射,使界面之黏着強度下降之樹脂加以構成,或亦可為經由雷射光線照射加以改性之矽、碳化矽、金屬氧化物等之層。又,剝離層15係可為有機剝離層及無機剝離層之任一者。做為使用於有機剝離層之有機成分之例,可列舉含氮有機化合物、含硫黃有機化合物、羧酸等。做為含氮有機化合物之例,可列舉三唑化合物、咪唑化合物等。另一方面,做為使用於無機剝離層之無機成分之例,可列舉包含Cu、Ti、Al、Nb、Zr、Cr、W、Ta、Co、Ag、Ni、In、Sn、Zn、Ga、Mo之至少一種類以上之金屬氧化物或金屬氧氮化物,或碳層等。在此等之中,尤其剝離層15係主要為含有碳之層者,係從剝離容易性或層形成性之部分等視之為佳,較佳為主要由碳或碳化氫所成之層,更佳為由硬質碳膜之非晶質碳所成之層。此時,剝離層15(含碳層)係經由XPS測定之碳濃度係60原子%以上為佳,較佳為70原子%以上,更佳為80原子%以上,尤以85原子%以上為佳。碳濃度之上限值係未特別限定,可為100原子%,現實上為98原子%以下。剝離層15係含不可避免不純物(例如由來於環境等之周圍環境之氧、碳、氫等)。又,剝離層15中,起因於之後層積之金屬層16等之成膜手法,可混入做為剝離層15含有之金屬以外之種類之金屬原子。做為剝離層15,使用含碳層之時,與載體之相互擴散性及反應性為小,即使受到超過300℃之溫度之衝壓加工等,可防止金屬層與接合界面之間之高溫加熱所造成之金屬元素之相互擴散,而維持容易載體之剝去除去之狀態。此剝離層15雖為經由濺鍍等之氣相法所形成之層,在抑制剝離層15中之過度不純物之部分上,從其他層之連續生產性之觀點等視之為佳。做為剝離層15,使用含碳層時之厚度係1nm以上20nm以下為佳,較佳為1nm以上10nm以下。此厚度係將層剖面,以透過型電子顯微鏡之能量散射X射線譜儀(TEM-EDX)分析測定之值。
剝離層15係包含金屬氧化物層及含碳層之各別之層,或包含金屬氧化物層及含碳之兩者之層。尤其,附有載體金屬箔18包含中間層14之時,含碳層賦予載體12之安定性之剝離的同時,經由金屬氧化物層可更有效抑制伴隨由來於中間層14及金屬層16之金屬元素之加熱之擴散,就結果而言,例如在350℃以上之高溫下加熱之後,仍可保持安定之剝離性。金屬氧化物層係包含Cu、Ti、Al、Nb、Zr、Cr、W、Ta、Co、Ag、Ni、In、Sn、Zn、Ga、Mo及此等組合所構成之金屬之氧化物之層為佳。金屬氧化物層雖係使用金屬標靶,在氧化性環境下,進行濺鍍之反應性濺鍍法所形成之層,可經由成膜時間之調整可容易控制膜厚之部分尤其為佳。金屬氧化物層之厚度係0.1nm以上100nm以下為佳。做為金屬氧化物層之厚度之上限值,較佳為60nm以下,更佳為30nm以下,尤以10nm以下為佳。此厚度係將層剖面,以透過型電子顯微鏡之能量散射X射線譜儀(TEM-EDX)分析測定之值。此時,做為剝離層15,層積金屬氧化物層及碳層之順序則不特別加以限定。又,剝離層15係在金屬氧化物層及含碳層之邊界,存在非特定之混相(即包含金屬氧化物及碳之兩者之層)之狀態亦可。
同樣地,在高溫下熱處理後仍保持安定之剝離性之觀點視之,剝離層15係鄰接於金屬層16之側面為氟化處理面及/或氮化處理面之含金屬層亦可。含金屬層中,氟之含有量及氮之含有量之和為1.0原子%以上之領域(以下,稱「(F+N)領域」)為以10nm以上之厚度遍及存在者為之佳、(F+N)領域係存在於含金屬層之金屬層16側者為佳。(F+N)領域之厚度(SiO 2換算)係藉由使用XPS進行附有載體金屬箔18之深度方向元素分析所特定之值。氟化處理面以至於氮化處理面係可經由反應性離子蝕刻(RIE: Reactive ion etching)或反應性濺鍍法較佳地加以形成。另一方面,含於含金屬層之金屬元素係具有負之標準電極電位為佳。做為含於含金屬層之金屬元素之較佳例,可列舉Cu、Ag、Sn、Zn、Ti、Al、Nb、Zr、W、Ta、Mo及此等組合(例如合金或金屬間化合物)。含金屬層之金屬元素之含有率係50原子%以上100原子%以下為佳。含金屬層係可為由1層所構成之單層,亦可為由2層以上構成之多層。含金屬層整體之厚度係10nm以上1000nm以下為佳,較佳為30nm以上500nm以下,更佳為50nm以上400nm以下,尤以100nm以上300nm以下為佳。含金屬層本身之厚度係將層剖面,以透過型電子顯微鏡之能量散射X射線譜儀(TEM-EDX)分析測定之值。
或,剝離層15係替代碳層等,為含金屬氧氮化物層亦可。與含金屬氧氮化物層之載體12相反側(即金屬層16側)之表面係包含選自TaON、NiON、TiON、NiWON及MoON所成群之至少1種之金屬氧氮化物為佳。又,從確保載體12與金屬層16之密合性之觀點視之,含金屬氧氮化物層之載體12側之表面係包含選自Cu、Ti、Ta、Cr、Ni、Al、Mo、Zn、W、TiN及TaN所成群之至少1種為佳。經由如此,可抑制金屬層16表面之異物粒子數,提升電路形成性,且在高溫長時間加熱之後,仍可保持安定之剝離強度。含金屬氧氮化物層之厚度係5nm以上500nm以下為佳,較佳為10nm以上400nm以下,更佳為20nm以上200nm以下,尤以30nm以上100nm以下為佳。此厚度係將層剖面,以透過型電子顯微鏡之能量散射X射線譜儀(TEM-EDX)分析測定之值。
金屬層16係以金屬構成之層。金屬層16係可為1層構成,亦可為2層以上之構成。金屬層16以2層以上之層所構成之時,金屬層16係於與剝離層15之載體12相反面側,可成為依序層積第1金屬層至第m金屬層(m係2以上之整數)之各金屬層之構成。金屬層16整體之厚度係1nm以上2000nm以下為佳,較佳為100nm以上1500nm以下,更佳為200nm以上1000nm以下,更佳為300nm以上800nm以下,尤以350nm以上500nm以下為佳。金屬層16之厚度係將層剖面,以透過型電子顯微鏡之能量散射X射線譜儀(TEM-EDX)分析測定之值。以下,對於金屬層16以第1金屬層及第2金屬層之2層所構成之例加以說明。
第1金屬層係對於附有載體金屬箔18而言,賦予蝕刻停止機能或防止反射機能等之所期望之機能者為佳。做為構成第1金屬層之金屬之較佳例係可列舉Ti、Al、Nb、Zr、Cr、W、Ta、Co、Ag、Ni、Mo及此等組合,較佳為Ti、Zr、Al、Cr、W、Ni、Mo及此等組合,更佳為Ti、Al、Cr、Ni、Mo及此等組合,尤以Ti、Mo及此等組合為佳。此等之元素係對於快速蝕刻液(例如銅快速蝕刻液)而言,具有難以溶解之性質,其結果,對於快速蝕刻液呈現含優異之耐藥品性。因此,第1金屬層係較後述第2金屬層成為難以經由快速蝕刻液蝕刻之層,因此可做為蝕刻停止層加以工作。又,構成第1金屬層之上述之金屬係具有防止光之反射之機能之,第1金屬層係於畫像檢查(例如自動畫像極查(AOI))中,就做為為了提升識別性之防止反射層加以工作。第1金屬層係可為純金屬,亦可為合金。構成第1金屬層之金屬係可含有起因於原料成分或成膜工程等之不可避免不純物亦可。又,上述金屬之含有率之上限係未特別限定,可為100原子%。第1金屬層係經由物理氣相沉積(PVD)法形成之層為佳,更佳為經由濺鍍而形成之層。第1金屬層之厚度係1nm以上500nm以下為佳,較佳為10nm以上400nm以下,更佳為30nm以上300nm以下,尤以50nm以上200nm以下為佳。
做為構成第2金屬層之金屬之較佳例係可列舉第4族、第5族、第6族、第9族、第10族及第11族之過渡元素、Al以及此等組合(例如合金或金屬間化合物),較佳為第4族及第11族之過渡元素、Al、Nb、Co、Ni、Mo以及此等組合,更佳為第11族之過渡元素、Ti、Al、Mo及此等組合,尤以Cu、Ti、Mo、及此等組合為佳,最佳為Cu。第2金屬層係可以任何方法加以製造,可為例如經由無電解金屬電鍍法及電解金屬電鍍法等之濕式成膜法、濺鍍及真空蒸鍍等之物理氣相沉積(PVD)法、化學氣相成膜或此等組合而形成之金屬箔。尤其較佳之第2金屬層係從易於對應於極薄化所成細間距化之觀點視之,可為經由濺鍍或真空蒸鍍等之物理氣相沉積(PVD)法所形成之金屬層,最佳為經由濺鍍法所製造之金屬層。又,第2金屬層係雖為無粗糙化之金屬層為佳,在不影響配線圖案形成下,經由預備性粗糙化或軟蝕刻處理或洗淨處理、氧化還原處理,產生二次性粗糙化者亦可。從對應於細間距化之觀點視之,第2金屬層之厚度係具有10nm以上1000nm以下之厚度為佳,較佳為20nm以上900nm以下,更佳為30nm以上700nm以下,更甚者為50nm以上600nm以下為佳,尤以70nm以上500nm以下為佳,最佳為100nm以上400nm以下。如此範圍內之厚度之金屬層係經由濺鍍法所製造時,在成膜厚度之面內均勻性,或薄片狀或滾軸狀之產生性之觀點下為佳。
金屬層16為1層構成之時,將上述之第2金屬層直接做為金屬層16加以採用為佳。另一方面,金屬層16為n層(n係3以上之整數)構成之時,將從金屬層16之第1金屬層至第(n-1)金屬層成為上述之第1金屬層之構成為佳,將金屬層16之最外層,即將第n金屬層成為上述之第2金屬層之構成為佳。
金屬層16、所期望之中間層14、及所期望之剝離層15(即至少為金屬層16,例如金屬層16及中間層14)經由延伸出至載體12之端面,該端面被加以被覆者為佳。即,不僅載體12之表面,端面亦至少以金屬層16加以被覆為佳。經由端面亦被加以被覆,可防止配線基板之製造工程之對載體12之藥液之浸入之外,可強力防止處理附有載體金屬箔18或層積薄片10時之側端部之剝離所造成之碎屑,即剝離層15上之皮膜(即金屬層16)之缺損。載體12之端面之被覆領域係從載體12之表面朝向厚度方向(即對於 載體表面垂直之方向),0.1mm以上之領域為佳,較佳為0.2mm以上之領域、更佳為遍及載體12之端面全域。
[實施例]
將本發明,經由以下之例,更具體說明。
例1 (1)層積薄片之製作
做為載體12,準備320mm×320mm之尺寸,厚度1.1mm之玻璃基板(材質:鈉鈣玻璃)。於此載體12上,做為中間層14之鈦層(厚度50nm)及銅層(厚度200nm)、做為剝離層15之非晶質碳層(厚度6nm)、以及做為金屬層16之鈦層(厚度100nm)及銅層(厚度300nm),以濺鍍依此順序成膜,得附有載體金屬箔18。於此附有載體金屬箔18之金屬層16上,形成300mm×300mm之尺寸厚度300μm之樹脂層(材質:環氧樹脂),成為含樹脂層20。如此,製作載體12、中間層14、剝離層15、金屬層16及含樹脂層20,依此順序備有之層積薄片10(參照圖1A(i)及圖1B(i))。
(2)切痕之形成
從層積薄片10之金屬層16表面,經由將刀具CT之刃(材質:鎢),對於載體12之主面垂直加以楔入,形成切痕S(寬度0.5mm)。此切痕S係使層積薄片10由平面所視之時,使包圍含樹脂層20,成為矩形狀之圖案(4邊線狀圖案)(參照圖1B(ii))。又,此切痕S係將層積薄片10由剖面所視之時,使貫通金屬層16、剝離層15及中間層14,且成為不貫通載體12之深度(參照圖1A(ii))。將切痕S做為邊界,令金屬層16、剝離層15及中間層14,分割成中央部C與周緣部P。
(3)間隙之形成 由切痕S之角度朝向金屬層16、剝離層15及中間層14之中央部側,插入旋轉刃RC(直徑45mm、刃厚0.3mm、刃角度21°、材質:鎢)(參照圖2A(iii)及圖2B(iii))。此時,層積薄片10由剖面所視之時之對於載體12之主面而言旋轉刃RC之插入角度θ為45°。又,對旋轉刃RC之層積薄片10之插入寬度為2mm。如此,於金屬層16與載體12之間,形成間隙G。
(4)間隙之擴大 令形成之間隙G做為起點,將旋轉刃RC沿著切痕S移動(參照圖2A(iv)及圖2B(iv))。如此,經由將旋轉刃RC沿著切痕S之矩形狀圖案移動,於各邊擴大間隙G。
(5)載體之剝離 在支持層積薄片10之周緣部之狀態下,將市售之黏貼膠帶AT黏貼於含樹脂層20之角,經由向與載體12遠離之方向拉起,可將含樹脂層20及金屬層16從載體12剝去(參照圖3(v)及(vi))。
10:層積薄片 12:載體 14:中間層 15:剝離層 16:金屬層 18:附有載體金屬箔 20:含樹脂層 110:層積薄片 112:載體 114:中間層 115:剝離層 116:金屬層 118:附有載體金屬箔 120:含樹脂層 120a:配線層 120b:半導體元件 120c:樹脂層 AM:黏著構件 B:刮刀 C:中央部
CL:劈開方位
CT:刀具
E:伸出部分
G:間隙
N:缺口
P:周緣部
S:切痕
SJ:吸引治具
T:薄片
RC:旋轉刃
[圖1A]將本發明之配線基板之製造方法之一例以模式剖面圖顯示之工程流程圖,相當於初期之工程(工程(i)及(ii))。 [圖1B]將對應圖1A之工程,以從與層積薄片之載體相反側之面所視之模式上面圖顯示之工程流程圖。 [圖2A]將本發明之配線基板之製造方法之一例以模式剖面圖顯示之工程流程圖,相當接續在圖1A所示之工程之中期之工程(工程(iii)及(iv))。 [圖2B]將對應圖2A之工程,以從與層積薄片之載體相反側之面所視之模式上面圖顯示之工程流程圖。 [圖3]將本發明之配線基板之製造方法之一例以模式剖面圖顯示之工程流程圖,相當於接續圖2A所示工程之後期之工程(工程(v)及(vi))。 [圖4]全模構造之層積薄片中,將使用工作機械形成間隙之一例以模式剖面圖顯示之工程流程圖。 [圖5]將以往之配線基板之製造方法之一例以模式剖面圖顯示之工程流程圖,相當於前半之工程(工程(i)及(ii))。 [圖6]將以往之配線基板之製造方法之一例以模式剖面圖顯示之工程流程圖,相當接續在圖5所示之工程之後半之工程(工程(iii)及(iv))。 [圖7]為說明旋轉刃之直徑、刃厚及刃角度之圖。 [圖8]顯示載體之剝離方法之一例的模式剖面圖。 [圖9A]載體具有缺口之矽晶圓時,使切痕之形成乃至於載體之剝離所造成外部應力之進展之方向與劈開方位一致,將在矽晶圓產生龜裂時以上面圖顯示之工程流程圖,相當於前半之工程(工程(i)及(ii))。 [圖9B]載體具有缺口之矽晶圓時,使切痕之形成乃至於載體之剝離所造成外部應力之進展之方向與劈開方位一致,將在矽晶圓產生龜裂之情形以上面圖顯示之工程流程圖,相當於接續圖9A所示工程之後半工程(工程(iii)及(iv))。 [圖10A]載體具有缺口之矽晶圓時,使切痕之形成乃至於載體之剝離所造成外部應力之進展之方向與劈開方位不一致,將抑制矽晶圓之龜裂之情形以上面圖顯示之工程流程圖,相當於前半之工程(工程(i)及(ii))。 [圖10B]載體具有缺口之矽晶圓時,使切痕之形成乃至於載體之剝離所造成外部應力之進展之方向與劈開方位不一致,將抑制矽晶圓之龜裂之情形以上面圖顯示之工程流程圖,相當於接續圖10A所示工程之後半工程(工程(iii)及(iv))。 [圖11]顯示載體具有定向平面之矽晶圓時之載體之劈開方位之圖。
10:層積薄片
12:載體
14:中間層
15:剝離層
16:金屬層
18:附有載體金屬箔
20:含樹脂層
C:中央部
G:間隙
P:周緣部
S:切痕
T:薄片
θ:角度

Claims (17)

  1. 一種配線基板之製造方法,係包含以下步驟: 準備於載體上依序備有剝離層及金屬層之層積薄片的步驟; 以前述層積薄片平面視時較前述層積薄片之外緣部更通過內側、且前述層積薄片剖面視時貫通前述金屬層及前述剝離層之方式,從前述層積薄片之載體的相反側的面劃入切痕,以前述切痕作為邊界將前述金屬層及前述剝離層分割成中央部與周緣部的步驟;及 從前述切痕朝向前述金屬層或前述剝離層之前述中央部側插入薄片,於前述金屬層與前述載體之間形成間隙,使前述層積薄片剖面視時前述薄片相對於前述載體的主面的插入角度超過0°的步驟。
  2. 一種配線基板之製造方法,係包含以下步驟: 準備於載體上依序備有剝離層及金屬層之層積薄片的步驟; 以前述層積薄片平面視時較前述層積薄片之外緣部更通過內側、且前述層積薄片剖面視時貫通前述金屬層及前述剝離層之方式,從前述層積薄片之載體的相反側的面劃入切痕,以前述切痕作為邊界,將前述金屬層及前述剝離層分割成中央部與周緣部的步驟;及 從前述切痕朝向前述金屬層或前述剝離層之前述中央部側插入薄片,於前述金屬層與前述載體之間形成間隙,使前述層積薄片剖面視時前述薄片相對於前述載體的主面的插入角度超過0°的步驟; 前述載體係於外周部具有缺口或定向平面(Orientation Flat)之單結晶矽載體,於前述切痕形成步驟中,以從前述單結晶矽載體之中心至前述缺口或前述定向平面之中點的半直線作為起點向右旋(順時針)規定角度θ時,以外部應力之進展方向成為1°<θ<89°之範圍內之方式劃入切痕。
  3. 如請求項1或2記載之配線基板之製造方法,其中,更包含將形成之前述間隙作為起點沿著前述切痕移動前述薄片,藉此擴大前述間隙的步驟。
  4. 如請求項3記載之配線基板之製造方法,其中,在擴大前述間隙後,更包含對於前述層積薄片於前述載體與前述金屬層的分離方向施加力,藉此以前述間隙作為起點從前述載體剝離前述金屬層的步驟。
  5. 如請求項1或2記載之配線基板之製造方法,其中,前述切痕係以前述層積薄片剖面視時不貫通前述載體之至少一部分之方式形成。
  6. 如請求項1或2記載之配線基板之製造方法,其中,前述切痕之寬度係0.01mm以上20mm以下。
  7. 如請求項1或2記載之配線基板之製造方法,其中,前述薄片為切割刃,該切割刃為平刃、三角刃、四角刃、圓形刃及旋轉刃。
  8. 如請求項1或2記載之配線基板之製造方法,其中,前述切痕係以前述層積薄片平面視時前述周緣部包圍前述中央部之方式以線狀之圖案形成。
  9. 如請求項3記載之配線基板之製造方法,其中,前述薄片的移動係於前述切痕的一部分或於其全長進行。
  10. 如請求項4記載之配線基板之製造方法,其中,前述金屬層之剝離係在把持或支持前述載體或前述層積薄片之外緣部之狀態下進行。
  11. 如請求項1或2記載之配線基板之製造方法,其中,前述插入角度係超過0.1°,且為60°以下。
  12. 如請求項1或2記載之配線基板之製造方法,其中,前述間隙的形成中,前述薄片對於前述層積薄片的插入寬度為0.1mm以上插入。
  13. 如請求項1或2記載之配線基板之製造方法,其中,前述薄片係以選自由鐵系材料、非鐵金屬、陶瓷及鑽石所成群所組成的群組的至少1種所構成。
  14. 如請求項1或2記載之配線基板之製造方法,其中,前述層積薄片係於前述金屬層的前述剝離層的相反側的面更具備含樹脂層。
  15. 如請求項14記載之配線基板之製造方法,其中,前述含樹脂層係包含選自由配線層、半導體元件及樹脂層所組成的群的至少1種。
  16. 如請求項14記載之配線基板之製造方法,其中,前述含樹脂層之厚度係1000μm以下。
  17. 如請求項14記載之配線基板之製造方法,其中,前述間隙之形成中,前述薄片之插入係對於前述含樹脂層進行。
TW111123230A 2021-06-24 2022-06-22 配線基板之製造方法 TWI817577B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2021-104981 2021-06-24
JP2021104981 2021-06-24
JP2022016385 2022-02-04
JP2022-016385 2022-02-04

Publications (2)

Publication Number Publication Date
TW202315491A TW202315491A (zh) 2023-04-01
TWI817577B true TWI817577B (zh) 2023-10-01

Family

ID=84544286

Family Applications (2)

Application Number Title Priority Date Filing Date
TW112133438A TW202350031A (zh) 2021-06-24 2022-06-22 配線基板之製造方法
TW111123230A TWI817577B (zh) 2021-06-24 2022-06-22 配線基板之製造方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW112133438A TW202350031A (zh) 2021-06-24 2022-06-22 配線基板之製造方法

Country Status (6)

Country Link
US (1) US20240297064A1 (zh)
EP (1) EP4362614A1 (zh)
JP (2) JP7239789B1 (zh)
KR (1) KR20240027704A (zh)
TW (2) TW202350031A (zh)
WO (1) WO2022270370A1 (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201436096A (zh) * 2007-06-08 2014-09-16 Lintec Corp 脆質部材之處理方法
US20150052743A1 (en) * 2013-08-26 2015-02-26 Tdk Corporation Manufacturing method of module components
US20190288127A1 (en) * 2010-11-19 2019-09-19 Dsm Ip Assets, B.V. Method of manufacturing a circuit board by punching

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4273895B2 (ja) 2003-09-24 2009-06-03 日立化成工業株式会社 半導体素子搭載用パッケージ基板の製造方法
US8158489B2 (en) * 2009-06-26 2012-04-17 Taiwan Semiconductor Manufacturing Company, Ltd. Formation of TSV backside interconnects by modifying carrier wafers
WO2014119178A1 (ja) * 2013-01-30 2014-08-07 京セラ株式会社 実装構造体の製造方法
JP2015035551A (ja) 2013-08-09 2015-02-19 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP6402499B2 (ja) * 2014-06-12 2018-10-10 凸版印刷株式会社 剥離きっかけ作製装置及び方法
WO2017149811A1 (ja) 2016-02-29 2017-09-08 三井金属鉱業株式会社 キャリア付銅箔、並びに配線層付コアレス支持体及びプリント配線板の製造方法
WO2017149810A1 (ja) 2016-02-29 2017-09-08 三井金属鉱業株式会社 キャリア付銅箔及びその製造方法、並びに配線層付コアレス支持体及びプリント配線板の製造方法
CN110447313B (zh) 2017-03-21 2022-07-15 三井金属矿业株式会社 布线板的制造方法
JP7146354B2 (ja) 2019-01-22 2022-10-04 株式会社ディスコ キャリア板の除去方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201436096A (zh) * 2007-06-08 2014-09-16 Lintec Corp 脆質部材之處理方法
US20190288127A1 (en) * 2010-11-19 2019-09-19 Dsm Ip Assets, B.V. Method of manufacturing a circuit board by punching
US20150052743A1 (en) * 2013-08-26 2015-02-26 Tdk Corporation Manufacturing method of module components

Also Published As

Publication number Publication date
TW202315491A (zh) 2023-04-01
EP4362614A1 (en) 2024-05-01
JP2023067941A (ja) 2023-05-16
JP7239789B1 (ja) 2023-03-14
US20240297064A1 (en) 2024-09-05
TW202350031A (zh) 2023-12-16
KR20240027704A (ko) 2024-03-04
WO2022270370A1 (ja) 2022-12-29
JPWO2022270370A1 (zh) 2022-12-29

Similar Documents

Publication Publication Date Title
JP6883010B2 (ja) キャリア付銅箔、並びに配線層付コアレス支持体及びプリント配線板の製造方法
KR102426429B1 (ko) 캐리어를 구비한 구리박 및 그 제조 방법, 그리고 배선층을 구비한 코어리스 지지체 및 프린트 배선판의 제조 방법
KR20230117139A (ko) 캐리어를 구비하는 금속박 및 그 제조 방법
WO2022102182A1 (ja) 配線基板の製造方法
TWI817577B (zh) 配線基板之製造方法
TWI807546B (zh) 配線基板及其修整方法、以及多層配線板
WO2024053565A1 (ja) 配線基板の製造方法
EP4318567A1 (en) Multilayer substrate manufacturing method and wiring substrate
JP7427846B1 (ja) キャリア付金属箔
TWI857285B (zh) 多層基板的製造方法及配線基板
JP7142774B2 (ja) キャリア付金属箔並びにその使用方法及び製造方法
WO2024181241A1 (ja) 配線板の製造方法
CN117652212A (zh) 布线基板的制造方法
TW202431454A (zh) 多層基板的製造方法及配線基板