TWI813978B - 快閃記憶體控制方法、快閃記憶體儲存裝置及快閃記憶體控制器 - Google Patents

快閃記憶體控制方法、快閃記憶體儲存裝置及快閃記憶體控制器 Download PDF

Info

Publication number
TWI813978B
TWI813978B TW110113805A TW110113805A TWI813978B TW I813978 B TWI813978 B TW I813978B TW 110113805 A TW110113805 A TW 110113805A TW 110113805 A TW110113805 A TW 110113805A TW I813978 B TWI813978 B TW I813978B
Authority
TW
Taiwan
Prior art keywords
physical unit
data
flash memory
physical
unit
Prior art date
Application number
TW110113805A
Other languages
English (en)
Other versions
TW202242660A (zh
Inventor
楊宇翔
林緯
劉安城
劉宇恆
賴淳熙
詹庭鑑
Original Assignee
群聯電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 群聯電子股份有限公司 filed Critical 群聯電子股份有限公司
Priority to TW110113805A priority Critical patent/TWI813978B/zh
Priority to US17/242,240 priority patent/US11561719B2/en
Publication of TW202242660A publication Critical patent/TW202242660A/zh
Application granted granted Critical
Publication of TWI813978B publication Critical patent/TWI813978B/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0646Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
    • G06F3/065Replication mechanisms
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0616Improving the reliability of storage systems in relation to life time, e.g. increasing Mean Time Between Failures [MTBF]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0646Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
    • G06F3/0652Erasing, e.g. deleting, data cleaning, moving of data to a wastebasket

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Read Only Memory (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

一種快閃記憶體控制方法、快閃記憶體儲存裝置及快閃記憶體控制器。所述方法包括:指示快閃記憶體模組執行資料整併操作,以將第一實體單元中的第一資料複製到至少一第二實體單元中;在複製所述第一資料之後且在抹除所述第一實體單元之前,對所述第一實體單元再執行程式化操作,以將所述第一實體單元中的至少部分記憶胞的資料儲存狀態由第一狀態改變至第二狀態;以及在程式化所述第一實體單元後,對所述第一實體單元執行抹除操作。

Description

快閃記憶體控制方法、快閃記憶體儲存裝置及快閃記憶體控制器
本發明是有關於一種記憶體控制技術,且特別是有關於一種快閃記憶體控制方法、快閃記憶體儲存裝置及快閃記憶體控制器。
行動電話與筆記型電腦等可攜式電子裝置在這幾年來的成長十分迅速,使得消費者對儲存媒體的需求也急速增加。由於可複寫式非揮發性記憶體模組(rewritable non-volatile memory module)(例如,快閃記憶體)具有資料非揮發性、省電、體積小,以及無機械結構等特性,所以非常適合內建於上述所舉例的各種可攜式電子裝置中。
可複寫式非揮發性記憶體模組中的記憶胞是藉由將電荷注入記憶胞中以達到儲存資料的目的。但是,注入至記憶胞的電荷可能會隨著資料儲存時間增加、資料存取操作增加及/或溫度變化而流失。流失的電荷可能在後續對記憶胞進行抹除時與抹除電壓產生對抗等等,從而導致記憶胞的抹除效率降低。爾後,當需要將新資料寫入至經抹除的記憶胞時,也可能因為記憶胞中的資料沒有抹除乾淨等因素而導致資料寫入品質不佳。
本發明提供一種快閃記憶體控制方法、快閃記憶體儲存裝置及快閃記憶體控制器,可提高記憶胞被抹除後的資料寫入品質。
本發明的範例實施例提供一種快閃記憶體控制方法,其包括:指示快閃記憶體儲存裝置中的快閃記憶體模組執行資料整併操作,以將所述快閃記憶體模組的多個實體單元中的第一實體單元中的第一資料複製到所述多個實體單元中的至少一第二實體單元中;在將所述第一實體單元中的所述第一資料複製到所述至少一第二實體單元之後且在對所述第一實體單元執行抹除操作前,對所述第一實體單元再執行程式化操作,以將所述第一實體單元中的至少部分記憶胞的資料儲存狀態由第一狀態改變至第二狀態;以及在程式化所述第一實體單元後,對所述第一實體單元執行所述抹除操作。
本發明的範例實施例另提供一種快閃記憶體儲存裝置,其包括連接介面單元、快閃記憶體模組及快閃記憶體控制器。所述連接介面單元用以耦接至主機系統。所述快閃記憶體模組包括多個實體單元。所述快閃記憶體控制器耦接至所述連接介面單元與所述快閃記憶體模組。所述快閃記憶體控制器用以執行資料整併操作,以將所述多個實體單元中的第一實體單元中的第一資料複製到所述多個實體單元中的至少一第二實體單元中。所述快閃記憶體控制器更用以在將所述第一實體單元中的所述第一資料複製到所述至少一第二實體單元之後且在對所述第一實體單元執行抹除操作前,對所述第一實體單元再執行程式化操作,以將所述第一實體單元中的至少部分記憶胞的資料儲存狀態由第一狀態改變至第二狀態。所述快閃記憶體控制器更用以在程式化所述第一實體單元後,對所述第一實體單元執行所述抹除操作。
本發明的範例實施例另提供一種快閃記憶體控制器,其用以控制快閃記憶體模組。所述快閃記憶體模組包括多個實體單元。所述快閃記憶體控制器包括主機介面、記憶體介面及記憶體管理電路。所述主機介面用以耦接至主機系統。所述記憶體介面用以耦接至所述快閃記憶體模組。所述記憶體管理電路耦接至所述連接介面單元與所述快閃記憶體模組。所述記憶體管理電路用以執行資料整併操作,以將所述多個實體單元中的第一實體單元中的第一資料複製到所述多個實體單元中的至少一第二實體單元中。所述記憶體管理電路更用以在將所述第一實體單元中的所述第一資料複製到所述至少一第二實體單元之後且在對所述第一實體單元執行抹除操作前,對所述第一實體單元再執行程式化操作,以將所述第一實體單元中的至少部分記憶胞的資料儲存狀態由第一狀態改變至第二狀態。所述記憶體管理電路更用以在程式化所述第一實體單元後,對所述第一實體單元執行所述抹除操作。
在本發明的一範例實施例中,所述程式化操作包括:根據預設資料來程式化所述第一實體單元。
在本發明的一範例實施例中,所述程式化操作包括:根據預設程式化模式來程式化所述第一實體單元。
在本發明的一範例實施例中,所述預設程式化模式包括單階記憶胞模式。
在本發明的一範例實施例中,所述程式化操作包括:將所述第一實體單元中的至少一記憶胞從抹除狀態轉換為程式化狀態。
在本發明的一範例實施例中,所述程式化操作用以,在抹除所述第一實體單元之前,確保所述第一實體單元中的每一個記憶胞皆處於程式化狀態。
基於上述,在將第一資料從快閃記憶體模組中的第一實體單元複製到第二實體單元後且對第一實體單元執行抹除操作之前,第一實體單元可先被程式化,以改變第一實體單元中的至少部分記憶胞的資料儲存狀態。在改變記憶胞的資料儲存狀態後,可對所述第一實體單元執行抹除操作。藉此,可提高第一實體單元中的記憶胞被抹除後的資料寫入品質。
一般而言,記憶體儲存裝置(亦稱,記憶體儲存系統)包括可複寫式非揮發性記憶體模組(rewritable non-volatile memory module)與控制器(亦稱,控制電路)。記憶體儲存裝置可與主機系統一起使用,以使主機系統可將資料寫入至記憶體儲存裝置或從記憶體儲存裝置中讀取資料。
圖1是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。圖2是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及I/O裝置的示意圖。
請參照圖1與圖2,主機系統11可包括處理器111、隨機存取記憶體(random access memory, RAM)112、唯讀記憶體(read only memory, ROM)113及資料傳輸介面114。處理器111、隨機存取記憶體112、唯讀記憶體113及資料傳輸介面114可耦接至系統匯流排(system bus)110。
在一範例實施例中,主機系統11可透過資料傳輸介面114與記憶體儲存裝置10耦接。例如,主機系統11可經由資料傳輸介面114將資料儲存至記憶體儲存裝置10或從記憶體儲存裝置10中讀取資料。此外,主機系統11可透過系統匯流排110與I/O裝置12耦接。例如,主機系統11可經由系統匯流排110將輸出訊號傳送至I/O裝置12或從I/O裝置12接收輸入訊號。
在一範例實施例中,處理器111、隨機存取記憶體112、唯讀記憶體113及資料傳輸介面114可設置在主機系統11的主機板20上。資料傳輸介面114的數目可以是一或多個。透過資料傳輸介面114,主機板20可以經由有線或無線方式耦接至記憶體儲存裝置10。
在一範例實施例中,記憶體儲存裝置10可例如是隨身碟201、記憶卡202、固態硬碟(Solid State Drive, SSD)203或無線記憶體儲存裝置204。無線記憶體儲存裝置204可例如是近距離無線通訊(Near Field Communication, NFC)記憶體儲存裝置、無線傳真(WiFi)記憶體儲存裝置、藍牙(Bluetooth)記憶體儲存裝置或低功耗藍牙記憶體儲存裝置(例如,iBeacon)等以各式無線通訊技術為基礎的記憶體儲存裝置。此外,主機板20也可以透過系統匯流排110耦接至全球定位系統(Global Positioning System, GPS)模組205、網路介面卡206、無線傳輸裝置207、鍵盤208、螢幕209、喇叭210等各式I/O裝置。例如,在一範例實施例中,主機板20可透過無線傳輸裝置207存取無線記憶體儲存裝置204。
在一範例實施例中,主機系統11為電腦系統。在一範例實施例中,主機系統11可為可實質地與記憶體儲存裝置配合以儲存資料的任意系統。
圖3是根據本發明的一範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。請參照圖3,在一範例實施例中,主機系統31可以是數位相機、攝影機、通訊裝置、音訊播放器、視訊播放器或平板電腦等系統。記憶體儲存裝置30可為主機系統31所使用的安全數位(Secure Digital, SD)卡32、小型快閃(Compact Flash, CF)卡33或嵌入式儲存裝置34等各式非揮發性記憶體儲存裝置。嵌入式儲存裝置34包括嵌入式多媒體卡(embedded Multi Media Card, eMMC)341及/或嵌入式多晶片封裝(embedded Multi Chip Package, eMCP)儲存裝置342等各類型將記憶體模組直接耦接於主機系統的基板上的嵌入式儲存裝置。
圖4是根據本發明的一範例實施例所繪示的記憶體儲存裝置的概要方塊圖。請參照圖4,記憶體儲存裝置10包括連接介面單元402、記憶體控制電路單元404與可複寫式非揮發性記憶體模組406。
連接介面單元402用以將記憶體儲存裝置10耦接主機系統11。記憶體儲存裝置10可經由連接介面單元402與主機系統11通訊。在一範例實施例中,連接介面單元402是相容於序列先進附件(Serial Advanced Technology Attachment, SATA)標準。在一範例實施例中,連接介面單元402亦可以是符合並列先進附件(Parallel Advanced Technology Attachment, PATA)標準、電氣和電子工程師協會(Institute of Electrical and Electronic Engineers, IEEE)1394標準、高速周邊零件連接介面(Peripheral Component Interconnect Express, PCI Express)標準、通用序列匯流排(Universal Serial Bus, USB)標準、SD介面標準、超高速一代(Ultra High Speed-I, UHS-I)介面標準、超高速二代(Ultra High Speed-II, UHS-II)介面標準、記憶棒(Memory Stick, MS)介面標準、MCP介面標準、MMC介面標準、eMMC介面標準、通用快閃記憶體(Universal Flash Storage, UFS)介面標準、eMCP介面標準、CF介面標準、整合式驅動電子介面(Integrated Device Electronics, IDE)標準或其他適合的標準。連接介面單元402可與記憶體控制電路單元404封裝在一個晶片中,或者連接介面單元402是佈設於一包含記憶體控制電路單元404之晶片外。
記憶體控制電路單元404耦接至連接介面單元402與可複寫式非揮發性記憶體模組406。記憶體控制電路單元404用以執行以硬體型式或韌體型式實作的多個邏輯閘或控制指令並且根據主機系統11的指令在可複寫式非揮發性記憶體模組406中進行資料的寫入、讀取與抹除等運作。
可複寫式非揮發性記憶體模組406用以儲存主機系統11所寫入之資料。可複寫式非揮發性記憶體模組406可包括單階記憶胞(Single Level Cell, SLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存1個位元的快閃記憶體模組)、多階記憶胞(Multi Level Cell, MLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存2個位元的快閃記憶體模組)、三階記憶胞(Triple Level Cell,TLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存3個位元的快閃記憶體模組)、四階記憶胞(Quad Level Cell,QLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存4個位元的快閃記憶體模組)、其他快閃記憶體模組或其他具有相同特性的記憶體模組。
可複寫式非揮發性記憶體模組406中的每一個記憶胞是以電壓(以下亦稱為臨界電壓)的改變來儲存一或多個位元。具體來說,每一個記憶胞的控制閘極(control gate)與通道之間有一個電荷捕捉層。透過施予一寫入電壓至控制閘極,可以改變電荷補捉層的電子量,進而改變記憶胞的臨界電壓。此改變記憶胞之臨界電壓的操作亦稱為“把資料寫入至記憶胞”或“程式化(programming)記憶胞”。隨著臨界電壓的改變,可複寫式非揮發性記憶體模組406中的每一個記憶胞具有多個儲存狀態。透過施予讀取電壓可以判斷一個記憶胞是屬於哪一個儲存狀態,藉此取得此記憶胞所儲存的一或多個位元。
在一範例實施例中,可複寫式非揮發性記憶體模組406的記憶胞可構成多個實體程式化單元,並且此些實體程式化單元可構成多個實體抹除單元。具體來說,同一條字元線上的記憶胞可組成一或多個實體程式化單元。若每一個記憶胞可儲存2個以上的位元,則同一條字元線上的實體程式化單元可至少可被分類為下實體程式化單元與上實體程式化單元。例如,一記憶胞的最低有效位元(Least Significant Bit,LSB)是屬於下實體程式化單元,並且一記憶胞的最高有效位元(Most Significant Bit,MSB)是屬於上實體程式化單元。一般來說,在MLC NAND型快閃記憶體中,下實體程式化單元的寫入速度會大於上實體程式化單元的寫入速度,及/或下實體程式化單元的可靠度是高於上實體程式化單元的可靠度。
在一範例實施例中,實體程式化單元為程式化的最小單元。即,實體程式化單元為寫入資料的最小單元。例如,實體程式化單元可為實體頁面(page)或是實體扇(sector)。若實體程式化單元為實體頁面,則此些實體程式化單元可包括資料位元區與冗餘(redundancy)位元區。資料位元區包含多個實體扇,用以儲存使用者資料,而冗餘位元區用以儲存系統資料(例如,錯誤更正碼等管理資料)。在一範例實施例中,資料位元區包含32個實體扇,且一個實體扇的大小為512位元組(byte, B)。然而,在其他範例實施例中,資料位元區中也可包含8個、16個或數目更多或更少的實體扇,並且每一個實體扇的大小也可以是更大或更小。另一方面,實體抹除單元為抹除之最小單位。亦即,每一實體抹除單元含有最小數目之一併被抹除之記憶胞。例如,實體抹除單元為實體區塊(block)。
圖5是根據本發明的一範例實施例所繪示的記憶體控制電路單元的概要方塊圖。請參照圖5,記憶體控制電路單元404包括記憶體管理電路502、主機介面504、記憶體介面506及錯誤檢查與校正電路508。
記憶體管理電路502用以控制記憶體控制電路單元404的整體運作。具體來說,記憶體管理電路502具有多個控制指令,並且在記憶體儲存裝置10運作時,此些控制指令會被執行以進行資料的寫入、讀取與抹除等運作。以下說明記憶體管理電路502的操作時,等同於說明記憶體控制電路單元404的操作。
在一範例實施例中,記憶體管理電路502的控制指令是以韌體型式來實作。例如,記憶體管理電路502具有微處理器單元(未繪示)與唯讀記憶體(未繪示),並且此些控制指令是被燒錄至此唯讀記憶體中。當記憶體儲存裝置10運作時,此些控制指令會由微處理器單元來執行以進行資料的寫入、讀取與抹除等運作。
在一範例實施例中,記憶體管理電路502的控制指令亦可以程式碼型式儲存於可複寫式非揮發性記憶體模組406的特定區域(例如,記憶體模組中專用於存放系統資料的系統區)中。此外,記憶體管理電路502具有微處理器單元(未繪示)、唯讀記憶體(未繪示)及隨機存取記憶體(未繪示)。特別是,此唯讀記憶體具有開機碼(boot code),並且當記憶體控制電路單元404被致能時,微處理器單元會先執行此開機碼來將儲存於可複寫式非揮發性記憶體模組406中之控制指令載入至記憶體管理電路502的隨機存取記憶體中。之後,微處理器單元會運轉此些控制指令以進行資料的寫入、讀取與抹除等運作。
在一範例實施例中,記憶體管理電路502的控制指令亦可以一硬體型式來實作。例如,記憶體管理電路502包括微控制器、記憶胞管理電路、記憶體寫入電路、記憶體讀取電路、記憶體抹除電路與資料處理電路。記憶胞管理電路、記憶體寫入電路、記憶體讀取電路、記憶體抹除電路與資料處理電路是耦接至微控制器。記憶胞管理電路用以管理可複寫式非揮發性記憶體模組406的記憶胞或記憶胞群組。記憶體寫入電路用以對可複寫式非揮發性記憶體模組406下達寫入指令序列以將資料寫入至可複寫式非揮發性記憶體模組406中。記憶體讀取電路用以對可複寫式非揮發性記憶體模組406下達讀取指令序列以從可複寫式非揮發性記憶體模組406中讀取資料。記憶體抹除電路用以對可複寫式非揮發性記憶體模組406下達抹除指令序列以將資料從可複寫式非揮發性記憶體模組406中抹除。資料處理電路用以處理欲寫入至可複寫式非揮發性記憶體模組406的資料以及從可複寫式非揮發性記憶體模組406中讀取的資料。寫入指令序列、讀取指令序列及抹除指令序列可各別包括一或多個程式碼或指令碼並且用以指示可複寫式非揮發性記憶體模組406執行相對應的寫入、讀取及抹除等操作。在一範例實施例中,記憶體管理電路502還可以下達其他類型的指令序列給可複寫式非揮發性記憶體模組406以指示執行相對應的操作。
主機介面504是耦接至記憶體管理電路502。記憶體管理電路502可透過主機介面504與主機系統11通訊。主機介面504可用以接收與識別主機系統11所傳送的指令與資料。例如,主機系統11所傳送的指令與資料可透過主機介面504來傳送至記憶體管理電路502。此外,記憶體管理電路502可透過主機介面504將資料傳送至主機系統11。在本範例實施例中,主機介面504是相容於SATA標準。然而,必須瞭解的是本發明不限於此,主機介面504亦可以是相容於PATA標準、IEEE 1394標準、PCI Express標準、USB標準、SD標準、UHS-I標準、UHS-II標準、MS標準、MMC標準、eMMC標準、UFS標準、CF標準、IDE標準或其他適合的資料傳輸標準。
記憶體介面506是耦接至記憶體管理電路502並且用以存取可複寫式非揮發性記憶體模組406。也就是說,欲寫入至可複寫式非揮發性記憶體模組406的資料會經由記憶體介面506轉換為可複寫式非揮發性記憶體模組406所能接受的格式。具體來說,若記憶體管理電路502要存取可複寫式非揮發性記憶體模組406,記憶體介面506會傳送對應的指令序列。例如,這些指令序列可包括指示寫入資料的寫入指令序列、指示讀取資料的讀取指令序列、指示抹除資料的抹除指令序列、以及用以指示各種記憶體操作(例如,改變讀取電壓準位或執行垃圾回收操作等等)的相對應的指令序列。這些指令序列例如是由記憶體管理電路502產生並且透過記憶體介面506傳送至可複寫式非揮發性記憶體模組406。這些指令序列可包括一或多個訊號,或是在匯流排上的資料。這些訊號或資料可包括指令碼或程式碼。例如,在讀取指令序列中,會包括讀取的辨識碼、記憶體位址等資訊。
錯誤檢查與校正電路(亦稱為解碼電路)508是耦接至記憶體管理電路502並且用以執行錯誤檢查與校正操作以確保資料的正確性。具體來說,當記憶體管理電路502從主機系統11中接收到寫入指令時,錯誤檢查與校正電路508會為對應此寫入指令的資料產生對應的錯誤更正碼(error correcting code, ECC)及/或錯誤檢查碼(error detecting code,EDC),並且記憶體管理電路502會將對應此寫入指令的資料與對應的錯誤更正碼及/或錯誤檢查碼寫入至可複寫式非揮發性記憶體模組406中。之後,當記憶體管理電路502從可複寫式非揮發性記憶體模組406中讀取資料時會同時讀取此資料對應的錯誤更正碼及/或錯誤檢查碼,並且錯誤檢查與校正電路508會依據此錯誤更正碼及/或錯誤檢查碼對所讀取的資料執行錯誤檢查與校正操作。
在一範例實施例中,記憶體控制電路單元404還包括緩衝記憶體510與電源管理電路512。緩衝記憶體510是耦接至記憶體管理電路502並且用以暫存來自於主機系統11的資料與指令或來自於可複寫式非揮發性記憶體模組406的資料。電源管理電路512是耦接至記憶體管理電路502並且用以控制記憶體儲存裝置10的電源。
在一範例實施例中,圖4的記憶體儲存裝置10亦稱為快閃記憶體裝置,可複寫式非揮發性記憶體模組406亦稱為快閃記憶體模組,且記憶體控制電路單元404亦稱為用於控制快閃記憶體模組的快閃記憶體控制器。在一範例實施例中,圖5的記憶體管理電路502亦稱為快閃記憶體管理電路。
圖6是根據本發明的一範例實施例所繪示的管理可複寫式非揮發性記憶體模組的示意圖。請參照圖6,記憶體管理電路502可將可複寫式非揮發性記憶體模組406中的實體單元610(0)~610(C)邏輯地分組至儲存區601、閒置(spare)區602及系統區603。儲存區601中的實體單元610(0)~610(A)儲存有資料(例如來自圖1的主機系統11的使用者資料)。例如,儲存區601中的實體單元610(0)~610(A)可儲存有效(valid)資料與無效(invalid)資料。閒置區602中的實體單元610(A+1)~610(B)尚未用來儲存資料(例如有效資料)。儲存區603中的實體單元610(B+1)~610(C)用以儲存管理資訊(亦稱為系統資料),例如邏輯至實體映射表、壞塊管理表、裝置型號或其他類型的管理資訊。
當欲儲存資料時,記憶體管理電路502可從閒置區602的實體單元610(A+1)~610(B)中選擇一個實體單元並且將來自主機系統11或來自儲存區601中至少一實體單元的資料儲存至所選的實體單元中。同時,所選的實體單元可被關聯至儲存區601。此外,若儲存區601中的某一實體單元未儲存有效資料(即只有儲存無效資料),則此實體單元可被重新關聯至閒置區602。
在一範例實施例中,屬於儲存區601的每一個實體單元亦稱為非閒置(non-spare)實體單元,而屬於閒置區602的每一個實體單元亦稱為閒置實體單元。此外,一個實體單元可包括一或多個實體抹除單元。
記憶體管理電路502可配置邏輯單元612(0)~612(D)以映射儲存區601中的實體單元610(0)~610(A)。在一範例實施例中,每一個邏輯單元對應一個邏輯位址。例如,一個邏輯位址可包括一或多個邏輯區塊位址(Logical Block Address, LBA)或其他的邏輯管理單元。在另一範例實施例中,一個邏輯單元也可對應一個邏輯程式化單元、一個邏輯抹除單元或者由多個連續或不連續的邏輯位址組成。此外,邏輯單元612(0)~612(D)中的每一者可被映射至一或多個實體單元。須注意的是,在一範例實施例中,記憶體管理電路502可不配置映射至系統區603的邏輯單元,以防止儲存於系統區603的管理資訊被使用者修改。
記憶體管理電路502可將邏輯單元與實體單元之間的映射關係(亦稱為邏輯至實體映射資訊)記錄於至少一邏輯至實體映射表。邏輯至實體映射表是儲存於系統區603的實體單元中。當主機系統11欲從記憶體儲存裝置10讀取資料或寫入資料至記憶體儲存裝置10時,記憶體管理電路502可根據此邏輯至實體映射表來執行對於記憶體儲存裝置10的資料存取操作。
在一範例實施例中,有效資料是屬於某一個邏輯單元的最新資料,而無效資料則不是屬於任一個邏輯單元的最新資料。例如,若主機系統11將一筆新資料儲存至某一邏輯單元而覆蓋掉此邏輯單元原先儲存的舊資料(即,更新屬於此邏輯單元的資料),則儲存至儲存區601中的此筆新資料即為屬於此邏輯單元的最新資料並且會被標記為有效,而被覆蓋掉的舊資料可能仍然儲存在儲存區601中但被標記為無效。
在一範例實施例中,若屬於某一邏輯單元的資料被更新,則此邏輯單元與儲存有屬於此邏輯單元之舊資料的實體單元之間的映射關係會被移除,並且此邏輯單元與儲存有屬於此邏輯單元之最新資料的實體單元之間的映射關係會被建立。然而,在另一範例實施例中,若屬於某一邏輯單元的資料被更新,則此邏輯單元與儲存有屬於此邏輯單元之舊資料的實體單元之間的映射關係仍可被維持。
當記憶體儲存裝置10出廠時,屬於閒置區602的實體單元的總數會是一個預設數目(例如,30)。在記憶體儲存裝置10的運作中,越來越多的實體單元會被從閒置區602選擇並且被關聯至儲存區601以儲存資料(例如,來自主機系統11的使用者資料)。因此,屬於閒置區602的實體單元的總數會隨著記憶體儲存裝置10的使用而逐漸減少。
在記憶體儲存裝置10的運作中,記憶體管理電路502可持續更新屬於閒置區602的實體單元的總數。記憶體管理電路502可根據閒置區602中實體單元的數目(即,閒置實體單元的總數)執行資料整併操作。例如,記憶體管理電路502可判斷屬於閒置區602的實體單元的總數是否小於或等於一個門檻值(亦稱為第一門檻值)。此第一門檻值例如是2或者更大的值(例如,10),本發明不加以限制。若屬於閒置區602的實體單元的總數小於或等於第一門檻值,記憶體管理電路502可執行資料整併操作。在一範例實施例中,資料整併操作亦稱為垃圾收集(garbage collection)操作。
在資料整併操作中,記憶體管理電路502可從儲存區601中選擇至少一個實體單元(亦稱為來源區塊)並且嘗試將有效資料從所選擇的實體單元複製到另一實體單元(亦稱為目標區塊)。用來儲存所複製之有效資料的實體單元則是從閒置區602中選擇並且可被關聯至儲存區601。若某一個實體單元所儲存的有效資料皆已被複製至目標區塊,則此實體單元可被關聯至閒置區602並且可被抹除以供下次使用。
在一範例實施例中,將某一個實體單元從儲存區601重新關聯回閒置區602的操作(或抹除某一個實體單元的操作)亦稱為釋放一個閒置實體單元。藉由執行資料整併操作,一或多個閒置實體單元會被釋放並且使得屬於閒置區602的實體單元的總數逐漸增加。
在開始執行資料整併操作後,若屬於閒置區602之實體單元符合一特定條件,資料整併操作可被停止。例如,記憶體管理電路502可判斷屬於閒置區602的實體單元的總數是否大於或等於一個門檻值(以下亦稱為第二門檻值)。例如,第二門檻值可以大於或等於第一門檻值。若屬於閒置區602的實體單元的總數大於或等於第二門檻值,記憶體管理電路502可停止資料整併操作。須注意的是,停止資料整併操作是指結束當前執行中的資料整併操作。在停止一個資料整併操作之後,若屬於閒置區602的實體單元的總數再次小於或等於第一門檻值,則下一個資料整併操作可再次被執行,以嘗試釋放新的閒置實體單元。
圖7是根據本發明的一範例實施例所繪示的資料整併操作的示意圖。請參照圖7,在資料整併操作中,實體單元711(0)~711(E)(亦稱為第一實體單元)可被選擇作為來源區塊710,且實體單元721(0)~721(F)(亦稱為第二實體單元)可被選擇作為目標區塊720。例如,實體單元711(0)~711(E)可從圖6的儲存區601中選擇,且實體單元721(0)~721(F)可從圖6的閒置區602中選擇。實體單元711(0)~711(E)的總數及實體單元721(0)~721(F)的總數皆可以是任意數目,本發明不加以限制。
在資料整併操作中,資料701(亦稱為第一資料)可被從屬於來源區塊710的實體單元711(0)~711(E)收集並且被複製(例如寫入)至屬於目標區塊720的實體單元721(0)~721(F)中。所複製的資料701可包括原先儲存於實體單元711(0)~711(E)中的有效資料。
在一範例實施例中,在資料整併操作中,響應於來源區塊710中的某一實體單元所儲存的資料(即有效資料)被複製到目標區塊720中,記憶體管理電路502可將此實體單元中的此筆資料標記為無效。此外,響應於來源區塊710中的某一實體單元所儲存的所有有效資料皆已被複製到目標區塊720中,則記憶體管理電路502可將此實體單元關聯至圖6的閒置區602。被關聯至閒置區602的實體單元可成為一個新的閒置實體單元。在下一次將新資料寫入至此新的閒置實體單元之前,此閒置實體單元需先被抹除,以清除其中的舊資料。
在一範例實施例中,在將第一實體單元中的資料701(即第一資料)複製到第二實體單元之後且抹除該第一實體單元之前,記憶體管理電路502可對第一實體單元再次執行程式化操作,以覆寫第一實體單元中的至少部分資料。例如,被覆寫的資料可包括第一實體單元中的無效資料。
在一範例實施例中,在將第一實體單元中的資料701(即第一資料)複製到第二實體單元之後且抹除該第一實體單元之前對該第一實體單元再次執行的程式化操作,可用以將第一實體單元中的至少部分記憶胞的資料儲存狀態由某一狀態(亦稱為第一狀態)改變至另一狀態(亦稱為第二狀態)。例如,假設第一實體單元中的某一記憶胞在被抹除之前處於第一狀態(例如抹除狀態),則所述程式化操作可用以將此記憶胞從第一狀態(例如抹除狀態)改變為第二狀態(例如非抹除狀態)。
在一範例實施例中,在所述程式化操作中,記憶體管理電路502可發送程式化指令序列(或寫入指令序列)至可複寫式非揮發性記憶體模組406,以指示可複寫式非揮發性記憶體模組406程式化第一實體單元中的記憶胞。根據此程式化指令序列(或寫入指令序列),可複寫式非揮發性記憶體模組406可施加程式化電壓(或寫入電壓)至第一實體單元中的記憶胞,以對此些記憶胞中的舊資料(即無效資料)進行複寫。須注意的是,在一範例實施例中,在抹除此些記憶胞之前先對此些記憶胞中的舊資料(即無效資料)進行複寫,以將至少部份處於抹除狀態的記憶胞調整為非抹除狀態(亦稱為程式化狀態),可提高後續對此些記憶胞進行抹除後將新資料寫入至此些記憶胞時的資料寫入品質。
在一範例實施例中,所述程式化操作亦可以是由可複寫式非揮發性記憶體模組406自動執行,而可不受來自記憶體管理電路502的程式化指令序列(或寫入指令序列)觸發。例如,在一範例實施例中,在可複寫式非揮發性記憶體模組406從記憶體管理電路502接收到指示抹除第一實體單元的抹除指令序列後,在實際抹除第一實體單元之前,可複寫式非揮發性記憶體模組406可響應於此抹除指令序列而對第一實體單元執行所述程式化操作,以將至少部份處於抹除狀態的記憶胞調整為非抹除狀態。在確認第一實體單元中的記憶胞皆處於非抹除狀態之後(即執行所述程式化操作之後),可複寫式非揮發性記憶體模組406可自動接續執行所述抹除指令序列所指示的抹除操作,以對第一實體單元進行抹除。換言之,在一範例實施例中,即便記憶體管理電路502未發送程式化指令序列(或寫入指令序列)以指示執行所述程式化操作,可複寫式非揮發性記憶體模組406亦可以在對第一實體單元執行抹除操作之前自動對第一實體單元執行程式化操作,從而提高後續第一實體單元的資料寫入品質。
在一範例實施例中,在對第一實體單元執行所述程式化操作(即對第一實體單元中的無效資料進行複寫)後,記憶體管理電路502可對第一實體單元執行抹除操作。例如,在此抹除操作中,記憶體管理電路502可發送抹除指令序列至可複寫式非揮發性記憶體模組406,以指示可複寫式非揮發性記憶體模組406施加抹除電壓至第一實體單元中的記憶胞,以清除此些記憶胞中的資料。
圖8是根據本發明的一範例實施例所繪示的程式化第一實體單元並將第一實體單元關聯至閒置區的示意圖。請參照圖8,接續於圖7的範例實施例,在將來源區塊710中的實體單元711(0)~711(E)(即第一實體單元)所儲存的有效資料皆複製到目標區塊720後,實體單元711(0)~711(E)中的所有資料皆會被標記為無效(即成為無效資料)。然後,在將實體單元711(0)~711(E)關聯至閒置區602之前,實體單元711(0)~711(E)會先被程式化,以對實體單元711(0)~711(E)中的資料(即無效資料)進行複寫。在程式化實體單元711(0)~711(E)後,實體單元711(0)~711(E)可被關聯至閒置區602且後續可被抹除。
須注意的是,雖然圖8的範例實施例是以先程式化第一實體單元再將第一實體單元關聯至閒置區602作為範例。然而,在另一範例實施例中,亦可以是先將第一實體單元關聯至閒置區602再程式化第一實體單元,或者在程式化第一實體單元的同時將第一實體單元關聯至閒置區602,只要可確保在抹除第一實體單元之前先對第一實體單元進行程式化操作即可。
在一範例實施例中,若第一實體單元未被執行所述程式化操作,則記憶體管理電路502可暫停(或暫不允許)將第一實體單元關聯至閒置區602。在一範例實施例中,若第一實體單元未被執行所述程式化操作,則記憶體管理電路502可暫停(或暫不允許)對第一實體單元執行所述抹除操作。在一範例實施例中,記憶體管理電路502只(或只允許)將已執行過所述程式化操作的第一實體單元關聯至閒置區602。在一範例實施例中,記憶體管理電路502只(或只允許)對已執行過所述程式化操作的第一實體單元執行所述抹除操作。
在一範例實施例中,若所欲抹除的第一實體單元中的所有記憶胞皆處於經程式化的狀態(即程式化狀態),則後續對此些記憶胞進行抹除後將新資料寫入至此些記憶胞時的資料寫入品質可相對較好。反之,若所欲抹除的第一實體單元中的所有記憶胞非皆處於所述程式化狀態,則後續對此些記憶胞進行抹除後將新資料寫入至此些記憶胞時的資料寫入品質可能相對較差。
在一範例實施例中,在抹除第一實體單元之前執行的所述程式化操作,可用以將第一實體單元中的至少一記憶胞從抹除狀態轉換為所述程式化狀態。或者,從另一角度而言,在抹除第一實體單元之前,先對第一實體單元執行的所述程式化操作,可用以確保在抹除第一實體單元之前,第一實體單元中的每一個記憶胞皆處於所述程式化狀態。藉此,在實際抹除第一實體單元中的記憶胞後,將新資料寫入至此些記憶胞時的資料寫入品質可被提升。
在一範例實施例中,在抹除第一實體單元之前執行的所述程式化操作中,記憶體管理電路502可指示可複寫式非揮發性記憶體模組406根據一預設資料來程式化第一實體單元。例如,此預設資料可為無意義資料或虛設資料(dummy data)。例如,此預設資料非主機系統(例如圖1的主機系統11)所儲存的使用者資料或記憶體儲存裝置10本身的系統資料。在根據此預設資料來程式化第一實體單元後,第一實體單元中的資料仍為無效資料並且可等待被抹除。
在一範例實施例中,在抹除第一實體單元之前執行的所述程式化操作中,記憶體管理電路502可指示可複寫式非揮發性記憶體模組406根據一預設程式化模式來程式化第一實體單元。例如,此預設程式化模式可包括單階記憶胞(SLC)模式或者其他程式化模式。此預設程式化模式可相同或不同於前次用於將使用者資料(即有效資料)寫入至第一實體單元時所使用的程式化模式。
圖9A是根據本發明的一範例實施例所繪示的第一實體單元中的記憶胞的臨界電壓分布的示意圖。請參照圖9A,假設某一個第一實體單元只儲存無效資料(或未儲存有效資料),且此第一實體單元中的多個記憶胞的臨界電壓分布如分布91所示。在分布91中,此第一實體單元中一部分的記憶胞當前的狀態屬於抹除狀態(Er),且此第一實體單元中另一部分的記憶胞當前的狀態屬於程式化狀態(P)。
圖9B是根據本發明的一範例實施例所繪示的經程式化的第一實體單元中的記憶胞的臨界電壓分布的示意圖。請參照圖9B,接續於圖9A的範例實施例,在對第一實體單元執行程式化操後,可使此第一實體單元中原先具有抹除狀態(Er)的記憶胞脫離抹除狀態(Er)。例如,脫離抹除狀態(Er)的記憶胞可轉換為具有程式化狀態(P)。
須注意的是,圖9A與圖9B是以單階記憶胞(SLC)模式作為範例來對所述程式化操作進行說明。然而,在另一範例實施例中,在抹除第一實體單元之前執行的程式化操作還可基於其他程式化模式執行,本發明不加以限制。例如,在一範例實施例中,在抹除第一實體單元之前執行的程式化操作只要可以使第一實體單元中原先處於抹除狀態的記憶胞脫離抹除狀態即可。
圖10是根據本發明的一範例實施例所繪示的記憶體控制方法的流程圖。請參照圖10,在步驟S1001中,對快閃記憶體模組執行資料整併操作,以將快閃記憶體模組的第一實體單元中的第一資料複製到快閃記憶體模組的至少一第二實體單元中。在將所述第一實體單元中的所述第一資料複製到所述至少一第二實體單元之後且對所述第一實體單元執行抹除操作之前,在步驟S1002中,對所述第一實體單元執行程式化操作,以將所述第一實體單元中的至少部分記憶胞的資料儲存狀態從第一狀態改變至第二狀態。在程式化所述第一實體單元後,在步驟S1003中,對所述第一實體單元執行所述抹除操作。
然而,圖10中各步驟已詳細說明如上,在此便不再贅述。值得注意的是,圖10中各步驟可以實作為多個程式碼或是電路,本發明不加以限制。此外,圖10的方法可以搭配以上範例實施例使用,也可以單獨使用,本發明不加以限制。
綜上所述,在資料整併操作中將第一實體單元中的有效資料完整複製到目標區塊後,第一實體單元需要先被程式化,然後才(允許)被抹除。藉此,可提升第一實體單元後續從閒置區中被提取以儲存新資料時的資料寫入品質。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10、30:記憶體儲存裝置 11、31:主機系統 110:系統匯流排 111:處理器 112:隨機存取記憶體 113:唯讀記憶體 114:資料傳輸介面 12:輸入/輸出(I/O)裝置 20:主機板 201:隨身碟 202:記憶卡 203:固態硬碟 204:無線記憶體儲存裝置 205:全球定位系統模組 206:網路介面卡 207:無線傳輸裝置 208:鍵盤 209:螢幕 210:喇叭 32:SD卡 33:CF卡 34:嵌入式儲存裝置 341:嵌入式多媒體卡 342:嵌入式多晶片封裝儲存裝置 402:連接介面單元 404:記憶體控制電路單元 406:可複寫式非揮發性記憶體模組 502:記憶體管理電路 504:主機介面 506:記憶體介面 508:錯誤檢查與校正電路 510:緩衝記憶體 512:電源管理電路 601:儲存區 602:閒置區 603:系統區 610(0)~610(C)、711(0)~711(E)、721(0)~721(F):實體單元 612(0)~612(D):邏輯單元 701:資料 710:來源區塊 720:目標區塊 91:分布 S1001:步驟(指示快閃記憶體模組執行資料整併操作,以將第一實體單元中的第一資料複製到至少一第二實體單元中) S1002:步驟(對所述第一實體單元執行程式化操作,以將所述第一實體單元中的至少部分記憶胞的資料儲存狀態從第一狀態改變為第二狀態) S1003:步驟(對所述第一實體單元執行抹除操作)
圖1是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。 圖2是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及I/O裝置的示意圖。 圖3是根據本發明的一範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。 圖4是根據本發明的一範例實施例所繪示的記憶體儲存裝置的概要方塊圖。 圖5是根據本發明的一範例實施例所繪示的記憶體控制電路單元的概要方塊圖。 圖6是根據本發明的一範例實施例所繪示的管理可複寫式非揮發性記憶體模組的示意圖。 圖7是根據本發明的一範例實施例所繪示的資料整併操作的示意圖。 圖8是根據本發明的一範例實施例所繪示的程式化第一實體單元並將第一實體單元關聯至閒置區的示意圖。 圖9A是根據本發明的一範例實施例所繪示的第一實體單元中的記憶胞的臨界電壓分布的示意圖。 圖9B是根據本發明的一範例實施例所繪示的經程式化的第一實體單元中的記憶胞的臨界電壓分布的示意圖。 圖10是根據本發明的一範例實施例所繪示的記憶體控制方法的流程圖。
S1001:步驟(指示快閃記憶體模組執行資料整併操作,以將第一實體單元中的有效資料複製到至少一第二實體單元中)
S1002:步驟(對所述第一實體單元執行程式化操作,以將所述第一實體單元中的至少部分記憶胞的資料儲存狀態由第一狀態改變至第二狀態)
S1003:步驟(對所述第一實體單元執行抹除操作)

Claims (12)

  1. 一種快閃記憶體控制方法,包括:指示一快閃記憶體儲存裝置中的一快閃記憶體模組執行一資料整併操作,以將該快閃記憶體模組的多個實體單元中的一第一實體單元中的第一資料複製到該多個實體單元中的至少一第二實體單元中;在將該第一實體單元中的該第一資料複製到該至少一第二實體單元之後且在對該第一實體單元執行一抹除操作前,在沒有確認該第一實體單元是否已程式化的情況下,對該第一實體單元執行一程式化操作,以將該第一實體單元中的至少部分記憶胞的資料儲存狀態由一抹除狀態改變至一程式化狀態;以及在程式化該第一實體單元後,對該第一實體單元執行該抹除操作,其中該程式化操作用以,在抹除該第一實體單元之前,確保該第一實體單元中的每一個記憶胞皆處於該程式化狀態。
  2. 如請求項1所述的記憶體控制方法,其中該程式化操作包括:指示該快閃記憶體模組根據一預設資料來程式化該第一實體單元。
  3. 如請求項1所述的記憶體控制方法,其中該程式化操作包括:根據一預設程式化模式來程式化該第一實體單元。
  4. 如請求項3所述的記憶體控制方法,其中該預設程式化模式包括一單階記憶胞模式。
  5. 一種快閃記憶體儲存裝置,包括:一連接介面單元,用以耦接至一主機系統;一快閃記憶體模組,其中該快閃記憶體模組包括多個實體單元;以及一快閃記憶體控制器,耦接至該連接介面單元與該快閃記憶體模組,其中該快閃記憶體控制器用以執行一資料整併操作,以將該多個實體單元中的一第一實體單元中的第一資料複製到該多個實體單元中的至少一第二實體單元中,該快閃記憶體控制器更用以在將該第一實體單元中的該第一資料複製到該至少一第二實體單元之後且在對該第一實體單元執行一抹除操作前,在沒有確認該第一實體單元是否已程式化的情況下,對該第一實體單元執行一程式化操作,以將該第一實體單元中的至少部分記憶胞的資料儲存狀態由一抹除狀態改變至一程式化狀態,並且該快閃記憶體控制器更用以在程式化該第一實體單元後,對該第一實體單元執行該抹除操作,其中該程式化操作用以,在抹除該第一實體單元之前,確保該第一實體單元中的每一個記憶胞皆處於該程式化狀態。
  6. 如請求項5所述的快閃記憶體儲存裝置,其中該程式化操作包括:指示該快閃記憶體模組根據一預設資料來程式化該第一實體單元。
  7. 如請求項5所述的快閃記憶體儲存裝置,其中該程式化操作包括:根據一預設程式化模式來程式化該第一實體單元。
  8. 如請求項7所述的快閃記憶體儲存裝置,其中該預設程式化模式包括一單階記憶胞模式。
  9. 一種快閃記憶體控制器,用以控制一快閃記憶體模組,其中該快閃記憶體模組包括多個實體單元,且該快閃記憶體控制器包括:一主機介面,用以耦接至一主機系統;一記憶體介面,用以耦接至該快閃記憶體模組;以及一記憶體管理電路,耦接至該連接介面單元與該快閃記憶體模組,其中該記憶體管理電路用以執行一資料整併操作,以將該多個實體單元中的一第一實體單元中的第一資料複製到該多個實體單元中的至少一第二實體單元中,該記憶體管理電路更用以在將該第一實體單元中的該第一資料複製到該至少一第二實體單元之後且在對該第一實體單元執行一抹除操作前,在沒有確認該第一實體單元是否已程式化的情況 下,對該第一實體單元執行一程式化操作,以將該第一實體單元中的至少部分記憶胞的資料儲存狀態由一抹除狀態改變至一程式化狀態,並且該記憶體管理電路更用以在程式化該第一實體單元後,對該第一實體單元執行該抹除操作,其中該程式化操作用以,在抹除該第一實體單元之前,確保該第一實體單元中的每一個記憶胞皆處於該程式化狀態。
  10. 如請求項9所述的快閃記憶體控制器,其中該程式化操作包括:指示該快閃記憶體模組根據一預設資料來程式化該第一實體單元。
  11. 如請求項9所述的快閃記憶體控制器,其中該程式化操作包括:根據一預設程式化模式來程式化該第一實體單元。
  12. 如請求項11所述的快閃記憶體控制器,其中該預設程式化模式包括一單階記憶胞模式。
TW110113805A 2021-04-16 2021-04-16 快閃記憶體控制方法、快閃記憶體儲存裝置及快閃記憶體控制器 TWI813978B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110113805A TWI813978B (zh) 2021-04-16 2021-04-16 快閃記憶體控制方法、快閃記憶體儲存裝置及快閃記憶體控制器
US17/242,240 US11561719B2 (en) 2021-04-16 2021-04-27 Flash memory control method of re-programming memory cells before erase operations, flash memory storage device and flash memory controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110113805A TWI813978B (zh) 2021-04-16 2021-04-16 快閃記憶體控制方法、快閃記憶體儲存裝置及快閃記憶體控制器

Publications (2)

Publication Number Publication Date
TW202242660A TW202242660A (zh) 2022-11-01
TWI813978B true TWI813978B (zh) 2023-09-01

Family

ID=83602341

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110113805A TWI813978B (zh) 2021-04-16 2021-04-16 快閃記憶體控制方法、快閃記憶體儲存裝置及快閃記憶體控制器

Country Status (2)

Country Link
US (1) US11561719B2 (zh)
TW (1) TWI813978B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080086619A1 (en) * 2006-09-28 2008-04-10 Shai Traister Methods for phased garbage collection using phased garbage collection block or scratch pad block as a buffer
TW201329988A (zh) * 2012-01-06 2013-07-16 Powerchip Technology Corp 非揮發性半導體記憶裝置及其寫入方法
US20150134887A1 (en) * 2013-11-14 2015-05-14 Phison Electronics Corp. Data writing method, memory control circuit unit and memory storage apparatus
US20170038977A1 (en) * 2015-08-07 2017-02-09 Phison Electronics Corp. Valid data merging method, memory controller and memory storage apparatus
TW201826125A (zh) * 2017-01-10 2018-07-16 華邦電子股份有限公司 快閃記憶體裝置之記憶體控制方法
CN110780802A (zh) * 2018-07-31 2020-02-11 爱思开海力士有限公司 存储器控制器及其操作方法
US20200133511A1 (en) * 2018-10-29 2020-04-30 Microsoft Technology Licensing, Llc Optimized placement of data contained in a garbage collected storage system
TW202101223A (zh) * 2019-06-25 2021-01-01 慧榮科技股份有限公司 資料儲存裝置以及非揮發式記憶體控制方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI575374B (zh) * 2015-08-04 2017-03-21 群聯電子股份有限公司 映射表格更新方法、記憶體儲存裝置及記憶體控制電路單元
TWI557561B (zh) * 2016-02-05 2016-11-11 群聯電子股份有限公司 記憶體管理方法、記憶體控制電路單元與記憶體儲存裝置
CN112130749B (zh) * 2019-06-25 2023-12-22 慧荣科技股份有限公司 数据储存装置以及非挥发式存储器控制方法
CN112130750B (zh) * 2019-06-25 2023-11-07 慧荣科技股份有限公司 数据储存装置以及非挥发式存储器控制方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080086619A1 (en) * 2006-09-28 2008-04-10 Shai Traister Methods for phased garbage collection using phased garbage collection block or scratch pad block as a buffer
TW201329988A (zh) * 2012-01-06 2013-07-16 Powerchip Technology Corp 非揮發性半導體記憶裝置及其寫入方法
US20150134887A1 (en) * 2013-11-14 2015-05-14 Phison Electronics Corp. Data writing method, memory control circuit unit and memory storage apparatus
US20170038977A1 (en) * 2015-08-07 2017-02-09 Phison Electronics Corp. Valid data merging method, memory controller and memory storage apparatus
TW201826125A (zh) * 2017-01-10 2018-07-16 華邦電子股份有限公司 快閃記憶體裝置之記憶體控制方法
CN110780802A (zh) * 2018-07-31 2020-02-11 爱思开海力士有限公司 存储器控制器及其操作方法
US20200133511A1 (en) * 2018-10-29 2020-04-30 Microsoft Technology Licensing, Llc Optimized placement of data contained in a garbage collected storage system
TW202101223A (zh) * 2019-06-25 2021-01-01 慧榮科技股份有限公司 資料儲存裝置以及非揮發式記憶體控制方法

Also Published As

Publication number Publication date
US20220334723A1 (en) 2022-10-20
TW202242660A (zh) 2022-11-01
US11561719B2 (en) 2023-01-24

Similar Documents

Publication Publication Date Title
TWI701552B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI768764B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TW202038098A (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI785876B (zh) 映射資訊記錄方法、記憶體控制電路單元與記憶體儲存裝置
TWI702496B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
CN112051971B (zh) 数据整并方法、存储器存储装置及存储器控制电路单元
TWI688956B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TW202201229A (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
CN111767005B (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
CN112988076B (zh) 快闪存储器控制方法、存储装置及控制器
CN112835536B (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
TWI813978B (zh) 快閃記憶體控制方法、快閃記憶體儲存裝置及快閃記憶體控制器
TWI712886B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
CN112394883A (zh) 数据整并方法、存储器存储装置及存储器控制电路单元
TWI768738B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI741870B (zh) 資料整併方法、記憶體儲存裝置及記憶體控制電路單元
TWI826161B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI741779B (zh) 資料整併方法、記憶體儲存裝置及記憶體控制電路單元
TWI813362B (zh) 部分抹除管理方法、記憶體儲存裝置及記憶體控制電路單元
CN114203239B (zh) 存储器管理方法、存储器存储装置及存储器控制电路单元
CN112445418B (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
TWI834149B (zh) 表格管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI780003B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI771243B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI724427B (zh) 資料寫入方法、記憶體儲存裝置及記憶體控制電路單元