TWI785706B - 半導體元件 - Google Patents

半導體元件 Download PDF

Info

Publication number
TWI785706B
TWI785706B TW110128122A TW110128122A TWI785706B TW I785706 B TWI785706 B TW I785706B TW 110128122 A TW110128122 A TW 110128122A TW 110128122 A TW110128122 A TW 110128122A TW I785706 B TWI785706 B TW I785706B
Authority
TW
Taiwan
Prior art keywords
pattern
semiconductor
impurity region
conductive
sidewall
Prior art date
Application number
TW110128122A
Other languages
English (en)
Other versions
TW202230736A (zh
Inventor
金炫哲
金容錫
金一權
朴碩漢
李炅奐
洪載昊
Original Assignee
南韓商三星電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商三星電子股份有限公司 filed Critical 南韓商三星電子股份有限公司
Publication of TW202230736A publication Critical patent/TW202230736A/zh
Application granted granted Critical
Publication of TWI785706B publication Critical patent/TWI785706B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/315DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/4827Materials
    • H01L23/4828Conductive organic material or pastes, e.g. conductive adhesives, inks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41741Source or drain electrodes for field effect devices for vertical or pseudo-vertical devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/66734Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/34DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the transistor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/488Word lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Bipolar Transistors (AREA)
  • Heterocyclic Carbon Compounds Containing A Hetero Ring Having Oxygen Or Sulfur (AREA)
  • Recrystallisation Techniques (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

一種半導體元件包括設置於基板上的多個半導體結構、第 一導電圖案、第一雜質區、閘極絕緣圖案、第二導電圖案及第二雜質區。半導體結構中的每一者包括具有在第一方向上延伸的線性形狀的第一半導體圖案及自第一半導體圖案的上表面在垂直方向上突出的第二半導體圖案。半導體結構在垂直於第一方向的第二方向上彼此間隔開。第一導電圖案形成於第一半導體圖案之間。第一雜質區形成於第一半導體圖案中與第二半導體圖案的第一側壁鄰近的開口中。第一雜質區包括雜質擴散障壁圖案及摻雜有雜質的多晶矽圖案。

Description

半導體元件
[相關申請案的交叉參考]
本申請案主張於2020年12月18日在韓國智慧財產局(Korean Intellectual Property Office,KIPO)中提出申請的韓國專利申請案第10-2020-0178360號的優先權,所述韓國專利申請案的內容全文併入本案供參考。
實施例是有關於一種半導體元件。更具體而言,實施例是有關於一種包括垂直通道電晶體的半導體元件。
為製造具有高積體度的半導體元件,為半導體元件設置具有在垂直於基板的表面的方向上延伸的垂直通道的垂直通道電晶體。垂直通道電晶體可用作記憶體胞元中的選擇電晶體,以使得記憶體元件可高度積體。
實施例提供一種包括垂直通道電晶體的半導體元件。
根據一些實施例,提供一種半導體元件,所述半導體元件包括位於基板上的多個半導體結構、第一導電圖案、第一雜質區、閘極絕緣圖案、第二導電圖案及第二雜質區。半導體結構中 的每一者包括具有在第一方向上延伸的線性形狀的第一半導體圖案及自第一半導體圖案的上表面在垂直方向上突出的第二半導體圖案。半導體結構在垂直於第一方向的第二方向上彼此間隔開。第一導電圖案形成於位於第一半導體圖案之間的第一溝渠中。第一導電圖案在第一方向上延伸。第一雜質區形成於第一半導體圖案中與第二半導體圖案的第一側壁鄰近的開口中。第一雜質區包括雜質擴散障壁圖案及摻雜有雜質的多晶矽圖案。閘極絕緣圖案形成於第二半導體圖案中的每一者的第一側壁上。第二導電圖案形成於閘極絕緣圖案上,且在第二方向上延伸。第二雜質區形成於第二半導體圖案中的每一者上。
根據一些實施例,提供一種半導體元件,所述半導體元件包括設置於基板上的多個半導體結構、第一導電圖案、第一絕緣圖案、第一雜質區、閘極絕緣圖案、第二導電圖案及第二雜質區。半導體結構中的每一者包括具有在第一方向上延伸的線形狀的第一半導體圖案及自第一半導體圖案的上表面在垂直方向上突出的第二半導體圖案。半導體結構在垂直於第一方向的第二方向上彼此間隔開。第一導電圖案形成於位於第一半導體圖案之間的第一溝渠中。第一導電圖案在第一方向上延伸。第一絕緣圖案形成於位於第一半導體圖案之間的第一溝渠中。第一絕緣圖案接觸第一導電圖案的側壁。第一絕緣圖案在第一方向上延伸。第一雜質區自與第二半導體圖案的第一側壁的下部部分間隔開的位置延伸至與第二半導體圖案的局部下表面重疊的位置。第一雜質區包 括雜質擴散障壁圖案及摻雜有雜質的多晶矽圖案。閘極絕緣圖案形成於第二半導體圖案中的每一者的第一側壁上。第二導電圖案在閘極絕緣圖案上在第二方向上延伸。第二雜質區形成於第二半導體圖案中的每一者上。第一雜質區的側壁與第一導電圖案的側壁彼此接觸。
根據一些實施例,提供一種半導體元件,所述半導體元件包括設置於基板上的半導體結構、第一雜質區、閘極絕緣圖案、第二導電圖案及第二雜質區。半導體結構包括具有在第一方向上延伸的線性形狀的第一半導體圖案及自第一半導體圖案的上表面在垂直方向上突出的第二半導體圖案。第一雜質區自與第二半導體圖案的第一側壁的下部部分間隔開的位置延伸至與第二半導體圖案的局部下表面重疊的位置。第一雜質區包括雜質擴散障壁圖案及摻雜有雜質的多晶矽圖案。閘極絕緣圖案形成於第二半導體圖案的第一側壁上。第二導電圖案形成於閘極絕緣圖案上。第二雜質區形成於第二半導體圖案上。雜質擴散障壁圖案環繞多晶矽圖案的側壁及底部。
在根據一些實施例的半導體元件中,位於第二半導體圖案下方的第一雜質區包括雜質擴散障壁圖案及摻雜有雜質的多晶矽圖案。雜質擴散障壁圖案防止摻雜於多晶矽圖案中的雜質擴散。因此,垂直電晶體中的浮體效應(floating body effect)降低,且半導體元件具有極佳的操作特性。
100:半導體基板
102:第一溝渠
104:初步半導體圖案
106:第二絕緣圖案
108、108a:第一絕緣圖案
110、111:第一導電圖案
110a:障壁金屬圖案
110b:金屬圖案
114:半導體結構
114a:第一半導體圖案
114b:第二半導體圖案/通道區
118:第一開口
120:雜質擴散障壁圖案
122:第一多晶矽圖案
123、124:第一雜質區
130:第一層間絕緣層
132:第二溝渠
134:閘極絕緣圖案
136:第二導電圖案
140:第二多晶矽圖案/第二雜質區
142:第二雜質區
150:第二層間絕緣層
152:接觸插塞
154:絕緣圖案
160:下部電極
162:介電層
164:上部電極
166:電容器
A-A'、B-B'、C-C'、D-D'、E-E'、F-F':線
I:區
圖1是根據一些實施例的半導體元件的立體圖。
圖2是根據一些實施例的半導體元件的剖視圖。
圖3是根據一些實施例的半導體元件中的垂直電晶體的剖視圖及能帶。
圖4是垂直電晶體的剖視圖及能帶,所述垂直電晶體包括包含擴散雜質以用於與本發明實施例進行比較的第一雜質區。
圖5至圖19是示出根據一些實施例的製造半導體元件的方法的立體圖及剖視圖。
圖20是根據一些實施例的半導體元件的立體圖。
圖21是根據一些實施例的半導體元件的剖視圖。
圖22是根據一些實施例的半導體元件的立體圖。
圖23是根據一些實施例的半導體元件的剖視圖。
圖1是根據一些實施例的半導體元件的立體圖。圖2是根據一些實施例的半導體元件的剖視圖。
在一些實施例中,半導體元件是動態隨機存取記憶體(dynamic random access memory,DRAM)元件。在圖l中,省略電容器以降低圖式的複雜度。圖2示出沿圖1所示的線A-A'及B-B'切割出的剖視圖。
參照圖1及圖2,在一些實施例中,半導體基板100上形成有半導體結構114。
在一些實施例中,半導體結構114是藉由蝕刻裸半導體基板的部分而形成。因此,半導體基板100與半導體結構114包含實質上相同的半導體材料,且包含例如單晶矽。在一些實施例中,半導體結構114的至少部分是藉由磊晶生長製程而形成。
在一些實施例中,半導體結構114包括第一半導體圖案114a及第二半導體圖案114b。第一半導體圖案114a具有在第一方向上延伸的線性形狀。第二半導體圖案114b形成於第一半導體圖案114a上。第二半導體圖案114b中的每一者具有自第一半導體圖案114a的上表面在垂直於第一半導體圖案114a的上表面的第三方向上突出的柱形狀。
在一些實施例中,多個第一半導體圖案114a在垂直於第一方向的第二方向上彼此間隔開。因此,第一半導體圖案114a之間形成有第一溝渠,且第一溝渠在第一方向上延伸。
在一些實施例中,第二半導體圖案114b設置於第一半導體圖案114a中的每一者上,且彼此均勻地間隔開。第二半導體圖案114b在第一方向及第二方向中的每一者上進行佈置。因此,第二半導體圖案114b以晶格形狀進行佈置。在一些實施例中,半導體結構114摻雜有p型雜質。
在一些實施例中,每一第二半導體圖案114b是垂直通道電晶體的通道區。第二半導體圖案114b中的每一者上形成有一個垂直通道電晶體。
在一些實施例中,第一溝渠中形成有第一導電圖案110 及第一絕緣圖案108。第一導電圖案110及第一絕緣圖案108在第一方向上延伸。第一導電圖案110與第一絕緣圖案108在第二方向上彼此鄰近。進一步形成覆蓋第一導電圖案110的側壁及底部的部分的第二絕緣圖案106。
在一些實施例中,第二絕緣圖案106及第一導電圖案110形成於第一溝渠的第一側壁上。第一絕緣圖案108形成於面對第一溝渠的第一側壁的第二側壁上。第一導電圖案110是隱埋式位元線。
在一些實施例中,第一導電圖案110包括例如障壁金屬圖案110a及金屬圖案110b。在立體圖中的每一者中,省略第二絕緣圖案、障壁金屬圖案及金屬圖案,以降低圖式的複雜度。
在一些實施例中,障壁金屬圖案110a包含例如Ti、Ta、TiN、TaN或WN等中的一或多者。金屬圖案110b包含例如W、Al、Cu、Ru、Mo、Pt、Ni、Co、TiAl、TiSi、TiSiN、TaSi、TaSiN、RuTiN、NiSi或CoSi等中的一或多者。
在一些實施例中,第一導電圖案110及第一絕緣圖案108的上表面與第一半導體圖案114a的上表面共面。作為另一選擇,第一導電圖案110及第一絕緣圖案108的上表面低於第一半導體圖案114a的上表面。
在一些實施例中,在第一半導體圖案114a的在第一方向上與第二半導體圖案114b的第一側壁鄰近的部分處形成有第一開口118(參見圖9)。第一開口118位於與垂直通道電晶體的第 一雜質區對應的部分處。
在一些實施例中,第一開口118具有隔離形狀(isolated shape)。第一導電圖案110藉由第一開口118的第一側壁在第二方向上暴露出。第一絕緣圖案108藉由第一開口118的面對第一側壁的第二側壁暴露出。即,位於第一導電圖案110的一個側壁上的第二絕緣圖案106被選擇性地移除,以暴露出第一導電圖案110中位於第一開口118的第一側壁上的障壁金屬圖案110a。第一開口118自第一半導體圖案114a的與第二半導體圖案114b的第一側壁鄰近的部分延伸至第一半導體圖案114a的位於第二半導體圖案114b下方的部分,且因此第一開口118具有底切形狀(undercut shape)。
在一些實施例中,第一開口118的側壁及底部上共形地形成有雜質擴散障壁圖案120。
在一些實施例中,雜質擴散障壁圖案120上形成有填充第一開口118的第一多晶矽圖案122。第一多晶矽圖案122摻雜有雜質。舉例而言,第一多晶矽圖案122摻雜有n型雜質。雜質擴散障壁圖案120及第一多晶矽圖案122充當作為垂直通道電晶體的源極/汲極區的第一雜質區124。第一雜質區124自與作為垂直通道電晶體的通道區的第二半導體圖案114b的第一側壁的下部部分間隔開的位置延伸至與第二半導體圖案114b的局部下表面重疊的位置。
在一些實施例中,雜質擴散障壁圖案120環繞第一多晶 矽圖案122的側壁及底部。雜質擴散障壁圖案120包含防止雜質擴散的材料。雜質擴散障壁圖案120防止摻雜於第一多晶矽圖案122中的雜質擴散至與第一多晶矽圖案122鄰近的第一半導體圖案114a及第二半導體圖案114b中。
在一些實施例中,第一雜質區124與第一導電圖案110在第二方向上彼此鄰近。第一雜質區124的側壁接觸第一導電圖案110的側壁。
具體而言,在一些實施例中,第一雜質區124的雜質擴散障壁圖案120在第二方向上接觸第一導電圖案110的障壁金屬圖案110a。第一多晶矽圖案122藉由雜質擴散障壁圖案120電性連接至第一導電圖案110。因此,雜質擴散障壁圖案120包含低電阻導電材料。雜質擴散障壁圖案120可包含與第一導電圖案110具有低接觸電阻的材料。
在一些實施例中,雜質擴散障壁圖案120包含石墨烯。當雜質擴散障壁圖案120包含石墨烯時,雜質擴散障壁圖案120可防止雜質自第一多晶矽圖案122擴散,且包含石墨烯的雜質擴散障壁圖案120具有低電阻。
在一些實施例中,為防止雜質擴散以及降低與第一導電圖案的接觸電阻,雜質擴散障壁圖案120的石墨烯具有為約0.1奈米至約0.5奈米的厚度。在一些實施例中,石墨烯具有為約0.2奈米至約0.4奈米的厚度。然而,實施例不限於此,且石墨烯的厚度可在其他實施例中有所變化。
在一些實施例中,第一雜質區124形成於第一開口118中,且第一雜質區124不延伸至與第一開口118鄰近的第一半導體圖案114a。因此,第一雜質區124由第一開口118界定。
在一些實施例中,第一開口118與第二半導體圖案114b的局部下表面的僅一部分重疊,且不與第二半導體圖案114b的整個下表面重疊。
在一些實施例中,形成覆蓋第一導電圖案110、半導體結構114、第一絕緣圖案108及第一雜質區124的第一層間絕緣層130。第一層間絕緣層130包含例如氧化矽。
在一些實施例中,第一層間絕緣層130中形成有第二溝渠132(參見圖15),且第二溝渠132在第二方向上延伸。
在一些實施例中,第二半導體圖案114b的第一側壁藉由第二溝渠132的第一側壁暴露出。第二半導體圖案114b不藉由面對第二溝渠132的第一側壁的第二側壁暴露出,且第一層間絕緣層130藉由第二溝渠132的第二側壁暴露出。第一雜質區124的上部部分藉由第二溝渠132的底部暴露出。
在一些實施例中,第二溝渠132的側壁及底部上共形地形成有閘極絕緣圖案134。閘極絕緣圖案134接觸第二半導體圖案114b的第一側壁,且閘極絕緣圖案134覆蓋第一雜質區124的上部部分。
在一些實施例中,閘極絕緣圖案134包含氧化矽。在一些實施例中,閘極絕緣圖案134包含具有高介電常數的金屬氧化 物。金屬氧化物可為例如HfO2、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、ZrO2、Al2O3、氧化鈦或氧化鉭等中的一者。
在一些實施例中,閘極絕緣圖案134上以及閘極絕緣圖案134的覆蓋第二溝渠132的側壁的部分之間形成有填充第二溝渠132的第二導電圖案136。第二導電圖案136充當垂直通道電晶體的閘電極。第二導電圖案136在第二方向上延伸,且第二導電圖案136充當字元線。
在實施例中,第二導電圖案136包含金屬、導電金屬氮化物、導電金屬矽化物或導電金屬氧化物中的至少一者。舉例而言,第二導電圖案136包含例如W、Ti、Ta、TiN、TaN、WN、Al、Cu、Ru、Mo、Pt、Ni、Co、NbN、TiAl、TiAlN、TiSi、TiSiN、TaSi、TaSiN、RuTiN、NiSi、CoSi、IrOx或RuO等中的至少一者。在一些實施例中,第二導電圖案136包含摻雜有雜質的多晶矽。
在一些實施例中,閘極絕緣圖案134及第二導電圖案136的最上表面與第二半導體圖案114b的最上表面共面。
在一些實施例中,第二半導體圖案114b的最上表面上形成有第二多晶矽圖案140。第二多晶矽圖案140摻雜有為與第一多晶矽圖案122的導電類型相同的導電類型的雜質。舉例而言,第二多晶矽圖案140摻雜有n型雜質。第二多晶矽圖案140是充當垂直通道電晶體的源極/汲極區的第二雜質區,且因此第二多晶矽圖案140與第二雜質區由相同的參考編號表示。
在一些實施例中,第二多晶矽圖案140的兩側上形成有 第二層間絕緣層150。第二層間絕緣層150形成於第一層間絕緣層130、閘極絕緣圖案134及第二導電圖案136上。
在一些實施例中,第二多晶矽圖案140上形成有電容器166。
在一些實施例中,電容器166包括下部電極160、介電層162及上部電極164。下部電極160可具有柱形狀或中空圓柱形形狀。
如上所述,半導體結構114上形成有根據一些實施例的垂直通道電晶體。垂直通道電晶體包括第一雜質區124、第二雜質區140、閘極絕緣圖案134及第二導電圖案136。
圖3是圖1中所示半導體元件中的垂直電晶體的剖視圖及能帶。圖4是垂直電晶體的剖視圖及能帶,所述垂直電晶體包括包含擴散雜質以用於與本發明實施例進行比較的第一雜質區。
圖3在左側包括右側剖視圖中的線E-E'的能帶,且圖4在左側包括右側剖視圖中的線F-F'的能帶。
參照圖3,在一些實施例中,第一雜質區124僅與第二半導體圖案114b的局部下表面重疊。即,第二半導體圖案114b的下表面的部分接觸第一雜質區124。第一半導體圖案114a連接至第二半導體圖案114b的下表面,且設置於第一雜質區124的一側上。
因此,在一些實施例中,充當垂直通道電晶體的通道區的第二半導體圖案114b不被第一雜質區124及第二雜質區140完 全隔離。第二半導體圖案114b的下表面的部分連接至第一半導體圖案114a。
在一些實施例中,當垂直通道電晶體進行操作時,在第一雜質區124與第二雜質區140之間在第二半導體圖案114b處形成反轉層(inversion layer),即通道(圖2中的區I)。第二半導體圖案114b的其中未形成反轉層的部分連接至第一半導體圖案114a。
在一些實施例中,在第二半導體圖案114b與和其連接的第一半導體圖案114a之間不產生能量障壁(energy barrier),以使得較少的電洞在通道區中累積。因此,可維持垂直通道電晶體的目標臨限電壓,且垂直通道電晶體中的漏電流減少。
參照圖4,為與本發明實施例進行比較,利用雜質對第一半導體圖案114a的部分進行摻雜以形成第一雜質區123。在此種情形中,第一雜質區123中的雜質可擴散至與第一雜質區123鄰近的第一半導體圖案114a中。因此,第一雜質區123與第二半導體圖案114b的整個下表面重疊。即,第二半導體圖案114b的下表面接觸第一雜質區123的整個上表面。因此,充當垂直通道電晶體的通道區的第二半導體圖案114b被第一雜質區123及第二雜質區140完全隔離。在此種情形中,在垂直通道電晶體中,在通道區114b與第一雜質區123之間以及在通道區114b與第二雜質區140之間產生能量障壁。因此,由於能量間隙,電洞不會自通道區逸出,且所述電洞在通道區中累積。即,在垂直電晶體中 出現浮體效應。電洞在通道區中累積,此會降低垂直電晶體的臨限電壓且在通道區中產生漏電流。
如上所述,根據本發明實施例的半導體元件包括具有極佳的電性特性的垂直通道電晶體。垂直通道電晶體的第一雜質區與充當位元線的第一導電圖案之間的接觸電阻減小。因此,半導體元件具有極佳的電性特性。
圖5至圖19是示出製造圖1及圖2中所示半導體元件的方法的立體圖及剖視圖。
圖5至圖7、圖9、圖11、圖12、圖14、圖15、圖16及圖18是立體圖,且圖8、圖10、圖13、圖17及圖19是剖視圖。
圖8包括沿圖7所示的線C-C'及B-B'的剖視圖。圖10、圖13、圖17及圖19包括沿立體圖中的每一者中的線A-A'及B-B'的剖視圖。
參照圖5,在一些實施例中,將p型雜質輕摻雜至半導體基板100的上表面中。在半導體基板100上形成具有在第一方向上延伸的線性形狀的第一蝕刻罩幕,且然後使用第一蝕刻罩幕乾蝕刻半導體基板以形成第一溝渠102。半導體基板100是單晶矽基板。
在一些實施例中,第一溝渠102中的每一者具有第一深度。第一溝渠102在第一方向上延伸。在鄰近的第一溝渠102之間形成在第一方向上延伸的初步半導體圖案104。多個初步半導體圖案104在垂直於第一方向的第二方向上重複地間隔開,其中鄰 近的初步半導體圖案104之間形成有第一溝渠。
參照圖6,在一些實施例中,形成填充第一溝渠102的第一絕緣層,且蝕刻第一絕緣層的部分以形成初步第一絕緣圖案。初步第一絕緣圖案的第一側壁在第一方向上延伸,且初步第一絕緣圖案的第一側壁接觸初步半導體圖案104的一個側壁。在初步第一絕緣圖案的面對第一側壁的第二側壁與初步半導體圖案104之間形成在第一方向上延伸的間隙。
在一些實施例中,在間隙的表面上共形地形成第二絕緣層。第二絕緣層包含例如氧化矽。
在一些實施例中,在第二絕緣層上形成第一導電層。舉例而言,在第二絕緣層上共形地形成障壁金屬層,且在障壁金屬層上形成金屬層。
此後,在一些實施例中,蝕刻第一絕緣層、第二絕緣層及導電層的上部部分,以形成填充第一溝渠的下部部分的第一絕緣圖案108、第二絕緣圖案106(參見圖8)及第一導電圖案110。蝕刻製程包括回蝕製程。第一導電圖案110包括障壁金屬圖案110a(參見圖8)及金屬圖案110b(參見圖8)。在立體圖中,省略第二絕緣圖案、障壁金屬圖案及金屬圖案,以降低圖式的複雜度。
在一些實施例中,第一導電圖案110在第一方向上延伸,且第一導電圖案110充當隱埋式位元線。第二絕緣圖案106覆蓋第一導電圖案110的側壁及底部。
在一些實施例中,初步半導體圖案104自第一導電圖案 110與第一絕緣圖案108之間突出。
參照圖7及圖8,在一些實施例中,在第一導電圖案110及初步半導體圖案104上形成具有在第二方向上延伸的線形狀的第二蝕刻罩幕。使用第二蝕刻罩幕蝕刻初步半導體圖案104,以形成半導體結構114。在形成半導體結構114的蝕刻製程中,初步半導體圖案104的蝕刻深度是低於第一深度的第二深度。
如圖7及圖8中所示,在一些實施例中,半導體結構114包括在第一方向上延伸的第一半導體圖案114a以及具有柱形狀且自第一半導體圖案114a的上表面向上突出的多個第二半導體圖案114b。第二半導體圖案114b形成於第一半導體圖案114a上,且第二半導體圖案114b彼此間隔開。第二半導體圖案114b以晶格圖案在第一方向及第二方向中的每一者上進行佈置。
在一些實施例中,在填充有第一導電圖案110及第一絕緣圖案108的第一溝渠之間形成第一半導體圖案114a。在一些實施例中,第一導電圖案110及第一絕緣圖案108的上表面與第一半導體圖案114a的上表面實質上共面。作為另一選擇,第一導電圖案110及第一絕緣圖案108的上表面低於第一半導體圖案114a的上表面。
在圖9及圖10中,在一些實施例中,形成第三蝕刻罩幕,所述第三蝕刻罩幕暴露出第一半導體圖案114a的與第二半導體圖案114b的在第一方向上的第一側壁鄰近的部分。第三蝕刻罩幕用於形成多晶矽圖案,所述多晶矽圖案充當胞元電晶體的第一 雜質區(即,較低雜質區)。
在一些實施例中,使用第三蝕刻罩幕蝕刻第一半導體圖案114a的部分,以形成第一開口118。第一開口118被隔離。藉由第一開口118的第一側壁在第二方向上暴露出第一導電圖案110。藉由面對第一開口118的第一側壁的第二側壁暴露出第一絕緣圖案108。
即,在一些實施例中,移除位於第一導電圖案110的側壁上的第二絕緣圖案106,以使得藉由第一開口118的第一側壁暴露出第一導電圖案110的障壁金屬圖案110a。將第一開口118形成為具有在第二半導體圖案114b的下表面的部分下方延伸至第一半導體圖案114a的底切形狀。
參照圖11至圖13,在一些實施例中,在第一開口118的側壁及底部上共形地形成雜質擴散障壁層。在一些實施例中,雜質擴散障壁層包括石墨烯層。藉由化學氣相沈積製程形成石墨烯層。石墨烯層是導電的。石墨烯層可防止雜質擴散。
在一些實施例中,在雜質擴散障壁層上形成摻雜有雜質的第一半導體層。在一些實施例中,在雜質擴散障壁層上形成摻雜有雜質的第一多晶矽層。舉例而言,第一多晶矽層摻雜有n型雜質。在一些實施例中,藉由原位摻雜製程沈積第一多晶矽層。
在一些實施例中,蝕刻雜質擴散障壁層及第一多晶矽層的上部部分,以形成填充第一開口118的雜質擴散障壁圖案120及第一多晶矽圖案122。
在一些實施例中,雜質擴散障壁圖案120環繞第一多晶矽圖案122的側壁及底部。雜質擴散障壁圖案120防止摻雜至第一多晶矽圖案122中的雜質擴散至與第一多晶矽圖案122鄰近的第一半導體圖案114a及第二半導體圖案114b中。雜質擴散障壁圖案120及第一多晶矽圖案122形成充當垂直通道電晶體的源極/汲極的第一雜質區124。
在一些實施例中,當第一雜質區124的側壁與第一導電圖案110的第一側壁彼此接觸時,第一雜質區124與第一導電圖案110彼此電性連接。具體而言,第一雜質區124的雜質擴散障壁圖案120在第二方向上接觸第一導電圖案110的障壁金屬圖案110a。在此種情形中,雜質擴散障壁圖案120由石墨烯形成,石墨烯具有低電阻且會降低雜質擴散障壁圖案120與障壁金屬圖案110a之間的接觸電阻。即,位元線接觸件的電阻降低。
參照圖14,在一些實施例中,形成覆蓋第一導電圖案110、半導體結構114、第一絕緣圖案108及第一雜質區124的第一層間絕緣層130。
參照圖15,在一些實施例中,在第一層間絕緣層130上形成具有在第二方向上延伸的線性形狀的第四蝕刻罩幕。此後,使用第四蝕刻罩幕蝕刻第一層間絕緣層130,以形成在第二方向上延伸的第二溝渠132。
在一些實施例中,藉由第二溝渠132的第一側壁暴露出第二半導體圖案114b的第一側壁。不藉由第二溝渠132的面對第 一側壁的第二側壁暴露出第二半導體圖案114b,且藉由第二溝渠132的第二側壁暴露出第一層間絕緣層130。第二溝渠132的底部暴露出第一雜質區124的上部部分。
參照圖16及圖17,在一些實施例中,在第二溝渠132的表面及第一層間絕緣層130的上表面上共形地形成閘極絕緣層。因此,閘極絕緣層接觸第二半導體圖案114b的第一側壁,且閘極絕緣層覆蓋第一雜質區124的上部部分。在閘極絕緣層上形成完全填充第二溝渠132的第二導電層。
此後,在一些實施例中,對閘極絕緣層、第二導電層及第一層間絕緣層130進行平坦化,直至暴露出第二半導體圖案114b的上表面為止,以在第二溝渠132中形成閘極絕緣圖案及第二導電圖案136。
在一些實施例中,第二導電圖案136充當閘電極。第二導電圖案136在第二方向上延伸,且第二導電圖案136充當字元線。
參照圖18及圖19,在一些實施例中,在第二半導體圖案114b、閘極絕緣圖案134、第二導電圖案136及第一層間絕緣層130上形成摻雜有雜質的第二半導體層。在一些實施例中,第二半導體層包括摻雜有雜質的多晶矽層。第二半導體層被稱為第二多晶矽層。摻雜於第二多晶矽層中的雜質具有與摻雜於第一多晶矽圖案122中的雜質的導電類型相同的導電類型。舉例而言,第二多晶矽層摻雜有n型雜質。
在一些實施例中,對第二多晶矽層進行圖案化,以在第二半導體圖案114b上形成第二多晶矽圖案140。第二多晶矽圖案140中的每一者被隔離。
在一些實施例中,第二多晶矽圖案140充當垂直通道電晶體的第二雜質區。
重新參照圖2,在一些實施例中,在第二多晶矽圖案140上形成電容器166。電容器166包括下部電極160、介電層162及上部電極164。下部電極160具有柱形狀或中空圓柱形形狀。
如上所述,在一些實施例中,可製造包括垂直通道電晶體的半導體元件。垂直通道電晶體的第一雜質區124包括第一多晶矽圖案122及環繞第一多晶矽圖案122的表面的雜質擴散障壁圖案120。雜質擴散障壁圖案120防止摻雜於第一多晶矽圖案122中的雜質擴散至與第一多晶矽圖案122鄰近的第一半導體圖案114a及第二半導體圖案114b中。若第一雜質區與第二半導體圖案的整個下表面重疊,則垂直通道電晶體可能產生浮體效應。即,摻雜於第一多晶矽圖案中的雜質的擴散可能在垂直通道電晶體中產生浮體效應。然而,在根據一些實施例的垂直通道電晶體中,浮體效應藉由雜質擴散障壁圖案120而降低。在根據一些實施例的垂直通道電晶體中,可維持目標臨限電壓,且漏電流可減少。
圖20是根據一些實施例的半導體元件的立體圖。圖21是圖20中所示半導體元件的剖視圖。
圖21包括沿圖20所示的線A-A'及B-B'的剖視圖。
除第二雜質區以外,圖20及圖21中所示半導體元件與圖1及圖2中所示半導體元件實質上相同。因此,不再予以贅述。
參照圖20及圖21,在一些實施例中,第二半導體圖案114b的上部部分摻雜有雜質。第二半導體圖案114b的上部部分是第二雜質區142。
在一些實施例中,第二雜質區142在第一方向上面對第二導電圖案136,其中閘極絕緣圖案夾置於第二雜質區142與第二導電圖案136之間。第二雜質區142的上表面與第二導電圖案136的上表面實質上共面。
在一些實施例中,第二導電圖案136的上表面低於第二雜質區142的上表面。
在一些實施例中,第一層間絕緣層130、閘極絕緣圖案134、第二導電圖案136及第二半導體圖案114b上形成有第二層間絕緣層150。接觸插塞152穿透第二層間絕緣層150,且接觸插塞152接觸第二雜質區142。
在一些實施例中,接觸插塞152上形成有電容器166。
圖22是根據一些實施例的半導體元件的立體圖。圖23是根據一些實施例的半導體元件的剖視圖。
圖23是沿圖22所示的線D-D'的剖視圖。
在一些實施例中,除充當隱埋式位元線的第一導電圖案的位置以及第一導電圖案與第一雜質區的接觸部分以外,圖22及圖23中所示半導體元件與圖1及圖2中所示半導體元件實質上相 同。因此,不再予以贅述。
參照圖22及圖23,在一些實施例中,第一導電圖案111形成於半導體結構114下方。半導體結構114與第一導電圖案111的上表面之間夾置有絕緣圖案154。
在一些實施例中,第一雜質區124設置於第一導電圖案111上。第一導電圖案111的上表面與第一雜質區124的下表面彼此接觸。具體而言,位於第一開口118的底部處的雜質擴散障壁圖案120接觸第一導電圖案111的上表面。因此,第一雜質區124與第一導電圖案111之間的接觸電阻減小。
在一些實施例中,第一絕緣圖案108a填充包括第一導電圖案111及半導體結構114的堆疊結構之間的空間。
根據一些實施例的半導體元件中的垂直電晶體可用作各種記憶體元件的選擇電晶體。另外,根據一些實施例的半導體元件可用作例如行動元件、記憶卡或電腦等電子產品中的記憶體元件。
前述內容是對實施例的例示,且不應解釋為對其進行限制。儘管已闡述幾個實施例,然而熟習此項技術者將容易理解,在不實質上背離本發明概念的新穎教示內容的條件下,可在實施例中進行諸多修改。因此,所有此種修改皆旨在包括於如在申請專利範圍中定義的本發明概念的實施例的範圍內。因此,應理解,前述內容是對各種實施例的例示,且不應解釋為限於所揭露的特定實施例,且對所揭露實施例的修改以及其他實施例旨在包括於 隨附申請專利範圍的範圍內。
100:半導體基板
108:第一絕緣圖案
110:第一導電圖案
114:半導體結構
114a:第一半導體圖案
114b:第二半導體圖案/通道區
130:第一層間絕緣層
134:閘極絕緣圖案
136:第二導電圖案
140:第二多晶矽圖案/第二雜質區
A-A'、B-B':線

Claims (10)

  1. 一種半導體元件,包括:多個半導體結構,設置於基板上,其中所述半導體結構中的每一者包括具有在第一方向上延伸的線性形狀的第一半導體圖案及自所述第一半導體圖案的上表面在垂直方向上突出的第二半導體圖案,其中所述半導體結構在垂直於所述第一方向的第二方向上彼此間隔開;第一導電圖案,形成於位於所述第一半導體圖案之間的第一溝渠中,其中所述第一導電圖案在所述第一方向上延伸;第一雜質區,形成於所述第一半導體圖案中與所述第二半導體圖案的第一側壁鄰近的開口中,其中所述第一雜質區包括雜質擴散障壁圖案及摻雜有雜質的多晶矽圖案;閘極絕緣圖案,設置於所述第二半導體圖案中的每一者的所述第一側壁上;第二導電圖案,在所述閘極絕緣圖案上在所述第二方向上延伸;以及第二雜質區,設置於所述第二半導體圖案中的每一者上,其中所述閘極絕緣圖案的底表面與所述第一雜質區的頂表面直接接觸。
  2. 如請求項1所述的半導體元件,其中所述雜質擴散障壁圖案環繞所述多晶矽圖案的側壁及底部。
  3. 如請求項1所述的半導體元件,其中所述雜質擴散障 壁圖案包含石墨烯。
  4. 如請求項1所述的半導體元件,其中所述第一雜質區的側壁與所述第一導電圖案的側壁彼此接觸。
  5. 如請求項4所述的半導體元件,其中所述第一雜質區的所述雜質擴散障壁圖案與所述第一導電圖案的所述側壁彼此接觸。
  6. 如請求項1所述的半導體元件,其中所述第一雜質區自與所述第二半導體圖案的所述第一側壁的下部部分間隔開的位置延伸至與所述第二半導體圖案的局部下表面重疊的位置。
  7. 如請求項1所述的半導體元件,其中所述第一半導體圖案連接至所述第二半導體圖案的下表面且設置於所述第一雜質區的一側上。
  8. 如請求項1所述的半導體元件,其中所述第二雜質區形成於所述第二半導體圖案的最上表面上,且所述第二雜質區包括摻雜有雜質的第二多晶矽圖案。
  9. 如請求項1所述的半導體元件,更包括在所述第一方向上延伸的第一絕緣圖案,其中所述第一絕緣圖案在所述第一溝渠中接觸所述第一導電圖案的側壁。
  10. 如請求項1所述的半導體元件,更包括電性連接至所述第二雜質區的電容器。
TW110128122A 2020-12-18 2021-07-30 半導體元件 TWI785706B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2020-0178360 2020-12-18
KR1020200178360A KR20220087892A (ko) 2020-12-18 2020-12-18 반도체 소자

Publications (2)

Publication Number Publication Date
TW202230736A TW202230736A (zh) 2022-08-01
TWI785706B true TWI785706B (zh) 2022-12-01

Family

ID=81992484

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110128122A TWI785706B (zh) 2020-12-18 2021-07-30 半導體元件

Country Status (4)

Country Link
US (1) US11996457B2 (zh)
KR (1) KR20220087892A (zh)
CN (1) CN114649333A (zh)
TW (1) TWI785706B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120135573A1 (en) * 2010-11-29 2012-05-31 Hynix Semiconductor Inc. Method for manufacturing vertical transistor having one side contact
TW201234494A (en) * 2010-11-08 2012-08-16 Hynix Semiconductor Inc Vertical transistor having buried junction and method for manufacturing the same
TWI702599B (zh) * 2019-07-12 2020-08-21 華邦電子股份有限公司 動態隨機存取記憶體及其製造方法
TW202036912A (zh) * 2018-10-09 2020-10-01 美商美光科技公司 包括垂直電晶體之裝置及其相關方法
CN111863814A (zh) * 2019-04-24 2020-10-30 王振志 动态随机存取存储器元件及其制造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2100525A1 (en) 2008-03-14 2009-09-16 Philip Morris Products S.A. Electrically heated aerosol generating system and method
KR100891621B1 (ko) 2008-09-29 2009-04-02 주식회사두합크린텍 점ㆍ비점오염원처리용 수질정화시스템 및 그 정화방법
KR101116360B1 (ko) * 2010-06-04 2012-03-09 주식회사 하이닉스반도체 매립비트라인을 구비한 반도체장치 및 그 제조 방법
KR101129978B1 (ko) 2010-07-20 2012-03-26 주식회사 하이닉스반도체 반도체 소자의 제조 방법
KR20120012593A (ko) 2010-08-02 2012-02-10 주식회사 하이닉스반도체 반도체 소자 및 그 제조 방법
KR20120063756A (ko) * 2010-12-08 2012-06-18 에스케이하이닉스 주식회사 측벽콘택을 구비한 반도체장치 제조 방법
KR101213931B1 (ko) 2010-12-14 2012-12-18 에스케이하이닉스 주식회사 수직형 반도체 소자 및 그 제조 방법
KR101830782B1 (ko) 2011-09-22 2018-04-05 삼성전자주식회사 그래핀을 포함하는 전극 구조체 및 전계효과 트랜지스터
KR101335714B1 (ko) 2012-06-15 2013-12-05 연세대학교 산학협력단 그래핀 확산 방지막 및 이를 이용한 전자소자
KR101932229B1 (ko) 2012-08-28 2019-03-21 에스케이하이닉스 주식회사 매립비트라인을 구비한 반도체 장치 및 그 제조방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201234494A (en) * 2010-11-08 2012-08-16 Hynix Semiconductor Inc Vertical transistor having buried junction and method for manufacturing the same
US20120135573A1 (en) * 2010-11-29 2012-05-31 Hynix Semiconductor Inc. Method for manufacturing vertical transistor having one side contact
TW202036912A (zh) * 2018-10-09 2020-10-01 美商美光科技公司 包括垂直電晶體之裝置及其相關方法
CN111863814A (zh) * 2019-04-24 2020-10-30 王振志 动态随机存取存储器元件及其制造方法
TWI702599B (zh) * 2019-07-12 2020-08-21 華邦電子股份有限公司 動態隨機存取記憶體及其製造方法

Also Published As

Publication number Publication date
TW202230736A (zh) 2022-08-01
US11996457B2 (en) 2024-05-28
KR20220087892A (ko) 2022-06-27
CN114649333A (zh) 2022-06-21
US20220199793A1 (en) 2022-06-23

Similar Documents

Publication Publication Date Title
US10818672B2 (en) Semiconductor memory device and method of manufacturing the same
KR100688576B1 (ko) 수직채널 트랜지스터를 갖는 반도체 메모리 장치 및 그제조방법
CN111403388B (zh) 半导体器件及其制造方法
US11521977B2 (en) Semiconductor memory device
US20230253318A1 (en) Semiconductor device
US20230225113A1 (en) Semiconductor device
US11805639B2 (en) Semiconductor devices
TWI785706B (zh) 半導體元件
US20240023319A1 (en) Semiconductor device
US20240162281A1 (en) Semiconductor device
US20230113319A1 (en) Semiconductor device including contact plug
US20230133763A1 (en) Semiconductor devices
EP4307386A1 (en) Semiconductor device
US20240049441A1 (en) Semiconductor device
US20230290681A1 (en) Semiconductor device and method of fabricating the same
US20240023325A1 (en) Semiconductor device
KR20240000897A (ko) 반도체 장치 제조 방법
KR20240028059A (ko) 반도체 장치
TW202347777A (zh) 半導體裝置
TW202416797A (zh) 製造半導體裝置的方法
KR20230098981A (ko) 반도체 소자 및 그 제조 방법
KR20240070309A (ko) 반도체 장치