TWI783839B - 形成具有增進可濕側翼的經封裝半導體裝置的方法及結構 - Google Patents
形成具有增進可濕側翼的經封裝半導體裝置的方法及結構 Download PDFInfo
- Publication number
- TWI783839B TWI783839B TW110148947A TW110148947A TWI783839B TW I783839 B TWI783839 B TW I783839B TW 110148947 A TW110148947 A TW 110148947A TW 110148947 A TW110148947 A TW 110148947A TW I783839 B TWI783839 B TW I783839B
- Authority
- TW
- Taiwan
- Prior art keywords
- conductive
- electronic device
- terminal
- providing
- substrate
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 115
- 239000004065 semiconductor Substances 0.000 title description 33
- 239000000758 substrate Substances 0.000 claims abstract description 110
- 238000000465 moulding Methods 0.000 claims description 24
- 238000009713 electroplating Methods 0.000 claims description 18
- 239000004020 conductor Substances 0.000 claims description 13
- 230000008878 coupling Effects 0.000 claims description 7
- 238000010168 coupling process Methods 0.000 claims description 7
- 238000005859 coupling reaction Methods 0.000 claims description 7
- 238000005538 encapsulation Methods 0.000 claims description 7
- 239000008393 encapsulating agent Substances 0.000 claims description 5
- WABPQHHGFIMREM-UHFFFAOYSA-N lead(0) Chemical compound [Pb] WABPQHHGFIMREM-UHFFFAOYSA-N 0.000 claims description 3
- 238000004806 packaging method and process Methods 0.000 claims 1
- 239000000463 material Substances 0.000 description 42
- 230000008569 process Effects 0.000 description 32
- 229910000679 solder Inorganic materials 0.000 description 18
- 239000010949 copper Substances 0.000 description 16
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 12
- 229910052802 copper Inorganic materials 0.000 description 12
- 238000005530 etching Methods 0.000 description 9
- 239000000945 filler Substances 0.000 description 9
- 238000012545 processing Methods 0.000 description 9
- 239000010931 gold Substances 0.000 description 8
- 239000004593 Epoxy Substances 0.000 description 7
- 238000004519 manufacturing process Methods 0.000 description 7
- 238000007772 electroless plating Methods 0.000 description 6
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 6
- 229910052737 gold Inorganic materials 0.000 description 6
- 229910052751 metal Inorganic materials 0.000 description 6
- 239000002184 metal Substances 0.000 description 6
- 229920000642 polymer Polymers 0.000 description 6
- 238000001721 transfer moulding Methods 0.000 description 6
- 238000005229 chemical vapour deposition Methods 0.000 description 5
- 230000003287 optical effect Effects 0.000 description 5
- 238000005240 physical vapour deposition Methods 0.000 description 5
- 229910000881 Cu alloy Inorganic materials 0.000 description 4
- 238000004891 communication Methods 0.000 description 4
- 238000000151 deposition Methods 0.000 description 4
- 230000008021 deposition Effects 0.000 description 4
- 238000001883 metal evaporation Methods 0.000 description 4
- 238000007747 plating Methods 0.000 description 4
- 238000004544 sputter deposition Methods 0.000 description 4
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 3
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000003486 chemical etching Methods 0.000 description 3
- 239000002131 composite material Substances 0.000 description 3
- 238000000748 compression moulding Methods 0.000 description 3
- 238000001746 injection moulding Methods 0.000 description 3
- 238000007689 inspection Methods 0.000 description 3
- 238000003475 lamination Methods 0.000 description 3
- 239000007788 liquid Substances 0.000 description 3
- 230000000873 masking effect Effects 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 238000007639 printing Methods 0.000 description 3
- KCTAWXVAICEBSD-UHFFFAOYSA-N prop-2-enoyloxy prop-2-eneperoxoate Chemical compound C=CC(=O)OOOC(=O)C=C KCTAWXVAICEBSD-UHFFFAOYSA-N 0.000 description 3
- 229910052709 silver Inorganic materials 0.000 description 3
- 239000004332 silver Substances 0.000 description 3
- 238000005476 soldering Methods 0.000 description 3
- 239000000243 solution Substances 0.000 description 3
- 229910052718 tin Inorganic materials 0.000 description 3
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 238000013459 approach Methods 0.000 description 2
- 239000000356 contaminant Substances 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 230000013011 mating Effects 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 230000001737 promoting effect Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 230000000007 visual effect Effects 0.000 description 2
- 238000011179 visual inspection Methods 0.000 description 2
- 229910000531 Co alloy Inorganic materials 0.000 description 1
- 229910001030 Iron–nickel alloy Inorganic materials 0.000 description 1
- KGWWEXORQXHJJQ-UHFFFAOYSA-N [Fe].[Co].[Ni] Chemical compound [Fe].[Co].[Ni] KGWWEXORQXHJJQ-UHFFFAOYSA-N 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 238000004026 adhesive bonding Methods 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 229910052793 cadmium Inorganic materials 0.000 description 1
- BDOSMKKIYDKNTQ-UHFFFAOYSA-N cadmium atom Chemical compound [Cd] BDOSMKKIYDKNTQ-UHFFFAOYSA-N 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 238000003698 laser cutting Methods 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 239000002861 polymer material Substances 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 229910052703 rhodium Inorganic materials 0.000 description 1
- 239000010948 rhodium Substances 0.000 description 1
- MHOVAHRLVXNVSD-UHFFFAOYSA-N rhodium atom Chemical compound [Rh] MHOVAHRLVXNVSD-UHFFFAOYSA-N 0.000 description 1
- 239000007921 spray Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49517—Additional leads
- H01L23/4952—Additional leads the additional leads being a bump or a wire
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4821—Flat leads, e.g. lead frames with or without insulating supports
- H01L21/4825—Connection or disconnection of other leads to or from flat leads, e.g. wires, bumps, other flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4821—Flat leads, e.g. lead frames with or without insulating supports
- H01L21/4828—Etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/561—Batch processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3114—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3185—Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49548—Cross section geometry
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49579—Lead-frames or other flat leads characterised by the materials of the lead frames or layers thereon
- H01L23/49582—Metallic layers on lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49805—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the leads being also applied on the sidewalls or the bottom of the substrate, e.g. leadless packages for surface mounting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13144—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16245—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/291—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/29101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/2919—Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29199—Material of the matrix
- H01L2224/2929—Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45147—Copper (Cu) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/49105—Connecting at different heights
- H01L2224/49109—Connecting at different heights outside the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L24/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/078—Adhesive characteristics other than chemical
- H01L2924/07802—Adhesive characteristics other than chemical not being an ohmic electrical conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/078—Adhesive characteristics other than chemical
- H01L2924/0781—Adhesive characteristics other than chemical being an ohmic electrical conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18161—Exposing the passive side of the semiconductor or solid-state body of a flip chip
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/183—Connection portion, e.g. seal
- H01L2924/18301—Connection portion, e.g. seal being an anchoring portion, i.e. mechanical interlocking between the encapsulation resin and another package part
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Lead Frames For Integrated Circuits (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Auxiliary Devices For And Details Of Packaging Control (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Abstract
一種經封裝的電子裝置包括具有引線的基板。所述引線包括具有第一高度的面向外側表面和具有小於所述第一高度的第二高度的面向內側表面。所述電子裝置電連接到所述引線。封裝體囊封所述電子裝置和所述引線的一部分。所述面向外側表面經由所述封裝體的側表面露出,且面向內側表面被所述封裝體囊封。傳導層設置在所述面向外側表面上以提供具有增進可濕側翼的所述經封裝的電子裝置。在一個實施例中,所述電子裝置電連接到具有所述面向外側表面之厚端子部分。在另一個實施例中,所述電子裝置電連接到具有面向內側表面之薄端子部分。
Description
本發明總體上涉及一種電子裝置,並且更具體地涉及一種半導體封裝、其結構以及形成所述半導體封裝的方法。
過去,諸如塑料四方平面封裝無引腳(Plastic Quad Flat Pack No-lead,PQFN)或四方平面封裝無引腳暴露襯墊(Quad Flat Pack No-Lead Exposed Pad,QFN-EP)封裝的半導體封裝尚未易於焊接視覺上暴露的端子,因為上述的封裝設計在所述半導體封裝的下側具有用於焊料接點的端子。在單一化分割之後所暴露的這種半導體封裝的邊緣上的端子是由暴露的銅構成。由於銅的氧化,暴露的銅不易焊料濕潤。因此,所述半導體封裝已經有效地焊接至下一級組裝件(例如印刷電路板)之視覺判斷不能透過光學觀察來執行。電氣測試是確定焊接端子電連接的唯一方法。有一些應用程序對所有端子進行全面的電氣測試是困難的或不完整的。因此,在諸如汽車應用的高可靠性應用中,希望目測檢查端子焊料接點的完整性。正是為了這些目的,已經開發了為半導體封裝的電鍍焊料端子之可濕側翼(wettable flank)以作為用於確定焊接操作有效性的視覺輔助。
可濕側翼電鍍是額外的製程步驟,其在半導體封裝下側端子上和暴露的邊緣端子或側翼上沉積具有正常傳導材料厚度的可焊接傳導材料(例如錫)。可濕側翼電鍍保護銅並且允許在端子的這個外部側翼區域上發生焊接,使得可以進行光學檢查來驗證良好的焊料帶接點(solder fillet joint),並且因此具有良好的電連接。儘管在可濕側翼製程中已經有了些進展,但是仍需要改進傳導基板結構以及形成這種結構的方法來進一步增進可濕側翼。
因此,期望提供一種提供經封裝的半導體裝置的方法和結構,其改進傳導基板的側表面或側翼表面的可濕表面覆蓋。所述結構和方法也可以容易地併入到製造流程中,適應多個晶粒互連方案,並且成本效益高。
除了其他特徵之外,本案說明書包括經封裝的電子裝置結構和相關聯的方法,其包括具有與相關裝置相比有增加的高度之暴露的側表面或側翼表面的引線結構。暴露的側表面提供增進可濕側翼表面,其在經封裝的電子裝置附接到下一層組裝件(例如印刷電路板)時改善接合完整性。此外,增加的高度增進了對經封裝的電子裝置與下一級組裝件之間形成的焊料接點的光學檢測。與先前的方法相比,所述結構和方法通過促進更強的焊料接點來提供改進的可靠性。所述結構和方法適用於經封裝的半導體裝置和其他電子裝置,所述經封裝的半導體裝置和其他電子裝置(包括但不限於功率半導體裝置)具有配置用於隨後沉積可焊材料的暴露的側翼或側表面。所述引線結構可以被設置為例如引線框基板、積層(build-up)基板或模製基板中的一部分。
更具體地,在一個實施例中,一種經封裝的電子裝置包括具有引線的基板。所述引線包括具有第一高度的面向外側表面和具有小於第一高度的第二高度的面向內側表面。電子裝置電連接到所述引線。所述封裝體囊封所述電子裝置和部分的所述引線。所述面向外側表面經由所述封裝體的側表面暴露,並且所述面向內側表面被所述封裝體囊封。傳導層設置在面向外側表面上,以提供具有增進可濕側翼的所述經封裝的電子裝置。在一個實施例中,所述電子裝置電連接到具有面向外側表面的厚端子部分。在另一個實施例中,所述電子裝置電連接到具有面向內側表面的薄端子部分。在另一個實施例中,所述引線具有厚度大於或等於約250微米的第一端子部分。
在另一個實施例中,一種經封裝的電子裝置包括基板。所述基板包括引線,所述引線包括具有第一厚度和面向外側表面之第一端子部分,以及具有小於所述第一厚度的第二厚度和面向內側表面之第二端子部分。所述基板進一步包括襯墊。所述第二端子部分接近所述襯墊,並且所述第一端子部分遠離所述襯墊。所述電子裝置電連接到所述引線。所述封裝體囊封所述電子裝置以及所述引線和所述襯墊的一部分,使得所述面向外側表面經由所述封裝體的側表面暴露,並且所述面向內側表面藉由所述封裝體囊封。所述傳導層設置在所述面向外側表面上。
在進一步的實施例中,一種用於形成經封裝的電子裝置的方法包括提供基板。所述基板包括引線,所述引線具有第一端子部分和第二端子部分,其中所述第一端子部分具有第一厚度,以及所述第二端子部分具有面向內側表面且具有小於所述第一厚度的第二厚度。所述方法包括將電子裝置電連接到所述引線。所述方法包括提供囊封所述電子裝置及部分的所述引線和所述襯墊之封裝體。所述方法包括移除所述第一端子部分的第一部分以提供所述引線的面向外側表面。所述方法包括在所述引線的所述面向外側表面上形成傳導層。所述方法包括單一化分割所述第一端子部分的第二部分。
在一個實施例中,提供所述基板包括提供具有第一主表面和與所述第一主表面相對的第二主表面之傳導基板,其中所述傳導基板具有所述第一厚度;形成第一凹陷表面,所述第一凹陷表面從所述第一主表面的第一部分延伸到所述傳導基板中,同時使所述第一主表面的第二部分保持在所述第一厚度,其中所述第一凹陷表面定義所述第二端子部分的所述第二厚度,並且所述第二部分定義第一端子部分的所述第一厚度;以及從所述第一凹陷表面和所述第二主表面移除所述傳導基板的部分以定義所述第一端子部分、所述第二端子部分和所述襯墊,其中從所述第二表面移除所述傳導基板的部分提供了包含面向內凹陷側表面之所述面向內側表面。
在另一實施例中,提供所述基板包括提供具有第一主表面和與所述第一主表面相對的第二主表面之載體;在所述第一主表面上提供傳導圖案;以及在所述傳導圖案的第一部分上但不在所述傳導圖案的第二部分上提供傳導柱,其中所述傳導柱和所述傳導圖案的所述第一部分提供第一端子部分,並且所述傳導圖案的所述第二部分提供第二端子部分。
在進一步的實施例中,提供所述基板包括提供具有第三部分的所述傳導圖案;所述方法進一步包括將所述電子裝置附接到所述第三部分;並且所述方法進一步包括在形成所述封裝體之後移除所述載體。
在又一個實施例中,提供所述基板包括提供具有第三部分的所述傳導圖案;所述方法進一步包括形成覆蓋部分的所述傳導柱和所述傳導圖案的第一部分、第二部分和第三部分之模製層;所述方法進一步包括在將所述電子裝置電連接到所述引線之前移除所述載體,以將所述傳導圖案暴露到所述模製層的外部;以及所述方法進一步包括將所述電子裝置電連接到所述第三部分。
圖1示出了根據第一實施例的經封裝的電子裝置10(例如經封裝的半導體裝置10)的橫截面視圖。根據本實施例,經封裝的半導體裝置10包括襯墊11、標誌11、晶粒附接襯墊11、晶粒襯墊11或支撐襯墊11以及靠近但與襯墊11分離設置的引線12或端子12。在一個實施例中,使用附接材料17將電子裝置16、電子組件16或電子晶粒16(例如半導體裝置16或半導體晶粒16)連接到或附接到襯墊11。在一些實施例中,半導體裝置16是積體電路裝置、功率半導體裝置、光學裝置、感測器裝置或本領域技術人士已知的其它裝置。舉例來說,附接材料17可以是焊料膏、傳導環氧樹脂、傳導黏著劑、傳導膜、非傳導環氧樹脂、非傳導黏著劑、非傳導膜或本領域技術人士已知的其他合適的附接材料。在一些實施例中,非傳導是指電絕緣,並且應理解的是這樣的材料仍然可以是導熱的。本領域技術人士將會理解,電子裝置16以簡化形式示出,並且還可以包括多個擴散區域、多個傳導層和多個介電層。
根據本實施例,與相關裝置相比,引線12包括獨特的形狀。如圖1所示,一個或多個引線12包括厚端子部分120或厚引線部分120以及薄端子部分121或薄引線部分121。換言之,與薄端子部分121相比,厚端子部分120在橫截面仕途上具有更大的厚度或高度以提供擱架部分122或階梯部分122。根據本實施例,厚端子部分120設置為遠離襯墊11,並且薄端子部分121設置為接近襯墊11。在一個實施例中,厚端子部分120橫向地鄰接薄端子部分121,而薄端子部分121插入在厚端子部分120和襯墊11之間。在本實施例中,厚端子部分120包括面向外側表面126、傳導側表面126、面向外側翼表面126或被構造成用於接納傳導層26的側翼表面126。在一些實施例中,側翼表面126通常如圖1所示般向內側向地凹陷,並且可以被描述為面向外凹陷側表面126。在該實施例中,傳導層26包括垂直部分260和水平部分261。水平部分261可以是至少部分弧形的,而不是直線或線性的,例如在使用蝕刻代替鋸切以形成面向外側翼表面126。在多數實施例中,傳導層26進一步設置成鄰近引線12的面向底表面125或下表面125。根據本實施例,厚端子部分120包括不包含傳導層26之部分1200或面向外部分1200。根據本實施例,部分1200缺乏傳導材料26,因為在傳導層26形成之後,部分1200才被暴露或形成。
在一些實施例中,薄端子部分121包括在橫截面視圖中與面向外側表面126橫向地相對之面向內側表面128。在一些實施例中,面向內側表面128通常如圖1所示般向內側向地凹陷,並且可以被描述為面向內凹陷側表面128。舉例來說,面向內側表面128和面向外側表面126可以側向地凹陷達約60微米。在其他實施例中,面向內側表面128不凹陷。
根據本實施例,面向內側表面128具有小於面向外側表面126的高度131或厚度131之高度129或厚度129。在一些實施例中,高度131大於約140微米和高度129小於約130微米。舉例來說,高度131在約140微米至約200微米之範圍內或更多。在相同或其他實施例中,高度131可以比高度129大至少大約10%或更多,例如比高度129大約50%。根據本實施例,厚端子部分120的總高度133或厚度133可以高達約250微米或更多,這與先前具有小於200微米的標準全厚度的引線的裝置不同。與具有小於130微米高度的側翼表面的現有裝置相比,這種差異提供了具有更高的表面或更大的表面積之側翼表面126。根據本實施例,較高的側翼表面126提供用於將經封裝的電子裝置10附接到下一級組裝件的更可焊接的表面區域,這改善了接合的完整性和可靠性。此外,這增進了對接合表面進行任何必要的視覺檢查的能力。
經封裝的電子裝置10還包括附接到半導體裝置16的主表面且進一步連接到一個或多個引線12之傳導連接結構19。在一些實施例中,傳導連接結構19中的一個或多個或全部附接到薄端子部分121的頂表面123。在其他實施例中,傳導連接結構19中的一個或多個或全部附接到厚端子部分120的頂表面124。在一些實施例中,優選的是將傳導連接結構19附接到頂表面124,因為頂表面124不是蝕刻表面,這可以為附接傳導連接結構19提供更可靠的表面。在其它實施例中,優選的是將傳導連接結構19附接到薄端子部分121的頂表面123以支撐更薄封裝體。舉例來說,傳導連接結構19包括金或銅線或本領域技術人士已知的其他材料。可以理解的是,也可以使用其他傳導連接結構(例如夾子、帶狀接合或本領域技術人士已知的其他結構)來代替導線,或除了導線之外也可以使用所述其他傳導連接結構。另外,可以使用直接晶片附接方法,這將例如以圖3來說明。
經封裝的電子裝置10還包括封裝體36,所述封裝體36覆蓋或囊封傳導連接結構19、半導體晶粒16、引線12的至少一部分以及襯墊11的至少一部分,然而在一些實施例中,會保持引線12的下或底表面125、引線12的側翼表面126以及暴露於經封裝的電子裝置10的外部的襯墊11的下表面110不被封裝體36覆蓋或囊封,如圖1中大致所示。在一些實施例中,封裝體36可以是基於聚合物的複合材料,例如具有填料的環氧樹脂、具有填料的環氧丙烯酸酯或具有適當填料的聚合物。封裝體36包括非傳導且環保的材料,其保護電子裝置16免受外部元件和污染物的侵害。可以使用膏劑印刷(paste printing)、壓縮成型、轉移成型、包覆成型(over-molding)、液體囊封成型、真空層壓、其他合適的塗佈器或本領域技術人士已知的其它製程來形成封裝體36。在一些實施例中,封裝體36是環氧模塑化合物(expoxy mold compound,EMC),並且可以使用轉移或注入成型技術。
根據本實施例,傳導側表面126或面向外側翼表面126透過封裝體36的側表面360暴露,並進一步被傳導層26覆蓋,傳導層26可以是可焊層26。舉例來說,傳導層26包含錫(Sn)並且可以使用電鍍技術形成。在一些實施例中,傳導層26進一步設置在引線12的下表面125上和襯墊11的下表面110上,如圖1中大致所示。在其他實施例中,下表面110可以不被暴露於經封裝的電子裝置10的外部。
圖2示出了附接到下一級組裝件200的經封裝的電子裝置10的一部分的局部截面視圖,例如具有靠近第一表面203設置的傳導跡線201和202的印刷電路板200。根據本實施例,與相關裝置相比,引線12的面向外側翼表面126具有約55%以上的表面積用於傳導層26,這提供了用於焊料附接材料24的可濕側翼表面積大約55%的增加。根據本實施例,與相關裝置相比,這提高了經組裝組件的焊料接點強度和可靠性。此外,這增進了對接合表面進行任何必要的視覺檢查的能力。
圖3示出了根據另一個實施例的經封裝的電子裝置30(例如經封裝的半導體裝置30)的橫截面視圖。經封裝的電子裝置30與經封裝的電子裝置10相似,下文僅描述不同之處。在經封裝的電子裝置30中,電子裝置16(例如半導體裝置16)以覆晶配置直接附接到引線12和襯墊11。在一些實施例中,傳導凸塊31被使用以將電子裝置16附接到引線12和襯墊11。在一些實施例中,傳導凸塊31包括溫度回焊焊料凸塊及/或柱狀凸塊(例如,能具有對應的焊料尖端的銅柱狀凸塊)、熱超聲波或熱壓縮接合凸塊(例如,金凸塊)、黏著地接合凸塊或本領域技術人士已知的其他凸塊材料。在一些實施例中,首先將傳導凸塊31施加到電子裝置16上的接合襯墊32,儘管為晶圓形式。在一個實施例中,電子裝置16直接附接到薄端子部分121的頂表面123。在其它實施例中,電子裝置16可直接附接到厚端子部分120的頂表面124。在一些實施例中,封裝體36提供用於電子裝置16的底部填充結構。在附加實施例中,可以在形成封裝體36之前使用和形成個別(separate)的底部填充材料。
圖4示出了根據另一實施例的經封裝的電子裝置40(例如經封裝的半導體裝置40)的局部截面視圖。經封裝的電子裝置40與經封裝的電子裝置10相似,下文僅描述不同之處。在經封裝的電子裝置40中,提供了引線12的不同配置。在經封裝的電子裝置40中,引線12不具有薄端子部分121,而是僅由厚端子部分120組成。在所述構造中,引線12仍然包括面向外側翼表面126和面向內凹陷側表面128,所述面向內凹陷側表面128在橫截面視圖中側向地相對於面向外側翼表面126。根據本實施例,如以經封裝的電子裝置10的描述,面向外側翼表面126的高度131大於面向內凹陷側表面128的高度129。在本實施例中,傳導連接結構19附接到厚端子部分120的頂表面124,如圖4中大致所示。
圖5是根據一個實施例的製造經封裝的電子裝置(例如經封裝的電子裝置10)的方法的流程圖。所述方法包括提供具有厚和薄端子特徵的傳導基板的步驟510。舉例來說,這可以包括圖1中所示的厚端子部分120和薄端子部分121。換句話說,步驟510可以包括提供具有面向外凹陷側表面和相對的面向內凹陷側表面之傳導基板,其中所述面向內凹陷側表面的高度比所述面向外凹陷側表面的高度小,如在圖4所示的實施例中。所述方法包括將電子組件電連接到傳導基板的步驟520。在一些實施例中,電子組件可以包括一個或多個電子裝置16,諸如半導體裝置16。所述方法包括形成封裝體以囊封所述電子組件和部分的傳導基板從而提供經囊封的子組件之步驟530。在一些實施例中,所述封裝體可以包括封裝體36。
所述方法包括暴露含有厚端子特徵的側部的部分厚端子特徵之步驟540。舉例來說,所述側部可以包括面向外側表面126。步驟550包括在包含厚端子特徵的暴露部分之部分的傳導基板上形成可焊材料。在一些實施例中,所述可焊材料可以是傳導層26,並且所述傳導基板的暴露部分包括面向外側表面126,並且還可以包括引線12的下表面125和襯墊11的下表面110中的一個或多個。步驟560包括單一化分割經囊封的子組件以提供具有增進可濕側翼的厚端子特徵之封裝電子裝置。根據本實施例,所述可濕側翼包括面向外側表面126,其中所述面向外側表面126具有設置在其上的傳導層26,與相關裝置相比,這具有增加的高度並且因此具有增加的用於接合的表面積。
現在參考圖6至13,其示出了在各個製造階段的經封裝的電子裝置的橫截面視圖,圖5的方法將根據第一實施例進一步描述。在本實施例中,圖5的步驟510被示出在圖6-9中。在圖6中,提供了諸如傳導基板61的基板61。在一些實施例中,基板61包括銅、銅合金、鎳-鐵-鈷合金、鐵-鎳合金(例如合金42)、鍍覆材料或本領域技術人士已知的其它材料之普通平板。根據本實施例,基板61的厚度611大於用於相關裝置的基板的厚度,從而為增進可濕側翼表面提供具有增大的高度的面向外側表面126。根據本實施例,與基板厚度小於200微米的相關裝置相比,厚度611可以是225微米或更多,例如大約250微米。在一個實施例中,在基板61的主表面63上提供遮罩層62,並且在基板61的主表面66上提供遮罩層64。遮罩層62包括開口67,其針對附加處理暴露部分的主表面63。在一些實施例中,遮罩層64沒有開口。遮罩層62和64可以包括光敏材料,例如光阻材料、聚合物材料、介電材料或本領域技術人士已知的其他遮罩材料。
圖7示出了在附加處理之後的基板61。在一個實施例中,基板61的部分被從主表面63經由開口67向內延伸地移除以提供凹陷表面630。在一些實施例中,使用加熱噴霧蝕刻設備來形成凹陷表面630。在一些實施例中,遮罩層62和64被移除,並且基板61被洗滌且乾燥以用於進一步處理。
圖8示出了遮罩層82和84設置在基板61的主表面63、630和66上之後的基板61。遮罩層82和84可以是光阻層,其被圖案化以提供分別暴露主表面66和凹陷表面630的部分之開口87和88,如圖8中大致所示。根據本實施例,開口87比開口88寬。在隨後的步驟中,然後去除基板61的暴露部分以提供引線12和襯墊11,如圖9中大致所示。根據本實施例,引線12設置有厚端子部分120和薄端子部分121。此外,這步驟提供具有面向內凹陷表面128的薄端子部分121。
在一些實施例中,使用蝕刻製程來移除開口87和88中的基板61的暴露部分。然後可以移除遮罩層82和84,並且可以洗滌和乾燥基板62以進行附加的處理。本領域技術人士將會理解,基板61的蝕刻特徵的邊緣可以不是直線,而是可以在橫截面視圖中為圓形或扇形。在其他實施例中,可以使用沖壓技術、化學沖壓技術、雷射切割技術、研磨技術或本領域技術人士已知的其他技術(包括與化學蝕刻的組合)來形成基板61的特徵。儘管未示出,但是基板61的元件通常使用繫桿和圍繞框架結構而保持在一起以進行附加處理。根據本實施例,基板61被配置為傳導引線框基板。
圖10示出了在根據圖5的步驟520將電子裝置16(例如半導體器件16)電連接到部分的基板61之後的基板61。在一個實施例中,電子裝置16使用之前描述的附接材料17附接到襯墊11。然後可將傳導連接結構19附接到電子裝置16和引線12。如前所述,傳導連接結構19可附接到厚端子部分120的頂表面124或附接到薄端子部分121的頂表面123,或者其組合可以被使用。可以理解的是,可以使用其他類型的傳導連接結構19,例如以包括與導線接合的組合之任何組合的夾子及/或帶狀接合。另外,在步驟520中,電子裝置16可以覆晶配置附接到襯墊11和引線12,如圖3所示。
圖11示出了在根據圖5的步驟530形成封裝體36之後的基板61。在一個實施例中,提供封裝體36以囊封電子裝置16、傳導連接結構19、引線12的部分以及晶粒襯墊11的部分,以提供經囊封的子組件531。在本實施例中,晶粒襯墊11的下表面110和引線12的下表面125暴露於封裝體36的外部。如前所述,封裝體36可以是基於聚合物的複合材料,例如具有填料的環氧樹脂、具有填料的環氧丙烯酸酯或具有適當填料的聚合物。封裝體36包括非傳導且環保的材料,其保護電子裝置16免受外部元件和污染物的侵害。可以使用膏劑印刷、壓縮成型、轉移成型、包覆成型、液體囊封成型、真空層壓、其他合適的塗佈器或本領域技術人士已知的其它製程來形成封裝體36。在一些實施例中,封裝體36是EMC,並且可以使用轉移成型或注入成型技術來形成。
圖12示出了在根據圖5的步驟540暴露包括面向外側表面126之引線12的厚端子部分120的一部分之後的經囊封的子組件531。在一個實施例中,使用部分鋸切製程來從下表面125向內延伸以移除引線12的厚端子部分120的一部分。在一個實施例中,所述鋸切製程並不全延伸穿過厚端子部分120,所以相鄰單元中鄰近的厚端子部分120保持物理連接,如圖12所示藉由元件1201連接。這種物理連接有利於電鍍製程的電通信,以在面向外側表面126上形成傳導層26。在其他實施例中,使用其他移除技術來代替鋸切製程或與鋸切製程的組合。舉例來說,可以使用蝕刻、研磨及/或雷射移除製程以及本領域技術人士已知的其他移除製程。
接下來,在一些實施例中,經囊封的子組件531可以附接到電鍍設備的帶指(belt finger)部分,其將所述子組件懸掛在電鍍溶液內以根據圖5的步驟550在基板61的暴露部分上形成傳導層26,基板61的暴露部分包括厚端子部分120的面向外側表面126、引線12的下表面125和襯墊11的下表面110。根據本實施例,傳導層26包括厚端子部分120上的垂直部分260和水平部分261。傳導層26可以是可焊材料,例如錫、鎘、金、銀、鈀、銠、銅、銅合金、其組合或本領域技術人士已知的類似材料。在一些實施例中,在電鍍可焊材料之前可以使用鎳阻擋層。在一些實施例中,傳導層26可具有約2微米至約20微米的厚度。
圖13示出了在根據圖5的步驟560將所述子組件分離成各個經封裝的電子裝置10的單一化分割步驟之後的經囊封的子組件531。在一些實施例中,可以使用鋸切製程以沿著單一化分割線561單一化分割各個裝置,這形成了封裝體36的側表面360和不存在傳導層26的引線12的部分1200。這步驟提供各個經封裝的電子裝置10,每個經封裝的電子裝置具有面向外側表面126,所述面向外側表面126為凹陷並且設置有傳導層126,傳導層126被構造成提供增加的表面積或增進的可濕側翼以用於將經封裝的電子裝置10附接到下一級的組裝件,諸如圖2所示的印刷電路板200。
現在參照圖14-20,其示出了在各個製造階段的經封裝的電子裝置的橫截面視圖,圖5的方法將根據另一個實施例進一步描述。在本實施例中,圖5中提供傳導基板的步驟510被說明於圖14-15。在圖14中,傳導圖案411形成在載體400的第一表面418上。載體400還包括與第一表面418相對的第二表面419。在一個實施例中,載體400具有從大約3微米至300微米範圍內的厚度。在一些實施例中,載體400可以由金屬、矽、玻璃、環氧樹脂或本領域技術人士已知的其它材料中的一種或多種形成。至少製備且清潔第一表面418以接收第一傳導圖案411。
在一個實施例中,傳導圖案411可以由包括銅(Cu)、金(Au)、銀(Ag)、鋁(Al)或本領域技術人士已知的其他材料的傳導材料製成。另外,可以透過物理氣相沉積(PVD)、化學氣相沉積(CVD)、金屬濺鍍、金屬蒸鍍、電解或無電電鍍或本領域技術人士已知的其他形成技術來形成傳導圖案411。在一些實施例中,傳導圖案411具有從約3微米到50微米範圍內的厚度。在沉積之後,可以透過物理蝕刻或化學蝕刻或本領域技術人士已知的其他技術來圖案化傳導材料。在其他實施例中,遮罩層(未示出)可以首先沉積在第一主表面418上,並且隨後沉積傳導材料。取決於應用,可以在形成傳導圖案之後去除或不去除遮罩層。根據本實施例,傳導圖案411形成用於基板611的引線12和襯墊11的一部分。在一些實施例中,傳導圖案411的部分可以被稱為傳導跡線411或跡線411。
接下來,參考圖15,傳導柱412設置在將作為基板611的引線12使用之傳導圖案411的部分上。傳導柱412形成為從傳導圖案411向外或離開傳導圖案411延伸且離開載體400的第一表面418延伸。在一個在實施例中,傳導柱412優選由具有良好電傳導性、熱傳導性的材料如銅(Cu)、銅合金或本領域技術人士已知的類似材料形成。在一些實施例中,傳導柱412具有從大約30微米到300微米範圍內的厚度。另外,可以使用PVD、CVD、金屬濺鍍、金屬蒸鍍、電解或無電電鍍或本領域技術人士已知的其他形成技術來形成傳導柱412。光遮罩和蝕刻技術可用於形成所需形狀(例如長方體形狀)的傳導柱412。在一個實施例中,電解或無電電鍍技術與設置在第一主表面418上的遮罩層一起使用,並且具有用於在傳導圖案411上的期望位置形成第一傳導柱412的預選圖案。根據本實施例,傳導柱412具有比形成有傳導柱412的傳導圖案411更窄的寬度。根據本實施例,傳導柱412(以及設置在傳導柱412下方的傳導圖案411的那些部分)被配置為提供引線12的厚端子部分120,以及傳導圖案411的鄰近傳導柱412(但不被傳導柱412覆蓋)的那些部分被配置成提供引線12的薄端子部分121。傳導圖案411的未設置有傳導柱的那些部分被配置為提供襯墊11。根據本實施例,基板611被配置為積層基板。從此點開始的圖16-20的描述中,引線12和襯墊11標號將與基板611一起使用。
圖16示出了在根據圖5的步驟520將電子裝置16電連接到部分的基板611之後的基板611。在一個實施例中,電子裝置16使用之前描述的附接材料17附接到襯墊11。然後可將傳導連接結構19附接到電子裝置16和引線12。如前所述,傳導連接結構19可附接到厚端子部分120的頂表面124或連接到薄端子部分121的頂表面123,或其組合可以被使用。應該理解的是,可以使用其他類型的傳導連接結構19,例如包含與導線組合的任何組合的夾子及/或帶狀接合。另外,在步驟520中,電子裝置16可以以覆晶配置附接到襯墊11和引線12,如圖3所示。
圖17示出了在根據圖5的步驟530形成封裝體36之後的基板611。在一個實施例中,提供封裝體36以囊封電子裝置1、傳導連接結構19、引線12的一部分以及晶粒襯墊11的一部分,以提供經囊封的子組件531。在本實施例中,晶粒襯墊11的下表面110和引線12的下表面125暴露於與載體400的主表面418鄰接的封裝體36的外部。封裝體36可以是相同的材料並且可以使用與前述相同的製程形成,並且在此不再重複描述。然後可移除載體400以提供如圖18所示的經囊封的子組件631。
圖19示出了在根據圖5的步驟540暴露引線12的包含面向外側表面126的厚端子部分120的一部分之後的經囊封的子組件631。在一個實施例中,使用部分鋸切製程來從下表面125向內延伸以移除引線12的厚端子部分120的一部分。在一個實施例中,所述鋸切製程並不全延伸穿過厚端子部分120,使得相鄰單元中的鄰近的厚端子部分120保持物理連接,如圖19所示藉由元件1201連接。這種物理連接有利於電鍍製程的電連通,以在面向外側表面126上形成傳導層26。在其他實施例中,其他的移除技術可以使用以代替鋸切製程或與鋸切製程的組合。舉例來說,可以使用蝕刻、研磨及/或雷射移除製程以及本領域技術人士已知的其他移除製程。
接下來,在一些實施例中,經囊封的子組件631可以附接到電鍍設備的帶指(belt finger)部分,其將所述子組件懸掛在電鍍溶液內以根據圖5的步驟550在基板61的暴露部分上形成傳導層26,其中基板61的暴露部分包括厚端子部分120的面向外側表面126、引線12的下表面125和襯墊11的下表面110。根據本實施例,傳導層26包括在厚端子部分120上的垂直部分260和水平部分261。傳導層26可以是與前述相同的材料,並且在此不再重複描述。
圖20示出了在根據圖5的步驟560將子組件分離成各個經封裝的電子裝置101的單一化分割步驟之後的經囊封的子組件631。在一些實施例中,可以使用鋸切製程以沿著單一化分割線661單一化分割各個裝置,這形成封裝體36的側表面360和不存在傳導層26的引線12的部分1200。所述步驟提供各個經封裝的電子裝置101,每個經封裝的電子裝置101具有面向外側表面126,所述面向外側表面126是凹陷的並且設置有傳導層126,所述傳導層126被配置成提供增加的表面積或增進的可濕側翼,以用於將經封裝的電子裝置101附接到下一級組裝件,例如圖2所示的印刷電路板200。
現在參考圖21-28,其示出了在各個製造階段的經封裝的電子裝置的橫截面視圖,圖5的方法將根據又一實施例來進一步描述。在本實施例中,圖5中步驟510的提供傳導基板被示出於圖21-25。在圖21中,在載體700的第一表面718上形成傳導圖案711。載體700還包括與第一表面718相對的第二表面719。在一個實施例中,載體700具有從大約3微米至300微米範圍內的厚度。在一些實施例中,載體700可以由金屬、矽、玻璃、環氧樹脂或本領域技術人士已知的其它材料中的一種或多種形成。至少製備且清潔第一表面718以接收第一傳導圖案711。
在一個實施例中,傳導圖案711可以由包括銅(Cu)、金(Au)、銀(Ag)、鋁(Al)或本領域技術人士已知的其他材料的傳導材料製成。另外,傳導圖案711可以通過PVD、CVD、金屬濺鍍、金屬蒸鍍、電解或無電電鍍或本領域技術人士已知的其他形成技術來形成。在一些實施例中,傳導圖案711具有從約3微米到50微米範圍內的厚度。在沉積之後,可以透過物理蝕刻或化學蝕刻或本領域技術人士已知的其他技術來圖案化傳導材料。在其他實施例中,遮罩層(未示出)可以首先沉積在第一主表面718上,隨後沉積傳導材料。取決於應用,可以在形成傳導圖案之後去除或不去除遮罩層。根據本實施例,傳導圖案711形成用於基板612的引線12和跡線714的部分。
接下來,參照圖22,傳導柱712設置在將用於基板612的引線12的傳導圖案711的一部分上。傳導柱712形成為從傳導圖案711向外或離開傳導圖案711延伸且離開載體700的第一表面718延伸。在一個實施例中,傳導柱712優選由具有良好電傳導性、熱傳導性的材料如銅(Cu)、銅合金或本領域技術人士已知的類似材料形成。在一個實施例中,傳導柱712具有從大約30微米到300微米範圍內的厚度。另外,可以使用PVD、CVD、金屬濺鍍、金屬蒸鍍、電解或無電電鍍或本領域技術人士已知的其他形成技術來形成傳導柱712。可使用光遮罩和蝕刻技術來以期望的形狀(例如立方體形狀)形成傳導柱712。在一個實施例中,電解或無電電鍍技術與設置在第一主表面718上方且具有預選圖案的遮罩層一起使用,以用於在傳導圖案711上的期望位置形成第一傳導柱712。根據本實施例,傳導柱712具有比形成有傳導柱712的傳導圖案711更窄的寬度。根據本實施例,傳導柱712(以及設置在傳導柱712下方的傳導圖案711的那部分)被配置為提供引線12的厚端子部分120,以及傳導圖案711的與傳導柱712相鄰但未被傳導柱712覆蓋的部分被配置為提供引線12的薄端子部分121。根據本實施例,基板612被配置為模製基板。從這點開始的圖23-28的描述中,引線12和跡線714標號將與基板612一起使用。
圖23示出了附加處理之後的基板612。在一個實施例中,基板612用覆蓋或囊封引線12、跡線714和載體700的暴露部分之模製層736囊封。模製層736可以是基於聚合物的複合材料,例如具有填料的環氧樹脂、具有填料的環氧丙烯酸酯或具有合適填料的聚合物。模製層736可以使用膏劑印刷、壓縮成型、轉移成型、包覆成型、液體囊封成型、真空層壓、其它合適的塗佈器或本領域技術人士已知的其它製程形成。在一些實施例中,模製層736是EMC,並且可以使用轉移或注入成型技術來形成。在一個實施例中,模製層736被設置為在引線12的厚端子部分120的頂部上延伸。在隨後的步驟中,模製層736的一部分可以被移除以暴露引線12的厚端子部分120的外表面1240,如圖24所示。在一些實施例中,模製層736的部分可以使用研磨技術、蝕刻技術、其組合或本領域技術人士已知的其他移除技術來移除。在其他實施例中,模製層736可形成為具有在成型製程期間透過將上模板放置成鄰近厚端子部分120而暴露的厚端子部分120的頂表面。另外,可以使用膜輔助成型。
圖25說明在移除載體700以將跡線714和引線12暴露於外部以供進一步處理之後的基板612。根據本實施例,基板612被配置為模製基板並且已經從圖24翻轉或旋轉180度。
圖26示出了在根據圖5的步驟520將電子裝置16電連接到基板612的部分之後的基板612。在一個實施例中,電子裝置16使用傳導凸塊31以覆晶配置附接到跡線714和引線12。在一些實施例中,傳導凸塊31是溫度回焊焊料凸塊、熱超聲或熱壓縮接合凸塊(例如金凸塊)、黏著地接合凸塊或本領域技術人士已知的其他凸塊材料。在一些實施例中,首先將傳導凸塊施加到電子裝置16上的接合襯墊(未示出),儘管為晶圓形式。在一個實施例中,電子裝置16附接到引線12,使得電子晶粒16的外圍邊緣160延伸成僅與薄端子部分121重疊。在其他實施例中,電子裝置16附接到引線12,使得電子晶粒16的外圍邊緣160延伸以重疊厚端子部分120的至少一部分。在一些實施例中,封裝體36提供用於電子裝置16的底部填充結構。在另外的實施例中,可以使用個別的底部填充材料並且可以在形成封裝體36之前形成。
圖26進一步示出了在根據圖5的步驟530形成封裝體36之後的基板612。在一個實施例中,提供封裝體36以囊封電子裝置16、引線12的一部分和跡線714的一部分,以提供經囊封的子組件731。封裝體36可以是與先前描述的相同材料並且可以使用與先前描述的相同製程形成且在此不再重複描述。
圖27示出了在根據圖5的步驟540暴露引線12的包括面向外側表面126的厚端子部分120的一部分之後的經囊封的子組件731。在一個實施例中,使用部分鋸切製程來從厚端子部分120的外表面1240向內延伸以移除引線12的一部分厚端子部分120。在一個實施例中,鋸切製程沒有完全延伸穿過厚端子部分120,使得相鄰單元中鄰近的厚端子部分120保持物理連接,如圖27所示藉由元件1201連接。這物理連接有利於電鍍製程的電通信,以在面向外側表面126上形成傳導層26。在另一個實施例中,移除製程完全分離了導線12的傳導柱712部分,但移除製程在接近下面傳導圖案711終止,使得傳導圖案711保持完整(即,傳導圖案711提供元件1201)以促進用於電鍍製程的電通信以形成傳導層26。在其他實施例中,使用其他移除技術來代替鋸切製程或與鋸切製程的組合。舉例來說,可以使用蝕刻、研磨及/或雷射移除製程以及本領域技術人士已知的其他移除製程。
接下來,在一些實施例中,經囊封的子組件731可以附接到電鍍設備的帶指部分,其將所述子組件懸掛在電鍍溶液內以根據圖5的步驟550在厚端子部分120的暴露部分上形成傳導層26。根據本實施例,傳導層26包括在厚端子部分120上的垂直部分260和水平部分261。傳導層26可以是與前述相同的材料,並且在此不再重複描述。
圖28示出了在根據圖5的步驟560將子組件分離成各個經封裝的電子裝置102的單一化分割步驟之後的經囊封的子組件731。在一些實施例中,可以使用鋸切製程沿著單一化分割線761單一化分割各個裝置,這形成了封裝體36的側表面360和不存在傳導層26的引線12的部分1200。所述步驟提供各個經封裝的電子裝置102,每個經封裝的電子裝置102都具有面向外側表面126,所述面向外側表面126是凹陷的並且設置有傳導層126,所述傳導層126被配置成提供增大的表面積或可濕側翼,以用於將經封裝的電子裝置102附接到下一級組裝件,例如圖2所示的印刷電路板200。
圖29示出了根據替代實施例的基板612的局部截面視圖。在本實施例中,傳導圖案711在模製層736的主表面737下方凹陷。可以使用例如遮罩和蝕刻技術來形成這凹陷表面。將傳導圖案711設置為凹陷的一個優點是可以便於電子裝置16與基板612對準。
從以上所有內容中,本領域技術人士可以確定,根據一個實施例,電子裝置可以電連接到第二端子部分的頂表面。在另一個實施例中,電子裝置可以用傳導凸塊覆晶連接到引線。
在方法的另一個實施例中,提供所述基板可以包括提供具有第一主表面和與所述第一主表面相對的第二主表面之傳導基板,其中所述傳導基板具有第一厚度;形成第一凹陷表面,所述第一凹陷表面從所述第一主表面的第一部分延伸到所述傳導基板中,同時使所述第一主表面的第二部分保持在所述第一厚度,其中所述第一凹陷表面定義所述第二端子部分的所述第二厚度,並且所述第二部分定義所述第一端子部分的所述第一厚度;以及從所述第一凹陷表面和所述第二主表面移除所述傳導基板的部分以定義所述第一端子部分、所述第二端子部分和所述襯墊,其中從所述第二表面移除所述傳導基板的部分提供包含面向內凹陷側表面的所述面向內側表面。
在方法的又一個實施例中,電耦接所述電子裝置可以包括:將所述電子裝置的一側附接到所述襯墊;並且將所述電子裝置的另一側電耦接到所述引線。
在方法的另一個實施例中,提供所述基板可以包括:提供具有襯墊的所述傳導圖案;所述方法可以進一步包括將所述電子裝置附接到所述襯墊;以及所述方法進一步包括在形成所述封裝體之後移除所述載體。
在方法的另一實施例中,提供所述基板可以包括:提供具有襯墊的所述傳導圖案;所述方法還可以包括形成覆蓋所述傳導柱的部分、所述傳導圖案的第一部分和第二部分以及所述襯墊之模製層;所述方法還可以包括在將所述電子裝置電耦接到所述引線之前去除所述載體,以將所述傳導圖案暴露於所述模製層的外部;及/或所述方法可以進一步包括將所述電子裝置電耦接到所述襯墊。
鑑於以上全部內容,顯而易見的是,已經公開了一種新穎結構和提供所述結構的方法,所述結構和方法包括引線結構,所述引線結構具有用於提供可濕側翼的增進表面積之面向外側表面。更特別地,與相關裝置相比,面向外側表面具有增加的用於接收可焊層的高度。在一些實施例中,引線結構包括具有面向外側表面的厚端子部分和具有不存在可焊層的面向內側表面的薄端子部分。電子裝置可以電連接到厚端子部分或薄端子部分。引線結構可以被設置為例如引線框結構、積層基板結構或模製基板結構的一部分。暴露的側表面提供增進的可濕側翼表面,其在經封裝的電子裝置附接到下一層組裝件(例如印刷電路板)時改善接合完整性。此外,增加的高度增強了對經封裝的電子裝置與下一級組裝件之間形成的焊料接點的光學檢測。與先前的方法相比,所述結構和方法透過促進更強的焊料接點提供改進的可靠性。
儘管以特定的優選實施例和示例實施例描述了本發明的主題,但是前述附圖及其描述僅描繪了本主題的典型實施例,並且因此不被認為是對其範圍的限制。顯然地,許多替代方案和變化對於本領域技術人士將是顯而易見的。舉例來說,多個電子裝置可以以並排配置、堆疊配置、其組合或本領域技術人士已知的其它配置附接到基板。另外,經封裝的電子裝置可以在少於封裝體的所有側上有引線。
如下面的申請專利範圍所反映的,進步性態樣可以少於單個前述公開實施例的所有特徵。因此,在下文中表達的申請專利範圍明確地併入本說明書的實施方式乙節中,每個請求項本身作為本發明的個別實施例。此外,儘管本文描述的一些實施例包括其他實施例中的一些特徵而不包括其他特徵,但是如本領域技術人士會理解的是,不同實施例的特徵的組合意味是落在本發明的範圍內並且意味著形成不同的實施例。
10:經封裝的電子裝置/經封裝的半導體裝置
11:襯墊/標誌/晶粒附接襯墊/晶粒襯墊/支撐襯墊
12:引線/端子
16:電子裝置/電子組件/電子晶粒/半導體裝置/半導體晶粒
17:附接材料
19:傳導連接結構
24:焊料附接材料
26:傳導
30:經封裝的電子裝置/經封裝的半導體裝置
31:傳導凸塊
32:接合襯墊
36:封裝體
40:經封裝的電子裝置/經封裝的半導體裝置
61:基板/傳導基板
62:遮罩層
63:主表面
64:遮罩層
66:主表面
67:開口
82:遮罩層
84:遮罩層
87:開口
88:開口
101:經封裝的電子裝置
102:經封裝的電子裝置
110:下表面
120:厚端子部分
121:薄端子部分
122:擱架部分/階梯部分
123:頂表面
124:頂表面
125底表面
126:面向外側表面/傳導側表面/面向外側翼表面/側翼表面/面向外凹陷側表面
128:面向內側表面/面向內凹陷側表面
129:高度/厚度
131:高度/厚度
133:高度/厚度
160:外圍邊緣
200:印刷電路板
201:傳導跡線
202:傳導跡線
203:第一表面
260:垂直部分
261:水平部分
360:側表面
400:載體
411:傳導圖案
412:傳導柱
418:第一表面/第一主表面/主表面
419:第二表面
510:步驟
520:步驟
530:步驟
531:經囊封的子組件
540:步驟
550:步驟
560:步驟
561:單一化分割線
611:基板
612:基板
630:凹陷表面/主表面
631:經囊封的子組件
661:單一化分割線
700:載體
711:傳導圖案
712:傳導柱
714:跡線
718:第一表面/第一主表面
719:第二表面
731:經囊封的子組件
736:模製層
737:主表面
761:單一化分割線
1200:部分
1201:元件
1240:外表面
[圖1]示出了根據本案說明書的一實施例的經封裝的電子裝置的橫截面視圖;
[圖2]示出了根據本案說明書附接到下一級組裝件之圖1的經封裝的電子裝置的橫截面視圖;
[圖3]示出了根據本案說明書的一實施例的經封裝的電子裝置的橫截面視圖;
[圖4]示出了根據本案說明書的一實施例的經封裝的電子裝置的局部截面視圖;
[圖5]是根據本案說明書的一實施例的製造經封裝的電子裝置的方法的流程圖;
[圖6至28]示出了根據本案說明書在各個製造階段的經封裝的電子裝置的橫截面視圖;以及
[圖29]示出了根據本案說明書的基板的可選實施例的局部截面視圖。
為了圖示的簡單和清楚,附圖中的元件不一定按比例繪製,並且不同附圖中的相同元件符號表示相同的元件。此外,為了簡化描述,省略了公知步驟和元件的描述和細節。如本文所使用的,術語“及/或”包括相關所列項目中的一個或多個的任何和所有組合。另外,這裡使用的術語僅用於描述特定實施例的目的,而不意圖限制本發明的揭露。如本文所使用的,除非上下文另有明確指示,否則單數形式也意圖包括複數形式。將進一步理解的是,當在本案說明書中使用時,術語“包括”、“包括有”、“包含”及/或“含有”指定所述特徵、數量、步驟、操作、元件及/或組件的存在,但不排除一個或多個其他特徵、數量、步驟、操作、元件、組件及/或其組合的存在或添加。應該理解的是,儘管這裡可以使用術語“第一”、“第二”等來描述各種構件、元件、區域、層及/或部分,但是這些構件、元件、區域、層及/或部分不應該受到這些術語限制。這些術語僅用於區分一個構件、元件、區域、層及/或部分。因此,例如,下面討論的第一構件、第一元件、第一區域、第一層及/或第一部分可以被稱為第二構件、第二元件、第二區域、第二層及/或第二部分而不偏離本案揭露的教導。對於“一個實施例”或“實施例”的引用意味著結合所述實施例描述的特定特徵、結構或特性被包括在本發明的至少一個實施例中。因此,在整個說明書中出現的用語“在一個實施例中”或“在一實施例中”並不一定都指相同的實施例,而是在某些情況下可能是指相同的實施例。此外,在一個或多個實施例中,可以以任何適當的方式組合特定的特徵、結構或特性,這對於本領域中具有通常技術人士是顯而易見的。另外,術語“同時”意味著至少在起始動作的持續時間的某個部分內發生某個動作。用語“大約”、“近似”或“基本上”的使用意味著元件的數值預期接近一狀態值或位置。然而,正如本領域所熟知的那樣,總是存在一些小的變化,從而不能準確地說明數值或位置。除非另外指明,否則如本文所用,用語“上方”或“上”包括指定元件可以直接或間接物理接觸的方位、位置或關係。應該進一步理解的是,在下文中適當地示出和描述的實施例可以具有多個實施例及/或可以在缺少本文未具體揭露的任何元件的情況下實施。
10:經封裝的電子裝置/經封裝的半導體裝置
11:襯墊/標誌/晶粒附接襯墊/晶粒襯墊/支撐襯墊
12:引線/端子
16:電子裝置/電子組件/電子晶粒/半導體裝置/半導體晶粒
17:附接材料
19:傳導連接結構
24:焊料附接材料
26:傳導
36:封裝體
120:厚端子部分
121:薄端子部分
126:面向外側表面/傳導側表面/面向外側翼表面/側翼表面/面向外凹陷側表面
128:面向內側表面/面向內凹陷側表面
200:印刷電路板
201:傳導跡線
202:傳導跡線
203:第一表面
360:側表面
1200:部分
Claims (20)
- 一種經封裝的電子裝置,包括:基板,其包括:傳導圖案層;傳導柱層,設置在所述傳導圖案層的第一部份上但是不在所述傳導圖案層的第二部份上,其中:所述傳導柱層和所述傳導圖案層的所述第一部份提供第一端子部分並且所述傳導圖案層的所述第二部分提供第二端子部分;所述第一端子部分和所述第二端子部分構成引線;所述第一端子部分包括第一厚度;所述第二端子部分包括面向內側表面,所述第二端子部分具有第二厚度,所述第二厚度小於所述第一厚度;並且所述第一端子部分包括所述引線的面向外側表面;電子裝置,其電耦接到所述引線;封裝體,其囊封所述電子裝置;以及傳導層,其設置在所述引線的所述面向外側表面上。
- 如請求項1所述的經封裝的電子裝置,其中:所述傳導圖案層進一步包括襯墊;並且所述電子裝置設置相鄰於所述襯墊。
- 如請求項2所述的經封裝的電子裝置,其中:所述傳導層設置在所述襯墊的表面上;並且所述傳導層設置在所述第二端子部分的表面上。
- 如請求項1所述的經封裝的電子裝置,其中:所述引線的所述面向外側表面包括面向外凹陷側表面;以及 所述傳導層設置在所述面向外凹陷側表面的垂直部分及水平部分。
- 如請求項1所述的經封裝的電子裝置,其中:所述基板進一步包括模製層,所述模製層覆蓋部分的所述傳導柱層以及所述傳導圖案層的至少部分的所述第二部分;所述封裝體的部分物理性接觸所述模製層的上表面的至少一部分;並且所述傳導柱層包括底表面,所述底表面曝露於所述模製層的外側。
- 如請求項1所述的經封裝的電子裝置,其中:所述基板進一步包括模製層,所述模製層覆蓋部分的所述傳導柱層以及所述傳導圖案層的至少部分的所述第二部分;並且所述引線的所述面向外側表面曝露在所述模製層的側表面中。
- 一種形成經封裝的電子裝置的方法,所述方法包括:提供基板,所述基板包括:引線,所述引線包括:第一端子部分,其具有第一厚度;並且第二端子部分,其具有面向內側表面且具有第二厚度,所述第二厚度小於所述第一厚度;移除所述第一端子部分的第一部分以提供所述第一端子部分具有所述引線的第一面向外側表面,同時留下所述第一端子部分的第二部分完好無損;將傳導層形成在所述引線的所述第一面向外側表面上;將電子裝置電耦接到所述引線;提供封裝體以囊封所述電子裝置以及部分的所述引線;以及單一化分割所述第一端子部分的所述第二部分及所述封裝體以提供所述第一端子部分具有第二面向外側表面,所述第二面向外側表面偏離所述第一面向外側表面,其中所述第二端子部分完整的保留作為所述經封裝的電子裝置的一 部分。
- 如請求項7所述的方法,其中:在將所述電子裝置電耦接到所述引線之後以及在形成所述封裝體之後,同時發生移除所述第一端子部分的所述第一部分以及形成所述傳導層;形成所述傳導層包括:電鍍所述傳導層;以及使用所述第一端子部分的所述第二部分作為前述電鍍步驟的電性路徑。
- 如請求項7所述的方法,其中:提供所述基板包括提供包含向內凹陷的部份的所述面向內側表面。
- 如請求項7所述的方法,其中:提供所述基板包括提供具有襯墊的所述基板;所述方法進一步包括附接所述電子裝置到所述襯墊;將所述電子裝置電性耦接到所述引線的步驟包括使用被附接到所述電子裝置以及被附接到所述引線的傳導連接結構。
- 一種形成經封裝的電子裝置的方法,所述方法包括:提供傳導基板,所述傳導基板包括厚端子特徵及薄端子特徵,其中:所述薄端子特徵包括具有第一高度的面向內凹陷側表面;並且所述薄端子特徵的頂表面凹陷於所述厚端子特徵的頂表面之下以界定擱架部分;將電子組件附接到所述厚端子特徵之間的所述傳導基板上;提供封裝體來囊封所述電子組件以及所述傳導基板之至少包含所述面向內凹陷表面的部分以提供經囊封的子組裝件;提供所述厚端子特徵的面向外側表面,其中所述面向外側表面具有第二高 度,所述第二高度大於所述第一高度;以及提供傳導材料於所述厚端子特徵的所述面向外側表面的所述經曝露部分上。
- 如請求項11所述的方法,其進一步包括:經由所述厚端子特徵的部分來單一化分割所述子組裝件。
- 如請求項11所述的方法,其中:提供所述面向外側表面包括:提供從所述厚端子特徵的下表面向上朝向所述厚端子特徵的頂表面延伸到第一位置處的第一部分,而所述第一部分各自具有所述第二高度;並且提供第二部分,所述第二部分從所述第一位置橫向朝外延伸朝向所述厚端子特徵的外邊緣;提供所述傳導材料包括將所述傳導材料提供於所述第一部分和所述第二部分上。
- 如請求項11所述的方法,其進一步包括:藉由傳導連接結構將所述電子組件電連接到所述薄端子特徵的頂表面,所述傳導連接結構直接附接到所述薄端子特徵的所述頂表面。
- 一種形成經封裝的電子裝置的方法,所述方法包括:提供傳導基板,所述傳導基板包括厚端子特徵、薄端子特徵以及第一囊封物,所述第一囊封物囊封所述厚端子特徵及所述薄端子特徵的部分,其中:所述薄端子特徵的主表面相對於所述厚端子特徵的主表面為凹陷的,以界定偏移部分;將電子組件附接到所述傳導基板;提供第二囊封物以囊封所述電子組件以及所述傳導基板的至少部分以提供經囊封的子組裝件; 移除所述厚端子特徵的第一部分以提供所述厚端子特徵的面向外側表面,所述面向外側表面具有第一高度;以及提供傳導材料於所述厚端子特徵的所述面向外側表面的所述經曝露部分之上。
- 如請求項15所述的方法,其進一步包括:經由所述厚端子特徵的第二部份來單一化切割所述子組裝件。
- 如請求項15所述的方法,其中:提供所述傳導基板包括提供包含具有第二高度的面向內側表面的所述薄端子特徵;所述第一高度大於所述第二高度。
- 如請求項15所述的方法,其中:提供所述傳導基板,其包括:提供傳導圖案;提供所述薄端子特徵,其包括所述傳導圖案的第一部分;以及提供所述厚端子特徵,其包括所述傳導圖案之具有傳導柱部分的第二部分。
- 如請求項15所述的方法,其中:移除步驟包括提供所述面向外側表面具有弧形。
- 如請求項15所述的方法,其中:提供所述傳導基板包括提供所述厚端子特徵的表面從所述第一囊封物的下表面曝露。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/700,101 US10199312B1 (en) | 2017-09-09 | 2017-09-09 | Method of forming a packaged semiconductor device having enhanced wettable flank and structure |
US15/700,101 | 2017-09-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202215625A TW202215625A (zh) | 2022-04-16 |
TWI783839B true TWI783839B (zh) | 2022-11-11 |
Family
ID=63234194
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111139611A TWI837892B (zh) | 2017-09-09 | 2017-11-17 | 形成具有增進可濕側翼的經封裝半導體裝置的方法及結構 |
TW110148947A TWI783839B (zh) | 2017-09-09 | 2017-11-17 | 形成具有增進可濕側翼的經封裝半導體裝置的方法及結構 |
TW106139937A TWI753050B (zh) | 2017-09-09 | 2017-11-17 | 形成具有增進可濕側翼的經封裝半導體裝置的方法及結構 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111139611A TWI837892B (zh) | 2017-09-09 | 2017-11-17 | 形成具有增進可濕側翼的經封裝半導體裝置的方法及結構 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106139937A TWI753050B (zh) | 2017-09-09 | 2017-11-17 | 形成具有增進可濕側翼的經封裝半導體裝置的方法及結構 |
Country Status (3)
Country | Link |
---|---|
US (6) | US10199312B1 (zh) |
CN (2) | CN207781575U (zh) |
TW (3) | TWI837892B (zh) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10121742B2 (en) * | 2017-03-15 | 2018-11-06 | Amkor Technology, Inc. | Method of forming a packaged semiconductor device using ganged conductive connective assembly and structure |
JP6943959B2 (ja) * | 2017-07-11 | 2021-10-06 | 日立Astemo株式会社 | 電子回路基板 |
CN111052325B (zh) * | 2017-09-04 | 2024-03-08 | 三菱电机株式会社 | 半导体模块以及电力转换装置 |
US10199312B1 (en) * | 2017-09-09 | 2019-02-05 | Amkor Technology, Inc. | Method of forming a packaged semiconductor device having enhanced wettable flank and structure |
KR20190071111A (ko) * | 2017-12-14 | 2019-06-24 | 삼성전자주식회사 | 엑스선 검사 장비 및 이를 이용하는 반도체 장치 제조 방법 |
CN109065518B (zh) * | 2018-06-13 | 2020-12-25 | 南通通富微电子有限公司 | 一种半导体芯片封装阵列 |
US20200227343A1 (en) * | 2019-01-11 | 2020-07-16 | Chang Wah Technology Co., Ltd. | Semiconductor device package |
US11073572B2 (en) * | 2019-01-17 | 2021-07-27 | Infineon Technologies Ag | Current sensor device with a routable molded lead frame |
US20200395272A1 (en) | 2019-06-11 | 2020-12-17 | Amkor Technology Singapore Holding Pte. Ltd. | Semiconductor device and method of manufacturing a semiconductor device |
US11264309B2 (en) * | 2019-06-24 | 2022-03-01 | Mediatek Inc. | Multi-row QFN semiconductor package |
US11004801B2 (en) | 2019-08-28 | 2021-05-11 | Amkor Technology Singapore Holding Pte. Ltd. | Semiconductor devices and methods of manufacturing semiconductor devices |
US11355451B2 (en) | 2019-08-28 | 2022-06-07 | Amkor Technology Singapore Holding Pte. Ltd. | Semiconductor devices and methods of manufacturing semiconductor devices |
US11404375B2 (en) | 2019-09-26 | 2022-08-02 | Rohm Co., Ltd. | Terminal configuration and semiconductor device |
JP7326115B2 (ja) * | 2019-09-26 | 2023-08-15 | ローム株式会社 | 端子、半導体装置、およびこれらの製造方法 |
DE102019220215A1 (de) * | 2019-12-19 | 2021-06-24 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Verfahren zur Herstellung von Halbleiterbauelementen und Halbleiterbauelement |
KR20210087140A (ko) * | 2020-01-02 | 2021-07-12 | 삼성전자주식회사 | 팬-아웃 타입 반도체 패키지 및 그의 제조 방법 |
US11562947B2 (en) * | 2020-07-06 | 2023-01-24 | Panjit International Inc. | Semiconductor package having a conductive pad with an anchor flange |
US20220115304A1 (en) * | 2020-10-13 | 2022-04-14 | Amkor Technology Singapore Holding Pte. Ltd. | Semiconductor devices and methods of manufacturing semiconductor devices |
DE102020131070B4 (de) * | 2020-11-24 | 2023-03-09 | Infineon Technologies Ag | Package mit einer erhöhten Leitung und einer Struktur, die sich vertikal vom Boden des Verkapselungsmittels erstreckt, elektronisches Gerät sowie Verfahren zur Herstellung eines Packages |
US11676951B2 (en) * | 2020-12-31 | 2023-06-13 | Texas Instruments Incorporated | Package for power semiconductor devices |
JP7450575B2 (ja) * | 2021-03-18 | 2024-03-15 | 株式会社東芝 | 半導体装置及びその製造方法 |
CN113380632A (zh) * | 2021-05-07 | 2021-09-10 | 通富微电子股份有限公司 | 半导体封装器件及其制备方法 |
US20230068273A1 (en) * | 2021-08-25 | 2023-03-02 | Stmicroelectronics, Inc. | Leadframe with varying thicknesses and method of manufacturing semiconductor packages |
CN115966540A (zh) * | 2021-10-08 | 2023-04-14 | 恩智浦美国有限公司 | 半导体器件qfn封装及其制造方法 |
US20230197583A1 (en) * | 2021-12-22 | 2023-06-22 | Semtech Corporation | Semiconductor Device and Method of Forming Substrate with 3-Sided Wettable Flank |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050093177A1 (en) * | 2003-10-29 | 2005-05-05 | Advanced Semiconductor Engineering, Inc. | Semiconductor package, method for manufacturing the same and lead frame for use in the same |
US20140151865A1 (en) * | 2012-11-30 | 2014-06-05 | Thomas H. Koschmieder | Semiconductor device packages providing enhanced exposed toe fillets |
US20160056097A1 (en) * | 2014-08-20 | 2016-02-25 | Zhigang Bai | Semiconductor device with inspectable solder joints |
US20160379916A1 (en) * | 2015-06-29 | 2016-12-29 | Stmicroelectronics, Inc. | Method for making semiconductor device with sidewall recess and related devices |
Family Cites Families (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5157475A (en) * | 1988-07-08 | 1992-10-20 | Oki Electric Industry Co., Ltd. | Semiconductor device having a particular conductive lead structure |
JP2001077232A (ja) * | 1999-09-06 | 2001-03-23 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
KR20010037247A (ko) | 1999-10-15 | 2001-05-07 | 마이클 디. 오브라이언 | 반도체패키지 |
KR100426494B1 (ko) * | 1999-12-20 | 2004-04-13 | 앰코 테크놀로지 코리아 주식회사 | 반도체 패키지 및 이것의 제조방법 |
US6608366B1 (en) | 2002-04-15 | 2003-08-19 | Harry J. Fogelson | Lead frame with plated end leads |
JP3736516B2 (ja) * | 2002-11-01 | 2006-01-18 | 松下電器産業株式会社 | リードフレームおよびその製造方法ならびに樹脂封止型半導体装置およびその製造方法 |
US6872599B1 (en) * | 2002-12-10 | 2005-03-29 | National Semiconductor Corporation | Enhanced solder joint strength and ease of inspection of leadless leadframe package (LLP) |
WO2005022591A2 (en) * | 2003-08-26 | 2005-03-10 | Advanced Interconnect Technologies Limited | Reversible leadless package and methods of making and using same |
TWI272683B (en) | 2004-05-24 | 2007-02-01 | Sanyo Electric Co | Semiconductor device and manufacturing method thereof |
US8120149B2 (en) * | 2006-01-24 | 2012-02-21 | Stats Chippac Ltd. | Integrated circuit package system |
US9899349B2 (en) * | 2009-01-29 | 2018-02-20 | Semiconductor Components Industries, Llc | Semiconductor packages and related methods |
US8329509B2 (en) * | 2010-04-01 | 2012-12-11 | Freescale Semiconductor, Inc. | Packaging process to create wettable lead flank during board assembly |
US20120264257A1 (en) * | 2011-04-14 | 2012-10-18 | Kuo-Yuan Lee | Mold array process method to prevent exposure of substrate peripheries |
US20120306065A1 (en) * | 2011-06-02 | 2012-12-06 | Texas Instruments Incorporated | Semiconductor package with pre-soldered grooves in leads |
US8963310B2 (en) * | 2011-08-24 | 2015-02-24 | Tessera, Inc. | Low cost hybrid high density package |
JP5851916B2 (ja) * | 2012-04-05 | 2016-02-03 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US8890301B2 (en) * | 2012-08-01 | 2014-11-18 | Analog Devices, Inc. | Packaging and methods for packaging |
US10546808B2 (en) * | 2014-03-07 | 2020-01-28 | Bridge Semiconductor Corp. | Methods of making wiring substrate for stackable semiconductor assembly and making stackable semiconductor assembly |
US20180190622A1 (en) * | 2014-03-07 | 2018-07-05 | Bridge Semiconductor Corporation | 3-d stacking semiconductor assembly having heat dissipation characteristics |
US20170301617A1 (en) * | 2014-03-07 | 2017-10-19 | Bridge Semiconductor Corporation | Leadframe substrate with isolator incorporated therein and semiconductor assembly and manufacturing method thereof |
WO2015145651A1 (ja) * | 2014-03-27 | 2015-10-01 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法および半導体装置 |
CN105206596B (zh) * | 2014-06-06 | 2018-12-07 | 恩智浦美国有限公司 | 具有弯折引线的封装集成电路器件 |
US10665475B2 (en) * | 2014-06-11 | 2020-05-26 | Texas Instruments Incorporated | Quad flat no lead package and method of making |
US20160181180A1 (en) * | 2014-12-23 | 2016-06-23 | Texas Instruments Incorporated | Packaged semiconductor device having attached chips overhanging the assembly pad |
US9824959B2 (en) * | 2016-03-23 | 2017-11-21 | Texas Instruments Incorporated | Structure and method for stabilizing leads in wire-bonded semiconductor devices |
US20170294367A1 (en) * | 2016-04-07 | 2017-10-12 | Microchip Technology Incorporated | Flat No-Leads Package With Improved Contact Pins |
US10930581B2 (en) * | 2016-05-19 | 2021-02-23 | Stmicroelectronics S.R.L. | Semiconductor package with wettable flank |
US10121742B2 (en) | 2017-03-15 | 2018-11-06 | Amkor Technology, Inc. | Method of forming a packaged semiconductor device using ganged conductive connective assembly and structure |
JP7001814B2 (ja) * | 2017-09-08 | 2022-01-20 | オスラム オプト セミコンダクターズ ゲゼルシャフト ミット ベシュレンクテル ハフツング | 発光部品および発光部品を製造するための方法 |
US10199312B1 (en) * | 2017-09-09 | 2019-02-05 | Amkor Technology, Inc. | Method of forming a packaged semiconductor device having enhanced wettable flank and structure |
JP7144157B2 (ja) * | 2018-03-08 | 2022-09-29 | エイブリック株式会社 | 半導体装置およびその製造方法 |
IT202000020566A1 (it) * | 2020-08-27 | 2022-02-27 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo corrispondente |
-
2017
- 2017-09-09 US US15/700,101 patent/US10199312B1/en active Active
- 2017-11-17 TW TW111139611A patent/TWI837892B/zh active
- 2017-11-17 TW TW110148947A patent/TWI783839B/zh active
- 2017-11-17 TW TW106139937A patent/TWI753050B/zh active
- 2017-11-29 CN CN201721632423.0U patent/CN207781575U/zh active Active
- 2017-11-29 CN CN201711223283.6A patent/CN109494200A/zh active Pending
-
2018
- 2018-12-21 US US16/229,077 patent/US10529655B2/en active Active
-
2020
- 2020-01-04 US US16/734,309 patent/US10825755B2/en active Active
- 2020-10-30 US US17/085,806 patent/US11410916B2/en active Active
-
2022
- 2022-08-08 US US17/883,047 patent/US11862539B2/en active Active
-
2023
- 2023-12-27 US US18/397,604 patent/US20240203839A1/en active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050093177A1 (en) * | 2003-10-29 | 2005-05-05 | Advanced Semiconductor Engineering, Inc. | Semiconductor package, method for manufacturing the same and lead frame for use in the same |
US20140151865A1 (en) * | 2012-11-30 | 2014-06-05 | Thomas H. Koschmieder | Semiconductor device packages providing enhanced exposed toe fillets |
US20160056097A1 (en) * | 2014-08-20 | 2016-02-25 | Zhigang Bai | Semiconductor device with inspectable solder joints |
US20160379916A1 (en) * | 2015-06-29 | 2016-12-29 | Stmicroelectronics, Inc. | Method for making semiconductor device with sidewall recess and related devices |
Also Published As
Publication number | Publication date |
---|---|
US20230026949A1 (en) | 2023-01-26 |
US10529655B2 (en) | 2020-01-07 |
US20190148270A1 (en) | 2019-05-16 |
CN207781575U (zh) | 2018-08-28 |
TW202215625A (zh) | 2022-04-16 |
TW201913924A (zh) | 2019-04-01 |
US20240203839A1 (en) | 2024-06-20 |
US20210050284A1 (en) | 2021-02-18 |
TW202324641A (zh) | 2023-06-16 |
US10199312B1 (en) | 2019-02-05 |
CN109494200A (zh) | 2019-03-19 |
US11862539B2 (en) | 2024-01-02 |
TWI837892B (zh) | 2024-04-01 |
US20200144164A1 (en) | 2020-05-07 |
US11410916B2 (en) | 2022-08-09 |
US10825755B2 (en) | 2020-11-03 |
TWI753050B (zh) | 2022-01-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI783839B (zh) | 形成具有增進可濕側翼的經封裝半導體裝置的方法及結構 | |
US8344499B2 (en) | Chip-exposed semiconductor device | |
US9478517B2 (en) | Electronic device package structure and method of fabricating the same | |
US7656048B2 (en) | Encapsulated chip scale package having flip-chip on lead frame structure | |
TW201711144A (zh) | 具有可路由囊封的傳導基板的半導體封裝及方法 | |
TWI435428B (zh) | 平板式引線框封裝方法及裝置 | |
US9129975B2 (en) | Method of forming a thin substrate chip scale package device and structure | |
TW201802956A (zh) | 形成具有導電的互連框的半導體封裝之方法及結構 | |
US20210013142A1 (en) | Method of forming a packaged semiconductor device using ganged conductive connective assembly and structure | |
US7642639B2 (en) | COB type IC package to enhanced bondibility of bumps embedded in substrate and method for fabricating the same | |
KR101474189B1 (ko) | 집적회로 패키지 | |
US20200321228A1 (en) | Method of manufacturing a lead frame, method of manufacturing an electronic apparatus, and electronic apparatus | |
KR101432486B1 (ko) | 집적회로 패키지 제조방법 | |
TW202429657A (zh) | 形成具有增進可濕側翼的經封裝半導體裝置的方法及結構 | |
US20140231977A1 (en) | Semiconductor packages with low stand-off interconnections between chips | |
US20240096725A1 (en) | Electronic devices and methods of manufacturing electronic devices | |
JP2006253360A (ja) | 半導体装置の製造方法及び半導体装置 | |
KR20120134921A (ko) | 반도체 패키지 장치 및 이의 제조방법 |