TWI773352B - 具有屏蔽傳輸線結構之射頻放大器 - Google Patents

具有屏蔽傳輸線結構之射頻放大器 Download PDF

Info

Publication number
TWI773352B
TWI773352B TW110119822A TW110119822A TWI773352B TW I773352 B TWI773352 B TW I773352B TW 110119822 A TW110119822 A TW 110119822A TW 110119822 A TW110119822 A TW 110119822A TW I773352 B TWI773352 B TW I773352B
Authority
TW
Taiwan
Prior art keywords
transistor amplifier
conductive
column
gate
amplifier die
Prior art date
Application number
TW110119822A
Other languages
English (en)
Other versions
TW202203411A (zh
Inventor
廣模 林
巴辛 諾里
母千里
馬文 馬貝
史考特 夏柏德
亞歷山大 康波斯
Original Assignee
美商沃孚半導體有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商沃孚半導體有限公司 filed Critical 美商沃孚半導體有限公司
Publication of TW202203411A publication Critical patent/TW202203411A/zh
Application granted granted Critical
Publication of TWI773352B publication Critical patent/TWI773352B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/72Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3185Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/4824Pads with extended contours, e.g. grid structure, branch structure, finger structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • H01L23/5225Shielding layers formed together with wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41758Source or drain electrodes for field effect devices for lateral devices with structured layout for source or drain region, i.e. the source or drain region having cellular, interdigitated or ring structure or being curved or angular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/52Means for reducing coupling between antennas; Means for reducing coupling between an antenna and another structure
    • H01Q1/526Electromagnetic shields
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/56Modifications of input or output impedances, not otherwise provided for
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/211Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H2/00Networks using elements or techniques not provided for in groups H03H3/00 - H03H21/00
    • H03H2/005Coupling circuits between transmission lines or antennas and transmitters, receivers or amplifiers
    • H03H2/008Receiver or amplifier input circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/023Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/0243Printed circuits associated with mounted high frequency components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6605High-frequency electrical connections
    • H01L2223/6616Vertical connections, e.g. vias
    • H01L2223/6622Coaxial feed-throughs in active or passive substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6605High-frequency electrical connections
    • H01L2223/6627Waveguides, e.g. microstrip line, strip line, coplanar line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6644Packaging aspects of high-frequency amplifiers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6644Packaging aspects of high-frequency amplifiers
    • H01L2223/665Bias feed arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16235Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • H01L2224/83805Soldering or alloying involving forming a eutectic alloy at the bonding interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92222Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92225Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • H01L23/057Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body the leads being parallel to the base
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • H01L23/433Auxiliary members in containers characterised by their shape, e.g. pistons
    • H01L23/4334Auxiliary members in encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15313Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a land array, e.g. LGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/15323Connection portion the connection portion being formed on the die mounting surface of the substrate being a land array, e.g. LGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/1533Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19042Component type being an inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19106Disposition of discrete passive components in a mirrored arrangement on two different side of a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • H01L2924/30111Impedance matching
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0218Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
    • H05K1/0219Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Microwave Amplifiers (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Amplifiers (AREA)

Abstract

本發明揭示一種射頻(RF)電晶體放大器,其包含:一RF電晶體放大器晶粒,其具有一半導體層結構;一耦合元件,其位於該半導體層結構之一上表面上;及一互連結構,其位於該耦合元件之一上表面上,使得該RF電晶體放大器晶粒及該互連結構呈一堆疊配置。該耦合元件包含一第一屏蔽傳輸線結構。

Description

具有屏蔽傳輸線結構之射頻放大器
本發明係關於微電子裝置,且更特定言之,本發明係關於高功率、高頻電晶體放大器。
需要高功率處置能力同時依諸如R頻帶(0.5 GHz至1 GHz)、S頻帶(3 GHz) 、X頻帶(10 GHz)、Ku頻帶(12 GHz至18 GHz)、K頻帶(18 GHz至27 GHz)、Ka頻帶(27 GHz至40 GHz)及V頻帶(40 GHz至75 GHz)之高頻操作之電路變得更普遍。特定言之,現高度需求用於依(例如) 500 MHz及更高(包含微波頻率)之頻率放大RF信號之射頻(「RF」)電晶體放大器。此等RF電晶體放大器需要展現高可靠性、良好線性度且處置高輸出功率位準。
大多數RF電晶體放大器以矽或寬帶隙半導體材料(諸如碳化矽(「SiC」)及III族氮化物材料)實施。如本文中所使用,術語「III族氮化物」係指形成於氮與週期表之III族元素(通常為鋁(Al)、鎵(Ga)及/或銦(In))之間的半導電化合物。術語亦係指三元及四元化合物,諸如AlGaN及AlInGaN。此等化合物具有其中1莫耳氮與總共1莫耳III族元素組合之經驗式。
矽基RF電晶體放大器通常使用橫向擴散金屬氧化物半導體(「LDMOS」)電晶體來實施。矽LDMOS RF電晶體放大器可展現高線性度且可製造相對便宜。III族氮化物基RF電晶體放大器通常實施為高電子遷移率電晶體(「HEMT」)且主要用於需要高功率及/或高頻操作之應用中,其中LDMOS RF電晶體放大器可具有固有效能限制。
RF電晶體放大器可包含一或多個放大級,其中各級通常實施為一電晶體放大器。為提高輸出功率及電流處置能力,RF電晶體放大器通常依其中大量個別「單位單元」電晶體並聯電配置之一「單位單元」組態實施。一RF電晶體放大器可實施為一單一積體電路晶片或「晶粒」,或可包含複數個晶粒。當使用多個RF電晶體放大器晶粒時,其等可串聯及/或並聯連接。
RF電晶體放大器通常包含匹配電路,諸如:(1)阻抗匹配電路,其經設計以改良RF電晶體放大器晶粒與其連接之傳輸線之間的阻抗匹配(用於放大器之基本操作頻率處之RF信號);及(2)諧波終止電路,其經設計以至少部分終止可在裝置操作期間產生之諧波,諸如二階及三階諧波。(若干) RF電晶體放大器晶粒及阻抗匹配及諧波終止電路可圍封於一封裝中。用於將RF電晶體放大器電連接至外部電路元件(諸如輸入及輸出RF傳輸線及偏壓電壓源)之電引線可自封裝延伸。
如上文所提及,III族氮化物基RF電晶體放大器常用於高功率及/或高頻應用中。通常,在操作期間,大量熱產生於III族氮化物基RF電晶體放大器晶粒內。若RF電晶體放大器晶粒變得太熱,則其效能(例如輸出功率、效率、線性度、增益等等)會劣化及/或RF電晶體放大器晶粒會損壞。因而,III族氮化物基RF電晶體放大器通常安裝於可針對散熱最佳化之封裝中。
圖1A至圖1D係示意性繪示一習知III族氮化物基RF電晶體放大器晶粒10的各種視圖。特定言之,圖1A係III族氮化物基RF電晶體放大器晶粒10之一示意平面圖,且圖1B係沿圖1A之線1B-1B取得之RF電晶體放大器晶粒10之一側視圖。圖1C係展示RF電晶體放大器晶粒10之半導體層結構之頂面上之鍍金屬的沿圖1B之線1C-1C取得之一示意橫截面圖,且圖1D係沿圖1C之線1D-1D取得之RF電晶體放大器晶粒10之一橫截面圖。圖1E及圖1F係分別繪示圖1A至圖1D之RF電晶體放大器晶粒10可經封裝以提供封裝RF電晶體放大器1A及1B之兩個實例性方式的示意橫截面圖。應瞭解,圖1A至圖1F (及本申請案之諸多其他圖)係高度簡化圖,且實際RF電晶體放大器可包含本文簡化圖中未展示之更多單位單元及各種電路系統及元件。
如圖1A中所展示,RF電晶體放大器晶粒10包含暴露於RF電晶體放大器晶粒10之頂側上之一閘極端子22及一汲極端子24。一第一電路元件(圖中未展示)可藉由(例如)接線(圖中未展示)連接至閘極端子22且一第二電路元件(圖中未展示)可藉由(例如)接線(圖中未展示)連接至汲極端子24。第一電路元件可(例如)將待放大之一輸入RF信號傳遞至RF電晶體放大器晶粒10且第二電路元件可接收由RF電晶體放大器晶粒10輸出之一放大RF信號。一保護絕緣層或圖案28可覆蓋RF電晶體放大器晶粒10之頂面之剩餘部分。
如圖1B至圖1D中所展示,RF電晶體放大器晶粒10進一步包含一半導體層結構30、一頂側金屬化結構20及充當RF電晶體放大器晶粒10之一源極端子26之一後側金屬化結構。
半導體層結構30包含複數個半導體層。RF電晶體放大器晶粒10可為一HEMT基RF電晶體放大器晶粒,因此,半導體層結構30可包含至少一通道層及一障壁層。參考圖1D,在所描繪之實例中,展示總共三個層,即,依序形成於一生長基板32 (其可為一半導體或絕緣基板(諸如SiC或藍寶石基板))上之一半導體通道層34及一半導體障壁層36。生長基板32即使由一非半導體材料形成,但被視為半導體層結構30之部分。
再次參考圖1B,半導體層結構30具有一頂側12及一底側14。頂側金屬化結構20形成於半導體層結構30之頂側12上且源極端子26形成於半導體層結構30之底側14上。頂側金屬化結構20尤其包含一導電(通常為金屬)閘極歧管42及一導電(通常為金屬)汲極歧管44、導電閘極通路43及汲極通路45、導電閘極端子22及汲極端子24及閘極指52、汲極指54及源極指56 (下文將描述)。閘極歧管42透過閘極通路43電連接至閘極端子22,且汲極歧管44透過導電汲極通路45電連接至汲極端子24。閘極通路43及汲極通路45可包括(例如)透過一介電材料(諸如氧化矽或氮化矽)形成之鍍金屬通路或金屬柱。
如圖1C中所展示,RF電晶體放大器晶粒10包括複數個單位單元電晶體16,其等之一者在圖1C中由虛線框指示。各單位單元電晶體16包含一閘極指52、一汲極指54及一源極指56。閘極指52、汲極指54及源極指56形成於半導體層結構30之上表面上且包括頂側金屬化結構20之部分。頂側金屬化結構20進一步包含閘極歧管42及汲極歧管44。閘極指52電連接至閘極歧管42,且汲極指54電連接至汲極歧管44。源極指56經由延伸穿過半導體層結構30之複數個導電源極通路66電連接至源極端子26 (圖1B)。導電源極通路66可包括延伸完全穿過半導體層結構30之鍍金屬通路。
圖1E係包含圖1A至圖1D之RF電晶體放大器晶粒10之一封裝III族氮化物基RF電晶體放大器1A之一示意側視圖。如圖1E中所展示,封裝RF電晶體放大器1A包含RF電晶體放大器晶粒10及一開放腔封裝70。封裝70包含金屬閘極引線72、金屬汲極引線74、一金屬基台76、陶瓷側壁78及一陶瓷蓋80。
RF電晶體放大器晶粒10在由金屬基台76、陶瓷側壁78及陶瓷蓋80界定之一腔中安裝於金屬基台76 (其可為一金屬凸緣)之上表面上。RF電晶體放大器晶粒10之源極端子26可直接接觸金屬基台76。金屬基台76可提供至源極端子26之電連接且亦可充當耗散RF電晶體放大器晶粒10中產生之熱之一散熱結構。熱主要產生於RF電晶體放大器晶粒10之上部分中,其中(例如)單位單元電晶體16之通道區域中產生相對較高電流密度。此熱可透過源極通路66及半導體層結構30傳遞至源極端子26且接著傳遞至金屬基台76。
輸入匹配電路90及/或輸出匹配電路92亦可安裝於封裝70內。匹配電路90、92可為使輸入至或輸出自RF電晶體放大器1A之RF信號之基本分量之阻抗分別與RF電晶體放大器晶粒10之輸入或輸出處之阻抗匹配之阻抗匹配電路,及/或為經組態以使可存在於RF電晶體放大器晶粒10之輸入或輸出處之基本RF信號之諧波接地之諧波終止電路。可提供一個以上輸入匹配電路90及/或輸出匹配電路92。如圖1E中所示意性展示,輸入匹配電路90及輸出匹配電路92可安裝於金屬基台76上。閘極引線72可藉由一或多個第一接線82連接至輸入匹配電路90,且輸入匹配電路90可藉由一或多個第二接線84連接至RF電晶體放大器晶粒10之閘極端子22。類似地,汲極引線74可藉由一或多個第四接線88連接至輸出匹配電路92,且輸出匹配電路92可藉由一或多個第三接線86連接至RF電晶體放大器晶粒10之汲極端子24。接線82、84、86、88可形成輸入及/或輸出匹配電路之部分。閘極引線72及汲極引線74可延伸穿過陶瓷側壁78。封裝70之內部可包括一空氣填充腔。
圖1F係另一習知封裝III族氮化物基RF電晶體放大器1B之一示意側視圖。RF電晶體放大器1B與RF電晶體放大器1A之不同點在於其包含一不同封裝70'。封裝70'包含一金屬基台76 (其充當一金屬散熱器且可實施為一金屬塊)及閘極引線72'及汲極引線74'。RF電晶體放大器1B亦包含至少部分包圍RF電晶體放大器晶粒10、引線72'、74'及金屬基台76之一塑膠包覆成型材料78'。RF電晶體放大器1B之其他組件可相同於RF電晶體放大器1A之相同元件符號組件且因此將省略其進一步描述。
根據本發明之實施例,提供RF電晶體放大器,其包含:一RF電晶體放大器晶粒,其具有一半導體層結構;一耦合元件,其位於該半導體層結構之一上表面上;及一互連結構,其位於該耦合元件之一上表面上,使得該RF電晶體放大器晶粒及該互連結構呈一堆疊配置。該耦合元件包含一第一屏蔽傳輸線結構。
在一些實施例中,該第一屏蔽傳輸線結構可包括電連接至該RF電晶體放大器晶粒之一第一輸入/輸出端子之一第一導電柱及該第一導電柱之對置側上之第一導電接地柱及第二導電接地柱,該第一導電接地柱及該第二導電接地柱電連接至該RF電晶體放大器晶粒之一接地端子。該第一屏蔽傳輸線結構可進一步包含該第一導電柱之對置側上之第三導電接地柱及第四導電接地柱,該第三導電接地柱及該第四導電接地柱電連接至該RF電晶體放大器之該接地端子。在一些實施例中,該第一導電接地柱至該第四導電接地柱可包圍該第一導電柱。
在一些實施例中,該第一導電柱可與該RF電晶體放大器晶粒之一主動區域垂直重疊。在一些實施例中,該第一導電接地柱可另外或替代地與該RF電晶體放大器晶粒之一歧管垂直重疊,其中該歧管連接至橫跨該RF電晶體放大器晶粒之一主動區域延伸之複數個導電指。在一些實施例中,該第二導電接地柱可與該RF電晶體放大器晶粒之一主動區域外部之該RF電晶體放大器晶粒之一部分垂直重疊。在一些實施例中,該第一導電柱及該第一導電接地柱兩者可與該第一輸入/輸出端子垂直重疊。
在一些實施例中,該第一輸入/輸出端子可為一閘極端子且該接地端子可為一源極端子,且該耦合元件可進一步包含一第二屏蔽傳輸線結構,該第二屏蔽傳輸線結構包括電連接至該RF電晶體放大器晶粒之一汲極端子之一第二導電柱及該第二導電柱之對置側上之第五導電接地柱及第六導電接地柱,該第五導電接地柱及該第六導電接地柱電連接至該源極端子。
在一些實施例中,該第一輸入/輸出端子可包括一閘極端子且該接地端子可包括一源極端子,且該RF電晶體放大器晶粒可進一步包含一汲極端子。在此等實施例中,該源極端子可位於該閘極端子之對置側上且可位於該汲極端子之對置側上。
在一些實施例中,該第一導電柱及一第三導電柱可電連接至該RF電晶體放大器晶粒之一閘極歧管,且其中該第一導電接地柱可定位於該第一導電柱與該第三導電柱之間。
在一些實施例中,該第二導電接地柱可包括在平行於該RF電晶體放大器晶粒之一主表面之一第一平面中具有一橫截面積之一金屬塊,該橫截面積係該第一平面中之該第一導電柱之一橫截面積之至少五倍。
在一些實施例中,該第一導電接地柱可具有一第一端及一第二端,且該第二端可不連接至一導電元件。
在一些實施例中,該耦合元件可進一步包括包圍該第一導電柱及該第一導電接地柱及該第二導電接地柱之一可注射底填材料。
在一些實施例中,該互連結構可包含一第二屏蔽傳輸線結構。該第二屏蔽傳輸線結構可包括(例如)一帶線傳輸線段、一共面波導傳輸線段或一接地共面波導傳輸線段。
在一些實施例中,該半導體層結構可為III族氮化物基半導體層結構。在一些實施例中,該互連結構可包括一重佈層積層結構或一印刷電路板。在一些實施例中,複數個電路元件(諸如(例如)表面安裝電容器或一表面安裝電感器)可安裝於該互連結構上。
在一些實施例中,可囊封未連接至該互連結構之該RF電晶體放大器晶粒之側。
在一些實施例中,該RF電晶體放大器晶粒可進一步包含該半導體層結構之該上表面上之一閘極端子、一汲極端子及一源極端子。在此等實施例中,該第一屏蔽傳輸線結構可包括電連接至該閘極端子之一閘極柱及該閘極柱之對置側上之第一接地柱及第二接地柱,該第一接地柱及該第二接地柱電連接至該源極端子。
在一些實施例中,該第一屏蔽傳輸線結構可包括複數個導電柱,其等經配置使得該等導電柱之一第一者係在至少兩側上由耦合至一接地電壓源之該等導電柱之額外者包圍之一信號攜載柱。在一些實施例中,該等導電柱之該第一者可在至少三側上由耦合至該接地電壓源之該等導電柱之若干者包圍。
在一些實施例中,該耦合元件可具有一扇入組態。
根據本發明之進一步實施例,提供RF電晶體放大器,其包含:一RF電晶體放大器晶粒,其具有III族氮化物基半導體層結構及在該半導體層結構之一上表面上延伸之閘極指及汲極指;及一第一屏蔽傳輸線結構,其垂直於該半導體層結構之該上表面延伸。
在一些實施例中,該第一屏蔽傳輸線結構可電連接至該等閘極指及該等汲極指之一者。
在一些實施例中,該RF電晶體放大器可進一步包含一互連結構,其中該第一屏蔽傳輸線結構將該RF電晶體放大器晶粒電連接至該互連結構。
在一些實施例中,該第一屏蔽傳輸線結構可包括電連接至該等閘極指之一者或該等汲極指之一者之一第一導電柱及該第一導電柱之對置側上之第一導電接地柱及第二導電接地柱,該第一導電接地柱及該第二導電接地柱電連接至該RF電晶體放大器晶粒之源極指。在此等實施例中,該第一屏蔽傳輸線結構進一步可包括該第一導電柱之對置側上之第三導電接地柱及第四導電接地柱,該第三導電接地柱及該第四導電接地柱電連接至該等源極指。
在一些實施例中,該第一導電柱可與該RF電晶體放大器晶粒之一主動區域垂直重疊。在一些實施例中,該第一導電接地柱可與電連接至該等閘極指或該等汲極指之該RF電晶體放大器晶粒之一歧管垂直重疊。在一些實施例中,該第二導電接地柱可與該RF電晶體放大器晶粒之一主動區域外部之該RF電晶體放大器晶粒之一部分垂直重疊。在一些實施例中,該第一導電柱及該第一導電接地柱兩者可與該RF電晶體放大器晶粒之一閘極端子垂直重疊。
在一些實施例中,該第一導電柱及一第三導電柱可電連接至該RF電晶體放大器晶粒之一閘極歧管,且其中該第一導電接地柱可定位於該第一導電柱與該第三導電柱之間。
在一些實施例中,該互連結構可包含一第二屏蔽傳輸線結構。
在一些實施例中,該RF電晶體放大器晶粒可進一步包含電連接至該等閘極指之一閘極端子、電連接至該等汲極指之一汲極端子及電連接至一源極端子之源極指,其中該閘極端子、該汲極端子及該源極端子全部位於該等閘極指、該等汲極指及該等源極指上方。
在一些實施例中,該第一屏蔽傳輸線結構可包括電連接至該閘極端子之一閘極柱及該閘極柱之對置側上之第一接地柱及第二接地柱,該第一接地柱及該第二接地柱電連接至該源極端子。
根據本發明之進一步實施例,提供RF電晶體放大器,其包含:一RF電晶體放大器晶粒,其具有III族氮化物基半導體層結構及在該半導體層結構之一上表面上延伸之閘極指、汲極指及源極指;及複數個導電柱,其等垂直於該半導體層結構之該上表面延伸,該等導電柱包含電連接至該等閘極指或該等汲極指之一第一導電柱及該第一導電柱之對置側上之第一導電接地柱及第二導電接地柱,該第一導電接地柱及該第二導電接地柱電連接至該等源極指。
在一些實施例中,該RF電晶體放大器可進一步包括一互連結構,且該等導電柱可延伸於該互連結構與該RF電晶體放大器晶粒之間且將該互連結構電連接至該RF電晶體放大器晶粒。
在一些實施例中,該第一導電接地柱及該第二導電接地柱及至少一額外導電接地柱可包圍該第一導電柱。
在一些實施例中,該第一導電柱可與該RF電晶體放大器晶粒之一主動區域垂直重疊,及/或該第二導電接地柱可與該主動區域外部之該RF電晶體放大器晶粒之一部分垂直重疊。在一些實施例中,該第一導電接地柱可與該RF電晶體放大器晶粒之一歧管垂直重疊。
在一些實施例中,該等汲極指可自一汲極歧管橫跨該RF電晶體放大器晶粒之一主動區域延伸,且該第一導電柱及一第三導電柱可電連接至該汲極歧管,且該第一導電接地柱可定位於該第一導電柱與該第三導電柱之間。
在一些實施例中,該半導體層結構可包括III族氮化物基半導體層結構。
在一些實施例中,該等導電柱可具有一扇入組態。
根據本發明之額外實施例,提供RF電晶體放大器,其包含:一RF電晶體放大器晶粒,其包括該RF電晶體放大器晶粒之一第一表面上之一閘極端子、一汲極端子及一源極端子;及一互連結構,其與該RF電晶體放大器晶粒堆疊配置且藉由一屏蔽傳輸線結構電連接至該RF電晶體放大器晶粒。
在一些實施例中,該屏蔽傳輸線結構可包括電連接至該閘極端子之一第一導電柱及該第一導電柱之對置側上之第一導電接地柱及第二導電接地柱,該第一導電接地柱及該第二導電接地柱電連接至該源極端子。
在一些實施例中,該屏蔽傳輸線結構可包括電連接至該汲極端子之一第一導電柱及該第一導電柱之對置側上之第一導電接地柱及第二導電接地柱,該第一導電接地柱及該第二導電接地柱電連接至該源極端子。
在一些實施例中,該屏蔽傳輸線結構可進一步包括與該第一導電接地柱及該第二導電接地柱一起在至少三側上包圍該第一導電柱之一第三導電接地柱。
在一些實施例中,該第一導電柱可與該RF電晶體放大器晶粒之一主動區域垂直重疊。在一些實施例中,該第一導電接地柱可與電連接至該閘極端子之一閘極歧管垂直重疊。在一些實施例中,該第一導電柱及該第一導電接地柱兩者可與該閘極端子垂直重疊。
在一些實施例中,該第一導電柱及一第三導電柱可電連接至該RF電晶體放大器晶粒之一閘極歧管,且該第一導電接地柱可定位於該第一導電柱與該第三導電柱之間。
在一些實施例中,該互連結構可包含電連接至該屏蔽傳輸線結構之一第二屏蔽傳輸線結構。
根據本發明之實施例,提供RF電晶體放大器,其包含:一RF電晶體放大器晶粒,其包括該RF電晶體放大器晶粒之一第一表面上之一閘極端子、一汲極端子及一源極端子;及一互連結構,其與該RF電晶體放大器晶粒堆疊配置,該互連結構包含一屏蔽傳輸線結構,其中該屏蔽傳輸線結構之一接地導體電連接至該源極端子且該屏蔽傳輸線結構之一信號導體電連接至該閘極端子及該汲極端子之一者。
在一些實施例中,該屏蔽傳輸線結構可包括一帶線傳輸線段、一共面波導傳輸線段或一接地共面波導傳輸線段。
在一些實施例中,該互連結構可包括一重佈層積層結構或一印刷電路板。在一些實施例中,複數個電路元件可安裝於該互連結構上。
相關申請案之交叉參考 本申請案主張2020年6月1日申請之美國專利申請案第16/888,957號之優先權,該案之全文以引用的方式併入本文中。
如上文所描述,習知III族氮化物基封裝RF電晶體放大器(諸如圖1E及圖1F之封裝RF電晶體放大器1A及1B)通常將閘極及汲極端子實施於半導體層結構之上側上且將源極端子實施於半導體層結構之下側上。導電源極通路延伸穿過半導體層結構以將半導體層結構之上部分中之源極指電連接至源極端子。此等習知RF電晶體放大器通常亦使用接線來將RF電晶體放大器晶粒連接至諸如匹配電路及/或輸入/輸出引線之裝置之其他元件。此等接線具有可供應阻抗匹配及/或諧波終止電路之一些電感之固有電感。由接線提供之電感量可藉由改變接線之長度及/或橫截面積(例如直徑)使得接線提供一所要電感量來變動。不幸的是,隨著應用轉向較高頻,接線之電感會超過阻抗匹配及/或諧波終止電路之一所要電感量。當此發生時,可使用非常短及/或具有大橫截面積之接線來減小電感。然而,非常短接線可能難以適當焊接,其會增加製造成本及/或會導致較高裝置失效率。具有大橫截面積之接線需要RF電晶體放大器晶粒上較大閘極及汲極端子,其會導致RF電晶體放大器晶粒之總大小非所要增大。再者,在一些較高頻應用中,具有大橫截面積之非常短接線甚至會具有太大電感,使得匹配網路無法(例如)適當終止二階或三階諧波。儘管RF電晶體放大器可實施為單晶微波積體電路(「MMIC」)裝置以避免接線電感太大之問題,但MMIC RF放大器製造昂貴且僅可在匹配電路之頻率範圍內使用以降低靈活性。
再者,常用於大量製造之導線接合設備可具有+/-1密耳之一容限,其意謂任何特定接線之長度可變得多達4密耳(即,接線之各端上+/-1密耳)。針對高頻應用,與一接線之4密耳相關聯之電感變動可為顯著的,因此,若接線比一所要標稱長度短或長1密耳至2密耳,則匹配電路之效能會降級。
根據本發明之實施例,提供III族氮化物基RF電晶體放大器,其包含RF電晶體放大器晶粒,RF電晶體放大器晶粒使其閘極端子、汲極端子及源極端子全部位於RF電晶體放大器晶粒之上側上。RF電晶體放大器可不包含用於閘極及/或汲極連接之接線,其可減少存在於電路中之一電感量。由於閘極、汲極及源極端子所有三者位於RF電晶體放大器晶粒之上側上,所以根據本發明之實施例之RF電晶體放大器可依一覆晶配置安裝,其中RF電晶體放大器晶粒可依一堆疊配置安裝於另一基板(諸如一互連結構)上。互連結構可包含(例如) RF電晶體放大器之其他電路元件,諸如(例如)阻抗匹配及/或諧波終止電路系統。
在一些實施例中,一耦合元件可直接連接至RF電晶體放大器晶粒之閘極、汲極及/或源極端子。在一些實施例中,耦合元件可將RF電晶體放大器晶粒之閘極、汲極及/或源極端子實體及電連接至互連結構。在其他實施例中,可省略互連結構,且耦合元件可將RF電晶體放大器晶粒之閘極、汲極及/或源極端子實體及電連接至RF電晶體放大器之單獨安裝之組件及/或引線。
再者,由於源極端子可提供於RF電晶體放大器晶粒之上側上,所以根據本發明之實施例,一或多個接地連接可存在於RF電晶體放大器之上側處。此等接地連接可用於使用屏蔽(即,接地-信號-接地)傳輸線結構實施至閘極端子及/或汲極端子之RF傳輸線連接。在本文中,「傳輸線結構」係指包含經組態為RF信號之一傳輸路徑之至少兩個導電元件之任何實體結構。傳輸線結構之實例包含微帶傳輸線、帶線傳輸線、導電柱、通路、凸塊、墊、薄片及其類似者(例如,一對導電柱可形成一傳輸線結構)。在本文中,「屏蔽傳輸線結構」係指包含一信號攜載導體及其至少兩個對置側相鄰處之一或多個接地導體之一RF傳輸線結構及其中三個或更多個接地導體大體上包圍一信號攜載導體之傳輸線結構。例如,一屏蔽傳輸線結構可藉由將第一接地導體及第二接地導體定位於信號攜載導體之第一及第二對置側上或藉由形成環繞信號攜載導體使得其位於信號攜載導體之對置側上之一單一導體來形成。作為另一實例,一屏蔽傳輸線結構可藉由使第一接地導體至第三接地導體圍繞一信號攜載導體定位成三角形來形成。任何數目個單獨接地導體可包含於根據本發明之實施例之屏蔽傳輸線結構中,其包含1個、2個、3個、4個、5個、6個或甚至更多個接地導體。作為又一實例,一環形接地導體可形成於一介電層中,介電層包圍(或部分包圍)形成於介電層中之一信號攜載導體。在此應注意,若存在延伸穿過一接地導體之兩個不同部分及一信號攜載導體之一軸線,則接地導體被視為位於信號攜載導體之兩個對置側上。類似地,若存在延伸穿過一對接地導體及一信號攜載導體之一軸線,則兩個接地導體位於信號攜載導體之兩個對置側上。在一些實施例中,額外屏蔽傳輸線結構(諸如(例如)帶線或共面波導結構)可提供於互連結構中。將屏蔽傳輸線結構用於RF電晶體放大器晶粒與互連結構之間及/或互連結構內之連接可提供增加信號隔離、減少插入損耗及/或改良阻抗匹配。此可顯著提高RF電晶體放大器之總體效能。
根據本發明之一些實施例,提供RF電晶體放大器,其包含:一RF電晶體放大器晶粒,其具有一半導體層結構;一耦合元件,其位於半導體層結構之一上表面上;及一互連結構,其位於耦合元件之一上表面上,使得RF電晶體放大器晶粒及互連結構呈一堆疊配置。此等RF電晶體放大器上之耦合元件包含一第一屏蔽傳輸線結構。RF電晶體放大器晶粒可包含半導體層結構之上表面上之一閘極端子、一汲極端子及一源極端子。半導體層結構可為III族氮化物基半導體層結構。
在一些實施例中,第一屏蔽傳輸線結構可包括電連接至RF電晶體放大器晶粒之一第一輸入/輸出端子之一第一導電柱及第一導電柱之對置側上之第一導電接地柱及第二導電接地柱,第一導電接地柱及第二導電接地柱電連接至RF電晶體放大器晶粒之一接地端子。第一屏蔽傳輸線結構可視情況包含第一導電柱之對置側上之第三導電接地柱及第四導電接地柱,第三導電接地柱及第四導電接地柱電連接至RF電晶體放大器之接地端子。第一導電接地柱至第四導電接地柱可包圍第一導電柱。再者,在一些實施例中,第一導電柱可與RF電晶體放大器晶粒之一主動區域垂直重疊,且第一導電接地柱可與RF電晶體放大器晶粒之一歧管或RF電晶體放大器晶粒之一主動區域外部之RF電晶體放大器晶粒之一些其他部分垂直重疊。
在一些實施例中,RF電晶體放大器可進一步包含可經由耦合元件連接至RF電晶體放大器晶粒之一互連結構。互連結構可包含一第二屏蔽傳輸線結構,諸如一帶線傳輸線段、一共面波導傳輸線段或一接地共面波導傳輸線段。互連結構可包括(例如)一重佈層積層結構或一印刷電路板。一或多個電路元件(諸如表面安裝電容器或電感器)可安裝於互連結構上。
根據本發明之進一步實施例,提供RF電晶體放大器,其包含:一RF電晶體放大器晶粒,其具有III族氮化物基半導體層結構、在半導體層結構之一上表面上延伸之閘極指及汲極指;及一第一屏蔽傳輸線結構,其垂直於半導體層結構之上表面延伸。
根據本發明之進一步實施例,提供RF電晶體放大器,其包含:一RF電晶體放大器晶粒,其具有III族氮化物基半導體層結構及在半導體層結構之一上表面上延伸之閘極指、汲極指及源極指;及複數個導電柱,其等垂直於半導體層結構之上表面延伸,導電柱包含電連接至閘極指或汲極指之一第一導電柱及第一導電柱之對置側上之第一導電接地柱及第二導電接地柱,第一導電接地柱及第二導電接地柱電連接至源極指。此等RF電晶體放大器可進一步包含一互連結構,其中導電柱延伸於互連結構與RF電晶體放大器晶粒之間且將互連結構電連接至RF電晶體放大器晶粒。第一導電接地柱及第二導電接地柱及至少一額外導電接地柱包圍第一導電柱。
根據本發明之額外實施例,提供RF電晶體放大器,其包含:一RF電晶體放大器晶粒,其包括RF電晶體放大器晶粒之一第一表面上之一閘極端子、一汲極端子及一源極端子;及一互連結構,其與RF電晶體放大器晶粒堆疊配置且藉由一屏蔽傳輸線結構電連接至RF電晶體放大器晶粒。
根據本發明之進一步實施例,提供RF電晶體放大器,其包含:一RF電晶體放大器晶粒,其包括RF電晶體放大器晶粒之一第一表面上之一閘極端子、一汲極端子及一源極端子;及一互連結構,其與RF電晶體放大器晶粒堆疊配置,互連結構包含一屏蔽傳輸線結構,其中屏蔽傳輸線結構之一接地導體電連接至源極端子且屏蔽傳輸線結構之一信號導體電連接至閘極端子及汲極端子之一者。
現將參考圖2至圖12來進一步詳細討論本發明之實施例。
圖2係根據本發明之實施例之一RF電晶體放大器100之一示意橫截面圖。如圖2中所展示,RF電晶體放大器100包含一RF電晶體放大器晶粒110、一耦合元件120及一互連結構130。RF電晶體放大器晶粒110可包括III族氮化物基RF電晶體放大器晶粒,其包含複數個單位單元電晶體(圖中未展示)。各單位單元電晶體可包括具有一閘極、汲極及源極之一場效電晶體。單位單元電晶體可並聯電連接。RF電晶體放大器晶粒110可包含連接至單位單元電晶體之閘極指、汲極指及源極指之一閘極端子122、一汲極端子124及一源極端子126。閘極端子122、汲極端子124及源極端子126可全部位於RF電晶體放大器晶粒110之頂側上。
如圖2中所進一步展示,耦合元件120提供於RF電晶體放大器晶粒110之上表面上,且互連結構130提供於耦合元件120之上表面上。因此,耦合元件120可中介於RF電晶體放大器晶粒110與互連結構130之間。在一些實施例中,耦合元件可包括在晶圓級處理期間(即,在將包含複數個RF電晶體放大器晶粒110之一半導體晶圓切割成個別RF電晶體放大器晶粒110之前)使用習知半導體處理技術及/或其他方法來形成之導電結構(例如金屬柱及墊)。在此等實施例中,可注射諸如毛細底填材料之底填材料來填充耦合元件120之導電結構之間的空間。應注意,即使耦合元件形成為晶圓級處理之部分,但為方便描述,其在本文中將描述為與RF電晶體放大器晶粒110分離之一元件。在其他實施例中,耦合元件120可為一單獨結構,諸如(例如)一重佈層(「RDL」)積層結構及/或一中介層,其可與RF電晶體放大器晶粒單獨形成且可在一晶圓級處理步驟期間(即,在將晶圓切割成個別RF電晶體放大器晶粒110之前)附著至RF電晶體放大器晶粒110或可施加至一個別RF電晶體放大器晶粒110。亦應注意,可在本發明之一些實施例中省略互連結構130,如下文將更詳細描述。
圖3A至圖3I描繪根據本發明之某些實施例之III族氮化物基RF電晶體放大器200。特定言之,圖3A係III族氮化物基RF電晶體放大器200之一示意平面圖。圖3B係沿圖3A之線3B-3B取得之圖3A之RF電晶體放大器200之一示意橫截面圖。圖3C係繪示直接接觸包含於RF電晶體放大器200中之RF電晶體放大器晶粒210之半導體層結構之頂側鍍金屬之部分的沿圖3B之線3C-3C取得之一示意平面圖。圖3D至圖3G係分別沿圖3C之線3D-3D至3G-3G取得之RF電晶體放大器200之示意橫截面圖。圖3H係沿圖3B之線3H-3H取得之一示意橫截面圖。圖3I係安裝於諸如印刷電路板之一互連結構300上之圖3A至圖3H之RF電晶體放大器200之一橫截面圖。RF電晶體放大器200可或可不包含互連結構300,其取決於特定應用。
參考圖3A及圖3B,III族氮化物基RF電晶體放大器200可包含一RF電晶體放大器晶粒210及安裝於RF電晶體放大器晶粒210之上表面上之一耦合元件270。如將參考圖3I進一步討論,RF電晶體放大器200可進一步包含一互連結構300。耦合元件270可位於RF電晶體放大器晶粒210與互連結構300之間且可將RF電晶體放大器晶粒210電連接至互連結構300。RF電晶體放大器晶粒210、耦合元件270及互連結構300可呈一堆疊關係或配置。
RF電晶體放大器晶粒210包含具有一頂側212及一後側214之一半導體層結構230。一頂側金屬化結構220形成於半導體層結構230之頂側212上且一底側熱層240形成於半導體層結構230之底側214上。頂側金屬化結構220包括一閘極端子222、一汲極端子224及一源極端子226及下文將進一步詳細討論之其他鍍金屬。應注意,儘管本文中將閘極端子222、汲極端子224及源極端子226 (基本上)描述為各為一單一端子,但此等端子之任何者可替代地包含彼此電連接之多個單獨端子。RF電晶體放大器晶粒210可為一HEMT基RF電晶體放大器晶粒,在該情況中,半導體層結構230可包含至少一通道層及一障壁層,如下文將更詳細討論。
閘極端子222可自一第一外部電路接收輸入至RF電晶體放大器晶粒210之RF信號,且汲極端子224可將已由RF電晶體放大器晶粒210放大之RF信號輸出至一第二外部電路。閘極端子222及汲極端子224在本文中一般可指稱輸入/輸出端子。
耦合元件270形成於頂側金屬化結構220上之RF電晶體放大器晶粒210之頂部上。耦合元件270可用於將RF電晶體放大器晶粒210連接至另一結構,諸如一互連結構(參閱圖3I)。如上文所描述,在一些實施例中,耦合元件270可在晶圓級處理期間使用半導體及/或非半導體處理技術來形成。在其他實施例中,耦合元件270可包括一單獨結構,諸如(例如)一RDL積層結構或一中介層。一RDL積層結構係指具有導電層圖案及/或導電通路之一基板。如下文將詳細討論,根據本發明之實施例,耦合元件270可包含可展現增加信號隔離、減少插入損耗及/或改良阻抗匹配之屏蔽接地-信號-接地傳輸線結構。
耦合元件270可用於將RF電晶體放大器晶粒210連接至另一結構,諸如一互連結構。圖3I繪示耦合元件270可如何用於將RF電晶體放大器晶粒210連接至呈一印刷電路板之形式之一互連結構300。
如圖3A至圖3B中所展示,耦合元件270包含一閘極連接墊272、一汲極連接墊274及一源極連接墊276。此等連接墊272、274、276之各者可包括(例如)一暴露銅墊,但本發明不限於此。閘極連接墊272可藉由一或多個導電閘極柱273電耦合至閘極端子222。類似地,汲極連接墊274可藉由一或多個導電汲極柱275電耦合至汲極端子224,且源極連接墊276可藉由一或多個導電源極柱277電耦合至(若干)源極端子226。亦可提供下文將進一步詳細討論之額外導電源極柱279。
在一些實施例中,RF電晶體放大器晶粒210及耦合元件270之組合可具有一扇入組態。扇入組態可用於使閘極連接墊272相對於閘極端子222向內定位(即,當在平面圖中觀看時,更靠近耦合元件之中間)及/或使汲極連接墊274自汲極端子224向內定位。然而,本發明不限於具有此等扇入組態之裝置。例如,如下文將參考圖5A至圖5F討論,在其他實施例中,連接可既不扇入亦不扇出,且應瞭解,扇出連接亦為可行的。
在一些實施例中,耦合元件270可形成為一晶圓級處理操作之部分。例如,耦合元件270可藉由在閘極端子222上形成導電閘極柱273、在汲極端子224上形成導電汲極柱275及在源極端子226上形成導電源極柱277來形成。在一些實施例中,導電柱273、275、277可包括銅柱。例如,導電柱可藉由在閘極端子222、汲極端子224及源極端子226上電鍍銅晶種層且使用一或多個遮罩在銅晶種層上形成導電柱273、275、277來形成。接著,閘極連接墊272、汲極連接墊274及源極連接墊276可形成於各自閘極柱273、汲極柱275及源極柱277上。導電柱273、275、277及連接墊272、274、276可至少部分安置於一囊封結構278內,囊封結構278可包括一介電材料。可使用包含(例如)氧化矽、氮化矽、一聚合物、一模製化合物及/或其等之一組合之各種介電材料。介電材料可經處理(例如,平坦化)以暴露閘極連接墊272、汲極連接墊274及/或源極連接墊276。當耦合元件270使用晶圓級程序來形成時,可形成複數個耦合元件270 (包含於晶圓中之各RF電晶體放大器晶粒210之頂部上一個),且RF電晶體放大器晶粒210接著可與形成於其上之個別耦合元件270一起單粒化。
在一些實施例中,可在一晶片先裝(chip-first)或晶片後裝(chip-last)程序中形成耦合元件270。在一晶片先裝程序中,耦合元件270可直接形成於RF電晶體放大器晶粒210上(或包含RF電晶體放大器晶粒210之一晶圓上)。例如,可沈積一晶種層(例如,在閘極端子222、汲極端子224及一或多個源極端子226之一或多者上)。接著,可圖案化及電鍍晶種以形成一導電材料層。此程序可重複多次以形成導電柱273、275、277及連接墊272、274、276。接著,可將導電柱273、275、277及連接墊272、274、276圍封於囊封結構278中以形成耦合元件270。
在一晶片後裝程序中,可在一臨時載體層(圖中未展示)上形成耦合元件270。可依類似於晶片先裝程序之一方式在臨時載體層上形成導電柱273、275、277及連接墊272、274、276。當完成時,耦合元件270可自臨時載體層解耦合且接著耦合至RF電晶體放大器晶粒210 (作為一晶圓級程序或一晶片級程序)。例如,耦合元件270可耦合至閘極端子222、汲極端子224及源極端子226之一或多者(例如,經由焊接)。
可替代地使用其他耦合元件270,諸如(例如)一印刷電路板(例如一多層印刷電路板)、一RDL積層結構、包含導電通路及/或墊之一陶瓷基板或可形成至RF電晶體放大器晶粒210之適合電連接之任何耦合。在一些組態中,如本文將進一步討論,可省略耦合元件270。
圖3A至圖3B中所繪示之導電柱273、275、277及連接墊272、274、276之配置僅為一實例,且在不背離本發明之情況下,其他配置亦為可行的。
在其中RF電晶體放大器晶粒210之半導體層結構230具有一高導熱性之實施例中,RF電晶體放大器晶粒210之後側可安裝於一導熱載體基板或基台(諸如一金屬塊、引線框或凸緣)上以提供由來自放大器封裝之RF電晶體放大器晶粒產生之熱之改良散熱。一熱層240可形成於半導體層結構230之後側214上。熱層240可經組態以促進RF電晶體放大器晶粒210與載體基板或基台之間的傳熱。在一些實施例中,可省略熱層240。在一些實施例中,熱層240可為一晶粒附著層,諸如一共晶層。熱層240可為用於形成一共晶或其他金屬鍵之一金屬層。在一些實施例中,熱層240可為一熱黏著劑。
圖3C係展示接觸半導體層結構230之頂側金屬化結構220之部分的沿圖3B之線3C-3C取得之RF電晶體放大器晶粒210之一示意平面圖。RF電晶體放大器晶粒210可包括III族氮化物基HEMT RF電晶體放大器,其包含彼此並聯電連接之複數個單位單元電晶體216。
如圖3C中所展示,RF電晶體放大器晶粒210包含一閘極歧管242及一汲極歧管244、複數個閘極指252、複數個汲極指254及複數個源極指246,其等全部可形成於半導體層結構230之一上表面上。閘極歧管242及閘極指252係RF電晶體放大器晶粒210之一閘極電極之部分。閘極歧管242及閘極指252可實施為一第一整體金屬圖案,但本發明不限於此。汲極歧管244及汲極指254係RF電晶體放大器晶粒210之一汲極電極之部分,且可實施為一第二整體金屬圖案,但本發明不限於此。包含單位單元電晶體216之閘極歧管242與汲極歧管244之間的區域指稱RF電晶體放大器晶粒210之主動區域218。
閘極指252可由能夠形成與III族氮化物基半導體材料(諸如Ni、Pt、Cu、Pd、Cr、W及/或WSiN)之一肖特基(Schottky)接觸之材料形成。汲極指254及源極指246可包含可形成與III族氮化物基材料之一歐姆接觸之一金屬,諸如TiAlN。圖3C中未展示有助於使閘極歧管242/閘極指252、汲極歧管244/汲極指254及源極指246彼此隔離之一介電層(或一系列介電層)以較佳繪示RF電晶體放大器晶粒210之元件。
圖3C中展示單位單元電晶體216之一者。單位單元電晶體216包含一閘極指252、一汲極指254及一源極指246及半導體層結構230之下伏部分。由於所有閘極指252電連接至一共同閘極歧管242,所有汲極指254電連接至一共同汲極歧管244,且所有源極指246經由源極端子226 (下文將討論)電連接在一起,所以可看出,單位單元電晶體216全部並聯電連接在一起。
單位單元電晶體216可為HEMT裝置。例如,以下各者中描述可利用本發明之實施例之III族氮化物基HEMT裝置之適合結構:2002年6月6日公開之共同讓與之美國專利公開案第2002/0066908A1號「Aluminum Gallium Nitride/Gallium Nitride High Electron Mobility Transistors Having A Gate Contact On A Gallium Nitride Based Cap Segment And Methods Of Fabricating Same」、2002年11月14日公開之美國專利公開案第2002/0167023A1號「Group-III Nitride Based High Electron Mobility Transistor (HEMT) With Barrier/Spacer Layer」、2004年4月1日公開之美國專利公開案第2004/0061129號「Nitride-Based Transistors And Methods Of Fabrication Thereof Using Non-Etched Contact Recesses」、2011年3月15日發佈之美國專利第7,906,799號「Nitride-Based Transistors With A Protective Layer And A Low-Damage Recess」及2001年11月13日發佈之標題為「Nitride Based Transistors On Semi-Insulating Silicon Carbide Substrates」之美國專利第6,316,793號,該等案之全文以引用方式併入本文中。
參考圖3D至圖3G,半導體層結構230包含一生長基板232及形成於其上之複數個半導體層。在所描繪之實施例中,生長基板232上展示總共兩個半導體層,即,一通道層234及通道層234之一頂側上之一障壁層236。半導體層結構230可包含額外半導體及/或非半導體層,諸如可提供於通道層234下方之生長基板232上之選用緩衝、成核及/或過渡層(圖中未展示)。例如,可包含AlN緩衝層以在SiC生長基板232與半導體層結構230之剩餘部分之間提供一適當晶體結構過渡。另外,亦可提供(若干)應變平衡過渡層,例如2003年6月5日公開且標題為「Strain Balanced Nitride Heterojunction Transistors And Methods Of Fabricating Strain Balanced Nitride Heterojunction Transistors」之共同讓與之美國專利公開案第2003/0102482A1號中所描述,該案之全文以宛如全文闡述引用的方式併入本文中。生長基板232可包括(例如) 4H-SiC或6H-SiC基板。在其他實施例中,生長基板可為或包括一不同半導體材料(例如III族氮化物基材料、Si、GaAs、ZnO、InP)或一非半導體材料(例如藍寶石)。
與藍寶石(Al2 O3 )或矽(其係III族氮化物裝置之非常常見基板材料)相比,SiC具有與III族氮化物之明顯更緊密晶格匹配。SiC之更緊密晶格匹配可導致比一般可用於藍寶石或矽上之III族氮化物膜更高品質之III族氮化物膜。SiC亦具有一非常高導熱性,使得碳化矽上之III族氮化物裝置之總輸出功率通常不像形成於藍寶石上之相同裝置般受限於基板之散熱。此外,半絕緣SiC基板之可用性可提供裝置隔離及減小寄生電容。
在一些實施例中,通道層234係III族氮化物材料(諸如Alx Ga1-x N,其中0≤x<1),只要在通道層234與障壁層236之間的界面處,通道層234之導帶邊緣之能量小於障壁層236之導帶邊緣之能量。在本發明之某些實施例中,x=0,其指示通道層234係氮化鎵(「GaN」)。通道層234亦可為其他III族氮化物,諸如InGaN、AlInGaN或其類似者。通道層234可未摻雜或未有意摻雜且可生長至(例如)大於約2 nm之一厚度。通道層234亦可為一多層結構,諸如一超晶格或GaN、AlGaN或其類似者之組合。
通道層234可具有小於障壁層236之至少一部分之帶隙之一帶隙,且通道層234亦可具有大於障壁層236之一電子親和性。在某些實施例中,障壁層236係具有約0.1 nm至約30 nm或更大之間的一厚度之AlN、AlInN、AlGaN或AlInGaN或其等層之組合。在特定實施例中,障壁層236足夠厚且具有一足夠高Al成分及摻雜以在通道層234與障壁層236之間的界面處誘發一顯著載子濃度。
障壁層236可為III族氮化物且可具有大於通道層234之帶隙之一帶隙及小於通道層234之一電子親和性。在某些實施例中,障壁層236未摻雜或摻雜有一n型摻雜劑至小於約1019 cm-3 之一濃度。在本發明之一些實施例中,障壁層236係Alx Ga1-x N,其中0<x<1。在特定實施例中,鋁濃度係約25%。然而,在本發明之其他實施例中,障壁層236包括具有約5%至約100%之間的鋁濃度之AlGaN。在本發明之特定實施例中,鋁濃度大於約10%。在一些實施例中,障壁層236可實施為一分級層及/或多個層。
歸因於障壁層236與通道層234之間的帶隙差及障壁層236與通道層234之間的界面處之壓電效應,在通道層234與障壁層236之間的一接面處之通道層234中誘發二維電子氣(2DEG)。2DEG充當允許各單位單元電晶體216之源極區域與其相關聯汲極區域之間連接之一高度導電層,其中源極區域係直接在源極指246下方之半導體層結構230之部分且汲極區域係直接在對應汲極指254下方之半導體層結構230之部分。
一層間絕緣層(圖中未展示)可形成於閘極指252、汲極指254及源極指246上方。層間絕緣層可包含一介電材料,諸如SiN、SiO2 等等。
如圖中所展示,例如,在圖3D中,閘極端子222可藉由導電通路243實體及電連接至閘極歧管242,汲極端子224可藉由導電通路245實體及電連接至汲極歧管244,且源極端子226可藉由導電通路247實體及電連接至源極指246。儘管各種端子222、224、226經繪示為直接連接至閘極歧管242/汲極歧管244及/或源極指246,但應瞭解,在一些實施例中,可存在中間元件。例如,在一些實施例中,電容器、電感器、電阻器等等可耦合於端子與各自歧管及/或指之間。作為一實例,一電容器可形成於耦合至汲極歧管244之RF電晶體放大器晶粒210之表面上,且汲極端子224可耦合至電容器。
由於所有端子222、224、226定位於RF電晶體放大器晶粒210之頂側上,所以無需延伸穿過半導體層結構230而至RF電晶體放大器晶粒210之後側之導電通路。由於RF電晶體放大器晶粒210之後側上沒有將源極連接至一接地導電基台之通路,所要完全可省略基台或使用一非導電基台。此外,RF電晶體放大器晶粒210之後側可耦合至一導熱基台或層240 (諸如一散熱器)以提供改良散熱。在一些實施例中,熱層240可促進此熱耦合。當SiC用作一基板材料(用於基板232)時,歸因於SiC之改良熱導性,封裝之熱性質可進一步改良。
再者,將所有端子222、224、226放置於RF電晶體放大器晶粒210之頂側上允許使用耦合元件270,其可將所有電晶體連接帶至各自連接墊。此可允許透過使用避免接線之連接方法(諸如焊接)來將RF電晶體放大器晶粒210進一步耦合至電路之其他元件(例如其他路由元件、接地元件、諧波及/或輸入/輸出阻抗匹配元件)。如下文將詳細討論,將所有端子定位於RF電晶體放大器晶粒210之頂側上亦允許在耦合元件270內使用屏蔽傳輸線結構,其可提供包含增加信號隔離、減少插入損耗及/或改良阻抗匹配之各種優點。
圖3E係穿過閘極柱273取得之一橫截面。如圖中所展示,各閘極柱273延伸於閘極端子222與閘極連接墊272之間。圖3E中亦展示複數個源極柱281。各源極柱281自源極端子226向上延伸。然而,源極柱281比上述源極柱277短,使得閘極連接墊272可延伸於源極柱281上方且與源極柱281電隔離。在所描繪之實施例中,閘極柱273定位於閘極指252與汲極指254上方,但本發明之實施例不限於此。圖3C中亦展示一橫截面線3E'-3E'。沿此線取得之一橫截面看起來相同於圖3E,只是閘極端子222將為汲極端子224,閘極柱273將為汲極柱275,且閘極連接墊272將為汲極連接墊274。
圖3F繪示形成於閘極歧管242上方之鍍金屬之一實例。如圖中所展示,個別閘極端子222提供於閘極歧管242上方且藉由閘極通路243電連接至閘極歧管242。儘管展示多個單獨閘極端子222,但應瞭解,可替代地使用一單一較大閘極端子222。如圖3B及圖3H中所展示,閘極端子222在x方向上延伸,使得閘極柱273可自閘極通路243橫向偏移(在x方向上)。此允許源極柱279形成於閘極歧管242 (及閘極端子222)上方。形成於閘極端子222上方之源極柱279在長度上可比形成於源極端子226上方之源極柱277短,使得一間隙283提供於各源極柱279與各自閘極端子222之間以防止其等之間的電短路。如圖3F中所展示,源極柱279連接至源極連接墊276。
圖3G繪示形成於汲極歧管244上方之鍍金屬之一實例。如圖中所展示,個別汲極端子224提供於汲極歧管244上方且藉由汲極通路245電連接至汲極歧管244。儘管展示多個單獨汲極端子224,但應瞭解,可替代地使用一單一較大汲極端子224。如圖3B及圖3H中所展示,汲極端子224在x方向上延伸,使得汲極柱275可自汲極通路245橫向偏移。此允許源極柱279形成於汲極歧管244 (及汲極端子224)上方。形成於汲極端子224上方之源極柱279在長度上可比形成於源極端子226上方之源極柱277短,使得一間隙283提供於各源極柱279與各自汲極端子224之間以防止其等之間電短路。源極柱279連接至源極連接墊276,如圖3G中所展示。
如上文所提及,圖3H係展示包含於耦合元件270中之柱273、275、277、279、281之配置的沿圖3B之線3H-3H取得之一橫截面圖。如圖3H之左側可見,三個導電閘極柱273自閘極端子222向上延伸以連接至閘極連接墊272 (參閱圖3A至圖3B及圖3E)。輸入至RF電晶體放大器晶粒210之RF信號自一外部結構傳遞至閘極連接墊272,且接著通過閘極柱273而至閘極端子222,閘極端子222透過閘極通路243及閘極歧管242將閘極信號饋送至閘極指252。因此,閘極柱273係用於將RF信號輸入至RF電晶體放大器晶粒210之一傳輸線之部分。如自圖3H可見,一源極通路277、一源極通路279及兩個源極通路281包圍各閘極柱273。各組之四個源極通路277、279、281界定包圍閘極柱273之一各者者之一圓,其中源極通路277、279、281彼此間隔約90度。由於在操作期間RF電晶體放大器晶粒210之源極維持在一接地電壓,所以各閘極柱273及其周圍之源極通路277、279、281形成一屏蔽傳輸線段285。屏蔽傳輸線結構可垂直於半導體層結構230之上表面延伸。源極通路277、279、281用於減少沿傳輸線段285傳遞之RF能量之發射且亦屏蔽閘極柱273免受來自其他源極之RF能量。汲極柱275具有與由四個源極通路277、279、281包圍之各汲極柱275相同之一設計以形成用於將由RF電晶體放大器晶粒210輸出之RF信號攜載至一外部電路元件之另一組屏蔽傳輸線段285。兩個屏蔽傳輸線段285在圖3H中由虛線圓展示。藉由使傳輸線段285形成為屏蔽傳輸線段,傳輸線段可與外部RF干擾及/或雜訊較佳隔離,可展現減少插入損耗,及/或可展現改良阻抗匹配(藉此減少回波損耗)。
在圖3A至圖3H之實施例中,四個源極柱277、279、281包圍各閘極柱273及各汲極柱275。源極柱277、279、281在本文中亦可指稱接地柱,因為源極端子226 (其電連接至源極柱277、279、281)在裝置操作期間通常耦合至電接地。如圖3B及圖3H中所最佳展示,為在各閘極柱273及各汲極柱275之外部上提供一源極柱279,閘極端子222及汲極端子224各經設計以具有一扇入組態以為各閘極柱273及汲極柱275之外部上之源極柱277留出空間。
如自圖3H亦可見,各閘極柱273及各汲極柱275與RF電晶體放大器晶粒210之主動區域218垂直重疊。在本文中,一RF電晶體放大器之一元件與其另一元件「垂直重疊」,若垂直於半導體層結構230之一主表面之一軸線穿過兩個元件。如自圖3H亦可見,耦合元件270之左手側上之源極柱279與閘極歧管242垂直重疊且耦合元件270之右手側上之源極柱279與汲極歧管244垂直重疊。所有源極柱279可與主動區域218外部之RF電晶體放大器晶粒210之各自部分垂直重疊。自圖3H亦可見,閘極柱273之一者及源極柱279之一者與各閘極端子222垂直重疊,且汲極柱275之一者及源極柱279之一者與各汲極端子224垂直重疊。
亦如圖3H中所展示,在一些實施例中,源極端子226可實施為一大整體結構。此源極端子226可藉由源極通路247連接至源極指246,源極通路247在圖3H之視圖中不可見,因為其由源極端子226覆蓋,但其在源極端子226下方之位置使用虛線圓展示。亦應瞭解,在其他實施例中,可提供複數個較小源極端子226 (例如,一源極端子226可提供於各源極指246上方),且源極連接墊276可將源極端子226及源極指246電連接在一起。應注意,在圖3H中,將源極端子226連接至源極連接墊276之源極柱277、281係可見的,但源極連接墊276本身係不可見的,因為橫截面係穿過柱取得的。圖3A之平面圖中展示圖3A至圖3I之實施例之源極連接墊之形狀。
圖3I係RF電晶體放大器200之一示意橫截面圖,其中RF電晶體放大器200另外包含安裝至耦合元件270之一互連結構300。耦合元件270可用於將RF電晶體放大器晶粒210連接至互連結構300。由於上文已參考圖3A至圖3H詳細討論RF電晶體放大器晶粒210及耦合元件270,所以下文討論將聚焦於互連結構300。
互連結構300可用於將RF電晶體放大器晶粒210連接至其他電路元件。例如,互連結構300可包含接收將耦合至RF電晶體放大器晶粒210之輸入之RF信號之一RF輸入301、接收自RF電晶體放大器晶粒210輸出之RF信號之一RF輸出308及各接收一接地參考電壓之一或多個接地輸入309。互連結構300可進一步包含可經組態以耦合至閘極連接墊272之一第一互連墊372、可經組態以耦合至汲極連接墊274之一第二互連墊374及可經組態以耦合至耦合元件270之源極連接墊276之一第三互連墊376。
在一些實施例中,一接合元件360 (例如焊球及/或凸塊、導電晶粒附著材料等等)可用於將第一互連墊372、第二互連墊374及第三互連墊376分別耦合至閘極連接墊272、汲極連接墊274及源極連接墊276。儘管繪示為一單一墊,但在一些實施例中,第一互連墊372、第二互連墊374及第三互連墊376之一或多者可包含複數個墊。
第一互連墊372、第二互連墊374及第三互連墊376之各者可耦合至互連結構300內之一或多個導電圖案329。導電圖案329可提供互連結構300內之各種路由及/或電路系統。例如,導電圖案329可將第一互連墊372連接至一或多個第一表面連接墊312-1、312-2及RF輸入301。導電圖案329亦可將第二互連墊374連接至一或多個第二表面連接墊322-1、322-2及RF輸出308。導電圖案329亦可將第三互連墊376連接至一或多個第三表面連接墊332及一或多個接地墊309。因此,互連結構300可具有一表面(例如一頂面),其具有複數個第一表面連接墊312 (其等之各自者耦合至耦合元件270之閘極連接墊272)、複數個第二表面連接墊322 (其等之各自者耦合至耦合元件270之汲極連接墊274)及複數個第三表面連接墊332 (其等之各自者耦合至耦合元件270之源極連接墊276)。
導電圖案329可圍封於一隔離材料315中。在一些實施例中,隔離材料315可包含(例如)氧化矽、氮化矽、一聚合物、一模製化合物、一介電基板或其等之一組合。在一些實施例中,互連結構300可形成為一印刷電路板(PCB)。在一PCB實施例中,隔離材料315可為PCB之基板,且導電圖案329可為形成於基板內之跡線及鍍覆或金屬填充通路。
電路元件350亦可形成於互連結構300上及/或互連結構300內。例如,電路元件350可(例如,經由焊接或其他接合)耦合於第一表面連接墊312、第二表面連接墊322及第三表面連接墊332中之兩者或更多者之間。電路元件350可將各種電子能力提供給RF電晶體放大器200。例如,電路元件350可包括可用於阻抗匹配及/或諧波終止之阻抗(包含例如電阻、電感及電容元件)。導電圖案329允許電路元件350依各種不同組態沿輸入或輸出路徑耦合。
儘管繪示為在互連結構300之表面上,但應瞭解,額外電路元件350可提供於互連結構300內部。例如,平板電容器、叉指電容器及/或形成於導電通路之間的電容器可實施於互連結構300內。同樣地,螺旋電感器或其他電感元件亦可實施於互連結構300內。電阻元件可藉由(例如)使用較高電阻導電材料形成跡線段或導電通路來形成於互連結構300上或互連結構300內。在一些實施例中,電路元件350及/或導電圖案329可經組態以提供諧波終止電路系統、匹配電路系統、分流電路系統、組合電路系統及/或偏壓電路系統之至少部分。在不背離本發明之範疇之情況下,可使用導電圖案329之其他組態及/或其他類型之電路元件350。
一或多個接地平面及/或跡線342可形成於互連結構300內。此等接地平面可用於形成互連結構300內之帶線傳輸線結構344。一此帶線傳輸線結構在圖3I中展示於一虛線橢圓內。信號攜載通路310及/或320亦可在其對置側上具有接地通路318以在互連結構300內形成垂直屏蔽RF傳輸線結構344。亦應瞭解,圖3I中所繪示之導電圖案329及電路元件350之組態僅為實例,且不意欲限制本發明之實施例。
如下文將參考圖10A至圖10G討論,在一些實施例中,互連結構300及電路元件350可視情況圍封於一囊封材料(圖中未展示)內。囊封材料可包含(例如)氧化矽、氮化矽、一聚合物、一模製化合物或其等之一組合。
如圖3I中所展示,提供互連結構300結合RF電晶體放大器晶粒210之頂側接點允許在不使用外延導線接合的情況下將諸如阻抗匹配及/或諧波終止之額外功能方便地添加至RF電晶體放大器200。因此,不同功能及/或能力可僅藉由使用一不同互連結構300來耦合至一RF電晶體放大器200。減少或消除對導線接合之需要亦可允許在一些應用中減小晶粒大小(其中導線接合墊之大小影響晶粒大小),因此,根據本發明之實施例之RF電晶體放大器晶粒亦可展現提高整合密度。因此,根據本發明之實施例之RF電晶體放大器晶粒可展現改良產品組裝一致性、更高產量、提高產品整合、降低成本及改良RF效能,尤其對於依諸如毫米波頻率之高頻操作之產品。
圖3J係類似於圖3I之RF電晶體放大器200之一RF電晶體放大器200A之一示意橫截面圖。RF電晶體放大器200與200A之間的差異在於RF電晶體放大器200A包含一互連結構300A,其中電路元件350安裝於相同於RF電晶體放大器晶粒210之互連結構300A之側上。應瞭解,在其他實施例中,電路元件350可提供於互連結構300、300A之兩個主表面上。亦應瞭解,RF輸入301、接收自RF電晶體放大器晶粒210輸出之RF信號之RF輸出308及各接收一接地參考電壓之一或多個接地輸入309可提供於互連結構之任一主表面上(且輸入301、308及309無需全部在相同主表面上)。此等不同配置可促成不同封裝方案。
本文中所揭示之技術可在較高頻應用中尤其有益,因為在此等應用中,匹配電路中所需之電感可更低得多,因此,使用傳統接線會注射太多電感。另外,接線長度之容限在較高頻處可具有一較大影響,且在高頻應用中(尤其在功率較低時),接合墊之大小會影響晶粒之大小。在一些實施例中,本文中所揭示之RF電晶體放大器晶粒之任何者可經組態以依大於1 GHz之頻率操作。在其他實施例中,此等RF電晶體放大器晶粒可經組態以依大於2.5 GHz之頻率操作。在其他實施例中,此等RF電晶體放大器晶粒可經組態以依大於3.1 GHz之頻率操作。在額外實施例中,此等RF電晶體放大器晶粒可經組態以依大於5 GHz之頻率操作。在一些實施例中,此等RF電晶體放大器晶粒可經組態以依2.5 GHz至2.7 GHz、3.4 GHz至4.2 GHz、5.1 GHz至5.8 GHz、12 GHz至18 GHz、18 GHz至27 GHz、27 GHz至40 GHz或40 GHz至75 GHz頻帶或其子部分之至少一者操作。
在上述實施例中,閘極歧管242及閘極端子222係分離元件,且汲極歧管244及汲極端子224係分離元件(例如,分別藉由通路243、245連接)。本發明不限於此。例如,閘極歧管242及閘極端子222可形成為一單一整體結構及/或汲極歧管244及汲極端子224可類似地形成為一單一整體結構。
儘管圖3A至圖3I繪示包括一HEMT之一半導體層結構230,但應瞭解,在不背離本發明之情況下,其他類型之半導體裝置可形成於半導體層結構230中。例如,半導體層結構230可包含一MOSFET、一DMOS電晶體、一MESFET及/或一LDMOS電晶體。熟習技術者將認識到,半導體層結構230之一單側上之所有源極/汲極/閘極接點之配置(包含耦合元件270之使用)可允許改良連接可行性及改善熱效能。
藉由將閘極、汲極及源極接點放置於RF電晶體放大器晶粒210之一相同側上,可使用先前不可行之連接選項。此等連接選項亦可允許可更有力地利用SiC材料之改良導熱性之實施例。
圖3K係一RF電晶體放大器200A'之一示意橫截面圖,其係圖3A至圖3I之RF電晶體放大器200之一修改版本。如圖3K中所展示,RF電晶體放大器200A'非常類似於RF電晶體放大器200。然而,源極端子226經提升高於閘極端子222及汲極端子224且在X方向上進一步向外延伸。此修改配置允許各源極柱279之下表面連接至源極端子226,因為源極端子226可在閘極端子222及汲極端子224之頂部上方延伸,同時保持與閘極端子222及汲極端子224電隔離。閘極柱273及汲極柱275E可延伸穿過源極端子226中之開口。源極端子226中之開口可類似於圖5I中所展示之源極端子226G中之開口(參閱下文討論)。
圖3L係一RF電晶體放大器200B之一示意橫截面圖,其係圖3A至圖3H之III族氮化物基RF電晶體放大器200之另一修改版本。RF電晶體放大器200B與200之間的主要差異在於:RF電晶體放大器200具有用於閘極連接墊272及汲極連接墊274之一扇入組態,而RF電晶體放大器200B具有用於閘極連接墊272及汲極連接墊274之一扇出組態。歸因於扇出組態,RF電晶體放大器200B之耦合元件270B可在X方向上比RF電晶體放大器晶粒210延伸更遠。藉由使耦合元件270B比RF電晶體放大器晶粒210更寬,可扇出閘極連接墊272及汲極連接墊274且包含各閘極柱273及汲極柱275外部之接地柱277。在一實例性實施例中,閘極連接墊272及汲極連接墊274可各包括形成於一大源極連接墊內之開口中之複數個分立墊(且將類似於圖5I中所展示之墊272、274、276,如下文將討論)。
亦應瞭解,RF電晶體放大器晶粒可具有各種不同組態。例如,儘管RF電晶體放大器晶粒具有頂側閘極端子222、汲極端子224及源極端子226,但在一些實施例中,其等亦可具有後側閘極端子222'、汲極端子224'及源極端子226'之一或多者。此一組態示意性展示於圖3M中,圖3M係對應於圖3B之橫截面之一RF電晶體放大器200C之一示意橫截面圖。如圖3M中所展示,閘極通路211、汲極通路213及/或源極通路215可經形成穿過半導體層結構230而連接至各自閘極端子222'、汲極端子224'及源極端子226'。如所解釋,例如,在2020年4月3日申請之美國臨時專利申請案第63/004,985號(「'985申請案」)中,在一RF電晶體放大器晶粒之後側上包含閘極及汲極端子可具有各種優點,諸如允許更靈活阻抗匹配電路實施方案。'985申請案之全部內容以引用方式併入本文中。應瞭解,後側閘極端子222'、汲極端子224'及源極端子226'及/或對應閘極通路211、汲極通路213及源極通路215可包含於本文中所揭示之RF電晶體放大器晶粒之任何者中。
圖4A及圖4B係III族氮化物基RF電晶體放大器200D之示意橫截面圖,其係圖3A至圖3H之III族氮化物基RF電晶體放大器200之一修改版本。如圖4A至圖4B中所展示,RF電晶體放大器200D與圖3A至圖3H之RF電晶體放大器200之不同點在於源極端子226及源極柱277、281由RF電晶體放大器200D中之一厚源極插塞226D及短得多之源極柱277替換。源極連接墊276可相同於圖3A至圖3I之RF電晶體放大器200之源極連接墊276。厚金屬源極插塞226D可消除對源極柱281之需要,且可提供自電晶體放大器晶粒210D之主動區域移除熱之一高效散熱路徑。源極柱279仍包含於RF電晶體放大器200D中且透過源極連接墊276連接至源極插塞226D。RF電晶體放大器200D可展現改良散熱效能。如圖4B中所展示,各閘極柱273及汲極柱275由一源極柱277、一源極柱279及源極插塞226D包圍以形成一屏蔽傳輸線段285D。
圖5A至圖5F繪示根據本發明之進一步實施例之III族氮化物基RF電晶體放大器200E。特定言之,圖5A係RF電晶體放大器200E之一示意平面圖,而圖5B係沿圖5A之線5B-5B取得之RF電晶體放大器200E之一示意橫截面圖。圖5C係沿RF電晶體放大器200E之源極指之一者(對應於圖3C之線3D-3D)取得之一示意平面圖。圖5D係沿閘極歧管之縱軸線(對應於圖3C之線3F-3F)取得之RF電晶體放大器200E之一示意橫截面圖。圖5E係沿圖5B之線5E-5E取得之一橫截面圖。最後,圖5F係RF電晶體放大器200E之一示意橫截面圖,其中RF電晶體放大器進一步包含一互連結構300E。圖5A至圖5F之RF電晶體放大器200E類似於圖3A至圖3I之RF電晶體放大器200。因此,下文討論將聚焦於此等兩個RF電晶體放大器之間的差異。
圖3A至圖3I之RF電晶體放大器200之一複雜性在於源極柱279提供於閘極柱273「外部」且提供於汲極柱275「外部」(換言之,參考圖3C及圖3H,當在平面圖中觀看時,各閘極柱273在RF電晶體放大器晶粒210之一源極柱279與主動區域218之間,且各汲極柱275在一源極柱279與主動區域218之間)。通常,閘極歧管242及汲極歧管244定位成非常靠近RF電晶體放大器晶粒210之邊緣以最大化主動區域218之面積。因而,可能沒有空間用於放置閘極柱273或汲極柱275外部之源極柱279。圖3A至圖3I之RF電晶體放大器晶粒210使用閘極連接墊272及汲極連接墊274之一扇入組態來解決此問題。特定言之,在RF電晶體放大器200中,閘極柱273自閘極歧管242橫向偏移且汲極柱275自汲極歧管244橫向偏移以為放置閘極柱273及汲極柱275外部之源極柱279留出空間。然而,此重新定位使耦合元件270之設計複雜化。
圖5A至圖5E之RF電晶體放大器晶粒210E藉由僅省略源極柱279來避免使源極柱279定位於閘極柱273及汲極柱275外部之複雜性。此簡化包含於(或安裝於) RF電晶體放大器晶粒210E中之耦合元件270E之設計。因為省略源極柱279,耦合元件270E中之RF傳輸線結構不像圖3A至圖3I之RF電晶體放大器晶粒210中之對應RF傳輸線結構般完全屏蔽,但其仍在三側上屏蔽,此將提供比至RF電晶體放大器晶粒之更習知傳輸線連接顯著改良之效能。
在RF電晶體放大器晶粒210E及圖3A至圖3I之RF電晶體放大器晶粒210中,半導體層結構230及直接接觸半導體層結構230之鍍金屬(例如閘極歧管242、汲極歧管244、閘極指252、汲極指254及源極指246)可相同。因而,圖3C示意性繪示RF電晶體放大器晶粒210及210E兩者之直接接觸半導體層結構之鍍金屬。
參考圖5A至圖5D,在RF電晶體放大器晶粒210E中提供將閘極歧管242直接連接至閘極連接墊272E之較長閘極柱273E,且提供將汲極歧管244直接連接至汲極連接墊274E之較長汲極柱275E。在RF電晶體放大器200中提供之閘極端子222及汲極端子224可自RF電晶體放大器200E省略以導致一更簡單設計。再者,在RF電晶體放大器200E中,閘極柱273E直接定位於閘極歧管242上方且汲極柱275E直接定位於汲極歧管244上方。另外,可改變閘極連接墊272E及汲極連接墊274E之位置,且源極連接墊276E之大小及形狀經修改使得源極連接墊276E包括比包含於RF電晶體放大器200中之大體E形源極連接墊276簡單之一條帶(比較圖3A與圖5A)。RF電晶體放大器200E中省略源極柱279,同時提供額外源極柱277。應注意,RF電晶體放大器200E之閘極互連墊272E及汲極互連墊274E不具有一扇入組態。
圖5E係穿過閘極柱273E、汲極柱275E及源極柱277取得之一橫截面,其繪示如何將此等柱實施為屏蔽傳輸線結構。如可見,三個源極柱277部分包圍各閘極柱273E。特定言之,在圖5E之視圖中,一源極柱277提供於各閘極柱273E上方、各閘極柱273E下方及各閘極柱273E之右側。類似地,三個源極柱277部分包圍各汲極柱275E;一源極柱277提供於各汲極柱275E上方、各汲極柱275E下方及各汲極柱275E之左側。無額外屏蔽提供於各閘極柱273E之左側或各汲極柱275E之右側上。應注意,RF電晶體放大器200之源極柱281可由RF電晶體放大器200E中之源極柱277替換,因為RF電晶體放大器200E中省略閘極端子222及汲極端子224。
圖5F係放大器進一步包含一互連結構300E時之RF電晶體放大器200E之一示意橫截面圖。耦合元件270E用於將RF電晶體放大器晶粒210B連接至互連結構300E。如圖5F中所展示,接合元件(例如焊球及/或凸塊) 360可用於將互連結構300E分別耦合至耦合元件270E。互連結構300E可基本相同於上述互連結構300,因此將省略其進一步描述。
圖5G係一RF電晶體放大器200F之一示意橫截面圖,其相同於圖5F之RF電晶體放大器200E,只是RF電晶體放大器200F包含一互連結構300F,其中電路元件350安裝於相同於RF電晶體放大器晶粒210之互連結構300F之側上。應瞭解,在其他實施例中,電路元件350可提供於互連結構300E、300F之兩個主表面上。亦應瞭解,RF輸入301、RF輸出308及/或接地輸入309可提供於互連結構300E、300F之任一主表面上。
圖5H及圖5I分別係根據本發明之進一步實施例之一RF電晶體放大器200G之一示意橫截面圖及一示意平面圖。RF電晶體放大器200G非常類似於圖5A至圖5E之RF電晶體放大器200E,只是RF電晶體放大器200G包含各閘極柱273E及汲極柱275E外部之一額外源極柱277,使得總共四個源極柱277包圍各閘極柱272E及汲極柱274E。類似於上文所討論之圖3L之實施例,此可藉由形成比RF電晶體放大器晶粒210更寬之耦合元件270G來實現。
圖3A繪示包含於圖3A至圖3I及圖5A至圖5F之RF電晶體放大器200及200E中之閘極連接墊272、272E、汲極連接墊274、274E及源極連接墊276、276E之兩個實例性實施方案。圖6A及圖6B係繪示可用於(例如)圖3A至圖3I之RF電晶體放大器200中之閘極、汲極及源極連接墊之兩個替代實施方案的示意平面圖。圖6A至圖6B之橫截面係穿過閘極連接墊272、汲極連接墊274及源極連接墊276取得之水平橫截面(即,其等沿圖3A之線6-6之等效線取得)。圖6A至圖6B中之虛線圓繪示閘極柱273、汲極柱275及源極柱277、279、281之位置。提供於閘極柱273、汲極柱275及源極柱277、279、281之間的介電底填材料展示於圖6A及圖6B中且因此阻擋諸如閘極端子222、汲極端子224及源極端子226之下伏結構之觀看。
首先參考圖6A,可看出,提供複數個源極連接墊276H,而非包含於RF電晶體放大器200中之整體源極連接墊276。在圖6A中,各源極連接墊276H經實施為一導電材料條帶。應注意,源極連接墊276H在RF電晶體放大器晶粒210或耦合元件270內彼此不電連接。因此,各源極連接墊276H可自身具有個別接地連接。源極連接墊276H可透過(例如)附著至耦合元件270之一互連結構300中之一共同源極連接彼此電連接。
如圖6B中所展示,在另一替代實施例中,可完全省略閘極連接墊272、汲極連接墊274及源極連接墊276。在此一實施例中,閘極柱273、汲極柱275及源極柱277、279可使用諸如配置成一球柵陣列之導電凸塊或導電晶粒附著材料之接合材料直接連接至一互連結構上之對應墊。再者,由於省略閘極連接墊272及汲極連接墊274,所以包含於圖3A至圖3I之實施例中之源極柱281可由一直延伸至耦合元件之上表面之源極柱277替換。
儘管上文將圖6A及圖6B描述為展示圖3A至圖3I之實施例之閘極連接墊272、汲極連接墊274及源極連接墊276之兩個替代實施方案,但應瞭解,可對本文中所揭示之諸如(例如)圖3J至圖3M、圖5A至圖5I之實施例、圖7A至圖7C之實施例及圖10A至圖10G之實施例之其他實施例之任何者進行相同修改。
圖7A至圖7C繪示可在根據本發明之實施例之RF電晶體放大器中實施諸如阻抗匹配電路或諧波終止電路之匹配電路之一實例性方式。特定言之,圖7A係包含阻抗匹配及諧波終止電路兩者之一RF電晶體放大器200I之一電路圖。圖7B係根據本發明之實施例之一互連結構300I之一示意平面圖,其係RF電晶體放大器200I之部分。圖7C係繪示RF電晶體放大器200I及包含於RF電晶體放大器200I中之耦合元件270I的一示意橫截面圖(沿圖7B之線7C-7C取得)。
參考圖7A,可看出,RF電晶體放大器200I包含一輸入阻抗匹配電路202、一輸入諧波終止電路204、RF電晶體放大器晶粒210及一輸出阻抗匹配電路206。輸入阻抗匹配電路202串聯耦合於RF電晶體放大器200I之一RF輸入201與RF電晶體放大器晶粒210之閘極端子222之間,且包含一電感器L1。輸入諧波終止電路204耦合於RF電晶體放大器晶粒210之閘極端子222與接地之間且包含一串聯L-C電路,串聯L-C電路包含電感器L2及電容器C1。輸出阻抗匹配電路206串聯耦合於RF電晶體放大器晶粒210之汲極端子224與RF電晶體放大器200I之一RF輸出208之間且包含一串聯L-C電路,串聯L-C電路包含電感器L3及電容器C2。
接著參考圖7B及圖7C,可看出,電感器L1至L3及電容器C1及C2可使用安裝於互連結構300I之上表面上之表面安裝電路元件來實施。RF輸入201及RF輸出208可實施為互連結構300I之底面上之墊。
第一導電閘極通路310-1及第二導電閘極通路310-2可延伸穿過互連結構300I。亦提供一水平閘極段314,使得RF輸入201具有一扇出組態以使RF輸入201更易於電連接至一外部電路。類似地,第一導電汲極通路320-1及第二導電汲極通路320-2亦延伸穿過互連結構300I。提供一水平汲極段324,使得RF輸出208具有一扇出組態以使RF輸出208更易於電連接至一外部電路。一導電墊312-1形成於第一導電閘極通路310-1之頂部上且一導電墊312-2形成於第二導電閘極通路310-2之頂部上。表面安裝電路元件L1安裝於導電墊312-1、312-2上方且電連接至導電墊312-1、312-2以實施串聯於RF輸入201與RF電晶體放大器晶粒210之閘極端子222之間的電感器L1。一導電墊322形成於第一導電汲極通路320-1及第二導電汲極通路320-2兩者之頂部上。
如圖7B中所展示,導電跡線330、332、334及336提供於互連結構300I之上表面上。導電跡線330將導電墊312-1電連接至表面安裝電路元件L2之一輸入墊,導電跡線332將表面安裝電路元件L2之一輸出墊電連接至表面安裝電路元件C1之一輸入墊,且表面安裝電路元件C1之一輸出墊安裝於連接至接地之一墊340上且電連接至墊340。導電跡線330、332及表面安裝電路元件L2、C1實施輸入諧波終止電路204。導電跡線334將導電墊322電連接至表面安裝電路元件L3之一輸入墊,導電跡線336將表面安裝電路元件L3之一輸出墊電連接至表面安裝電路元件C2之一輸入墊,且表面安裝電路元件C2之一輸出墊安裝於接地墊340上且電連接至接地墊340。導電跡線334、336及表面安裝電路元件L3、C2實施輸出阻抗匹配電路206。
如圖7C中所展示,屏蔽傳輸線結構可實施於互連結構300I內。例如,導電接地通路318形成於各導電閘極通路310-1、310-2及各導電汲極通路320-1、320-2之對置側上。儘管圖7C之橫截面中展示兩個導電接地通路318在各導電閘極通路310及汲極通路320之對置側上,但應瞭解,額外導電接地通路318可(視情況)進一步包圍圖7C之橫截面圖外部之各導電閘極通路310及汲極通路320。另外,導電接地跡線342形成於水平閘極段314上方及水平閘極段314下方且形成於水平汲極段324上方及水平汲極段324下方。導電接地跡線342將水平閘極段314及水平汲極段324轉換成各自帶線傳輸線段344之形式之屏蔽傳輸線段。
將源極端子226定位於RF電晶體放大器晶粒210之頂側(即,相同於閘極端子222及汲極端子224之側)上促進上文所討論之屏蔽傳輸線段344之使用,因為可便於在連接至RF電晶體放大器晶粒210之閘極及汲極端子之傳輸線結構緊密接近處接取接地電壓連接。另外,信號攜載通路310及/或320亦可在其對置側上具有接地通路318以在互連結構300I內形成垂直屏蔽RF傳輸線結構344。
儘管圖7B至圖7C之實施例在與RF電晶體放大器晶粒210對置之互連結構300I之主表面上實施電路元件L1至L3及C1至C2,但應瞭解,本發明之實施例不限於此。例如,在其他實施例中,電路元件L1至L3及C1至C2之部分或全部可安裝於相同於其上安裝RF電晶體放大器晶粒210之主表面之互連結構300I之主表面上,或可實施於互連結構300I中或互連結構300I上之導電圖案內。
儘管圖7C之實例包含實施於互連結構300I內之帶線傳輸線段,但應瞭解,本發明之實施例不限於此。例如,可使用共面波導傳輸線段及/或接地共面波導傳輸線段來形成根據本發明之實施例之互連結構中之部分或全部屏蔽傳輸線結構。圖8A至圖8D係繪示可用於形成一些屏蔽傳輸線結構之兩個實例性共面波導傳輸線段的示意圖,而圖9A至圖9C係繪示可用於形成一些屏蔽傳輸線結構之一實例性接地共面波導傳輸線段的示意圖。
特定言之,圖8A係一共面波導傳輸線段400之一平面圖。圖8B係圖8A之共面波導傳輸線段400之一側端視圖(沿圖8A中之線8B-8B取得),且圖8C係圖8A之共面波導傳輸線段400之一側前視圖(沿圖8A中之線8C-8C取得)。
如圖8A至圖8C中所展示,共面波導傳輸線段400包含一導電跡線402及第一及第二接地導電跡線404。導電跡線402及第一及第二接地導電跡線404彼此平行延伸,其中第一及第二接地導電跡線404位於導電跡線402之對置側上。導電跡線402及第一及第二接地導電跡線404可包括(例如)形成於一印刷電路板之一介電層上之印刷電路板之金屬跡線。一接地金屬層406安置於導電跡線402及第一及第二接地導電跡線404下方。此接地金屬層406平行於導電跡線402及第一及第二接地導電跡線404延伸(且可替代地安置於導電跡線402上方)。如圖8B中所展示,一導電通路412可連接至導電跡線402。導電通路412可用於在導電跡線402與另一元件(例如另一RF傳輸線段)之間傳遞RF信號。同樣地,第一及第二導電接地通路414可連接至各自第一及第二導電接地跡線404以使導電接地跡線404維持在接地電位。導電接地跡線414有助於使RF能量含於接地金屬層406與導電接地跡線414之間的介電質中。
亦應瞭解,可使用其他共面波導傳輸線段。例如,圖8D係另一共面波導結構400A之一側端視圖(對應於圖8B之視圖),其中接地金屬層406安置於導電跡線402及接地導電跡線404上方。根據本發明之實施例,共面波導傳輸線段400A同樣可用於互連結構中。
圖9A至圖9C繪示類似於共面波導傳輸線段400之一接地共面波導傳輸線段400B。圖9A至圖9C分別對應於圖8A至圖8C且展示圖8A至圖8C之共面波導傳輸線段400可如何轉換成一接地共面波導傳輸線段400B。如藉由比較圖8A至圖8C與圖9A至圖9C可見,傳輸線段400與400B之間的唯一差異在於傳輸線段400B包含延伸於接地金屬層406與各導電接地跡線404之間的複數個接地通路408。接地通路408可沿一行延伸,且相鄰接地通路408可間隔開足夠小之一距離以防止超過最低限度RF能量傳遞於相鄰接地通路408之間。接地共面波導傳輸線段400B可展現一高度RF屏蔽。如同上文所討論之共面波導傳輸線段,可使用其他接地共面波導傳輸線段(例如其中接地金屬層406安置於導電跡線402及接地導電跡線404上方之接地共面波導傳輸線段)。
圖10A至圖10G係繪示根據本發明之某些實施例之形成封裝RF電晶體放大器之方法的示意圖。如圖10A中所展示,可製造諸如RF電晶體放大器晶粒210之一RF電晶體放大器晶粒。通常,複數個RF電晶體放大器晶粒210可形成於一單一半導體晶圓上,半導體晶圓隨後切割成個別RF電晶體放大器晶粒210。
接著參考圖10B,諸如耦合元件270之一耦合元件形成於RF電晶體放大器晶粒210之上表面上。在一些情況中,耦合元件可在切割晶圓之前使用半導體處理技術形成,在該情況中,耦合元件270可被視為RF電晶體放大器晶粒210之部分。在其他情況中,耦合元件270可單獨形成(例如,作為一RDL積層結構)且放置於半導體晶圓上,或單獨形成且放置於一個別切割之RF電晶體放大器晶粒210上。接著,如圖10C中所展示,一互連結構(例如互連結構300)可接合至耦合元件270以將RF電晶體放大器晶粒210附著至互連結構300。
如圖10D中所展示,一毛細底填程序可用於在耦合元件270之導電結構之間注射介電材料。介電材料可有助於防止短路、增強耦合元件之結構完整性及提供適當阻抗匹配。如圖10E中所展示,在其他情況中,一模製底填程序可用於在耦合元件270之導電結構之間注射底填材料且亦將RF電晶體放大器晶粒210囊封於保護底填材料中。如圖10F及圖10G中所展示,圖10D之裝置可由一包覆成型塑膠封裝。在圖10F之實施例中,僅RF電晶體放大器晶粒210及耦合元件270囊封於包覆成型塑膠材料內,而在圖10G之實施例中,囊封RF電晶體放大器晶粒210、耦合元件270及互連結構300所有三者。可在囊封材料內形成開口以提供對裝置之各種端子(例如一RF輸入端子、一RF輸出端子、一接地端子、偏壓電壓端子等等)之接取。
圖11A及圖11B係根據本發明之實施例之RF電晶體放大器(例如圖3A至圖3I之RF電晶體放大器200)之額外封裝選項500A、500B之示意性橫截面圖。由於已詳細討論RF電晶體放大器200,所以圖11A至圖11B之討論將聚焦於外部封裝上。
首先參考圖11A,封裝選項500A將RF電晶體放大器200圍封於一陶瓷封裝中。封裝500A係一所謂之開放腔封裝,其包含一起界定一開放腔540之一載體基板510、側壁520及一蓋530。RF電晶體放大器200 (包含互連結構300)安置於開放腔540內之載體基板510上。
載體基板510可包含經組態以輔助封裝500A之熱管理之材料。例如,載體基板510可包含銅及/或鉬。在一些實施例中,載體基板510可由多個層組成及/或含有通路/互連。在一實例性實施例中,載體基板510可為包括一核心鉬層及其兩個主表面上之銅包覆層之一多層銅/鉬/銅金屬凸緣。載體基板510之材料之所提供之實例不意欲限制本發明。
在一些實施例中,側壁520及/或蓋530可由一絕緣材料形成或包含一絕緣材料。例如,側壁530及/或蓋530可由陶瓷材料形成或包含陶瓷材料。在一些實施例中,側壁530及/或蓋530可由(例如) Al2 O3 形成。蓋530可使用環氧樹脂膠來膠合至側壁520。側壁520可經由(例如)硬焊附著至載體基板510。引線515-1、515-2可經組態以延伸穿過側壁520,但本發明之實施例不限於此。
在一些實施例中,RF電晶體放大器200可安置於載體基板510上且引線515-1、515-2可附著至互連結構300之底側。引線515-1、515-2可使用(例如)一導電晶粒附著材料耦合至互連結構300。如圖中所展示,在一些實施例中,可避免使用引線接合來將RF電晶體放大器200連接至引線515-1、515-2。
參考圖11B,封裝選項500B將RF電晶體放大器200圍封於一包覆成型塑膠封裝中。封裝500B包含載體基板510、引線515-1、515-2及包覆成型塑膠材料550。RF電晶體放大器200 (包含互連結構300)安置於載體基板510上。引線515-1、515-2連接至互連結構(例如,依上文參考圖11A所描述之相同方式)。包覆成型材料550 (其可為一塑膠或塑膠聚合物化合物)圍繞RF電晶體放大器200 (包含互連結構300)注射模製,藉此提供免受外部環境之保護。
Wood等人於2016年12月6日發佈之名稱為「Over-mold plastic packaged wide band-gap power transistors and MMICS」之美國專利第9,515,011號中描述製造一包覆成型塑膠封裝之方法,該專利之揭示內容以宛如全文闡述引用的方式併入本文中。在封裝500B中,引線515-1、515-2可延伸穿過包覆成型塑膠材料550以直接連接至互連結構。因而,在一些實施例中,可避免使用導線接合來將RF電晶體放大器200連接至引線515-1、515-2。
封裝500B之載體基板510可包含經組態以輔助熱管理之材料。例如,載體基板510可包含銅及/或鉬。在一些實施例中,載體基板510可由多個層組成及/或含有通路/互連。在一些實施例中,載體基板510可包含一金屬散熱器,其係至少部分由一塑膠包覆成型塑膠550包圍之一引線框或金屬塊之部分。
儘管圖11A及圖11B繪示具有一耦合元件270之一RF電晶體放大器200之使用,但本發明不限於此。在其他實施例中,RF電晶體放大器晶粒210可直接耦合至互連結構(如同上文圖5A至圖5F)且所得RF電晶體放大器可使用封裝500A或500B來封裝。
應瞭解,本文中所討論之根據本發明之實施例之RF電晶體放大器之任何者可安裝於諸如圖10D至圖10G及圖11A及11B中所展示之封裝之封裝中。取決於實施例,經封裝RF電晶體放大器可包含一單晶微波積體電路(MMIC)作為RF電晶體放大器晶粒,其中RF電晶體放大器晶粒在一單一整合晶粒中併入多個分立電路。另外及/或替代地,封裝可包括經串聯連接以形成一多級RF電晶體放大器之一路徑中之多個RF電晶體放大器晶粒及/或安置於多個路徑中(例如,並聯)以形成具有多個電晶體放大器晶粒及多個路徑之一RF電晶體放大器之多個RF電晶體放大器晶粒,諸如呈多蒂(Doherty)放大器組態。在一些實施例中,經封裝RF電晶體放大器可包含具有提供至一後側互連結構之電連接之導電閘極及/或導電汲極通路之根據本發明之實施例之RF電晶體放大器晶粒及具有經由導線接合連接至其他結構之閘極及汲極端子之傳統RF電晶體放大器晶粒。
亦應瞭解,多個RF電晶體放大器晶粒可耦合至一單一互連結構。圖12中示意性展示此一配置。如圖12中所展示,第一RF電晶體放大器晶粒210-1及第二RF電晶體放大器晶粒210-2藉由各自耦合元件270-1、270-2耦合至一互連結構300J。互連結構300J內之導電圖案(例如導電通路及跡線)可用於將各RF電晶體放大器晶粒210-1、210-2電連接至(例如)安裝於互連結構300J上及/或實施於互連結構300J內之匹配電路系統及彼此電連接(視期望)。
互連結構300J可用於(例如)提供至RF電晶體放大器晶粒210-1、210-2之互連以實施一多級及/或多路徑放大器電路,諸如一多蒂放大器。互連結構300J內之導電圖案可提供多級及/或多路徑放大器電路之電連接。因此,互連結構300J可經組態以提供可在不使用接線之情況下容易地耦合至複數個RF電晶體放大器之模組化互連。
本文中所揭示之屏蔽傳輸線結構可用於各種RF電晶體放大器中。例如,2020年4月3日申請之美國臨時專利申請案第63/004,765號(「'765申請案」)揭示可包含一RF電晶體放大器晶粒、一耦合元件及一選用互連結構之各種RF電晶體放大器。本文中所揭示之屏蔽傳輸線結構可併入至'765申請案中所揭示之任何RF電晶體放大器中。'765申請案之全部內容以引用的方式併入本文中。
與習知RF電晶體放大器相比,根據本發明之實施例之RF電晶體放大器可具有諸多優點。屏蔽傳輸線結構之提供可提高RF電晶體放大器之效能。此外,減少接線(或完全消除接線)可降低成本及簡化製造,且可提高裝置之RF效能,因為可嚴格控制阻抗匹配網路中之電感量,且可避免匹配網路中電感太大之問題。再者,增加晶圓級封裝因根據本發明之實施例之RF電晶體放大器而變得可行,此可進一步簡化製造及/或降低生產成本。
本發明之實施例可用於(例如)5G及基地台及/或手機應用之RF功率產品及雷達應用中。
在本發明之一些實施例中,提供RF電晶體放大器,其包括:一RF電晶體放大器晶粒,其具有一半導體層結構;一耦合元件,其位於該半導體層結構之一上表面上;及一互連結構,其位於該耦合元件之一上表面上,使得該RF電晶體放大器晶粒及該互連結構呈一堆疊配置。該耦合元件包含一第一屏蔽傳輸線結構。該第一屏蔽傳輸線結構可(例如)為電連接至該RF電晶體放大器晶粒之一第一輸入/輸出端子之一第一導電柱及該第一導電柱之對置側上之第一導電接地柱及第二導電接地柱。該第一導電接地柱及該第二導電接地柱可電連接至該RF電晶體放大器晶粒之一接地端子。
在一些實施例中,該半導體層結構可為III族氮化物基半導體層結構。該互連結構可為(例如)一重佈層積層結構或一印刷電路板。複數個電路元件(諸如(例如)一或多個表面安裝電容器或表面安裝電感器)可安裝於該互連結構上。在一些實施例中,該耦合元件可具有一扇入組態。
在一些實施例中,該第一屏蔽傳輸線結構亦可包括該第一導電柱之對置側上之第三導電接地柱及第四導電接地柱,該第三導電接地柱及該第四導電接地柱電連接至該RF電晶體放大器之該接地端子。該第一導電接地柱至該第四導電接地柱可包圍該第一導電柱。在一些實施例中,該第二導電接地柱可與該RF電晶體放大器晶粒之一主動區域外部之該RF電晶體放大器晶粒之一部分垂直重疊。在一些實施例中,該第一導電柱及該第一導電接地柱兩者可與該第一輸入/輸出端子垂直重疊。
在一些實施例中,該第一輸入/輸出端子可為一閘極端子且該接地端子可為一源極端子,且該耦合元件可進一步包含一第二屏蔽傳輸線結構,該第二屏蔽傳輸線結構包括電連接至該RF電晶體放大器晶粒之一汲極端子之一第二導電柱及該第二導電柱之對置側上之第五導電接地柱及第六導電接地柱,該第五導電接地柱及該第六導電接地柱電連接至該源極端子。
在一些實施例中,該第一輸入/輸出端子可為一閘極端子且該接地端子可為一源極端子,且該RF電晶體放大器晶粒可進一步包含一汲極端子,且該源極端子可位於該閘極端子之對置側及該汲極端子之對置側上。
在一些實施例中,該第一導電柱及一第三導電柱可電連接至該RF電晶體放大器晶粒之一閘極歧管,且該第一導電接地柱可定位於該第一導電柱與該第三導電柱之間。
在一些實施例中,該第二導電接地柱可為一金屬塊,該金屬塊在平行於該RF電晶體放大器晶粒之一主表面之一第一平面中具有一橫截面積,該橫截面積係該第一平面中該第一導電柱之一橫截面積之至少五倍。
在一些實施例中,該第一導電接地柱具有一第一端及一第二端,且該第二端未連接至一導電元件。
在一些實施例中,該耦合元件可進一步包括包圍該第一導電柱及該第一導電接地柱及該第二導電接地柱之一可注射底填材料。
在一些實施例中,該互連結構可包含一第二屏蔽傳輸線結構。該第二屏蔽傳輸線結構可包括(例如)一帶線傳輸線段、一共面波導傳輸線段或一接地共面波導傳輸線段。
在一些實施例中,可囊封未連接至該互連結構之該RF電晶體放大器晶粒之側。
在一些實施例中,該等導電柱之該第一者可在至少三側上由耦合至接地電壓源之該等導電柱之若干者包圍。
在本發明之其他實施例中,提供RF電晶體放大器,其包含:一RF電晶體放大器晶粒,其具有III族氮化物基半導體層結構及在該半導體層結構之一上表面上延伸之閘極及汲極指;及一第一屏蔽傳輸線結構,其垂直於該半導體層結構之該上表面延伸。
在一些實施例中,該第一屏蔽傳輸線結構可電連接至該等閘極指及該等汲極指之一者。
在一些實施例中,該第一屏蔽傳輸線結構可為電連接至該等閘極指之一者或該等汲極指之一者之一第一導電柱及該第一導電柱之對置側上之第一導電接地柱及第二導電接地柱及該第一導電柱之對置側上之第三導電接地柱及第四導電接地柱,該第一導電接地柱至該第四導電接地柱電連接至該RF電晶體放大器晶粒之源極指。
在一些實施例中,該第一導電柱可與該RF電晶體放大器晶粒之一主動區域垂直重疊,及/或該第一導電接地柱可與電連接至該等閘極指或該等汲極指之該RF電晶體放大器晶粒之一歧管垂直重疊。在一些實施例中,該第一導電柱及該第一導電接地柱兩者可與該RF電晶體放大器晶粒之一閘極端子垂直重疊。
在一些實施例中,該第一導電柱及一第三導電柱可電連接至該RF電晶體放大器晶粒之一閘極歧管,且該第一導電接地柱可定位於該第一導電柱與該第三導電柱之間。
在一些實施例中,該RF電晶體放大器晶粒進一步包含電連接至該等閘極指之一閘極端子、電連接至該等汲極指之一汲極端子及電連接至一源極端子之源極指,其中該閘極端子、該汲極端子及該源極端子全部位於該等閘極指、該等汲極指及該等源極指上方。在一些實施例中,該第一屏蔽傳輸線結構包括電連接至該閘極端子之一閘極柱及該閘極柱之對置側上之第一接地柱及第二接地柱,該第一接地柱及該第二接地柱電連接至該源極端子。
在本發明之其他實施例中,提供RF電晶體放大器,其包含:一RF電晶體放大器晶粒,其具有III族氮化物基半導體層結構及在該半導體層結構之一上表面上延伸之閘極指、汲極指及源極指;及複數個導電柱,其等垂直於該半導體層結構之該上表面延伸,該等導電柱包含電連接至該等閘極指或該等汲極指之一第一導電柱及該第一導電柱之對置側上之第一導電接地柱及第二導電接地柱,該第一導電接地柱及該第二導電接地柱電連接至該等源極指。
此等RF電晶體放大器可進一步包括一互連結構。該等導電柱可延伸於該互連結構與該RF電晶體放大器晶粒之間以將該互連結構電連接至該RF電晶體放大器晶粒。在一些實施例中,該第一導電接地柱及該第二導電接地柱及至少一額外導電接地柱可包圍該第一導電柱。在一些實施例中,該第一導電柱可與該RF電晶體放大器晶粒之一主動區域垂直重疊,及/或該第二導電接地柱可與該主動區域外部之該RF電晶體放大器晶粒之一部分垂直重疊。在一些實施例中,該第一導電接地柱可與該RF電晶體放大器晶粒之一歧管垂直重疊。
在一些實施例中,該等汲極指可自一汲極歧管橫跨該RF電晶體放大器晶粒之一主動區域延伸,且該第一導電柱及一第三導電柱可電連接至該汲極歧管。在此等實施例中,該第一導電接地柱可定位於該第一導電柱與該第三導電柱之間。
在一些實施例中,該半導體層結構包括III族氮化物基半導體層結構。
根據本發明之額外實施例,提供RF電晶體放大器,其包括:一RF電晶體放大器晶粒,其包括該RF電晶體放大器晶粒之一第一表面上之一閘極端子、一汲極端子及一源極端子;及一互連結構,其與該RF電晶體放大器晶粒堆疊配置,該互連結構包含一屏蔽傳輸線結構,其中該屏蔽傳輸線結構之一接地導體電連接至該源極端子且該屏蔽傳輸線結構之一信號導體電連接至該閘極端子及該汲極端子之一者。
該屏蔽傳輸線結構可為(例如)一帶線傳輸線段、一共面波導傳輸線段或一接地共面波導傳輸線段。
該互連結構可為(例如)一重佈層積層結構或一印刷電路板。複數個電路元件可安裝於該互連結構上。該等電路元件可包括一表面安裝電容器及一表面安裝電感器之至少一者。
一耦合元件可將該RF電晶體放大器晶粒電連接至該互連結構。在一些實施例中,該耦合元件可具有一扇入組態。該耦合元件可包含複數個導電柱。該等導電柱可經配置以形成一第二屏蔽傳輸線結構。
上文已參考其中展示本發明之實施例之附圖描述本發明之實施例。然而,本發明可依諸多不同形式體現且不應被解釋為限於本文中所闡述之實施例。確切而言,提供此等實施例來使本發明透徹完整且向熟習技術者完全傳達本發明之範疇。相同元件符號係指所有相同元件。
應瞭解,儘管術語「第一」、「第二」等等在本文中可用於描述各種元件,但此等元件不應受此等術語限制。此等術語僅用於使元件彼此區分。例如,在不背離本發明之範疇之情況下,一第一元件可稱為一第二元件,且類似地,一第二元件可稱為一第一元件。如本文中所使用,術語「及/或」包含相關聯列項之一或多者之任何及所有組合。
本文中所使用之術語僅用於描述特定實施例且不意欲限制本發明。如本文中所使用,術語「包括」及/或「包含」特指存在所述特徵、整體、步驟、操作、元件及/或組件,但不排除存在或添加一或多個其他特徵、整體、步驟、操作、元件、組件及/或其群組。
應瞭解,當一元件(諸如一層、區域或基板)指稱「在另一元件上」或延伸「至另一元件上」時,其可直接在另一元件上或直接延伸至另一元件上或亦可存在介入元件。相比而言,當一元件指稱「直接在另一元件上」或「直接延伸至另一元件上」時,不存在介入元件。亦應瞭解,當一元件指稱「連接」或「耦合」至另一元件時,其可直接連接或耦合至另一元件或可存在介入元件。相比而言,當一元件指稱「直接連接」或「直接耦合」至另一元件時,不存在介入元件。
本文中可使用諸如「下方」或「上方」或「上」或「下」或「水平」或「橫向」或「垂直」之相對術語來描述圖中所繪示之一元件、層或區域與另一元件、層或區域之一關係。應瞭解,除圖中所描繪之定向之外,此等術語亦意欲涵蓋裝置之不同定向。
在圖式及說明書中,已揭示本發明之典型實施例,且儘管採用特定術語,但其僅在一般及描述意義上使用且不用於限制,本發明之範疇闡述於以下申請專利範圍中。
1A:封裝III族氮化物基射頻(RF)電晶體放大器 1B:封裝III族氮化物基RF電晶體放大器 10:習知III族氮化物基RF電晶體放大器晶粒 12:頂側 14:底側 16:單位單元電晶體 20:頂側金屬化結構 22:閘極端子 24:汲極端子 26:源極端子 28:保護絕緣層/圖案 30:半導體層結構 32:生長基板 34:半導體通道層 36:半導體障壁層 42:閘極歧管 43:閘極通路 44:汲極歧管 45:汲極通路 52:閘極指 54:汲極指 56:源極指 66:導電源極通路 70:開放腔封裝 70':封裝 72:金屬閘極引線 72':閘極引線 74:金屬汲極引線 74':汲極引線 76:金屬基台 78:陶瓷側壁 78':塑膠包覆成型材料 80:陶瓷蓋 82:第一接線 84:第二接線 86:第三接線 88:第四接線 90:輸入匹配電路 92:輸出匹配電路 100:RF電晶體放大器 110:RF電晶體放大器晶粒 120:耦合元件 122:閘極端子 124:汲極端子 126:源極端子 130:互連結構 200:III族氮化物基RF電晶體放大器 200A:RF電晶體放大器 200B:RF電晶體放大器 200C:RF電晶體放大器 200D:III族氮化物基RF電晶體放大器 200E:III族氮化物基RF電晶體放大器 200F:RF電晶體放大器 200G:RF電晶體放大器 200I:RF電晶體放大器 201:RF輸入 202:輸入阻抗匹配電路 204:輸入諧波終止電路 206:輸出阻抗匹配電路 208:RF輸出 210:RF電晶體放大器晶粒 210-1:第一RF電晶體放大器晶粒 210-2:第二RF電晶體放大器晶粒 210B:RF電晶體放大器晶粒 210D:電晶體放大器晶粒 210E:RF電晶體放大器晶粒 211:閘極通路 212:頂側 213:汲極通路 214:後側/底側 215:源極通路 216:單位單元電晶體 218:主動區域 220:頂側金屬化結構 222:閘極端子 222':後側閘極端子 224:汲極端子 224':後側汲極端子 226:源極端子 226':後側源極端子 226D:源極插塞 226G:源極端子 230:半導體層結構 232:生長基板 234:通道層 236:障壁層 240:熱層 242:閘極歧管 243:閘極通路 244:汲極歧管 245:汲極通路 246:源極指 247:源極通路 252:閘極指 254:汲極指 270:耦合元件 270-1:耦合元件 270-2:耦合元件 270B:耦合元件 270E:耦合元件 270G:耦合元件 270I:耦合元件 272:閘極連接墊 272E:閘極連接墊 273:導電閘極柱 273E:閘極柱 274:汲極連接墊 274E:汲極連接墊 275:導電汲極柱 275E:汲極柱 276:源極連接墊 276E:源極連接墊 276H:源極連接墊 277:導電源極柱/源極通路/接地柱 278:囊封結構 279:額外導電源極柱/源極通路 281:源極柱/源極通路 283:間隙 285:屏蔽傳輸線段 285D:屏蔽傳輸線段 300:互連結構 300A:互連結構 300E:互連結構 300F:互連結構 300I:互連結構 300J:互連結構 301:RF輸入 308:RF輸出 309:接地輸入/接地墊 310:信號攜載通路/導電閘極通路 310-1:第一導電閘極通路 310-2:第二導電閘極通路 312:第一表面連接墊 312-1:第一表面連接墊/導電墊 312-2:第一表面連接墊/導電墊 314:水平閘極段 315:隔離材料 318:導電接地通路 320:信號攜載通路/導電汲極通路 320-1:第一導電汲極通路 320-2:第二導電汲極通路 322:第二表面連接墊/導電墊 322-1:第二表面連接墊 322-2:第二表面連接墊 324:水平汲極段 329:導電圖案 330:導電跡線 332:第三表面連接墊/導電跡線 334:導電跡線 336:導電跡線 340:接地墊 342:接地平面/導電接地跡線 344:帶線傳輸線結構/垂直屏蔽RF傳輸線結構/帶線傳輸線段 350:電路元件 360:接合元件 372:第一互連墊 374:第二互連墊 376:第三互連墊 400:共面波導傳輸線段 400A:共面波導結構/共面波導傳輸線段 400B:接地共面波導傳輸線段 402:導電跡線 404:接地導電跡線 406:接地金屬層 408:接地通路 412:導電通路 414:導電接地通路/導電接地跡線 500A:封裝選項/封裝 500B:封裝選項/封裝 510:載體基板 515-1:引線 515-2:引線 520:側壁 530:蓋 540:開放腔 550:包覆成型塑膠材料 2DEG:二維電子氣 C1:表面安裝電路元件/電容器 C2:表面安裝電路元件/電容器 L1:表面安裝電路元件/電感器 L2:表面安裝電路元件/電感器 L3:表面安裝電路元件/電感器
圖1A係一習知III族氮化物基RF電晶體放大器晶粒之一示意平面圖。
圖1B係沿圖1A之線1B-1B取得之一示意橫截面圖。
圖1C係繪示直接形成於半導體層結構之頂面上之金屬化層的沿圖1B之線1C-1C取得之一示意橫截面圖。
圖1D係沿圖1C之線1D-1D取得之一示意橫截面圖。
圖1E係封裝於一陶瓷封裝中之圖1A至圖1D之III族氮化物基RF電晶體放大器晶粒之一示意橫截面圖。
圖1F係封裝於一包覆成型封裝中之圖1A至圖1D之III族氮化物基RF電晶體放大器晶粒之一示意橫截面圖。
圖2係繪示根據本發明之實施例之各種RF電晶體放大器之組件的一示意橫截面圖。
圖3A係根據本發明之某些實施例之III族氮化物基RF電晶體放大器晶粒之一示意平面圖。
圖3B係沿圖3A之線3B-3B取得之一示意橫截面圖。
圖3C係繪示直接接觸半導體層結構之頂側鍍金屬的沿圖3B之線3C-3C取得之一示意平面圖。
圖3D係沿圖3C之線3D-3D取得之一示意橫截面圖。
圖3E係沿圖3C之線3E-3E取得之一示意橫截面圖。
圖3F係沿圖3C之線3F-3F取得之一示意橫截面圖。
圖3G係沿圖3C之線3G-3G取得之一示意橫截面圖。
圖3H係沿圖3B之線3H-3H取得之一示意橫截面圖。
圖3I係安裝於一互連結構上之圖3A至圖3H之III族氮化物基RF電晶體放大器之一示意橫截面圖。
圖3J係安裝於一替代互連結構上之圖3A至圖3H之III族氮化物基RF電晶體放大器之一示意橫截面圖。
圖3K係一RF電晶體放大器之一示意橫截面圖,其係圖3A至圖3G之RF電晶體放大器之一修改版本。
圖3L係具有一扇出結構之圖3A至圖3H之III族氮化物基RF電晶體放大器之另一修改版本之一示意橫截面圖。
圖3M係圖3A至圖3H之III族氮化物基RF電晶體放大器之又一修改版本之一示意橫截面圖。
圖4A及圖4B係III族氮化物基RF電晶體放大器之示意橫截面圖,其係圖3A至圖3I之III族氮化物基RF電晶體放大器之一修改版本。
圖5A至圖5F係根據本發明之進一步實施例之III族氮化物基RF電晶體放大器晶粒之各種視圖。
圖5G係一RF電晶體放大器之一示意橫截面圖,其係圖5F之RF電晶體放大器之一修改版本。
圖5H及圖5I分別係根據本發明之進一步實施例之一RF電晶體放大器之一示意橫截面圖及一示意平面圖。
圖6A及圖6B係繪示根據本發明之實施例之耦合元件之替代實施方案的示意平面圖。
圖7A係根據本發明之實施例之包含阻抗匹配電路電路及諧波終止電路兩者之一RF電晶體放大器之一電路圖。
圖7B係根據本發明之實施例之一互連結構之一示意平面圖,其係圖7A之RF電晶體放大器之部分。
圖7C係沿圖7B之線7C-7C取得之一示意橫截面圖。
圖8A至圖8C係繪示根據本發明之實施例之可用於形成互連結構中之一些傳輸線段之一實例性共面波導傳輸線段的示意圖。
圖8D係根據本發明之實施例之可用於形成互連結構中之一些傳輸線段之另一共面波導傳輸線段之一端視圖。
圖9A至圖9C係繪示根據本發明之實施例之可用於形成互連結構中之一些傳輸線段之一實例性接地共面波導傳輸線段的示意圖。
圖10A至圖10G係繪示根據本發明之某些實施例之形成封裝RF放大器之方法的示意圖。
圖11A係一陶瓷封裝中包含圖3I之RF電晶體放大器之一封裝RF電晶體放大器之一示意橫截面圖。
圖11B係一包覆成型塑膠封裝中包含圖3I之RF電晶體放大器之一封裝RF電晶體放大器之一示意橫截面圖。
圖12係包含耦合至一互連結構之兩個RF電晶體放大器晶粒之根據本發明之實施例之一RF電晶體放大器之一示意側視圖。
200:III族氮化物基射頻(RF)電晶體放大器
210:RF電晶體放大器晶粒
212:頂側
214:後側/底側
220:頂側金屬化結構
222:閘極端子
224:汲極端子
226:源極端子
230:半導體層結構
240:熱層
270:耦合元件
272:閘極連接墊
273:導電閘極柱
274:汲極連接墊
275:導電汲極柱
276:源極連接墊
277:導電源極柱/源極通路/接地柱
278:囊封結構
279:額外導電源極柱/源極通路

Claims (20)

  1. 一種射頻(「RF」)電晶體放大器,其包括:一RF電晶體放大器晶粒,其具有一半導體層結構以及在該半導體層結構的一上表面上的一閘極端子及一汲極端子;一耦合元件,其位於該RF電晶體放大器晶粒之一上表面上;及一互連結構,其位於該耦合元件之一上表面上,使得該RF電晶體放大器晶粒及該互連結構呈一堆疊配置,其中該耦合元件包含一第一屏蔽傳輸線結構,該第一屏蔽傳輸線結構在該RF電晶體放大器晶粒與該互連結構之間延伸,該第一屏蔽傳輸線結構包括電連接至該RF電晶體放大器晶粒之該閘極端子的一第一導電柱以及一第一導電接地柱,該第一導電接地柱具有電連接至該RF電晶體放大器晶粒的的一接地端子的一第一端,以及不連接至一導電元件的一第二端。
  2. 如請求項1之RF電晶體放大器,其中該第一屏蔽傳輸線結構進一步包括該第一導電柱之對置側上之第二導電接地柱及第三導電接地柱,該第二導電接地柱及第三導電接地柱電連接至該RF電晶體放大器之該接地端子。
  3. 如請求項1之RF電晶體放大器,其中該第一導電接地柱係與該閘極端子電隔離。
  4. 如請求項1之RF電晶體放大器,其中該第一導電柱與該RF電晶體放大器晶粒之一主動區域垂直重疊。
  5. 如請求項1之RF電晶體放大器,其中該第一導電接地柱與該RF電晶體放大器晶粒之一歧管垂直重疊,其中該歧管連接至橫跨該RF電晶體放大器晶粒之一主動區域延伸之複數個導電指。
  6. 如請求項1之RF電晶體放大器,其中該RF電晶體放大器晶粒進一步包含該半導體層結構之該上表面上之一源極端子。
  7. 如請求項1之RF電晶體放大器,其中該閘極端子與該RF電晶體放大器晶粒之一主動區域垂直重疊。
  8. 如請求項1之RF電晶體放大器,其中該第一導電接地柱不與該RF電晶體放大器晶粒之一主動區域垂直重疊。
  9. 一種射頻(「RF」)電晶體放大器,其包括:一RF電晶體放大器晶粒,其具有III族氮化物基半導體層結構及在該半導體層結構之一上表面上延伸之閘極及汲極指;及一第一屏蔽傳輸線結構,其垂直於該半導體層結構之該上表面延伸;其中該第一屏蔽傳輸線結構包括電連接至該等閘極指之一者或該等汲極指之一者之一第一導電柱及該第一導電柱之對置側上之第一導電接地 柱及第二導電接地柱,該第一導電接地柱及該第二導電接地柱電連接至該RF電晶體放大器晶粒之源極指;其中該第一屏蔽傳輸線結構進一步包括該第一導電柱之對置側上之第三導電接地柱及第四導電接地柱,該第三導電接地柱及該第四導電接地柱電連接至該等源極指。
  10. 如請求項9之RF電晶體放大器,其進一步包括一互連結構,其中該第一屏蔽傳輸線結構將該RF電晶體放大器晶粒電連接至該互連結構。
  11. 如請求項9之RF電晶體放大器,其中該第一導電接地柱與該RF電晶體放大器晶粒之一主動區域垂直重疊。
  12. 如請求項9之RF電晶體放大器,其中該第二導電接地柱與該RF電晶體放大器晶粒之一主動區域外部之該RF電晶體放大器晶粒之一部分垂直重疊。
  13. 如請求項9之RF電晶體放大器,其中該RF電晶體放大器晶粒進一步包含電連接至該等閘極指之一閘極端子、電連接至該等汲極指之一汲極端子及電連接至一源極端子之源極指,其中該閘極端子、該汲極端子及該源極端子全部位於該等閘極指、該等汲極指及該等源極指上方。
  14. 一種射頻(「RF」)電晶體放大器,其包括:一RF電晶體放大器晶粒,其包括該RF電晶體放大器晶粒之一第一表 面上之一閘極端子、一汲極端子及一源極端子;及一互連結構,其與該RF電晶體放大器晶粒堆疊配置且藉由一屏蔽傳輸線結構電連接至該RF電晶體放大器晶粒;其中該屏蔽傳輸線結構包括電連接至該閘極端子之一第一導電柱及該第一導電柱之對置側上之第一導電接地柱及第二導電接地柱,該第一導電接地柱及該第二導電接地柱電連接至該源極端子;其中該屏蔽傳輸線結構進一步包括與該第一導電接地柱及該第二導電接地柱一起在至少三側上包圍該第一導電柱之一第三導電接地柱。
  15. 一種射頻(「RF」)電晶體放大器,其包括:一RF電晶體放大器晶粒,其包括該RF電晶體放大器晶粒之一第一表面上之一閘極端子、一汲極端子及一源極端子;及一互連結構,其與該RF電晶體放大器晶粒堆疊配置且藉由一屏蔽傳輸線結構電連接至該RF電晶體放大器晶粒;其中該屏蔽傳輸線結構包括電連接至該閘極端子之一第一導電柱及該第一導電柱之對置側上之第一導電接地柱及第二導電接地柱,該第一導電接地柱及該第二導電接地柱電連接至該源極端子;其中該第一導電接地柱與電連接至該閘極端子之一閘極歧管垂直重疊。
  16. 如請求項15之RF電晶體放大器,其中該第一導電柱及該第二導電接地柱亦與該閘極岐管垂直重疊。
  17. 如請求項15之RF電晶體放大器,其中該第一導電柱與該RF電晶體放大器晶粒的一主動區域垂直重疊。
  18. 一種射頻(「RF」)電晶體放大器,其包括:一RF電晶體放大器晶粒,其包括該RF電晶體放大器晶粒之一第一表面上之一閘極端子、一汲極端子及一源極端子;及一互連結構,其與該RF電晶體放大器晶粒堆疊配置且藉由一屏蔽傳輸線結構電連接至該RF電晶體放大器晶粒;其中該屏蔽傳輸線結構包括電連接至該閘極端子之一第一導電柱及該第一導電柱之對置側上之第一導電接地柱及第二導電接地柱,該第一導電接地柱及該第二導電接地柱電連接至該源極端子;其中該第一導電柱及該第一導電接地柱兩者與該閘極端子垂直重疊。
  19. 如請求項18之RF電晶體放大器,其中該第一導電柱及該第一導電接地柱兩者與該RF電晶體放大器晶粒的一閘極岐管垂直重疊。
  20. 一種射頻(「RF」)電晶體放大器,其包括:一RF電晶體放大器晶粒,其包括該RF電晶體放大器晶粒之一第一表面上之一閘極端子、一汲極端子及一源極端子;及一互連結構,其與該RF電晶體放大器晶粒堆疊配置且藉由一屏蔽傳輸線結構電連接至該RF電晶體放大器晶粒;其中該屏蔽傳輸線結構包括電連接至該閘極端子之一第一導電柱及 該第一導電柱之對置側上之第一導電接地柱及第二導電接地柱,該第一導電接地柱及該第二導電接地柱電連接至該源極端子;其中該第一導電柱及一第三導電柱電連接至該RF電晶體放大器晶粒之一閘極歧管,且其中該第一導電接地柱定位於該第一導電柱與該第三導電柱之間。
TW110119822A 2020-06-01 2021-06-01 具有屏蔽傳輸線結構之射頻放大器 TWI773352B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/888,957 2020-06-01
US16/888,957 US11356070B2 (en) 2020-06-01 2020-06-01 RF amplifiers having shielded transmission line structures

Publications (2)

Publication Number Publication Date
TW202203411A TW202203411A (zh) 2022-01-16
TWI773352B true TWI773352B (zh) 2022-08-01

Family

ID=76624160

Family Applications (3)

Application Number Title Priority Date Filing Date
TW110119822A TWI773352B (zh) 2020-06-01 2021-06-01 具有屏蔽傳輸線結構之射頻放大器
TW111125448A TWI798129B (zh) 2020-06-01 2021-06-01 具有屏蔽傳輸線結構之射頻放大器
TW112106718A TW202329615A (zh) 2020-06-01 2021-06-01 具有屏蔽傳輸線結構之射頻放大器

Family Applications After (2)

Application Number Title Priority Date Filing Date
TW111125448A TWI798129B (zh) 2020-06-01 2021-06-01 具有屏蔽傳輸線結構之射頻放大器
TW112106718A TW202329615A (zh) 2020-06-01 2021-06-01 具有屏蔽傳輸線結構之射頻放大器

Country Status (7)

Country Link
US (2) US11356070B2 (zh)
EP (1) EP4158691A1 (zh)
JP (1) JP7505037B2 (zh)
KR (1) KR20230019464A (zh)
CN (1) CN115702494A (zh)
TW (3) TWI773352B (zh)
WO (1) WO2021247317A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11837457B2 (en) 2020-09-11 2023-12-05 Wolfspeed, Inc. Packaging for RF transistor amplifiers
US11670605B2 (en) 2020-04-03 2023-06-06 Wolfspeed, Inc. RF amplifier devices including interconnect structures and methods of manufacturing
US11804527B2 (en) * 2021-07-14 2023-10-31 Nxp Usa, Inc. Transistor with center fed gate
EP4199082A1 (en) * 2021-12-16 2023-06-21 Ampleon Netherlands B.V. Power amplifier module and power amplifier comprising the same
JP2024082342A (ja) * 2022-12-08 2024-06-20 国立大学法人東海国立大学機構 電界効果トランジスタ

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190181099A1 (en) * 2016-06-27 2019-06-13 Intel Corporation Group iii-n material conductive shield for high frequency metal interconnects
US20190304887A1 (en) * 2018-04-03 2019-10-03 Intel Corporation Integrated circuit structures in package substrates

Family Cites Families (72)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4866005A (en) 1987-10-26 1989-09-12 North Carolina State University Sublimation of silicon carbide to produce large, device quality single crystals of silicon carbide
US4946547A (en) 1989-10-13 1990-08-07 Cree Research, Inc. Method of preparing silicon carbide surfaces for crystal growth
US5210051A (en) 1990-03-27 1993-05-11 Cree Research, Inc. High efficiency light emitting diodes from bipolar gallium nitride
US5200022A (en) 1990-10-03 1993-04-06 Cree Research, Inc. Method of improving mechanically prepared substrate surfaces of alpha silicon carbide for deposition of beta silicon carbide thereon and resulting product
US5192987A (en) 1991-05-17 1993-03-09 Apa Optics, Inc. High electron mobility transistor with GaN/Alx Ga1-x N heterojunctions
US5309012A (en) 1992-11-03 1994-05-03 Intel Corporation Protected erase voltage discharge transistor in a nonvolatile semiconductor memory
US5393993A (en) 1993-12-13 1995-02-28 Cree Research, Inc. Buffer structure between silicon carbide and gallium nitride and resulting semiconductor devices
US5523589A (en) 1994-09-20 1996-06-04 Cree Research, Inc. Vertical geometry light emitting diode with group III nitride active layer and extended lifetime
WO1999054935A1 (fr) 1998-04-16 1999-10-28 Hitachi, Ltd. Dispositif portable de telecommunications
US6316793B1 (en) 1998-06-12 2001-11-13 Cree, Inc. Nitride based transistors on semi-insulating silicon carbide substrates
US6218680B1 (en) 1999-05-18 2001-04-17 Cree, Inc. Semi-insulating silicon carbide without vanadium domination
SE517455C2 (sv) 1999-12-15 2002-06-11 Ericsson Telefon Ab L M Effekttransistormodul, effektförstärkare samt förfarande för framställning därav
US6548333B2 (en) 2000-12-01 2003-04-15 Cree, Inc. Aluminum gallium nitride/gallium nitride high electron mobility transistors having a gate contact on a gallium nitride based cap segment
US6426525B1 (en) 2001-04-18 2002-07-30 Tyco Electronics Corporation FET structures having symmetric and/or distributed feedforward capacitor connections
US6849882B2 (en) 2001-05-11 2005-02-01 Cree Inc. Group-III nitride based high electron mobility transistor (HEMT) with barrier/spacer layer
JP3890947B2 (ja) 2001-10-17 2007-03-07 松下電器産業株式会社 高周波半導体装置
US7030428B2 (en) 2001-12-03 2006-04-18 Cree, Inc. Strain balanced nitride heterojunction transistors
DE10201781B4 (de) 2002-01-17 2007-06-06 Infineon Technologies Ag Hochfrequenz-Leistungsbauteil und Hochfrequenz-Leistungsmodul sowie Verfahren zur Herstellung derselben
JP2003318311A (ja) 2002-04-22 2003-11-07 Nec Compound Semiconductor Devices Ltd 半導体装置及びその製造方法
US6982204B2 (en) 2002-07-16 2006-01-03 Cree, Inc. Nitride-based transistors and methods of fabrication thereof using non-etched contact recesses
US6972481B2 (en) 2002-09-17 2005-12-06 Chippac, Inc. Semiconductor multi-package module including stacked-die package and having wire bond interconnect between stacked packages
US6825559B2 (en) 2003-01-02 2004-11-30 Cree, Inc. Group III nitride based flip-chip intergrated circuit and method for fabricating
US7045404B2 (en) 2004-01-16 2006-05-16 Cree, Inc. Nitride-based transistors with a protective layer and a low-damage recess and methods of fabrication thereof
US7288803B2 (en) 2004-10-01 2007-10-30 International Rectifier Corporation III-nitride power semiconductor device with a current sense electrode
US7135766B1 (en) 2004-11-30 2006-11-14 Rf Micro Devices, Inc. Integrated power devices and signal isolation structure
US8530963B2 (en) * 2005-01-06 2013-09-10 Estivation Properties Llc Power semiconductor device and method therefor
US7615774B2 (en) 2005-04-29 2009-11-10 Cree.Inc. Aluminum free group III-nitride based high electron mobility transistors
US7544963B2 (en) 2005-04-29 2009-06-09 Cree, Inc. Binary group III-nitride based high electron mobility transistors
US7548112B2 (en) 2005-07-21 2009-06-16 Cree, Inc. Switch mode power amplifier using MIS-HEMT with field plate extension
US7592211B2 (en) 2006-01-17 2009-09-22 Cree, Inc. Methods of fabricating transistors including supported gate electrodes
US7709269B2 (en) 2006-01-17 2010-05-04 Cree, Inc. Methods of fabricating transistors including dielectrically-supported gate electrodes
CN101473433B (zh) 2006-06-20 2011-12-07 Nxp股份有限公司 功率放大器装置
CN102646681B (zh) 2006-10-04 2015-08-05 株式会社半导体能源研究所 半导体器件
JP5100185B2 (ja) 2007-04-02 2012-12-19 株式会社東芝 半導体装置およびその製造方法
US8593283B2 (en) 2008-01-30 2013-11-26 Mark H. Smith Array antenna system and algorithm applicable to RFID readers
US8159052B2 (en) 2008-04-10 2012-04-17 Semtech Corporation Apparatus and method for a chip assembly including a frequency extending device
US8339790B2 (en) 2010-09-10 2012-12-25 Raytheon Company Monolithic microwave integrated circuit
JP5779748B2 (ja) 2010-11-02 2015-09-16 リコー電子デバイス株式会社 半導体パッケージ及び電子部品実装体
US20120139095A1 (en) 2010-12-03 2012-06-07 Manusharow Mathew J Low-profile microelectronic package, method of manufacturing same, and electronic assembly containing same
US8402406B2 (en) 2010-12-28 2013-03-19 International Business Machines Corporation Controlling plating stub reflections in a chip package
US20120280755A1 (en) 2011-05-04 2012-11-08 Triquint Semiconductor, Inc. Flip-chip power amplifier and impedance matching network
US10269688B2 (en) 2013-03-14 2019-04-23 General Electric Company Power overlay structure and method of making same
US9177925B2 (en) 2013-04-18 2015-11-03 Fairfchild Semiconductor Corporation Apparatus related to an improved package including a semiconductor die
US9799643B2 (en) 2013-05-23 2017-10-24 Infineon Technologies Austria Ag Gate voltage control for III-nitride transistors
TWI573301B (zh) 2014-05-22 2017-03-01 宇能電科技股份有限公司 異向性磁阻元件及其製造方法
US9515011B2 (en) 2014-05-28 2016-12-06 Cree, Inc. Over-mold plastic packaged wide band-gap power transistors and MMICS
US9589927B2 (en) 2014-09-19 2017-03-07 Nxp Usa, Inc. Packaged RF amplifier devices with grounded isolation structures and methods of manufacture thereof
US9718678B2 (en) 2014-09-25 2017-08-01 Infineon Technologies Ag Package arrangement, a package, and a method of manufacturing a package arrangement
US10157823B2 (en) 2014-10-31 2018-12-18 Qualcomm Incorporated High density fan out package structure
US10546847B2 (en) 2015-03-27 2020-01-28 Fairchild Semiconductor Corporation Substrate interposer on a leadframe
JP6419022B2 (ja) 2015-05-18 2018-11-07 京セラ株式会社 高周波回路モジュール
DE112016003737T5 (de) 2015-08-18 2018-05-03 Mitsubishi Electric Corporation Halbleitervorrichtung
CN204946885U (zh) 2015-08-23 2016-01-06 华南理工大学 一种GaN基倒装HEMT器件结构
US10225922B2 (en) 2016-02-18 2019-03-05 Cree, Inc. PCB based semiconductor package with impedance matching network elements integrated therein
US10128365B2 (en) 2016-03-17 2018-11-13 Cree, Inc. Bypassed gate transistors having improved stability
US9947616B2 (en) 2016-03-17 2018-04-17 Cree, Inc. High power MMIC devices having bypassed gate transistors
EP3432353B1 (en) 2016-04-27 2021-09-01 Mitsubishi Electric Corporation High frequency circuit
US10103135B2 (en) 2016-09-23 2018-10-16 Qualcomm Incorporated Backside ground plane for integrated circuit
US9831195B1 (en) 2016-10-28 2017-11-28 Advanced Semiconductor Engineering, Inc. Semiconductor package structure and method of manufacturing the same
DE112017006442T5 (de) * 2016-12-21 2019-09-19 Intel Corporation Drahtlose kommunikationstechnologie, einrichtungen und verfahren
KR20190018812A (ko) 2017-08-16 2019-02-26 삼성전기주식회사 반도체 패키지와 이를 구비하는 전자 기기
US10147686B1 (en) 2017-09-26 2018-12-04 Nxp Usa, Inc. Transistor with shield structure, packaged device, and method of manufacture
JP2019092009A (ja) 2017-11-13 2019-06-13 住友電気工業株式会社 半導体増幅素子及び半導体増幅装置
CN111095535B (zh) 2017-11-14 2023-06-16 日本碍子株式会社 封装体和半导体装置
KR102025906B1 (ko) 2017-12-06 2019-11-04 삼성전자주식회사 안테나 모듈
KR102003840B1 (ko) 2018-03-12 2019-07-25 삼성전자주식회사 안테나 모듈
US10483352B1 (en) 2018-07-11 2019-11-19 Cree, Inc. High power transistor with interior-fed gate fingers
US10593619B1 (en) 2018-08-28 2020-03-17 Nsp Usa, Inc. Transistor shield structure, packaged device, and method of manufacture
US10672703B2 (en) 2018-09-26 2020-06-02 Nxp Usa, Inc. Transistor with shield structure, packaged device, and method of fabrication
WO2020100219A1 (ja) 2018-11-13 2020-05-22 三菱電機株式会社 高周波増幅器および高周波増幅器モジュール
EP3723282A1 (en) * 2019-04-12 2020-10-14 NXP USA, Inc. Power amplifier packages and systems incorporating design-flexible package platforms
US11196390B2 (en) 2020-04-23 2021-12-07 Nxp Usa, Inc. Power amplifier devices containing frontside heat extraction structures and methods for the fabrication thereof

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190181099A1 (en) * 2016-06-27 2019-06-13 Intel Corporation Group iii-n material conductive shield for high frequency metal interconnects
US20190304887A1 (en) * 2018-04-03 2019-10-03 Intel Corporation Integrated circuit structures in package substrates

Also Published As

Publication number Publication date
JP7505037B2 (ja) 2024-06-24
US11356070B2 (en) 2022-06-07
US20220263482A1 (en) 2022-08-18
TW202243394A (zh) 2022-11-01
JP2023529129A (ja) 2023-07-07
CN115702494A (zh) 2023-02-14
US12034419B2 (en) 2024-07-09
EP4158691A1 (en) 2023-04-05
TW202329615A (zh) 2023-07-16
TWI798129B (zh) 2023-04-01
US20210376807A1 (en) 2021-12-02
WO2021247317A1 (en) 2021-12-09
KR20230019464A (ko) 2023-02-08
TW202203411A (zh) 2022-01-16

Similar Documents

Publication Publication Date Title
TWI773352B (zh) 具有屏蔽傳輸線結構之射頻放大器
TWI809368B (zh) 射頻放大器裝置及製造方法
US11837457B2 (en) Packaging for RF transistor amplifiers
US11670605B2 (en) RF amplifier devices including interconnect structures and methods of manufacturing
US12113490B2 (en) Group III nitride-based radio frequency transistor amplifiers having source, gate and/or drain conductive vias
US11837559B2 (en) Group III nitride-based radio frequency amplifiers having back side source, gate and/or drain terminals
US11533024B2 (en) Multi-zone radio frequency transistor amplifiers
US20230327624A1 (en) Rf amplifier devices and methods of manufacturing including modularized designs with flip chip interconnections and integration into packaging
US20220321071A1 (en) Rf amplifier devices and methods of manufacturing including modularized designs with flip chip interconnections
US20240171137A1 (en) Multi-zone radio frequency transistor amplifiers