TWI757460B - 記憶體胞切換裝置 - Google Patents

記憶體胞切換裝置 Download PDF

Info

Publication number
TWI757460B
TWI757460B TW107110435A TW107110435A TWI757460B TW I757460 B TWI757460 B TW I757460B TW 107110435 A TW107110435 A TW 107110435A TW 107110435 A TW107110435 A TW 107110435A TW I757460 B TWI757460 B TW I757460B
Authority
TW
Taiwan
Prior art keywords
layer
electrode
switching
memory
resistance
Prior art date
Application number
TW107110435A
Other languages
English (en)
Other versions
TW201904101A (zh
Inventor
保田周一郎
対馬朋人
Original Assignee
日商索尼股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商索尼股份有限公司 filed Critical 日商索尼股份有限公司
Publication of TW201904101A publication Critical patent/TW201904101A/zh
Application granted granted Critical
Publication of TWI757460B publication Critical patent/TWI757460B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8836Complex metal oxides, e.g. perovskites, spinels
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/0617AIII BV compounds, where A is Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0009RRAM elements whose operation depends upon chemical change
    • G11C13/0011RRAM elements whose operation depends upon chemical change comprising conductive bridging RAM [CBRAM] or programming metallization cells [PMCs]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/003Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0033Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02178Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing aluminium, e.g. Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02186Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing titanium, e.g. TiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • H10B63/24Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes of the Ovonic threshold switching type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/841Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/10Resistive cells; Technology aspects
    • G11C2213/11Metal ion trapping, i.e. using memory material including cavities, pores or spaces in form of tunnels or channels wherein metal ions can be trapped but do not react and form an electro-deposit creating filaments or dendrites
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/10Resistive cells; Technology aspects
    • G11C2213/12Non-metal ion trapping, i.e. using memory material trapping non-metal ions given by the electrode or another layer during a write operation, e.g. trapping, doping
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/50Resistive cell structure aspects
    • G11C2213/52Structure characterized by the electrode material, shape, etc.
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/50Resistive cell structure aspects
    • G11C2213/56Structure including two electrodes, a memory active layer and a so called passive or source or reservoir layer which is NOT an electrode, wherein the passive or source or reservoir layer is a source of ions which migrate afterwards in the memory active layer to be only trapped there, to form conductive filaments there or to react with the material of the memory active layer in redox way
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/71Three dimensional array
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/76Array using an access device for each cell which being not a transistor and not a diode
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/24Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/24Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
    • H10N70/245Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies the species being metal cations, e.g. programmable metallization cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Semiconductor Memories (AREA)

Abstract

提供具有複數記憶體胞的記憶體結構,其每個包含與切換裝置結合的記憶體裝置。每個胞的記憶體裝置和切換裝置串聯連接,並且至少包含第一和第二電極。第一電極起了相對高的電阻之作用,以在記憶體裝置的操作期間提供減少的迅速電流。具有相對高的電阻的第一電極可以含有TiAlN或完全由TiAlN構成。

Description

記憶體胞切換裝置
此申請案主張2017年4月6日所申請的美國優先權專利申請案US15/480782的權益,其每個之全部內容以引用方式併入此處中。
本揭露係有關一種具有複數記憶體胞的記憶體結構。每個記憶體胞包含切換裝置和記憶體裝置。
記憶體裝置被廣泛使用於各個領域。例如,固態記憶體可以用於與計算裝置相關聯的程式指令和資料的長期或短期儲存。記憶體密度、存取速度和可靠性均是設計固態記憶體時的重要考慮因素。近期的固態記憶體設計包含電阻改變記憶體,例如電阻式隨機存取記憶體(ReRAM)和相變隨機存取記憶體(PCRAM或PRAM)。這些可以合併到三維架構中。這樣的設計可以增加記憶體密度。然而,在使用現有存取電晶體的電阻改變記憶體中,每單元胞的佔用面積(floor area)是增加的。結果,與快閃記憶體相比,難以實現增加記憶體密度。然而,可以減少電阻改變記憶體中每單元胞的佔用面積,其中記憶體胞被設置在交叉點記憶體陣列組態中。在這樣的組態中,記憶體胞被提供在相交點佈線線路的交叉點處。因此,可以實現記憶體密度的增加。
在交叉點記憶體陣列的記憶體胞中,除記憶體裝置之外還提供用於胞選擇的選擇裝置或切換裝置。切換裝置的實施例包含PN二極體、雪崩二極體、有使用金屬氧化物組態的切換裝置、和藉由Mott轉變以特定臨界值電壓來切換以使電流突然增大的切換裝置。然而,因為對將切換裝置切換的臨界值電壓的限制,以及因為非選擇期間的洩漏電流可為大,所以使用現有切換裝置獲得用於電阻改變記憶體裝置的適當臨界值電壓是有問題的。
作為替代,切換裝置可以結合硫屬化物材料,例如雙向臨界值切換(ovonic threshold switch) (OTS)。OTS裝置的特性在於在切換臨界值電壓或更高電壓下突然增加的電流。這使得當切換裝置處於選擇(ON)狀態時其可以獲得相對大的電流密度。此外,由硫屬化物材料製成的OTS層的微結構是非晶的,而因此可以使用物理氣相沉積(PVD)方法或化學氣相沉積(CVD)方法在室溫情形下形成OTS層。
在三維記憶體結構或陣列中,電阻改變記憶體胞可以密集地包裝在記憶體陣列內。然而,記憶體結構的性能至少部分取決於與記憶體胞相關聯的切換裝置的特性。具體而言,期望提供一種切換,其中由切換裝置的啟動導致的電流尖峰(current spike)或者突驟(snapping)被減少。
本揭露的實施方式提供一種與記憶體裝置一起使用的切換裝置,其併入相對高的電阻電極。使用這樣的電極,與慣用的電極相比,可以減少峰值電流。根據本揭露的實施方式,電極可含有鈦。更具體地,本揭露的實施方式提供了一種電極,此處也被稱為第一電極,其使用氮化鈦鋁(TiAlN)而被形成。根據本揭露的更其他實施方式,第一電極完全由TiAlN形成。
根據本揭露的實施方式,提供了一種切換裝置。切換裝置包含含有鈦的第一電極。切換裝置進一步包含第二電極以及位於第一電極和第二電極之間的切換層。根據至少某些實施方式,使用一或更多種硫屬元素來形成切換層。
根據本揭露的進一步實施方式,提供了一種儲存單元。儲存單元包含複數記憶體胞。每個記憶體胞包含切換裝置,其具有包含鈦的第一電極。
根據本揭露的實施方式的方法包含沉積在基板上之TiN和AlN的交替層。在沉積所需數量的層之後,執行NH3 退火,以獲得由TiAlN形成的電極。
根據以下描述,特別是當結合圖式時,本揭露的實施方式的附加特徵和優點將變得更加明顯。
圖1描繪實施例三維記憶體結構100。更具體地,以交叉點記憶體陣列形式描繪三維記憶體結構100。記憶體結構100包含電連接到垂直記憶體元件或胞108的端部的複數位元線104。記憶體結構100還包含複數字線112。更具體地,記憶體胞108形成在與位元線104和字線112之間的交叉點或相交點相鄰的區域中。儘管在此實施例中沒有顯示,但是根據本揭露的實施方式的三維記憶體結構100可以包含垂直記憶體陣列,具有記憶體胞108,其被設置在三維(x,y,z)。位元線104和字線112可以連接到驅動元件(未繪示)。
記憶體胞108各自包含串聯耦接到記憶體或儲存裝置120的切換裝置116。記憶體胞108的切換裝置116被用作用於該記憶體胞108的選擇器。具體而言,藉由施加等於或高於切換臨界值電壓的電壓,切換裝置116處於低或降低的電阻狀態。當施加到切換裝置116的電壓小於切換臨界值電壓時,切換裝置116返回到高電阻狀態。較佳地,切換裝置116防止高電阻或關閉狀態(OFF state)下的洩漏電流,並且允許相對高的電流密度以低電阻或開啟狀態(ON state)流動。藉由施加橫跨記憶體胞108的電壓,切換裝置116可以從高電阻狀態轉換到低電阻狀態。一旦切換裝置116處於低電阻狀態,可以相對於儲存裝置120執行各種操作,諸如寫入、抹除和讀取操作。
儲存裝置120可以包含電阻變動型儲存裝置,其中,當從關聯位元線104和字線112對以及未顯示出的電源供應電路施加電壓脈衝或電流脈衝橫跨儲存裝置120時,儲存裝置120的電特性,且特別是電阻發生變化。如本領域技術人員可以理解的,用於與所選擇的記憶體胞108相關的不同操作的電壓準位和脈衝持續時間可以取決於儲存裝置120的具體特性。要注意的是,在儲存裝置120中,即使在外加電壓被中斷之後,維持藉由電壓的施加所形成的傳輸路徑,並且維持電阻值。
如圖2所示,記憶體胞108可包含例如下或第一電極200、切換層224、中間或第二電極220、儲存層204、以及上或第三電極208按此順序。儲存層204可以包括堆疊組態,其中從下電極側堆疊電阻改變層212和離子源層216,或者電阻改變層212的單層組態。應該注意的是,中間電極220既作為切換裝置116的上電極又作為儲存裝置120的下電極。更具體地,例如,記憶體胞108可以具有一種組態,其中切換層224、中間電極220、電阻改變層212和離子源層216按此順序堆疊在下電極200和上電極208之間。
根據本揭露的實施方式,第一電極200可以由在半導體工序中所使用的佈線材料所製成。佈線材料的實施例可以包含鎢(W)、氮化鎢(WN)、氮化鈦(TiN)、碳(C)、銅(Cu)、鋁(Al)、鉬(Mo)、鉭(Ta)、氮化鉭(TaN)和矽化物。在第一電極200由諸如Cu的材料製成的情況下,有可能藉由電場引起離子傳導,由Cu或任何其他佈線材料製成的第一電極200的表面可以被具有障壁性質的材料(諸如W、WN、TiN或TaN)覆蓋,其不太可能引起離子傳導和熱擴散。根據本揭露的實施方式,第一電極200包含鈦。根據本揭露的更進一步實施方式,第一電極200包含氮化鈦鋁(TiAlN)。根據本揭露的更其他實施方式,第一電極200完全由TiAlN形成。
切換層224包含週期表的16族元素中的一種或更多種,更具體地說,包括硫(S)、硒(Se)和碲(Te)等硫屬元素中的一種或更多種。在呈現雙向臨界值切換(OTS)現象的切換裝置116中,即使用於切換的電壓偏壓被施加到切換裝置116,切換層224也必須保持非晶結構,從而不會引起相變,並且相對穩定的非晶結構使得其可以可靠地實現OTS現象。在範例實施方式中,切換層224由包含一種或更多種類金屬輕元素(第一元素)的硫屬化物所製成,更具體地,上述硫屬元素之外還有硼(B)、碳(C)和矽(Si)。當具有相對小的原子半徑的元素被添加到具有相對大的原子半徑的元素時,元素之間原子半徑的差異變大。因此,切換層224難以具有晶體結構,並且非晶結構更可能穩定。因此,在這樣的實施方式中,與切換層224一樣,當諸如B的具有相對小的原子半徑的類金屬輕元素被添加到包含具有相對大的原子半徑諸如Te的硫屬元素的硫屬化物時,有不同的原子半徑的複數元素被包含在硫屬化物中,從而穩定非晶結構。
此外,除了藉由增加切換層224的電阻來減少洩漏電流並且藉由穩定的非晶結構來穩定OTS現象之外,使用複數種輕元素的組合使得其可以增加介電質強度電壓。相應地,切換臨界值電壓是增加的。
進一步,切換層224可以包含氮(N)和氧(O)中的一或兩者。N和O允許藉由被結合到B、C或Si而增加切換層224的電阻。例如,a-BN的能隙(其中B和N鍵合在一起)即使在非晶狀態下也是5.05,並且B2 O3 (其中B和O鍵合在一起)具有8.45eV的能隙。包含N或O使得其可以進一步增加切換層30的電阻值並減少洩漏電流。此外,輕元素與N或O之間的鍵(例如,Si-N、Si-O、B-N、和B-O)藉由將鍵分散在硫屬化物中而有助於穩定非晶結構。
應該注意的是,為了增加硫屬化物的電阻值和絕緣性質,切換層224除了硫屬元素、Si、B和C的輕元素、以及N或O之外還可以包含形成具有高能隙的化合物的元素,除了上述元素之外。這種元素的實施例可以包含鹼土金屬元素如鎂(Mg)、鋅(Zn)、鈣(Ca)和鍶(Sr),週期表13族元素如鋁(Al)和鎵(Ga)以及與硫屬元素組合的已知為II-VI族化合物半導體的釔(Y)和鑭系元素等稀土元素。據估計,它們在包含氮或氧的硫屬化物中形成具有相對大的能隙的化合物,並且可以改善在未施加電壓的關閉狀態中的硫屬化物切換層的絕緣性質。具體而言,包含Ge、Sb、As或任何其他元素的已知硫屬化物的大多數具有低於2eV的能隙,並且具有2.2eV或更高的能隙的化合物可較佳地分散在切換層中,這使得其可以減少洩漏電流。
因此,在微觀結構中,高電阻化合物(其中硫屬元素和這些元素結合在一起)被形成在切換層224中,這使得其可以進一步減少洩漏電流。而且,這些元素與N或O結合以形成氮化物或氧化物。這些元素的氮化物和這些元素的氧化物具有相對大的能隙,並且具有比硫屬化物更高的電阻。因此,藉由將這些氮化物和這些氧化物微觀地分散在切換層224中,切換層224的電阻進一步被增大,並且在維持OTS現象的同時減少洩漏電流。換句話說,這可在本實施方式中的切換層224依電壓施加而維持由開啟狀態的硫屬元素所引起的OTS現象,並且在維持高開啟電流的同時減少關閉電流。這使得其可以增加開啟/關閉比例(電阻比例)。
而且,除了上述元素之外,切換層224還可以包含附加元素。附加元素的實施例可以包含鉻(Cr)、釩(V)、和鈮(Nb)。附加元素減少切換裝置116的雙向臨界值切換(OTS)操作中的變動並且改善切換裝置116的重複耐用性。進一步,為了實現非晶結構等的穩定化,元素(例如,鍺(Ge)、砷(As)和銻(Sb)),除了這些元素以外,可以進一步被包含在該元素而不會損害本發明的效果之範圍內。
應該注意的是,當切換層224太薄時,取決於切換層224的材料未被選擇期間的洩漏特性,難以減少洩漏電流,並且OTS現像不太可能被造成。而且,當切換層224太厚時,在小型化工序中出現問題。減少裝置尺寸使得其可以增加切換臨界值電壓,從而減少洩漏電流。在小型化的切換裝置(精密裝置)中,存在如下傾向:過厚的厚度導致高寬比(在平面方向上的尺寸:在垂直方向(層疊方向)上的尺寸)的增加,從而導致微製造的困難。因此,切換層224的厚度可以較佳地在5nm至100nm的範圍內,包含二值。
儲存裝置120的離子源層216包含可動元素(mobile element),其藉由施加電場在電阻改變層212中形成傳輸路徑。可動元素的實施例可以包含過渡金屬元素(週期表的4至6族元素(例如,Ti、Zr、Hf、V、Nb、Ta、Cr、Mo和W))、Al、銅(Cu)和硫屬元素,並且離子源層216包含從它們中選擇的一種或兩種或更多種。此外,離子源層216可以包含O和N或除了上述元素以外的元素,例如錳(Mn)、鈷(Co)、鐵(Fe)、鎳(Ni)、鉑(Pt)、和矽(Si)。
電阻改變層212可以由例如金屬元素或非金屬元素的氧化物或氮化物製成,並且當將預定電壓施加在一對電極(此處,在第三或中間電極220和第二或上電極208之間)之間時適於改變其電阻值。更具體地,當在中間電極220和上電極208之間施加電壓時,包含在離子源層216中的過渡金屬元素移動到電阻改變層212內部以形成傳輸路徑,從而減少電阻改變層212的電阻。或者,在電阻改變層212中會出現氧缺陷或氮缺陷等結構缺陷,以形成傳輸路徑,從而降低電阻改變層212的電阻。此外,當施加反方向的電壓時,傳輸路徑被斷開或導電性改變,從而增加電阻改變層212的電阻。
應該注意,被包含在電阻改變層212中的所有金屬元素和非金屬元素可能不一定處於氧化物狀態,並且它們中的一些可能被氧化。此外,例如,電阻改變層212的初始電阻值僅需要實現約數兆Ohms至約數百千兆Ohms的裝置電阻。儘管電阻改變層212的最佳初始電阻值是取決於裝置的尺寸和離子源層216的電阻值而變動,但電阻改變層212的厚度可以較佳地在,例如0.5nm至10nm的範圍內,包含二者。
中間電極220可以由某種材料所製成,該材料例如防止藉由施加電場而分散形成切換層224和離子源層216的硫屬化物的組成元素。這是因為,例如,離子源層216包含作為執行記憶體操作並維持寫入狀態的元素的過渡金屬元素(例如,Cu),並且當透過電場的應用將這些過渡金屬元素分散在切換層224中時,可能惡化切換特性。因此,中間電極220的材料的實施例可以包含已知的障壁材料,其具有防止過渡金屬元素分散和離子傳導的障壁性質。已知的障壁材料可以包含鎢(W)、氮化鎢(WN)、氮化鈦(TiN)、C、鉭(Ta)、氮化鉭(TaN)和鈦-鎢(TiW)。
當從未圖示的電源供應電路(脈衝施加區段)經由第一或下電極200和第三或上電極208施加電壓脈衝或電流脈衝時,儲存裝置120為電阻改變儲存裝置,其改變儲存層204的電特性(電阻值),並且儲存裝置120執行資訊的寫入、抹除和讀取。要注意的是,在儲存裝置120中,即使在抹除外加電壓之後,藉由電壓施加所形成的傳輸路徑被維持,並且電阻值被維持。
更具體地說,在儲存裝置120中,當將「正方向」上的電壓或電流脈衝(例如,中間電極220側上的負電位和上電極208側上的正電位)施加到在初始狀態(高電阻狀態)中的裝置時,藉由將包含在離子源層216中的金屬元素(例如,過渡金屬元素)離子化,在電阻改變層212中出現氧缺陷,以使離子化金屬元素分散在儲存層204(例如,在電阻改變層212中)中或藉由移動氧離子。因此,在儲存層204中形成處於低氧化狀態的低電阻區段(傳輸路徑),並且電阻改變層212的電阻被減少(儲存狀態)。當將電壓脈衝施加到在低電阻狀態中朝向「負方向」(例如,中間電極220側的正電位和上電極208側的負電位)的裝置時,在電阻改變層212中的金屬離子被移動到離子源層216中,或從離子源層216移動氧離子以減少傳輸路徑部的氧缺陷。因此,包含金屬元素的傳輸路徑消失以將電阻改變層212的電阻變為高狀態(初始狀態或抹除狀態)。要注意的是,在儲存層204具有電阻改變層212的單層組態的情況下,當在正方向上施加電壓(或電流脈衝)時,由於施加到電阻改變層212的電場發生缺陷,並且該缺陷形成傳輸路徑以減少電阻改變層212的電阻。當在該狀態下在負方向上施加電壓脈衝時,電阻改變層212中的氧離子或氮離子的移動導致缺陷的減少,即傳輸路徑的斷開,從而增加電阻。
需要說明的是,記憶體胞108中的切換裝置116和儲存裝置120的堆疊組態的堆疊順序不限於圖2所示的記憶體胞108的堆疊結構。例如,在圖3所示的記憶體胞108的替代組態中,切換裝置116可以組態有附加的高電阻層304和切換層224,其從下電極200側依順序堆疊,並且離子源層216和電阻改變層212進一步堆疊在切換層224上,其間具有中間電極220。或者,可以採用沒有中間電極220的組態。在這種情況下,例如如圖4所示,切換層224、電阻改變層212、和離子源層216可以從下電極200側依順序堆疊。
此外,切換層224和儲存層204可以形成為改變其堆疊順序。進一步,上述高電阻層304中的傳輸路徑的產生和抹除與儲存裝置120中的電阻改變層212中的操作類似;因此,高電阻層304和電阻改變層212可以彼此共享。因此,切換層224和離子源層216可以被如此設置,其間具有高電阻層304,以允許切換層224的高電阻層304也作為儲存層204的電阻改變層212。再者,兩電阻改變層212可以被提供在離子源層216的下電極200側和上電極204側上,並且可以與切換層224堆疊。
要注意的是,在本揭露的實施方式的記憶體胞陣列100中,例如,包含儲存層204的所謂電阻改變儲存裝置(記憶體裝置)被用作儲存裝置120,而離子源層216和電阻改變層212被堆疊在儲存層204中;然而,儲存裝置120不限於此。例如,由過渡金屬氧化物,PCM(相變記憶體)或MRAM(磁性隨機存取記憶體)所製成的電阻改變記憶體可以被用作儲存裝置120。
上電極或第三電極208可以使用已知的半導體佈線材料。即使在後退火之後也不會與切換層224反應的穩定材料可能是較佳的。
如上所述,切換裝置116根據本揭露的實施方式藉由施加等於或高於特定電壓的電壓進入減少的電阻狀態,而在非晶相和晶體相之間沒有相變,並且藉由將外加電壓減少到低於特定電壓的電壓返回到高電阻狀態。該特定電壓被稱為切換臨界值電壓。換句話說,在切換裝置116中,藉由從未示出的電源供應電路(脈衝施加區段)經由第一電極200和第三電極208施加電壓脈衝或電流脈衝,在切換層224中不引起相變。此外,即使在抹除外加電壓之後,切換裝置116也不執行記憶體操作,諸如維持藉由電壓施加藉由離子移動形成的傳輸路徑。進一步,根據這樣的實施方式的切換裝置116被用作選擇裝置,其選擇性地操作記憶體胞陣列100中的特定記憶體裝置120,其中複數記憶體裝置120被配置為如上所描述的。
在用於資料儲存的非易失性記憶體(儲存單元)中需要增加容量,並且使用交叉點陣列組態使得其可以實現容量的增加。在交叉點陣列型儲存單元(記憶體胞陣列)中,由記憶體裝置120和切換裝置116所組態的記憶體胞各被提供在相交點佈線線路的對應的一者處。例如,電阻改變記憶體裝置可以使用於記憶體裝置120,這使得其可以實現進一步增加容量和提高可靠性。然而,例如,在電阻改變記憶體裝置中具有諸如資料儲存特性等高可靠性的電阻改變記憶體裝置通常具有高寫入臨界值電壓(例如,1V或更高),或者電阻改變記憶體裝置的進一步小型化可以進一步增加寫入臨界值電壓。因此,期望與上述具有高可靠性的記憶體裝置組合使用的切換裝置具有大的切換臨界值電壓。
此外,例如,為了操作幾千位元(kBits)的記憶體胞陣列或更多,必須如上所述在切換裝置的非選擇(OFF)期間減少洩漏電流。這是因為在洩漏電流大的情況下發生諸如寫入錯誤的故障。進一步,在小型化的儲存單元中,為了獲得操作記憶體裝置所需的電流,在開啟狀態下的高電流密度是必需的。因此,在切換裝置中,需要較大的選擇比例(高開啟電流和低洩漏電流)。
作為具有合適的開啟/關閉比例的切換裝置,可以採用使用硫屬化物材料的OTS裝置。在OTS裝置中,提供在電極之間的OTS層可以由例如GeTe、GeSbTe、GeSiAsTe、GeSe、GeSbSe、GeSiAsSe、GeS、GeSbS或GeSiAsS等硫屬化物製成。根據本揭露的進一步實施方式,OTS層可以包含硼、碳、或其他材料。因此用於形成OTS層的材料的其他實施例包含B+C+Si+Ge和S+Se+Te的組合。電極通常彼此相對。由這些硫屬化物中的任何一者製成的切換裝置具有一種特性(雙向臨界值切換),其中電流在特定臨界值電壓或更高時突然增加;因此,與PN二極體等其他切換裝置相比,切換裝置在開啟狀態下得到相對大的電流密度。然而,切換臨界值電壓不夠高,並且在具有高寫入臨界值電壓的電阻改變記憶體裝置和OTS裝置被組合在一起的情況下,在切換記憶體裝置之前切換OTS裝置。這導致用於讀取或寫入的電壓餘裕變窄的問題。此外,非選擇(OFF)狀態下的洩漏電流很大,這容易導致失靈(寫入錯誤或抹除錯誤)。特別是在大容量的記憶體胞陣列中,洩漏電流的問題與記憶體胞陣列的尺寸成正比;因此,期望較大的開啟/關閉比例以增加寫入/讀取餘裕。
此外,形成典型切換裝置的硫屬化物的能隙最多為約2.2eV。因此,在能夠實現小型化(例如,100nm或更少)的厚度的情況下,難以充分減少洩漏電流。
根據本揭露的至少某些實施方式,切換層224係使用硫屬元素諸如Te、Se和S以及選自Si、B和C中的一種或更多種、以及O和N中的一種或兩種所形成。切換層224藉由分散高電阻元件(例如B或Si)或高電阻化合物(例如,BN、B2 O3 、SiN、SiC、和SiO2 )來增加電阻值,從而在關閉狀態中減少洩漏電流。
而且,在這樣的實施方式中,向硫屬化物添加諸如B、C、Si、N、或O的元素使非晶結構穩定,從而獲得穩定的OTS現象並顯著減少在開啟狀態中的電阻值。進一步,類金屬輕元素與硫屬元素具有相對大的結合能;因此,類金屬輕元素使得其可以增加崩潰電壓,從而增加雙向臨界值電壓。這使得其可以增加在選擇狀態和非選擇狀態中的電流的開啟/關閉比例和切換臨界值電壓的值。進一步,可以藉由在切換層224中分散諸如BN、SiN、或SiCN的具有大能隙的化合物來減少洩漏電流。
另一個考慮因素是電流尖峰,其係當在記憶體胞108操作期間橫跨記憶體胞108的電壓降突然減少時所發生的。稱為「迅速回復(snap back)」或「迅速電壓(snap voltage)」的這種現像是儲存裝置120的性質,並且典型地發生在當將高於特定電壓臨界值的電壓施加橫跨記憶體胞108的時候,導致記憶體胞108上的電阻的突然降低。而且,當它發生時,實現的峰值電流值可以是相對高的(例如大於500微安培)。此外,如圖5所示,由於記憶體胞陣列100的胞108內的佈線(包含但不限於佈線線路104和112、以及電極200、208、和220)的結果,在記憶體胞108的電路內,並且具體地在切換裝置116和儲存裝置120之間,電容504可以是相對高的(例如5飛(femto)法拉)。結果,在大約500微安培的迅速回復期間經歷的電流尖峰可以持續0.1奈秒。這反而會劣化切換裝置116的可靠性。
本發明人已經認識到,藉由使用較高電阻的第一或底部電極200,可以減少迅速回復或突驟期間經歷的峰值電流。本發明人進一步認識到,僅使用較高電阻電極不一定會產生令人滿意的組態。例如,期望提供電極200,其與替代方案相比在升高的電壓下起了減少電流之作用。此外,期望獲得高循環耐久性。為了實現這樣的性能,發明人開發了一種記憶體胞,具有第一或底部電極200,其包含鈦。根據至少某些實施方式,第一電極200至少部分地由TiAlN形成。根據更進一步實施方式,第一電極完全由TiAlN形成。由於各種原因,使用TiAlN是有優勢的。例如,與慣用的底部電極組態相比,TiAlN提供增加的電性電阻,具有減少的峰值電流並且具有優異的循環耐久性。使用TiAlN還允許使用物理氣相沉積(PVD)來形成電極,包含第一200和第二220電極。根據本揭露的至少某些實施方式,底部電極200的電阻是至少12,500歐姆。此外,與其他可能的高電阻電極材料(諸如(W、Ti、Ta、Co、Mo)+(Si、C、Al)+N)相比,可以有更好的均勻性來沉積TiAlN。與其他電極材料相比,TiAlN的良好的循環耐久性可能是由於較好的膜品質。在至少某些實施方式中,由TiAlN形成的電極為至少70%的Al。根據本揭露的更其他實施方式,底部電極200可以由TiCN形成,其可以藉由TDMAT來被沉積。根據本揭露的進一步實施方式,電極200、208、和220中的任何或全部可以由TiAlN形成或可以包含TiAlN。此外,TiAlN,諸如以層的形式,可以插入在第一電極200、切換層224、第二電極220、儲存層204、及/或第三電極208之間的任何位置。
根據本揭露的實施方式,提供一種用於提供第一電極200的方法,其被組態以在迅速電流的情況下提供高電阻。更具體地,圖6描繪一種用於形成高電阻電極的方法的態樣,根據本揭露的實施方式。該方法可以包含提供基板(步驟604)。該方法可以進一步包含使用原子層沉積(ALD)將形成該第一電極200的材料沉積在基板上。沉積可以包含沉積TiN的層的步驟(步驟608)和沉積AlN的層的步驟(步驟612)。或者,可以沉積AlN的層,然後沉積TiN的層。可以使用將四氯化鈦(TiCl4 )引入於其中的氮載子流來沉積TiN。可以使用將三甲基鋁(TMA)引入於其中的氮載子流來沉積AlN。多次交替進行沉積TiN和沉積AlN的步驟(步驟616)。例如,但不限於,這些步驟可以交替執行135次。在多次沉積TiN和AlN的步驟之後,可以在該已沉積的層上執行NH3 退火工序(步驟620)。例如,但不限於,可以執行沉積和退火步驟以實現包括TiAlN的電極200。再者,電極200可以被形成為具有400A的厚度。
本發明的前述討論已經出於說明和描述的目的而被呈現。進一步,該描述並非旨在將本發明限制於此處所揭露的形式。因此,在相關領域的技術或知識範圍內,與上述教示相稱的變動和修改係在本發明的範圍內。在上文描述的實施方式進一步旨在解釋實踐本發明目前已知的最佳模式,並且使本領域的其他技術人員能夠在這樣或其他實施方式中利用本發明,並且利用本發明的具體應用或使用所需的各種修改。旨在將所附申請專利範圍解釋為包含先前技藝允許的程度的替代實施方式。
100‧‧‧記憶體結構104‧‧‧位元線108‧‧‧記憶體胞112‧‧‧字線116‧‧‧切換裝置120‧‧‧儲存裝置200‧‧‧第一電極204‧‧‧儲存層208‧‧‧第三電極212‧‧‧電阻改變層216‧‧‧離子源層220‧‧‧第二電極224‧‧‧切換層304‧‧‧高電阻層504‧‧‧電容604‧‧‧步驟608‧‧‧步驟612‧‧‧步驟616‧‧‧步驟620‧‧‧步驟
[圖1] 圖1是範例三維記憶體結構的立體視圖。   [圖2] 圖2是橫截面視圖,其根據本揭露的實施方式描繪記憶體胞。   [圖3] 圖3是橫截面視圖,其根據本揭露的其他實施方式描繪記憶體胞。   [圖4] 圖4是橫截面視圖,其根據本揭露的其他實施方式描繪記憶體胞。   [圖5] 圖5是記憶體胞的示意描繪圖,根據本揭露的實施方式。   [圖6] 圖6描繪一種用於形成高電阻電極的方法的態樣,根據本揭露的實施方式。
108‧‧‧記憶體胞
116‧‧‧切換裝置
120‧‧‧儲存裝置
200‧‧‧第一電極
204‧‧‧儲存層
208‧‧‧第三電極
212‧‧‧電阻改變層
216‧‧‧離子源層
220‧‧‧第二電極
224‧‧‧切換層

Claims (21)

  1. 一種切換裝置,包括:第一電極,其中,該第一電極含有鈦;第二電極;切換層,其中,該切換層在該第一電極和該第二電極之間,其中,該第一電極由氮化鈦鋁(TiAlN)所形成,以及其中,該第一電極是至少70%Al。
  2. 如請求項1的切換裝置,其中,該第一電極還含有鋁。
  3. 如請求項1的切換裝置,其中,該第一電極還含有氮。
  4. 如請求項1的切換裝置,其中,該第一電極包含氮化鈦鋁(TiAlN)。
  5. 如請求項1的切換裝置,其中,該第一電極與該切換層接觸。
  6. 如請求項1的切換裝置,其中,藉由將外加電壓設定到預定臨界值電壓或更高而將該切換層轉變為低電阻狀 態,以及藉由將該外加電壓降低到該臨界值電壓或更低而將其轉變為高電阻狀態。
  7. 如請求項1的切換裝置,其中,該切換裝置包含至少一或更多種硫屬元素。
  8. 如請求項1的切換裝置,其中,該第一電極的電阻至少12,500Ohms。
  9. 一種儲存單元,包括:複數記憶體胞,其中,在該複數記憶體胞中的每個記憶體胞包含:切換裝置,包含:第一電極,其中,該第一電極包含氮化鈦鋁(TiAlN);第二電極;以及切換層,其中,該切換層在該第一電極和該第二電極之間;儲存裝置,包含:儲存層;第三電極,其中,該儲存層在該第二電極和該第三電極之間,其中,該切換層完全由TiAlN所形成。
  10. 如請求項9的儲存單元,其中,該切換層是至少70%Al。
  11. 如請求項9的儲存單元,其中,該儲存層包含電阻改變層和離子源層。
  12. 如請求項9的儲存單元,其中,該離子源層包含一或更多種硫屬元素。
  13. 如請求項11的儲存單元,其中,該電阻改變層與該第二電極接觸。
  14. 如請求項13的儲存單元,其中,該電阻改變層與該第二電極的第一側接觸,且其中,該儲存層與該第二電極的第二側接觸。
  15. 如請求項9的儲存單元,其中,該儲存層包含一或更多種硫屬元素。
  16. 如請求項14的儲存單元,其中,該儲存裝置進一步包含離子源層。
  17. 如請求項9的儲存單元,其中,該儲存單元是三維記憶體陣列。
  18. 如請求項9的儲存單元,其中,複數列線和複數行線被提供,且其中,每個該記憶體胞被提供在列線和行線的相交點處。
  19. 如請求項9的儲存單元,其中,該第二電極和該第三電極中的至少一者包含TiAlN。
  20. 如請求項9的儲存單元,進一步包括在該第一電極、該切換層、該第二電極、該儲存層、以及該第三電極中的至少二者之間的TiAlN。
  21. 一種用於製造記憶體胞的電極的方法,包括:在基板上沉積TiN的層;在該基板上沉積AlN的層;多次重複沉積TiN的層和沉積Al的層的該步驟;在多次重複沉積TiN的層和沉積Al的層的該步驟之後,對該已沉積的層進行NH3退火。
TW107110435A 2017-04-06 2018-03-27 記憶體胞切換裝置 TWI757460B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/480,782 2017-04-06
US15/480,782 US10658588B2 (en) 2017-04-06 2017-04-06 Memory cell switch device

Publications (2)

Publication Number Publication Date
TW201904101A TW201904101A (zh) 2019-01-16
TWI757460B true TWI757460B (zh) 2022-03-11

Family

ID=61972178

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107110435A TWI757460B (zh) 2017-04-06 2018-03-27 記憶體胞切換裝置

Country Status (6)

Country Link
US (1) US10658588B2 (zh)
JP (1) JP2020516057A (zh)
KR (1) KR20190136001A (zh)
CN (1) CN110462741A (zh)
TW (1) TWI757460B (zh)
WO (1) WO2018186166A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10861902B2 (en) 2017-06-13 2020-12-08 Samsung Electronics Co., Ltd. Semiconductor device having magnetic tunnel junction pattern
KR102366798B1 (ko) 2017-06-13 2022-02-25 삼성전자주식회사 반도체 소자
FR3076081B1 (fr) * 2017-12-26 2022-06-24 Commissariat Energie Atomique Cellule elementaire comportant une memoire resistive et un selecteur, etage et matrice d'etages comportant une pluralite de ces cellules et procede de fabrication associe
JP2020145364A (ja) 2019-03-08 2020-09-10 キオクシア株式会社 記憶装置
JP2020150082A (ja) * 2019-03-12 2020-09-17 キオクシア株式会社 記憶装置
CN112018232A (zh) * 2019-05-31 2020-12-01 中国科学院上海微系统与信息技术研究所 一种选通管材料及包含选通管材料的选通管单元
JP2021103749A (ja) * 2019-12-25 2021-07-15 キオクシア株式会社 抵抗変化素子

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050029505A1 (en) * 2003-08-04 2005-02-10 Lowrey Tyler A. Phase change access device for memories
US20090196088A1 (en) * 2008-02-01 2009-08-06 Rok Dittrich Resistance control in conductive bridging memories
US20140021433A1 (en) * 2012-07-11 2014-01-23 Altis Semiconductor Microelectronic device with programmable memory
US20140264223A1 (en) * 2013-03-15 2014-09-18 Intermolecular Inc. Metal Aluminum Nitride Embedded Resistors for Resistive Random Memory Access Cells

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004247559A (ja) * 2003-02-14 2004-09-02 Elpida Memory Inc 半導体装置及びその製造方法
WO2014194069A2 (en) * 2013-05-29 2014-12-04 Shih-Yuan Wang Resistive random-access memory formed without forming voltage
JP6151650B2 (ja) * 2014-01-17 2017-06-21 ソニーセミコンダクタソリューションズ株式会社 記憶装置
KR102337410B1 (ko) * 2015-04-06 2021-12-10 삼성전자주식회사 반도체 소자의 미세 패턴 형성 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050029505A1 (en) * 2003-08-04 2005-02-10 Lowrey Tyler A. Phase change access device for memories
US20090196088A1 (en) * 2008-02-01 2009-08-06 Rok Dittrich Resistance control in conductive bridging memories
US20140021433A1 (en) * 2012-07-11 2014-01-23 Altis Semiconductor Microelectronic device with programmable memory
US20140264223A1 (en) * 2013-03-15 2014-09-18 Intermolecular Inc. Metal Aluminum Nitride Embedded Resistors for Resistive Random Memory Access Cells

Also Published As

Publication number Publication date
JP2020516057A (ja) 2020-05-28
KR20190136001A (ko) 2019-12-09
WO2018186166A1 (en) 2018-10-11
CN110462741A (zh) 2019-11-15
US20180294408A1 (en) 2018-10-11
US10658588B2 (en) 2020-05-19
TW201904101A (zh) 2019-01-16

Similar Documents

Publication Publication Date Title
TWI757460B (zh) 記憶體胞切換裝置
TWI661535B (zh) 切換裝置及儲存單元
KR102297252B1 (ko) 스위치 소자 및 기억 장치
KR102530067B1 (ko) 가변 저항 메모리 소자 및 그 제조 방법
KR102036882B1 (ko) 역 상 변화 특성을 갖는 상 변화 메모리 소자 및 이를 이용하여 고집적 3차원 아키텍처를 갖는 상 변화 메모리
US7558105B2 (en) Phase change memory devices and multi-bit operating methods for the same
US7492635B2 (en) NOR-type hybrid multi-bit non-volatile memory device and method of operating the same
US7282759B2 (en) Memory device having serially connected resistance nodes
US20060113614A1 (en) Nonvolatile memory device and method including resistor and transistor
US20060197130A1 (en) Phase change memory devices and fabrication methods thereof
US7449360B2 (en) Phase change memory devices and fabrication methods thereof
US11522132B2 (en) Storage device and storage unit with a chalcogen element
US20200066794A1 (en) Memory cell switch device
US20220271091A1 (en) Variable resistance memory device
KR102395814B1 (ko) 선택 소자 및 이를 포함하는 메모리 소자
KR102660633B1 (ko) 고압 수소 열처리된 선택 소자층을 구비한 가변 저항 메모리 장치 및 그 제조 방법
US20240147735A1 (en) Metal-doped switching device and semiconductor device including the same
KR20230145904A (ko) 칼코게나이드 재료, 이를 포함하는 스위칭 소자, 및 스위칭 소자를 포함하는 메모리 장치
KR20230162444A (ko) 상변화 재료를 포함하는 메모리 장치

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees