TWI739716B - 測試電路 - Google Patents

測試電路 Download PDF

Info

Publication number
TWI739716B
TWI739716B TW110107576A TW110107576A TWI739716B TW I739716 B TWI739716 B TW I739716B TW 110107576 A TW110107576 A TW 110107576A TW 110107576 A TW110107576 A TW 110107576A TW I739716 B TWI739716 B TW I739716B
Authority
TW
Taiwan
Prior art keywords
circuit
flip
flop
normal
test
Prior art date
Application number
TW110107576A
Other languages
English (en)
Other versions
TW202236293A (zh
Inventor
許烱發
黃振國
陸美娟
卓暐中
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW110107576A priority Critical patent/TWI739716B/zh
Priority to US17/409,871 priority patent/US11519962B2/en
Application granted granted Critical
Publication of TWI739716B publication Critical patent/TWI739716B/zh
Publication of TW202236293A publication Critical patent/TW202236293A/zh

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3177Testing of logic operation, e.g. by logic analysers
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318533Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
    • G01R31/318536Scan chain arrangements, e.g. connections, test bus, analog signals
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • G01R31/318307Generation of test inputs, e.g. test vectors, patterns or sequences computer-aided, e.g. automatic test program generator [ATPG], program translations, test program debugging
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318502Test of Combinational circuits
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318533Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318533Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
    • G01R31/318541Scan latches or cell details
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318533Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
    • G01R31/318544Scanning methods, algorithms and patterns
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318533Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
    • G01R31/318566Comparators; Diagnosing the device under test
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3187Built-in tests
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/18Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
    • G11C29/30Accessing single arrays
    • G11C29/32Serial access; Scan testing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • G11C29/56004Pattern generation

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

一種測試電路,包括複數個常態正反器以及一改良式正反器。該些常態正反器各自包括一第一輸入腳位、一第二輸入腳位以及一第一輸出腳位,並用以根據一掃描致能訊號選擇性地暫存該第一輸入腳位的輸入值或該第二輸入腳位的輸入值。該改良式正反器包括分別耦接於一黑盒子電路、該些常態正反器與複數個組合邏輯電路的一第三輸入腳位、一第四輸入腳位以及一第二輸出腳位,並用以根據一掃描測試模式訊號選擇性地暫存該第三輸入腳位的輸入值或者該第四輸入腳位的輸入值。

Description

測試電路
本揭示內容係有關於一種積體電路的測試電路,特別是指一種用於測試包括記憶體的積體電路的測試電路。
隨著半導體製程技術的發展,積體電路(IC,Integrated Circuit)上包含了數位邏輯電路以及許多的嵌入式記憶體(例如:TCAM/TCM、RAM、SRAM)。一般來說,積體電路上還會包含用於測試嵌入式記憶體的記憶體內建自測(MBIST,Memory Build-in Self-test)電路以及用於測試數位邏輯電路的掃描鍊測試(scan chain test)電路。
然而,傳統的掃描鍊測試電路包含了用於旁通記憶體的旁通電路(by-pass circuit)以及用於選擇性地輸出記憶體的輸出訊號或旁通電路的輸出訊號的多工器,旁通電路常常導致積體電路有電路面積增加以及繞線壅塞(routing congestion)的問題,而多工電路則容易使得記憶體的輸出訊號發生延遲,進而導致時序違規(timing violation)的問題。
本揭示內容的一態樣為一測試電路。該測試電路用於測試一積體電路,其中該積體電路包括一黑盒子電路以及複數個組合邏輯電路,該測試電路包括複數個常態正反器以及一改良式正反器。該些常態正反器各自包括一第一輸入腳位、一第二輸入腳位以及一第一輸出腳位,並用以根據一掃描致能訊號選擇性地暫存該第一輸入腳位的輸入值或者該第二輸入腳位的輸入值。該改良式正反器包括分別耦接於該黑盒子電路、該些常態正反器與該些組合邏輯電路的一第三輸入腳位、一第四輸入腳位以及一第二輸出腳位,並用以根據一掃描測試模式訊號選擇性地暫存該第三輸入腳位的輸入值或者該第四輸入腳位的輸入值。
綜上,藉由將接收掃描測試模式訊號的改良式正反器耦接於記憶體的輸出端,本揭示內容的測試電路得以省略習知的旁通電路以及耦接於記憶體的輸出端的多工器。如此一來,電路面積得以縮減,繞線壅塞的問題不易發生,且記憶體的輸出訊號得以減少延遲(避免時序違規的問題)。此外,由於測試電路在元件數量減少的情況下仍可完成掃描測試,積體電路的測試良率能提高,且掃描測試的成本能降低。
下文係舉實施例配合所附圖式作詳細說明,但所描述的具體實施例僅用以解釋本案,並不用來限定本案,而結構操作之描述非用以限制其執行之順序,任何由元件重新組合之結構,所產生具有均等功效的裝置,皆為本揭示內容所涵蓋的範圍。
在全篇說明書與申請專利範圍所使用之用詞(terms),除有特別註明外,通常具有每個用詞使用在此領域中、在此揭示之內容中與特殊內容中的平常意義。
關於本文中所使用之「耦接」或「連接」,均可指二或多個元件相互直接作實體或電性接觸,或是相互間接作實體或電性接觸,亦可指二或多個元件相互操作或動作。
另外,本文中所使用之「組合邏輯電路」是指由各種邏輯閘組成的電路,而本文中所使用之「常態正反器」以及「改良式正反器」則是指不同於組合邏輯電路的「序向邏輯電路」。
請參閱第1圖,第1圖描述了晶片(圖中未示)上的積體電路1可藉由位於晶片外部的自動測試設備ATE來被測試。如第1圖所示,積體電路1包含一記憶體10、複數個組合邏輯電路(為簡化說明,第1圖中僅示出一個組合邏輯電路CL)以及根據本揭示內容的其中部分實施例的一測試電路50,其中記憶體10、組合邏輯電路CL和測試電路50耦接於彼此。在測試積體電路1時,自動測試設備ATE產生已知的測試向量TV,經由晶片上的掃描輸入端SI將測試向量TV輸入至積體電路1,並藉由晶片上的掃描輸出端SO接收測試電路50的掃描輸出值SOV,以判斷組合邏輯電路CL是否正常。此外,測試電路50還可測試記憶體10是否正常。
請參閱第2圖,於部分實施例中,測試電路50包括複數個常態正反器(為簡化說明,第2圖中僅示出五個常態正反器FF1~FF5)、至少一個改良式正反器MFF、一記憶體內建自測電路20、一多工器MUX以及一回授電路FB。測試電路50根據一掃描測試模式訊號Ms以及一內建自測模式訊號Mb可選擇性地操作於一掃描測試模式(以測試積體電路1上的組合邏輯電路)或者一記憶體內建自測模式(以測試積體電路1上的記憶體10)。
如第2圖所示,常態正反器FF1~FF5各自包含第一輸入腳位D1、第二輸入腳位SI1、第一致能腳位SE1以及第一輸出腳位Q1,且各自用以根據一掃描致能訊號Sen(與第一致能腳位SE1相連接)選擇性地暫存第一輸入腳位D1的輸入值或者第二輸入腳位SI1的輸入值。改良式正反器MFF包含第三輸入腳位D2、第四輸入腳位SI2、第二致能腳位SE2以及第二輸出腳位Q2,且用以根據掃描測試模式訊號Ms(與第二致能腳位SE2相連接)選擇性地暫存第三輸入腳位D2的輸入值或者第四輸入腳位SI2的輸入值。當測試電路50操作於掃描測試模式時,掃描測試模式訊號Ms會一直保持為第一準位(例如: 高準位)。但掃描致能訊號Sen會根據目前測試電路50是處於一位移(shift)或一擷取(capture)階段來設為第一準位或第二準位(例如:低準位)。
結構上,常態正反器FF1的第一輸入腳位D1耦接於組合邏輯電路CL2,常態正反器FF1的第二輸入腳位SI1耦接於常態正反器FF3的第一輸出腳位Q1(為簡化說明,第2圖中常態正反器FF3僅標示出第一輸出腳位Q1),常態正反器FF1的第一致能腳位SE1用以接收掃描致能訊號Sen,而常態正反器FF1的第一輸出腳位Q1耦接於改良式正反器MFF的第四輸入腳位SI2。
常態正反器FF2的第一輸入腳位D1耦接於組合邏輯電路CL3,常態正反器FF2的第二輸入腳位SI1耦接於改良式正反器MFF的第二輸出腳位Q2,常態正反器FF2的第一致能腳位SE1用以接收掃描致能訊號Sen,而常態正反器FF2的第一輸出腳位Q1耦接於其他組合邏輯電路(圖中未示)。
於其他部分實施例中,常態正反器FF2的第一輸出腳位Q1可同時耦接於其他組合邏輯電路(圖中未示)以及後一級的常態正反器(圖中未示)。
改良式正反器MFF的第三輸入腳位D2耦接於記憶體10的輸出端,改良式正反器MFF的第四輸入腳位SI2耦接於常態正反器FF1的第一輸出腳位Q1,改良式正反器MFF的第二致能腳位SE2用以接收掃描測試模式訊號Ms,而改良式正反器MFF的第二輸出腳位Q2耦接於常態正反器FF2的第二輸入腳位SI1以及組合邏輯電路CL1。
於第2圖所示的實施例中,記憶體內建自測電路20耦接於改良式正反器MFF的第二輸出腳位Q2以及多工器MUX。請參閱第3圖,記憶體內建自測電路20包含一比較邏輯電路210、一處理電路220以及一測試樣型產生器230。具體而言,比較邏輯電路210耦接於改良式正反器MFF的第二輸出腳位Q2,處理電路220耦接於比較邏輯電路210,而測試樣型產生器230耦接於處理電路220以及多工器MUX。
又如第2圖所示,多工器MUX的第一輸入端耦接於記憶體內建自測電路20,多工器MUX的第二輸入端耦接於組合邏輯電路CL4,而多工器MUX的輸出端耦接於記憶體10的輸入端以及回授電路FB。
常態正反器FF4的第一輸入腳位D1耦接於回授電路FB,常態正反器FF4的第二輸入腳位SI1耦接於常態正反器FF5的第一輸出腳位Q1(為簡化說明,第2圖中常態正反器FF5僅標示出第一輸出腳位Q1),常態正反器FF4的第一致能腳位SE1用以接收掃描致能訊號Sen,而常態正反器FF4的第一輸出腳位Q1耦接於組合邏輯電路CL4。
在另一實施例中,第2圖中的組合邏輯電路CL4也可以不存在。此時,常態正反器FF4的第一輸出腳位Q1直接耦接於多工器MUX的一輸入端(例如:上述多工器MUX的第二輸入端),此狀況並不影響本發明運作。
因為記憶體旁通(by-pass)電路已被拿掉,為了測試組合邏輯電路CL4和多工器MUX,藉由加上回授電路FB將多工器MUX的輸出回授到任一常態正反器(例如:常態正反器FF4)的第一輸入腳位。回授電路FB耦接於多工器MUX的輸出端、常態正反器FF4的第一輸入腳位D1以及一邏輯電路(圖中未示),其中,所述邏輯電路可為組合邏輯電路或者常態正反器。具體而言,回授電路FB包含一第一邏輯閘L1以及一第二邏輯閘L2。第一邏輯閘L1的第一輸入端用以接收掃描測試模式訊號Ms,第一邏輯閘L1的第二輸入端耦接於多工器MUX的輸出端以及記憶體10的輸入端之間。第二邏輯閘L2的第一輸入端耦接於第一邏輯閘L1的輸出端,第二邏輯閘L2的第二輸入端耦接於所述邏輯電路,第二邏輯閘L2的輸出端耦接於常態正反器FF4的第一輸入腳位D1。
關於實施例中所使用的「常態正反器」,其第一個輸入腳位(例如:第一輸入腳位D1)通常耦接於前一級的組合邏輯電路,其第二個輸入腳位(例如:第二輸入腳位SI1)通常耦接於前一級的正反器的輸出腳位,其致能腳位(例如:第一致能腳位SE1)通常用以接收掃描致能訊號Sen,而其輸出腳位(例如:第一輸出腳位Q1)通常耦接於後一級的組合邏輯電路或/及後一級的正反器的輸入腳位以形成一個掃描鍊(scan chain)。
關於實施例中所使用的「改良式正反器」,其第一個輸入腳位(例如:第三輸入腳位D2)通常耦接於記憶體10的輸出端,其第二個輸入腳位(例如:第四輸入腳位SI2)通常耦接於前一級的正反器的輸出腳位,其致能腳位(例如:第二致能腳位SE2)通常用以接收掃描測試模式訊號Ms,而其輸出腳位(例如:第二輸出腳位Q2)通常耦接於後一級的組合邏輯電路、後一級的正反器的輸入腳位或/及記憶體內建自測電路20。
在測試初期,測試電路50先操作於掃描測試模式,以測試積體電路1中的所有組合邏輯電路。當測試電路50操作於掃描測試模式時,掃描測試模式訊號Ms具有第一準位(例如:高準位)。由於記憶體內建自測電路20中也有可被測試的組合邏輯電路,內建自測模式訊號Mb的準位無需特別限制。
在透過掃描鏈技術進行掃描測試(scan test)時,檢測過程包含位移(shift)及擷取(capture)階段(phase)。自動測試設備ATE產生的測試向量TV於位移階段時被輸入至測試電路50中的一個第一級的常態正反器(圖中未示)。於部分實施例中,測試向量TV由預設數量的“0(邏輯零)”及“1(邏輯壹)”排列組成,自動測試設備ATE根據測試電路50中的各個正反器將被設定的數值決定“0”及“1”的排列方式。
首先,測試電路50操作於掃描測試模式中的位移階段。此時,掃描測試模式訊號Ms具有第一準位,且掃描致能訊號Sen具有第一準位。如此一來,積體電路1上的常態正反器FF1~FF5各自根據第一準位的掃描致能訊號Sen讀取第二輸入腳位SI1的輸入值(即為前一級正反器的輸出值)。改良式正反器MFF根據第一準位的掃描測試模式訊號Ms讀取第四輸出腳位SI2的輸入值(即為前一級正反器的輸出值)。又如第2圖所示,常態正反器FF1~FF5與改良式正反器MFF均接收時脈訊號CLK。隨著時脈訊號CLK中各週期脈衝的觸發,常態正反器FF1~FF5與改良式正反器MFF各自會不斷地讀取前一級正反器的輸出值,同時又將原先所儲存的值輸出至後一級正反器。在位移階段結束時,測試向量TV中針對測試電路50中的各個正反器的數值便會設定至測試電路50中的各個正反器上。此階段動作便是為了初始化所有正反器的值。
舉例來說,自動測試設備ATE產生的測試向量TV中針對改良式正反器MFF與常態正反器FF2的數值可能為[0,1]。假設於時脈訊號CLK的其中一週期中,常態正反器FF3與常態正反器FF1所儲存的值分別為“0”與“1”。於下一個週期中,常態正反器FF1將儲存常態正反器FF3先前所暫存的值“0”,且改良式正反器MFF將儲存常態正反器FF1先前所暫存的值“1”。此外,常態正反器FF2將儲存改良式正反器MFF先前所暫存的值(例如:“0”) 。於下下一個週期中,也就是位移階段結束時,改良式正反器MFF將儲存常態正反器FF1先前所暫存的值“0”,常態正反器FF2將儲存改良式正反器MFF先前所暫存的值“1”。
接著,測試電路50操作於掃描測試模式中的擷取階段。在擷取階段的初期,積體電路1中的各個組合邏輯電路會根據前一級的正反器在位移階段中所設定好的數值進行運算,並產生輸出值。當測試電路50操作於掃描測試模式中的擷取階段時,掃描測試模式訊號Ms仍具有第一準位,而掃描致能訊號Sen則具有第二準位(例如:低準位)。與位移階段不同的是,積體電路1上的常態正反器FF1~FF5各自根據第二準位的掃描致能訊號Sen讀取第一輸入腳位D1的輸入值(即為前一級組合邏輯電路的輸出值)。隨著時脈訊號CLK中脈衝的觸發,常態正反器FF1~FF5各自會擷取記錄前一級組合邏輯電路的輸出值,而改良式正反器MFF仍根據第一準位的掃描測試模式訊號Ms讀取常態正反器FF1的輸出值。若此時改良式正反器MFF如習知技藝透過第三輸入腳位D2讀取記憶體10的輸出值,則會得到不可預測的記憶體資料,使得測試錯誤涵蓋率(fault coverage)下降。故本發明將改良式正反器MFF之致能腳位改為耦接掃描測試模式訊號Ms來提高測試錯誤涵蓋率。
由於記憶體旁通電路已被移除,耦接於記憶體10的輸入端的組合邏輯電路(例如:第2圖中所示的組合邏輯電路CL4或者記憶體內建自測電路20中的組合邏輯電路)的輸出值無法經由旁通電路傳遞至後一級的正反器(亦即改良式正反器MFF),進而導致自動測試設備ATE無法測試到所有的組合邏輯電路。值得注意的是,測試電路50可藉由回授電路FB將耦接於記憶體10的輸入端的組合邏輯電路的輸出值回授至常態正反器FF4,因而自動測試設備ATE能透過常態正反器FF4測試耦接於記憶體10的輸入端的組合邏輯電路。
具體而言,當測試電路50操作於擷取階段時,多工器MUX根據第一準位或第二準位的內建自測模式訊號Mb選擇性地輸出記憶體內建自測電路20中的組合邏輯電路的輸出值或者組合邏輯電路CL4的輸出值。於部分實施例中,第一邏輯閘L1為及閘,且第二邏輯閘L2為或閘。第一邏輯閘L1根據第一準位的掃描測試模式訊號Ms輸出多工器MUX的輸出值,而第二邏輯閘L2根據第一邏輯閘L1的輸出值以及所述邏輯電路的輸出值進行運算,以輸出一回授值(圖中未示)至常態正反器FF4的第一輸入腳位D1。
擷取階段接結束後,測試電路50又會操作於位移階段。如此一來,積體電路1中的各個組合邏輯電路的輸出值可依序傳遞於測試電路50中的各個正反器,最終經由掃描輸出端SO輸出,並被自動測試設備ATE接收,以判斷積體電路1中的各個組合邏輯電路是否能正常操作。此外,所述回授值可從常態正反器FF4依序傳遞於後面幾級的正反器,進而使自動測試設備ATE可藉由接收所述回授值來判斷耦接於記憶體10的輸入端的組合邏輯電路是否正常。
於部分實施例中,在積體電路1中的各個組合邏輯電路的輸出值被輸出的同時,由自動測試設備ATE產生的另一測試向量TV中的另一組數值也可自掃描輸入端SI依序儲存至積體電路1中的各個正反器,以進行另一次測試。換言之,在測試完積體電路1中的所有組合邏輯電路以前,測試電路50可交替地操作於位移階段以及擷取階段。
在測試完積體電路1中的所有組合邏輯電路後,測試電路50接著操作於一記憶體內建自測模式,以測試記憶體10。當測試電路50操作於記憶體內建自測模式時,掃描測試模式訊號Ms具有第二準位,且內建自測模式訊號Mb具有第一準位。如第3圖所示,處理電路220控制測試樣型產生器230產生一記憶體測試樣型TP。多工器 MUX根據第一準位的內建自測模式訊號Mb接收並輸出記憶體測試樣型TP。記憶體10接收記憶體測試樣型TP,以輸出一記憶體輸出值MOV。改良式正反器MFF根據第二準位的掃描測試模式訊號Ms讀取第三輸入腳位D2的輸入值(即為記憶體10的輸出值),以輸出記憶體輸出值MOV至記憶體內建自測電路20。
又如第3圖所示,比較邏輯電路210接收記憶體輸出值MOV,並比對記憶體輸出值MOV以及一預期值(圖中未示),以產生一比對結果。處理電路220根據所述比對結果選擇性地控制測試樣型產生器230產生另一記憶體測試樣型TP或直接輸出一錯誤訊號Err。具體而言,當所述比對結果表示記憶體輸出值MOV等同於所述預期值時,處理電路220控制測試樣型產生器230產生另一記憶體測試樣型TP,以進一步地測試記憶體10。當所述比對結果表示記憶體輸出值MOV不同於所述預期值時,處理電路220直接輸出錯誤訊號Err至晶片內部暫存器(圖中未示),而自動測試設備ATE可經由I/O匯流排(圖中未示)讀取晶片內部暫存器內容得知錯誤的測試結果,來判斷記憶體10有不正常的狀況發生。
請參閱第4圖,第4圖描述了另一積體電路2的示意圖。積體電路2與積體電路1具有相似的結構,且同樣可藉由位於晶片外部的自動測試設備ATE來被測試。與積體電路1不同的是,積體電路2上的測試電路50並未包含回授電路FB,但還包含了常態正反器FF6。為了解決前述耦接於記憶體10的輸入端的組合邏輯電路無法被測試到的問題,常態正反器FF6被耦接於多工器MUX的輸出端以及記憶體10的輸入端之間。結構上,常態正反器FF6的第一致能腳位SE1耦接於掃描致能訊號Sen,常態正反器FF6的第一輸入腳位D1耦接於多工器MUX的輸出端,且常態正反器FF6的第二輸入腳位SI1耦接於另一常態正反器(圖中未示)的第一輸出腳位Q1。如此一來,耦接於記憶體10的輸入端的組合邏輯電路的輸出值可於擷取階段時暫存於常態正反器FF6(透過第一輸入腳位D1),並於位移階段時依序傳遞於後面串聯的正反器,最終傳遞到掃描輸出端SO使自動測試設備ATE可接收到耦接於記憶體10的輸入端的組合邏輯電路的輸出值。自動測試設備ATE根據此輸出值可以判定組合邏輯電路CL4和多工器MUX是否運作正常。第4圖所示實施例的其餘結構與操作與前述實施例相同或類似,在此不贅述。
在另一實施例中,記憶體內建自測電路20並不需要存在,且耦接於記憶體10的輸入端的多工器MUX也不需要存在或是可視為併入組合邏輯電路CL4內來看待。上面這兩種變形應用並不影響本發明第2圖所提的改良式正反器MFF、回授電路FB及第4圖中的常態正反器FF6的運作。本領域人士能理解相關技術之實施細節,故在此不再贅述。
在另一實施例中,前述實施例中的記憶體10可以是無法應用掃描鍊測試(scan chain test)的任何電路(即,黑盒子電路),例如記憶體10可以是類比電路或無法串成掃描鍊(scan chain)的數位電路。
請參閱第5圖,第5圖描述了又另一積體電路3的示意圖。積體電路3與積體電路1具有相似的結構,且同樣可藉由位於晶片外部的自動測試設備ATE來被測試。與積體電路1不同的是,積體電路3上的測試電路50除了包含改良式正反器MFF1(相當於第2圖所示的改良式正反器MFF)以外,更包含另一改良式正反器MFF2與常態正反器FF7。結構上,改良式正反器MFF2的第三輸入腳位D2耦接於記憶體10的輸出端,改良式正反器MFF2的第四輸入腳位SI2耦接於常態正反器FF7的第一輸出腳位Q1,改良式正反器MFF2的第二致能腳位SE2用以接收掃描測試模式訊號Ms。此外,記憶體內建自測電路20變更為耦接於改良式正反器MFF2的第二輸出腳位Q2,而非耦接於改良式正反器MFF1的第二輸出腳位Q2。第5圖所示實施例的其餘結構與操作與前述實施例相同或類似,在此不贅述。
綜上,藉由將接收掃描測試模式訊號Ms的改良式正反器MFF耦接於記憶體10的輸出端,本揭示內容的測試電路50得以省略習知的旁通電路以及耦接於記憶體的輸出端的多工電路。如此一來,積體電路1~3的電路面積得以縮減,繞線壅塞的問題不易發生,且記憶體10的輸出訊號得以減少延遲(避免時序違規的問題)。此外,由於測試電路50在元件數量減少的情況下仍可完成掃描測試,積體電路的測試良率能提高,且掃描測試的成本能降低。
雖然本揭示內容已以實施方式揭露如上,然其並非用以限定本揭示內容,所屬技術領域具有通常知識者在不脫離本揭示內容之精神和範圍內,當可作各種更動與潤飾,因此本揭示內容之保護範圍當視後附之申請專利範圍所界定者為準。
1,2,3:積體電路
10:記憶體
20:記憶體內建自測電路
50:測試電路
210:比較邏輯電路
220:處理電路
230:測試樣型產生器
ATE:自動測試設備
CL,CL1,CL2,CL3,CL4,CL5:組合邏輯電路
CLK:時脈訊號
D1:第一輸入腳位
D2:第三輸入腳位
Err:錯誤訊號
FF1,FF2,FF3,FF4,FF5,FF6,FF7:常態正反器
FB:回授電路
L1:第一邏輯閘
L2:第二邏輯閘
MFF,MFF1,MFF2:改良式正反器
Ms:掃描測試模式訊號
Mb:內建自測模式訊號
MOV:記憶體輸出值
MUX:多工器
SE1:第一致能腳位
SE2:第二致能腳位
Sen:掃描致能訊號
SI:掃描輸入端
SI1:第二輸入腳位
SI2:第四輸入腳位
SO:掃描輸出端
SOV:掃描輸出值
TV:測試向量
TP:記憶體測試樣型
Q1:第一輸出腳位
Q2:第二輸出腳位
第1圖係根據本揭示內容的部分實施例繪示一種經由自動測試設備測試的積體電路的示意圖。 第2圖係根據本揭示內容的部分實施例繪示一種包含測試電路的積體電路的示意圖。 第3圖係根據本揭示內容的部分實施例繪示一種記憶體內建自測電路的示意圖。 第4圖係根據本揭示內容的部分其他實施例繪示另一種包含測試電路的積體電路的示意圖。 第5圖係根據本揭示內容的部分其他實施例繪示另一種包含測試電路的積體電路的示意圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
1:積體電路
10:記憶體
20:記憶體內建自測電路
50:測試電路
CL1,CL2,CL3,CL4:組合邏輯電路
CLK:時脈訊號
D1:第一輸入腳位
D2:第三輸入腳位
FF1,FF2,FF3,FF4,FF5:常態正反器
FB:回授電路
L1:第一邏輯閘
L2:第二邏輯閘
MFF:改良式正反器
Ms:掃描測試模式訊號
Mb:內建自測模式訊號
MOV:記憶體輸出值
MUX:多工器
SE1:第一致能腳位
SE2:第二致能腳位
Sen:掃描致能訊號
SI1:第二輸入腳位
SI2:第四輸入腳位
TP:記憶體測試樣型
Q1:第一輸出腳位
Q2:第二輸出腳位

Claims (10)

  1. 一種測試電路,用於測試一積體電路,其中該積體電路包括一黑盒子電路以及複數個組合邏輯電路,且該測試電路包括:複數個常態正反器,其中該些常態正反器各自包括一第一輸入腳位、一第二輸入腳位以及一第一輸出腳位,並用以根據一掃描致能訊號選擇性地暫存該第一輸入腳位的輸入值或者該第二輸入腳位的輸入值;以及一改良式正反器,包括分別耦接於該黑盒子電路、該些常態正反器與該些組合邏輯電路的一第三輸入腳位、一第四輸入腳位以及一第二輸出腳位,並用以根據一掃描測試模式訊號選擇性地暫存該第三輸入腳位的輸入值或者該第四輸入腳位的輸入值。
  2. 如請求項1所述之測試電路,其中該第三輸入腳位耦接於該黑盒子電路的輸出端,該第四輸入腳位耦接於該些常態正反器中的一第一常態正反器的該第一輸出腳位,該第二輸出腳位耦接於該些組合邏輯電路中的一第一組合邏輯電路以及該些常態正反器中的一第二常態正反器的該第二輸入腳位。
  3. 如請求項2所述之測試電路,其中當該測試電路操作於一掃描測試模式中的一位移階段時,該掃描致能訊號具有一第一準位,該掃描測試模式訊號具有該第一 準位,該第一常態正反器根據該第一準位的該掃描致能訊號暫存並輸出該些常態正反器中的一第三常態正反器的輸出值,該改良式正反器根據該第一準位的該掃描測試模式訊號暫存並輸出該第一常態正反器的輸出值,而該第二常態正反器根據該第一準位的該掃描致能訊號暫存並輸出該改良式正反器的輸出值。
  4. 如請求項3所述之測試電路,其中當該測試電路操作於該掃描測試模式中的一擷取階段時,該掃描致能訊號具有不同於該第一準位的一第二準位,該掃描測試模式訊號具有該第一準位,該第一常態正反器根據該第二準位的該掃描致能訊號暫存該些組合邏輯電路中的一第二組合邏輯電路的輸出值,該改良式正反器根據該第一準位的該掃描測試模式訊號暫存該第一常態正反器的輸出值,而該第二常態正反器根據該第二準位的該掃描致能訊號暫存該些組合邏輯電路中的一第三組合邏輯電路的輸出值。
  5. 如請求項2所述之測試電路,其中該些組合邏輯電路中的一第四組合邏輯電路耦接於該黑盒子電路的輸入端以及該些常態正反器中的一第四常態正反器之間;其中該第四組合邏輯電路包含一多工器。
  6. 如請求項5所述之測試電路,其更包括一回授電路,其中該回授電路耦接於該第四組合邏輯電路的輸 出端、該第四常態正反器的該第一輸入腳位以及一邏輯電路;當該測試電路操作於一掃描測試模式時,該回授電路根據該第四組合邏輯電路的輸出值以及該邏輯電路的輸出值運算出一回授值,且將該回授值輸出至該第四常態正反器的該第一輸入腳位;當該測試電路未操作於該掃描測試模式時,該回授電路輸出該邏輯電路的輸出值至該第四常態正反器的該第一輸入腳位。
  7. 如請求項6所述之測試電路,其中該回授電路包括一第一邏輯閘以及一第二邏輯閘,該第一邏輯閘的第一輸入端接收該掃描測試模式訊號,該第一邏輯閘的第二輸入端耦接於該第四組合邏輯電路的輸出端以及該黑盒子電路的輸入端之間,該第二邏輯閘的第一輸入端耦接於該第一邏輯閘的輸出端,該第二邏輯閘的第二輸入端耦接於該邏輯電路,該第二邏輯閘的輸出端耦接於該第四常態正反器的該第一輸入腳位。
  8. 如請求項5所述之測試電路,其中該些常態正反器中的該第四常態正反器的該第一輸出腳位耦接於該第四組合邏輯電路,該些常態正反器中的一第五常態正反器耦接於該第四組合邏輯電路的輸出端以及該黑盒子電路的輸入端之間; 當該測試電路操作於一掃描測試模式的一擷取階段時,該掃描致能訊號具有一第二準位,該第五常態正反器根據該第二準位的該掃描致能訊號暫存該第四組合邏輯電路的輸出值;當該測試電路操作於一掃描測試模式的一位移階段時,該掃描致能訊號具有不同於該第二準位的一第一準位,該些常態正反器中的一第六常態正反器耦接於該第五常態正反器的第二輸入腳位,該第五常態正反器根據該第一準位的該掃描致能訊號暫存並輸出該第六常態正反器的輸出值。
  9. 如請求項2所述之測試電路,其中該黑盒子電路為記憶體;其中該測試電路還包含一記憶體內建自測電路,用以輸出用以測試該記憶體的一測試樣型,且耦接於該改良式正反器;其中該測試電路更包括另一改良式正反器,包括一第五輸入腳位、一第六輸入腳位以及一第三輸出腳位,並用以根據該掃描測試模式訊號選擇性地暫存該第五輸入腳位的輸入值或者該第六輸入腳位的輸入值。
  10. 如請求項9所述之測試電路,其中該第五輸入腳位耦接於該記憶體的輸出端以及該改良式正反器的該第三輸入腳位之間,該第六輸入腳位耦接於該些常態正反 器中的一第七常態正反器的該第一輸出腳位,該第三輸出腳位耦接於該記憶體內建自測電路;其中該測試電路更包括一多工器,其中該多工器的第一輸入端耦接於該記憶體內建自測電路,以接收該測試樣型,該多工器的第二輸入端耦接於該些組合邏輯電路中的一第四組合邏輯電路。
TW110107576A 2021-03-03 2021-03-03 測試電路 TWI739716B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110107576A TWI739716B (zh) 2021-03-03 2021-03-03 測試電路
US17/409,871 US11519962B2 (en) 2021-03-03 2021-08-24 Test circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110107576A TWI739716B (zh) 2021-03-03 2021-03-03 測試電路

Publications (2)

Publication Number Publication Date
TWI739716B true TWI739716B (zh) 2021-09-11
TW202236293A TW202236293A (zh) 2022-09-16

Family

ID=78778200

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110107576A TWI739716B (zh) 2021-03-03 2021-03-03 測試電路

Country Status (2)

Country Link
US (1) US11519962B2 (zh)
TW (1) TWI739716B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI800925B (zh) * 2021-09-17 2023-05-01 瑞昱半導體股份有限公司 測試系統以及測試方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004042787A2 (en) * 2002-10-30 2004-05-21 Syntest Technologies, Inc. Method and apparatus for testing asynchronous set/reset faults in a scan-based integrated circuit
US6993695B2 (en) * 2001-06-06 2006-01-31 Agilent Technologies, Inc. Method and apparatus for testing digital devices using transition timestamps
US7340658B2 (en) * 2004-02-27 2008-03-04 Advanced Micro Devices, Inc. Technique for combining scan test and memory built-in self test
TWI428620B (zh) * 2011-03-25 2014-03-01 Lsi Corp 用於積體電路測試之低功率及區域有效掃描單元
US9568551B1 (en) * 2015-09-16 2017-02-14 Freescale Semiconductor, Inc. Scan wrapper circuit for integrated circuit

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997021107A1 (en) * 1995-12-05 1997-06-12 Atg Technology, Inc. Partial scan logic
US5909451A (en) * 1996-11-21 1999-06-01 Sun Microsystems, Inc. System and method for providing scan chain for digital electronic device having multiple clock domains
US6615392B1 (en) * 2000-07-27 2003-09-02 Logicvision, Inc. Hierarchical design and test method and system, program product embodying the method and integrated circuit produced thereby
JP3606525B2 (ja) * 2002-12-05 2005-01-05 沖電気工業株式会社 スキャンテスト回路
US7149942B2 (en) * 2002-12-16 2006-12-12 Renesas Technology Corp. Semiconductor integrated circuit with test circuit
JP4808051B2 (ja) * 2006-03-14 2011-11-02 ルネサスエレクトロニクス株式会社 半導体集積回路装置とそのテスト方法
US8045401B2 (en) * 2009-09-18 2011-10-25 Arm Limited Supporting scan functions within memories
US20130111285A1 (en) * 2011-10-27 2013-05-02 Lsi Corporation Scan test circuitry comprising scan cells with functional output multiplexing
US20130117618A1 (en) * 2011-11-03 2013-05-09 Freescale Semiconductor, Inc Scan testing of integrated circuit with clock gating cells
US8868989B2 (en) * 2012-07-12 2014-10-21 Freescale Semiconductor, Inc. System for testing error detection circuits
KR20150097074A (ko) * 2014-02-18 2015-08-26 에스케이하이닉스 주식회사 테스트 회로 및 이를 포함하는 반도체 장치
CN105631077B (zh) * 2014-11-07 2020-05-15 恩智浦美国有限公司 具有增大的故障覆盖率的集成电路
US9599672B2 (en) * 2014-12-11 2017-03-21 Nxp Usa, Inc. Integrated circuit with scan chain having dual-edge triggered scannable flip flops and method of operating thereof
EP3836397A1 (en) * 2019-12-10 2021-06-16 Samsung Electronics Co., Ltd. A true single phase clock (tspc) pre-charge based flip-flop

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6993695B2 (en) * 2001-06-06 2006-01-31 Agilent Technologies, Inc. Method and apparatus for testing digital devices using transition timestamps
WO2004042787A2 (en) * 2002-10-30 2004-05-21 Syntest Technologies, Inc. Method and apparatus for testing asynchronous set/reset faults in a scan-based integrated circuit
US7340658B2 (en) * 2004-02-27 2008-03-04 Advanced Micro Devices, Inc. Technique for combining scan test and memory built-in self test
TWI428620B (zh) * 2011-03-25 2014-03-01 Lsi Corp 用於積體電路測試之低功率及區域有效掃描單元
US9568551B1 (en) * 2015-09-16 2017-02-14 Freescale Semiconductor, Inc. Scan wrapper circuit for integrated circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI800925B (zh) * 2021-09-17 2023-05-01 瑞昱半導體股份有限公司 測試系統以及測試方法

Also Published As

Publication number Publication date
US11519962B2 (en) 2022-12-06
US20220283222A1 (en) 2022-09-08
TW202236293A (zh) 2022-09-16

Similar Documents

Publication Publication Date Title
US7007215B2 (en) Test circuit capable of testing embedded memory with reliability
US6442721B2 (en) Accelerating scan test by re-using response data as stimulus data
TWI403745B (zh) 非同步掃描鍊電路
US7444569B2 (en) Semiconductor integrated circuit having test circuitry with reduced power consumption
US8621302B2 (en) Data summing boundary—cell connected with output and scan chain
US8438433B2 (en) Registers with full scan capability
US7890826B2 (en) Method and apparatus for test of asynchronous pipelines
US6853212B2 (en) Gated scan output flip-flop
JP4274457B2 (ja) トランスペアレントラッチ回路
TWI739716B (zh) 測試電路
US7788565B2 (en) Semiconductor integrated circuit
CN115236493B (zh) Dft测试电路、测试系统以及测试方法
US7900103B2 (en) Scan chain architecture for increased diagnostic capability in digital electronic devices
JP3420142B2 (ja) スキャンパステスト用のフリップフロップ回路
US20060085707A1 (en) High speed energy conserving scan architecture
JP2003121497A (ja) 論理回路テスト用スキャンパス回路及びこれを備えた集積回路装置
JP2004061183A (ja) 半導体集積回路のテスト装置
CN115078956A (zh) 测试电路
TWI831399B (zh) 半導體晶片及序列檢查電路
TWI805469B (zh) 半導體晶片及序列檢查電路
JP2004037183A (ja) スキャンフリップフロップ
JP3275952B2 (ja) ディジタル論理回路のテスト回路
JPH07248904A (ja) 線型帰還シフトレジスタおよび半導体集積回路装置
JP2874248B2 (ja) 診断用スキャンパス付き電子回路
Praneeth et al. A Novel Architecture Design of a USB Module in Wireless Modem for IOT Applications