TWI734452B - 記憶體裝置以及寫入方法 - Google Patents

記憶體裝置以及寫入方法 Download PDF

Info

Publication number
TWI734452B
TWI734452B TW109113670A TW109113670A TWI734452B TW I734452 B TWI734452 B TW I734452B TW 109113670 A TW109113670 A TW 109113670A TW 109113670 A TW109113670 A TW 109113670A TW I734452 B TWI734452 B TW I734452B
Authority
TW
Taiwan
Prior art keywords
conductive layer
protrusion
writing
memory
memory device
Prior art date
Application number
TW109113670A
Other languages
English (en)
Other versions
TW202141494A (zh
Inventor
張恕豪
林建忠
梁育庭
余王傑
蕭夏彩
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW109113670A priority Critical patent/TWI734452B/zh
Priority to CN202011180410.0A priority patent/CN112309447B/zh
Application granted granted Critical
Publication of TWI734452B publication Critical patent/TWI734452B/zh
Publication of TW202141494A publication Critical patent/TW202141494A/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits

Abstract

一種記憶體裝置包含一記憶體元件、一選擇開關及寫入電路。該記憶體元件的一介電層連接於兩層導電層之間,並且兩層導電層各自具有可熔斷的一突出部。寫入電路施加第一寫入訊號至記憶體元件,導致在介電層之中鄰近兩導電層之間的可擊穿部分電短路;施加第二寫入訊號至記憶體元件,導致兩導電層各自的突出部熔斷。

Description

記憶體裝置以及寫入方法
本案內容係關於一種記憶體裝置。特別是關於一種非揮發性的記憶體裝置以及其寫入方法。
記憶體是電子計算機中的重要組成元件,隨著各種應用的情況不同,發展出了許多不同的記憶體架構。包含屬於非揮發性記憶體的唯讀記憶體,唯讀記憶體在裝置斷電後仍可記錄其中的資料。然而,隨著記憶體體積的縮小,記憶體的寫入電壓越來越接近讀取電壓,儲存資料的裝置及方法更受到重視。
本揭示文件提供一種記憶體裝置包含複數個記憶體元件、複數個選擇開關以及寫入電路。複數個選擇開關分別耦接至該些記憶體元件。寫入電路透過該些選擇開關將一寫入訊號輸入至該些記憶體元件其中一者。該些記憶體元件各自包含第一導電層、第二導電層以及介電層。第一導電層耦接該些選擇開關其中一者,該第一導電層用以接收該寫入訊號,該第一導電層具有一第一突出部。第二導電層耦接至一系統低電壓,該第二導電層與該第一導電層位於不同層,該第二導電層具有一第二突出部位置對應該第一突出部。介電層設置於該第一導電層以及該第二導電層之間,該介電層包含一可擊穿部分設置於該第一突出部與該第二突出部之間。
本揭示文件提供一種寫入方法,用於一記憶體裝置其包含至少一記憶體元件,該至少一記憶體元件各自包含一第一導電層、一第二導電層以及一介電層,該第一導電層具有一第一突出部,該第二導電層具有一第二突出部,該介電層包含一可擊穿部分設置於該第一突出部與該第二突出部之間,該寫入方法包含:選擇性地提供一第一寫入訊號或一第二寫入訊號至該第一導電層。其中該第一寫入訊號高於一第一臨界電壓準位且低於一第二臨界電壓準位,該第一寫入訊號用以由該第一突出部傳送至該第二突出部並且擊穿該介電層之該可擊穿部分,使得該第一導電層與該第二導電層短路。其中該第二寫入訊號之電壓高於該第二臨界電壓準位,該第二寫入訊號用以由該第一突出部傳送至該第二突出部,使得該第一突出部與該第二突出部分別熔斷,進而使得該第一導電層與該第二導電層斷路。
綜上所述,本揭露的記憶體裝置及寫入方法提供一種記憶體裝置及其寫入方法,可將記憶體裝置中的記憶體單元編程為邏輯狀態「1」以及邏輯狀態「0」的其中之一。
下文係舉實施例配合所附圖式作詳細說明,以更好地理解本案的態樣,但所提供之實施例並非用以限制本案所涵蓋的範圍,而結構操作之描述非用以限制其執行之順序,任何由元件重新組合之結構,所產生具有均等功效的裝置,皆為本案所涵蓋的範圍。此外,根據業界的標準及慣常做法,圖式僅以輔助說明為目的,並未依照原尺寸作圖,實際上各種特徵的尺寸可任意地增加或減少以便於說明。下述說明中相同元件將以相同之符號標示來進行說明以便於理解。
本案說明書和圖式中使用的元件編號和訊號編號中的索引1~n,只是為了方便指稱個別的元件和訊號,並非有意將前述元件和訊號的數量侷限在特定數目。在本案說明書和圖式中,若使用某一元件編號或訊號編號時沒有指明該元件編號或訊號編號的索引,則代表該元件編號或訊號編號是指稱所屬元件群組或訊號群組中不特定的任一元件或訊號。
此外,在本文中所使用的用詞『包含』、『包括』、『具有』、『含有』等等,均為開放性的用語,即意指『包含但不限於』。此外,本文中所使用之『及/或』,包含相關列舉項目中一或多個項目的任意一個以及其所有組合。
於本文中,當一元件被稱為『連接』或『耦接』時,可指『電性連接』或『電性耦接』。『連接』或『耦接』亦可用以表示二或多個元件間相互搭配操作或互動。此外,雖然本文中使用『第一』、『第二』、…等用語描述不同元件,該用語僅是用以區別以相同技術用語描述的元件或操作。
請參閱第1圖,其為依據本案實施例所繪示的記憶體裝置100的示意圖。如第1圖所示,記憶體裝置100包含複數個記憶體單元MC11~MC22,每一記憶體單元MC11~MC22用以儲存一個位元資料。於一些實施例中,記憶體單元MC11~MC22為非揮發性的記憶體單元,例如,唯讀記憶體(Read only memory;ROM)或其他具相等性的非揮發性記憶體單元。於第1圖中示意性地繪示了四個記憶單元MC11~MC22,但本揭示並不以此為限。
實際應用中,記憶體裝置100可包含許多記憶體單元,舉例來說,一百萬元組(Megabyte)的記憶體裝置100中便包含了2 23個(8*1024*1024)記憶體單元,圖示中為說明上方便繪示出其中四個記憶體單元MC11~MC22。值得注意的是,記憶體單元MC11~MC22的數量以及各個記憶單元處所對應到的字元線WL數量、位元線BL數量、儲存線LL數量皆可依實際需求進行調整,第1圖中所繪示的僅為示例,並非用以限定本案。
在一些實施例中,每一記憶體單元MC11~MC22分別耦接至與其相對應的字元線WL1~WL2、位元線BL1~BL2以及儲存線LL1~LL2。並且,位元線BL1~BL2耦接至選擇電路140,字元線WL1~WL2耦接至寫入電路130,儲存線LL1~LL2耦接至與系統低電壓Vss接的讀取電路150。
在一些實施例中,選擇電路140用以選擇欲寫入或讀取的記憶體單元MC11~MC22。寫入電路130用以提供寫入訊號至欲寫入的記憶單元MC11~MC22以將資料儲存至記憶單元MC11~MC22。讀取電路150用以讀取欲讀取的記憶單元MC11~MC22。電路可以提供寫入訊號至記憶體單元MC11,藉此在記憶體單元MC11當中儲存資料,在後續實施例有完整說明。
在一些實施例中,如第1圖所示,記憶體單元MC11包含選擇開關120以及記憶體元件110。需注意的是,記憶體單元MC12、MC21以及MC22也包含選擇開關120以及記憶體元件110,記憶體單元MC12、MC21以及MC22的內部架構與記憶體單元MC11大致相同,後續實施例中為了說明的簡潔僅以記憶體單元MC11進行舉例。
請參閱第2A圖以及第2B圖,第2A圖為依據本案實施例所繪示的記憶體單元MC11的俯視圖的示意圖。第2B圖為依據本案實施例所繪示的記憶體單元MC11的側視圖的示意圖。
如第2B圖所示,記憶體單元MC11包含選擇開關120及記憶體元件110,選擇開關120耦接至記憶體元件110。記憶體元件110包含第一導電層213、第一導電層213延伸的第一突出部213a、介電層211、介電層211之中的可擊穿部分211a、第二導電層215以及第二導電層215延伸的第二突出部215a。其中,介電層211連接於第一導電層213及第二導電層215之間,並且可擊穿部分211a連接於第一突出部213a及第二突出部215a之間。並且,記憶體單元MC11更包含基底223、閘極介電層(Gate Insulator;GI)225、介電材料 (Inter-Layer Dielectric;ILD) 227、金屬層219以及保護層229、231。如第2A圖所示,記憶體單元MC11包含第一導電層213、第二導電層215,其中第一導電層213與第二導電層215耦接。並且第一導電層213耦接於選擇開關120的汲極217,第二導電層215耦接於系統低電壓221。
於一些實施例中,選擇開關120可為薄膜電晶體(Thin-Film Transistor;TFT),介電層211可為單層氮化矽(SiNx)。
請一併參閱第1圖、第3圖、第4A圖、第4B圖、第5A圖、第5B圖、第6A圖以及第6B圖。第3圖為依據本案實施例所繪示的寫入電路130判斷欲寫入的記憶體單元MC11的流程圖。第4A圖為依據本案實施例所繪示的記憶體單元MC11進行寫入操作時第一編程狀態的相關訊號時序圖。第4B圖為依據本案實施例所繪示的記憶體單元MC11進行寫入操作時第二編程狀態的相關訊號時序圖。舉例來說,第一編程狀態是指記憶體單元MC11被編程為低阻值(當讀取時具有高讀取電流),可以用來代表邏輯狀態「1」; 第二編程狀態是指記憶體單元MC11被編程為高阻值(當讀取時具有低讀取電流) ,可以用來代表邏輯狀態「0」,但本揭示文件並不此為限。
第5A圖及第5B圖分別為依據本案實施例所繪示的記憶體單元MC11在第一編程狀態的俯視圖及側視圖的示意圖。第6A圖及第6B圖分別為依據本案實施例所繪示的記憶體單元MC11在第二編程狀態的俯視圖及側視圖的示意圖。
在流程S300中,寫入電路130判斷欲編程的記憶體單元。當欲編成記憶體單元MC11,選擇電路140選取記憶體單元MC11,使得選擇開關120開啟並且建立從位元線BL1到記憶體元件110的導電路徑。
在編成記憶體單元MC11之前,記憶體元件110中的第一導電層213以及第二導電層215之間的阻抗高,電流無法在第一導電層213以及第二導電層215之間流動,記憶體元件110為開路。
根據要寫入記憶體元件110的編程資料為何,寫入電路130會提供不同的寫入訊號WR至記憶體單元MC11。於一實施例中,寫入電路130提供的寫入訊號WR的電壓大小相對於第一臨界電壓以及第二臨界電壓將對記憶體單元MC11進行不同的操作。當寫入訊號WR的電壓低於第一臨界電壓,此時可能為讀取狀態或是不進行寫入;當寫入訊號WR的電壓高於第一臨界電壓且低於第二臨界電壓,此時可將記憶體單元MC11編程為第一編程狀態;另一方面,當寫入訊號WR的電壓高於第二臨界電壓,此時將記憶體單元MC11編程為第二編程狀態。其中,第二臨界電壓大於第一臨界電壓。
接續流程S300。在流程S310中,欲編程記憶體單元MC11至第一編程狀態,例如寫入電路130欲寫入邏輯狀態「1」至記憶體單元MC11。寫入電路130提供具有電壓幅值大於第一臨界電壓並且小於第二臨界電壓的第一寫入訊號WR至記憶體元件110的第一導電層213,使得第一寫入訊號WR擊穿記憶體元件110之中鄰近第一導電層213以及第二導電層215之間的可擊穿部分211a,導電路徑在介電層211之中的可擊穿部分211a形成,如第5B圖的網點所示。因此,電流可以經由可擊穿部分211a在第一導電層213的第一突出部213a以及第二導電層215的第二突出部215a之間流動。
請參閱第2B圖,寫入電路130提供的寫入訊號WR可以在第一導電層213與第二導電層215兩者之間(跨越介電層211)形成一電壓差,例如,假設寫入訊號WR的電壓為小於第一臨界電壓(如此實施例中假設第一臨界電壓介於13伏特至16伏特之間)時,例如第一導電層213接收到5伏特的寫入訊號WR的電壓,然而,第一導電層213接收到的5伏特的寫入訊號WR無法通過介電層211傳遞至第二導電層215,因此,在此情形中,第二導電層215的電壓會與其耦接的系統低電壓221的電壓一致,例如,0伏特。如此,第一導電層213與第二導電層215之間的電壓差為5伏特。
也就是說,當寫入訊號WR尚未超過第一臨界電壓時,寫入訊號WR不會對記憶體元件110進行編程,記憶體元件110未編程時的結構如第2A圖及第2B圖所示。在此情況下,若讀取電路150讀取記憶體單元MC11,選擇電路140會將選擇開關120開啟。因此,記憶體單元MC11的阻抗會受到記憶體元件110的狀態影響。在這個情形中,記憶體元件110的第一導電層213與第二導電層215被介電層211隔開,讀取訊號無法通過介電層211。如此,讀取電路150無法接收流過記憶體單元MC11的電流(或者收到較低的讀取電壓),讀取電路150判斷在記憶體單元MC11儲存的資料為邏輯「0」。
由於介電層211位於第一導電層213與第二導電層215兩者之間,在一些實施例中,當寫入電路130提供的寫入訊號WR具有較高電壓(例如遠高於上述的5伏特),此寫入訊號WR可以使介電層211的可擊穿部分211a介電崩潰,在第一導電層213與第二導電層215之間經過可擊穿部分211a形成導通路徑。
例如,假設寫入訊號WR的電壓為17伏特時,此時寫入訊號WR的電壓大於電擊穿介電層211中的可擊穿部分211a的第一臨界電壓(如此實施例中假設第一臨界電壓介於13伏特至16伏特之間),第一導電層213接收到14伏特的寫入訊號WR,並且寫入訊號WR使第一導電層213與第二導電層215之間的可擊穿部分211a介電崩潰。
可擊穿部分211a的厚度是由介電層211(單層氮化矽)的厚度所決定,因此,調整介電層211(單層氮化矽)的厚度與第一臨界電壓的大小為正相關。
於一些實施例中,記憶體元件110中的介電層211可以具有介於大約33nm至大約37nm的厚度的單層氮化矽,並且前述的單層氮化矽的厚度可以使記憶體元件110的第一臨界電壓介於13伏特至16伏特。
藉由限制記憶體元件110中的介電層211的厚度以決定導致介電層211介電崩潰的第一臨界電壓。
請一併參閱流程S312,由於上述寫入訊號WR所施加的電壓使得可擊穿部分211a介電崩潰,進而使記憶體元件110中的第一導電層213與第二導電層215為電短路狀態,也就是將記憶體元件110設定為短路狀態,於此實施立中短路狀態下的記憶體元件110可以作為記憶體單元MC11的第一編程狀態。
於一些實施例中,第一寫入訊號WR擊穿可擊穿部分211a,是指將可擊穿部分211a由非晶矽狀態(相對導電性低)改變為多晶矽狀態(相對導電性高),使得該第一突出部213a與該第二突出部215a等效具有電短路現象。
於另一些實施例中,第一寫入訊號WR擊穿可擊穿部分211a,是指寫入訊號WR通過厚度較薄的可擊穿部分211a時,使得可擊穿部分211a融斷,進而使第二突出部215a與第一突出部213a之間直接接觸(不再被介電層211所分隔),藉此達到第一突出部213a與該第二突出部215a等效短路。
在流程S312中,將記憶體單元MC11編程至第一編程狀態之後,當讀取電路150進行讀取時,選擇電路140會將選擇開關120開啟。因此,記憶體單元MC11的阻抗會受到記憶體元件110的狀態影響。在這個情形中,記憶體元件110已經被設定在短路狀態,記憶體單元MC11的阻抗就會低。如此,讀取電路150可接收流過記憶體單元MC11的讀取電流,此時將會產生較大的讀取電流,讀取電路150判斷在記憶體單元MC11儲存的資料為邏輯「1」。
接續流程S300。在流程S320中,欲編程記憶體單元MC11至第二編程狀態,例如寫入電路130欲寫入邏輯狀態「0」至記憶體單元MC11。當寫入電路130提供具有較高電壓的寫入訊號WR至記憶體元件110,需特別說明的是,當編程記憶體單元MC11至第二編程狀態時,寫入電路130提供的寫入訊號WR的電壓以及電流,需要高於前述實施例欲寫入第一編程狀態時採用的寫入訊號WR的電壓以及電流。
於此實施例中,於流程S320中,寫入電路130提供的寫入訊號WR的電壓將大於第二臨界電壓,於此實施例中,第二臨界電壓可以設定為20伏特。舉例來說,寫入電路130提供的寫入訊號WR的電壓可以是23伏特並且具有相對大的電流,寫入訊號WR的電流將明顯大於10毫安培(mA),例如15毫安培(mA)至500毫安培(mA)。
此時,具有大電壓及大電流的寫入訊號WR將使第一導電層213及第二導電層215之間的可擊穿部分211a介電崩潰,在此大電流的寫入訊號WR將會流經寬度較小的第一突出部213a及第二突出部215a,將會有電流密集的效果,使得大電流密集通過寬度較小的第一突出部213a以及第二突出部215a,使第一突出部213a以及第二突出部215a的溫度大幅提高進而熔斷,如第6A圖以及第6B圖所示。
如第6A圖以及第6B圖,由於記憶體元件110中的第一突出部213a以及第二突出部215a已經熔斷,請一併參考流程S322,使得記憶體元件110中的第一導電層213與第二導電層215為開路狀態,記憶體元件110亦為開路狀態,並且記憶體元件110的開路狀態為記憶體單元MC11的第二編程狀態。
也就是說,欲寫入第二編程狀態時,寫入電路130提供的寫入訊號WR具有較高電壓(例如大於20伏特)及較高電流幅值(例如高於10毫安培),可以在第一導電層213與第二導電層215兩者之間(跨越介電層211)形成一電壓差,寫入訊號WR經過第一突出部213a傳輸至第二突出部215a,寫入訊號WR具有高電壓以及大電流時,使得在第一突出部213a及第二突出部215a的區域產生高溫,導致第一突出部213a及第二突出部215a分別熔斷,使得記憶體元件110進入開路狀態。在其它技術中,若未設置寬度較小的突出部,在第一導電層213以及第二導電層215之間的熔斷可能不會發生,因為熱/溫度會散佈在記憶體元件110的不同部分,如此便無法編程為開路狀態。
於一些實施例中,記憶體元件110中的第一導電層213的第一寬度及第一突出部213a的第二寬度的比例為"4:1"。當第一寬度小於等於20
Figure 02_image001
,第二寬度小於等於5
Figure 02_image001
,使得導致記憶體元件110斷路的第二臨界電壓大約為20伏特。
請一併參閱第2A圖,藉由限制記憶體元件110中的第一導電層213及第二導電層215的第一寬度與第一突出部213a及第二突出部215a的第二寬度之間的比率以決定導致第一突出部213a及第二突出部215a熔斷的第二臨界電壓。並且第二臨界電壓亦為導致記憶體元件110開路的臨界電壓。
於一些實施例中,藉由限制第一導電層213及第二導電層215的第一寬度大於第一突出部213a及第二突出部215a的第二寬度以決定導致第一突出部213a及第二突出部215a熔斷的第二臨界電壓。並且第二臨界電壓亦為導致記憶體元件110開路的臨界電壓。
並且,限制第二臨界電壓大於第一臨界電壓,使得記憶體元件110的編程可以為電短路或開路,對應至記憶體單元MC11的編程狀態為低阻抗或高阻抗。
在流程S322中,將記憶體單元MC11編成至第二編程狀態之後,當讀取電路150進行讀取時,選擇電路140會將選擇開關120開啟。因此,記憶體單元MC11的阻抗會受到記憶體元件110的狀態影響。在這個情形中,記憶體元件110為開路,記憶體單元MC11等效具有高阻抗。如此,讀取電壓無法無法通過開路狀態下的記憶體單元MC11,相對地讀取電流較小,讀取電路150便可判斷在記憶體單元MC11儲存的資料為邏輯「0」。
綜上所述,本揭露的記憶體裝置及寫入方法提供一種記憶體裝置及其寫入方法,可將記憶體裝置中的記憶體單元編成為邏輯狀態「1」以及邏輯狀態「0」的其中之一,並且邏輯狀態已為「1」的記憶體單元仍然可以透過流程S320進一步編程至邏輯狀態「0」,如此一來,記憶體單元可以具有額外的一次改變編程狀態的可能性。
雖然本案已以實施方式揭露如上,然其並非限定本案,任何熟習此技藝者,在不脫離本案之精神和範圍內,當可作各種之更動與潤飾,因此本案之保護範圍當視後附之申請專利範圍所界定者為準。
為使本揭露之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附符號之說明如下: 100:記憶體裝置 110:記憶體元件 120:選擇開關 130:寫入電路 140:選擇電路 150:讀取電路 BL1,BL2:位元線 WL1,WL2:字元線 LL1,LL2:儲存線 MC11,MC12,MC21,MC22:記憶體單元 WR:寫入訊號 Vss:系統低電壓 211:介電層 211a:可擊穿部分 213:第一導電層 213a:第一突出部 215:第二導電層 215a:第二突出部 217:汲極 219:金屬層 221:系統低電壓 223:基底 225:閘極介電層 227:介電材料 229,231:保護層
為使本揭露之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附圖式之說明如下: 第1圖為依據本案實施例所繪示的記憶體裝置的示意圖。 第2A圖為依據本案實施例所繪示的記憶體單元的俯視圖的示意圖。 第2B圖為依據本案實施例所繪示的記憶體單元的側視圖的示意圖。 第3圖為依據本案實施例所繪示的寫入電路判斷欲寫入的記憶體單元的流程圖。 第4A圖為依據本案實施例所繪示的記憶體單元進行寫入操作時第一編程狀態的相關訊號時序圖。 第4B圖為依據本案實施例所繪示的記憶體單元進行寫入操作時第二編程狀態的相關訊號時序圖。 第5A圖為依據本案實施例所繪示的記憶體單元在第一編程狀態的俯視圖的示意圖。 第5B圖為依據本案實施例所繪示的記憶體單元在第一編程狀態的側視圖的示意圖。 第6A圖為依據本案實施例所繪示的記憶體單元在第二編程狀態的俯視圖的示意圖。 第6B圖為依據本案實施例所繪示的記憶體單元在第二編程狀態的側視圖的示意圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
MC11:記憶體單元
110:記憶體元件
120:選擇開關
211:介電層
211a:可擊穿部分
213:第一導電層
213a:第一突出部
215:第二導電層
215a:第二突出部
217:汲極
219:金屬層
221:系統低電壓
223:基底
225:閘極介電層
227:介電材料
229,231:保護層

Claims (10)

  1. 一種記憶體裝置,包含:複數個記憶體元件;複數個選擇開關,分別耦接至該些記憶體元件;以及一寫入電路,透過該些選擇開關將一寫入訊號輸入至該些記憶體元件其中一者;其中,該些記憶體元件各自包含:一第一導電層,耦接該些選擇開關其中一者,該第一導電層用以接收該寫入訊號,該第一導電層具有一第一突出部;一第二導電層,耦接至一系統低電壓,該第二導電層與該第一導電層位於不同層,該第二導電層具有一第二突出部位置對應該第一突出部;以及一介電層設置於該第一導電層以及該第二導電層之間,該介電層包含一可擊穿部分設置於該第一突出部與該第二突出部之間,其中,當該寫入訊號用以擊穿該介電層之該可擊穿部分時,該第一導電層與該第二導電層短路,使得該些記憶體元件其中該者為一第一編程狀態;以及當該寫入訊號用以熔斷該第一突出部以及該第二突出部時,該第一導電層與該第二導電層斷路,該些記憶體元件其中該者為一第二編程狀態。
  2. 如請求項1所述之該記憶體裝置,其中當該 寫入電路提供之該寫入訊號之電壓高於一第一臨界電壓準位且低於一第二臨界電壓準位時,該寫入訊號經由該第一突出部傳送至該第二突出部並且擊穿該介電層之該可擊穿部分,使得該第一導電層與該第二導電層短路。
  3. 如請求項2所述之該記憶體裝置,其中當該寫入電路提供之該寫入訊號之電壓高於該第一臨界電壓準位且低於該第二臨界電壓準位時,該寫入電路提供之該寫入訊號之電流低於一熔斷電流準位。
  4. 如請求項2所述之該記憶體裝置,其中當該寫入電路提供之該寫入訊號之電壓高於該第二臨界電壓準位時,該寫入訊號經由該第一突出部傳送至該第二突出部,使得該第一突出部與該第二突出部分別熔斷,進而使得該第一導電層與該第二導電層斷路。
  5. 如請求項4所述之該記憶體裝置,其中當該寫入電路提供之該寫入訊號之電壓高於該第二臨界電壓準位時,該寫入電路提供之該寫入訊號之電流高於一熔斷電流準位。
  6. 如請求項1所述之該記憶體裝置,其中該第一導電層具有一第一寬度,該第一突出部具有一第二寬度,該第二寬度小於該第一寬度。
  7. 如請求項6所述之該記憶體裝置,其中該第二寬度小於等於5μm。
  8. 如請求項6所述之該記憶體裝置,其中該第一寬度與該第二寬度之比例為4:1。
  9. 如請求項1所述之該記憶體裝置,其中該介電層之厚度介於33nm至37nm。
  10. 一種寫入方法,用於一記憶體裝置其包含至少一記憶體元件,該至少一記憶體元件各自包含一第一導電層、一第二導電層以及一介電層,該第一導電層具有一第一突出部,該第二導電層具有一第二突出部,該介電層包含一可擊穿部分設置於該第一突出部與該第二突出部之間,該寫入方法包含:選擇性地提供一第一寫入訊號或一第二寫入訊號至該第一導電層,其中該第一寫入訊號高於一第一臨界電壓準位且低於一第二臨界電壓準位,該第一寫入訊號用以由該第一突出部傳送至該第二突出部並且擊穿該介電層之該可擊穿部分,使得該第一導電層與該第二導電層短路,其中該第二寫入訊號之電壓高於該第二臨界電壓準位,該第二寫入訊號用以由該第一突出部傳送至該第二突出 部,使得該第一突出部與該第二突出部分別熔斷,進而使得該第一導電層與該第二導電層斷路。
TW109113670A 2020-04-23 2020-04-23 記憶體裝置以及寫入方法 TWI734452B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW109113670A TWI734452B (zh) 2020-04-23 2020-04-23 記憶體裝置以及寫入方法
CN202011180410.0A CN112309447B (zh) 2020-04-23 2020-10-29 存储装置以及写入方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109113670A TWI734452B (zh) 2020-04-23 2020-04-23 記憶體裝置以及寫入方法

Publications (2)

Publication Number Publication Date
TWI734452B true TWI734452B (zh) 2021-07-21
TW202141494A TW202141494A (zh) 2021-11-01

Family

ID=74331897

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109113670A TWI734452B (zh) 2020-04-23 2020-04-23 記憶體裝置以及寫入方法

Country Status (2)

Country Link
CN (1) CN112309447B (zh)
TW (1) TWI734452B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4970686A (en) * 1988-08-19 1990-11-13 Kabushiki Kaisha Toshiba Semiconductor memory cells and semiconductor memory device employing the semiconductor memory cells
US20120134192A1 (en) * 2010-11-25 2012-05-31 Jae-Hyun Lee Semiconductor memory device and method for fabricating the same
WO2012085627A1 (en) * 2010-12-23 2012-06-28 Universitat Politecnica De Catalunya Method for operating a transistor, reconfigurable processing architecture and use of a restored broken down transistor for a multiple mode operation
US20200075619A1 (en) * 2018-09-05 2020-03-05 Toshiba Memory Corporation Semiconductor memory device and method of manufacturing semiconductor memory device

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012174863A (ja) * 2011-02-21 2012-09-10 Sony Corp 半導体装置およびその動作方法
TWI449016B (zh) * 2012-06-07 2014-08-11 Au Optronics Corp 畫素驅動電路、畫素驅動電路之驅動方法及顯示面板
US9502424B2 (en) * 2012-06-29 2016-11-22 Qualcomm Incorporated Integrated circuit device featuring an antifuse and method of making same
JP2015076556A (ja) * 2013-10-10 2015-04-20 ソニー株式会社 メモリ装置、書込方法、読出方法
KR102398177B1 (ko) * 2015-10-15 2022-05-18 삼성전자주식회사 자기 메모리 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4970686A (en) * 1988-08-19 1990-11-13 Kabushiki Kaisha Toshiba Semiconductor memory cells and semiconductor memory device employing the semiconductor memory cells
US20120134192A1 (en) * 2010-11-25 2012-05-31 Jae-Hyun Lee Semiconductor memory device and method for fabricating the same
WO2012085627A1 (en) * 2010-12-23 2012-06-28 Universitat Politecnica De Catalunya Method for operating a transistor, reconfigurable processing architecture and use of a restored broken down transistor for a multiple mode operation
US20200075619A1 (en) * 2018-09-05 2020-03-05 Toshiba Memory Corporation Semiconductor memory device and method of manufacturing semiconductor memory device

Also Published As

Publication number Publication date
CN112309447A (zh) 2021-02-02
TW202141494A (zh) 2021-11-01
CN112309447B (zh) 2023-05-16

Similar Documents

Publication Publication Date Title
US8125819B2 (en) Asymmetric write current compensation using gate overdrive for resistive sense memory cells
JP3793507B2 (ja) コンテント・アドレッサブル・磁気ランダムアクセスメモリ
US7248498B2 (en) Serial transistor-cell array architecture
US10490267B2 (en) Flying and twisted bit line architecture for dual-port static random-access memory (DP SRAM)
TW202046320A (zh) 寫入至電阻式隨機存取記憶體單元之方法
US7173846B2 (en) Magnetic RAM and array architecture using a two transistor, one MTJ cell
JPWO2005098952A1 (ja) 半導体装置
US20110299323A1 (en) Floating Source Line Architecture for Non-Volatile Memory
US7145795B2 (en) Multi-cell resistive memory array architecture with select transistor
US11521692B2 (en) Memory with one-time programmable (OTP) cells and reading operations thereof
JPH088408A (ja) 不揮発性メモリ
KR20200058635A (ko) 메모리 장치
KR101104643B1 (ko) 비동기식 이퓨즈 otp 메모리 셀 및 비동기식 이퓨즈 otp 메모리 장치
CN100481269C (zh) 可编程非易失性半导体存储器件
KR101762918B1 (ko) 접합 다이오드를 이용한 이퓨즈 오티피 메모리 회로
TWI734452B (zh) 記憶體裝置以及寫入方法
TW202101676A (zh) 多熔絲記憶體單元電路
CN112397122A (zh) 具有多个1TnR结构的电阻式随机存取存储器
US9865601B2 (en) Semiconductor integrated circuit
US11177010B1 (en) Bitcell for data redundancy
CN112750491A (zh) 一种efuse阵列结构及其编程方法和读方法
JP5091450B2 (ja) 磁気ランダムアクセスメモリ
US20050213401A1 (en) Semiconductor integrated circuit device
CN111696613A (zh) 一种电可编程熔丝单元、阵列、存储单元和电子装置
TWI795275B (zh) 低電壓一次性寫入記憶體及其陣列