TWI733669B - 半導體結構的金屬特徵的由下而上填塞(buf) - Google Patents

半導體結構的金屬特徵的由下而上填塞(buf) Download PDF

Info

Publication number
TWI733669B
TWI733669B TW105114574A TW105114574A TWI733669B TW I733669 B TWI733669 B TW I733669B TW 105114574 A TW105114574 A TW 105114574A TW 105114574 A TW105114574 A TW 105114574A TW I733669 B TWI733669 B TW I733669B
Authority
TW
Taiwan
Prior art keywords
layer
groove
metal
seed layer
metal seed
Prior art date
Application number
TW105114574A
Other languages
English (en)
Other versions
TW201709463A (zh
Inventor
史考特 克蘭德寧
馬丁 米坦
堤蒙希 葛萊斯門
弗拉佛 格理葛
葛蘭特 克拉斯特
肯 法雪
弗羅瑞恩 格斯坦
拉米 胡拉尼
Original Assignee
美商英特爾股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商英特爾股份有限公司 filed Critical 美商英特爾股份有限公司
Publication of TW201709463A publication Critical patent/TW201709463A/zh
Application granted granted Critical
Publication of TWI733669B publication Critical patent/TWI733669B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/04Coating on selected surface areas, e.g. using masks
    • C23C16/045Coating cavities or hollow spaces, e.g. interior of tubes; Infiltration of porous substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28556Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28556Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
    • H01L21/28562Selective deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76861Post-treatment or after-treatment not introducing additional chemical elements into the layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76865Selective removal of parts of the layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76871Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers
    • H01L21/76876Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers for deposition from the gas phase, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/76879Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53257Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53257Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
    • H01L23/53266Additional layers associated with refractory-metal layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/10Applying interconnections to be used for carrying current between separate components within a device
    • H01L2221/1005Formation and after-treatment of dielectrics
    • H01L2221/1052Formation of thin functional dielectric layers
    • H01L2221/1057Formation of thin functional dielectric layers in via holes or trenches
    • H01L2221/1063Sacrificial or temporary thin dielectric films in openings in a dielectric

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

說明用於形成半導體結構之金屬特徵的由下而上填塞方法,及所得之結構。在範例中,半導體結構包括置於層間介電質(ILD)層中之凹槽。凹槽具有側壁、底部及頂部。U形金屬晶種層係置於凹槽底部,沿凹槽之側壁但實質上低於凹槽之頂部。金屬填塞層係置於U形金屬晶種層上,並填塞凹槽至凹槽之頂部。金屬填塞層與ILD層之介電材料直接接觸,沿U形金屬晶種層以上凹槽之部分側壁。

Description

半導體結構的金屬特徵的由下而上填塞(BUF)
本發明之實施例係在半導體結構及處理方面,尤其是用於形成半導體結構之金屬特徵的由下而上填塞方法,及所得之結構。
在過去的幾十年,積體電路中部件之比例縮放已成為支持日益增長半導體產業之驅動力。比例縮放為越來越小部件致能半導體晶片之有限基板面上功能單元的增加密度。
在第一方面,積體電路通常包括導電微電子結構,已知在本技藝中做為通孔,而電連接通孔以上之金屬管道或其他互連至低於通孔之金屬管道或其他互連。通孔典型地係由光刻製程形成。典型地,光阻層可旋塗於介電層之上,光阻層可經暴露而經由圖案化遮罩圖案化光化輻射,接著可顯影暴露層以便於光阻層中形成開口。其次,通孔之開口可於介電層中藉由使用光阻層中開口做為蝕刻遮罩而予蝕刻。此開口稱為通孔開口。最後,可以一 或更多個金屬或其他導電材料填塞通孔開口而形成通孔。
在過去,通孔之尺寸及空間逐漸減少,對至少若干類型積體電路(例如先進微處理器、晶片組組件、圖形晶片等)而言,預期通孔之尺寸及空間未來將持續逐漸減少。通孔尺寸的測量為通孔開口之關鍵尺寸。通孔空間的測量為通孔間距。通孔間距代表最接近鄰近通孔間之中央至中央距離。當藉由該等光刻製程以極小間距圖案化極小通孔時,其本身呈現若干挑戰,尤其當間距約70奈米(nm)或更小時,及/或當通孔開口之關鍵尺寸約35nm或更小時。
一項該等挑戰為通孔及重疊互連間之疊置,及通孔及其下安放互連間之疊置,一般需控制為約四分之一通孔間距的高容限。因為通孔間距隨著時間推移規模更小,可維持疊置容限傾向於以大於微影裝備之比率縮小。另一該挑戰為通孔開口之關鍵尺寸一般傾向於較微影掃描器之分辨能力更快縮小。收縮技術存在而收縮通孔開口之關鍵尺寸。然而,收縮量傾向於受限於最小通孔間距,以及收縮處理為充分光學鄰近校正(OPC)中性之能力,且未顯著妥協管道寬度粗糙度(LWR)及/或關鍵尺寸均勻性(CDU)。又另一該等挑戰為光阻之LWR及/或CDU特性一般需隨著通孔開口之關鍵尺寸減少而改進,以便維持關鍵尺寸預算之相同總分率。然而,目前大部分光阻之LWR及/或CDU特性未如通孔開口之關鍵尺寸減少而快速改進。進一步該等挑戰為極小通孔間距一般傾向於低於 極紫外線(EUV)微影掃描器之分辨能力。結果,通常可使用二、三、或更多個不同微影遮罩,其傾向於增加成本。在某一時刻,若間距持續減少,便不可能具多個遮罩,而使用EUV掃描器列印該些極小間距之通孔開口。此外,該等開口之金屬填塞甚至更多問題。
因而,在通孔及相關互連製造技術需要改進。
在第二方面,諸如三閘極電晶體之多閘極電晶體已隨著裝置尺寸持續縮減而變得更普遍。在習知製程中,三閘極或其他非平面電晶體一般係在塊矽基板或矽絕緣體基板上製造。在若干狀況下,因較低成本及與現有高產塊矽基板基礎結構之相容性,塊矽基板較佳。然而,比例縮放多閘極電晶體已毫無成果。因為微電子電路之基本結構單元的尺寸減少,及因為特定區域中製造之基本結構單元的絕對數量增加,用以製造該些結構單元之半導體製程的限制已變得勢不可擋。
因而,在非平面電晶體製造技術領域需改進。
102‧‧‧介電層
104、204、260、304、404、502、604、652‧‧‧凹槽
106、106’、106”‧‧‧金屬層
107‧‧‧點
108‧‧‧縫或空隙
201‧‧‧側壁
202、220、238、250、258、280、302、402‧‧‧層間介電質(ILD)層
203、303、403‧‧‧場
206‧‧‧晶種層
208、408‧‧‧填塞材料
210、610‧‧‧凹進填塞材料
212‧‧‧凹進晶種層
214、234、256、270、294‧‧‧金屬填塞層
222、252、282‧‧‧其他部件
224、254、284‧‧‧通孔開口
226、262、286、306、416‧‧‧金屬晶種層
228、264、288‧‧‧犧牲填塞材料
230、266、290、310、410‧‧‧凹進填塞材料層
232、268、292‧‧‧凹進金屬晶種層
236、298‧‧‧通孔結構
240‧‧‧金屬管道特徵
285‧‧‧凹槽(金屬管道)開口
296‧‧‧金屬管道
308‧‧‧填塞材料
312、412‧‧‧鈍化部分
314、414‧‧‧未鈍化部分
316、418‧‧‧金屬填塞材料
504‧‧‧實際填塞
506‧‧‧保形凹槽襯裡材料
508‧‧‧硬遮罩材料
599‧‧‧區域
602‧‧‧層
606‧‧‧薄導電襯裡
608、609‧‧‧鈍化層
612‧‧‧位準記號
650‧‧‧結構組元
700‧‧‧半導體結構或裝置
702‧‧‧基板
704‧‧‧突出鰭部
704A‧‧‧源極區
704B‧‧‧汲極區
705‧‧‧次鰭區
706‧‧‧隔離區
708‧‧‧閘管道
714‧‧‧閘觸點
716‧‧‧重疊閘觸點通孔
750‧‧‧閘電極
752‧‧‧閘介電層
754‧‧‧介電蓋層
760‧‧‧重疊金屬互連
770‧‧‧層間介電質堆疊或層
800‧‧‧運算裝置
802‧‧‧電路板
804‧‧‧處理器
806‧‧‧通訊晶片
900‧‧‧插件
902‧‧‧第一基板
904‧‧‧第二基板
906‧‧‧球閘陣列(BGA)
908‧‧‧金屬互連
910‧‧‧通孔
912‧‧‧穿矽通孔(TSVs)
914‧‧‧嵌入裝置
圖1描繪以金屬填塞介電凹槽或通孔結構之技藝處理方案的狀態。
圖2A描繪依據本發明之實施例,依據凹槽或通孔底部之選擇性沉積,而使用由下而上填塞方法之處理 方案中各式作業。
圖2B描繪依據本發明之實施例,依據未涉及自對準圖案化之單一鑲嵌程序的選擇性沉積,而使用由下而上填塞方法之處理方案中各式作業。
圖2C描繪依據本發明之實施例,依據亦涉及自對準圖案化之單一鑲嵌程序的選擇性沉積,而使用由下而上填塞方法之處理方案中各式作業。
圖2D描繪依據本發明之實施例,依據亦涉及自對準圖案化之雙鑲嵌程序的選擇性沉積,而使用由下而上填塞方法之處理方案中各式作業。
圖3描繪依據本發明之實施例,使用由下而上填塞方法及來自自組性單層之鈍化輔助之處理方案中各式作業。
圖4描繪依據本發明之另一實施例,使用由下而上填塞方法及來自自組性單層之鈍化輔助之另一處理方案中各式作業。
圖5描繪本技藝沉積狀態及半導體結構之部件填塞之凹進蝕刻方法的若干缺點。
圖6A描繪依據本發明之實施例之選擇性凹槽填塞方案。
圖6B描繪依據本發明之實施例,具二個二氮丁二烯配位基之化學先驅物設計的一般結構組元。
圖7A描繪依據本發明之實施例之非平面半導體裝置的截面圖。
圖7B描繪依據本發明之實施例,沿圖7A之半導體裝置之a-a’軸的平面圖。
圖8描繪依據本發明之一實施的運算裝置。
圖9為實施本發明之一或更多個實施例的插件。
【發明內容及實施方式】
說明用於形成半導體結構之金屬特徵的由下而上填塞方法,及所得之結構。在下列描述中,提出許多特定細節,諸如特定整合及材料狀態,以便提供本發明之實施例的徹底了解。對於熟悉本技藝之人士而言,顯然可無該些特定細節而實現本發明之實施例。在其他狀況下,未詳細說明諸如積體電路設計布局之熟知特徵,以便沒有不必要的模糊本發明之實施例。此外,將理解的是圖中所示各式實施例為描繪代表,且不一定按比例繪製。
文中所說明之一或更多個實施例指向半導體結構之金屬特徵的由下而上填塞。在第一實施例中,由下而上填塞方法涉及使用選擇性沉積之由下而上填塞。在第二實施例中,經由固有選擇性及幾何定義鈍化,金屬及/或介電體之由下而上原子層沉積(ALD)及/或化學氣相沉積(CVD)填塞被實施為半導體裝置應用之空隙填塞的致能器。文中所說明之一或更多個實施例致能缺點少之間距獨立之無縫/無空隙由下而上填塞,直接轉化為改良的裝置可靠性及產量。
在本揭露之第一方面中,實施例指向使用選擇性沉積之由下而上填塞。
為提供上下文,當特徵尺寸收縮或長寬比增加時,圖案化凹槽或孔洞之填塞變得更困難。保形填塞導致縫,未施加極熱狀況則無法恢復。因水平場之沉積速率與垂直側壁之差異,許多填塞程序實際上具有若干程度之非保形性,此將導致更誇張的縫或空隙。
依據本發明之一或更多個實施例,設計指定填塞之凹槽或孔洞,使得底部之水平表面化學上與垂直側壁表面(或至少側壁表面之實質部分,尤其是側壁表面之上部),及鄰近部件之水平場的表面不同。在一該實施例中,實施選擇性地於底部表面沉積材料之先質,而提供從部件底部至部件頂部之膜生長,未留下任何縫或空隙。
更具體地,當實施時,本發明之實施例可導致填塞之部件免除引發裝置可靠性問題之縫或空隙。該選擇性沉積方法可與部件尺寸及間距無關地順利實施,典型地幾乎無缺點。相反地,利用離子注入之表面修改的已知由下而上填塞方法通常受限於具不變尺寸及間距的圖案。同時,無電化學亦可用於由下而上填塞,但因不合需要的粒子形成,程序眾所周知地難以維持控制。
為提供描繪比較,圖1描繪用於以金屬填塞介電凹槽或通孔結構之技藝處理方案的狀態。參照圖1之部分(a),金屬層106之最初沉積始自例如介電層102中之成形凹槽104。當沉積持續時,發生金屬填塞之麵包 橢圓狀或夾止(例如在點107),提供金屬層106’,如圖1之部分(b)中所示。參照圖1之部分(c),金屬層106”之完成不合需要地於最後結構中留下縫或空隙108。
相較於圖1,圖2A描繪依據本發明之實施例,依據在凹槽或通孔之底部之選擇性沉積,使用由下而上填塞方法之處理方案中各式作業。
參照圖2A之部分(a),薄保形金屬晶種層206沉積於圖案之上,諸如形成於層間介電質(ILD)層202中之凹槽204。在一實施例中,晶種層206為例如約1-2奈米厚之鎢、氮化鎢、氮化鈦、釕、或鈷層。再次參照圖2A之部分(a),填塞材料208沉積於凹槽204中。在一該實施例中,沉積過量填塞材料208,導致在場203中若干覆蓋。在實施例中,填塞材料208為諸如但不侷限於二氧化矽、碳硬遮罩材料、或鎢金屬之材料。填塞材料208可使用諸如電漿增強化學氣相沉積(PECVD)、原子層沉積(ALD)、或旋塗沉積之技術沉積。
參照圖2A之部分(b),部分移除填塞材料208而提供凹進填塞材料210。可藉由例如溼式蝕刻、乾式蝕刻或化學機械拋光(CMP)而部分移除填塞材料208。此外,從凹槽204之場203及暴露側壁201移除晶種層206,而提供凹進晶種層212。可藉由例如溼式蝕刻或乾式蝕刻而移除晶種層206之暴露部分。在實施例中,如圖2A之部分(b)中所描繪,晶種層206之下側壁部分保持在凹進晶種層212中,提供U形外表。然而,至少移 除凹槽204之上側壁部分201,留下U形外表但具凹進側壁,低於凹槽204之頂部。應理解的是該U形結構可能非最優(相較於僅形成於凹槽204之底部表面上的層)。然而,該結構對於在凹進程序中提供若干容限的製造方案而言是務實的。
在實施例中,U形凹進晶種層212具有側壁部分,高度實質上低於凹槽204之頂部表面。例如,在一實施例中,U形凹進晶種層212之側壁部分的高度小於凹槽高度的50%(即,U形凹進晶種層212之側壁部分侷限於凹槽高度之下半部)。在特定實施例中,U形凹進晶種層212之側壁部分的高度小於凹槽高度的25%(即,U形凹進晶種層212之側壁部分侷限於凹槽高度之下四分之一部分)。
在實施例中,部分移除填塞材料208,而在從凹槽204之場203及暴露側壁201移除晶種層206而提供凹進晶種層212之前,提供凹進填塞材料210。在另一實施例中,例如在相同處理作業中,實質上同時移除部分填塞材料208及晶種層206。然而,在後者之實施例中,程序對於處理時序極敏感,並難以控制。
參照圖2A之部分(c),移除凹進填塞材料210以暴露凹進晶種層212。可藉由例如溼式蝕刻或乾式蝕刻移除凹進填塞材料210。應理解的是其他方法可導致圖2A之部分(c)的結構,其可視為用於由下而上填塞方法之起始點結構。例如,在另一實施例中,晶種層206凹 進而於缺少諸如填塞材料208之填塞材料下,使用斜向乾式蝕刻程序來提供凹進晶種層212。在任一狀況下,結果提供凹進晶種層212做為凹槽204底部之暴露。如圖2A之部分(c)中所描繪,亦暴露凹槽204之上側壁部分201(即,層間介電質層202之側壁部分)及層間介電質層202之場部分。
參照圖2A之部分(d),以圖2A之部分(c)的結構形成金屬填塞層214。在實施例中,使用選擇性沉積形成金屬填塞層214。在一該實施例中,於由下而上填塞程序中形成金屬填塞層214,其中係於凹進晶種層212上而非ILD表面201或203上發生生長。填塞可控制至場203之位準,或可能過量實施生長,接著平面化(例如藉由CMP程序)。在任一狀況下,形成無縫或空隙(諸如結合圖1說明之縫或空隙108)。在實施例中,藉由將原子層或化學氣相沉積程序用於選擇性地沉積材料,其僅於晶種層212上生長,而形成金屬填塞層214,導致凹槽204之無縫由下而上填塞。在一該實施例中,金屬填塞層214由導電材料組成,諸如但不侷限於Al、Ti、Zr、Hf、V、Ru、Co、Ni、Pd、Pt、Cu、Ag、Au或其合金。典型凹槽高寬比介於約2:1至10:1之範圍,且頂部尺寸介於約6-40奈米之範圍。
因而,在實施例中,半導體結構包括置於層間介電質(ILD)層202中之凹槽204。凹槽具有側壁、底部及頂部。U形金屬晶種層212係置於凹槽底部,並沿 實質上低於凹槽頂部之凹槽側壁。金屬填塞層214係置於U形金屬晶種層212上,並填塞凹槽204至凹槽頂部。金屬填塞層214與ILD層202之介電材料直接接觸,其沿U形金屬晶種層212以上之凹槽的側壁部分。
儘管圖2A處理序列中僅顯示一凹槽204,在實施例中,起始結構可以柵條圖案圖案化,且凹槽以固定間距區隔並具有固定寬度。圖案例如可藉由間距二等分或間距四等分法製造。若干凹槽與其下通孔或下層金屬化管道相關聯。例如,將理解的是結合圖2A說明之層及材料典型地形成於其下半導體基板或結構之上或以上,諸如積體電路其下裝置層。在實施例中,其下半導體基板代表用以製造積體電路之一般工件。半導體基板通常包括晶圓或其他矽塊或另一半導體材料。適當半導體基板包括但不侷限於單晶矽、多晶矽及矽絕緣體(SOI),以及其他半導體材料形成之類似基板。取決於製造階段,半導體基板通常包括電晶體、積體電路等。基板亦可包括半導體材料、金屬、介電體、摻雜劑、及通常在半導體基板中發現的其他材料。此外,圖2A中所描繪之結構可於其下下層互連層上製造。圖2A之部分(d)的所得結構之後可用做形成後續金屬管道/通孔及ILD層之基礎。另一方面,圖2A之部分(d)的結構可代表積體電路中之最後金屬互連層。此外,應理解的是以上範例不包括圖中圖案化所需之蝕刻-觸止或金屬覆蓋層。然而,為求清晰,圖中不包括該等層,因為其不影響整體由下而上填塞概念。
舉例說明結合圖2A所說明之程序的第一特定應用,圖2B描繪依據本發明之實施例,依據用於未涉及自對準圖案化之單一鑲嵌程序的選擇性沉積,使用由下而上填塞方法之處理方案中各式作業。
參照圖2B之部分(a),於包括金屬管道或其他部件222之其下金屬化結構上實施層間介電質(ILD)層220沉積。如圖2B之部分(b)中所描繪,接著實施通孔蝕刻及貫穿程序,而於ILD層220中形成通孔開口224,並暴露金屬管道或其他部件222。參照圖2B之部分(c),於凹槽224中形成金屬晶種層226。如圖2B之部分(d)中所描繪,接著在部分(c)之結構上形成犧牲填塞材料228。參照圖2B之部分(e),實施犧牲填塞材料228及金屬晶種層226之部分凹進及蝕刻,而提供凹進填塞材料層230及凹進金屬晶種層232。如圖2B之部分(f)中所描繪,接著移除凹進填塞材料層230,留下暴露之凹進金屬晶種層232。參照圖2B之部分(g),藉由選擇性沉積,例如藉由由下而上填塞程序,於凹進金屬晶種層232上形成金屬填塞層234,以形成通孔結構236。如圖2B之部分(h)中所描繪,接著於圖2B之部分(g)的結構上形成ILD層238。參照圖2B之部分(i),重複部分(a)-(g)之程序而提供以上金屬管道特徵240,並電耦接至通孔結構236。所得之結構可代表半導體裝置之一部分後端互連結構。
舉例說明結合圖2A所說明之程序的第二特定 應用,圖2C描繪依據本發明之實施例,依據用於亦涉及自對準圖案化之單一鑲嵌程序的選擇性沉積,使用由下而上填塞方法之處理方案中各式作業。
參照圖2C之部分(a),於包括金屬管道或其他部件252之其下金屬化結構上實施層間介電質(ILD)層250沉積。如圖2C之部分(b)中所描繪,接著實施通孔蝕刻及貫穿程序,而於ILD層250中形成通孔開口254,並暴露金屬管道或其他部件252。參照圖2C之部分(c),實施金屬填塞層256之選擇性沉積而填塞凹槽254。如圖2C之部分(d)中所描繪,接著在圖2C之部分(c)的結構上形成ILD層258。參照圖2C之部分(e),接著於ILD層258中形成凹槽260,及於凹槽260中形成金屬晶種層262。如圖2C之部分(f)中所描繪,接著於部分(e)之結構上形成犧牲填塞材料264。參照圖2C之部分(g),實施犧牲填塞材料264及金屬晶種層262之部分凹進及蝕刻,而提供凹進填塞材料層266及凹進金屬晶種層268。如圖2C之部分(h)中所描繪,接著移除凹進填塞材料層266,留下暴露之凹進金屬晶種層268。參照圖2C之部分(i),藉由選擇性沉積,例如藉由由下而上填塞程序,於凹進金屬晶種層266上形成金屬填塞層270。所得之結構可代表半導體裝置之一部分後端互連結構。再次參照圖2C之處裡流程,應理解的是在沉積期間,若凹槽內暴露ILD區域之上不存在晶種層,則所得之結構可能包含不必要的氣隙。然而,若橫向生長 (「迅速生長」)充分快速,則可能不形成該氣隙。
舉例說明結合圖2A所說明之程序的第三特定應用,圖2D描繪依據本發明之實施例,依據用於亦涉及自對準圖案化之雙鑲嵌程序的選擇性沉積,使用由下而上填塞方法之處理方案中各式作業。
參照圖2D之部分(a),於包括金屬管道或其他部件282之其下金屬化結構上實施層間介電質(ILD)層280沉積。如圖2D之部分(b)中所描繪,接著實施通孔及凹槽蝕刻及貫穿程序,而於ILD層280中形成通孔開口284及凹槽(金屬管道)開口285,並暴露金屬管道或其他部件282。參照圖2D之部分(c),於通孔開口284中及凹槽開口285中形成金屬晶種層286。如圖2D之部分(d)中所描繪,接著於部分(c)之結構上形成犧牲填塞材料288。參照圖2D之部分(e),實施犧牲填塞材料288及金屬晶種層286之部分凹進及蝕刻,而提供凹進填塞材料層290及凹進金屬晶種層292。在一實施例中,如同所示,凹進於凹槽開口285內終止,即通孔開口284暴露之前。如圖2D之部分(f)中所描繪,接著移除凹進填塞材料層290而留下暴露之凹進金屬晶種層292。參照圖2D之部分(g),藉由選擇性沉積,例如藉由由下而上填塞程序,於凹進金屬晶種層292上形成金屬填塞層294,而形成金屬管道296及通孔結構298。在實施例中,金屬填塞層294從底部之生長速率大於或等於通孔側面之生長速率,以確保雙鑲嵌結構之適當填塞。所得 之結構可代表半導體裝置之一部分後端互連結構。
再次參照圖2D之處理流程,應理解的是若沉積期間,凹槽內暴露ILD區域之上不存在晶種層,則所得之結構可能包含不必要的氣隙。然而,若橫向生長充分快速,則可能不形成該氣隙。基於未使用自對準技術之雙鑲嵌圖案的方案中,相同挑戰被放大。再次參照圖2D,在實施例中,由於由下而上填塞通孔不一定允許極長凹槽之有效填塞,垂直方向之凹槽填塞是重要的。
涉及從選擇性沉積之由下而上填塞的其他處理方案實施從自組性單層的鈍化輔助。在第一該範例中,圖3描繪依據本發明之實施例,使用由下而上填塞方法及來自自組性單層之鈍化輔助之處理方案中各式作業。
參照圖3之部分(a),薄保形金屬晶種層306沉積於層間介電質(ILD)層302中所形成之圖案上,諸如凹槽304。填塞材料308係沉積於凹槽304中。在一該實施例中,沉積過量填塞材料308,致使場303中若干覆蓋。在一實施例中,金屬晶種層306為約1-2奈米厚之鎢、氮化鈦、釕、或鈷層,如同範例。在一實施例中,填塞材料308如諸如但不侷限於二氧化矽、碳硬遮罩材料、或鎢金屬之材料。可使用諸如電漿增強化學氣相沉積(PECVD)、原子層沉積(ALD)、或旋塗沉積之技術沉積填塞材料308。
參照圖3之部分(b),實施犧牲填塞材料308之部分凹進及蝕刻,而提供凹進填塞材料層310。然 而,金屬晶種層306未凹進。在實施例中,藉由溼式蝕刻、乾式蝕刻、或化學機械拋光(CMP)而部分移除填塞材料層308。
參照圖3部分(c),基於例如自組性單層(SAM)而鈍化金屬晶種層306之暴露部分(即未受凹進填塞材料層310保護之部分),以形成金屬晶種層306之鈍化部分312。在實施例中,藉由將圖3之部分(b)的結構暴露於氣相之SAM形成分子,或溶解於溶劑中之分子,而形成SAM。例如,在一該實施例中,基於十八烷基膦酸(ODPA)或正十二硫醇而鈍化金屬晶種層306之暴露部分。
參照圖3之部分(d),例如藉由溼式或乾式蝕刻移除凹進填塞材料層310,在凹槽304之底部留下暴露之金屬晶種層306的未鈍化部分314。原子層或化學氣相沉積程序接著用以選擇性地沉積金屬填塞材料316,其僅於金屬晶種層306之未鈍化部分314上生長,導致凹槽304之無縫由下而上填塞,如圖3之部分(e)中所描繪。
參照圖3之部分(f),移除金屬晶種層306之部分312上的SAM鈍化層,留下金屬晶種層306及金屬填塞材料316。在實施例中,藉由化學或熱處理移除SAM鈍化層。接著拋光(例如藉由CMP)覆蓋場303之金屬晶種層306及金屬填塞材料316部分,使得所有表面相互齊平,如圖3之部分(g)中所描繪。所得之結構可 代表半導體裝置之一部分後端互連結構。應理解的是在實施例中,亦可保持SAM層312並併入最後結構。
在第二該範例中,圖4描繪依據本發明之另一實施例,使用由下而上填塞方法及來自自組性單層之鈍化輔助之另一處理方案中各式作業。
參照圖4之部分(a),填塞材料408沉積於層間介電質(ILD)層402中所形成的凹槽404中。在一該實施例中,沉積過量填塞材料408,導致場403中之若干覆蓋。在一實施例中,填塞材料408為諸如但不侷限於二氧化矽、碳硬遮罩材料、或鎢金屬之材料。可使用諸如電漿增強化學氣相沉積(PECVD)、原子層沉積(ALD)、或旋塗沉積之技術而沉積填塞材料408。
參照圖4之部分(b),實施犧牲填塞材料408之部分凹進及蝕刻,以提供凹進填塞材料層410。在實施例中,藉由溼式蝕刻、乾式蝕刻、或化學機械拋光(CMP)部分移除填塞材料層408。
參照圖4之部分(c),基於例如自組性單層(SAM)而鈍化ILD材料402之暴露部分(即未受凹進填塞材料層410保護之部分),以形成ILD材料402之鈍化部分412,包括凹槽404之側壁部分。在實施例中,藉由將圖4之部分(b)的結構暴露於氣相之SAM形成分子,或溶解於溶劑中之分子,而形成SAM。例如,在一該實施例中,基於十八烷基三氯矽烷(ODTCS)而鈍化ILD材料402之暴露部分。
參照圖4之部分(d),例如藉由溼式或乾式蝕刻移除凹進填塞材料層410,在凹槽404之底部留下暴露之ILD材料402的未鈍化部分414。原子層或化學氣相沉積程序接著用以選擇性地沉積金屬晶種層416,其僅於ILD材料402之未鈍化部分414上生長。
參照圖4之部分(f),移除ILD材料402之部分412上的SAM鈍化層,而於凹槽404之底部留下金屬晶種層416。在實施例中,藉由化學或熱處理移除SAM鈍化層。
參照圖4之部分(g),原子層或化學氣相沉積程序接著用以選擇性地沉積金屬填塞材料418,其僅於金屬晶種層416上生長,導致凹槽404之無縫由下而上填塞。接著拋光(例如藉由CMP)覆蓋場403之金屬填塞材料418部分,使得所有表面相互齊平,如圖4之部分(g)中所描繪。所得之結構可代表半導體裝置之一部分後端互連結構。
在實施例中,如本描述通篇所使用,參照圖2A-2D、3及4,層間介電體(ILD)材料包括介電體或絕緣材料層或由其組成。適當介電材料之範例包括但不侷限於矽氧化物(例如二氧化矽(SiO2))、摻雜矽氧化物、矽氟氧化物、碳摻雜矽氧化物、本技藝中已知各式低k介電材料(例如介電固定小於二氧化矽之材料)、及其組合。層間介電材料可由習知技術形成,諸如化學氣相沉積(CVD)、物理氣相沉積(PVD)、或其他沉積方法。 ILD材料中形成之互連管道(金屬管道及通孔結構)在本技藝中有時亦稱為跡線、線路、管道、金屬、或簡單地稱為互連。
在本揭露之第二方面,實施例指向金屬及介電體的由下而上原子層沉積(ALD)及化學氣相沉積(CVD)填塞,經由固有選擇性及幾何定義鈍化而做為半導體裝置應用之空隙填塞的致能器。在示例實施例中,高的高寬比特徵之由下而上填塞(BUF)方法,說明以金屬或介電體致能用於10nm技術節點及更小之無蝕刻凹進。
為提供一般上下文,藉由沉積襯裡,接著藉由導電金屬或絕緣體,而獲得習知凹槽填塞。導電金屬或絕緣體係過量沉積,之後平面化並視需要凹進。該沉積及凹進方法的若干限制包括蝕刻材料的局部粗糙度及襯裡的不完全選擇性,以改進填塞材料之黏附。該等限制將導致下游處理期間的腐蝕問題。
依據本發明之一或更多個實施例,以下提供致能10nm技術節點關鍵之用於處理空隙-填塞挑戰之方法。再者,文中一或更多個實施例提供改進晶片內凹部之方法,並排除因襯裡及填塞材料間之不完全蝕刻選擇性的腐蝕風險。更具體地,一或更多個實施例組合原子層沉積(ALD)或化學氣相沉積程序(CVD)中固有化學選擇性連同幾何定義鈍化方案,而達成由下而上空隙-填塞。一或更多個實施例處理諸如「無蝕刻」金屬或介電凹進之需要,用於兩倍間距或間距四等分整合方案,或介電插入接 觸整合方案。
為提供更特定上下文,以「沉積及凹進蝕刻」方法獲得技藝金屬或介電垂直填塞目標之狀態。本方法高度及粗糙度,以及後續處理期間堆疊中相對於其他材料之不完全蝕刻選擇性易於局部變化。關於範例,圖5描繪本技藝沉積狀態及半導體結構之部件填塞之凹進蝕刻方法的若干缺點。
參照圖5之部分(a),描繪金屬填塞之凹部非均勻性及凹進方法。圖5之部分(a)的左邊圖像描繪在保形凹槽襯裡材料506首先形成的狀況下,垂直於需材料填塞之複數凹槽502的視圖。實際填塞504(無論導體或其他材料)隨凹槽而異。此外,如同圖5之部分(a)的右邊圖像中所示,平行沿單一凹槽502,實際填塞504可於單一凹槽502內改變。
參照圖5之部分(b),描繪黏附襯裡材料之腐蝕。凹槽之習知CVD或ALD鑲嵌填塞涉及使用黏附襯裡506,其係典型地金屬氮化物材料。襯裡506可能與典型地用以移除下一層硬遮罩材料508之清潔程序不相容,導致腐蝕及功能性損失(例如,區域599)。
為克服結合圖5說明之缺點,依據本發明之實施例,鈍化圖案化晶圓區域或結構,其中不想要沉積。鈍化係依據幾何選擇性,例如在場中,並設定每一圖案化部件之深度。在一實施例中,該鈍化係使用超薄碳或磷層之電漿植入沉積達成。在實施例中,於圖案化部件之底部 實施金屬或介電膜之後續ALD或CVD生長,直至目標之高度,在場中未發生生長。在若干實施例中,生長可發生於部件之底部及側壁(但非場中),以提供「僅部件填塞」方法。
在特定實施例中,在金屬由下而上填塞(BUF)或金屬僅部件填塞之狀況下,填塞係使用若干金屬先質之固有選擇性達成,用於在形成於非傳導表面上之襯裡(諸如W或Co襯裡)的金屬表面上生長。目前無純金屬之BUF的已知方法。文中所說明之實施例僅需暴露於部件底部之導電表面,而以適當挑選之金屬CVD或ALD程序選擇性地填塞。在另一特定實施例中,在介電體之狀況下,BUF或「僅部件填塞」係以各類熱ALD或CVD程序達成,其於部件底部之未鈍化表面上優先成核。「僅部件填塞」材料之沉積之後藉退火作業移除任何縫。若干介電體之BUF可具可重熔流佈CVD材料,但無用於金屬氧化物(例如HfO2、Al2O3)之BUF的已知溶液。在任一狀況下(金屬或介電BUF),文中所說明之一或更多個BUF方法避免在通常與視線物理沉積技術(例如,蒸鍍或濺鍍)或藉由ALD/CVD保形沉積相關之部件頂部夾止。
在符合本揭露之第二方面的示例由下而上填塞處理流程中,圖6A描繪依據本發明之實施例之選擇性凹槽填塞方案。
參照圖6A之部分(a),複數凹槽604係形 成於半導體結構之層602中。圖案化層602可為層間介電質(ILD)層,並可由絕緣材料組成,諸如但不侷限於低k介電材料、矽氧化物層、矽氧氮化物層、氮化矽層等。在特定實施例中,每一凹槽604於頂部具有約12奈米開口,及具有約10:1高度:寬度之高寬比。其他實施例包括每一凹槽604於頂部也具有約介於10-20nm之開口。其他實施例包括每一凹槽604具有低於10:1高度:寬度之高寬比。
參照圖6A部分(b),於圖6A之部分(a)的結構上保形地形成薄導電襯裡606。在實施例中,薄導電襯裡606為導電膜。在一該實施例中,薄導電襯裡606為適於催化選擇性ALD/CVD材料之後續沉積的導電膜。在特定實施例中,薄導電襯裡606為極薄襯裡,諸如但不侷限於Co襯裡、Ru襯裡、TaN襯裡、TiN襯裡、W襯裡、或WN襯裡。應理解的是適當薄導電襯裡606之選擇可提供相對於後續清理攻擊更堅固之堆疊。
再次參照圖6A之部分(b),形成鈍化層608/609並覆蓋薄導電襯裡606之場部分(以鈍化層608/609之部分608覆蓋),及凹槽604中所形成之薄導電襯裡606之側壁的上部(以鈍化層608/609之部分609覆蓋)。在實施例中,鈍化層608/609為電漿植入鈍化區。在一該實施例中,至少在使用電漿植入程序之場(水平區)中,藉由幾何定義碳層(例如,從CH4形成)、磷層(例如,從PH3形成)或硼層(例如,從BF3或B2H6 形成)之沉積,而形成鈍化層608/609。如圖6A之部分(b)中所描繪,沿凹槽604之側壁的最上部,可進一步形成鈍化層608/609。應理解的是可調節程序,而延伸側壁上之形成至凹槽604中之選擇的深度。
參照圖6A之部分(c),凹進填塞材料610係形成於凹槽604中。凹進填塞材料係形成於薄導電襯裡606之暴露表面的凹槽604中。然而,由於填塞程序係選擇性針對鈍化層608/609形成位置之形成,填塞便侷限於薄導電襯裡606之暴露表面區域。因此,在實施例中,碳蓋件或磷蓋件的出現(例如做為鈍化層608/609)致能ALD/CVD膜之選擇性生長,僅在凹槽604而非場中。此外,若沿凹槽之一部分側壁形成鈍化層608/609,生長可進一步侷限於凹槽內之較深程度。關於範例,因鈍化層之部分609的存在,圖6A之部分(c)凹槽中之填塞材料610略為凹進凹槽604。為描繪目的顯示其他示例位準記號612,以便在漸進延伸鈍化層之部分609的狀況下,顯示可能的較低填塞位準(儘管圖中實際上未描繪漸進延伸鈍化層之部分609)。即,藉由調節鈍化區,可達成由下而上填塞之不同控制高度,而允許無凹進程序。
在實施例中,填塞材料610為由ALD或CVD處理沉積之金屬或金屬合金組成的導電材料。在另一實施例中,填塞材料610為介電材料,諸如由ALD或CVD處理沉積之金屬氧化物。在實施例中,在任一狀況下,使用一種刻意設計之金屬ALD或CVD先質,其將僅沉積於凹 槽604內之導電金屬襯裡606上,而非鈍化頂部表面608/609上,以達成凹槽填塞。如上述,依據電漿植入沉積之鈍化層的環繞程度,可控制凹槽內部之金屬填塞的高度。
參照圖6A之部分(d),移除部分鈍化層608/609及結構之場上的薄導電襯裡606。在一該實施例中,藉由化學機械拋光程序或電漿拋光程序移除部分鈍化層608/609及結構之場上的薄導電襯裡606。如圖6A之部分(d)中所示例,在實施例中,在鈍化層608/609包括低於平面化高度之側壁部分(609)處,該些部分可保留在最後結構中。應理解的是,可於部分(d)之結構上形成其餘層,但可保持側壁部分609。
在特定實施例中,使用具二個二氮丁二烯配位基之化學先驅物設計的先質實施結合圖6A說明之選擇性凹槽填塞方案。關於範例,圖6B描繪依據本發明之實施例,具二個二氮丁二烯配位基之化學先驅物設計的一般結構組元650。參照圖6B,結構組元650一般可應用於第一列後轉換金屬(例如,M=Cr、Mn、Fe、Co、Ni),因而允許以該些元件實施凹槽填塞。若干該些元件(例如,Ni、Co及Cr)具有用於互連應用之引人注目地低電阻。氮上之整體取代(例如,R典型地為tBu或iPr)空間上保護金屬中心M免於不合需要的與鈍化之電漿植入(C、P或B)表面609/609直接反應,同時形成金屬填塞層610。應理解的是使用圖6B中提及之先質的金屬填塞 可能導致包含0-10原子% C及/或0-5原子% N之膜。
在實施例中,儘管未受限於理論,藉由結構組元650之二氮丁二烯配位基之骨幹與金屬表面606之傳導電子海直接反應,就其熟知非清白氧化還原特性而言,達成凹槽652中未鈍化金屬(襯裡606)表面上之生長。用於金屬(包括Cu等)及介電體之其他ALD/CVD程序,對金屬表面上優先生長而言是已知的,更普遍地轉列此方法。最後,在若干實施例中,其他催化表面(襯裡606)頂部上電漿植入沉積之鈍化層608/609與無電金屬生長程序組合,而達成選擇性生長。
因而,再次參照圖6A及6B,及依據本發明之一或更多個實施例,使用電漿植入沉積之鈍化元件(諸如C或P)之獨特幾何分布,以致能結構中圖案化部件之由下而上填塞。使用選擇性ALD/CVD沉積允許窄關鍵尺寸(CD)之優越空隙填塞,並允許凹進金屬之沉積,因此獨特地提供無凹進程序。在一實施例中,文中所說明之方法致能前緣三閘極電晶體架構之功能性及高性能。
結合本揭露之第二方面說明之一或更多個實施例之優點可包括但不侷限於避免材料之凹進蝕刻,可改進製造之裝置的健康,有益於管道電阻及RC性能。使用ALD或CVD選擇性沉積方法之能力可排除與無電化學(諸如W、B、P)相關之典型雜質,其不利地影響金屬電阻。
文中所說明之一或更多個實施例指向製造半 導體裝置,諸如用於PMOS及NMOS裝置製造。例如,使用由下而上金屬填塞方法形成半導體裝置之一或更多個部件,如以上之說明。關於完成之裝置的範例,圖7A及7B分別描繪依據本發明之實施例,非平面半導體裝置的截面圖及平面圖(沿截面圖之a-a’軸)。如以下說明,可藉由由下而上填塞方法填塞金屬閘結構。此外,諸如觸點及通孔之其他部件亦可從該等方法獲益。
參照圖7A,半導體結構或裝置700包括從基板702及隔離區706內形成之非平面活動區(例如,包括突出鰭部704及次鰭區705之鰭結構)。閘管道708係置於非平面活動區之突出部704之上,以及一部分隔離區706之上。如同所示,閘管道708包括閘電極750及閘介電層752。在一實施例中,閘管道708亦可包括介電蓋層754。從這個角度看,閘觸點714及重疊閘觸點通孔716,連同重疊金屬互連760均置於層間介電質堆疊或層770中。在一實施例中,亦從圖7A觀看,閘觸點714係置於隔離區706之上,但不在非平面活動區之上。在實施例中,鰭之圖案為格柵圖案。
參照圖7B,閘管道708顯示為置於突出鰭部704之上。從這個角度可見到突出鰭部704之源極及汲極區704A及704B。在一實施例中,源極及汲極區704A及704B為突出鰭部704之原始材料的摻雜部分。在另一實施例中,移除突出鰭部704之材料,並以另一半導體材料取代,例如藉由磊晶沉積。在任一狀況下,源極及汲極區 704A及704B可低於介電層706之高度延伸,即進入次鰭區705。
在實施例中,半導體結構或裝置700為非平面裝置,諸如但不侷限於鰭式FET或三閘極裝置。在該實施例中,相應半導電通道區係由三維體組成,或形成於其中。在一該實施例中,閘管道708之閘電極堆疊圍繞至少三維體之頂部表面及側壁對。概念可延伸以閘控裝置全周,諸如奈米線為基之電晶體。
基板702可由半導體材料組成,其可奈受製造程序,且其中電荷可遷移。在實施例中,基板702為單體基板,由結晶矽、摻雜電荷載子之矽/鍺或鍺層組成,諸如但不侷限於磷、砷、硼或其組合,而形成活動區704。在一實施例中,單體基板702中矽原子之濃度大於97%。在另一實施例中,單體基板702係由在相異結晶基板頂上生長之磊晶層組成,例如在摻硼塊矽單晶基板頂上生長之矽磊晶層。單體基板702另一方面可由III-V族材料組成。在實施例中,單體基板702係由III-V材料組成,諸如但不侷限於氮化鎵、磷化鎵、砷化鎵、磷化銦、銻化銦、砷化銦鎵、砷化鋁鎵、磷化銦鎵、或其組合。在一實施例中,單體基板702係由III-V材料組成,且電荷載子摻雜劑雜質原子為諸如但不侷限於碳、矽、鍺、氧、硫、硒或碲。
隔離區706可由適於最終電隔離,或致力於永久閘結構部分與其下單體基板之隔離,或隔離其下單體 基板內所形成之活動區域,諸如隔離鰭活動區的材料組成。例如,在一實施例中,隔離區706係由介電材料組成,諸如但不侷限於二氧化矽、氧氮化矽、氮化矽、或摻碳氮化矽。
閘管道708可由閘電極堆疊組成,其包括閘介電層752及閘電極層750。在實施例中,閘電極堆疊之閘電極係由金屬閘組成,及閘介電層係由高K材料組成。例如,在一實施例中,閘介電層係由材料組成,諸如但不侷限於氧化鉿、氧氮化鉿、矽酸鉿、氧化鑭、氧化鋯、矽酸鋯、氧化鉭、鈦酸鍶鋇、鈦酸鋇、鈦酸鍶、氧化釔、氧化鋁、氧化鉛鈧鉭、鈮酸鉛鋅、或其組合。此外,部分閘介電層可包括從基板702之頂部數層形成之原生氧化物層。在實施例中,閘介電層係由頂部高k部分及由半導體材料之氧化物組成之下部所組成。在一實施例中,閘介電層係由氧化鉿之頂部及二氧化矽或氧氮化矽之底部組成。在實施例中,至少部分金屬閘電極750係使用由下而上填塞方法形成,如以上結合圖6A所說明。在其他實施例中,可使用諸如結合圖2A-2D、3及4所說明之程序。
與閘電極堆疊相關之間隔層可由適於最終電隔離,或致力於永久閘結構與諸如自對準觸點之鄰近導電觸點隔離之材料組成。例如,在一實施例中,間隔層係由介電材料組成,諸如但不侷限於二氧化矽、氧氮化矽、氮化矽、或摻碳氮化矽。
閘觸點714及重疊閘觸點通孔716可由導電 材料組成。在實施例中,一或更多個觸點或通孔係由金屬類組成。金屬類可為諸如鎢、鎳、或鈷之純金屬,或可為合金,諸如金屬-金屬合金或金屬-半導體合金(例如矽化物材料)。在實施例中,閘觸點或閘觸點通孔係藉由通孔或互連由下而上填塞方法形成,如以上結合圖2A-2D、3及4所說明。在其他實施例中,可使用諸如結合圖6A說明之由下而上填塞程序。
在實施例中(儘管未顯示),提供結構700涉及觸點圖案之形成,其本質上完全與現有閘圖案對齊,同時排除以過緊對位預算使用微影步驟。在一該實施例中,本方法致能使用本質上高選擇性溼式蝕刻(例如相對於習知實施之乾式或電漿蝕刻),而產生觸點開口。在實施例中,利用現有閘圖案組合接觸栓微影作業而形成觸點圖案。在一該實施例中,方法致能排除其他關鍵微影作業而產生觸點圖案之需要,如習知方法中所使用。在實施例中,凹槽觸點格柵未分別圖案化,而是形成於多(閘)管道之間。例如,在一該實施例中,在閘格柵圖案化之後但閘格柵切割之前形成凹槽觸點格柵。
此外,可藉由置換閘程序製造閘堆疊結構708。在該方案中,諸如多晶矽或氮化矽柱體材料之仿真閘材料可移除,並以永久閘電極材料取代。在一該實施例中,與從先前處理實施不同,永久閘介電層亦在此程序中形成。在實施例中,藉由乾式蝕刻或溼式蝕刻程序移除仿真閘。在一實施例中,仿真閘係由多晶矽或非結晶矽組 成,並以乾式蝕刻程序移除,包括使用SF6。在另一實施例中,仿真閘係由多晶矽或非結晶矽組成,並以溼式蝕刻程序移除,包括使用含水NH4OH或四甲基氫氧化銨。在一實施例中,仿真閘係由氮化矽組成,並以包括含水磷酸之溼式蝕刻移除。
在實施例中,文中所說明之一或更多方法本質上專注於仿真及置換閘程序,組合仿真及置換觸點程序,而抵達結構700。在一該實施例中,於置換閘程序之後實施置換觸點程序,而允許至少部分永久閘堆疊之高溫退火。例如,在特定該實施例中,以大於約攝氏600度的溫度實施至少部分永久閘結構之退火,例如閘介電層形成之後。退火是在永久觸點形成之前實施。
再次參照圖7A,半導體結構或裝置700之配置將閘觸點置於隔離區之上。該配置可視為布局空間的低效使用。然而,在另一實施例中,半導體裝置具有觸點結構,閘電極的觸點部分形成於活動區之上。通常,在閘的作用部分之上及與凹槽觸點通孔相同層中,形成閘觸點結構(諸如通孔)之前(例如之外),本發明之一或更多個實施例包括首先使用閘對齊之凹槽觸點程序。針對積體電路製造,例如可實施該程序以形成半導體結構製造之凹槽觸點結構。在實施例中,對齊現有閘圖案而形成凹槽觸點圖案。相反地,習知方法典型地涉及其餘微影程序,具微影觸點圖案相對於現有閘圖案之緊密對位,並組合選擇性觸點蝕刻。例如,習知程序可包括具觸點特徵之不同圖案 化之多(閘)格柵的圖案化。
應理解的是並非以上所說明之程序的所有方面均需實現而落於本發明之實施例的精神及範圍內。例如,在一實施例中,在閘堆疊之作用部分上製造閘觸點之前不需形成仿真閘。以上所說明之閘堆疊實際上可如最初形成之永久閘堆疊。而且,文中所說明之程序可用以製造一或複數個半導體裝置。半導體裝置可為電晶體等裝置。例如,在實施例中,半導體裝置可為用於邏輯或記憶體之金屬氧化物半導體(MOS)電晶體,或為雙極電晶體。而且,在實施例中,半導體裝置具有三維架構,諸如三閘裝置、獨立存取雙閘裝置、或FIN-FET。一或更多個實施例可特別用於以10奈米(10nm)或更小技術節點製造半導體裝置。
應理解的是以上說明之本發明之實施例方面可是用於前端或後端處理技術。此外,文中所揭露之實施例可用以製造廣泛不同類型之積體電路及/或微電子裝置。該等積體電路之範例包括但不侷限於處理器、晶片組組件、圖形處理器、數位信號處理器、微控制器等。在其他實施例中,可製造半導體記憶體。再者,積體電路或其他微電子裝置可用於本技藝中已知之廣泛電子裝置。例如,電腦系統(例如,桌上型電腦、膝上型電腦、伺服器)、行動電話、個人電子裝置等。積體電路可與系統中匯流排及其他組件耦接。例如,處理器可藉由一或更多個匯流排耦接至記憶體、晶片組等。每一處理器、記憶體、 及晶片組可能可使用文中所揭露之方法製造。
圖8描繪依據本發明之一實施的運算裝置800。運算裝置800容納電路板802。電路板802可包括若干組件,包括但不侷限於處理器804及至少一通訊晶片806。處理器804實體及電耦接至電路板802。在若干實施中,至少一通訊晶片806亦實體及電耦接至電路板802。在進一步實施中,通訊晶片806為處理器804的一部分。
基於其應用,運算裝置800可包括其他組件,可或不可實體及電耦接至電路板802。該些其他組件包括但不侷限於揮發性記憶體(例如DRAM)、非揮發性記憶體(例如ROM)、快閃記憶體、圖形處理器、數位信號處理器、加密處理器、晶片組、天線、顯示器、觸控螢幕顯示器、觸控螢幕控制器、電池、音頻編解碼器、視訊編解碼器、功率放大器、全球定位系統(GPS)裝置、羅盤、加速計、陀螺儀、揚聲器、相機、及大量儲存裝置(諸如硬碟機、光碟(CD)、數位影音光碟(DVD)等)。
通訊晶片806致能無線通訊用於資料至及自運算裝置800之轉移。「無線」用詞及其衍生可用以說明可使用經由非固態媒體之調變電磁輻射而傳遞資料之電路、裝置、系統、方法、技術、通訊通道等。該用詞並非暗示相關裝置未包含任何線路,儘管在若干實施例中未包含任何線路。通訊晶片806可實施若干無線標準或協定之 任一者,包括但不侷限於Wi-Fi(IEEE 802.11系列)、WiMAX(IEEE 802.16系列)、IEEE 802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍牙、其衍生,以及指定做為3G、4G、5G及更先進之任何其他無線協定。運算裝置800可包括複數通訊晶片806。例如,第一通訊晶片806可專用於短距離無線通訊,諸如Wi-Fi及藍牙,第二通訊晶片806可專用於長距離無線通訊,諸如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO、及其他。
運算裝置800之處理器804包括封裝於處理器804內之積體電路晶片。在本發明之若干實施中,處理器之積體電路晶片包括依據本發明之實施建立,而使用由下而上填塞方法形成之一或更多個金屬部件。「處理器」用詞可指處理來自暫存器及/或記憶體之電子資料,而轉換為可儲存於暫存器及/或記憶體之其他電子資料的任何裝置或部分裝置。
通訊晶片806亦包括封裝於通訊晶片806內之積體電路晶片。依據本發明之實施例,通訊晶片之積體電路晶片包括依據本發明之實施建立,而使用由下而上填塞方法形成之一或更多個金屬部件。
在進一步實施中,運算裝置800內所容納之另一組件可包含積體電路晶片,其包括依據本發明之實施建立,而使用由下而上填塞方法形成之一或更多個金屬部 件。
在各式實施中,運算裝置800可為膝上型電腦、輕省筆電、筆記型電腦、超筆電、智慧電話、平板電腦、個人數位助理(PDA)、超行動PC、行動電話、桌上型電腦、伺服器、印表機、掃描器、監視器、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器、或數位錄影機。在進一步實施中,運算裝置800可為處理資料之任何其他電子裝置。
圖9描繪包括本發明之一或更多個實施例的插件900。插件900為用以橋接第一基板902至第二基板904之中介基板。第一基板902可為例如積體電路晶片。第二基板904可為例如記憶體模組、電腦主機板、或另一積體電路晶片。通常,插件900之作用是將連接區隔較寬間距,或將連接重新路由至不同連接。例如,插件900可將積體電路晶片耦接至球閘陣列(BGA)906,之後可耦接至第二基板904。在若干實施例中,第一及第二基板902/904係置於插件900之相對側。在其他實施例中,第一及第二基板902/904係置於插件900之相同側。在進一步實施例中,三或更多基板藉由插件900而互連。
插件900可由環氧樹脂、玻璃纖維強化環氧樹脂、陶瓷材料、或諸如聚醯亞胺之聚合物材料形成。在進一步實施中,插件可由包括以上所說明用於半導體基板之相同材料的替代剛性或彈性材料形成,諸如矽、鍺、及其他III-V族及IV族材料。
插件可包括金屬互連908及通孔910,包括但不侷限於穿矽通孔(TSVs)912。插件900可進一步包括嵌入裝置914,包括被動及主動裝置。該等裝置包括但不侷限於電容器、退耦電容器、電阻器、電感器、熔絲、二極體、變壓器、感測器、及靜電放電(ESD)裝置。諸如射頻(RF)裝置、功率放大器、電力管理裝置、天線、陣列、感測器、及MEMS裝置之更複雜裝置,亦可形成於插件900上。依據本發明之實施例,文中所揭露之設備或程序可用於插件900之製造。
因而,本發明之實施例包括用於形成半導體結構之金屬特徵的由下而上填塞方法,及所得之結構。
在實施例中,半導體結構包括置於層間介電質(ILD)層中之凹槽。凹槽具有側壁、底部及頂部。U形金屬晶種層係置於凹槽底部,沿凹槽之側壁但實質上低於凹槽之頂部。金屬填塞層係置於U形金屬晶種層上,並填塞凹槽至凹槽之頂部。金屬填塞層與ILD層之介電材料直接接觸,沿U形金屬晶種層以上凹槽之部分側壁。
在一實施例中,凹槽為後端金屬化層中金屬管道開口或通孔開口。
在一實施例中,U形金屬晶種層具有約介於1奈米至2奈米範圍之厚度。
在一實施例中,U形金屬晶種層包含選自由鎢、氮化鈦、釕、及鈷組成之群組的材料。
在一實施例中,U形金屬晶種層係沿凹槽之 側壁配置至小於凹槽之約50%高度的高度。
在一實施例中,U形金屬晶種層係沿凹槽之側壁配置至小於凹槽之約25%高度的高度。
在一實施例中,金屬填塞層無縫或空隙。
在一實施例中,ILD層之介電材料為低k介電材料。
在實施例中,製造半導體結構之方法包括於層間介電質(ILD)層中形成凹槽,凹槽具有側壁、底部及頂部。方法亦包括於凹槽之底部形成U形金屬晶種層,沿凹槽之側壁但實質上低於凹槽之頂部。方法亦包括於U形金屬晶種層上形成金屬填塞層,填塞凹槽至凹槽之頂部,其中,金屬填塞層係選擇性地形成於U形金屬晶種層上。
在一實施例中,形成U形金屬晶種層包含於凹槽之底部形成金屬晶種層,沿凹槽之側壁至凹槽之頂部;於金屬晶種層上形成材料填塞層;使材料填塞層凹進,而暴露部分金屬晶種層;移除金屬晶種層之暴露部分,而形成U形金屬晶種層;以及移除凹進材料填塞層。
在一實施例中,形成U形金屬晶種層包含於凹槽之底部形成金屬晶種層,沿凹槽之側壁至凹槽之頂部;於金屬晶種層上形成材料填塞層;使材料填塞層凹進,而暴露部分金屬晶種層;於金屬晶種層之暴露部分上形成自組性單層(SAM),而形成金屬晶種層之鈍化部分;以及移除凹進材料填塞層,而暴露U形金屬晶種層。
在一實施例中,形成U形金屬晶種層包含於凹槽中形成材料填塞層;使材料填塞層凹進,而暴露凹槽之側壁上部;於凹槽之側壁之暴露上部上形成自組性單層(SAM);移除凹進材料填塞層;於凹槽之底部形成U形金屬晶種層;以及從凹槽之側壁之暴露上部移除SAM。
在一實施例中,形成U形金屬晶種層包含於凹槽之底部形成金屬晶種層,沿凹槽之側壁至凹槽之頂部;以及藉由斜向蝕刻移除金屬晶種層之上部,而形成U形金屬晶種層。
在一實施例中,於U形金屬晶種層上形成金屬填塞層,包含藉由原子層沉積或化學氣相沉積而沉積金屬填塞層。
在實施例中,半導體結構包括置於層間介電質(ILD)層中之凹槽,凹槽具有側壁、底部及頂部。導電襯裡係置於凹槽之底部,並具有側壁部分,沿凹槽之側壁延伸至凹槽之頂部。鈍化層覆蓋導電襯裡之側壁部分之最上部。材料填塞層係置於導電襯裡上,並從凹槽之底部填塞凹槽,直至鈍化層之最低高度。
在一實施例中,鈍化層包含碳層或磷層。
在一實施例中,導電襯裡為選自由Co襯裡、Ru襯裡、TaN襯裡、TiN襯裡、W襯裡、及WN襯裡組成之群組的襯裡。
在一實施例中,凹槽於頂部具有約12奈米開口,及具有約10:1高度:寬度之高寬比。
在一實施例中,材料填塞層為導電金屬合金之層之金屬之層。
在一實施例中,材料填塞層為金屬氧化物介電層。
在實施例中,製造半導體結構之方法包括於層間介電質(ILD)層中形成凹槽,凹槽具有側壁、底部及頂部,具鄰近凹槽之頂部暴露之ILD層的場區。方法亦包括於凹槽之底部形成導電襯裡,沿凹槽之側壁,並在ILD層之場區上。方法亦包括形成鈍化層而覆蓋ILD層之場區上的導電襯裡。方法亦包括於導電襯裡上形成材料填塞層,而從凹槽之底部填塞凹槽,直至鈍化層之最低高度。
在一實施例中,形成鈍化層進一步包含形成鈍化層,而沿凹槽之側壁覆蓋導電襯裡之最上部。
在一實施例中,形成鈍化層包含使用電漿植入程序,而從CH4沉積碳層。
在一實施例中,形成鈍化層包含使用電漿植入程序,而從PH3沉積磷層。
在一實施例中,形成鈍化層包含使用電漿植入程序,而從B2H6或BF3沉積硼層。
在一實施例中,於導電襯裡上形成材料填塞層,包含藉由原子層沉積或化學氣相沉積而沉積材料填塞層。
102‧‧‧介電層
104‧‧‧凹槽
106、106’、106”‧‧‧金屬層
107‧‧‧點
108‧‧‧縫或空隙

Claims (25)

  1. 一種半導體結構,包含:凹槽,置於層間介電質(ILD)層中,該凹槽具有側壁、底部及頂部,且該凹槽具有較寬上凹槽部和較窄下凹槽部,該上凹槽部位於該下凹槽部之上;金屬晶種層,置於該凹槽之該底部,沿該下凹槽部之該側壁和該上凹槽部的較低部分但實質上低於該凹槽之該頂部;以及金屬填塞層,置於該金屬晶種層上,填塞該凹槽至該凹槽之該頂部,其中,該金屬填塞層與該ILD層之介電材料直接接觸,沿該金屬晶種層以上該凹槽之部分該側壁,其中,該金屬填塞層包含鉻。
  2. 如申請專利範圍第1項之半導體結構,其中,該凹槽為後端金屬化層中金屬管道開口或通孔開口。
  3. 如申請專利範圍第1項之半導體結構,其中,該金屬晶種層具有約介於1奈米至2奈米範圍之厚度。
  4. 如申請專利範圍第1項之半導體結構,其中,該金屬晶種層為包含選自由鎢、氮化鎢、氮化鈦、釕、及鈷組成之群組的材料之導電襯裡。
  5. 如申請專利範圍第1項之半導體結構,其中,該金屬晶種層係沿該凹槽之該側壁配置至小於該凹槽之約50%高度的高度。
  6. 如申請專利範圍第5項之半導體結構,其中,該金屬晶種層係沿該凹槽之該側壁配置至小於該凹槽之約25 %高度的高度。
  7. 如申請專利範圍第1項之半導體結構,其中,該金屬填塞層無縫或空隙。
  8. 如申請專利範圍第1項之半導體結構,其中,該ILD層之該介電材料為低k介電材料。
  9. 一種製造半導體結構之方法,該方法包含:於層間介電質(ILD)層中形成凹槽,該凹槽具有側壁、底部及頂部,且該凹槽具有較寬上凹槽部和較窄下凹槽部,該上凹槽部位於該下凹槽部之上;於該凹槽之該底部形成金屬晶種層,沿該下凹槽部之該側壁和該上凹槽部的較低部分但實質上低於該凹槽之該頂部;以及於該金屬晶種層上形成金屬填塞層,填塞該凹槽至該凹槽之該頂部,其中,該金屬填塞層係選擇性地形成於該金屬晶種層上,其中,該金屬填塞層包含鉻。
  10. 如申請專利範圍第9項之方法,其中,形成該金屬晶種層包含:於該凹槽之該底部形成金屬晶種層,沿該凹槽之該側壁至該凹槽之該頂部;於該金屬晶種層上形成材料填塞層;使該材料填塞層凹進,而暴露部分該金屬晶種層;移除該金屬晶種層之該暴露部分,而形成該金屬晶種層;以及移除該凹進材料填塞層。
  11. 如申請專利範圍第9項之方法,其中,形成該金屬晶種層包含:於該凹槽之該底部形成金屬晶種層,沿該凹槽之該側壁至該凹槽之該頂部;於該金屬晶種層上形成材料填塞層;使該材料填塞層凹進,而暴露部分該金屬晶種層;於該金屬晶種層之該暴露部分上形成自組性單層(SAM),而形成該金屬晶種層之鈍化部分;以及移除該凹進材料填塞層,而暴露該金屬晶種層。
  12. 如申請專利範圍第9項之方法,其中,形成該金屬晶種層包含:於該凹槽中形成材料填塞層;使該材料填塞層凹進,而暴露該凹槽之該側壁上部;於該凹槽之該側壁之該暴露上部上形成自組性單層(SAM);移除該凹進材料填塞層;於該凹槽之該底部形成該金屬晶種層;以及從該凹槽之該側壁之該暴露上部移除該SAM。
  13. 如申請專利範圍第9項之方法,其中,形成該金屬晶種層包含:於該凹槽之該底部形成金屬晶種層,沿該凹槽之該側壁至該凹槽之該頂部;以及藉由斜向蝕刻移除該金屬晶種層之上部,而形成該金屬晶種層。
  14. 如申請專利範圍第9項之方法,其中,於該金屬晶種層上形成該金屬填塞層,包含藉由原子層沉積或化學氣相沉積而沉積該金屬填塞層。
  15. 一種半導體結構,包含:凹槽,置於層間介電質(ILD)層中,該凹槽具有側壁、底部及頂部,且該凹槽具有較寬上凹槽部和較窄下凹槽部,該上凹槽部位於該下凹槽部之上;導電襯裡,置於該凹槽之該底部,並具有側壁部分,沿該凹槽之該側壁延伸至該凹槽之該頂部;鈍化層,覆蓋該導電襯裡之該側壁部分之最上部;以及材料填塞層,置於該導電襯裡上,並從該凹槽之該底部填塞該凹槽,直至該鈍化層之最低高度,其中,該材料填塞層包含鉻。
  16. 如申請專利範圍第15項之半導體結構,其中,該鈍化層包含碳層或磷層。
  17. 如申請專利範圍第15項之半導體結構,其中,該導電襯裡為選自由Co襯裡、Ru襯裡、TaN襯裡、TiN襯裡、W襯裡、及WN襯裡組成之群組的襯裡。
  18. 如申請專利範圍第15項之半導體結構,其中,該凹槽於該頂部具有約12奈米開口,及具有約10:1高度:寬度之高寬比。
  19. 如申請專利範圍第15項之半導體結構,其中,該材料填塞層為導電金屬合金之層之金屬之層。
  20. 如申請專利範圍第15項之半導體結構,其中,該材料填塞層為金屬氧化物介電層。
  21. 一種製造半導體結構之方法,該方法包含:於層間介電質(ILD)層中形成凹槽,該凹槽具有側壁、底部及頂部,具鄰近該凹槽之該頂部暴露之該ILD層的場區,且該凹槽具有較寬上凹槽部和較窄下凹槽部,該上凹槽部位於該下凹槽部之上;於該凹槽之該底部形成導電襯裡,沿該凹槽之該側壁,並在該ILD層之該場區上;形成鈍化層而覆蓋該ILD層之該場區上的該導電襯裡;以及於該導電襯裡上形成材料填塞層,而從該凹槽之該底部填塞該凹槽,直至該鈍化層之最低高度,其中,該材料填塞層包含鉻。
  22. 如申請專利範圍第21項之方法,其中,形成該鈍化層進一步包含形成該鈍化層,而沿該凹槽之該側壁覆蓋該導電襯裡之最上部。
  23. 如申請專利範圍第21項之方法,其中,形成該鈍化層包含使用電漿植入程序,而從CH4沉積碳層。
  24. 如申請專利範圍第21項之方法,其中,形成該鈍化層包含使用電漿植入程序,而從PH3沉積磷層。
  25. 如申請專利範圍第21項之方法,其中,形成該鈍化層包含使用電漿植入程序,而從B2H6或BF3沉積硼層。
TW105114574A 2015-06-18 2016-05-11 半導體結構的金屬特徵的由下而上填塞(buf) TWI733669B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/US2015/036519 WO2016204771A1 (en) 2015-06-18 2015-06-18 Bottom-up fill (buf) of metal features for semiconductor structures
WOPCT/US15/36519 2015-06-18

Publications (2)

Publication Number Publication Date
TW201709463A TW201709463A (zh) 2017-03-01
TWI733669B true TWI733669B (zh) 2021-07-21

Family

ID=57546384

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105114574A TWI733669B (zh) 2015-06-18 2016-05-11 半導體結構的金屬特徵的由下而上填塞(buf)

Country Status (6)

Country Link
US (1) US20180130707A1 (zh)
EP (1) EP3311403A4 (zh)
KR (1) KR20180018510A (zh)
CN (1) CN107743653A (zh)
TW (1) TWI733669B (zh)
WO (1) WO2016204771A1 (zh)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI719262B (zh) * 2016-11-03 2021-02-21 美商應用材料股份有限公司 用於圖案化之薄膜的沉積與處理
DE102017127920A1 (de) 2017-01-26 2018-07-26 Taiwan Semiconductor Manufacturing Company, Ltd. Erhöhte Durchkontaktierung für Anschlüsse auf unterschiedlichen Ebenen
WO2018182637A1 (en) * 2017-03-30 2018-10-04 Intel Corporation Bottom-up fill using blocking layers and adhesion promoters
CN109216321A (zh) * 2017-07-04 2019-01-15 中芯国际集成电路制造(天津)有限公司 具有插塞的半导体器件及其形成方法
US10622302B2 (en) 2018-02-14 2020-04-14 Taiwan Semiconductor Manufacturing Company, Ltd. Via for semiconductor device connection and methods of forming the same
DE102018126130B4 (de) * 2018-06-08 2023-08-10 Taiwan Semiconductor Manufacturing Co., Ltd. Halbleitervorrichtung und -verfahren
US10861739B2 (en) * 2018-06-15 2020-12-08 Tokyo Electron Limited Method of patterning low-k materials using thermal decomposition materials
US10734278B2 (en) * 2018-06-15 2020-08-04 Tokyo Electron Limited Method of protecting low-K layers
US10727046B2 (en) 2018-07-06 2020-07-28 Lam Research Corporation Surface modified depth controlled deposition for plasma based deposition
KR102656701B1 (ko) 2018-10-04 2024-04-11 삼성전자주식회사 반도체 소자의 제조 방법
KR102702999B1 (ko) * 2018-10-19 2024-09-04 삼성전자주식회사 라인 엔드 보이드 방지를 광 근접 보정 방법 및 이를 이용한 리소그래피 마스크 제조 방법
US11043558B2 (en) 2018-10-31 2021-06-22 Taiwan Semiconductor Manufacturing Co., Ltd. Source/drain metal contact and formation thereof
US11049770B2 (en) * 2019-03-24 2021-06-29 Applied Materials, Inc. Methods and apparatus for fabrication of self aligning interconnect structure
US11094588B2 (en) * 2019-09-05 2021-08-17 Applied Materials, Inc. Interconnection structure of selective deposition process
US11450562B2 (en) * 2019-09-16 2022-09-20 Tokyo Electron Limited Method of bottom-up metallization in a recessed feature
US11469139B2 (en) * 2019-09-20 2022-10-11 Taiwan Semiconductor Manufacturing Company, Ltd. Bottom-up formation of contact plugs
US20210123139A1 (en) * 2019-10-29 2021-04-29 Applied Materials, Inc. Method and apparatus for low resistance contact interconnection
US11913107B2 (en) * 2019-11-08 2024-02-27 Applied Materials, Inc. Methods and apparatus for processing a substrate
JP2023515751A (ja) * 2020-03-11 2023-04-14 アプライド マテリアルズ インコーポレイテッド 触媒堆積を使用する間隙充填方法
US11133251B1 (en) * 2020-03-16 2021-09-28 Nanya Technology Corporation Semiconductor assembly having T-shaped interconnection and method of manufacturing the same
US11742210B2 (en) * 2020-06-29 2023-08-29 Taiwan Semiconductor Manufacturing Co., Ltd. Deposition window enlargement
CN112018079B (zh) * 2020-07-29 2022-10-25 复旦大学 一种铜互连结构及其制备方法
KR20220030456A (ko) * 2020-09-01 2022-03-11 삼성전자주식회사 반도체 장치
KR20220030455A (ko) * 2020-09-01 2022-03-11 삼성전자주식회사 반도체 장치
US11749564B2 (en) * 2020-09-22 2023-09-05 Applied Materials, Inc. Techniques for void-free material depositions
KR20220155131A (ko) * 2021-05-14 2022-11-22 삼성전자주식회사 반도체 장치의 배선 구조체 설계 방법 및 이를 이용한 반도체 장치의 제조 방법
KR20240124971A (ko) * 2021-12-13 2024-08-19 램 리써치 코포레이션 피처들 (features) 내 큰 입자 텅스텐 성장
US20230197601A1 (en) * 2021-12-21 2023-06-22 Intel Corporation Fill of vias in single and dual damascene structures using self-assembled monolayer
US20230260850A1 (en) * 2022-02-16 2023-08-17 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of forming semiconductor device structures
US20230386833A1 (en) * 2022-05-25 2023-11-30 Applied Materials, Inc. Selective metal removal with flowable polymer
CN115050651A (zh) * 2022-05-30 2022-09-13 厦门云天半导体科技有限公司 一种芯片封装深孔互联的填孔结构及其制作方法
US20240249920A1 (en) * 2023-01-19 2024-07-25 Applied Materials, Inc. Removable mask layer to reduce overhang during re-sputter process in pvd chambers

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4847214A (en) * 1988-04-18 1989-07-11 Motorola Inc. Method for filling trenches from a seed layer
US4942137A (en) * 1989-08-14 1990-07-17 Motorola, Inc. Self-aligned trench with selective trench fill
US5484747A (en) * 1995-05-25 1996-01-16 United Microelectronics Corporation Selective metal wiring and plug process
US20010000632A1 (en) * 1995-11-10 2001-05-03 Shunichi Yoshizawa Semiconductor device and method for manufacturing the same

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6323131B1 (en) * 1998-06-13 2001-11-27 Agere Systems Guardian Corp. Passivated copper surfaces
US6787460B2 (en) * 2002-01-14 2004-09-07 Samsung Electronics Co., Ltd. Methods of forming metal layers in integrated circuit devices using selective deposition on edges of recesses and conductive contacts so formed
US7396759B1 (en) * 2004-11-03 2008-07-08 Novellus Systems, Inc. Protection of Cu damascene interconnects by formation of a self-aligned buffer layer
US20060234499A1 (en) * 2005-03-29 2006-10-19 Akira Kodera Substrate processing method and substrate processing apparatus
JP2008294062A (ja) * 2007-05-22 2008-12-04 Sharp Corp 半導体装置及びその製造方法
KR101038809B1 (ko) * 2008-11-05 2011-06-03 주식회사 동부하이텍 이미지 센서 및 그 제조 방법
DE102009055433B4 (de) * 2009-12-31 2012-02-09 Globalfoundries Dresden Module One Limited Liability Company & Co. Kg Kontaktelemente von Halbleiterbauelementen, die auf der Grundlage einer teilweise aufgebrachten Aktivierungsschicht hergestellt sind, und entsprechende Herstellungsverfahren
JP5696378B2 (ja) * 2010-06-15 2015-04-08 ソニー株式会社 記憶装置の製造方法
KR101061296B1 (ko) * 2010-07-01 2011-08-31 주식회사 하이닉스반도체 반도체 소자 및 그 형성 방법
US8525339B2 (en) * 2011-07-27 2013-09-03 International Business Machines Corporation Hybrid copper interconnect structure and method of fabricating same
US8946087B2 (en) * 2012-02-02 2015-02-03 Lam Research Corporation Electroless copper deposition
US8941089B2 (en) * 2012-02-22 2015-01-27 Adesto Technologies Corporation Resistive switching devices and methods of formation thereof
US9627256B2 (en) * 2013-02-27 2017-04-18 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit interconnects and methods of making same
US20150076695A1 (en) * 2013-09-16 2015-03-19 Stmicroelectronics, Inc. Selective passivation of vias
US9685371B2 (en) * 2013-09-27 2017-06-20 Applied Materials, Inc. Method of enabling seamless cobalt gap-fill
CN107004597A (zh) * 2014-12-23 2017-08-01 英特尔公司 解耦过孔填充

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4847214A (en) * 1988-04-18 1989-07-11 Motorola Inc. Method for filling trenches from a seed layer
US4942137A (en) * 1989-08-14 1990-07-17 Motorola, Inc. Self-aligned trench with selective trench fill
US5484747A (en) * 1995-05-25 1996-01-16 United Microelectronics Corporation Selective metal wiring and plug process
US20010000632A1 (en) * 1995-11-10 2001-05-03 Shunichi Yoshizawa Semiconductor device and method for manufacturing the same

Also Published As

Publication number Publication date
KR20180018510A (ko) 2018-02-21
EP3311403A4 (en) 2019-02-20
TW201709463A (zh) 2017-03-01
EP3311403A1 (en) 2018-04-25
CN107743653A (zh) 2018-02-27
WO2016204771A1 (en) 2016-12-22
US20180130707A1 (en) 2018-05-10

Similar Documents

Publication Publication Date Title
TWI733669B (zh) 半導體結構的金屬特徵的由下而上填塞(buf)
JP7272776B2 (ja) 集積回路構造または集積回路構造を製造する方法
US10950606B2 (en) Dual fin endcap for self-aligned gate edge (SAGE) architectures
CN107980170B (zh) 用于器件制造的通过对氧化物层的原子层去除的过渡金属干法蚀刻
CN110911404A (zh) 具有针对变化宽度的自对准源极或漏极底切的栅极全包围集成电路结构
TW202341393A (zh) 用於先進積體電路結構製造的間距分割的互連
TW201733007A (zh) 用於圖案化後段(beol)互連之金屬線端的方法
US11869889B2 (en) Self-aligned gate endcap (SAGE) architectures without fin end gap
US11217456B2 (en) Selective etching and controlled atomic layer etching of transition metal oxide films for device fabrication
TWI778209B (zh) 使用模板之鰭塑形及由其所產生的積體電路結構
US10784378B2 (en) Ultra-scaled fin pitch having dual gate dielectrics
US11063151B2 (en) Metal chemical vapor deposition approaches for fabricating wrap-around contacts and resulting structures
CN112542443A (zh) 利用有色阻挡的自对准图案化以及由其形成的结构
CN113851531A (zh) 包括硅化钛材料的集成电路结构
CN112635435A (zh) 具有无衬层自形成阻挡部的集成电路结构
US20220042162A1 (en) Integrated circuit structures including a metal layer formed using a beam of low energy atoms
US20220093590A1 (en) Selective growth self-aligned gate endcap (sage) architectures without fin end gap