TWI721261B - 相對於矽選擇性蝕刻矽-鍺之調配物 - Google Patents

相對於矽選擇性蝕刻矽-鍺之調配物 Download PDF

Info

Publication number
TWI721261B
TWI721261B TW107112450A TW107112450A TWI721261B TW I721261 B TWI721261 B TW I721261B TW 107112450 A TW107112450 A TW 107112450A TW 107112450 A TW107112450 A TW 107112450A TW I721261 B TWI721261 B TW I721261B
Authority
TW
Taiwan
Prior art keywords
etching
dissolved
silicon
etching composition
acid
Prior art date
Application number
TW107112450A
Other languages
English (en)
Other versions
TW201839174A (zh
Inventor
史蒂芬 M 比洛德
Original Assignee
美商恩特葛瑞斯股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商恩特葛瑞斯股份有限公司 filed Critical 美商恩特葛瑞斯股份有限公司
Publication of TW201839174A publication Critical patent/TW201839174A/zh
Application granted granted Critical
Publication of TWI721261B publication Critical patent/TWI721261B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09KMATERIALS FOR MISCELLANEOUS APPLICATIONS, NOT PROVIDED FOR ELSEWHERE
    • C09K13/00Etching, surface-brightening or pickling compositions
    • C09K13/04Etching, surface-brightening or pickling compositions containing an inorganic acid
    • C09K13/06Etching, surface-brightening or pickling compositions containing an inorganic acid with organic material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02441Group 14 semiconducting materials
    • H01L21/0245Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Nanotechnology (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Organic Chemistry (AREA)
  • Weting (AREA)
  • Cleaning Or Drying Semiconductors (AREA)
  • ing And Chemical Polishing (AREA)

Abstract

本發明提供適用於自微電子裝置中藉由相對於含矽材料蝕刻含矽-鍺材料而選擇性移除之組合物,該微電子裝置具有表面上含有此等材料之特徵,該等組合物含有氫氟酸、乙酸、過氧化氫及至少一種額外的酸,該酸會改良如藉由蝕刻速率或選擇性中之一或多者所量測且可調以獲得所需Si:Ge移除選擇性及蝕刻速率之性能。

Description

相對於矽選擇性蝕刻矽-鍺之調配物
以下描述係關於在微電子裝置基板表面相對於在同一表面蝕刻矽材料選擇性蝕刻矽-鍺材料的組合物及製程。
數十年,減小微電子裝置(例如積體電路)之特徵之尺寸的持續趨勢已實現在微電子裝置之一範圍內功能性特徵之密度增大。舉例而言,愈來愈小的電晶體尺寸已允許不斷增加數目的電晶體包括為積體電路、記憶體裝置、或另一種微電子裝置之一部分,使得微電子裝置之製造呈現增加之處理能力或記憶體容量。 製備某些微電子裝置,例如積體電路之步驟可包括自含有SiGe以及矽(Si)之表面選擇性移除矽-鍺(SiGe)材料。根據某些實例製造步驟,SiGe可在亦含有矽之結構中用作犧牲層。基於該等製造步驟,可製備先進裝置結構,諸如矽奈米線及真空上矽(silicon on nothing,SON)結構。此等製程中之步驟包括磊晶沈積Si及SiGe之交替層之結構,隨後進行圖案化,且最終選擇性橫向蝕刻以移除SiGe層且產生三維矽結構。 在為積體電路製備場效電晶體(FET)之某些特定方法中,矽(Si)及矽-鍺(SiGe)材料呈層形式沈積於基板上亦即,呈Si及SiGe之「磊晶堆疊」。隨後使用標準技術使層圖案化,諸如藉由使用標準光微影產生之掩模。隨後,方向性各向同性蝕刻可用於橫向地蝕刻掉犧牲SiGe材料,留下矽奈米線結構。
本發明係關於新穎及發明性蝕刻組合物及相關製程,其用於相對於含矽材料藉由蝕刻選擇性移除矽-鍺材料,兩種材料存在於製程內微電子裝置之表面處,該微電子裝置可視情況包括其他導電材料、絕緣材料或半導體材料(氧化矽),或在另一製造步驟期間適用的材料,諸如障壁層材料(例如,氮化矽)。 在過去,積體電路及半導體製造業使用水性蝕刻組合物,其含有約一份氫氟酸HF、兩份過氧化氫溶液及六份乙酸(「AA」)。由此等三種成分製成之蝕刻組合物已描述為向矽提供具有高選擇性之SiGe的良好蝕刻速率。 已發現此等三份(HF/AA/H2 O2 )組合物不適用於在場效電晶體結構中製備矽奈米線,或製備其他如此精密及複雜的三維結構。此等蝕刻組合物之性能的一個缺點為隨著犧牲SiGe材料中鍺之量減少,相對於矽蝕刻SiGe的選擇性逐漸減少。且同時,犧牲SiGe較佳含有最少量鍺,以使得犧牲SiGe材料為矽特徵提供最佳可能的匹配。 另一缺點為此等三份蝕刻組合物「在添加H2O2之後」(通常在使用點將過氧化氫添加至三份蝕刻組合物中,參見下文)往往需要長時間以獲得穩定的蝕刻速率。 另外,在某些製程內微電子裝置情況下,一或多種其他材料(例如,SiNx 或SiO2 )或製造微電子裝置之其他材料亦可存在於含有SiGe及矽之表面處。先前所用三份(HF/AA/H2 O2 )蝕刻組合物往往會相對較有效地蝕刻此等其他材料,可能由於大量HF用於此等系統。但蝕刻裝置之較佳方法將需要使此等其他材料之蝕刻降到最低。在選擇性蝕刻位於含有矽以及氮化矽或氧化矽之表面上之SiGe的較佳方法中,蝕刻組合物及其使用方法可較佳呈現移除氮化矽、氧化矽或且兩者之降低的、抑制的或最小速率。含有高濃度氫氟酸之蝕刻組合物將不期望適用於蝕刻亦已暴露氮化矽或已暴露氧化矽之基板。 在本發明之較佳蝕刻組合物中,一或多種包括於含有HF/AA/H2 O2 之蝕刻組合物中之額外的酸可有效地產生組合物,其緩解三份蝕刻組合物之此等缺點中之一或多者。當用於蝕刻表面上含有矽及矽-鍺特徵之微電子裝置表面之方法中時,本發明蝕刻組合物相對於可比的蝕刻組合物可呈現所需的、適用的或有利的性能。可比的蝕刻組合物之一個實例為含有(按重量百分比計) 11:22:67 HF (49%):AA (99%):H2 O2 (30%)且無其他成分的蝕刻組合物。可比的蝕刻組合物之一不同實例為在其他方面相同HF/AA/H2 O2 蝕刻組合物但不包括一或多種如本文所述的額外酸(例如甲酸、硫酸、乳酸或兩種或更多種此等酸之組合)的蝕刻組合物。改良之性能可以下各項中之一或多者進行量測:相對於矽蝕刻矽-鍺之選擇性;理想增大的矽-鍺蝕刻速率;理想降低的矽蝕刻速率;氧化矽、氮化矽或其兩者之低蝕刻速率。亦較佳地,使用本發明蝕刻組合物之本發明方法可呈現提高的(減少的)時間量以獲得90%的SiGe最大蝕刻速率的SiGe蝕刻速率,其最終藉由本發明方法來獲得。 更具特異性地,用於蝕刻表面上含有矽及矽-鍺結構之基板之本發明方法的實例蝕刻組合物可在相對於矽蝕刻矽-鍺中呈現選擇性,其相比於在相同微電子裝置基板上進行且使用相同條件及相同設備之可比的蝕刻方法有所提高,唯一的區別為可比的蝕刻方法之蝕刻溶液不含有任何所添加酸成分,且僅以與本發明蝕刻組合物相同的相對量含有HF、AA及過氧化氫之組合。或者,該改良可針對使用含有11:22:67 HF (49%):AA (99%):H2 O2 (30%)之蝕刻組合物之可比的蝕刻方法進行量測,其中組分中之各者按水中之重量%指定,且相對量按重量指定。選擇性為一種材料(例如,矽-鍺)之移除速率與第二種材料(例如,矽)之移除速率的比率。根據如所述之較佳本發明蝕刻方法,使用含有HF、AA、過氧化氫及一或多種如所描述之額外酸之本發明蝕刻組合物,若SiGe蝕刻速率相對於Si蝕刻速率增大,則對矽移除矽-鍺的選擇性可增大。 或者或另外,用於蝕刻表面上含有矽及矽-鍺結構之微電子裝置基板之本發明方法的實例蝕刻組合物可相對於可比的蝕刻方法呈現提高(增大)的二氧化矽-鍺之蝕刻速率,可比的蝕刻方法在相同微電子裝置基板上進行且使用相同條件及相同設備,唯一的區別為可比的蝕刻方法之蝕刻溶液不含有任何所添加酸成分,且僅以與本發明蝕刻組合物相同的相對量含有HF、AA及過氧化氫之組合。或者,該改良可針對使用含有(按重量百分比計) 11:22:67 HF (49%):AA (99%):H2 O2 (30%)之蝕刻組合物之可比的蝕刻方法進行量測。 蝕刻速率為蝕刻製程之已知性能度量,且可在所移除材料之量(例如,以厚度)/時間(例如,材料之奈米/分鐘)方面進行報導。測定矽-鍺之蝕刻速率之適用方法可藉由蝕刻表面上包括矽-鍺之基板進行。實例基板可包括安置於矽上之矽-鍺之磊晶層。量測蝕刻之量之任何方法可為有效的,其中光譜橢圓偏振量測法為一種用於量測矽-鍺蝕刻速率之適用且較佳的方法。 根據如所述之較佳本發明蝕刻方法,使用含有HF、AA、過氧化氫及一或多種如所述額外酸之本發明蝕刻組合物,矽-鍺之蝕刻速率相比於可比的蝕刻方法之蝕刻速率可增大了至少10%、20%、50%、60%、80%或甚至100%;例如若可比的蝕刻方法呈現矽-鍺蝕刻速率為20奈米/分鐘,則改良方法可呈現矽-鍺蝕刻速率為22、24、30、32、36、或40奈米/分鐘,亦即比藉由可比的方法來獲得之20奈米/分鐘之蝕刻速率增大了10%、20%、50%、60%、80%或甚至100%。 或者或另外,用於蝕刻表面上含有矽及矽-鍺結構之微電子裝置基板之本發明方法的實例蝕刻組合物可相對於可比的蝕刻方法呈現提高(增大)的矽之蝕刻速率,可比的蝕刻方法在相同微電子裝置基板上進行且使用相同條件及相同設備,唯一的區別為可比的蝕刻方法之蝕刻溶液不含有任何所添加酸成分,且僅以與本發明蝕刻組合物相同的相對量含有HF、AA及過氧化氫之組合。或者,該改良可針對使用含有11:22:67 HF (49%):AA (99%):H2 O2 (30%)之蝕刻組合物之可比的蝕刻方法進行量測(按重量百分比計)。 測定矽之蝕刻速率之適用方法可藉由蝕刻表面上包括絕緣體上矽(silicon-on-insulator,SOI)的基板進行。量測蝕刻之量之任何方法可為有效的,其中光譜橢圓偏振量測法為一種用於量測矽蝕刻速率之適用且較佳的方法。 根據如所述之較佳本發明蝕刻方法,使用含有HF、AA、過氧化氫及一或多種如所述額外酸之本發明蝕刻組合物,矽之蝕刻速率相比於可比的蝕刻方法之蝕刻速率可減少了至少10%、20%、或30%;例如若可比的蝕刻方法呈現矽蝕刻速率不超過2奈米/分鐘,則改良方法可呈現矽蝕刻速率不超過1.8、1.6或1.4奈米/分鐘,亦即相對於藉由可比的方法來獲得之不超過2奈米/分鐘之蝕刻速率減少了10%、20%或30%。 或者或另外,用於蝕刻表面上含有矽及矽-鍺結構之微電子裝置基板之方法的實例蝕刻組合物可在一時間內獲得90%的SiGe蝕刻速率,該時間基本上小於可比的蝕刻方法(如本文所述)為獲得90%的SiGe蝕刻速率而所需的時間量。最大蝕刻速率可藉由量測蝕刻速率比蝕刻步驟之經過時間(亦即以距離/時間自表面移除之材料的量,在開始蝕刻步驟之後之時間期間,其與將過氧化氫添加至酸成分中以形成蝕刻組合物的時間一致)來確定。亦稱為「穩定蝕刻速率」之最大蝕刻速率為藉由蝕刻基板表面之特定材料的移除速率,該移除在速率已變得基本上恆定,亦即,蝕刻速率在以下1小時時間段期間改變了小於10%之蝕刻步驟期間的時間,在蝕刻步驟(或製程)期間獲得;或者可將最大蝕刻速率視為在蝕刻程序開始後4小時時之製程的蝕刻速率,此時過氧化氫與蝕刻組合物之其他經溶解(酸)材料混合且應用於表面上。90%的蝕刻速率為90%的最大蝕刻速率之速率。 根據如所述之較佳本發明蝕刻方法,使用含有HF、AA、過氧化氫及一或多種如所述額外酸(例如,甲酸、硫酸、乳酸或此等之組合)的本發明蝕刻組合物,本發明方法可在一定量之時間內達至90%的最大SiGe蝕刻速率之SiGe蝕刻速率,該一定量之時間比可比的蝕刻方法為獲得其自身90%的最大SiGe蝕刻速率所需的時間量少(亦即,比其早)10%、20%、30%或50%。舉例而言,若可比的蝕刻方法在120分鐘內獲得90%的最大SiGe蝕刻速率,則經改良的及本發明方法可在108分鐘或更少、96分鐘或更少、84分鐘或更少、或60分鐘或更少(亦即,相對於可比的方法為獲得90%的蝕刻速率所需的120分鐘減少10%、20%、30%或50%)內獲得90%之最大SiGe蝕刻速率。為獲得90%的最大蝕刻速率所需之此等量之時間(例如,好幾分鐘、好幾小時等)與最大蝕刻速率(單元為例如奈米/分鐘)的值無關。 或者或另外,用於蝕刻表面上含有矽及矽-鍺結構之微電子裝置基板之本發明方法的實例蝕刻組合物以及諸如氮化矽或氧化矽的一或多種其他材料可相對於可比的蝕刻方法呈現提高(減少)的氮化矽或氧化矽之蝕刻速率,可比的蝕刻方法在相同微電子裝置基板上進行且使用相同條件及相同設備,唯一的區別為可比的蝕刻方法之蝕刻溶液不含有任何所添加酸成分,且僅以與本發明蝕刻組合物相同的相對量含有HF、AA及過氧化氫之組合。或者,該改良可針對使用含有(按重量百分比計) 11:22:67 HF (49%):AA (99%):H2 O2 (30%)之蝕刻組合物之可比的蝕刻方法進行量測。 根據如所述之較佳本發明蝕刻方法,使用含有HF、AA、過氧化氫及一或多種如所述額外酸之本發明蝕刻組合物,氮化矽、氧化矽或其兩者之蝕刻速率相比於可比的蝕刻方法之蝕刻速率可減少了至少10%、20%或30%;例如若可比的蝕刻方法呈現氮化矽或氧化矽蝕刻速率不超過2奈米/分鐘,則改良方法可呈現氮化矽或氧化矽蝕刻速率不超過1.8、1.6或1.4奈米/分鐘,亦即相對於藉由可比的方法來獲得之不超過2奈米/分鐘之蝕刻速率減少了10%、20%或30%。 諸如溶解於水性蝕刻組合物(亦即,溶液)中之酸或過氧化氫之化學材料的量可按經溶解材料的重量份/含有經溶解材料之蝕刻組合物中經溶解材料總量的重量份(例如,每100重量份)計進行描述。水性蝕刻組合物中經溶解材料之報導量及相對量的此(重量份)基礎為此等經溶解材料之報導量及相對量的適宜的基礎,因為此基礎僅關於經溶解材料之量及相對量,且與溶液中水之量無關。此重量份基礎因此宜界定相對於彼此的蝕刻組合物之經溶解化學材料之量及相對量,且不基於相對於水的濃度計。經溶解化學材料之相對量不會基於較高或較低量之蝕刻組合物中的水而改變。 當含有經溶解成分之水性蝕刻組合物藉由合併兩種或更多種水性成分(溶液)(諸如,兩種或更多種酸的水溶液與過氧化氫溶液之組合)與含有已知濃度之經溶解化學材料的各水性成分來製備時,存在於合併溶液(按相對重量份計)中之經溶解成分的量將為水性成分中經溶解成分的量(按重量計),根據來自用於製備合併溶液之所有成分的所有經溶解成分之總量,該水性成分用於製備合併溶液。可使值標準化以按100重量份經溶解材料之總和計。 在此基礎上,蝕刻組合物之經溶解化學材料的量及相對量可按以下計算:存在於作為蝕刻組合物成分之酸或過氧化氫溶液中之經溶解化學材料(例如,酸或過氧化氫)的重量百分比乘以包括於蝕刻組合物中之該成分的量(例如,體積或質量)除以用於製備蝕刻組合物之所有該等經溶解成分的總量。 作為一實例,蝕刻組合物可由諸如以下三種成分製備:1) 11重量份的49重量%之氫氟酸(HF)溶液;67體積份的99重量%之乙酸,及22體積份的30重量%之過氧化氫。11重量份的49% HF成分為蝕刻組合物貢獻5.39重量份的經溶解氫氟酸。67重量份的99%乙酸成分為蝕刻組合物貢獻約66.33重量份的經溶解乙酸。且22重量份的30%過氧化氫成分為蝕刻組合物貢獻約6.6重量份的經溶解過氧化氫。經溶解成分之總量為78.3重量份(5.4重量份的經溶解HF、66.3重量份的經溶解乙酸及6.6重量份的經溶解過氧化氫)。其餘部分,22.68重量份為水。 以重量份經溶解化學材料/100重量份蝕刻組合物中之總經溶解材料報導之經溶解化學材料的量如下:約6.89重量份的經溶解HF (5.4份的經溶解HF/78.3重量份的總經溶解成分);約84.7重量份的經溶解乙酸(66.3份的經溶解HF/78.3重量份的總經溶解成分);及約8.43重量份的經溶解過氧化氫(6.6份的經溶解過氧化氫/78.3重量份的總經溶解成分)。 在一個態樣中,本發明係關於一種自微電子裝置表面相對於含矽材料選擇性移除矽-鍺之方法。該方法包括:提供包括矽及矽-鍺之微電子裝置表面;提供包含以下之水性蝕刻組合物:氟化氫、經溶解過氧化氫、經溶解乙酸、經溶解甲酸及經溶解硫酸;及經一段時間且在可有效地相對於矽選擇性移除矽-鍺之溫度下使表面與矽-鍺選擇性蝕刻組合物接觸。 在另一態樣中,本發明係關於用於自微電子裝置表面相對於矽選擇性移除矽-鍺之蝕刻組合物。該組合物包含:水中之氟化氫、經溶解乙酸、經溶解甲酸及經溶解硫酸。
本發明係關於新穎及發明性蝕刻組合物及相關新穎及發明性製程,其藉由蝕刻自含有由矽-鍺及矽製成之結構之製程內微電子裝置表面選擇性移除矽-鍺。表面亦可視情況包括其他導電材料、絕緣材料(例如,氧化矽)或半導體材料,或一或多種已知在處理微電子裝置期間適用的材料,諸如障壁層材料(例如,氮化矽)。 術語「微電子裝置」(或「微電子裝置基板」或僅僅為「基板」)在本文中以符合此術語在電子裝置、微電子及半導體製造領域中通常所理解的意義的方式使用,例如用於指各種不同類型之以下中之任一者:半導體基板;積體電路;固態記憶體裝置;記憶體硬碟;讀頭、寫頭、讀寫頭及其機械或電子組件;平板顯示器;相變記憶體裝置;太陽能面板及其他產品,其包括一或多種太陽電池裝置;光伏打裝置;及製造用於微電子、積體電路、能量收集、或電腦晶片應用的微機電系統(MEMS)。應瞭解,術語微電子裝置可指任何製程內微電子裝置或微電子裝置基板,其含有或經製備以含有用於微電子裝置或微電子總成之最終電子裝置的功能性電子(承載電流)結構、功能性半導體結構及絕緣結構。 如本文所使用,術語「矽」係指各種類型之結晶矽,包括Si、多晶Si及(較佳)單晶Si。矽可存在於已知或可用作基板之任何結構(亦即,基板)或用於藉由半導體製造步驟製備微電子裝置之結構中,其包括呈可用作例如電子裝置(諸如場效電晶體(FET)或積體電路或其他含有場效電晶體的微電子裝置)的基板或基板之一部分的絕緣體上矽(SOI)晶圓形式。矽基本上由一或多種矽原子之晶體製成,其可為p摻雜、n摻雜的或既不為p摻雜亦不為n摻雜,且可以對製備微電子裝置而言可接受的足夠低的量含有摻雜物或其他雜質。 術語「矽-鍺」(或「SiGe」)在本文中以符合此術語在半導體及材料技術中之意義的方式使用。此等矽-鍺材料可基本上於晶格結構中僅含有矽及鍺原子,且不需要任何其他原子成分。矽原子與鍺原子之相對量可視需要而定。但對於如本文所述之微電子裝置及處理微電子裝置之方法,矽-鍺材料中鍺原子的量(按原子計,濃度)基本上將低於矽原子的量(濃度)。在涉及將矽-鍺用作犧牲材料以產生矽結構(例如,矽奈米線)之製程中,犧牲矽-鍺材料可較佳儘可能在組成上與組合物中之矽且在物理特性方面類似。具體而言,希望於矽-鍺犧牲材料中使用儘可能少的鍺。在將矽-鍺用作犧牲材料以及將矽用作非犧牲材料之製程中,矽-鍺材料可理想地具有儘可能地緊密匹配矽之組合物及特性。在藉由蝕刻選擇性移除矽-鍺之後,緊密匹配之犧牲材料可產生矽結構之最高品質結構性及性能特徵。通常且較佳地,用於如所述之方法之犧牲矽-鍺可包括小於50% (原子)鍺,例如小於30、25、20、15或10原子鍺/100鍺及矽之總原子。在如本文所述之方法中用作犧牲矽-鍺之較佳矽-鍺可描述為具有下式: Six :Gey 其中x在約0.70至0.90範圍內;y在約0.10至約0.30範圍內;且x + y = 1.00。SiGe可視情況為n摻雜或p摻雜的,但對於將SiGe材料用作犧牲材料,摻雜為不必要的。SiGe可以對製備微電子裝置而言可接受的不過高的量含有摻雜物或其他雜質。 如所述實例本發明蝕刻組合物可呈水溶液形式,其含有經溶解材料(溶解於蝕刻組合物之水中),經溶解材料包含以下、由以下組成或主要由以下組成:氟化氫(HF)、經溶解乙酸(亦即,CH3 CO2 H、乙酸鹽氫、或甲烷羧酸,有時在本文中稱為「AA」)及經溶解過氧化氫(H2 O2 ),以及一或多種改良蝕刻組合物性能之額外的經溶解酸,例如甲酸、乳酸、硫酸或此等之組合。此等酸及過氧化氫材料溶解於一定量之蝕刻組合物之水中。 如在整個本發明描述中一般習知,據稱「主要由」水及經溶解材料或所列經溶解材料之群「組成」的組合物或成分(例如,酸溶液)係指含有水及經溶解材料或所列經溶解材料之群的組合物或成分,不超過其他經溶解或不溶解(非水性)材料之微不足道的量,例如除經識別經溶解材料外,不超過5、2、1、0.5、0.1或0.05重量份的另一種經溶解或不溶解材料。舉例而言,含有主要由以下組成之經溶解(非水性)材料的蝕刻組合物:氟化氫(HF)、經溶解乙酸、經溶解過氧化氫(H2 O2 )及改良蝕刻組合物性能之一或多種額外經溶解酸,例如,甲酸、乳酸、硫酸或此等之組合,意謂一種組合物,其除經識別經溶解材料(氟化氫(HF)、經溶解乙酸、經溶解過氧化氫(H2 O2 )、及一或多種改良蝕刻組合物性能之額外經溶解酸,例如甲酸、乳酸、硫酸或此等之組合)外含有此等成分及不超過5、2、1、0.5、0.1或0.05重量份的任何其他經溶解或不溶解的一或多種材料(單獨地或作為總體)。 在使用時,經溶解酸及過氧化氫材料可以單「使用點組合物」提供,該組合物為在使用者將蝕刻組合物用於例如半導體製造製程中之位置及時間提供且視情況製備的組合物,從而蝕刻製程內微電子裝置以自裝置表面選擇性移除矽-鍺,該裝置含有矽-鍺、矽及視情況存在之由其他材料(諸如氮化矽或氧化矽)製成之其他經暴露的特徵。 視情況且較佳地,作為使用點組合物之蝕刻組合物可藉由在接近使用時間,亦即「在使用點」合併水性酸材料與過氧化氫來製備。理想地,過氧化氫可與酸成分分開保存及儲存,且可將其在將蝕刻組合物用於製程或蝕刻微電子裝置之前的時間(諸如使用蝕刻組合物前不超過3小時、2小時、1小時或0.5小時)添加至酸成分中。本發明允許減少的時間以用於相對於Si穩定蝕刻高選擇性移除Six Gey 。 儘管在使用點合併酸成分通常不較佳,但蝕刻組合物之酸成分可在使用點藉由在使用點合併不同獨立酸成分中之各者來合併。相反,較佳地,可預先製備所有酸材料之單一組合物,亦即,溶液(亦即,「水性酸組合物」)。此水性酸組合物可為含有所有水中之蝕刻組合物之經溶解酸材料的單一組合物。水性酸組合物可藉由合併以下來製備:氫氟酸水溶液;水性或濃縮乙酸溶液或非水性乙酸組合物;及甲酸水溶液、硫酸水溶液及大量乳酸或乳酸水溶液中之一或多者。較佳水性酸組合物可含有水及經溶解酸材料,其由以下組成或主要由以下組成:氫氟酸;經溶解乙酸;經溶解過氧化氫;及經溶解甲酸、經溶解硫酸、經溶解乳酸中之一或多者或此等額外經溶解酸材料中之兩者或更多者。 有利地,在組合物時或恰好在組合物之前將水性酸成分(例如,呈水性酸組合物形式)與過氧化氫合併以用於蝕刻製程,使蝕刻組合物在過氧化氫與經溶解酸材料(例如,經溶解甲酸及經溶解乙酸)之間之反應剛剛開始進行的時間使用。 過氧化氫可與存在於如本文所述之蝕刻組合物中之經溶解酸(例如,乙酸及甲酸)中的一或多者反應。過氧化氫可與乙酸反應以產生過乙酸((H3 CC(O)OOH) (過氧乙酸、乙酸過氧化物、乙醯基氫過氧化物、proxitane): H3 CC(O)OH + H2 O2 ßà H3 CC(O)OOH + H2 O 過氧化氫亦可與反應甲酸以產生過甲酸((HC(O)OOH) (氫過氧基甲醛、甲醯基氫過氧化物、過甲酸、過氧甲酸): HC(O)OH + H2 O2 ßà HC(O)OOH + H2 O 不受理論束縛,咸信在使用點及在蝕刻如所述微電子裝置基板之步驟期間,過乙酸及過甲酸在本發明描述之蝕刻組合物中的存在可引起至少一些本發明描述之蝕刻組合物之所需性能益處。具體而言,在蝕刻步驟期間,尤其在蝕刻步驟之早期部分期間,咸信過乙酸或過甲酸在蝕刻組合物中的存在會減少為獲得在蝕刻步驟期間獲得之90%之最大矽-鍺蝕刻速率的矽-鍺蝕刻速率之製程所需的時間量。 本發明組合物及方法之改良性能可相對於在其他方面相同的蝕刻組合物之性能進行量測,亦即「可比的蝕刻組合物」,其與本發明蝕刻組合物相同但可比的蝕刻組合物不含有如本文所述之任何額外酸材料。或者,改良性能可針對使用含有(重量%) 11:22:67 HF (49%):AA (99%):H2 O2 (30%)而無任何其他成分之可比的蝕刻組合物之可比的蝕刻方法進行量測。本發明蝕刻組合物及方法相對於使用相同設備及條件且使用如所述可比的蝕刻組合物在相同基板上進行之可比的方法呈現改良性能。 如所述蝕刻組合物包括氟化氫,亦即,經溶解氟化氫。氟化氫可以呈水性氫氟酸形式之蝕刻組合物提供為用於製備蝕刻組合物之成分。氫氟酸為由溶解於水中之氟化氫(HF)製成之已知酸材料。氫氟酸在溶解於水中之氟化氫之濃度範圍內可用。任何適用的HF濃度之氫氟酸溶液可用作藉由以下製備如所述蝕刻組合物之成分:以將提供蝕刻劑組合物中經溶解氟化氫之所需量的任何量,例如與其他成分組合有效之量,合併HF溶液與其他成分,諸如乙酸、過氧化氫溶液等,以產生如所述適用的蝕刻組合物。 如所述適用或較佳的蝕刻組合物可含有任何適用或所需量之經溶解氟化氫。在按蝕刻組合物的總經溶解材料計描述時,相比於含有HF、AA及H2 O2 之組合之先前蝕刻組合物,較佳蝕刻組合物可包括相對減少量的氟化氫。舉例而言,按100重量份的蝕刻組合物中之經溶解材料計,適用的蝕刻組合物可含有小於10重量份的經溶解氟化氫,諸如按100重量份的組合物中之經溶解材料計,小於8、5或3重量份的HF。視情況,按100重量份的組合物中之經溶解材料計,較佳蝕刻組合物可含有小於2或小於1重量份的HF。此等量描述在過氧化氫與酸成分合併以形成「使用點組合物」時或不久後的時間,存在於蝕刻組合物中之經溶解氟化氫之量。理想地,蝕刻組合物中氟化氫之減少量可有效地控制矽鍺之蝕刻速率,意圖避免太過迅速的矽-鍺之蝕刻速率。過快的蝕刻速率可降低經處理微電子裝置之品質。減少量之氟化氫亦可避免過高的SiNx 或SiO2 之蝕刻速率。HF蝕刻SiNx 及SiO2 的能力強。根據本發明描述之較佳蝕刻組合物及方法,SiNx 或SiO2 之蝕刻速率可相對較低,從而使本發明組合物及方法適用於處理微電子裝置,其在由SiNx 或SiO2 製成之其表面上包括結構,而不使SiNx 或SiO2 過量移除。 蝕刻組合物亦含有過氧化氫(亦即,H2 O2 、二氧烷、氧自由基或過羥酸),亦即,經溶解過氧化氫。經溶解過氧化氫可以呈過氧化氫水性溶液形式之蝕刻組合物提供為用於製備蝕刻組合物之成分。過氧化氫為已知化學材料且通常含於溶解於水中之過氧化氫水溶液中。過氧化氫水溶液在溶解於水中之過氧化氫的濃度範圍內可用,包括在1%、5%、10%過氧化氫、高達20%、30%或40%或更高溶解於水中之過氧化氫(按重量(公克)/體積(公升))計)範圍內的濃度。任何適用濃度之過氧化氫溶液可用作藉由以下製備如所述蝕刻組合物之成分:如所述,合併過氧化氫溶液與其他成分,諸如氫氟酸(水溶液)、乙酸溶液等。較佳可在使用點將過氧化氫添加至蝕刻組合物之其他成分中。過氧化氫溶液可含有任何濃度之經溶解過氧化氫,其將可有效地合併過氧化氫溶液與蝕刻組合物之其他成分以產生如所述適用的蝕刻組合物,該蝕刻組合物含有所需量之經溶解過氧化氫。 如所述適用或較佳的蝕刻組合物可含有任何適用或所需量之經溶解過氧化氫。在按蝕刻組合物的總(或100重量份)經溶解材料計描述時,相比於含有HF、AA及H2 O2 之組合之先前蝕刻組合物,較佳蝕刻組合物可含有相對增大量的經溶解過氧化氫。舉例而言,按100重量份組合物中之經溶解材料計,適用的蝕刻組合物可含有至少10、12、15、20、25或至少30或35重量份經溶解過氧化氫。 此等量描述在過氧化氫與經溶解酸材料合併以形成「使用點組合物」時或不久後的時間,存在於蝕刻組合物中之經溶解過氧化氫之量。已知過氧化氫可與某些經溶解酸材料反應,該等酸材料可存在於蝕刻組合物中,諸如經溶解乙酸及經溶解甲酸。添加至含有此等經溶解酸材料之蝕刻組合物中之過氧化氫的量可隨著過氧化氫與彼等經溶解酸材料接觸且反應而減少。 蝕刻組合物亦含有乙酸(亦即,CH3 CO2 H、乙酸氫、或甲烷羧酸,有時在本文中稱為「AA」),亦即,經溶解乙酸。經溶解乙酸可以呈乙酸水溶液、或基本上非水性(例如,99%)乙酸形式之蝕刻組合物提供為用於製備蝕刻組合物之成分。乙酸為由溶解於水中之乙酸(CH3 CO2 H、乙酸氫或甲烷羧酸)製成之已知酸材料,包括少量水,諸如99%乙酸。乙酸,例如在溶液中,在溶解於水中之乙酸的濃度範圍內可用,包括極高濃度之至少95、98或高達或超過99重量%(重量(公克)/體積(公升))水中之乙酸(且有時在基本上不存在水的情況下稱為「冰乙酸」)。任何適用濃度之乙酸溶液(包括基本上非水性(99%乙酸)成分)可用作藉由以下製備如所述蝕刻組合物之成分:如所述,合併乙酸與其他成分,諸如氫氟酸(水溶液)、過氧化氫溶液等。乙酸成分可含有任何濃度之乙酸,其將可有效地合併乙酸成分與其他成分以產生如所述適用的蝕刻組合物,該組合物含有所需量之經溶解乙酸。 如所述適用或較佳的蝕刻組合物可含有任何適用或所需量之經溶解乙酸。在按蝕刻組合物的經溶解材料計描述時,相比於含有HF、AA及H2 O2 之組合之先前蝕刻組合物,較佳蝕刻組合物可包括相對減少量的經溶解乙酸。舉例而言,按100重量份組合物中之經溶解材料計,適用的蝕刻組合物可含有小於50重量份經溶解乙酸,諸如按100重量份蝕刻組合物中之經溶解材料計,在約5至45、10至40、或15至35重量份經溶解乙酸範圍內的量。 蝕刻組合物中經溶解乙酸之此等量描述為在過氧化氫與經溶解酸材料合併以形成「使用點」組合物時或不久後的時間存在。在使用時,在將過氧化氫添加至含有經溶解乙酸之水溶液中時,乙酸及過氧化氫可反應以產生過乙酸。有利地,咸信過乙酸在自亦含有矽之微電子裝置基板表面選擇性蝕刻矽-鍺中且在開始蝕刻步驟時以有效量存在時有效,咸信過乙酸在為獲得90%的蝕刻步驟之最大蝕刻速率而減少蝕刻步驟之時間量中有效。 除氟化氫、經溶解乙酸及經溶解過氧化氫之外,蝕刻組合物亦可含有大量經溶解甲酸(亦即,CO2 H、胺化酸、甲酸(formylic acid)、氫羧酸、羥基甲酮,且有時在本文中稱為「FA」)。經溶解甲酸可以呈甲酸水溶液形式之蝕刻組合物提供為用於製備蝕刻組合物之成分。呈水溶液形式之甲酸在例如10重量%體積、高達或超過90重量%體積之濃度範圍內可用。任何適用濃度之甲酸水溶液可用作藉由以下製備如所述蝕刻組合物之成分:如所述,合併作為成分之甲酸水溶液與蝕刻組合物之其他成分,諸如與氫氟酸(水溶液)、乙酸、過氧化氫溶液等。 蝕刻組合物中之經溶解甲酸之量可為任何適用的量,其中較佳蝕刻組合物含有大量甲酸,其可有效地改良一或多個蝕刻組合物之性能特性。按100重量份組合物中之經溶解材料計,實例蝕刻組合物可含有高達約40重量份經溶解甲酸,諸如按100重量份蝕刻組合物中之經溶解材料計,在約2至35、5至30或10至25重量份經溶解甲酸範圍內的量。 蝕刻組合物之經溶解甲酸之此等量描述為在過氧化氫與酸成分合併以形成「使用點」組合物時或不久後的時間存在。在使用時,在將過氧化氫添加至含有經溶解甲酸之水溶液中時,甲酸及過氧化氫可反應以產生過甲酸。有利地,咸信過甲酸(與亦存在於蝕刻組合物中之過乙酸合併)在自亦含有矽之微電子裝置基板表面選擇性蝕刻矽-鍺中且在開始蝕刻步驟時以有效量存在時有效,咸信過甲酸在為獲得90%的蝕刻步驟之最大蝕刻速率而減少蝕刻步驟之時間量中有效。 除氟化氫、經溶解乙酸及經溶解過氧化氫之外,蝕刻組合物亦可含有大量經溶解硫酸(亦即,H2 SO4 、硫酸氫)。經溶解硫酸可以呈硫酸水溶液形式之蝕刻組合物提供為用於製備蝕刻組合物之成分。呈水溶液形式之硫酸在例如10重量%體積、高達或超過90重量%體積之濃度範圍內可用(例如,98%「濃硫酸」)。任何適用濃度之硫酸水溶液可用作藉由以下製備如所述蝕刻組合物之成分:如所述,合併作為成分之硫酸水溶液與蝕刻組合物之其他成分,諸如與氫氟酸(水溶液)、乙酸、過氧化氫溶液等。 蝕刻組合物中之經溶解硫酸之量可為任何適用的量,其中較佳蝕刻組合物含有大量經溶解硫酸,其可有效地改良一或多個蝕刻組合物之性能特性。不受理論束縛,咸信硫酸催化甲酸與任何過氧化氫之反應以產生過甲酸,且亦催化乙酸與過氧化氫之反應以產生過乙酸。在硫酸存在下,過氧化氫與乙酸及甲酸反應以產生過乙酸及過甲酸的速率增大。因此,相比於在不存在硫酸下同樣合併過氧化氫與甲酸,在將過氧化氫添加至含有經溶解甲酸、經溶解乙酸及經溶解硫酸之水性組合物中時,過甲酸及過乙酸之濃度將更迅速地增大。在如所述蝕刻組合物方面,在添加過氧化氫後的時間較高濃度的組合物中之過乙酸及過甲酸可為有利的,此係因為增大量之過乙酸及過甲酸可增大矽-鍺之蝕刻速率,減少蝕刻步驟達至藉由蝕刻步驟來獲得的90%之最大蝕刻速率的矽-鍺蝕刻速率之所需時間量。 較佳蝕刻組合物可包括大量經溶解硫酸,其將藉由減少蝕刻步驟達至藉由蝕刻步驟來獲得的90%之最大蝕刻速率的矽-鍺蝕刻速率之所需時間量提高蝕刻組合物之性能。按100重量份組合物中之經溶解材料計,實例量可高達約10重量份經溶解硫酸,諸如按100重量份蝕刻組合物中之經溶解材料計,在約0.1至7、0.5至5、或1至4重量份經溶解硫酸範圍內的量。 視情況,實例蝕刻組合物亦含有大量經溶解乳酸(CH3 CH(OH)CO2 H、2-羥丙酸)。乳酸為水溶性固體材料,且可以呈固體乳酸成分(例如,水溶性粉末)形式之蝕刻組合物或以溶解於水中之乳酸的乳酸水溶液提供。蝕刻組合物中經溶解乳酸之量可為任何適用的量,其中較佳蝕刻組合物含有大量經溶解乳酸,其可有效地改良一或多個蝕刻組合物之性能特性。舉例而言,在蝕刻具有表面上矽-鍺相對及矽兩者之基板時,申請人已識別如本文所述之蝕刻組合物及蝕刻方法中的乳酸可有效地對於矽改良相矽-鍺之蝕刻選擇性。 適用及較佳的蝕刻組合物可包括大量經溶解乳酸,其將提高蝕刻組合物之性能,諸如藉由相對於矽改良矽-鍺之蝕刻選擇性。按100重量份組合物中之經溶解材料計,實例量可高達約20重量份經溶解乳酸,諸如按100重量份蝕刻組合物中之經溶解材料計,在約0.5至17、1至15或3或5至14重量份經溶解乳酸範圍內的量。 含有如所述經溶解酸及過氧化氫之如所述水性蝕刻組合物可含有一定量之水,其使得蝕刻組合物可如本文所述製備且使用。按蝕刻組合物之總重量計,實例量之水可在10至70%、例如15至60%、諸如20至55重量%水範圍內。 呈含有經溶解酸材料及過氧化氫之水溶液形式之如所述蝕刻組合物可藉由任何將適用於產生以本文所述之量及類型含有經溶解酸及過氧化氫材料之如所述蝕刻組合物的方法製備。藉由一種方法,可合併不同經溶解材料之水性或固體成分且簡單地混合至均勻。舉例而言,可合併含有經溶解材料之水溶液且混合至均勻。 根據較佳方法,蝕刻組合物可藉由合併酸材料水溶液與過氧化氫水溶液而以「使用點」組合物製備。理想地,過氧化氫可與含有酸材料之成分分開保存及儲存。亦理想地,可預先製備含有蝕刻組合物之所有酸材料之單一組合物(例如,水溶液,稱為「水性酸組合物」)且隨後在使用點與過氧化氫合併。水性酸組合物可含有以下組分、由以下組成組分或主要由以下組分組成:溶解於單一水溶液中之如本文所述之酸材料。實例水性酸組合物可含有以下組分、由以下組分組成或主要由以下組分組成:氫氟酸、經溶解乙酸、甲酸、硫酸及視情況選用之乳酸,所有均溶解於水中。除經識別經溶解酸材料外,主要由氫氟酸、經溶解乙酸、甲酸、硫酸及視情況選用之乳酸(所有均溶解於水中)組成之此類水性酸組合物可含有不超過5、2、1、0.5、0.1或0.05重量份經溶解或不溶解材料。 參考圖3,說明自實例成分製備使用點組合物(亦即,水性蝕刻組合物16)之方法之較佳實例的流程圖,該等實例成分包含以下組分、由以下組分組成、主要由以下組分組成:酸成分3及過氧化氫成分(過氧化氫溶液) 14 (以及額外視情況選用之水15)。酸成分可包含以下、由以下組成或主要由以下組成:氫氟酸溶液2、乙酸溶液(例如,高度濃縮,99%乙酸) 4、硫酸溶液6、甲酸溶液8及視情況選用之乳酸(固體或溶液) 10。(主要由諸如此等之所列成分組成之成分為含有所列成分且不含任何高於5、2、1或0.5總重量%之一或多種任何其他成分的一組成分。) 酸成分3可首先合併成水性酸組合物12。此可為商業地製備、出售及運輸給客戶、隨後在蝕刻微電子裝置基板之步驟中由客戶使用(在視情況儲存時間段之後)的組合物。在使用點客戶可合併水性固體組合物(溶液) 12與大量過氧化氫溶液14及視情況選用之蒸餾水15以產生含有如本文所述之經溶解酸及經溶解過氧化氫成分的使用點組合物16。在合併酸成分3 (例如,水性酸組合物12)與過氧化氫溶液14之後的短時間段內,使用點組合物16可在蝕刻系統20用於蝕刻步驟。蝕刻系統20可在微電子裝置基板22上用於進行任何所需類型之蝕刻步驟。作為單個實例,基板22及蝕刻步驟可如本文中實例之圖1之步驟3所示。 如所述蝕刻組合物可製備及封裝以儲存及出售為單封裝調配物或為多份調配物,其在使用點或使用點之前混合。在視需要混合共同形成蝕刻組合物時,一或多份的多份調配物可含有成分或經溶解材料之任何組合。較佳蝕刻組合物可製備用於及封裝為多份調配物或多份產物,其包括一份(亦即一種獨立組合物)含有經溶解酸材料且不含過氧化氫之水性酸組合物。水性酸組合物可為多份調配物之部分,該調配物包括水性酸組合物及單獨的過氧化氫溶液,其以使得直接混合過氧化氫溶液與水性酸組合物以產生含有所需量之所有經溶解酸及過氧化氫材料之蝕刻組合物的量及濃度含有過氧化氫。過氧化氫組合物可與水性酸組合物組合出售,或者可向或由客戶單獨提供,亦即,蝕刻組合物之使用者。視情況,單份或多份組合物之材料之濃度可進行濃縮,意謂組合物含有一定量的水,其相對於在使用點包括於蝕刻組合物中之水之量減少。因此,濃縮組合物之使用者可合併濃縮組合物與一定量之水(較佳為去離子水),例如1、2、4、5、7或10體積水/體積濃縮組合物,從而形成具有所需量之水及所需濃度之經溶解材料的蝕刻組合物以供使用。 蝕刻組合物適用於自微電子裝置基板表面相對於矽選擇性移除矽-鍺材料之方法。涵蓋含有使用矽選擇性組合物之材料。蝕刻微電子裝置基板之方法在半導體製造領域中已知,且可在已知及可商購的設備上進行。一般而言,為蝕刻基板以在基板表面選擇性移除材料,蝕刻組合物可應用於表面且使其接觸表面結構從而以化學方式選擇性移除某些結構。蝕刻組合物可以任何適合方式應用於表面,諸如藉由將蝕刻組合物噴霧至表面上;藉由將基板浸漬(以組合物之靜態或動態體積)至蝕刻組合物中;藉由使表面與另一種材料接觸,例如墊或纖維吸附劑施料器元件,其具有於其上吸收之蝕刻組合物;藉由使基板與大量蝕刻組合物在循環池中接觸;或藉由任何其他適合的手段、方式或技術,藉由其使蝕刻組合物與含有矽-鍺及矽之微電子基板之表面移除接觸。應用可在分批或單個晶圓設備中以用於動態或靜態清潔。 適用的蝕刻製程之條件(例如,時間及溫度)可為經認為有效或有利的任何條件。一般而言,蝕刻組合物與表面接觸一段足以選擇性移除矽-鍺之時間,其中蝕刻組合物在對選擇性移除矽-鍺有效之溫度下。蝕刻步驟之時間量不應太短,因為此意謂矽-鍺之蝕刻速率可過高,其可導致在蝕刻步驟結束時微電子裝置降低的品質。當然,蝕刻步驟之所需時間量較佳不過長,以使蝕刻製程及半導體製造生產線的效率及輸送量良好。適用於蝕刻步驟的時間之實例可在約5分鐘至約200分鐘、較佳約10分鐘至約60分鐘範圍內,在約20℃至約100℃、較佳約25℃至約70℃範圍內的溫度下。該等接觸時間及溫度為說明性的,且可採用對獲得所需移除選擇性有效的任何其他適合之時間及溫度條件。 完成所需量之矽-鍺之選擇性蝕刻後,保持在經蝕刻微電子裝置表面上之蝕刻組合物可藉由任何所需及適用的方法自表面移除,諸如使用水藉由清洗、洗滌或其他移除步驟。舉例而言,在蝕刻之後,微電子裝置基板可用去離子水之清洗溶液進行清洗,隨後乾燥,例如旋轉乾燥、N2 、蒸氣乾燥等。 本發明蝕刻組合物及方法可特別適用於自含有矽及鍺之結構之基板選擇性蝕刻作為犧牲層的矽-鍺。在一個實例中,基板含有多個矽及矽-鍺之交替層。本發明蝕刻組合物及方法可適用於自矽層之間橫向地蝕刻矽-鍺材料。殘餘結構包括可適用於製備微電子裝置之場效電晶體(FET)之矽奈米線。術語「奈米線」在本文中以符合此術語在半導體及微電子裝置領域中給出之意義的方式使用。始終如一地,矽奈米線可為由矽製成之奈米級結構,例如單晶矽,其可為摻雜或未摻雜的,且其可具有包括在約20至100奈米、例如25至50奈米範圍內之橫截面(寬度)的尺寸,及可在100至400奈米、例如150至300奈米範圍內的較長尺寸(例如,長度或高度)。 除適用於製備如所述奈米線之外,其可例如包括於場效電晶體中,本發明組合物及方法亦將適用於製備其他結構,包括三維矽結構(例如,絕緣體上)、真空上矽結構及各種其他複雜二維及三維矽結構,其將藉由使用本發明蝕刻組合物自含有矽-鍺及矽之基板選擇性移除作為犧牲材料之矽-鍺適用作微電子裝置的一部分。實例 選擇性移除SiGe已用於移除犧牲材料以產生先進裝置結構,諸如矽奈米線及真空上矽(SON)。此等裝置藉由磊晶沈積層狀結構隨後圖案化且選擇性橫向蝕刻以產生3種尺寸結構來製造。此針對圖1中之奈米線應用示意性地展示: 步驟1:Si及SiGe之磊晶堆疊沈積。 步驟2:此等用標準光微影產生之掩模及方向性蝕刻進行圖案化。 步驟3:各向同性蝕刻用於橫向地蝕刻掉犧牲SiGe材料,留下矽奈米線。 使用本發明組合物之方法及本發明描述之蝕刻方法的一個非限制性實例在圖1之步驟3進行說明,涉及自Si及SiGe之磊晶堆疊移除犧牲矽-鍺的蝕刻步驟。選擇性移除犧牲SiGe之有效蝕刻製程可為相對於Si移除對SiGe移除高選擇性的製程。期望使用具有低鍺含量之SiGe以使得晶格失配,且因此使位錯密度在所得Si奈米線中降到最低。藉由使用具有低鍺含量之犧牲SiGe的降低之晶格失配導致更難以實現高選擇性SiGe移除,因為具有低Ge含量之SiGe變得在化學上與純矽極為類似。亦期望具有不強烈依賴晶體定向的蝕刻速率。 對於處理不同微電子裝置,相對於Si (用於製備非FET、非奈米線結構)預先選擇性蝕刻SiGe可使用利用HCl的各向同性乾式蝕刻進行,或藉由各種可能性濕式蝕刻法中之一種進行。一種選擇性蝕刻之先前所描述之方法涉及濕式蝕刻製程,其使用乙酸/過氧化氫/氫氟酸/水混合物之蝕刻組合物(參見Cams等人,「Chemical Etching of Si1-x Ge x in HF:H2O2:CH3COOH,」 Journal of the Electrochemical Society, 第142卷, 第4號, 第1260-1266頁, 1995)。所述方法之各種缺點包括SiGe:Si選擇性之顯著降低在低Ge含量之犧牲SiGe材料下操作時存在,且在添加H2 O2 之後為獲得穩定的蝕刻速率需要長時間。此外,對於包括經在選擇性SiGe蝕刻步驟期間暴露或變得暴露之氧化矽或氮化矽之基板,需要此等材料之低蝕刻速率。但與由Cams等人描述之彼等類似之調配物中高HF濃度將期望使所述方法及組合物不適用於此等應用。 圖2展示對於HPA (1:2:6) (HF:H2O2:AA) 及本發明之改良蝕刻組合物之蝕刻組合物,Si0 . 75 Ge0 . 25 比混合後時間之蝕刻速率。若吾等將穩定蝕刻速率定義為超過1小時後改變小於10%,則HPA調配物花2小時達至穩定蝕刻速率,而對於調配物A在30分鐘內獲得穩定蝕刻速率。 表1上之調配物及性能概述展示相對於由氟化氫、過氧化氫、乙酸及僅由水製成之蝕刻組合物,本發明蝕刻組合物之性能改良。 蝕刻調配物及性能,其中調配物展示各成分之重量百分比。 (括號中報導組合物中之各經溶解材料之重量份。其餘部分為H2 O。不量測此表中標示nm的條目)
Figure 107112450-A0304-0001
表1
2‧‧‧氫氟酸溶液3‧‧‧酸成分4‧‧‧乙酸6‧‧‧硫酸溶液8‧‧‧甲酸10‧‧‧乳酸12‧‧‧水性酸組合物14‧‧‧H2O2溶液15‧‧‧蒸餾水16‧‧‧使用點組合物20‧‧‧蝕刻系統22‧‧‧微電子裝置基板
圖1展示微電子製造步驟,包括如本文所述之選擇性SiGe蝕刻之步驟。此圖不按比例且為示意圖。 圖2展示蝕刻速率比混合蝕刻組合物後之時間的實例資料。 圖3展示製備且使用蝕刻組合物之方法之流程圖。
2‧‧‧氫氟酸溶液
3‧‧‧酸成分
4‧‧‧乙酸
6‧‧‧硫酸溶液
8‧‧‧甲酸
10‧‧‧乳酸
12‧‧‧水性酸組合物
14‧‧‧H2O2溶液
15‧‧‧蒸餾水
16‧‧‧使用點組合物
20‧‧‧蝕刻系統
22‧‧‧微電子裝置基板

Claims (10)

  1. 一種用於自微電子裝置之表面相對於矽選擇性移除矽-鍺之蝕刻組合物,該組合物包含存於水中之:氟化氫,經溶解乙酸,經溶解甲酸,及經溶解硫酸其中該矽-鍺中所含鍺原子的量,基本上低於矽原子的量。
  2. 如請求項1之蝕刻組合物,其中該蝕刻組合物包含小於10重量份氟化氫/100重量份該蝕刻組合物中之總經溶解材料。
  3. 如請求項1之蝕刻組合物,其中該蝕刻組合物包含5至50重量份經溶解乙酸/100重量份該蝕刻組合物中之總經溶解材料。
  4. 如請求項1之蝕刻組合物,其中該蝕刻組合物包含2至40重量份經溶解甲酸/100重量份該蝕刻組合物中之總經溶解材料。
  5. 如請求項1之蝕刻組合物,其中按100重量份該蝕刻組合物中之總經溶解材料計,該蝕刻組合物包含0.1至10重量份經溶解硫酸。
  6. 如請求項1之蝕刻組合物,其中按100重量份該蝕刻組合物中之總經 溶解材料計,該蝕刻組合物包含0.5至20重量份經溶解乳酸。
  7. 如請求項1之蝕刻組合物,其中按該蝕刻組合物之總重量計,該蝕刻組合物包含10至70重量%水。
  8. 如請求項1之蝕刻組合物,其中該蝕刻組合物包含來自個別過氧化氫溶液之過氧化氫。
  9. 如請求項1之蝕刻組合物,其中該蝕刻組合物包含:0.1至10重量份氟化氫,5至50重量份經溶解乙酸,2至40重量份經溶解甲酸,0.1至10重量份經溶解硫酸,0至35重量份經溶解過氧化氫,及0至20重量份經溶解乳酸。
  10. 一種自微電子裝置之表面相對於含矽材料選擇性移除矽-鍺之方法,該方法包含:提供包括矽及矽-鍺之微電子裝置表面,其中該矽-鍺中所含鍺原子的量,基本上低於矽原子的量,提供包含以下組分之水性蝕刻組合物:氟化氫,經溶解過氧化氫, 經溶解乙酸,經溶解甲酸,及經溶解硫酸,且在可有效地相對於該矽選擇性移除矽-鍺之溫度下使該表面與該矽-鍺選擇性蝕刻組合物接觸一段時間。
TW107112450A 2017-04-11 2018-04-11 相對於矽選擇性蝕刻矽-鍺之調配物 TWI721261B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201762484180P 2017-04-11 2017-04-11
US62/484,180 2017-04-11

Publications (2)

Publication Number Publication Date
TW201839174A TW201839174A (zh) 2018-11-01
TWI721261B true TWI721261B (zh) 2021-03-11

Family

ID=62104396

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107112450A TWI721261B (zh) 2017-04-11 2018-04-11 相對於矽選擇性蝕刻矽-鍺之調配物

Country Status (6)

Country Link
US (2) US11875997B2 (zh)
JP (1) JP6886042B2 (zh)
KR (1) KR102352628B1 (zh)
CN (1) CN110494961B (zh)
TW (1) TWI721261B (zh)
WO (1) WO2018191426A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220032575A (ko) 2019-07-08 2022-03-15 바스프 에스이 실리콘-게르마늄 재료를 선택적으로 에칭하기 위한 조성물, 그의 용도 및 방법
US11820929B2 (en) 2020-09-11 2023-11-21 Fujifilm Electronic Materials U.S.A., Inc. Etching compositions
WO2023286666A1 (en) * 2021-07-12 2023-01-19 Fujifilm Corporation Semiconductor etching solution
US20230064457A1 (en) * 2021-08-27 2023-03-02 Taiwan Semiconductor Manufacturing Co., Ltd. Nanostructure Device and Method of Forming Thereof
CN115505390B (zh) * 2022-09-20 2023-07-11 湖北兴福电子材料股份有限公司 一种高选择性锗蚀刻液

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201704538A (zh) * 2015-07-09 2017-02-01 恩特葛瑞斯股份有限公司 相對於鍺選擇性蝕刻矽鍺之配方

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5685946A (en) * 1993-08-11 1997-11-11 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Method of producing buried porous silicon-geramanium layers in monocrystalline silicon lattices
WO1996015550A1 (en) * 1994-11-10 1996-05-23 Lawrence Semiconductor Research Laboratory, Inc. Silicon-germanium-carbon compositions and processes thereof
AU2001283138A1 (en) 2000-08-07 2002-02-18 Amberwave Systems Corporation Gate technology for strained surface channel and strained buried channel mosfet devices
JP2003179159A (ja) 2001-12-10 2003-06-27 Sharp Corp 半導体装置の製造方法
US6642536B1 (en) * 2001-12-17 2003-11-04 Advanced Micro Devices, Inc. Hybrid silicon on insulator/bulk strained silicon technology
JP3504939B2 (ja) * 2002-04-04 2004-03-08 理工協産株式会社 過酢酸、過酸化水素同時分別分析法
US20040154641A1 (en) * 2002-05-17 2004-08-12 P.C.T. Systems, Inc. Substrate processing apparatus and method
US20030227057A1 (en) * 2002-06-07 2003-12-11 Lochtefeld Anthony J. Strained-semiconductor-on-insulator device structures
US6787423B1 (en) * 2002-12-09 2004-09-07 Advanced Micro Devices, Inc. Strained-silicon semiconductor device
US7176041B2 (en) * 2003-07-01 2007-02-13 Samsung Electronics Co., Ltd. PAA-based etchant, methods of using same, and resultant structures
TWI283442B (en) 2004-09-09 2007-07-01 Sez Ag Method for selective etching
US7265055B2 (en) * 2005-10-26 2007-09-04 Cabot Microelectronics Corporation CMP of copper/ruthenium substrates
US7960328B2 (en) * 2005-11-09 2011-06-14 Advanced Technology Materials, Inc. Composition and method for recycling semiconductor wafers having low-k dielectric materials thereon
JP2008198826A (ja) * 2007-02-14 2008-08-28 Seiko Epson Corp 半導体装置の製造方法
US20100112728A1 (en) * 2007-03-31 2010-05-06 Advanced Technology Materials, Inc. Methods for stripping material for wafer reclamation
JP5256519B2 (ja) 2007-05-03 2013-08-07 ソイテック 洗浄された歪みシリコン表面を作製するための改良されたプロセス
JP5278725B2 (ja) 2007-11-07 2013-09-04 日立化成株式会社 接続端子の製造方法とその接続端子を用いた半導体チップ搭載用基板の製造方法
US7598105B2 (en) 2007-12-21 2009-10-06 Tekcore Co., Ltd. Light emitting diode structure and method for fabricating the same
JP5114436B2 (ja) 2009-01-23 2013-01-09 シャープ株式会社 金属含有物除去方法およびシリコン精製方法
US8546449B2 (en) 2011-03-24 2013-10-01 Enviro Tech Chemical Services, Inc. Methods and compositions for the generation of peracetic acid on site at the point-of-use
CN106133105B (zh) * 2014-03-28 2018-04-03 福吉米株式会社 研磨用组合物及使用其的研磨方法
KR101713824B1 (ko) * 2015-01-26 2017-03-09 주식회사 케이씨텍 반도체 연마용 슬러리 조성물
KR102462501B1 (ko) * 2016-01-15 2022-11-02 삼성전자주식회사 슬러리 조성물을 이용하는 집적회로 소자의 제조 방법
US10106737B2 (en) * 2017-03-22 2018-10-23 Lam Research Ag Liquid mixture and method for selectively wet etching silicon germanium
US20200052150A1 (en) * 2017-03-31 2020-02-13 Flosfia Inc. Processing apparatus and processing method
JP6920867B2 (ja) 2017-04-21 2021-08-18 シャープ株式会社 照明装置、表示装置及びテレビ受信装置
KR102480348B1 (ko) * 2018-03-15 2022-12-23 삼성전자주식회사 실리콘게르마늄 식각 전의 전처리 조성물 및 이를 이용한 반도체 장치의 제조 방법
US10672891B2 (en) * 2018-10-04 2020-06-02 International Business Machines Corporation Stacked gate all around MOSFET with symmetric inner spacer formed via sacrificial pure Si anchors

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201704538A (zh) * 2015-07-09 2017-02-01 恩特葛瑞斯股份有限公司 相對於鍺選擇性蝕刻矽鍺之配方

Also Published As

Publication number Publication date
WO2018191426A1 (en) 2018-10-18
US20180294165A1 (en) 2018-10-11
CN110494961A (zh) 2019-11-22
KR102352628B1 (ko) 2022-01-18
US11875997B2 (en) 2024-01-16
TW201839174A (zh) 2018-11-01
JP2020517108A (ja) 2020-06-11
CN110494961B (zh) 2023-06-13
JP6886042B2 (ja) 2021-06-16
KR20190122832A (ko) 2019-10-30
US20240096635A1 (en) 2024-03-21

Similar Documents

Publication Publication Date Title
TWI721261B (zh) 相對於矽選擇性蝕刻矽-鍺之調配物
US8796157B2 (en) Method for selective etching
TWI721311B (zh) 於製造一半導體裝置時用於相對氮化鈦選擇性移除氮化鉭的蝕刻組合物
Wostyn et al. selective etch of Si and SiGe for gate all-around device architecture
US9831084B2 (en) Hydroxyl group termination for nucleation of a dielectric metallic oxide
JP2010045204A (ja) 半導体基板、半導体装置およびその製造方法
KR20180107715A (ko) 실리콘 게르마늄을 선택적으로 습식 에칭하기 위한 액체 혼합물 및 실리콘 게르마늄을 선택적으로 습식 에칭하는 방법
KR102049125B1 (ko) 습식 에칭을 위한 방법, 장치 및 조성물
WO2019087517A1 (ja) 薄膜soi層を有するsoiウェーハの製造方法
TWI246121B (en) Novel multi-gate formation procedure for gate oxide quality improvement
JP2007300115A (ja) 層構造の製造方法
US11827988B2 (en) High-precision etching method
US8076219B2 (en) Reduction of watermarks in HF treatments of semiconducting substrates
CN103943487B (zh) 半导体区的生长中的化学机械抛光
JP4728826B2 (ja) 半導体装置の製造方法およびエッチング液
Vos et al. Wet chemical cleaning of InP and InGaAs
Yoshikawa et al. High speed and precision silicon wafer thinning technology for three-dimensional integrated circuit by wet etching
JP5278132B2 (ja) 半導体装置の製造方法
TW202309343A (zh) 用於半導體基板的蝕刻液組合物
Wostyn et al. The impact of dummy gate processing on Si-cap-free SiGe passivation: a physical characterization study on strained SiGe 25% and 45%
Briend et al. SiGe Alloys Sensitivity to Front-End Surface Preparations
JP2010067982A (ja) エッチング液
JP2001127007A (ja) 半導体装置の製造方法
KR20050051296A (ko) 나노토포그라피를 향상시키는 웨이퍼 제조방법