TWI720898B - 具有增加芯層走線面積的載板結構及其製作方法 - Google Patents
具有增加芯層走線面積的載板結構及其製作方法 Download PDFInfo
- Publication number
- TWI720898B TWI720898B TW109117858A TW109117858A TWI720898B TW I720898 B TWI720898 B TW I720898B TW 109117858 A TW109117858 A TW 109117858A TW 109117858 A TW109117858 A TW 109117858A TW I720898 B TWI720898 B TW I720898B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- circuit
- core layer
- build
- signal transmission
- Prior art date
Links
- 239000012792 core layer Substances 0.000 title claims abstract description 133
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 31
- 239000010410 layer Substances 0.000 claims abstract description 219
- 230000008054 signal transmission Effects 0.000 claims abstract description 58
- 239000000945 filler Substances 0.000 claims description 16
- 238000000034 method Methods 0.000 claims description 14
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 9
- 229910052802 copper Inorganic materials 0.000 description 9
- 239000010949 copper Substances 0.000 description 9
- 238000010586 diagram Methods 0.000 description 6
- 238000005553 drilling Methods 0.000 description 6
- 239000000463 material Substances 0.000 description 6
- 239000007769 metal material Substances 0.000 description 6
- 238000009713 electroplating Methods 0.000 description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 4
- 239000011248 coating agent Substances 0.000 description 4
- 238000000576 coating method Methods 0.000 description 4
- 239000011810 insulating material Substances 0.000 description 4
- 238000004544 sputter deposition Methods 0.000 description 4
- 238000004806 packaging method and process Methods 0.000 description 3
- 238000001039 wet etching Methods 0.000 description 3
- 238000013473 artificial intelligence Methods 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- -1 deposition Substances 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 239000003989 dielectric material Substances 0.000 description 2
- 238000001312 dry etching Methods 0.000 description 2
- 239000003822 epoxy resin Substances 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 229920000620 organic polymer Polymers 0.000 description 2
- 229920000647 polyepoxide Polymers 0.000 description 2
- 235000012239 silicon dioxide Nutrition 0.000 description 2
- 239000000377 silicon dioxide Substances 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 1
- 239000011324 bead Substances 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000003365 glass fiber Substances 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4602—Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/4857—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/115—Via connections; Lands around holes or via connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/10—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/4038—Through-connections; Vertical interconnect access [VIA] connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/42—Plated through-holes or plated via connections
- H05K3/421—Blind plated via connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/09509—Blind vias, i.e. vias having one side closed
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/0959—Plated through-holes or plated blind vias filled with insulating material
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/0979—Redundant conductors or connections, i.e. more than one current path between two points
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/02—Details related to mechanical or acoustic processing, e.g. drilling, punching, cutting, using ultrasound
- H05K2203/0207—Partly drilling through substrate until a controlled depth, e.g. with end-point detection
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0011—Working of insulating substrates or insulating layers
- H05K3/0044—Mechanical working of the substrate, e.g. drilling or punching
- H05K3/0047—Drilling of holes
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Geometry (AREA)
- Ceramic Engineering (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
本發明係關於一種具有增加芯層走線面積的載板結構及其製作方法,包括一芯層結構、一第一線路增層結構及一第二線路增層結構;芯層結構包括一芯層、一訊號傳遞部及一內埋線路層,訊號傳遞部及內埋線路層在芯層的內部相對設置且電性連接;第一線路增層結構設置在與內埋線路層同一側的芯層上且與內埋線路層電性連接;第二線路增層結構設置在與訊號傳遞部同一側的芯層上,且經由訊號傳遞部、內埋線路層與第一線路增層結構電性連接;透過在芯層內提供額外的線路佈置,不僅提升線路佈置彈性,還降低整體載板結構的體積,以達到提升空間利用率、線路佈置彈性的目的。
Description
本發明係關於一種應用在電路板的芯層的結構,尤指一種具有增加芯層走線面積的載板結構及其製作方法。
隨著電子產業的快速發展,許多應用在不同領域,例如物聯網(Internet of Things, IoT)、5G、生物科技、人工智慧晶片(Artificial intelligence Chip, AI晶片)等相關電子產品、處理器迅速成長。
目前相關電子產品內部的電子零組件、處理器會設置在一載板結構上,然後將該載板結構設置於一電路板(Printed Circuit Board, PCB)上,再進行封裝,以完成相關電子產品、處理器的製作。其中載板結構係由一芯層(Core layer)所構成,該芯層的內部設置多個銅塊結構,並且於該芯層的上、下表面分別設置對應的線路增層結構後,該等線路增層結構透過該等銅塊結構構成電性連接,而後將該芯層的下表面的線路增層結構與對應的電路板連接並構成電性連接,再將該芯層的上表面的線路增層結構與對應的電子零組件連接並構成電性連接,最後再進行封裝已完成相關電子產品、處理器的封裝。
為了讓載板結構可有效承載及電性連接相關電子零組件,所以在載板結構的線路佈置上需要對應匹配相關電子零組件的線路結構,因此在載板結構的走線佈置上分為兩個部分,其中的一個部分是線路增層結構的層數設計,另外一個部分是線路增層結構中與銅塊結構連接的部分線路的接點(Pad)的面積尺寸。一般來說,當電子零組件的線路結構越複雜,線路增層結構的層數就需要對應增加,而且為了配合連接複雜的線路,部分線路的接點(Pad)的面積亦需對應擴大以連接設置於同一側的對應數量及位置的線路,使電子零組件的訊號經由設置在芯層的上表面的線路增層結構進行匯聚後,再經由銅塊結構傳遞到設置在芯層的下表面的線路增層結構,再傳遞到電路板上。但是,載板結構為固定尺寸,其上、下表面也為固定面積,隨著線路佈置越趨複雜,為了佈置更多的線路不僅需要增加線路增層結構的層數,而且隨著線路增加,為了連接更多位於同一側的線路,需要擴大部分線路的接點的面積,如此一來將導致載板結構的體積變大,不僅不利於後續封裝,使得電子產品受限於內部空間而造成組裝上的困難,而且,為了擴大部分線路的接點的面積,亦造成線路佈置的困難度增加。
有鑑於上述現有技術所存在的問題,本發明的主要目的係提供一種具有增加芯層走線面積的載板結構及其製作方法,透過在芯層內部提供內埋的線路佈置以提供雙面線路佈置,不僅提升線路佈置的彈性,還降低線路增層結構的體積,以達到提升空間利用率、線路佈置彈性的目的。
為了達成上述目的所採取的一主要技術手段,係令前述具有增加芯層走線面積的載板結構,包括:
一芯層結構,其包括一芯層、一訊號傳遞部及一內埋線路層,該芯層具有相對的一第一側及一第二側,該訊號傳遞部設置在該芯層的第一側的內部且部分外露於該芯層的第一側,該內埋線路層設置在該芯層的第二側的內部、在該芯層內部與該訊號傳遞部電性連接、且部分外露於該芯層的第二側;
一第一線路增層結構,設置在該芯層的第二側上,並且與該內埋線路層電性連接;
一第二線路增層結構,設置在該芯層的第一側上,並且經由該訊號傳遞部及該內埋線路層與該第一線路增層結構電性連接。
根據上述結構內容可知,藉由在該芯層的內部額外設置該內埋線路層,並且在該芯層的內部與該第一線路增層結構電性連接,以提供雙面線路連接,藉此改善傳統線路增層結構只能在同一側以單面連接線路,導致線路增層結構的部分線路接點需要擴大面積造成線路佈置上的困難,由於提供雙面線路佈置可有效降低第一線路增層結構的層數設計,藉此不僅提升線路佈置彈性,還降低線路增層結構的體積,更可以改善需要擴大部分線路接點的面積的問題,藉此達到提升空間利用率、線路佈置彈性的目的。
為了達成上述目的所採取的另一主要技術手段,係令前述具有增加芯層走線面積的載板結構的製作方法,其包括以下步驟:
於一芯層的一第一側的內部形成一訊號傳遞部,使該訊號傳遞部部分外露於該芯層的第一側;
於該芯層的一第二側的內部形成一內埋線路層,使該內埋線路層在該芯層的內部與該訊號傳遞部電性連接且部分外露於該芯層的第二側;
於該芯層的第二側的外表面上形成一第一線路增層結構,使該第一線路增層結構與該內埋線路層電性連接;
於該芯層的第一側的外表面上形成一第二線路增層結構,使該第二線路增層結構經由該訊號傳遞部及該內埋線路層與該第一線路增層結構電性連接。
根據上述方法可知,藉由在該芯層的內部額外設置該內埋線路層,並且在該芯層的內部與設置在該芯層的外部的第一線路增層結構電性連接,以提供雙面線路連接,藉此改善傳統線路增層結構只能在同一側以單面連接線路,導致線路增層結構的部分線路接點需要擴大面積造成線路佈置上的困難,由於提供雙面線路佈置可有效降低第一線路增層結構的層數設計,藉此不僅提升線路佈置彈性,還降低線路增層結構的體積,更可以改善需要擴大部分線路接點的面積的問題,藉此達到提升空間利用率、線路佈置彈性的目的。
關於本發明所示的圖式均為載板結構的局部剖面圖,圖式中所呈現的相關結構的數量、尺寸大小僅供參考說明,並非在於限制本發明的載板結構的具體結構。此外,本發明中所描述到的方向關係是依據圖式中所表示的方向進行說明並非是加以限制。
關於本發明具有增加芯層走線面積的載板結構的較佳實施例,請參考圖1所示,其包括一芯層結構10、一第一線路增層結構20及一第二線路增層結構30,其中該芯層結構10包括一芯層11、一內埋線路層13及一訊號傳遞部12,該芯層11具有相對的一第一側111及一第二側112,該芯層11的第一側111具有一外表面113,該芯層11的第二側112具有一外表面114,該第一線路增層結構20設置在該芯層結構10的第二側112的外表面114上,該第二線路增層結構30設置在該芯層結構10的第一側111的外表面113上,並且該第二線路增層結構30經由該芯層結構10與該第一線路增層結構20電性連接。
為了說明本發明的載板結構的具體結構內容以及對應的製造方法,請一併參考圖2所示的具有增加芯層走線面積的載板結構的製造方法的流程圖,透過說明載板結構的製造過程來說明相關結構的相對關係、設置方式以及連接關係。
關於該芯層結構10的具體製作內容,請參考圖1至3所示,首先如步驟S40中,係於該芯層11的第一側的內部形成該訊號傳遞部12,使該內埋線路層13部分外露於該芯層11的第一側111;在步驟S50中,係於該芯層11的第一側的內部形成一訊號傳遞部,使該訊號傳遞部在該芯層內部與該內埋線路層電性連接且部分外露於該芯層的第二側。
請先參考圖1至3所示,首先提供該芯層11,在本實施例中,該芯層11係可為有機高分子絕緣材料等,且其內包含玻璃纖維或玻璃微珠等。請再參考圖1、2、4所示,為了設置該訊號傳遞部12,先利用一機械鑽孔方法,在該芯層11的第一側111(為圖3中所示的芯層11的下方)製作多數具有一定深度的機鑽孔115,該等機鑽孔115尚未貫通該芯層11的第一側111與第二側112,而後在該等機鑽孔115內設置該訊號傳遞部12,使該訊號傳遞部12設置在該芯層11的第一側111的內部。
在本實施例中,該訊號傳遞部12包括兩種結構,為了說明該訊號傳遞部12的第一種結構,請先參考圖5A所示,第一種結構的訊號傳遞部12包括多數導電件121以及多數絕緣填充件122,首先利用一電鍍方法在該等機鑽孔115的內側壁上形成一導電件121(在此處若有需要時,可以透過乾蝕刻或濕蝕刻等方法去除導電件121的多餘部分),然後在該等該等機鑽孔115內由對應的導電件121所分別圍繞出的一空間內形成對應的一絕緣填充件122,使得對應的一導電件121中填滿對應的絕緣填充件122,以透過對應的導電件121及對應的絕緣填充件122完整填滿對應的機鑽孔115,該等導電件121部分外露於該芯層11的第一側111的外表面113,該等絕緣填充件122部分外露於該芯層11的第一側111的外表面113,其中該導電件121係可為具有導電性的金屬材料,具體可為銅材料,該絕緣填充件122係可為一介電絕緣材料,例如塞孔油墨材料、有機高分子絕緣材料等。由於絕緣填充件122為介電絕緣材料具有重量輕的特點,故採用第一種結構的訊號傳遞部12可令本發明的載板結構具有輕量化的特點。
其次為了說明該訊號傳遞部12的第二種結構,請參考圖5B所示,該訊號傳遞部12的第二種結構與該訊號傳遞部12的第一種結構差別在於,該訊號傳遞部12的第二種結構並未設置對應的絕緣填充件122,而是由對應的導電件121完整填滿對應的機鑽孔115,並且該等導電件121部分外露於該芯層11的第一側111的外表面113,其中該導電件121係可為具有導電性的金屬材料,具體可為銅材料。由於該等機鑽孔115內均由對應的導電件121完整填充,故採用第二種結構的訊號傳遞部12的載板結構的重量比採用第一種結構的訊號傳遞部12的載板結構的重量重,但是採用第二種結構的訊號傳遞部12透過採用金屬材料完整填滿對應的機鑽孔11具有導電效果好、訊號傳遞路徑大,所以可令本發明的載板結構提升效能。
需要說明的是,在本發明部分圖式中所呈現的訊號傳遞部12均以圖5B所示的第二種結構進行舉例說明並非是用以限制,可依據實際設計需求選擇採用對應的第一種結構或第二種結構的訊號傳遞部12。
請再參考圖1、2、6所示,完成該訊號傳遞部12的製作後,如步驟S50所示係於該芯層11的第二側112的內部形成該內埋線路層13,使該內埋線路層13在該芯層11的內部與該訊號傳遞部12電性連接且部分外露於該芯層11的第二側112,其中係先利用一雷射鑽孔方法在該芯層11的第二側112製作多數雷射道116,然後在該等雷射道116中設置該內埋線路層13,且該內埋線路層13在該芯層11的內部與該訊號傳遞部12電性連接,且該內埋線路層13部分外露於該芯層11的第二側112。在本實施例中,該內埋線路層13係透過該電鍍方法電鍍製作而成,該內埋線路層13係可為具有導電性的金屬材料構成,並具體可為銅材料。該等雷射道116可包括多數雷射鑽孔,或者包括多數雷射鑽孔及多數雷射溝槽,並且在製作該等雷射道116時,可透過該訊號傳遞部12做為阻擋保護結構,避免鑽穿該芯層11。
當完成該芯層結構10的製作之後,請再參考圖1、2所示,如步驟S60,於該芯層11的第二側112的外表面114上形成該第一線路增層結構20,使該第一線路增層結構20與該內埋線路層13電性連接。該第一線路增層結構20包括呈堆疊設置的多數層,各層中分別包括一第一線路層21、一第一介電層22以及多數第一盲孔23。請參考圖1、7所示,其中該等第一線路層21與該等第一介電層22係於該芯層11的第二側112的外表面114上依序以堆疊的形式間隔設置,該等第一盲孔23分別貫通形成在對應的第一介電層22上,使得透過對應的第一介電層22相隔開的第一線路層21的部分線路經由對應的第一盲孔23電性連接,使得該等第一線路層21與該內埋線路層13電性連接。在本實施例中,該第一線路增層結構20的層數,係依據實際需求並且對應該內埋線路層13進行設計,該等第一盲孔23的位置係依據實際設計進行製作。在本實施例的多個圖式中,該第一線路增層結構20所示意的結構僅是用於說明但並非是用以限制。
首先在該芯層結構10的芯層11的第二側112的外表面114上透過該電鍍方法或一鍍膜方法製作第一個第一線路層21(在此處若有需要時,可以透過乾蝕刻或濕蝕刻等方法去除第一個第一線路層21的多餘部分),使第一個第一線路層21中的部分線路接點對應與該內埋線路層13外露的部分電性連接。其中第一個第一線路層21係可為具有導電性的金屬材料構成,並具體可為銅材料。由於第一個第一線路層21中的部分線路接點除了連接原本同一側的第一個第一線路層21中的線路之外,還連接設置在該芯層11中的內埋線路層13連接,使得在該芯層11的第二側112的內部與外部提供雙面接線,藉此讓相同尺寸的第一線路層21中的部分線路接點可以連接更多數量的線路,而不需要擴大面積來連接更多數量的線路,藉此可以提升線路佈置的彈性,由於連接更多線路代表可以傳遞更多訊號,因此還能提升使用效能。
當完成第一個第一線路層21之後,再來需要設置第一個第一介電層22,設置第一個第一介電層22除了對第一個第一線路層21進行保護之外,亦為了提供設置第二個第一線路層21的支撐,以及隔絕第一個第一線路層21的部分線路與第二個第一線路層21的部份線路因不正確連接而導致短路的問題。在本實施例中,係透過一薄膜製作方法(例如濺鍍(sputter deposition/coating)、蒸鍍(Deposition)或塗佈(Coating))將第一個第一介電層22製作於第一個第一線路層21及該芯層11的第二側112的外表面114上,其中第一介電層22係可為一介電材質氧化膜(如二氧化矽等)、一環氧樹脂等。
當完成第一個第一介電層22的製作之後,接著製作第二個第一線路層21,在製作第二個第一線路層21之前,為了令第二個第一線路層21的部分線路得以與第一個第一線路層21的部分線路電性連接以傳遞訊號,首先透過該雷射鑽孔方法於第一個第一介電層22製作對應數量及位置的第一盲孔23,而後根據上述第一個第一線路層的製作方法一樣,在第一個第一介電層22的表面上以及對應的第一盲孔23內製作第二個第一線路層21。
根據上面所描述的第一個第一線路層21、第二個第一線路層21以及第一個第一介電層22的製作過程的內容,後續再依序堆疊設置的第一線路層21、第一介電層22的製作方法均相同,並且當製作到最外層的第一線路層21之後,於最外層的第一線路層21再設置一層最外層的第一介電層22,以用於保護以及作為後續元件、結構的支撐,並且為了與第一線路層21電性連接可在最外層的第一介電層22形成對應的第一盲孔23。或者亦可以不需要額外再設置第一介電層22,使得最外層的第一線路層21用以與對應的電子零組件直接電性連接,其中於本案圖式上的表現係採用後者的方式表現,但並非以此為限。
當完成該第一線路增層結構20的製作之後,請再參考圖1、2所示,在步驟S70所示,係於該芯層11的第一側111的外表面113上形成該第二線路增層結構30,使該第二線路增層結構30經由該訊號傳遞部12及該內埋線路層13與該第一線路增層結構20電性連接。在本實施例中,該第二線路增層結構30包括呈堆疊設置的多數層。各層分別包括一第二線路層31、一第二介電層32以及多數第二盲孔33,該等第二線路層31與該等第二介電層32係依序以堆疊的形式間隔設置,該等第二盲孔33分別貫通形成在對應的第二介電層32上,使得透過對應的第二介電層32相隔開的第二線路層31的部分線路經由對應的第二盲孔33電性連接。在本實施例中,該第二線路增層結構30的層數,係依據實際需求並且可以對應該第一線路增層結構20進行設計,該等第二盲孔33的位置係依據實際設計進行製作。在本實施例的多個圖式中,該第二線路增層結構30所示意的結構僅是用於說明但並非是用以限制。
關於第二線路增層結構30的製作方法與第一線路增層結構20的製作方法均相同,僅差別在於設置的位置不同。對於第一個第二線路層31來說,透過該電鍍方法或該鍍膜方法將第一個第二線路層31製作在該芯層結構10的芯層11的第一側111的外表面113上(在此處若有需要時,可以透過乾蝕刻或濕蝕刻等方法去除第一個第二線路層31的多餘部分),使第一個第二線路層31中的部分線路接點與該訊號傳遞部12電性連接,使得第一個第二線路層31經由該訊號傳遞部12、該內埋線路層13與第一線路增層結構20的第一個第一線路層21電性連接。其中第一個第二線路層31係可為具有導電性的金屬材料構成,並具體可為銅材料。
當完成第一個第二線路層31之後,接著設置第一個第二介電層32,設置第一個第二介電層32除了對第一個第二線路層31進行保護之外,亦為了提供設置第二個第二線路層31的支撐,以及隔絕第一個第二線路層31的部分線路與第二個第二線路層31的部份線路因不正確連接而導致短路的問題。在本實施例中,透過該薄膜製作方法(例如濺鍍(sputter deposition/coating)、蒸鍍(Deposition)或塗佈(Coating))將第一個第二介電層32製作於第一個第二線路層31及該芯層11的第一側111的外表面113上,其中第二介電層32係可為一介電材質氧化膜(如二氧化矽等)、一環氧樹脂。
當完成第一個第二介電層32的製作後,接著製作第二個第二線路層31,在製作第二個第二線路層31之前,為了令第二個第二線路層31的部分線路得以與第一個第二線路層31的部分線路電性連接以傳遞訊號,首先透過該雷射鑽孔方法於第一個第二介電層32製作對應數量及位置的第二盲孔33,而後根據上述第一個第二線路層31的製作方法一樣,在第一個第二介電層32的表面上以及對應的第二盲孔33內製作第二個第二線路層31。
根據上面所描述的第一個第二線路層31、第二個第二線路層31以及第一個第二介電層32的製作過程的內容,後續再依序堆疊設置的第二線路層31、第二介電層32的製作方法均相同,並且當製作到最外層的第二線路層31之後,於最外層的第二線路層31在設置一層最外層的第二介電層32,以用於保護以及作為後續元件、結構的支撐,並且為了與第二線路層31電性連接可在最外層的第二介電層32形成對應的第二盲孔33。或者亦可以不需要額外再設置第二介電層32,使得最外層的第二線路層31用以與對應的一電路板直接電性連接,其中於本案圖式上的表現係採用後者的方式表現,但並非以此為限。
因此,根據上述的內容藉由在該芯層結構10的芯層11內設置內埋線路層13,並且在該芯層11的內部與該第一線路增層結構20的部分線路接點連接,以提供雙面接線,藉此令第一線路增層結構20得以連接更多的線路而不需要額外設計更多層結構,藉此不僅提升線路佈置彈性,還降低線路增層結構的體積,更可以改善需要擴大部分線路接點的面積的問題,藉此達到提升空間利用率、線路佈置彈性的目的。
10:芯層結構
11:芯層
111:第一側
112:第二側
113:外表面
114:外表面
115:機鑽孔
116:雷射道
12:訊號傳遞部
121:導電件
122:絕緣填充件
13:內埋線路層
20:第一線路增層結構
21:第一線路層
22:第一介電層
23:第一盲孔
30:第二線路增層結構
31:第二線路層
32:第二介電層
33:第二盲孔
S40、S50、S60、S70:步驟
圖1 係本發明的載板結構的較佳實施例的局部剖面示意圖。
圖2 係本發明的載板結構之製造方法的較佳實施例的流程示意圖。
圖3 係如圖1所示的本發明的載板結構的芯層結構的製作過程的第一結構示意圖。
圖4 係如圖3所示的本發明的載板結構的芯層結構的製作過程的一結構示意圖。
圖5A 係如圖4所示的本發明的載板結構的芯層結構的訊號傳遞部的第一種結構示意圖。
圖5B 係如圖4所示的本發明的載板結構的芯層結構的訊號傳遞部的第二種結構示意圖。
圖6 係如圖5A所示的本發明的載板結構的芯層結構的製作過程的另一結構示意圖。
圖7 係如圖6所示的本發明的載板結構的第一線路增層結構的製作過程的一結構示意圖。
10:芯層結構
11:芯層
111:第一側
112:第二側
113:外表面
114:外表面
12:訊號傳遞部
121:導電件
122:絕緣填充件
13:內埋線路層
20:第一線路增層結構
21:第一線路層
22:第一介電層
23:第一盲孔
30:第二線路增層結構
31:第二線路層
32:第二介電層
33:第二盲孔
Claims (10)
- 一種具有增加芯層走線面積的載板結構,其包括:一芯層結構,其包括一芯層、一訊號傳遞部及一內埋線路層,該芯層具有相對的一第一側及一第二側,該訊號傳遞部設置在該芯層的第一側的內部且部分外露於該芯層的第一側,該內埋線路層設置在該芯層的第二側的內部、在該芯層內部與該訊號傳遞部電性連接、且部分外露於該芯層的第二側;一第一線路增層結構,設置在該芯層的第二側上,並且與該內埋線路層電性連接;以及一第二線路增層結構,設置在該芯層的第一側上,並且經由該訊號傳遞部及該內埋線路層與該第一線路增層結構電性連接。
- 如請求項1所述之具有增加芯層走線面積的載板結構,其中該訊號傳遞部包括多數導電件以及多數絕緣填充件,各該導電件分別設置在該芯層的第一側的內部,各該絕緣填充件分別設置在對應的該導電件中,該等導電件部分外露該芯層的第一側以及該等絕緣填充件部分外露該芯層的第一側,並且該等導電件與該內埋線路層及該第二線路增層結構電性連接。
- 如請求項1所述之具有增加芯層走線面積的載板結構,其中該訊號傳遞部包括多數導電件,該等導電件分別設置在該芯層的第一側的內部,該等導電件部分外露該芯層的第一側,並且該等導電件與該內埋線路層及該第二線路增層結構電性連接。
- 如請求項1所述之具有增加芯層走線面積的載板結構,其中該第一線路增層結構包括呈堆疊設置的多數線路增層,各該線路增層分別包括一第一線路層、一第一介電層以及多數第一盲孔,該等第一線路層與該等第一介電層依序間隔設置,該等第一盲孔分別貫通形成在對應的該第一介電層,透過 對應的該第一介電層相隔開的該第一線路層的部分線路經由對應的該第一盲孔電性連接,該第一線路增層結構的該第一線路層與該內埋線路層電性連接。
- 如請求項1所述之具有增加芯層走線面積的載板結構,其中該第二線路增層結構包括呈堆疊設置的多數線路增層,各該線路增層分別包括一第二線路層、一第二介電層以及多數第二盲孔;該等第二線路層與該等第一介電層依序間隔設置,該等第二盲孔分別貫通形成在對應的該第二介電層,透過對應的該第二介電層相隔開的該第二線路層的部分線路經由對應的該第二盲孔電性連接,該第二線路增層結構的該第二線路層與該訊號傳遞部電性連接。
- 一種具有增加芯層走線面積的載板結構的製作方法,其包括以下步驟:於一芯層的一第一側的內部形成一訊號傳遞部,使該訊號傳遞部部分外露於該芯層的第一側;於該芯層的一第二側的內部形成一內埋線路層,使該內埋線路層在該芯層的內部與該訊號傳遞部電性連接且部分外露於該芯層的第二側;於該芯層的第二側的外表面上形成一第一線路增層結構,使該第一線路增層結構與該內埋線路層電性連接;以及於該芯層的第一側的外表面上形成一第二線路增層結構,使該第二線路增層結構經由該訊號傳遞部及該內埋線路層與該第一線路增層結構電性連接。
- 如請求項6所述之具有增加芯層走線面積的載板結構的製作方法,其中該訊號傳遞部包括多數導電件以及多數絕緣填充件,且形成該訊號傳遞部的步驟包括:於該芯層的第一側的內部形成該等導電件;以及 於該等導電件中形成對應的該絕緣填充件,使該等導電件部分外露於該芯層的第一側,該等絕緣填充件部分外露於該芯層的第一側,並且該等導電件與該內埋線路層及該第二線路增層結構電性連接。
- 如請求項6所述之具有增加芯層走線面積的載板結構的製作方法,其中該訊號傳遞部包括多數導電件,且形成該訊號傳遞部的步驟包括:於該芯層的第一側的內部形成該等導電件,使該等導電件部分外露於該芯層的第一側,且與該內埋線路層及該第二線路增層結構電性連接。
- 如請求項6所述之具有增加芯層走線面積的載板結構的製作方法,其中該第一線路增層結構包括堆疊設置的多數層,各層分別包括一第一線路層、一第一介電層以及多數第一盲孔,且形成該第一線路增層結構的步驟包括:於該芯層的第二側的外表面上依序間隔設置該等第一線路層與該等第一介電層;於設置下一個該第一線路層之前,於當前對應的該第一絕緣層中形成對應的該第一盲孔,再設置下一個該第一線路層,使得透過對應的該第一介電層相隔開的該第一線路層的部分線路經由對應的該第一盲孔電性連接,使得該等第一線路層與該內埋線路層電性連接。
- 如請求項6所述之具有增加芯層走線面積的載板結構的製作方法,該第二線路增層結構包括多數呈堆疊設置的多數層,各層分別包括一第二線路層、一第二介電層以及多數第二盲孔,形成該第二線路增層結構的步驟包括:於該芯層的第二側的外表面上依序間隔設置該等第二線路層與該等第二介電層; 於設置下一個該第二線路層之前,於當前對應的該第二絕緣層中形成對應的該第二盲孔,再設置下一個該第二線路層,使得透過對應的該第二介電層相隔開的該第二線路層的部分線路經由對應的該第二盲孔電性連接,使得該等第二線路層與該訊號傳遞部電性連接。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109117858A TWI720898B (zh) | 2020-05-28 | 2020-05-28 | 具有增加芯層走線面積的載板結構及其製作方法 |
CN202010575410.4A CN113745187B (zh) | 2020-05-28 | 2020-06-22 | 具有增加芯层走线面积的载板结构及其制作方法 |
US16/944,178 US11497115B2 (en) | 2020-05-28 | 2020-07-31 | Carrier board structure with an increased core-layer trace area and method for manufacturing same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109117858A TWI720898B (zh) | 2020-05-28 | 2020-05-28 | 具有增加芯層走線面積的載板結構及其製作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI720898B true TWI720898B (zh) | 2021-03-01 |
TW202145852A TW202145852A (zh) | 2021-12-01 |
Family
ID=76035894
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109117858A TWI720898B (zh) | 2020-05-28 | 2020-05-28 | 具有增加芯層走線面積的載板結構及其製作方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11497115B2 (zh) |
CN (1) | CN113745187B (zh) |
TW (1) | TWI720898B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200731906A (en) * | 2006-02-08 | 2007-08-16 | Phoenix Prec Technology Corp | Circuit board structure and method for fabricating the same |
CN201319695Y (zh) * | 2008-11-10 | 2009-09-30 | 苏州群策科技有限公司 | 电路板的电性连接结构 |
TW201622508A (zh) * | 2014-12-15 | 2016-06-16 | 財團法人工業技術研究院 | 訊號傳輸板及其製作方法 |
TW201743671A (zh) * | 2016-06-13 | 2017-12-16 | 健鼎科技股份有限公司 | 高密度增層多層板之製造方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI290014B (en) * | 2004-09-30 | 2007-11-11 | Via Tech Inc | Signal transmission structure and circuit substrate thereof |
JP2006216712A (ja) * | 2005-02-02 | 2006-08-17 | Ibiden Co Ltd | 多層プリント配線板 |
TWI280084B (en) * | 2005-02-04 | 2007-04-21 | Phoenix Prec Technology Corp | Thin circuit board |
CN100505252C (zh) * | 2005-10-27 | 2009-06-24 | 全懋精密科技股份有限公司 | 埋入式芯片封装结构 |
CN100561696C (zh) * | 2007-03-01 | 2009-11-18 | 全懋精密科技股份有限公司 | 嵌埋半导体芯片的结构及其制法 |
US8344259B2 (en) * | 2007-10-30 | 2013-01-01 | Kyocera Corporation | Connection terminal, package using the same, and electronic apparatus |
JP5344394B2 (ja) * | 2008-07-10 | 2013-11-20 | 山栄化学株式会社 | 硬化性樹脂組成物、並びにハロゲンフリー樹脂基板及びハロゲンフリービルドアッププリント配線板 |
US8617990B2 (en) * | 2010-12-20 | 2013-12-31 | Intel Corporation | Reduced PTH pad for enabling core routing and substrate layer count reduction |
TWI417014B (zh) * | 2011-03-23 | 2013-11-21 | Unimicron Technology Corp | 線路板的內埋式線路結構的製造方法 |
TWI418265B (zh) | 2011-05-13 | 2013-12-01 | Unimicron Technology Corp | 封裝結構及其製法 |
US9491871B2 (en) * | 2013-05-07 | 2016-11-08 | Unimicron Technology Corp. | Carrier substrate |
TWI545997B (zh) | 2014-07-31 | 2016-08-11 | 恆勁科技股份有限公司 | 中介基板及其製法 |
KR20160068454A (ko) * | 2014-12-05 | 2016-06-15 | 삼성전기주식회사 | 회로기판, 패키지 기판 및 전자기기 |
JP6818534B2 (ja) * | 2016-12-13 | 2021-01-20 | キヤノン株式会社 | プリント配線板、プリント回路板及び電子機器 |
US10867947B2 (en) * | 2018-11-29 | 2020-12-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor packages and methods of manufacturing the same |
US11018120B2 (en) * | 2019-06-06 | 2021-05-25 | Advanced Semiconductor Engineering, Inc. | Semiconductor device package with stress buffering layer and method for manufacturing the same |
-
2020
- 2020-05-28 TW TW109117858A patent/TWI720898B/zh active
- 2020-06-22 CN CN202010575410.4A patent/CN113745187B/zh active Active
- 2020-07-31 US US16/944,178 patent/US11497115B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200731906A (en) * | 2006-02-08 | 2007-08-16 | Phoenix Prec Technology Corp | Circuit board structure and method for fabricating the same |
CN201319695Y (zh) * | 2008-11-10 | 2009-09-30 | 苏州群策科技有限公司 | 电路板的电性连接结构 |
TW201622508A (zh) * | 2014-12-15 | 2016-06-16 | 財團法人工業技術研究院 | 訊號傳輸板及其製作方法 |
TW201743671A (zh) * | 2016-06-13 | 2017-12-16 | 健鼎科技股份有限公司 | 高密度增層多層板之製造方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202145852A (zh) | 2021-12-01 |
US11497115B2 (en) | 2022-11-08 |
US20210378092A1 (en) | 2021-12-02 |
CN113745187A (zh) | 2021-12-03 |
CN113745187B (zh) | 2024-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6353999B1 (en) | Method of making mechanical-laser structure | |
TWI732568B (zh) | 內埋元件的基板結構及其製造方法 | |
US7754538B2 (en) | Packaging substrate structure with electronic components embedded therein and method for manufacturing the same | |
US20090085192A1 (en) | Packaging substrate structure having semiconductor chip embedded therein and fabricating method thereof | |
CN107124833A (zh) | 印刷电路板的制造方法 | |
KR20090117237A (ko) | 전자소자 내장 인쇄회로기판 및 그 제조방법 | |
KR102134933B1 (ko) | 배선 기판 및 배선 기판의 제조 방법 | |
US8436463B2 (en) | Packaging substrate structure with electronic component embedded therein and method for manufacture of the same | |
US8022513B2 (en) | Packaging substrate structure with electronic components embedded in a cavity of a metal block and method for fabricating the same | |
CN101472403B (zh) | 印刷线路板及其制作方法 | |
US9773725B2 (en) | Coreless multi-layer circuit substrate with minimized pad capacitance | |
JPWO2009101904A1 (ja) | 半導体装置及びその製造方法 | |
TWI678952B (zh) | 線路板結構及其製作方法 | |
TWI550744B (zh) | 單層線路式封裝基板及其製法、單層線路式封裝結構及其製法 | |
TWI720898B (zh) | 具有增加芯層走線面積的載板結構及其製作方法 | |
CN210405820U (zh) | 电路板 | |
CN109673099B (zh) | 多层线路结构及其制作方法 | |
CN221598226U (zh) | 线路板 | |
TWI772170B (zh) | 具有內埋芯片的線路板及其製作方法 | |
TWI852476B (zh) | 電子封裝結構及其製造方法 | |
US20240047337A1 (en) | Printed circuit board, semiconductor package, and method of fabricating the same | |
US20230137841A1 (en) | Circuit carrier and manufacturing method thereof and package structure | |
CN221728563U (zh) | 电路板和封装结构 | |
US20230335466A1 (en) | Electronic packaging structure and manufacturing method thereof | |
KR101109190B1 (ko) | 인쇄회로기판 및 그 제조방법 |