TWI713334B - 高速低電壓串行鏈路接收器及其方法 - Google Patents
高速低電壓串行鏈路接收器及其方法 Download PDFInfo
- Publication number
- TWI713334B TWI713334B TW109112077A TW109112077A TWI713334B TW I713334 B TWI713334 B TW I713334B TW 109112077 A TW109112077 A TW 109112077A TW 109112077 A TW109112077 A TW 109112077A TW I713334 B TWI713334 B TW I713334B
- Authority
- TW
- Taiwan
- Prior art keywords
- node
- pair
- signal
- control signal
- voltage signal
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 12
- 230000001939 inductive effect Effects 0.000 claims abstract description 17
- 239000003990 capacitor Substances 0.000 claims description 31
- 230000008878 coupling Effects 0.000 claims description 26
- 238000010168 coupling process Methods 0.000 claims description 26
- 238000005859 coupling reaction Methods 0.000 claims description 26
- 239000004065 semiconductor Substances 0.000 claims description 25
- 229910044991 metal oxide Inorganic materials 0.000 claims description 23
- 150000004706 metal oxides Chemical class 0.000 claims description 23
- 230000015556 catabolic process Effects 0.000 claims description 9
- 238000006731 degradation reaction Methods 0.000 claims description 9
- 230000007704 transition Effects 0.000 claims description 7
- 238000010586 diagram Methods 0.000 description 10
- 239000006185 dispersion Substances 0.000 description 9
- 230000007850 degeneration Effects 0.000 description 6
- 230000001960 triggered effect Effects 0.000 description 5
- 230000001419 dependent effect Effects 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 3
- 230000000630 rising effect Effects 0.000 description 3
- 230000000295 complement effect Effects 0.000 description 2
- 230000006735 deficit Effects 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 238000004377 microelectronic Methods 0.000 description 2
- 239000000654 additive Substances 0.000 description 1
- 230000000996 additive effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000007865 diluting Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000001976 improved effect Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000000116 mitigating effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03878—Line equalisers; line build-out devices
- H04L25/03885—Line equalisers; line build-out devices adaptive
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
- H03F3/193—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only with field-effect devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45197—Pl types
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/38—Impedance-matching networks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0278—Arrangements for impedance matching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
- H04L25/061—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
- H04L25/063—Setting decision thresholds using feedback techniques only
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/01—Equalisers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/451—Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45306—Indexing scheme relating to differential amplifiers the common gate stage implemented as dif amp eventually for cascode dif amp
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45488—Indexing scheme relating to differential amplifiers the CSC being a pi circuit and a capacitor being used at the place of the resistor
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45492—Indexing scheme relating to differential amplifiers the CSC being a pi circuit and the resistor being implemented by one or more controlled transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/46—One-port networks
- H03H11/48—One-port networks simulating reactances
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/01—Frequency selective two-port networks
- H03H7/06—Frequency selective two-port networks including resistors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Amplifiers (AREA)
- Networks Using Active Elements (AREA)
Abstract
一種接收器包括被動式連續時間線性等化器(CTLE)、共閘極放大器、第一主動式電感器、共源極CTLE、第二主動式電感器、及決策電路。該被動式CTLE接收第一節點的第一電壓訊號並依據第一控制訊號輸出第一電流訊號至第二節點。該共閘極放大器接收該第一電流訊號並依據第二控制訊號在第三節點輸出第二電壓訊號。該第一主動式電感器在該第三節點提供一電感負載。該共源極CTLE接收該第二電壓訊號並依據第三控制訊號在第四節點輸出第三電壓訊號。該第二主動式電感器在該第四節點提供電感負載。該決策電路用以接收該第三電壓訊號,以及依據時脈訊號輸出決策。
Description
本揭露是關於一種串行鏈路(serial link)接收器,特別是一種具有改善的阻抗匹配及等化的高速串行鏈路接收器。
一串行鏈路包括一傳輸器、一通道和一接收器。傳輸器將第一數據序列轉換為包括一連續符元(symbols)的第一電壓訊號。串行鏈路的速度以該連續符元的單位區間為表徵:單位區間越短,速度越快。第一電壓訊號被發射到通道的第一端,沿著通道傳播,最終在通道的第二端被轉換成第二電壓訊號。接收器接收、處理及偵測第二電壓信號並將之轉換為第二數據序列。除時間延遲以外,接收器的目的在於確保第二數據序列與第一數據序列相同。實際上,第二電壓信號會受到如通道色散(dispersion)的減損而無法被可靠地偵測。或者,第二電壓信號需要轉換為第三電壓信號,第三電壓信號可透過等化的方式來補償通道所造成的色散,而被可靠地偵測。
然而,實際上,等化(equalization)本身也會造成如直流偏移(DC offsets)、參入雜訊(additive noises)、非線性失真(nonlinear distortion)及次要色散(secondary dispersion)等減損。較高速的串行鏈路因具有較短的單位區間而具有較小的誤差範圍,因此較容易受到次要色散的影響。此外,通道第二端與接收器的輸入端的阻抗匹配非常重要,以減緩因阻抗不匹配的反射所導致的加重色散。
串行鏈路接收器通常是由單晶片積體電路使用互補式金屬氧化物半導體(CMOS, Complementary Metal-Oxide-Semiconductor)製程所製造的。CMOS製程技術的趨勢係採用低供給電壓(low supply voltage)以減少功率消耗。然而,低供給電壓通常對於像是接收器的電路設計面臨重大挑戰,其原因在於低供給電壓導致較小的淨空(small headroom),進而限制訊雜比(signal to noise ratio)。電源供應器也常是造成參入雜訊的主要原因,因此,接收器必須具備良好的抗雜訊能力,以減緩來自電源供應器之雜訊的影響。
鑒於上述,本揭露提供一種高速低電壓串行鏈路接收器,以滿足阻抗匹配及等化,且同時有效減緩直流偏移、電源供應器雜訊、非線性失真及次要色散所造成的影響。
依據一實施例,一種接收器包括一被動式(passive)連續時間線性等化器(continuous-time linear equalizer,以下稱CTLE)、一共閘極(CG, common-gate)放大器、一第一主動式電感器、一共源極(CS, common-source) CTLE、一第二主動式電感器、及一決策電路。該被動式CTLE用以接收一第一節點的一第一電壓訊號並依據一第一控制訊號輸出一第一電流訊號至一第二節點。該共閘極放大器用以接收該第一電流訊號並依據一第二控制訊號在一第三節點輸出一第二電壓訊號。該第一主動式電感器用以在該第三節點提供一電感負載(inductive load)。該共源極CTLE用以接收該第二電壓訊號並依據一第三控制訊號在一第四節點輸出一第三電壓訊號。該第二主動式電感器用以在該第四節點提供一電感負載。該決策電路用以接收該第三電壓訊號,以及依據一時脈訊號輸出一第一決策。其中該第一控制訊號的一第一部分決定在該第一節點的一輸入電阻及該被動式CTLE的一低頻增益。該第一控制訊號的一第二部分決定該被動式CTLE的一高頻增益。該第三控制訊號的一第一部份決定該共源極CTLE的一低頻增益。該第三控制訊號的一第二部份決定該共源極CTLE的一過渡頻率(transition frequency)。
依據一實施例,一種方法包括:接收來自一第一節點的一第一電壓訊號;依據一第一控制訊號,使用一被動式CTLE將該第一電壓訊號轉換為一第一電流訊號並傳送給一第二節點,其中該第一控制訊號的一第一部份決定該第一節點的一輸入電阻以及該被動式CTLE的一低頻增益,該第一控制訊號的一第二部份決定該被動式CTLE的一高頻增益;使用被一第二控制訊號控制的一共閘極放大器將該第一電流訊號轉換為在一第三節點的一第二電壓訊號;使用一第一主動式電感器負載該第三節點;依據一第三控制訊號,使用一共源極CTLE將該第二電壓訊號轉換成在一第四節點的一第三電壓訊號,其中該第三控制訊號的一第一部份決定該共源極CTLE的一低頻增益,該第三控制訊號的一第二部分決定該共源極CTLE的一過渡頻率;使用一第二主動式電感器負載該第四節點;以及依據一時脈訊號,輸出基於該第三電壓訊號的一第一決策。
本揭露涉及一種串行鏈路接收器。儘管說明書中描述幾個較佳實施例,不過可以理解的是,本揭露可以以多種方式實現,並且不限於以下描述的特定實施例或實施特徵的特定方式。在其他情況下,一些已知的細節並未被繪示或詳述,以避免淡化本揭露的各個面向。
本領域中具有通常知識者能夠理解本揭露中使用的微電子學術語和基本概念,諸如「電壓」、「電流」、「互補式金氧半導體(CMOS, complementary metal oxide semiconductor)」、「N通道金氧半導體(NMOS, N-channel metal oxide semiconductor)電晶體(以下稱NMOS電晶體)」、「P通道金氧半導體(PMOS, P-channel metal oxide semiconductor)電晶體(以下稱PMOS電晶體)」、「電阻器」、「電容器」、「電阻」、「電容」、「電流源」、「偏壓」、「交流」、「直流」、「放大器」、「共源極(common-source)」、「共閘極(common-gate)」、「跨導(transconductance)」、「負載(load)」、「阻抗」、「阻抗匹配(impedance matching)」、「串聯」、「分流(shunt)」、「時脈(clock)」、「頻率」、「飽和區(saturation region)」、「源極退化(source degeneration)」、「正反器(flip flop)」、「拉氏轉換(Laplace transform)」等相關術語皆常見於微電子學領域,因此本領域具有通常知識者應明確理解這些術語的概念,於此不詳細解釋。本領域具有通常知識者亦能理解NMOS電晶體符號,且能辨識其「源極(source)」、「閘極(gate)」及其「汲極(drain)」端。本領域具有通常知識者還能理解如「歐姆(Ohm)」、「千歐姆(K Ohm , kilo-Ohm)」、「毫微微法拉(fF, femto-Farad)」以及「毫伏(mV, mini-Volt)」等單位。
此外,本揭露是從工程師角度所提出的,而非理論上所提出。舉例來說,「X等於Y」表示X與Y之間的差小於一特定工程裕度值(engineering tolerance);而「X遠小於Y」表示X除以Y的商小於一工程裕度值;以及「X是零」表示X小於一特定工程裕度值。
在本揭露中,訊號實現於(embodied in)代表特定訊息的電壓或電流中。
一被動式電路僅包括被動式元件,如電容器以及電阻器。一主動式電路包括至少一電晶體。一主動式電感器是具有以下特性的主動式電路:電感性阻抗,也就是具有正的虛部(positive imaginary part)的阻抗。
一時脈訊號是在低電平(low level)與高電平(high level)之間週期性地變換的一電壓訊號,舉例來說但本案不限於此,低電平為實質0V,而高電平為實質0.9V。
請參閱圖1A,圖1A繪示依據一實施例之接收器100的功能方塊示意圖。接收器100包括一被動式(passive)連續時間線性等化器(continuous-time linear equalizer,以下稱CTLE) 110、一共閘極(CG, common-gate)放大器120、一第一主動式電感器160、一共源極(CS, common-source) CTLE 130、一第二主動式電感器170、及一決策電路150。該被動式CTLE 110用以接收一第一節點
的一第一電壓訊號
並依據一第一控制訊號
輸出一第一電流訊號
至一第二節點
。該共閘極(CG, common-gate)放大器120用以接收該第一電流訊號
並依據一第二控制訊號
在一第三節點
輸出一第二電壓訊號
。該第一主動式電感器160用以在該第三節點
提供一電感性負載。該共源極(CS, common-source) CTLE 130用以接收該第二電壓訊號
並依據一第三控制訊號
在一第四節點
輸出一第三電壓訊號
。該第二主動式電感器170用以在該第四節點
提供一電感性負載。該決策電路150用以接收該第三電壓訊號
並依據一時脈訊號CLK輸出一第一決策
。
舉例來說但本案不限於此,接收器100是每秒傳送25吉位元(25 Giga-bits per second)的串行鏈路(亦即,高速串行鏈路),其中,單位區間等於1/25GHz,也就是40皮秒(i.e. 40ps)。
依據一實施例,接收器100實現於一差分訊號方案中,其中一電壓訊號包括兩個分別用下標「+」及「-」所表示的電壓,且該電壓訊號的值由該兩個電壓之間的差所定義。例如:
(
,
)包括
(
,
)及
(
,
),而
(
,
)的值定義為
(
,
)。同樣地,一電流訊號包括兩個分別用下標「+」及「-」所表示的電流,且該電流訊號的值由該兩個電流之間的差所定義。例如:
包括
及
,而
的值定義為
。此外,圖1中的節點代表兩個有關兩個電壓且分別用下標「+」及「-」所表示的節點,或有關節點的訊號的電流。例如,
(
)包括
(
)及
(
);「接收來自節點
的
」意指「各別接收來自節點
及
的
及
」;「在節點
輸出
」意指「各別在節點
及
輸出
及
」。本揭露全文採用這樣的描述方式。
請參閱圖1B,圖1B繪示被動式連續時間線性等化器110、共閘極放大器120以及該第一主動式電感器160的一實施例之示意圖,詳述如後。
被動式CTLE 110接收來自節點
及
的電壓
及
並分別輸出電流
及
至節點
及
。被動式CTLE 110包括一對分流電阻器(shunt resistor)
及
、一對可調串聯電阻器
及
、以及一對可調串聯電容器
及
。該對分流電阻器
及
係由
所控制並分別用以將分流節點
及
接地。該對可調串聯電阻器
及
係由
所控制並分別用以提供節點
及
間的串聯及節點
及
間的串聯。該對可調串聯電容器係由
所控制並分別用以提供節點
及
間的串聯及節點
及
間的串聯。其中
、
及
是三個控制訊號,共同實現(embody)第一控制訊號
。參閱圖1B,由於採用差分訊號方案,電路元件皆成對配置,且每個下標為「+」的電路元件都具有相同對應下標為「-」的部分。例如,
是
的對應,而
和
是相同的。
依據一實施例,共閘極放大器120的一輸入電阻是跨越節點
及
所呈現,該輸入電阻實質上小於被動式CTLE 110的一串聯電阻(亦即,實質上小於
及
的電阻)。因此,被動式CTLE 110的一輸入電阻
在跨越節點
及
上觀察到的值可以透過下述方程式獲得其近似值。
其中,符號「
」代表並聯後的值。被動式CTLE 110的第一個功能是阻抗匹配,其透過調整
及
,使得
等於目標值。被動式CTLE 110的第二個功能是等化,其透過提供自
到
的頻率相依轉移特性(frequency dependent transfer characteristic)來實現,其中
且
。在一低頻極限下,
以及
可以被省略,而
可以近似為
。在一高頻極限下,
以及
可以被省略,而
可以近似為
,其中「
」是與頻率有關的拉氏轉換(Laplace transform)的一個複數變數(complex variable)。如此一來,透過調整
及
可以將低頻響應調整為目標值,而透過調整
及
可以將高頻響應調整成目標值。然而,當調整
及
時,尚須根據方程式(1)來調整
及
,以維持相同的
。舉例但不限於此,依據一實施例,
及
為60 Ohm,
及
為300 Ohm,
及
為300 fF,此時,
近似100 Ohm,為阻抗匹配的典型目標值。
在一實施例中,被動式CTLE 110另包括一對由
所控制的可調分流電容器
及
(圖式中虛線框部分,屬可選擇性附加之特徵),該對可調分流電容器
及
分別用以將節點
及
分流接地。其中,
是第一控制訊號
的附加部分。此實施例允許在高頻下調整其響應的自由度。
共閘極放大器(CG amplifier) 120包括一對NMOS電晶體
及
、一對交流耦合電容器
及
、以及一對直流耦合電阻器
及
。該對NMOS電晶體
及
用以經由節點
及
接收
及
並分別在節點
及
輸出電壓
及
。該對交流耦合電容器
及
用以交錯耦合(cross couple) NMOS電晶體
及
。該對直流耦合電阻器
及
用以分別耦合偏壓
及
至NMOS電晶體
及
。其中,
及
共同實現該第二控制訊號
。關於圖內電路的詳細的描述,諸如: NMOS電晶體
的「源極」、「閘極」、以及「汲極」分別連接至節點
、
、及
,對本領域具有通常知識者從圖式便可知,於此不贅述。就電路拓樸(circuit topology)而言,共閘極放大器120亦不再贅述。然而,於該實施例中,具有區別性的特徵在於調整偏壓
及
以補償接收器100的直流偏移(DC offset),舉例來說,若
具有正的直流偏移,也就是
,在沒有輸入訊號的情況下(也就是
=0),
將被調整至大於
,以補償該正的直流偏移。舉例來說但不限於此,依據一實施例,交流耦合電容器(AC coupling capacitors)
及
為50 fF,NMOS電晶體
及
的寬度及長度(W/L)為4
及30nm,
為600 mV,而
為595 mV,此實施例即適用於接收器100具有正的直流偏移的狀況。
第一主動式電感器(first active inductor) 160包括一對NMOS電晶體
及
、一對交流耦合電容器
及
、以及一對直流耦合電阻器(DC coupling resistors)
及
。該對交流耦合電容器
及
用以分別為NMOS電晶體
及
提供閘源極耦合(gate-to-source coupling)。該對直流耦合電阻器(DC coupling resistors)
及
用以分別耦合一偏壓
至NMOS電晶體
及
。就電路拓樸而言,不贅述第一主動式電感器160。然而,於該實施例中,具有區別性的特徵在於:第一,該偏壓
大於該供給電壓(
)以便為
及
提供足夠的淨空(headroom, 或稱寬限);第二,交流耦合電容器
及
提供一外部閘源極電容,該外部閘極電容實質上大於NMOS電晶體
及
的一內部閘源極電容,以有效地增強一感應阻抗(inductive impedance)。以該第一主動式電感器160作為該共閘極放大器120的負載有許多優點。第一,一旦將NMOS電晶體
及
適當地偏移在飽和區域中,該NMOS電晶體
及
便能提供良好的反向隔離,從而減緩
雜訊的影響。第二,在大電流情況下,NMOS電晶體
及
的跨導(transconductance)會壓縮,且NMOS電晶體
及
的跨導也壓縮,因此有助於保持共閘極放大器120的整體增益具有良好的線性(linearity)度,其中,線性度由NMOS電晶體
及
的跨導與NMOS電晶體
及
的跨導之比值(ratio)所決定。第三,第一主動式電感器160具有一電感阻抗(inductive impedance),該電感阻抗可補償在節點
及
的寄生電容(parasitic capacitance),從而有效地減緩由寄生電容引起的次要色散。 如前所述,偏移電壓
高於供給電壓
。依據一實施例,偏壓
由升壓型(step-up)直流(DC/DC)轉換器所產生,該升壓型DC/DC轉換器是電荷泵(charge pump),可以產生高於其電源電壓的直流電壓。不贅述升壓型DC/DC轉換器之技術。例如但不限於此,依據一實施例中,n通道金氧半導體電晶體
及
的寬度及長度(W/L)個別為1 um及30 nm,
及
為25 fF,;
及
為5 KOhm,而
為1.1V。
請參閱圖1C,圖1C為共源極CTLE 130和第二主動式電感器170的實施例示意圖。共源極CTLE 130包括一對NMOS電晶體
及
、另一對NMOS電晶體
及
、以及一源極退化網路(source degeneration network)131。該對NMOS電晶體
及
實現一共源極放大器,該對NMOS電晶體
及
用以接收來自節點
及
的
及
並依據跨越一對源極節點
及
的源極退化條件(degeneration condition),分別在節點
及
輸出
及
。該另一對NMOS電晶體
及
實現一電流源(current source),該另一對NMOS電晶體
及
用以分別在源極節點
及
建立一偏壓條件。該源極退化網路(source degeneration network) 131用以依據該第三可調訊號
提供跨越
及
的源極退化。該源極退化網絡131包括由
控制的可調電阻器
和由
控制的可調電容器
,其中
和
共同決定跨越
及
的源極退化條件,
及
是共同實現第三可調訊號
的兩個控制信號。源極退化網絡131的阻抗
為
決定NMOS電晶體
及
實現的共源極放大器的一增益:
的值越大會導致越大的源極退化,也就是一較小增益。在一低頻極限下,
可以被省略,而
最大且並接近於
。在一高頻極限下,
,而
接近於
。因此共源極CTLE130可以有一頻率相依源極退化,並因此具有與頻率相依的增益,以實現等化功能。調整
可以調整共源極CTLE130的低頻增益,而調整
可以調整過渡頻率,當高於此頻率,共源極CTLE 130即過渡到高頻極限。例如但不限於此,依據一實施例,NMOS電晶體
及
的寬長(W/L)為4
/30 nm;NMOS電晶體
及
的寬長(W/L)為12
/100 nm;
為400 mV;
為250 fF;
為500 Ohm。
該第二主動式電感器170包括一對NMOS電晶體
及
、一對交流耦合電容器
及
、以及一對直流耦合電阻
及
。該對NMOS電晶體
及
用以分別在節點
及
提供一電感性負載。該對交流耦合電容器
及
用以分別為NMOS電晶體
及
提供閘源極耦合。該對直流耦合電阻
及
用以分別將偏壓
耦合至NMOS電晶體
及
。在第一主動式電感器160的情況下,偏壓
大於供給電壓
,其提供
及
足夠的淨空(ample headroom)。NMOS電晶體
及
提供反向隔離,並有助於減緩
的雜訊影響;該NMOS電晶體
及
可補償NMOS電晶體
及
的非線性(nonlinearity),從而改善總體增益的線性。第二主動式電感器170提供一電感性阻抗,以補償在節點
及
處的寄生電容,從而減緩次要色散。例如但不限於此,依據一實施例:NMOS電晶體
及
的寬度及長度(W/L)為1
/30 nm;
及
為25 fF;
及
為5 KOhm;
為1.1 V。
依據一實施例,決策電路150包括一正反器(flip flop),該正反器對
進行取樣並依據時脈訊號CLK輸出該第一決策
。在由時脈訊號CLK的邊緣觸發時,決策電路150對
進行取樣、偵測其極性(polarity)、並據以更新
的值。例如,如果
為正,則
為1,如果
為負,則
為0。於此不贅述正反器之技術。依據一實施例,時脈訊號CLK的頻率為25GHz,
值的更新由時脈訊號CLK的上升邊緣所觸發,稱為「全速率(full-rate)」實施例。依據一實施例,CLK的頻率為12.5GHz,且
值的更新由CLK的上升邊緣和下降邊緣所觸發,稱為「半速率(half-rate)」實施例。值得注意的是,雙邊緣觸發的正反器(亦即,由上升邊緣和下降邊緣兩者所觸發)可以由兩個單邊緣觸發的正反器來實現。依據一實施例,該正反器包括一前置放大器(pre-amplifier),該前置放大器用以在該偵測之前放大
。依據一實施例,前置放大器是具有源極退化網絡的共源極放大器(common- source amplifier with a source degeneration network),如圖1C所繪示的共源極CTLE 130,該前置放大器具有一方程式函數。
請參閱圖2A,圖2A依據一實施例繪示決策回饋等化器的功能方塊示意圖,依據一實施例,決策電路150由一決策回饋等化器(decision feedback equalizer)所實現,如決策回饋等化器200所示。決策回饋等化器200包括一加法器210、一第三主動式電感器240、一第一正反器220、以及一第二正反器230。該加法器210用以接收該第三電壓訊號
(來自節點
)、該第一決策
及一第二決策
,並依據一第四控制訊號
在第五節點
輸出一第四電壓訊號
。該第三主動式電感器240用以在第五節點
提供一電感性負載。該第一正反器220用以接收該第四電壓信號
並依據該時脈訊號CLK輸出該第一決策
。該第二正反器230用以接收該第一決策
並依據該時脈訊號CLK輸出該第二決策
。
請參閱圖2B,圖2B繪示依據圖2A的該決策回饋等化器之加法器的一實施例之示意圖,加法器210包括一第一NMOS電晶體211、一第二NMOS電晶體212、一第三NMOS電晶體213、一第一差分對(differential pair)NMOS電晶體
及
、一第二差分對NMOS電晶體
及
、以及一第三差分對NMOS電晶體
及
。該第一NMOS電晶體211用以依據一第一偏壓
輸出一第一偏移電流
。該第二NMOS電晶體212用以依據一第二偏壓
輸出一第二偏移電流
。該第三NMOS電晶體213用以依據一第三偏壓
輸出一第三偏移電流
。該第一差分對NMOS電晶體
及
用以接收
及
並依據該第一偏移電流
分別輸出電流
及
至節點
及
。該第二差分對NMOS電晶體
及
用以接收
及
並依據該第二偏移電流
分別輸出電流
及
至節點
及
。該第三差分對NMOS電晶體
及
用以接收
及
並依據該第三偏移電流
分別輸出電流
及
至節點
及
。依據一實施例,
及
是
的差分電壓實施例:當
為1,
為0.9V,
為0V;當
為0,
為0V,
為0.9V。同樣地,
及
是
的差分電壓實施例:當
為1,
為0.9V,
為0V;當
為0,
為0V,
為0.9V。該三個偏壓
、
及
共同實現該第四控制訊號
。電流
、
及
加總於節點
,而電流
、
及
加總於節點
。該第三主動式電感器240在節點
及
提供一電感性負載,電壓
及
被形成。例如但不限於此,依據一實施例NMOS電晶體
及
的寬度及長度(W/L)為4
/30 nm;NMOS電晶體
及
的寬度及長度(W/L)為1
/30 nm;NMOS電晶體211的寬度及長度(W/L)為24
/100 nm;NMOS電晶體212的寬度及長度(W/L)為6
/100 nm;NMOS電晶體213的寬度及長度(W/L)為6
/100 nm;
為450 mV;
為450 mV;
為450 mV。
決策回饋等化器的一般原理不於此贅述。舉例來說,藉由調整
(亦即,加法器210中的
、
及
),可以調整等化。然而,決策回饋等化器200具有一特徵:第三主動式電感器240是用來提供一個電感性負載至加法器210。該第三主動式電感器240的電路拓撲相同於第一主動式電感器160及第二主動式電感器170的電路拓撲,因此可滿足三個功能:減緩供給電壓的雜訊影響、改善總體線性、以及減緩次要色散。例如但不限於此,依據一實施例,該第三主動式電感器240與該第二主動式電感器170相同。
值得注意的是,依據一實施例,決策回饋等化器200執行兩次決策回饋(two-tap decision feedback)。依據一實施例,決策回饋等化器200使用「全速率」架構。在一些實施例中,決策回饋等化器200可基於「全速率」、「半速率」甚至是「四分之一速率(quad-rate)」架構實現單次或多次的決策回饋。
依據一實施例,該加法器210另包括一前置放大器(圖2B未繪),該前置放大器被配置於該第一差分對NMOS電晶體
及
之前,因此
會先被該前置放大器所放大,再被該第一差分對NMOS電晶體
及
所接收。依據一實施例,該前置放大器是一具有源極退化網路的共源極放大器,如同圖1C中的共源極CTLE 130,其允許該前置電路具有一方程式函數。
可調電容器(如圖1B中的電容器
,
,
以及
)以及可調電阻器(如圖1B中的電阻器
,
,
以及
)可透過多種方式被執行。舉例來說,可調電容器由一開關電容器陣列(switch-capacitor array)來實現,該開關電容陣列包括多個並聯的開關電容器單元,其中每個開關電容器單元包括串聯的一電容器及一開關,該開關由該可調電容器的該控制訊號的一個別位元所控制。同樣地,可調電阻器可由一開關電阻器陣列(switch-resistor array)所實現,該開關電阻器陣列包括並聯的多個開關電阻器單元,其中每個開關電阻器單元包括串聯的一電阻器及一開關,該開關由可調電阻器的該控制訊號的一個別位元所控制。
請參閱圖3,圖3繪示依據一實施例之方法流程圖(步驟S300),該方法包括下列步驟:(步驟S310)接收來自第一節點的第一電壓訊號;(步驟S320)依據第一控制訊號,使用一被動式CTLE將第一電壓訊號轉換成一第一電流訊號並傳送給一第二節點,其中第一控制訊號的第一部份決定該第一節點的一輸入電阻以及被動式CTLE的低頻增益,該第一控制訊號的第二部份決定被動式CTLE的高頻增益;(步驟S330)使用被第二控制訊號控制的共閘極放大器將第一電流訊號轉換成在一第三節點的一第二電壓訊號;(步驟S340)使用第一主動式電感器負載該第三節點;(步驟S350)依據一第三控制訊號,使用一共源極CTLE將該第二電壓訊號轉換成在一第四節點的一第三電壓訊號,其中第三控制訊號的第一部份決定共源極CTLE的低頻增益,第三控制訊號的第二部分決定共源極CTLE的過渡頻率;(步驟S360)使用一第二主動式電感器負載該第四節點;以及(步驟S370)依據一時脈訊號,輸出基於該第三電壓訊號的一第一決策。
雖然實施例中以NMOS電晶體作範例且對其詳述說明,然而也能使用PMOS(p-channel metal oxide semiconductor)電晶體作為替代。藉由將每一NMOS電晶體替換為PMOS電晶體,並將電源供給節點與接地節點作交換,NMOS電晶體的電路在功能上將等效於PMOS電晶體的電路。因此,可以理解的是,儘管將NMOS電晶體替換為PMOS電晶體,仍然會落入前述實施例的範圍內。
本領域具有通常知識者將容易地觀察到在本揭露的教示下,觀察到對裝置和方法進行多種修改和變更。因此,前述揭露內容不應被解釋為僅由所附請求項的界限所限定。
100:接收器
110:被動式連續時間線性等化器(CTLE)
120:共閘極放大器
130:共源極連續時間線性等化器(CTLE)
131:源極退化網路
150:決策電路
160:主動式電感器
170:主動式電感器
200:決策回饋等化器
210:加法器
211:第一n通道金氧半導體(NMOS)電晶體
212:第二n通道金氧半導體(NMOS)電晶體
213:第三n通道金氧半導體(NMOS)電晶體
220:正反器
230:正反器
240:主動式電感器
:第一節點
:第二節點
:第三節點
:第四節點
:第五節點
:第一電壓訊號
:第二電壓訊號
:第三電壓訊號
:第四電壓訊號
:第一控制訊號
:第二控制訊號
:第三控制訊號
:第四控制訊號
:第一電流訊號
:第一決策
:第二決策
CLK:時脈訊號
、
、
、
、
、
、
、
、
、
:節點
、
、
、
、
:電壓
、
、
、
、
、
、
、
:輸出電流
、
、
、
、
、
、
、
:電阻器
、
、
、
、
、
、
:電容器
、
、
、
、
、
、
、
、
、
、
、
、
、
:電晶體
、
:偏壓
、
、
:偏移電流
:電壓
300:步驟
310-370:步驟
參考以下圖式可以更好地理解本揭露的各個面向。圖式中的元件不一定按比例繪製,而是著重於清楚地示出本揭露的原理。此外,在圖式中,相同的標號指代相對應的部分。
[圖1A]繪示依據一實施例之接收器功能方塊示意圖;
[圖1B]繪示依據圖1A接收器的被動式連續時間線性等化器(CTLE)、共閘極放大器以及該第一主動式電感器的一實施例之示意圖;
[圖1C] 繪示依據圖1A接收器的該共源極CTLE以及該第二主動式電感器的一實施例之示意圖;
[圖2A] 繪示依據一實施例之決策回饋等化器之功能方塊示意圖;
[圖2B] 繪示依據圖2A的該決策回饋等化器之加法器的一實施例之示意圖;以及
[圖3]繪示依據一實施例之方法流程圖。
100:接收器
110:被動式連續時間線性等化器(CTLE)
120:共閘極放大器
130:共源極連續時間線性等化器(CTLE)
150:決策電路
160:主動式電感器
170:主動式電感器
N 1:第一節點
N 2:第二節點
N 3:第三節點
N 4:第四節點
V 1:第一電壓訊號
V 2:第二電壓訊號
V 3:第三電壓訊號
S 1:第一控制訊號
S 2:第二控制訊號
S 3:第三控制訊號
I 1:第一電流訊號
D 1:第一決策
CLK:時脈訊號
Claims (10)
- 一種接收器,包括:一被動式連續時間線性等化器(CTLE,continuous-time linear equalizer),用以接收一第一節點的一第一電壓訊號,並依據一第一控制訊號輸出一第一電流訊號至一第二節點;一共閘極(CG,common-gate)放大器,用以接收該第一電流訊號,並依據一第二控制訊號在一第三節點輸出一第二電壓訊號;一第一主動式電感器,用以在該第三節點提供一電感負載;一共源極(CS,common-source)連續時間線性等化器,用以接收該第二電壓訊號,並依據一第三控制訊號在一第四節點輸出一第三電壓訊號;一第二主動式電感器,用以在該第四節點提供一電感負載;以及一決策電路,用以接收該第三電壓訊號,並依據一時脈訊號輸出一第一決策;其中該第一控制訊號的一第一部分決定在該第一節點的一輸入電阻及該被動式連續時間線性等化器的一低頻增益,該第一控制訊號的一第二部分決定該被動式連續時間線性等化器的一高頻增益,該第三控制訊號的一第一部份決定該共源極連續時間線性等化器的一低頻增益,以及該第三控制訊號的一第二部份決定該共源極連續時間線性等化器的一過渡頻率。
- 如請求項1所述之接收器,其中該被動式連續時間線性等化器包括:一分流電阻器,用以分流該第一節點並接地;以及一串聯電阻器,用以提供該第一節點及該第二節點間的一串聯; 其中該分流電阻器及該串聯電阻器皆被該第一控制訊號的該第一部份所控制;其中該被動式連續時間線性等化器更包括一串聯電容器,用以提供該第一節點及該第二節點間的另一串聯,其中該串聯電容器被該第一控制訊號的該第二部份所控制。
- 如請求項1所述之接收器,其中該共閘極放大器包括:一對n通道金氧半導體電晶體(NMOS,n-channel metal oxide semiconductor transistors),用以接收該第一電流訊號並在該第三節點輸出該第二電壓訊號;一對交流耦合電容器,用以交錯耦合該對n通道金氧半導體電晶體;以及一對直流耦合電阻器,用以提供一對偏壓給該對n通道金氧半導體電晶體;其中,該對偏壓共同實現該第二控制訊號。
- 如請求項1所述之接收器,其中該第一主動式電感器包括:一對n通道金氧半導體電晶體,用以在該第三節點提供一負載;一對交流耦合電容器,用以增強該對n通道金氧半導體電晶體的一閘源極電容(gate-to-source capacitance);以及一對直流耦合電阻器,用以耦合一偏壓至該對n通道金氧半導體電晶體。
- 如請求項1所述之接收器,其中該共源極連續時間線性等化器包括:一對第一n通道金氧半導體電晶體,實現一共源極放大器,且該對第一n通道金氧半導體電晶體用以接收該第二電壓訊號並依據跨越一對源極節點的源極退化條件而在該第四節點輸出該第三電壓訊號;一源極退化網路,配置跨越於該對源極節點;以及一對第二n通道金氧半導體電晶體,實現一電流源,該對第二n通道金氧半導體電晶體用以在該對源極節點建立一偏壓條件。
- 如請求項1所述之接收器,其中該第二主動式電感器包括:一對n通道金氧半導體電晶體,用以在該第四節點提供一負載;一對交流耦合電容器,用以增強該對n通道金氧半導體電晶體的一閘源極電容(gate-to-source capacitance);以及一對直流耦合電阻器,用以耦合一偏壓至該對n通道金氧半導體電晶體。
- 如請求項1所述之接收器,其中該決策電路包括一正反器,該正反器用以在該時脈訊號的邊緣取樣該第三電壓訊號,並且依據該第三電壓訊號的一極性輸出該第一決策。
- 如請求項1所述之接收器,其中該決策電路包括一決策回饋等化器,其中該決策回饋等化器包括:一加法器,用以接收該第三電壓訊號以及該第一決策並依據一第四控制訊號在一第五節點輸出一第四電壓訊號;一第三主動式電感器,用以在該第五節點提供一電感性負載;以及一第一正反器,用以接收該第四電壓訊號並依據該時脈訊號的一邊緣輸出該第一決策。
- 如請求項8所述之接收器,其中該加法器包括:一第一n通道金氧半導體電晶體,用以依據該第四控制訊號的一第一部份輸出一第一偏壓電流;一第二n通道金氧半導體電晶體,用以依據該第四控制訊號的一第二部份輸出一第二偏壓電流;一第一差分對n通道金氧半導體電晶體,用以接收該第三電壓訊號,以及依據該第一偏壓電流輸出一第二電流訊號至該第五節點;以及 一第二差分對n通道金氧半導體電晶體,用以接收該第一決策以及依據該第二偏壓電流輸出一第三電流訊號至該第五節點。
- 一種串行鏈路接收方法,包括:接收來自一第一節點的一第一電壓訊號;依據一第一控制訊號,使用一被動式連續時間線性等化器將該第一電壓訊號轉換為一第一電流訊號並傳送給一第二節點,其中該第一控制訊號的一第一部份決定該第一節點的一輸入電阻以及該被動式連續時間線性等化器的一低頻增益,該第一控制訊號的一第二部份決定該被動式連續時間線性等化器的一高頻增益;使用被一第二控制訊號控制的一共閘極放大器將該第一電流訊號轉換為在一第三節點的一第二電壓訊號;使用一第一主動式電感器負載該第三節點;依據一第三控制訊號,使用一共源極連續時間線性等化器將該第二電壓訊號轉換成在一第四節點的一第三電壓訊號,其中該第三控制訊號的一第一部份決定該共源極連續時間線性等化器的一低頻增益,該第三控制訊號的一第二部分決定該共源極連續時間線性等化器的一過渡頻率;使用一第二主動式電感器負載該第四節點;以及使用一決策電路,依據一時脈訊號,輸出基於該第三電壓訊號的一第一決策。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/527,104 US10637695B1 (en) | 2019-07-31 | 2019-07-31 | High-speed low-voltage serial link receiver and method thereof |
US16/527,104 | 2019-07-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI713334B true TWI713334B (zh) | 2020-12-11 |
TW202107878A TW202107878A (zh) | 2021-02-16 |
Family
ID=70332325
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109112077A TWI713334B (zh) | 2019-07-31 | 2020-04-09 | 高速低電壓串行鏈路接收器及其方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10637695B1 (zh) |
CN (1) | CN112311708B (zh) |
TW (1) | TWI713334B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI789084B (zh) * | 2021-06-15 | 2023-01-01 | 瑞昱半導體股份有限公司 | 佈局緊密且對共模雜訊高度免疫的連續時間線性等化器 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021153281A (ja) * | 2020-03-25 | 2021-09-30 | キオクシア株式会社 | 半導体集積回路及び受信装置 |
US11228470B2 (en) * | 2020-05-18 | 2022-01-18 | Nxp B.V. | Continuous time linear equalization circuit |
US11206160B2 (en) * | 2020-05-18 | 2021-12-21 | Nxp B.V. | High bandwidth continuous time linear equalization circuit |
US11568923B1 (en) * | 2021-06-21 | 2023-01-31 | Cadence Design Systems, Inc. | CMOS active inductor circuit for amplifier |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006078845A2 (en) * | 2005-01-20 | 2006-07-27 | Rambus Inc. | High-speed signaling systems with adaptable pre-emphasis and equalization |
US8222967B1 (en) * | 2009-12-22 | 2012-07-17 | Altera Corporation | Receiver equalizer circuitry having wide data rate and input common mode voltage ranges |
EP2779551B1 (en) * | 2013-03-15 | 2015-12-02 | Intel Corporation | Adaptive Backchannel Equalization |
US9450788B1 (en) * | 2015-05-07 | 2016-09-20 | Macom Technology Solutions Holdings, Inc. | Equalizer for high speed serial data links and method of initialization |
US20170250730A1 (en) * | 2016-02-25 | 2017-08-31 | Freescale Semiconductor, Inc. | Passive equalizer capable of use in high-speed data communication |
CN107251497A (zh) * | 2015-02-27 | 2017-10-13 | 华为技术有限公司 | 一种双路径双零连续时间线性均衡器 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4748828B2 (ja) * | 1999-06-22 | 2011-08-17 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
US8335249B1 (en) * | 2009-11-25 | 2012-12-18 | Altera Corporation | Receiver equalizer circuitry with offset voltage compensation for use on integrated circuits |
US9319004B2 (en) * | 2012-11-26 | 2016-04-19 | Analog Devices, Inc. | Apparatus and methods for equalization |
US9306780B2 (en) * | 2013-03-11 | 2016-04-05 | Semtech Corporation | Optical transmission for binary and duobinary modulation formats |
US9537681B1 (en) * | 2014-03-31 | 2017-01-03 | Altera Corporation | Multimode equalization circuitry |
GB201406525D0 (en) * | 2014-04-11 | 2014-05-28 | Ibm | Continuous, time linear equalizer for high-speed receiving unit |
US9602315B2 (en) * | 2014-12-12 | 2017-03-21 | Intel Corporation | Method and apparatus for passive continuous-time linear equalization with continuous-time baseline wander correction |
US9473330B1 (en) * | 2015-06-05 | 2016-10-18 | International Business Machines Corporation | Continuous time linear equalizer with a programmable negative feedback amplification loop |
US9602317B1 (en) * | 2015-10-12 | 2017-03-21 | Qualcomm Incorporated | Apparatus and method for combining currents from passive equalizer in sense amplifier |
US9432230B1 (en) * | 2015-10-21 | 2016-08-30 | Freescale Semiconductor, Inc. | Passive equalizer capable of use in a receiver |
US10270409B1 (en) * | 2017-05-16 | 2019-04-23 | Inphi Corporation | Variable gain amplifiers for communication systems |
US10135644B1 (en) * | 2017-08-31 | 2018-11-20 | Qualcomm Incorporated | Low power passive offset injection for 1-tap decision feedback equalizer |
US10263815B1 (en) * | 2017-12-11 | 2019-04-16 | Xilinx, Inc. | Continuous time linear equalization |
-
2019
- 2019-07-31 US US16/527,104 patent/US10637695B1/en active Active
-
2020
- 2020-04-09 TW TW109112077A patent/TWI713334B/zh active
- 2020-04-21 CN CN202010316640.9A patent/CN112311708B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006078845A2 (en) * | 2005-01-20 | 2006-07-27 | Rambus Inc. | High-speed signaling systems with adaptable pre-emphasis and equalization |
US8222967B1 (en) * | 2009-12-22 | 2012-07-17 | Altera Corporation | Receiver equalizer circuitry having wide data rate and input common mode voltage ranges |
EP2779551B1 (en) * | 2013-03-15 | 2015-12-02 | Intel Corporation | Adaptive Backchannel Equalization |
CN107251497A (zh) * | 2015-02-27 | 2017-10-13 | 华为技术有限公司 | 一种双路径双零连续时间线性均衡器 |
US9450788B1 (en) * | 2015-05-07 | 2016-09-20 | Macom Technology Solutions Holdings, Inc. | Equalizer for high speed serial data links and method of initialization |
US20170250730A1 (en) * | 2016-02-25 | 2017-08-31 | Freescale Semiconductor, Inc. | Passive equalizer capable of use in high-speed data communication |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI789084B (zh) * | 2021-06-15 | 2023-01-01 | 瑞昱半導體股份有限公司 | 佈局緊密且對共模雜訊高度免疫的連續時間線性等化器 |
Also Published As
Publication number | Publication date |
---|---|
TW202107878A (zh) | 2021-02-16 |
CN112311708B (zh) | 2022-05-03 |
US10637695B1 (en) | 2020-04-28 |
CN112311708A (zh) | 2021-02-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI713334B (zh) | 高速低電壓串行鏈路接收器及其方法 | |
US8624632B2 (en) | Sense amplifier-type latch circuits with static bias current for enhanced operating frequency | |
JP6705013B2 (ja) | レプリカ回路およびフィードバック制御を介してコモンモード電圧を制御するためのシステムおよび方法 | |
KR101734297B1 (ko) | 고속 수신기 회로 및 방법 | |
US7504859B2 (en) | Level converter and semiconductor device | |
US8633764B2 (en) | Restoring output common-mode of amplifier via capacitive coupling | |
TWI739249B (zh) | 高速全雙工收發器 | |
CN110729970B (zh) | 混合差分放大器及其方法 | |
US7295072B2 (en) | Amplifier circuit | |
CN103379063A (zh) | 线性均衡器 | |
JP4957405B2 (ja) | 信号波形等化回路及び受信回路 | |
CN114221641B (zh) | 一种宽共模输入电压的快速比较器电路 | |
Delshadpour et al. | Low Power 20.625 Gbps Type-C USB3. 2/DPl. 4/Thunderbolt3 Combo Linear Redriver in 0.25 μm BiCMOS Technology | |
KR101209817B1 (ko) | 병렬 등화기 | |
TWI681624B (zh) | 時脈傳輸模組與網路傳輸方法 | |
JP2002344260A (ja) | 入力レールツーレール差動増幅回路 | |
US6933763B2 (en) | Device and high speed receiver including such a device | |
CN110768636A (zh) | 一种用于多级运算放大器的稳定性补偿方法及电路结构 | |
Yilmazer et al. | Design and comparison of high bandwidth limiting amplifier topologies | |
CN113541619B (zh) | 差分放大器 | |
CN114914785B (zh) | 一种驱动eml型激光器的输出级电路 | |
CN113328711B (zh) | 恒定跨导轨到轨输入差分输出的高速可编程增益放大器 | |
US20230095506A1 (en) | Amplifier circuit, differential amplifier circuit, reception circuit, and semiconductor integrated circuit | |
Gambhir et al. | A low power 1.3 GHz dual-path current mode Gm-C filter | |
CN109217833A (zh) | 轨到轨运算放大器 |