TWI698004B - 半導體記憶體裝置 - Google Patents

半導體記憶體裝置 Download PDF

Info

Publication number
TWI698004B
TWI698004B TW108106910A TW108106910A TWI698004B TW I698004 B TWI698004 B TW I698004B TW 108106910 A TW108106910 A TW 108106910A TW 108106910 A TW108106910 A TW 108106910A TW I698004 B TWI698004 B TW I698004B
Authority
TW
Taiwan
Prior art keywords
semiconductor
conductive layer
memory device
semiconductor memory
outer circumference
Prior art date
Application number
TW108106910A
Other languages
English (en)
Other versions
TW202011581A (zh
Inventor
菅野裕士
図師知文
Original Assignee
日商東芝記憶體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東芝記憶體股份有限公司 filed Critical 日商東芝記憶體股份有限公司
Publication of TW202011581A publication Critical patent/TW202011581A/zh
Application granted granted Critical
Publication of TWI698004B publication Critical patent/TWI698004B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching

Landscapes

  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

本發明之實施形態之半導體記憶體裝置具備基體部、積層體、第2導電層、柱狀體。上述柱狀體具備半導體主體與電荷累積膜。上述半導體主體具有第1區域與第2區域。上述第1區域自上述半導體主體與上述第1半導體部之連接部到達上述第2導電層內。上述第1區域含有第1材料。上述第2區域位於較上述第1區域距上述積層體近之位置,且至少一部分存在於上述第2導電層內。上述第2區域不含上述第1材料,或者其上述第1材料之濃度較上述第1區域小。上述第2導電層內之上述半導體主體之第1外周長大於上述積層體之與上述第2導電層相接之第1面的上述半導體主體之第2外周長。

Description

半導體記憶體裝置
本發明之實施形態係關於一種半導體記憶體裝置。
已知有由記憶單元三維積層而成之NAND型快閃記憶體。
本發明之實施形態提供一種能提高抹除動作之速度之半導體記憶體裝置。
實施形態之半導體記憶體裝置具備基體部、積層體、第2導電層、柱狀體。上述基體部包含第1半導體部。上述積層體包含沿著第1方向交替地積層之複數個第1導電層及複數個絕緣層。上述第2導電層位於上述基體部與上述積層體之間。上述柱狀體係自上述積層體內遍及到上述基體部內而設置。上述柱狀體包含半導體主體與電荷累積膜。上述電荷累積膜設置於上述半導體主體與上述第1導電層之間。上述半導體主體具有第1區域與第2區域。上述第1區域自上述半導體主體與上述第1半導體部之連接部到達上述第2導電層內。上述第1區域含有第1材料。上述第2區域位於較上述第1區域距上述積層體近之位置,且至少一部分存在於上述第2導電層內。上述第2區域不含上述第1材料,或者其上述第1材料之濃度較上述第1區域小。上述第2導電層內之上述半導體主體之第1外徑大於上述積層體之與上述第2導電層相接之第1面的上述半導體主體之第2外徑。
1:基體部
1':基體部
1a:第2面
2:積層體
2':積層體
2a:第1面
2m:記憶單元陣列
2s:階梯部分
3:第2導電層
3s:第1終止膜
4:絕緣體
5:絕緣體
10:基體部
10i:元件分離區域
11:層間絕緣膜
11a:配線
12:第3導電層
13:第1半導體部
13a:第1中間膜
13b:第1犧牲膜
13c:第2中間膜
14:絕緣膜
21:導電層(第1導電層)
21a:阻擋絕緣膜
21b:障壁膜
22:絕緣層
23:第2犧牲膜
100a:半導體記憶體裝置
100b:半導體記憶體裝置
131:第1半導體層
132:第2半導體層
132a:連接部
133:第3半導體層
210:半導體主體
210A:第1區域
210B:第2區域
210C:第3區域
220:記憶膜
221:覆蓋絕緣膜
222:電荷累積膜
223:隧道絕緣膜
230:核心部
AA:作用區域
BL:位元線
Cb:接點
CL:柱狀體
d1:第1外徑
d2:第2外徑
d3:第3外徑
D1:第1外徑
D2:第2外徑
D3:第3外徑
MC:記憶單元
MH:記憶孔
S1:第1空間
SGD:汲極側選擇閘極
SGS:源極側選擇閘極
SHE:較淺之狹縫
ST:較深之狹縫
STD:汲極側選擇電晶體
STS:源極側選擇電晶體
SP:階差
Tr:電晶體
WL:字元線
圖1係表示第1實施形態之半導體記憶體裝置之立體圖。
圖2係表示第1實施形態之半導體記憶體裝置之剖視圖。
圖3係表示第1實施形態之半導體記憶體裝置之積層體之俯視圖。
圖4係將第1實施形態之半導體記憶體裝置之柱狀體附近放大所得之剖視圖。
圖5係將第1實施形態之半導體記憶體裝置之柱狀體附近放大所得之剖視圖。
圖6係將第1實施形態之半導體記憶體裝置之柱狀體、第1半導體部、第2導電層放大所得之剖視圖。
圖7係用以說明第1實施形態之半導體記憶體裝置之製造方法之一例的剖視圖。
圖8係用以說明第1實施形態之半導體記憶體裝置之製造方法之一例的剖視圖。
圖9係用以說明第1實施形態之半導體記憶體裝置之製造方法之一例的剖視圖。
圖10係用以說明第1實施形態之半導體記憶體裝置之製造方法之一例的剖視圖。
圖11係用以說明第1實施形態之半導體記憶體裝置之製造方法之一例的剖視圖。
圖12係用以說明第1實施形態之半導體記憶體裝置之製造方法之一例的剖視圖。
圖13係用以說明第1實施形態之半導體記憶體裝置之製造方法之一例的剖視圖。
圖14係用以說明第1實施形態之半導體記憶體裝置之製造方法之一例的剖視圖。
圖15係將第1實施形態之第1變化例之半導體記憶體裝置的柱狀體、第1半導體部、第2導電層放大所得之剖視圖。
以下,參照圖式,對實施形態之半導體記憶體裝置進行說明。於以下之說明中,對具有相同或類似功能之構成標註相同符號。而且,有時會省略該等構成之重複說明。圖式係模式性或概念性者,各部分之厚度與寬度之關係、部分間之大小比例等未必與實物相同。於本說明書中,所謂「連接」,並不限定於物理連接之情況,亦包括電性連接之情況。本說明書中所謂之「沿著A方向延伸」,例如表示A方向之尺寸較下述X方向、Y方向及Z方向之各尺寸中之最小尺寸大。「A方向」係任意方向。
又,先對X方向、Y方向、+Z方向、-Z方向進行定義。X方向及Y方向係與下述基體部1之表面大致平行之方向(參照圖1)。X方向係下述狹縫ST延伸之方向。Y方向係與X方向交叉(例如大致正交)之方向。Z方向係與X方向及Y方向交叉(例如大致正交)之方向。+Z方向係自下述基體部1向積層體2之方向(參照圖1)。-Z方向係與+Z方向相反之方向。於不區分+Z方向與-Z方向之情形時,簡稱為「Z方向」。於本說明書中,有時會將「+Z方向」稱為「上」,將「-Z方向」稱為「下」。但該等表達只是為了方便起見,而並非是規定重力方向。於本實施形態中,+Z方向 係「第1方向」之一例。X方向係「第2方向」之一例。
(第1實施形態)
對第1實施形態之半導體記憶體裝置100a進行說明。圖1係表示第1實施形態之半導體記憶體裝置100a之立體圖。圖2係表示第1實施形態之半導體記憶體裝置100a之剖視圖。半導體記憶體裝置100a係非揮發性之半導體記憶體裝置,例如為NAND型快閃記憶體。
半導體記憶體裝置100a例如包含基體部1、積層體2、第2導電層3、複數個柱狀體CL。
基體部1例如包含基板10、層間絕緣膜11、第3導電層12、第1半導體部13及絕緣膜14。層間絕緣膜11設置於基板10上。第3導電層12設置於層間絕緣膜11上。第1半導體部13設置於第3導電層12上。絕緣膜14設置於第1半導體部13上。
基板10係半導體基板,於半導體基板上配置有周邊電路。例如,基板10為矽基板。於基板10之表面區域,設置有元件分離區域10i。元件分離區域10i例如含有氧化矽。元件分離區域10i劃分出作用區域AA。於作用區域AA,設置有電晶體Tr之源極區域及汲極區域。電晶體Tr係非揮發性之半導體記憶體裝置之一部分周邊電路。
層間絕緣膜11例如為包含氧化矽膜之絕緣膜。層間絕緣膜11將電晶體Tr絕緣。於層間絕緣膜11內設置有配線11a。配線11a與電晶體Tr電性連接。第3導電層12含有導電性金屬、金屬矽化物、或摻雜有雜質之多晶矽等各種導電材料。作為導電性金屬,例如為鎢,作為金屬矽化物,例如為鎢矽化物。
第1半導體部13例如為n型半導體。第1半導體部13例如含有磷。第1半導體部13例如為摻雜有磷作為雜質之矽。亦可將一部分矽置換成鍺。例如磷等雜質係「第1材料」之一例。
第1半導體部13包含第1半導體層131、第2半導體層132及第3半導體層133(參照圖2)。第1半導體層131設置於第3導電層12上。第2半導體層132設置於第1半導體層131上。第3半導體層133設置於第2半導體層132上。第1半導體層131例如為n型半導體。第1半導體層131例如為摻雜有雜質之多晶矽。第2半導體層132與下述柱狀體CL之半導體主體210連接。第2半導體層132於XY平面上,包圍記憶膜220被去除之部分周圍。第2半導體層132例如為n型半導體。第2半導體層132例如為摻雜有雜質之磊晶膜。第3半導體層133例如為n型或非摻雜半導體。
絕緣膜14例如含有氧化矽。絕緣膜14亦可含有相對介電常數較氧化矽高之高介電體。高介電體例如為金屬氧化物。作為金屬氧化物,例如為氧化鋁。
積層體2位於與基體部1一併夾著第2導電層3之位置。積層體2沿著Z方向交替地包含複數個導電層(第1導電層)21與複數個絕緣層22。導電層21含有導電性金屬,例如鎢、或摻雜有雜質之多晶矽等。絕緣層22例如含有氧化矽。導電層21與絕緣層22各自之積層數任意。
複數個導電層21包含多根字元線WL、及至少一個汲極側選擇閘極SGD(參照圖1)。積層體2之下部之導電層21可與第2導電層3一併構成源極側選擇閘極SGS。多根字元線WL位於汲極側選擇閘極SGD與源極側選擇閘極SGS之間。字元線WL係記憶單元MC之閘極電極。汲極側選擇閘極SGD位於積層體2之上部。汲極側選擇閘極SGD係汲極側選擇電晶 體STD之閘極電極。源極側選擇閘極SGS位於積層體2之下部。源極側選擇閘極SGS係源極側選擇電晶體STS之閘極電極。
複數個絕緣層22將相鄰之複數個導電層21之間絕緣。將源極側選擇閘極SGS與字元線WL絕緣之絕緣層22之Z方向之厚度可厚於將字元線WL彼此絕緣之絕緣層22之Z方向之厚度。可於積層體2最上層之絕緣層22之上進而設置有覆蓋絕緣膜。覆蓋絕緣膜例如含有氧化矽。
源極側選擇電晶體STS、記憶單元MC及汲極側選擇電晶體STD串聯連接。將源極側選擇電晶體STS、記憶單元MC及汲極側選擇電晶體STD串聯連接之構造稱為「記憶體串」或「NAND串」。記憶體串經由接點Cb連接於位元線BL。接點Cb係將柱狀體CL與位元線BL相連之導電體。位元線BL於積層體2之上方沿著Y方向延伸。
圖3係表示第1實施形態之半導體記憶體裝置100a之積層體2之俯視圖。於積層體2,分別設置有複數個較深之狹縫ST與複數個較淺之狹縫SHE。複數個較深之狹縫ST及複數個較淺之狹縫SHE分別沿著X方向延伸。較深之狹縫ST自積層體2之上表面至基體部1貫通積層體2(參照圖2)。於較深之狹縫ST內,設置有絕緣體4。較淺之狹縫SHE自積層體2之上端起設置至積層體2之Z方向之中途(參照圖2)。於較淺之狹縫SHE內,設置有絕緣體5。絕緣體4、5例如為氧化矽。
將被2個絕緣體4夾著之一部分積層體2稱為塊(BLOCK)。塊例如為資料抹除之最小單位。絕緣體5設置於塊內。將絕緣體4與絕緣體5之間之一部分積層體2稱為指。每一指均被區劃出汲極側選擇閘極SGD。於資料寫入及讀出時,可利用汲極側選擇閘極SGD選擇塊內之1個指。
積層體2包含階梯部分2s與記憶單元陣列2m。階梯部分2s位於積層體2之緣部。記憶單元陣列2m被一對階梯部分2s夾著。又,階梯部分2s亦可包圍記憶單元陣列2m。較深之狹縫ST自積層體2之第1端之階梯部分2s,經過記憶單元陣列2m,到達積層體2之第2端之階梯部分2s。較淺之狹縫SHE至少設置於記憶單元陣列2m。
複數個柱狀體CL設置於記憶單元陣列2m內。被分別自各指逐個選擇出之複數個柱狀體CL經由接點Cb連接於1根位元線BL。
複數個柱狀體CL設置於積層體2內之記憶孔MH內(參照圖2)。記憶孔MH係自積層體2之上端遍及積層體2內及第1半導體部13內而設置。XY平面上之記憶孔MH之形狀例如為圓形或橢圓形。
圖4係將第1實施形態之半導體記憶體裝置100a之柱狀體CL附近放大所得之剖視圖。圖5係將第1實施形態之半導體記憶體裝置100a之柱狀體CL附近放大所得之XY平面上的剖視圖。複數個柱狀體CL分別包含半導體主體210、記憶膜220及核心部230。
半導體主體210沿著Z方向延伸,呈有底筒狀。半導體主體210例如含有矽。矽例如為使非晶矽結晶而成之多晶矽。半導體主體210係汲極側選擇電晶體STD、記憶單元MC及源極側選擇電晶體STS各自之通道。通道係源極側與汲極側之間之載子之流路。
記憶膜220沿著Z方向延伸,位於記憶孔MH之內壁與半導體主體210之外壁之間。記憶膜220例如包含覆蓋絕緣膜221、電荷累積膜222及隧道絕緣膜223。記憶膜220之一部分於與第2半導體層132連接之位置被去除(參照圖6)。藉由將記憶膜220去除,半導體主體210與第2半導體層132得以連接。
覆蓋絕緣膜221位於絕緣層22與電荷累積膜222之間。覆蓋絕緣膜221例如含有氧化矽。覆蓋絕緣膜221於加工時保護電荷累積膜222不受蝕刻。覆蓋絕緣膜221亦可不存在,或可於導電層21與電荷累積膜222之間保留一部分作為阻擋絕緣膜而使用。
電荷累積膜222位於導電層21及絕緣層22與隧道絕緣膜223之間。電荷累積膜222例如含有氮化矽。電荷累積膜222與複數個導電層21之交叉部分各自作為電晶體發揮功能。記憶單元MC根據電荷累積膜222與複數個導電層21交叉之電荷累積部內之電荷之有無、或所累積之電荷量,而保持資料。電荷累積膜222亦可為浮動閘極構造,該浮動閘極構造係指,於一個導電層21與半導體主體210之間,設置有周邊被絕緣材料包圍之導電性材料。
隧道絕緣膜223位於電荷累積膜222與半導體主體210之間。隧道絕緣膜223例如含有氧化矽,或含有氧化矽與氮化矽兩者。隧道絕緣膜223係半導體主體210與電荷累積膜222之間之電位障壁。
核心部230嵌入半導體主體210之內部。核心部230之形狀為柱狀。核心部230例如含有氧化矽。
又,如圖4所示,於積層體2之導電層21與絕緣層22之間、及導電層21與記憶膜220之間,可具有阻擋絕緣膜21a、障壁膜21b。阻擋絕緣膜21a抑制反隧穿。反隧穿係指自導電層21流向記憶膜220之電荷返回之現象。障壁膜21b使導電層21與阻擋絕緣膜21a之間之密接性提高。阻擋絕緣膜21a例如為氧化矽膜或金屬氧化物膜。金屬氧化物之一例為氧化鋁。例如於導電層21為鎢之情形時,作為一例,障壁膜21b為氮化鈦與鈦之積層構造膜。
第2導電層3位於基體部1與積層體2之間(參照圖2)。第2導電層3位於積層體2最下面之絕緣層22與絕緣膜14之間。第2導電層3例如為金屬或半導體。第2導電層3中使用之金屬例如為鎢。第2導電層3中使用之半導體例如為摻雜有磷之矽。第2導電層3對柱狀體CL施加電壓,使半導體主體210內產生電洞。第2導電層3作為源極側選擇閘極SGS發揮功能。
圖6係將第1實施形態之半導體記憶體裝置100a之柱狀體CL、第1半導體部13、第2導電層3放大所得之剖視圖。
與Z軸方向垂直之方向上之半導體主體210之第1外周長大於第2外周長。以下,於說明半導體主體210及柱狀體CL之「外周長」之大小關係時,列舉半導體主體210或柱狀體CL之截面為圓形之情形時之「外徑」作為一例,對「外周長」之大小關係進行說明。其中,「外徑」係「外周長」之一例,半導體主體210及柱狀體CL之截面形狀並不限於圓形。
第1外徑d1係第2導電層3內之半導體主體210之外徑。第1外徑d1例如為第2導電層3內之半導體主體210之最大徑。
第2外徑d2係積層體2之第1面2a上之半導體主體210之外徑。第1面2a係積層體2之與第2導電層3相接之面。例如,第1面2a係包含於積層體2之複數個絕緣層22中距上述第2導電層3最近之絕緣層22之表面,且係與上述第2導電層3面對面之表面。又,例如,第1面2a係積層體2與第2半導體層3之界面。
於XY面上之半導體主體210之形狀並非為圓形之情形時,或者於半導體主體210之外周不連續之情形時,XY面上之半導體主體210 之外接圓之徑成為半導體主體210之外徑。
第1外徑d1相較於第2外徑d2,例如,大第2外徑d2之10%以上,於某例中,大第2外徑d2之20%以上,於另外某例中,大第2外徑d2之30%以上。
半導體主體210之第1外徑d1大於第3外徑d3。
第3外徑d3係基體部1之第2面1a上之半導體主體210之外徑。第2面1a係基體部1之與第2導電層3相接之面。例如,第2面1a係包含於基體部1之絕緣膜14之表面,且係與上述第2導電層3面對面之表面。又,例如,第2面1a係基體部1與第2半導體層3之界面。
第1外徑d1相較於第3外徑d3,例如,大第3外徑d3之10%以上,於某例中,大第3外徑d3之20%以上,於另外某例中,大第3外徑d3之30%以上。
圖6所示之半導體主體210之外徑於第2導電層3內變化。例如,第2導電層3內之半導體主體210於第2導電層3之Z方向之中途位置,形成半導體主體210之最大外徑。半導體主體210例如自第2外徑d2向第1外徑d1擴大,自第3外徑d3向第1外徑d1擴大。半導體主體210之外徑自第2外徑d2向第3外徑d3連續地變化,於第1外徑d1時,成為半導體主體210之最大外徑。於被第2導電層3包圍之位置,半導體主體210之側面成為向外側凸起之形狀。半導體主體210之側面亦可向外側屈曲或彎曲。所謂向外側之方向,係指自柱狀體CL之核心部230向記憶膜220之方向。
如上所述,柱狀體CL於半導體主體210之外側包含記憶膜220。記憶膜220各層之膜厚於Z方向上大致相同。柱狀體CL之外側面反映出半導體主體210之外側面之形狀。
柱狀體CL之第1外徑D1大於第2外徑D2。第1外徑D1係第2導電層3內之柱狀體CL之外徑。第1外徑D1例如為於第2導電層3內柱狀體CL之外徑達到最大之位置上的柱狀體CL之外徑。第2徑D2係積層體2之第1面2a上之柱狀體CL之外徑。於XY面上之柱狀體CL之形狀並非為圓形之情形時,或者於柱狀體CL之外周不連續之情形時,柱狀體CL之外徑表示XY面上之柱狀體CL之外接圓之外徑。
柱狀體CL之第1外徑D1大於第3外徑D3。第3外徑D3係基體部1之第2面1a上之柱狀體CL之外徑。
圖6所示之柱狀體CL之外徑於第2導電層3內變化。例如,第2導電層3內之柱狀體CL之外徑係自第2外徑D2向第1外徑D1擴大,自第3外徑D3向第1外徑D1擴大。柱狀體CL之外徑自第2外徑D2向第3外徑D3連續地變化,於第1外徑D1時,成為最大值。於被第2導電層3包圍之位置,柱狀體CL之側面成為向外側凸起之形狀。柱狀體CL之側面亦可向外側屈曲或彎曲。
又,半導體主體210具有第1區域210A、第2區域210B及第3區域210C。
第1區域210A位於半導體主體210之下部。第1區域210A自半導體主體210與第1半導體部13之連接部132a到達對向於第2導電層3之位置。第1區域210A例如含有磷作為雜質。又,第1區域210A亦可除了磷以外進而含有鍺。例如,第1區域210A為n+型半導體,且雜質濃度為1×1020cm-3以上。
第2區域210B位於較第1區域210A距積層體2近之位置,且至少一部分存在於與第2導電層3對向之位置。第2區域210B不含雜質,或 者其雜質濃度較第1區域210A低。例如,第2區域210B為本徵半導體或n型半導體,且雜質濃度未達1×1019
第3區域210C位於第1區域210A與第2區域210B之間。第3區域210C存在於第2導電層3內。第3區域210C之雜質濃度為1×1019cm-3以上且未達1×1020cm-3。第2導電層3內之半導體主體210例如於第3區域210C內,形成最大外徑。
第1區域210A之雜質濃度隨著朝+Z方向前進而逐漸降低。第1區域210A之雜質擴散自第1半導體部13。第1區域210A之雜質濃度於與第1半導體部13之連接部132a達到最高,隨著朝+Z方向前進而降低。連接部132a之雜質濃度低於第2區域210B之雜質濃度。
繼而,對第1實施形態之半導體記憶體裝置100a之製造方法進行說明。以下之圖7~圖14係用以說明第1實施形態之半導體記憶體裝置100a之製造方法之一例的剖視圖。
首先,於基板10內形成元件分離區域10i,並將電晶體Tr形成於作用區域AA內(參照圖1)。電晶體Tr可採用公知之方法而製作。
於基板10上,依序積層層間絕緣膜11、第3導電層12(參照圖7)。於圖7~圖14中,僅圖示出了層間絕緣膜11之上部,而省略了基板10、電晶體Tr等。於層間絕緣膜11內,形成有配線11a等。
繼而,於第3導電層12上,依序積層第1半導體層131、第1中間膜13a、第1犧牲膜13b、第2中間膜13c、第3半導體層133、絕緣膜14。第1半導體層131例如含有n型摻雜矽。向第1半導體層131中,例如摻雜磷作為雜質。亦可向第1半導體層131中例如摻雜鍺,而以鍺置換一部分矽。第1中間膜13a及第2中間膜13c例如含有氧化矽。第1犧牲膜13b及 第3半導體層133例如含有p型摻雜矽、n型摻雜矽或非摻雜矽。絕緣膜14例如含有氧化矽或金屬氧化物。如圖7所示,獲得製造中之基體部1'。
於絕緣膜14上,形成第2導電層3(參照圖8)。第2導電層3例如含有n型摻雜矽。繼而,將絕緣層22及第2犧牲膜23按照絕緣層22、第2犧牲膜23之順序,自距第2導電層3較近之位置起交替地積層。絕緣層22例如含有氧化矽,第2犧牲膜23例如含有氮化矽。如圖8所示,絕緣層22與第2犧牲膜23成為製造中之積層體2'。
自積層體2'遍及基體部1',形成記憶孔MH(參照圖9)。記憶孔MH係藉由蝕刻而製作。首先,自積層體2'之上表面至第2導電層3,進行各向異性蝕刻。各向異性蝕刻例如使用反應性離子蝕刻(RIE)。繼而,變更蝕刻氣體,進一步進行蝕刻。蝕刻氣體變更成與氧化矽或金屬氧化物相比能更快地蝕刻矽之蝕刻劑。藉由例如變更蝕刻氣體、及將第2導電層3內之記憶孔MH之內壁氧化,第2導電層3內之記憶孔MH之徑於第2導電層3內擴大。記憶孔MH自積層體2'之上表面到達第1半導體層131之中途。
於記憶孔MH內,依序形成記憶膜220、半導體主體210、核心部230(參照圖10)。記憶膜220含有氮化矽及氧化矽。半導體主體210含有非摻雜矽或n型摻雜矽。核心部230含有氧化矽。記憶孔MH中嵌入記憶膜220、半導體主體210及核心部230,而形成柱狀體CL。
自積層體2'遍及基體部1',形成較深之狹縫ST(參照圖11)。較深之狹縫ST係藉由各向異性蝕刻而形成。較深之狹縫ST自積層體2'之上表面到達第1犧牲膜13b。於較深之狹縫ST之側壁上,形成第1終止膜3s。第1終止膜3s例如包含氮化矽膜。
經由較深之狹縫ST對第1犧牲膜13b進行各向同性蝕刻(參照圖12)。第1犧牲膜13b係藉由各向同性蝕刻而去除。各向同性蝕刻係使用與氧化矽及氮化矽相比能更快地蝕刻n型摻雜矽或非摻雜矽之蝕刻劑而進行。
繼而,經由較深之狹縫ST,將記憶膜220之一部分去除。記憶膜220之一部分係藉由各向同性蝕刻而去除。於記憶膜220中,第1犧牲膜13b被去除,露出之部分被去除。記憶膜220之蝕刻係使用與氮化矽相比能更快地蝕刻氧化矽之蝕刻劑而進行。與記憶膜220同時地,將第1中間膜13a及第2中間膜13c去除。於第1半導體層131與第3半導體層133之間,形成第1空間S1。
經由較深之狹縫ST,向第1空間S1內嵌入半導體(參照圖13)。於第1空間S1內,形成第2半導體層132。第2半導體層132例如含有n型摻雜矽。藉由設置第2半導體層132,基體部1'成為基體部1。
繼而,將第2犧牲膜23置換成導電層21(參照圖14)。首先,經由較深之狹縫ST,將第1終止膜3s及第2犧牲膜23去除。第1終止膜3s及第2犧牲膜23係藉由各向同性蝕刻而去除。各向同性蝕刻使用與氧化矽及多晶矽相比能更快地蝕刻氮化矽之蝕刻劑。其後,向第2犧牲膜23被去除之部分中嵌入導電物,而形成導電層21。導電層21例如含有鎢。藉由設置導電層21,積層體2'成為積層體2。
繼而,向較深之狹縫ST中嵌入絕緣體4。又,形成較淺之狹縫SHE至積層體2之中途為止,並向較淺之狹縫SHE中嵌入絕緣體5。絕緣體4及絕緣體5含有氧化矽。較淺之狹縫SHE係藉由各向異性蝕刻而形成。
藉由以上之步驟,製作圖2所示之半導體記憶體裝置100a。所製作出之半導體記憶體裝置100a於後續步驟中會被加熱。第2半導體層132中摻雜之雜質藉由加熱而擴散至半導體主體210。於將形成第2半導體層132之一部分矽置換成鍺之情形時,鍺亦會藉由加熱而擴散至半導體主體210。半導體主體210之第1區域210A例如係藉由加熱所致之熱擴散而形成。此處所表示出之製造步驟係一例,亦可於各步驟之間插入其他步驟。
根據第1實施形態之半導體記憶體裝置100a,能提高資料抹除動作之速度。半導體記憶體裝置100a藉由電荷累積部中累積之電荷而記憶資料。若向電荷累積部注入空穴則資料被抹除。空穴係自半導體主體210供給至電荷累積部。
半導體主體210藉由閘致汲極洩漏(GIDL:Gate-Induced Drain Leakage)而產生空穴。GIDL發生於對汲極與閘極施加相反方向之電壓時。若對柱狀體CL與第2導電層3施加相反方向之電壓,則空穴產生。於柱狀體CL內累積足夠多之空穴後,資料即會被抹除。若GIDL所致之空穴產生量較少,則資料之抹除較為耗費時間。
若對第2導電層3施加電壓,則於導體主體210發生GLDL,從而空穴產生。換而言之,空穴產生於被第2導電層3包圍之半導體主體210內。如圖6所示,半導體主體210之外徑於被第2導電層3包圍之位置較大。若XY平面上之半導體主體210之截面面積擴大,則半導體主體210中之空穴產生量增加。若空穴產生量增加,則於柱狀體CL內累積足夠多之空穴之時間縮短。空穴迅速地自半導體主體210向柱狀體CL各自之電荷累積部供給,資料抹除動作之速度進一步提高。
GIDL易於在雜質濃度為1×1019cm-3以上且未達1×1020cm-3之第3區域210C發生。若第2導電層3內之半導體主體210之外徑於第3區域210C內達到最大,則半導體主體210內之空穴產生量進一步增加。即,半導體記憶體裝置100a之資料抹除動作進一步提高。
又,於被第2導電層3包圍之位置,半導體主體210之側面成為向外側凸起之形狀,因此電場容易集中於半導體主體210形成最大外徑之部分。若電場集中於第2導電層3內之半導體主體210,則半導體主體210內之空穴產生量增加。於柱狀體CL內累積足夠多之空穴之時間縮短,資料抹除動作之速度進一步提高。
又,關於半導體主體210,若半導體主體210中含有雜質及鍺,則半導體主體210之帶隙變窄。若半導體主體210之帶隙變窄,則電子易於被自價帶激發至導帶,從而空穴產生量增加。即,半導體記憶體裝置100a之資料抹除動作進一步提高。若半導體主體210之第3區域210C中含有鍺,則電子易於被激發,從而空穴產生量尤為增加。
(第1變化例)
其次,對實施形態之第1變化例進行說明。
圖15係將第1實施形態之第1變化例之半導體記憶體裝置100b的柱狀體CL、第1半導體部13、第2導電層3放大所得之剖視圖。第1變化例之半導體記憶體裝置100b不同於圖2所示之半導體記憶體裝置100b之處在於,第2導電層3內之柱狀體CL之構造。除了以下所說明之構成以外之構成,其他與第1實施形態之半導體記憶體裝置100a相同。
於本變化例中,柱狀體CL之外徑於第2導電層3內大致固 定。另一方面,第2導電層3內之第1外徑D1大於積層體2之第1面2a上之第2外徑D2及基體部1之第2面1a上之第3外徑。因此,於積層體2之第1面2a及基體部1之第2面1a,形成有階差SP。柱狀體CL之外徑由於階差SP而不連續地變化。
半導體主體210之外徑亦與柱狀體CL之外徑同樣地,不連續地變化。半導體主體210之外徑於第1面2a及第2面1a附近擴大。
藉由此種構成,亦能與第1實施形態同樣地,提高抹除動作之速度。
根據以上所說明之至少一個實施形態,半導體主體210之第1外徑d1大於第2外徑d2,藉此能提高半導體記憶體裝置100a、100b之資料抹除動作之速度。半導體主體210之第1外徑d1處於第2外徑d2內之表述原則上並非是申請專利範圍之表述,而是實施形態之表述。
對本發明之若干實施形態進行了說明,但該等實施形態只是作為例子而提出,並非意圖限定發明之範圍。該等實施形態可採用其他各種形態而實施,於不脫離發明主旨之範圍內,可進行各種省略、替換、變更。該等實施形態及其變化包含於發明之範圍及主旨中,同樣包含於申請專利範圍所記載之發明及其均等之範圍內。
[相關申請]
本申請享有以日本專利申請2018-168624號(申請日:2018年9月10日)為基礎申請之優先權。本申請藉由參照該基礎申請而包含基礎申請之所有內容。
1                基體部 2                積層體 3                第2導電層 4                絕緣體 5                絕緣體 11              層間絕緣膜 12              第3導電層 13              第1半導體部 14              絕緣膜 21              導電層(第1導電層) 22              絕緣層 100a           半導體記憶體裝置 131            第1半導體層 132            第2半導體層 133            第3半導體層 210            半導體主體 220            記憶膜 230            核心部 CL              柱狀體 MH             記憶孔 SHE           較淺之狹縫 ST              較深之狹縫

Claims (20)

  1. 一種半導體記憶體裝置,其具備: 基體部,其包含第1半導體部; 積層體,其包含沿著第1方向交替地積層之複數個第1導電層及複數個絕緣層; 第2導電層,其位於上述基體部與上述積層體之間;及 柱狀體,其係自上述積層體內遍及到上述基體部內而設置,包含半導體主體、及設置於上述半導體主體與上述第1導電層之間之電荷累積膜;且 上述半導體主體具有: 第1區域,其自上述半導體主體與上述第1半導體部之連接部到達上述第2導電層內,並且含有第1材料;及 第2區域,其位於較上述第1區域距上述積層體近之位置,且至少一部分存在於與上述第2導電層對向之位置,並且不含上述第1材料,或者其上述第1材料之濃度較上述第1區域低; 上述第2導電層內之上述半導體主體之與上述第1方向垂直之方向上的第1外周長大於上述積層體之與上述第2導電層相接之第1面的上述半導體主體之與上述第1方向垂直之方向上的第2外周長。
  2. 如請求項1之半導體記憶體裝置,其中 上述第1外周長大於上述基體部與上述第2導電層之界面即第2面的上述半導體主體之與上述第1方向垂直之方向上的第3外周長。
  3. 如請求項1之半導體記憶體裝置,其中 上述第2導電層內之上述半導體主體於上述第1方向上,外周長連續地變化。
  4. 如請求項2之半導體記憶體裝置,其中 上述第2導電層內之上述半導體主體於上述第1方向之中途,形成最大外周長;且 上述半導體主體之外周長係自上述第2外周長及上述第3外周長向上述最大外周長擴大。
  5. 如請求項1之半導體記憶體裝置,其中 於上述第1區域與上述第2區域之間,具有上述第1材料之濃度為1×10 19cm -3以上且未達1×10 20cm -3之第3區域。
  6. 如請求項1之半導體記憶體裝置,其中 上述第2導電層內之上述半導體主體於上述第1方向上,在配置於上述第1區域與上述第2區域之間之第3區域內,形成最大外周長。
  7. 如請求項1之半導體記憶體裝置,其中 上述第2導電層內之上述柱狀體之第1外周長大於上述第1面之上述柱狀體之第2外周長。
  8. 如請求項2之半導體記憶體裝置,其中 上述第2導電層內之上述柱狀體之第1外周長大於上述第2面之上述柱狀體之第3外周長。
  9. 如請求項2之半導體記憶體裝置,其中 上述柱狀體於上述第1面及上述第2面中之至少一者,具有外周長不連續地變化之階差。
  10. 如請求項9之半導體記憶體裝置,其中 上述第2導電層內之柱狀體於上述第1方向上,外周長大致固定。
  11. 如請求項1之半導體記憶體裝置,其中 上述連接部之上述第1材料之濃度低於上述第2區域之上述第1材料之濃度。
  12. 如請求項1之半導體記憶體裝置,其中 上述第1區域自上述連接部向上述第2區域雜質濃度逐漸降低。
  13. 如請求項1之半導體記憶體裝置,其中 含有上述第1材料之上述半導體主體係n型半導體。
  14. 如請求項1之半導體記憶體裝置,其中 上述第1材料包括磷。
  15. 如請求項1之半導體記憶體裝置,其中 上述半導體主體包括上述第1材料以及鍺。
  16. 如請求項1之半導體記憶體裝置,其中 上述第1半導體部自距上述積層體較遠之位置起,依序具有第1半導體層、第2半導體層、第3半導體層;且 上述第1半導體層、上述第2半導體層及上述第3半導體層分別沿著與上述第1方向交叉之第2方向延伸; 上述第2半導體層與上述半導體主體連接。
  17. 如請求項1之半導體記憶體裝置,其中 上述基體部於較上述第1半導體部距上述第2導電層近之位置,具備絕緣膜。
  18. 如請求項1之半導體記憶體裝置,其中 上述基體部於較上述第1半導體部距上述第2導電層遠之位置,自距上述第1半導體部較近之位置起,依序具備第3導電層、層間絕緣膜、基板。
  19. 如請求項1之半導體記憶體裝置,其中 上述第2區域包含於上述第1方向上位於與上述第1面相同之位置之區域。
  20. 如請求項2之半導體記憶體裝置,其中 上述第1區域包含於上述第1方向上位於與上述第2面相同之位置之區域。
TW108106910A 2018-09-10 2019-02-27 半導體記憶體裝置 TWI698004B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018-168624 2018-09-10
JP2018168624A JP2020043189A (ja) 2018-09-10 2018-09-10 半導体記憶装置

Publications (2)

Publication Number Publication Date
TW202011581A TW202011581A (zh) 2020-03-16
TWI698004B true TWI698004B (zh) 2020-07-01

Family

ID=69720053

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108106910A TWI698004B (zh) 2018-09-10 2019-02-27 半導體記憶體裝置

Country Status (4)

Country Link
US (1) US10685981B2 (zh)
JP (1) JP2020043189A (zh)
CN (1) CN110890377A (zh)
TW (1) TWI698004B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI739641B (zh) * 2020-08-11 2021-09-11 大陸商長江存儲科技有限責任公司 記憶體元件及其製造方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7504622B2 (ja) * 2020-02-27 2024-06-24 キオクシア株式会社 半導体記憶装置およびその製造方法
JP2021150397A (ja) 2020-03-17 2021-09-27 キオクシア株式会社 半導体記憶装置及びその製造方法
JP2022049943A (ja) 2020-09-17 2022-03-30 キオクシア株式会社 半導体記憶装置
CN112567519B (zh) * 2020-11-13 2021-11-23 长江存储科技有限责任公司 三维存储器件及其形成方法
US20230054920A1 (en) * 2021-08-23 2023-02-23 Micron Technology, Inc. Memory Arrays Comprising Strings Of Memory Cells And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201503290A (zh) * 2013-07-09 2015-01-16 Toshiba Kk 非揮發性記憶裝置
TW201535374A (zh) * 2014-02-03 2015-09-16 Toshiba Kk 半導體記憶體裝置
US20170288038A1 (en) * 2016-03-31 2017-10-05 Kabushiki Kaisha Toshiba Semiconductor memory device
US9991272B2 (en) * 2016-09-13 2018-06-05 Toshiba Memory Corporation Semiconductor memory device
TW201828459A (zh) * 2016-09-15 2018-08-01 東芝記憶體股份有限公司 半導體記憶裝置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9076879B2 (en) 2012-09-11 2015-07-07 Samsung Electronics Co., Ltd. Three-dimensional semiconductor memory device and method for fabricating the same
JP2015149413A (ja) * 2014-02-06 2015-08-20 株式会社東芝 半導体記憶装置及びその製造方法
US9748268B1 (en) * 2016-09-07 2017-08-29 Kabushiki Kaisha Toshiba Semiconductor memory device
JP2018142654A (ja) 2017-02-28 2018-09-13 東芝メモリ株式会社 半導体装置及びその製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201503290A (zh) * 2013-07-09 2015-01-16 Toshiba Kk 非揮發性記憶裝置
TW201535374A (zh) * 2014-02-03 2015-09-16 Toshiba Kk 半導體記憶體裝置
US20170288038A1 (en) * 2016-03-31 2017-10-05 Kabushiki Kaisha Toshiba Semiconductor memory device
US9991272B2 (en) * 2016-09-13 2018-06-05 Toshiba Memory Corporation Semiconductor memory device
TW201828459A (zh) * 2016-09-15 2018-08-01 東芝記憶體股份有限公司 半導體記憶裝置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI739641B (zh) * 2020-08-11 2021-09-11 大陸商長江存儲科技有限責任公司 記憶體元件及其製造方法
US11404438B2 (en) 2020-08-11 2022-08-02 Yangtze Memory Technologies Co., Ltd. Memory device and fabrication method thereof
US11818891B2 (en) 2020-08-11 2023-11-14 Yangtze Memory Technologies Co., Ltd. Memory device and fabrication method thereof

Also Published As

Publication number Publication date
US10685981B2 (en) 2020-06-16
JP2020043189A (ja) 2020-03-19
US20200083247A1 (en) 2020-03-12
CN110890377A (zh) 2020-03-17
TW202011581A (zh) 2020-03-16

Similar Documents

Publication Publication Date Title
TWI698004B (zh) 半導體記憶體裝置
US11744075B2 (en) Semiconductor memory device and method for manufacturing the same
CN106558591B (zh) 三维半导体器件
KR102179168B1 (ko) 수직 채널 셀을 갖는 비휘발성 메모리 소자
US9761606B1 (en) Stacked non-volatile semiconductor memory device with buried source line and method of manufacture
KR101117398B1 (ko) 불휘발성 반도체 기억 장치 및 그 제조 방법
US8278699B2 (en) Nonvolatile semiconductor memory device
JP5411193B2 (ja) 不揮発性半導体記憶装置の製造方法
TWI663714B (zh) 半導體裝置及其製造方法
TWI578449B (zh) Nonvolatile semiconductor memory device and manufacturing method thereof
US10483277B2 (en) Semiconductor memory device and method for manufacturing the same
US8836011B2 (en) Nonvolatile semiconductor memory device
JP2018160593A (ja) 半導体装置及びその製造方法
US20120032249A1 (en) Nonvolatile semiconductor memory device and method for manufacturing nonvolatile semiconductor memory device
US10546867B2 (en) Method for manufacturing semiconductor device and semiconductor device
TWI776337B (zh) 半導體記憶裝置及其製造方法
TW202013619A (zh) 半導體記憶裝置
US20130234332A1 (en) Semiconductor device and method for manufacturing the same
JP2018050016A (ja) 半導体装置とその製造方法
TWI669806B (zh) Semiconductor memory device and method of manufacturing same
TWI818231B (zh) 半導體記憶裝置
TWI762967B (zh) 半導體記憶裝置
TW202312458A (zh) 半導體記憶裝置及其製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees