TWI692087B - 具有減少缺陷的三-氮族結構的積體電路晶粒及其相關的方法 - Google Patents

具有減少缺陷的三-氮族結構的積體電路晶粒及其相關的方法 Download PDF

Info

Publication number
TWI692087B
TWI692087B TW104137352A TW104137352A TWI692087B TW I692087 B TWI692087 B TW I692087B TW 104137352 A TW104137352 A TW 104137352A TW 104137352 A TW104137352 A TW 104137352A TW I692087 B TWI692087 B TW I692087B
Authority
TW
Taiwan
Prior art keywords
tri
nitrogen group
die
semiconductor substrate
layer
Prior art date
Application number
TW104137352A
Other languages
English (en)
Other versions
TW201626551A (zh
Inventor
山薩塔克 達斯古塔
漢威 陳
馬可 拉多撒福傑維克
薩納斯 珈納
成承訓
羅伯特 喬
拉維 皮拉瑞斯提
Original Assignee
美商英特爾股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商英特爾股份有限公司 filed Critical 美商英特爾股份有限公司
Publication of TW201626551A publication Critical patent/TW201626551A/zh
Application granted granted Critical
Publication of TWI692087B publication Critical patent/TWI692087B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/8252Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using III-V technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02639Preparation of substrate for selective deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/08Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/12Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a stress relaxation structure, e.g. buffer layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/24Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate of the light emitting region, e.g. non-planar junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02455Group 13/15 materials
    • H01L21/02458Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02647Lateral overgrowth
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/10Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a light reflecting structure, e.g. semiconductor Bragg reflector

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Led Devices (AREA)

Abstract

本發明的實施方式關於積體電路(IC)晶粒。於實施方式中,IC晶粒可包含半導體基板及設置在半導體基板上的緩衝層。緩衝層可具有形成於其中的複數開口。於實施方式中,IC晶粒可更包含複數三-氮族結構。複數三-氮族結構的個體的三-氮族結構包含設置在複數開口的各別的開口中的下部分及設置在各別的開口上的上部分。於實施方式中,上部分可包含基部,其基部在緩衝層的表面上從各別的開口的側壁徑向延伸,以形成環繞各別的開口的周圍。其它實施方式可如敘述及/或主張的。

Description

具有減少缺陷的三-氮族結構的積體電路晶粒及其相關的方法
本發明的實施方式係一般關於積體電路領域。特別是,與具有三-氮族結構的積體電路晶粒相關的設備及方法。
包含三-氮族材料的電晶體對於高電壓或高頻應用是很有用的,並且,因此,可作為用於系統單晶片(SOC)的應用之合適的候選者,例如電源管理積體電路(IC)、射頻(RF)功率放大器或發光二極體(LED)。唯,三-氮族材料與半導體基板材料的特定類型(例如,矽(Si))的共同整合會有挑戰性。這是因為在三-氮族材料及半導體基板材料的特定類型之間的晶格結構的可能發生的大的晶格不匹配,其可造成高缺陷密度。另外,基板材料的特定類型與三-氮族材料之間的熱膨脹係數的不匹配可造成三-氮族材料上的表面裂縫。
此處所提供的先前技術的敘述是為了一般性地展示說明書的上下文。除非特別於此指明,在此節敘述的材料並非本發明的申請專利範圍的先前技術且非由於包含於此節中而承認其為先前技術。
100‧‧‧組件
106‧‧‧晶粒
108‧‧‧互連結構
110‧‧‧晶粒接墊
116‧‧‧封裝基板
118‧‧‧平面
120‧‧‧焊球
122‧‧‧接墊
124‧‧‧電路板
126‧‧‧半導體基板
128‧‧‧緩衝層
130‧‧‧開口
132‧‧‧下部分
134‧‧‧上部分
136‧‧‧基部
138‧‧‧缺陷
140‧‧‧面
142‧‧‧區域
200‧‧‧製程
202、204、206、208及210‧‧‧方塊
302‧‧‧半導體基板
304‧‧‧緩衝層
306‧‧‧開口
308‧‧‧下部分
310‧‧‧上部分
400‧‧‧晶粒
402‧‧‧半導體基板
404‧‧‧緩衝層
406‧‧‧上部分
408‧‧‧上部分
410‧‧‧截面
412‧‧‧截面
414‧‧‧缺陷
416‧‧‧缺陷
418‧‧‧頂表面
420‧‧‧傾斜表面
422‧‧‧缺陷
500‧‧‧晶粒
502‧‧‧半導體基板
504‧‧‧緩衝層
506‧‧‧上部分
508‧‧‧上部分
510‧‧‧截面
512‧‧‧截面
514‧‧‧缺陷
516‧‧‧缺陷
520‧‧‧傾斜表面
522‧‧‧缺陷
524‧‧‧區域
600‧‧‧晶粒
602‧‧‧半導體基板
604‧‧‧緩衝層
608‧‧‧上部分
610‧‧‧截面
614‧‧‧區域
616‧‧‧缺陷
618‧‧‧水平表面
620‧‧‧垂直表面
700‧‧‧晶粒
702‧‧‧半導體基板
704‧‧‧反射層
706‧‧‧緩衝層
708a‧‧‧三-氮族結構
708b‧‧‧三-氮族結構
710‧‧‧量子井層
712‧‧‧P摻雜三-氮族層
714‧‧‧頂表面
716‧‧‧面表面
718‧‧‧基部
800‧‧‧晶粒
802‧‧‧半導體基板
804‧‧‧反射層
806‧‧‧緩衝層
808‧‧‧三-氮族結構
810‧‧‧量子井層
812‧‧‧P摻雜三-氮族層
814‧‧‧p型歐姆接觸
816‧‧‧n型歐姆接觸
900‧‧‧晶粒
902‧‧‧半導體基板
904‧‧‧反射層
906‧‧‧緩衝層
908‧‧‧三-氮族結構
910‧‧‧量子井層
912‧‧‧P摻雜三-氮族層
914‧‧‧p型歐姆接觸
916‧‧‧n型歐姆接觸
1000‧‧‧晶粒
1002‧‧‧半導體基板
1004‧‧‧反射層
1006‧‧‧緩衝層
1008‧‧‧三-氮族結構
1010‧‧‧量子井層
1012‧‧‧P摻雜三-氮族層
1014‧‧‧p型歐姆接觸
1016‧‧‧n型歐姆接觸
1100‧‧‧顯示器組態
1102‧‧‧半導體基板
1106‧‧‧水平控制電路
1108‧‧‧垂直控制電路
1110‧‧‧金屬線/互連
1112‧‧‧金屬線/互連
1200‧‧‧晶粒
1202‧‧‧半導體基板
1204‧‧‧CMOS裝置
1214‧‧‧2DEG誘發層
1216‧‧‧源極
1218‧‧‧閘極
1220‧‧‧汲極
1222‧‧‧緩衝層
1224‧‧‧緩衝層
1226‧‧‧三-氮族結構
1300‧‧‧電腦裝置
1302‧‧‧主機板
1304‧‧‧處理器
1306‧‧‧通訊晶片
由以下的詳細敘述及伴隨的圖式,實施方式可輕易地被理解。為了幫助敘述,相似的參考標號標示相似的結構元件。實施方式以範例的方式說明且非以限縮於伴隨的圖式中的圖的方式說明。除非特別明確指定,否則這些圖非用於表示尺寸。
圖1示意地說明根據本發明的多樣實施方式的包含具有三維三-氮族結構形成於其上的IC晶粒的範例積體電路(IC)組件的截面側視圖。
圖2係根據本發明的多樣實施方式的積體電路(IC)晶粒製造製程的說明流程圖。
圖3描述根據本發明的多樣實施方式的在圖2的IC晶粒製造製程中的選擇的操作的說明截面視圖。
圖4至6描述根據本發明的多樣實施方式的IC晶粒的多樣組態。
圖7至10描述根據本發明的多樣實施方式的具有組態為發光二極體(LED)的三-氮族結構形成於其上的IC晶粒的多樣組態。
圖11示意地說明根據本發明的多樣實施方式 的利用三-氮族結構的顯示器組態。
圖12示意地說明根據本發明的多樣實施方式的包含具有減少缺陷密度的三-氮族形成於其上的IC晶粒的範例積體電路(IC)組件的截面側視圖。
圖13示意地說明根據本發明的多樣實施方式的包含積體電路晶粒的電腦裝置。
【實施方式及實施方式】
本發明的實施方式敘述具有減少缺陷的三-氮族設置於其上的積體電路(IC)晶粒組態。於之後的敘述,說明的實施例的多樣的觀點將使用所屬技術領域中具有通常知識者用以傳達他們的工作的內容予其他所屬技術領域中具有通常知識者時一般使用的詞語而被敘述。唯,對於所屬技術領域中具有通常知識者而言,顯然地本發明的實施方式可僅以一些所述的觀點而實現。為了說明的目的,提出特定的數量、材料及組態以提供對於說明的實施例的完整理解。唯,對於所屬技術領域中具有通常知識者而言,顯然地本發明的實施方式可以無所述之特定細節而被實現。於其它例子中,眾所皆知的特徵被省略或簡化以避免阻礙說明的實施例。
於之後的詳細的敘述,參照伴隨圖式作出,其形成它的部分,其中從頭到尾相似的編號指定予相似的部件,且其以說明實施方式的方式被顯示,於其中本發明的標的可被實現。可以理解的是可利用其它實施方式且可 作出結構上或邏輯上的改變而不脫離本發明的範圍。因此,之後詳細的敘述不作為限縮,且實施方式的範圍由所附的申請專利範圍及其均等所定義。
為了揭示本發明,詞語「A及/或B」意指(A)、(B)或(A及B)。為了揭示本發明,詞語「A、B及/或C」意指(A)、(B)、(C)、(A及B)、(A及C)、(B及C)或(A、B及C)。
敘述可使用基於面向的敘述,例如頂/底、入/出、上/下等。此敘述僅用以幫助討論而非為了限制此處所述的實施方式的應用至任何特定的導向。
敘述可使用詞語「於一實施方式中」或「於實施方式中」,其可各表示相同或不同的一或更多的實施方式。此外,詞語「包含」、「包括」、「具有」等,如分別用於本發明的實施方式,為同義字。
此處可使用詞語「與...耦合」及其類似的詞語。「耦合」可意指以下的一或多者。「耦合」可意指二或更多元件直接實體或電接觸。唯,「耦合」亦可意指二或更多元件彼此非直接接觸,但仍共同運作或彼此互動,且可意指一或更多其它元件耦合或連接於彼此耦合的此等元件之間。詞語「直接耦合」可意指二或更多元件直接接觸。
於多樣的實施方式中,詞語「形成、沉積或是設置第一特徵在第二特徵上」可意指形成、沉積或是設置第一特徵在第二特徵上,且第一特徵的至少部分與第二 特徵的至少部分可直接接觸(例如,直接實體及/或電接觸)或非直接接觸(例如,具有一或更多其它特徵於第一特徵及第二特徵之間)。
如此處所用的,詞語「模組」可表示為以下的組件、為以下的組件的部分或是包含以下的組件:特定應用積體電路(ASIC)、電子電路、系統單晶片(SoC)、處理器(共享、專屬或群組)及/或記憶體(共享、專屬或群組),其執行一或更多軟體或韌體程式、組合邏輯電路、及/或其它適合的組件,其提供所述的功能。
圖1示意地說明範例積體電路(IC)組件100的截面側視圖。於實施方式中,如所示,IC組件100可包含一或更多與封裝基板116電及/或實體耦合的晶粒(例如,晶粒106)。亦如所示,封裝基板116可更與電路板124電耦合。
於實施方式中,晶粒106可包含半導體基板126。半導體基板126可包含任何適合的半導體材料(例如,矽(Si))。晶粒106亦可包含設置在半導體基板126上的緩衝層128。於實施方式中,緩衝層128可具有可複數開口(例如開口130),其可形成穿過緩衝層128至半導體基板126的表面。晶粒106亦可包含複數三-氮族結構。如此處所用的,三族可指化學文摘服務社(CAS)分類的IIIA族的元素,其包含硼(B)、鋁(Al)、鎵(Ga)、銦(In)及鈦(Ti)。這些三-氮族 結構可包含下部分(例如,下部分132),設置在複數開口的各別的開口中。三-氮族結構亦可包含上部分(例如,上部分134),設置在各別的開口上。於此實施方式中,上部分可包含基部(例如,基部136),從各別的開口的側壁徑向地延伸。此基部可形成在緩衝層128的表面上,用以形成環繞各別的開口的周圍。三-氮族材料可包含,例如,氮化鎵(GaN)、氮化銦鎵(InGaN)、氮化鋁鎵(AlGaN)或氮化鋁銦(AlInN)。
於實施方式中,三-氮族結構的上部分可在受控制的條件下形成,以達成例如,錐臺金字塔形,例如由上部分134描述且進一步參照圖4討論,又例如圖5中描述的金字塔形,或例如圖6中描述的立方體形。三-氮族結構的形成及可用於達成多樣的形狀的條件於下參照圖2及3討論。
於一些實施方式中,可生長三-氮族結構,藉由例如,從各複數開口的金屬有機化學汽相沉積(MOCVD)製程、分子束磊晶(MBE)製程或混合汽相磊晶(HVPE)製程。此後可參照MOCVD,然而,可以理解的是這僅是為了說明且於任何這類情況下可使用MBE或HVPE取代MOCVD,除非於上下文中特別指出。此生長可能造成源自開口的缺陷(例如,缺陷138)。這些缺線可包含三-氮族結構的螺紋差排,其可由半導體基板126的半導體材料的結晶結構與複數三-氮族結構的三-氮族材料的結晶結構之間的晶格不匹配造成。
如可見,於所述的錐臺金字塔實施方式中,對於個體的三-氮族結構的缺陷的滑動平面可從半導體基板126的表面垂直延伸且於至少一三-氮族結構的各別的面終結(例如,缺陷138於面140終結)。因為這些滑動平面,從開口垂直延伸的缺陷可被彎曲以沿著各別的滑動平面與至少一三-氮族結構的各面交叉。這產生雙向缺陷彎曲效應,其於下參照圖4及5進一步討論。此雙向缺陷彎曲效應可造成往三-氮族結構的上部分的頂部的區域(例如,區域142)具有與三-氮族結構的下部分相較減少的缺陷密度。此外,由將三-氮族材料與半導體基板126的介面的量減少至沉積於開口中的三-氮族材料,可降低或消除可由三-氮族材料及半導體基板材料之間的熱膨脹係數的差異造成的表面缺陷。
根據實施方式,晶粒106可為系統單晶片(SoC)。於此實施方式,三-氮族結構可用於作為用於SoC之電源管理積體電路(IC)的電晶體的部分,例如參照圖12進一步討論的;或可為SoC的射頻(RF)功率放大器的部分,例如用於行動電話中。於其它實施方式中,三-氮族結構可用於作為發光二極體(LED)的部分,例如參照圖7至11描述的。
根據多樣的適合的組態,晶粒106可附加於封裝基板116,包含倒裝晶片組態,如所示的,或其它組態,例如,嵌於封裝基板116中或組態於線接合配置中。於倒裝晶片組態中,晶粒106可藉由晶粒互連結構108附 加於封裝基板116的表面,晶粒互連結構108例如凸塊、柱或其它適合的結構,其亦可電耦合晶粒106與封裝基板116。
於一些實施方式中,晶粒106可代表從半導體材料製成的分離的晶片,且可為以下元件、包含以下元件或作為以下元件的部分:處理器、記憶體或ASIC。於一些實施方式中,電絕緣材料,例如模製複合物或欠裝材料(未圖示)可部分包封晶粒106及/或互連結構108的部分。晶粒互連結構108可組態以路由晶粒106及封裝基板116之間的電子訊號。
封裝基板116可包含電子路由特徵,組態用以路由電子訊號至或從晶粒106。電子路由特徵可包含,例如設置在封裝基板116的一或更多的表面上的跡線,及/或內部路由特徵,例如溝槽、通孔或其它互連結構,以路由電子訊號經過封裝基板116。例如,於一些實施方式中,封裝基板116可包含電子路由特徵(例如晶粒接墊110),組態用以接收晶粒互連結構108及路由晶粒106與封裝基板116之間的電子訊號。於一些實施方式中,封裝基板116係基於環氧樹脂的疊層基板,具有核心及/或建立層,例如味之素建立膜(ABF)基板。
電路板124可為印刷電路板(PCB),組成有如環氧樹脂疊層的電絕緣材料。例如,電路板124可包含組成有以下材料的電絕緣層:例如,聚四氟乙烯,如防火4(Flame Retardant 4)(FR-4)、FR-1、棉紙的酚的棉 紙材料,以及樹脂材料例如CEM-1或CEM-3,或玻璃織物材料,其使用環氧樹脂預浸材料疊層在一起。結構(未顯示),例如通孔,可形成穿越電絕緣層以路由晶粒106的電子訊號經過電路板124。電路板124可由其它實施方式中的其它適合的材料組成。於一些實施方式中,電路板124為主機板(例如,圖13的主機板1302)。
封裝等級互連,例如焊球120或平面網格陣列(LGA)結構可耦合至在封裝基板116上的一或更多平面(此後稱「平面118」)及在電路板124上的一或更多接墊122以形成對應的焊球接點,其組態為更路由封裝基板116與電路板124之間的電子訊號。用以實體及/或電耦合封裝基板116與電路板124的其它適合的技術可用於其它實施方式。
圖2係根據本發明的多樣的實施方式的積體電路(IC)晶粒製造製程200的說明流程圖。圖3提供根據本發明的多樣的實施方式的IC晶粒製造製程200中的選擇的操作的說明階段的截面視圖。因此,圖2及3彼此連結敘述。為了幫助說明,圖2中執行的操作在圖3中以操作至操作的移動箭頭參照標示。
製程200可從方塊202開始,其中半導體基板302被提供。此半導體基板可包含任何適合的材料,包含矽,例如沿〈100〉面、〈111〉面或〈110〉面切割且無偏切,或是偏切在0.5度至8度的範圍之間的矽晶圓。在方塊204可形成緩衝層304。緩衝層304可包含任何適 合的緩衝材料,例如氧化鋁(Al2O3)、二氧化矽(SiO2)、氮化矽(SiN)、氧化鉿(HfO2)、鉭氧化矽(TaSiOx)、鋁氧化矽(AlSiOx)、SiON、矽碳氮(SiCN)、二氧化鈦(TiO2)等。於實施方式中,其中由製程200造成的IC晶粒用於作為LED的部分,此後集體稱為「LED實施方式」,用於緩衝層304的緩衝材料可基於透明或半透明的程度選擇。於一些實施方式中,反射層(例如,圖7至10的分別的反射層704、804、904及1004)可於形成緩衝層304之前而形成。於LED實施方式中,此反射層可用於反射由LED發出往半導體基板302的光,此光正常來說可能被半導體基板302吸收。
於方塊206,可形成開口306在緩衝層304中。於實施方式中,開口306的尺寸可在10奈米(nm)至10微米(μm)的範圍中,或依應用更小或更大。如所述的,開口306可露出半導體基板302的表面的部分。此開口可由任何傳統的製程形成,包含但不限於,光微影製程。
於一些實施方式中,可於方塊206及208之間形成披覆層。此披覆層可包含氮化鋁(AlN)、氮化硼(BN)或氮化鈦(TiN)且可由化學氣相沉積、原子層沉積、分子束磊晶或濺射製程的方法沉積。披覆層可允許在半導體基板302上的異種材料的成核。例如,AlN披覆層可防止三-氮族原子與半導體基板302的混合。例如,於高溫,Ga原子與Si原子會彼此反應,其可阻礙GaN的磊 晶生長。
於方塊208,可形成三-氮族結構的下部分308,例如於此處其它地方討論的。於實施方式中,下部分308可包含,例如,氮化鎵(GaN)或任何其它三-氮族材料,且可藉由,例如MOCVD製程,形成。於至少LED實施方式,下部分308可進一步包含,或摻雜有,氧(O)、矽(Si)或鍺(Ge),其可造成下部分308為n摻雜三-氮族。
於方塊210,可形成三-氮族結構的上部分310,例如於此處其它地方討論的。於實施方式中,上部分310可包含,與下部分308相同的材料,且可藉由側向磊晶成長(LEO),例如MOCVD製程,形成。
於實施方式中,LEO的條件可被控制以造成上部分的多樣的形狀(例如,錐臺金字塔、金字塔或立方體)。壓力、溫度及五/三族氣體混合比例為可助於生長的形狀(例如,側壁是否垂直或傾斜)的生長製程的所有條件。低生長壓力可利於垂直側壁平面的生長,而高生長壓力可利於傾斜側壁平面。例如,生長GaN的壓力條件可在30至350Torr的範圍。溫度亦可被控制以利於上述的傾斜側壁刻面。較高的生長溫度可利於垂直側壁平面的生長,而較低的生長溫度可利於傾斜側壁刻面。例如,生長GaN的溫度條件可為900至1150℃的範圍。另外,五族/三族前驅物氣體混合比例亦可被控制以利於上述的傾斜側壁刻面。較低的五/三比例可利於垂直側壁平面,而 較高的五/三比例可利於傾斜側壁刻面的形成。例如,在三-氮族為GaN的實施方式中,五族前驅物是氨(NH3)且三族前驅物是三甲基鎵(TMG),五/三比例可在100至5000的範圍中。根據這樣的引導,所屬技術領域中具有通常知識者可決定適合的LEO製程空間,其可更利用任何此處所述的方法以製造此處所述的多樣的結構及裝置。
圖4至6描述根據本發明的多樣的實施方式的IC晶粒的多樣組態的透視圖及相關的截面。圖4沿著截面410及412描述IC晶粒400,其沿著從透視圖中所定的平面。於實施方式中,晶粒400可包含半導體基板402及緩衝層404,例如如上所述的。於實施方式中,緩衝層404可具有複數開口,於截面410及412中描述,其可形成為經由緩衝層404至半導體基板402的表面。
如所討論的,複數三-氮族結構可包含下部分,於截面410及412中描述,設置於複數開口的各別的開口中。三-氮族結構亦可包含上部分(例如,上部分406及408),設置在各別的開口上。於實施方式中,三-氮族結構的上部分可在控制的條件下形成,以達成所述的錐臺金字塔形。三-氮族結構的形成及可用於達成錐臺金字塔形的多樣的條件,於上參照圖2及3討論。
如上討論的,於一些實施方式中,可藉由,例如MOCVD,從各複數開口生長三-氮族結構。此生長可造成源自開口的缺陷(例如,缺陷414、416及422)。 這些缺陷可包含三-氮族結構的螺紋差排,其可由半導體基板402的半導體材料的結晶結構與複數三-氮族結構的三-氮族材料的結晶結構之間的晶格不匹配造成。
如可見,於所述的錐臺金字塔實施方式中,對於個體的三-氮族結構的缺陷的滑動平面可從半導體基板402的表面垂直延伸且於錐臺金字塔的各別的面終結。因為這些滑動平面,從開口垂直延伸的缺陷可被彎曲,如由缺陷414及422描述,以沿著各別的滑動平面與至少一三-氮族結構的各面交叉。這產生雙向缺陷彎曲效應。此雙向缺陷彎曲效應由所述的二截面說明。如可見於截面410中,缺陷414往錐臺金字塔上部分408的傾斜的面彎曲。截面412描述沿著與截面410垂直的角度的錐臺金字塔上部分408的另一截面。如可見於截面412中,缺陷422亦往錐臺金字塔上部分408的傾斜的面彎曲。此雙向缺陷彎曲效應造成缺陷被彎曲以交叉錐臺金字塔上部分408的各四面,且提供可具有當與相同的三-氮族結構的下部分相較時有減少的缺陷密度的區域(例如,圖1的區域142)。
此外,三-氮族結構的此錐臺金字塔上部分的表面可展現依表面所位於的平面而不同的極性。對於三-氮族結構,位於水平平面,亦稱為c平面,的表面,可具有極化特性,而位於垂直平面,或m平面,的表面可沒有。因此,所述的上部分的錐臺金字塔形可提供可具有極化特性的頂表面(例如,頂表面418),而面的傾斜的表 面(例如,傾斜的表面420)的可具有半極特性,因為傾斜的表面位於垂直平面及水平平面的兩者。如此,錐臺金字塔上部分可依應用展現不同的效應。例如,在電晶體應用中,錐臺金字塔上區域的面的傾斜的表面可提供電荷相對低於頂表面的區域。作為另一實施方式,在LED應用中,錐臺金字塔上區域的面的傾斜的表面可提供與頂表面不同的波長的光。
圖5沿著截面510及512描述IC晶粒500,其沿著從透視圖中所定的平面。於實施方式中,晶粒500可包含半導體基板502及緩衝層504,例如如上所述的。於實施方式中,緩衝層504可具有複數開口,描述於截面510及512中,其可形成經過緩衝層504至半導體基板502的表面。
如上討論的,複數三-氮族結構可包含下部分,於截面510及512中描述,設置於複數開口的各別的開口中。三-氮族結構亦可包含上部分(例如,上部分506及508),設置在各別的開口上。於實施方式中,三-氮族結構的上部分可在控制的條件下形成,以達成描述的金字塔形。三-氮族結構的形成及可用於達成金字塔形的多樣的條件於上參照圖2及3討論。
如上討論的,於一些實施方式中,可藉由,例如MOCVD,從各複數開口生長三-氮族結構。此生長可造成源自開口的缺陷(例如,缺陷514、516及522)。這些缺陷可包含三-氮族結構的螺紋差排,其可由半導體 基板502的半導體材料的結晶結構與複數三-氮族結構的三-氮族材料的結晶結構之間的晶格不匹配造成。
如可見,於所述的金字塔實施方式中,對於個體的三-氮族結構的缺陷的滑動平面可從半導體基板502的表面垂直延伸且於金字塔的各別的面終結。因為這些滑動平面,從開口垂直延伸的缺陷可被彎曲,如由缺陷514及522描述,以沿著各別的滑動平面與至少一三-氮族結構的各面交叉。這產生雙向缺陷彎曲效應。此雙向缺陷彎曲效應由所述的二截面說明。如可見於截面510中,缺陷514往金字塔上部分508的傾斜的面彎曲。截面512描述沿著與截面510垂直的角度的金字塔上部分508的另一截面。如可見於截面512中,缺陷522亦往金字塔上部分508的傾斜的面彎曲。此雙向缺陷彎曲效應造成缺陷被彎曲以交叉金字塔上部分508的各四面,且提供可具有當與相同的三-氮族結構的下部分相較時有減少的缺陷密度的區域(例如,區域524)。
此外,三-氮族結構的此金字塔上部分的表面可展現依表面所位於的平面而不同的極性。如上討論的,對於三-氮族結構,位於水平平面,亦稱為c平面,的表面,可具有極化特性,而位於垂直平面,或m平面,的表面可沒有。因此,所述的上部分的金字塔形可提供面的傾斜的表面(例如,傾斜的表面520),其可具有半極特性,因為傾斜的表面位於垂直平面及水平平面的兩者。於一些實施方式中,金字塔上部分的面可位於,例如11-22 平面。
圖6沿著截面610描述IC晶粒600,其沿著從透視圖中所定的平面。於實施方式中,晶粒600可包含半導體基板602及緩衝層604,例如如上所述的。於實施方式中,緩衝層604可具有複數開口,描述於截面610中,其可形成經過緩衝層604至半導體基板602的表面。
如上討論的,複數三-氮族結構可包含下部分,於截面610及612中描述,設置於複數開口的各別的開口中。三-氮族結構亦可包含上部分(例如,上部分608),設置在各別的開口上。於實施方式中,三-氮族結構的上部分可在控制的條件下形成,以達成描述的立方體形。三-氮族結構的形成及可用於達成立方體形的多樣的條件於上參照圖2及3討論。
如上討論的,於一些實施方式中,可藉由,例如MOCVD,從各複數開口生長三-氮族結構。此生長可造成源自開口的缺陷(例如,缺陷616)。這些缺陷可包含三-氮族結構的螺紋差排,其可由半導體基板602的半導體材料的結晶結構與複數三-氮族結構的三-氮族材料的結晶結構之間的晶格不匹配造成。
如可見,於所述的立方體實施方式中,對於個體的三-氮族結構的缺陷的滑動平面可從半導體基板602的表面垂直延伸且於立方體上部分的頂部終結。如所述的,設置在緩衝層上的立方體結構的區域(例如,區域614),可具有當與設置在開口上的半導體材料相較有減 少的缺陷密度。
此外,三-氮族結構的此立方體上部分的表面可展現依表面所位於的平面而不同的極性。如上討論的,對於三-氮族結構,位於水平平面,亦稱為c平面,的表面,可具有極化特性,而位於垂直平面,或m平面,的表面可沒有。因此,所述的上部分的立方體形可提供垂直側壁表面(例如,垂直表面620),其為非極性,而水平表面618可為極性。
圖7描述IC晶粒700組態作為發光二極體(LED)。於實施方式中,晶粒700可包含半導體基板702及緩衝層706,例如此處其它地方討論的。此外,晶粒700可包含反射層704,設置在半導體基板702及緩衝層706之間。反射層704可包含任何反射材料,例如,銀(Ag)、鋁(Al)、金(Au),任何其它適合的反射金屬膜,或任何低折射率材料的層及高折射率材料的層的週期交替層(例如,硫化鋅(折射率,n=2.3)及二氧化矽(n=1.49)或氟化鎂(n=1.38)的層)。於實施方式中,緩衝層706及反射層704可具有複數開口,其可形成經過緩衝層706及反射層704至半導體基板702的表面。
晶粒700亦可包含複數三-氮族結構708a及708b,例如於上討論的。於一些實施方式中,至少三-氮族結構的下部分可包含n摻雜三-氮族材料。n摻雜三-氮族材料可包含三-氮族材料,其摻雜有,例如Si或O之一。於實施方式中,n摻雜三-氮族可在約250nm至約 700nm的厚度範圍且可溢出在三-氮族結構708a及708b的上部分上。
於實施方式中,量子井層710可設置在三-氮族結構708a及708b上。於實施方式中,量子井層710可包含低能帶隙材料的子層,設置在高能帶隙材料的子層之間。這些高及低能帶隙材料可選自,例如,氮化鎵(GaN)、氮化銦鎵(InGaN)、氮化鋁鎵(AlGaN)或氮化鋁銦(AlInN)。於實施方式中,低能帶隙子層及高能帶隙子層可各在約1nm及30nm之間的厚度範圍。於一些實施方式中,這些高及低能帶通過層可重覆在約2至10的次數之間。用於量子井層710中的高能帶通過及低能帶通過材料可基於要製造的LED的顏色選擇。
於實施方式中,P摻雜三-氮族層712可設置在量子井層710上。P摻雜三-氮族材料可包含三-氮族材料,摻雜有鎂(Mg)。P摻雜三-氮族層712可,於一些實施方式中,在約100nm至約200nm的厚度範圍。
上述的圍繞錐臺金字塔結構或LED的箭頭,表示由IC晶粒700的LED發出的光。如所述,光可在多方向發出,包含從錐臺金字塔結構的頂表面(例如,頂表面714),從錐臺金字塔結構的面表面(例如,面表面716),及從錐臺金字塔結構的基部(例如,基部718)。因為光由頂表面發出以外亦由錐臺金字塔結構的面發出,發光的總表面積大於從單獨的水平平面發光的LED的發光的總表面積。此外,包含反射層704的實施方 式中,從錐臺金字塔結構的基部發出的光可反射回來出來而進一步增加此LED的發射的光的量。
圖8至10描述根據本發明的具有3-D三-氮族結構的IC晶粒的多樣的組態,此處設置的,組態作為發光二極體(LED)。圖8描述以與如上參照圖7討論的相似方式,IC晶粒800的截面組態有發光二極體(LEDs)。於實施方式中,晶粒800可包含半導體基板802,反射層804設置在半導體基板802上,且緩衝層806設置在反射層804上。晶粒800亦可包含複數三-氮族結構(例如,三-氮族結構808)。於實施方式中,晶粒800可進一步包含量子井層810,設置在三-氮族結構上,以及P摻雜三-氮族層812,設置在量子井層810上。所有晶粒800的這些元件可包含如上參照圖7討論的相同的材料。
此外,晶粒800可具有p型歐姆接觸,設置在P摻雜三-氮族層812(例如,p型歐姆接觸814)上。此p型歐姆接觸可在P摻雜三-氮族層的形成後形成。n型歐姆接觸亦可設置於個體的三-氮族結構之間(例如,n型歐姆接觸816)。此n型歐姆接觸可於三-氮族結構的形成之前而形成,且三-氮族結構可生長以接觸n型歐姆接觸,或可在三-氮族結構的形成後且在量子井層810及P摻雜三-氮族層812的形成前形成。
圖9描述以與如上參照圖7討論的相似方式,IC晶粒900的截面組態作為LED。於實施方式中, 晶粒900可包含半導體基板902,反射層904設置在半導體基板902上,且緩衝層906設置在反射層904上。晶粒900亦可包含複數三-氮族結構(例如,三-氮族結構908)。於實施方式中,晶粒900可進一步包含量子井層910,設置在三-氮族結構上,以及P摻雜三-氮族層912,設置在量子井層910上。所有晶粒900的這些元件可包含如上參照圖7討論的相同的材料。
如上方討論的晶粒800,晶粒900可具有p型歐姆接觸,設置在P摻雜三-氮族層912(例如,p型歐姆接觸914)上。唯,不是具有如晶粒800描述的n型歐姆接觸設置在三-氮族結構之間,n型歐姆接觸層916可設置在半導體基板902的與LED形成相對的側上。於此實施方式中,半導體基板902可包含n摻雜半導體材料,例如,n摻雜矽。
圖10描述以與如上參照圖7討論的相似方式,IC晶粒1000的截面組態作為LED。如上於圖8及9描述的實施方式討論的,晶粒1000可包含半導體基板1002,反射層1004設置在半導體基板1002上,且緩衝層1006設置在反射層1004上。晶粒1000亦可包含複數三-氮族結構(例如,三-氮族結構1008)。於實施方式中,晶粒1000可進一步包含量子井層1010,設置在三-氮族結構上,以及P摻雜三-氮族層1012,設置在量子井層1010上。所有晶粒1000的這些元件可包含如上參照圖7討論的相同的材料。
如圖10中描述的,三-氮族結構可為金字塔形而非圖7至9中描述的錐臺金字塔形。晶粒1000可具有p型歐姆接觸層,設置在P摻雜三-氮族層1012(例如,p型歐姆接觸1014)上。此外,如所述,n型歐姆接觸層1016可設置在半導體基板1002的與LED形成相對的側上。於此實施方式中,半導體基板902可包含n摻雜半導體材料,例如,n摻雜矽。
雖然上述描述金字塔及錐臺金字塔實施方式,可以理解的是上述實施方式亦可應用於此處討論的立方體實施方式。此外,雖然只有三-氮族結構的上部分的單一形狀描述於各圖中,可以理解的是,於一些實施方式中,多樣的不同形狀的上部分可整合於相同的晶粒上。這可由於不同的條件重覆如上討論的製程200的步驟206至210而完成,以造成三-氮族結構形成為多樣的不同的形狀。例如,於一些實施方式中,晶粒可具有錐臺金字塔形三-氮族結構、金字塔形三-氮族結構或立方體形三-氮族結構形成於其上的任何組合。於此實施方式中,各形狀可組態以發出不同波長或顏色的光。
圖11示意地說明根據本發明的多樣的實施方式的利用三-氮族結構的顯示器組態1100。於一些實施方式中,顯示器組態1100可實施為晶粒。於此實施方式中,一或多個LEDs的方塊(例如,方塊1104),例如如上參照圖7至10討論的,可設置在半導體基板1102上。於多樣的實施方式中,半導體基板1102亦可包含緩衝層 及反射層設置於其上,如上討論的。如所述,LED可設置在顯示器組態1100上,以列及行的矩陣組態。於一些實施方式中,顯示器組態1100亦可包含一或多個控制電路,例如水平控制電路1106及垂直控制電路1108。於實施方式中,垂直控制電路1108可藉由金屬線/互連1110與一或多個LED的方塊的行耦合,而水平控制電路1106可藉由金屬線/互連1112與一或多個LED的方塊的列耦合。此組態可致能個體的一或多個LED的方塊的控制。於一些實施方式中,水平控制電路1106及垂直控制電路1108可實施作為互補金屬氧化物半導體(CMOS)裝置。
於其它實施方式中,顯示器組態1100可實施為積體電路組件。於此實施方式中,半導體基板1102可以電路板代替(例如,電路板124),且各一或多個LED的方塊可代表個體的晶粒,例如如上討論的晶粒700、800、900或1000,與電路板耦合。於此實施方式中,水平控制電路1106及垂直控制電路1108亦可實施為與電路板耦合的一或多個晶粒。
圖12示意地說明根據本發明的多樣的實施方式的包含三-氮族結構形成於其上的範例積體電路(IC)晶粒1200的截面側視圖。於實施方式中,晶粒1200可包含半導體基板1202及緩衝層1224設置在半導體基板1202上。晶粒1200亦可包含複數三-氮族結構(例如,三-氮族結構1226)。晶粒1200的所有這些元件可包含如上討論的相同材料。
如所述,於一些實施方式中,在三-氮族結構之間的區域,可用於在三-氮族結構上的電晶體的形成。例如,如所述,電晶體的源極1216可設置在三-氮族結構1226的側上,而電晶體的汲極1220可設置在相對的側上。於此實施方式中,電晶體的閘極1218可設置在電晶體的源極1216及汲極1220之間的三-氮族結構的頂表面上。於一些實施方式中,可設置二維電子氣(2DEG)誘發層1214在三-氮族結構的表面上。此2DEG誘發層可包含氮化鋁鎵(AlGaN)、氮化鋁銦(AlInN)、氮化鋁(AlN)或任何其它適合的材料。晶粒1200亦可包含互補金屬氧化物半導體(CMOS)裝置1204。於實施方式中,CMOS裝置1204可形成在另一緩衝層1222上。於實施方式中,晶粒1200可為系統單晶片(SoC),且如上討論的電晶體可為用於系統單晶片的功率管理IC的部分,或可為SoC的射頻(RF)功率放大器的部分,例如用於行動電話中。
本案的實施方式可使用任何適合的硬體及/或軟體以實施至及組態成想要的系統中。圖13示意地說明包含此處所述的IC晶粒的電腦裝置,例如圖1至10所示。電腦裝置1300可裝載有主機板1302。主機板1302可包含多個組件,包含但不限於,處理器1304以及至少一通訊晶片1306。處理器1304可實體及電耦合至主機板1302。於一些實施例中,至少一通訊晶片1306亦可實體及電耦合至主機板1302。於其它實施例中,通訊晶片 1306可為處理器1304的部分。
依照其應用,電腦裝置1300可包含有或沒有實體及電耦合至主機板1302的其它組件。這些其它的組件,可包含但不限於,揮發性記憶體(例如,動態隨機存取記憶體(DRAM))、非揮發性記憶體(例如,唯讀記憶體(ROM))、快閃記憶體、圖形處理器、數位訊號處理器、密碼處理器、晶片組、天線、顯示器、觸控螢幕顯示器、觸控螢幕控制器、電池、音訊編解碼器、影片編解碼器、功率放大器、全球定位系統(GPS)裝置、羅盤、蓋革計數器、加速度計、陀螺儀、喇叭、相機、及大量儲存裝置(例如硬碟、光碟(CD)、數位多用碟片(DVD)等)。
通訊晶片1306可致能用從且至電腦裝置1300的資料的傳輸的無線通訊。詞語「無線」及其所衍生的可用於形容電路、裝置、系統、方法、技術、通訊頻道等,可經由非固態介質的調整的電磁輻射的使用而通訊資料。此詞語並非暗示相關的裝置未包含任何線路,雖然於一些實施方式中它們可能沒有。通訊晶片1306可實現任何許多無線標準或協定,包含但不限於,電機電子工程師學會(IEEE)標準,包含Wi-Fi(IEEE802.11家族)、IEEE802.16標準(例如IEEE802.16-2005修正)、長期演進(LTE)計畫,伴隨任何的修正、更新及/或修改(例如先進LTE計畫、超行動寬頻(UMB)計畫(亦稱為「3GPP2」)等)。與IEEE802.16相容的寬頻無線存取 (BWA)網路,一般稱為WiMAX網路,代表全球互通微波存取的縮寫,其係用於通過IEEE802.16標準的一致且互通測試的產品的認證標示。通訊晶片1306可根據以下運作:全球行動通訊系統(GSM)、通用封包無線電服務(GPRS)、通用移動電信系統(UMTS)、高速封包接取(HSPA)、演進HSPA(E-HSPA)或LTE網路。通訊晶片1306可根據以下運作:GSM增強資料演進(EDGE)、GSM EDGE無線電存取網路(GERAN)、通用地上無線電存取網路(UTRAN)或演進UTRAN(E-UTRAN)。通訊晶片1306可根據以下運作:分碼多重存取(CDMA)、分時多重存取(TDMA)、數位增強無線電信(DECT)、演進資料最佳化(EV-DO)、其衍生物,以及任何指定用於3G、4G、5G以及更多的其它無線協定。通訊晶片1306可根據於其它實施方式中的其它無線協定運作。
電腦裝置1300可包含複數通訊晶片1306。例如,第一通訊晶片1306可用於較短範圍的無線通訊,例如Wi-Fi及Bluetooth,且第二通訊晶片1306可用於較長的範圍的無線通訊,例如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO及其它。
電腦裝置1300的處理器1304可為整合於IC組件中的IC晶粒(例如,圖1的IC晶粒106),其可包含封裝基板(例如,圖1的封裝基板116)。例如,圖1的電路板124可為主機板1302且處理器1304可為IC晶 粒106。處理器1304及主機板1302可使用此處所述封裝級互連耦合在一起。詞語「處理器」可表示處理從暫存器及/或記憶體的電子資料以將電子資料轉換成可儲存於暫存器及/或記憶體中的其它電子資料的任何裝置或裝置的部分。
通訊晶片1306可為整合於IC組件中的IC晶粒(例如,圖1的IC晶粒106),其可包含封裝基板(例如,圖1的封裝基板116)。於進一步的實施例,裝於電腦裝置1300中的其它元件(例如,記憶體裝置或其它積體電路裝置)可為整合於IC組件中的IC晶粒(例如,IC晶粒106)。
於多樣的實施例中,電腦裝置1300可為膝上電腦、小筆電、筆記型電腦、超極筆電、智慧手機、平板電腦、個人數位助理(PDA)、超極行動個人電腦(PC)、行動電話、桌上電腦、伺服器、印表機、掃描器、螢幕、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器或數位影片錄影機。於其它實施例中,電腦裝置1300可為任何其它處理資料的電子裝置。
範例
根據多樣的實施方式,本說明書敘述許多範例。範例1可包含一種積體電路(IC)晶粒,包含:半導體基板;緩衝層,設置在該半導體基板上,該緩衝層具有形成於其中的複數開口;以及複數三-氮族結構,其中該複數三-氮族結構的個體的三-氮族結構包含設置在該複數 開口的各別的開口中的下部分及設置在該各別的開口上的上部分,該上部分包含基部,該基部在該緩衝層的表面上從該各別的開口的側壁徑向延伸,用以形成環繞該各別的開口的周圍。
範例2可包含範例1的標的,其中該複數三-氮族結構的至少一三-氮族結構的上部分的形狀係實質金字塔結構或實質錐臺金字塔結構的之一,且其中對於在該至少一三-氮族結構中的缺陷的滑動平面於該各別的開口中垂直延伸且在該至少一三-氮族結構的各別的面終結。
範例3可包含範例2的標的,其中該滑動平面係對於在該開口中垂直延伸的螺紋差排缺陷,該螺紋差排缺陷被彎曲以沿各別的滑動平面與該至少一三-氮族結構的各面交叉。
範例4可包含範例2的標的,其中該複數三-氮族結構的至少一三-氮族結構的上部分的形狀係實質立方體,且其中設置在該緩衝層上的立方體結構的區域具有與設置在該開口上的三-氮族材料相較減少的缺陷密度。
範例5可包含範例1至4的任一的標的,更包含二維電子氣(2DEG)誘發層,設置在該複數三-氮族結構上。
範例6可包含範例5的標的,其中該2DEG誘發層包含氮化鋁鎵(AlGaN)、氮化鋁銦(AlInN)或氮化鋁銦鎵(AlInGaN)。
範例7可包含範例1至4的任一的標的,更 包含:量子井層,設置在該複數三-氮族結構上;P摻雜三-氮族層,設置在該量子井層上,其中該個體的三-氮族結構的該下部分包含n摻雜三-氮族材料。
範例8可包含範例7的標的,其中:該量子井層包含氮化鎵(GaN)、氮化銦鎵(InGaN)、氮化鋁鎵(AlGaN)或氮化鋁銦(AlInN);該P摻雜三-氮族層包含摻雜有鎂(Mg)的三-氮族材料;以及該n摻雜三-氮族材料包含摻雜有選自矽(Si)、氧(O)或鍺(Ge)的之一的半導體材料。
範例9可包含範例7或8的標的,更包含:複數P型接觸,各別設置在該P摻雜三-氮族層上、在該個體的三-氮族結構上;以及複數N型接觸,設置在該緩衝層上、在該個體的三-氮族結構的相鄰者之間且與該個體的三-氮族結構的該相鄰者直接接觸。
範例10可包含範例7至9的任一的標的,其中該緩衝層設置在該半導體基板的第一側上且更包含:複數P型接觸,各別地設置在該P摻雜三-氮族層上、在該個體的三-氮族結構上;以及N型接觸層,設置在該半導體基板的第二側上,其中該半導體基板的該第二側相對於該半導體基板的該第一側,且其中該半導體基板係n摻雜半導體基板。
範例11可包含範例7至10的任一的標的,更包含反射層,設置在該半導體基板與該緩衝層之間,其中該複數開口形成在該緩衝層中且延伸進入該反射層。
範例12可包含範例7至11的任一的標的,其中該複數三-氮族結構以矩陣組態設置在的該IC晶粒上,該IC晶粒更包含一或多個控制電路,電耦合至該複數三-氮族結構,用以控制該個體的三-氮族結構。
範例13可包含範例12的標的,其中該IC晶粒係顯示器。
範例14可包含範例1至13的任一的標的,其中:該三-氮族結構包含氮化鎵(GaN)、氮化銦鎵(InGaN)、氮化鋁鎵(AlGaN)或氮化鋁銦(AlInN);以及該半導體基板包含矽(Si)。
範例15可包含一種積體電路(IC)晶粒組件的形成方法,包含:提供半導體基板;形成緩衝層在該半導體基板上;形成複數開口在該緩衝層中;以及形成複數三-氮族結構,其中形成個體的三-氮族結構包含:形成該三-氮族結構的下部分在該複數開口的各別的開口中;以及形成該三-氮族結構的上部分在該各別的開口上,該上部分具有基部,該基部在該緩衝層的表面上從該各別的開口的側壁徑向延伸,用以形成環繞該各別的開口的周圍。
範例16可包含範例15的標的,其中形成該三-氮族結構的上部分包含形成該三-氮族結構的該上部分的形狀,其中該形狀係實質金字塔形、實質錐臺金字塔形或實質立方體形的之一。
範例17可包含範例15或16的標的,更包含:形成二維電子氣(2DEG)誘發層在該複數三-氮族結 構上,且其中該2DEG誘發層包含氮化鋁鎵(AlGaN)、氮化鋁銦(AlInN)或氮化鋁銦鎵(AlInGaN)。
範例18可包含範例15的標的,更包含:形成量子井層在該複數三-氮族結構上;以及形成P摻雜三-氮族層在該量子井層上,其中該個體的三-氮族結構的該下部分包含n摻雜三-氮族材料。
範例19可包含範例18的標的,其中:該量子井層包含氮化鎵(GaN)、氮化銦鎵(InGaN)、氮化鋁鎵(AlGaN)或氮化鋁銦(AlInN);該P摻雜三-氮族層包含摻雜有鎂(Mg)的三-氮族材料;以及該n摻雜三-氮族材料包含摻雜有選自矽(Si)、氧(O)或鍺(Ge)的之一的半導體材料。
範例20可包含範例18或19的標的,更包含:形成複數P型接觸在該P摻雜三-氮族層上、在該個體的三-氮族結構上;以及形成複數N型接觸在該緩衝層上、在該個體的三-氮族結構的相鄰者之間且與該個體的三-氮族結構的該相鄰者直接接觸。
範例21可包含範例18至20的任一的標的,其中該緩衝層設置在該半導體基板的第一側上且更包含:形成複數P型接觸在該P摻雜三-氮族層上;以及形成N型接觸層在該半導體基板的第二側上,其中該半導體基板的該第二側相對於該半導體基板的該第一側,且其中該半導體基板係n摻雜半導體基板。
範例22可包含範例18至21的任一的標的, 更包含:於形成該緩衝層之前,形成反射層在該半導體基板上,其中形成該複數開口包含形成開口在該反射層中。
範例23可包含範例15至22的任一的標的,其中:該複數三-氮族結構包含氮化鎵(GaN)、氮化銦鎵(InGaN)、氮化鋁鎵(AlGaN)或氮化鋁銦(AlInN);以及該半導體基板包含矽(Si)。
範例24可包含一種積體電路(IC)組件,包含:範例1至14中之任一的一或多個IC晶粒;以及電路板,與該一或多個IC晶粒電及實體耦合。
範例25可包含範例24的標的,其中該IC組件係膝上電腦、小筆電、筆記型電腦、超極筆電、智慧手機、平板電腦、個人數位助理(PDA)、超極行動個人電腦(PC)、行動電話、桌上電腦、伺服器、印表機、掃描器、螢幕、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器或數位影片錄影機的部分。
多樣的實施方式可包含上述的實施方式的任何適合的組合,包含上述連結型式(及)的實施方式的替代(或)的實施方式(例如,「及」可為「及/或」)。此外,一些實施方式可包含具有儲存於其上的指令的一或更多製造的物件(例如,非暫態電腦可讀媒體),此指令當被執行時,造成任何上述的實施方式的動作。此外,一些實施方式可包含具有任何用於實現上述實施方式的多樣的操作的適合的手段的裝置或系統。
以上的敘述說明實施例,包含於摘要中的敘 述,無意窮盡或限制本發明的實施方式至所揭示的精確的形式。雖然於此為了說明的目地敘述了特定的實施例及範例,只要所屬技術領域中具有通常知識者可認定,於本發明的範疇中的多樣的等效修改是可能的。
鑒於上述的詳細說明,可對本發明的實施方式作出這些修改。於之後的申請專利範圍中所用的詞語不應被解釋為限制本發明的多樣的實施方式至說明書及申請專利範圍所揭示的特定的實施例。相反地,範疇應以之後的申請專利範圍完整地決定,其應依據申請專利範圍詮釋的既定原則來解釋。
100‧‧‧組件
106‧‧‧晶粒
108‧‧‧互連結構
110‧‧‧晶粒接墊
116‧‧‧封裝基板
118‧‧‧平面
120‧‧‧焊球
122‧‧‧接墊
124‧‧‧電路板
126‧‧‧半導體基板
128‧‧‧緩衝層
130‧‧‧開口
132‧‧‧下部分
134‧‧‧上部分
136‧‧‧基部
138‧‧‧缺陷
140‧‧‧面
142‧‧‧區域

Claims (25)

  1. 一種積體電路(IC)晶粒,包含:半導體基板;緩衝層,設置在該半導體基板上,該緩衝層具有形成於該緩衝層中的複數開口;以及複數三-氮族結構,其中該複數三-氮族結構的個體的三-氮族結構包含設置在該複數開口的各別的開口中的下部分及設置在該各別的開口上的上部分,該上部分包含基部,該基部在該緩衝層的表面上從該各別的開口的側壁徑向延伸,用以形成環繞該各別的開口的周圍。
  2. 如請求項第1項的IC晶粒,其中該複數三-氮族結構的至少一三-氮族結構的上部分的形狀係實質金字塔結構或實質錐臺金字塔結構的之一,且其中對於在該至少一三-氮族結構中的缺陷的滑動平面於該各別的開口中垂直延伸且在該至少一三-氮族結構的各別的面終結。
  3. 如請求項第2項的IC晶粒,其中該滑動平面係對於在該開口中垂直延伸的螺紋差排缺陷,該螺紋差排缺陷被彎曲以沿各別的滑動平面與該至少一三-氮族結構的各面交叉。
  4. 如請求項第2項的IC晶粒,其中該複數三-氮族結構的至少一三-氮族結構的上部分的形狀係實質立方體,且其中設置在該緩衝層上的立方體結構的區域具有與設置在該開口上的三-氮族材料相較減少的缺陷密度。
  5. 如請求項第1項的IC晶粒,更包含二維電子氣 (2DEG)誘發層,設置在該複數三-氮族結構上。
  6. 如請求項第5項的IC晶粒,其中該2DEG誘發層包含氮化鋁鎵(AlGaN)、氮化鋁銦(AlInN)或氮化鋁銦鎵(AlInGaN)。
  7. 如請求項第1項的IC晶粒,更包含:量子井層,設置在該複數三-氮族結構上;P摻雜三-氮族層,設置在該量子井層上,其中該個體的三-氮族結構的該下部分包含n摻雜三-氮族材料。
  8. 如請求項第7項的IC晶粒,其中:該量子井層包含氮化鎵(GaN)、氮化銦鎵(InGaN)、氮化鋁鎵(AlGaN)或氮化鋁銦(AlInN);該P摻雜三-氮族層包含摻雜有鎂(Mg)的三-氮族材料;以及該n摻雜三-氮族材料包含摻雜有選自矽(Si)、氧(O)或鍺(Ge)的之一的半導體材料。
  9. 如請求項第7項的IC晶粒,更包含:複數P型接觸,各別設置在該P摻雜三-氮族層上、在該個體的三-氮族結構上;以及複數N型接觸,設置在該緩衝層上、在該個體的三-氮族結構的相鄰者之間且與該個體的三-氮族結構的該相鄰者直接接觸。
  10. 如請求項第7項的IC晶粒,其中該緩衝層設置在該半導體基板的第一側上且更包含:複數P型接觸,各別地設置在該P摻雜三-氮族層 上、在該個體的三-氮族結構上;以及N型接觸層,設置在該半導體基板的第二側上,其中該半導體基板的該第二側相對於該半導體基板的該第一側,且其中該半導體基板係n摻雜半導體基板。
  11. 如請求項第7項的IC晶粒,更包含反射層,設置在該半導體基板與該緩衝層之間,其中該複數開口形成在該緩衝層中且延伸進入該反射層。
  12. 如請求項第7項的IC晶粒,其中該複數三-氮族結構以矩陣組態設置在的該IC晶粒上,該IC晶粒更包含一或多個控制電路,電耦合至該複數三-氮族結構,用以控制該個體的三-氮族結構。
  13. 如請求項第12項的IC晶粒,其中該IC晶粒係顯示器。
  14. 如請求項第1項的IC晶粒,其中:該三-氮族結構包含氮化鎵(GaN)、氮化銦鎵(InGaN)、氮化鋁鎵(AlGaN)或氮化鋁銦(AlInN);以及該半導體基板包含矽(Si)。
  15. 一種積體電路(IC)晶粒組件的形成方法,包含:提供半導體基板;形成緩衝層在該半導體基板上;形成複數開口在該緩衝層中;以及形成複數三-氮族結構,其中形成個體的三-氮族結構 包含:形成該三-氮族結構的下部分在該複數開口的各別的開口中;以及形成該三-氮族結構的上部分在該各別的開口上,該上部分具有基部,該基部在該緩衝層的表面上從該各別的開口的側壁徑向延伸,用以形成環繞該各別的開口的周圍。
  16. 如請求項第15項的方法,其中形成該三-氮族結構的上部分包含形成該三-氮族結構的該上部分的形狀,其中該形狀係實質金字塔形、實質錐臺金字塔形或實質立方體形的之一。
  17. 如請求項第15或16項的方法,更包含:形成二維電子氣(2DEG)誘發層在該複數三-氮族結構上,且其中該2DEG誘發層包含氮化鋁鎵(AlGaN)、氮化鋁銦(AlInN)或氮化鋁銦鎵(AlInGaN)。
  18. 如請求項第15項的方法,更包含:形成量子井層在該複數三-氮族結構上;以及形成P摻雜三-氮族層在該量子井層上,其中該個體的三-氮族結構的該下部分包含n摻雜三-氮族材料。
  19. 如請求項第18項的方法,其中:該量子井層包含氮化鎵(GaN)、氮化銦鎵(InGaN)、氮化鋁鎵(AlGaN)或氮化鋁銦(AlInN);該P摻雜三-氮族層包含摻雜有鎂(Mg)的三-氮族材料;以及 該n摻雜三-氮族材料包含摻雜有選自矽(Si)、氧(O)或鍺(Ge)的之一的半導體材料。
  20. 如請求項第18或19項的方法,更包含:形成複數P型接觸在該P摻雜三-氮族層上、在該個體的三-氮族結構上;以及形成複數N型接觸在該緩衝層上、在該個體的三-氮族結構的相鄰者之間且與該個體的三-氮族結構的該相鄰者直接接觸。
  21. 如請求項第18或19項的方法,其中該緩衝層設置在該半導體基板的第一側上且更包含:形成複數P型接觸在該P摻雜三-氮族層上;以及形成N型接觸層在該半導體基板的第二側上,其中該半導體基板的該第二側相對於該半導體基板的該第一側,且其中該半導體基板係n摻雜半導體基板。
  22. 如請求項第18或19項的方法,更包含:於形成該緩衝層之前,形成反射層在該半導體基板上,其中形成該複數開口包含形成開口在該反射層中。
  23. 如請求項第15項的方法,其中:該複數三-氮族結構包含氮化鎵(GaN)、氮化銦鎵(InGaN)、氮化鋁鎵(AlGaN)或氮化鋁銦(AlInN);以及該半導體基板包含矽(Si)。
  24. 一種積體電路(IC)組件,包含:請求項第1至14項中之任一項的一或多個IC晶粒; 以及電路板,與該一或多個IC晶粒電及實體耦合。
  25. 如請求項第24項的IC組件,其中該IC組件係膝上電腦、小筆電、筆記型電腦、超極筆電、智慧手機、平板電腦、個人數位助理(PDA)、超極行動個人電腦(PC)、行動電話、桌上電腦、伺服器、印表機、掃描器、螢幕、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器或數位影片錄影機的部分。
TW104137352A 2014-12-17 2015-11-12 具有減少缺陷的三-氮族結構的積體電路晶粒及其相關的方法 TWI692087B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/US2014/070950 WO2016099491A1 (en) 2014-12-17 2014-12-17 Integrated circuit die having reduced defect group iii-nitride structures and methods associated therewith
WOPCT/US14/70950 2014-12-17

Publications (2)

Publication Number Publication Date
TW201626551A TW201626551A (zh) 2016-07-16
TWI692087B true TWI692087B (zh) 2020-04-21

Family

ID=56127144

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104137352A TWI692087B (zh) 2014-12-17 2015-11-12 具有減少缺陷的三-氮族結構的積體電路晶粒及其相關的方法

Country Status (6)

Country Link
US (1) US10217673B2 (zh)
EP (1) EP3235008A4 (zh)
KR (1) KR20170095192A (zh)
CN (1) CN107004706B (zh)
TW (1) TWI692087B (zh)
WO (1) WO2016099491A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI616563B (zh) 2016-10-28 2018-03-01 國立中山大學 三族氮化物磊晶結構及其製作方法
WO2018182633A1 (en) * 2017-03-30 2018-10-04 Intel Corporation Interlayers in selective area growth of gallium nitride (gan) based structures
JP6966343B2 (ja) * 2018-01-31 2021-11-17 京セラ株式会社 結晶成長方法および半導体素子の製造方法
CN111048635B (zh) * 2019-12-27 2021-06-18 广东省半导体产业技术研究院 一种芯片制备方法与待剥离芯片结构
GB202212395D0 (en) * 2022-08-25 2022-10-12 Crayonano As Nanostructure/Microstructure device
CN116759505B (zh) * 2023-08-23 2023-11-17 江西兆驰半导体有限公司 基于硅衬底的led外延片及其制备方法、led

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110049568A1 (en) * 2005-05-17 2011-03-03 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-Mismatched Semiconductor Structures with Reduced Dislocation Defect Densities and Related Methods for Device Fabrication
US20130087191A1 (en) * 2011-10-07 2013-04-11 Seow-Wei TAN Point-contact solar cell structure
US20130175501A1 (en) * 2006-03-10 2013-07-11 Stc.Unm Pulsed Growth of Catalyst-Free Growth of GaN Nanowires and Application in Group III Nitride Semiconductor Bulk Material
US20140131724A1 (en) * 2012-11-15 2014-05-15 International Business Machines Corporation Selective gallium nitride regrowth on (100) silicon
US20140131722A1 (en) * 2012-11-15 2014-05-15 International Business Machines Corporation Dual phase gallium nitride material formation on (100) silicon
US20140151714A1 (en) * 2012-12-04 2014-06-05 Seoul Viosys Co., Ltd. Gallium nitride substrate and method for fabricating the same
TW201428967A (zh) * 2013-01-08 2014-07-16 United Microelectronics Corp 半導體元件及其製作方法
TW201432824A (zh) * 2009-07-03 2014-08-16 Semiconductor Energy Lab 包括電晶體的顯示裝置和其製造方法
TW201440229A (zh) * 2008-07-31 2014-10-16 Semiconductor Energy Lab 半導體裝置及其製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3882539B2 (ja) * 2000-07-18 2007-02-21 ソニー株式会社 半導体発光素子およびその製造方法、並びに画像表示装置
JP3906654B2 (ja) * 2000-07-18 2007-04-18 ソニー株式会社 半導体発光素子及び半導体発光装置
JP2003218395A (ja) * 2002-01-18 2003-07-31 Sony Corp 半導体発光素子、半導体レーザ素子及びこれを用いた発光装置
WO2006099211A2 (en) 2005-03-11 2006-09-21 Ponce Fernando A Solid state light emitting device
KR100755598B1 (ko) 2006-06-30 2007-09-06 삼성전기주식회사 질화물 반도체 발광소자 어레이
US8237151B2 (en) * 2009-01-09 2012-08-07 Taiwan Semiconductor Manufacturing Company, Ltd. Diode-based devices and methods for making the same
TWI447783B (zh) 2008-04-28 2014-08-01 Advanced Optoelectronic Tech 三族氮化合物半導體發光元件之製造方法及其結構
US8148252B1 (en) * 2011-03-02 2012-04-03 S.O.I. Tec Silicon On Insulator Technologies Methods of forming III/V semiconductor materials, and semiconductor structures formed using such methods
JP6196987B2 (ja) * 2012-02-14 2017-09-13 ヘキサジェム アーベー 窒化ガリウムナノワイヤに基づくエレクトロニクス
US9048303B1 (en) * 2014-01-30 2015-06-02 Infineon Technologies Austria Ag Group III-nitride-based enhancement mode transistor

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110049568A1 (en) * 2005-05-17 2011-03-03 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-Mismatched Semiconductor Structures with Reduced Dislocation Defect Densities and Related Methods for Device Fabrication
US8324660B2 (en) * 2005-05-17 2012-12-04 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US20130175501A1 (en) * 2006-03-10 2013-07-11 Stc.Unm Pulsed Growth of Catalyst-Free Growth of GaN Nanowires and Application in Group III Nitride Semiconductor Bulk Material
TW201440229A (zh) * 2008-07-31 2014-10-16 Semiconductor Energy Lab 半導體裝置及其製造方法
TW201432824A (zh) * 2009-07-03 2014-08-16 Semiconductor Energy Lab 包括電晶體的顯示裝置和其製造方法
US20130087191A1 (en) * 2011-10-07 2013-04-11 Seow-Wei TAN Point-contact solar cell structure
US20140131724A1 (en) * 2012-11-15 2014-05-15 International Business Machines Corporation Selective gallium nitride regrowth on (100) silicon
US20140131722A1 (en) * 2012-11-15 2014-05-15 International Business Machines Corporation Dual phase gallium nitride material formation on (100) silicon
US20140151714A1 (en) * 2012-12-04 2014-06-05 Seoul Viosys Co., Ltd. Gallium nitride substrate and method for fabricating the same
TW201428967A (zh) * 2013-01-08 2014-07-16 United Microelectronics Corp 半導體元件及其製作方法

Also Published As

Publication number Publication date
CN107004706A (zh) 2017-08-01
EP3235008A4 (en) 2018-07-25
TW201626551A (zh) 2016-07-16
US20180315659A1 (en) 2018-11-01
WO2016099491A1 (en) 2016-06-23
KR20170095192A (ko) 2017-08-22
EP3235008A1 (en) 2017-10-25
CN107004706B (zh) 2021-03-09
US10217673B2 (en) 2019-02-26

Similar Documents

Publication Publication Date Title
TWI692087B (zh) 具有減少缺陷的三-氮族結構的積體電路晶粒及其相關的方法
KR101908769B1 (ko) Iii-n 반도체-온-실리콘 구조 및 기술
US10957818B2 (en) High performance light emitting diode and monolithic multi-color pixel
US20170213892A1 (en) NANOSTRUCTURES AND NANOFEATURES WITH Si (111) PLANES ON Si (100) WAFERS FOR III-N EPITAXY
US11410908B2 (en) Integrated circuit devices with front-end metal structures
TWI589026B (zh) 形成發光二極體結構的方法與以該方法形成之發光二極體結構
US10431717B1 (en) Light-emitting diode (LED) and micro LED substrates and methods for making the same
US11670569B2 (en) Channeled lids for integrated circuit packages
JP2017533574A (ja) シリコンcmos互換性半導体装置における欠陥伝播制御のための傾斜側壁カット面を有するウルツ鉱ヘテロエピタキシャル構造物
TW201801244A (zh) 用於無裂痕材料生成之晶圓邊緣保護的技術
TW201633499A (zh) 具有減少缺陷的三-氮族層的積體電路晶粒及其相關的方法
TW201826567A (zh) 具有用於改善功率效率之斜角或曲面幾何之微型發光二極體
TW201822377A (zh) 用於高效率氮化鎵發光二極體的電子阻擋層設計
WO2017111801A1 (en) Light emitting diode integration techniques for iii-v material systems
WO2019066936A1 (en) LIGHT-EMITTING DEVICES HAVING QUANTUM WELL STRUCTURES ON SEMI-POLAR OR NON-POLAR CRYSTALLINE PLANS
CN111183523A (zh) 在源极区和漏极区之间包括第一和第二半导体材料的晶体管及其制造方法
US20230132548A1 (en) Pre-flow of p-type dopant precursor to enable thinner p-gan layers in gallium nitride-based transistors
TWI713632B (zh) 使用交叉點溝槽設計獲得超低缺陷密度氮化鎵(GaN)的方法