TWI443712B - 半導體晶圓及其製造方法 - Google Patents

半導體晶圓及其製造方法 Download PDF

Info

Publication number
TWI443712B
TWI443712B TW097110493A TW97110493A TWI443712B TW I443712 B TWI443712 B TW I443712B TW 097110493 A TW097110493 A TW 097110493A TW 97110493 A TW97110493 A TW 97110493A TW I443712 B TWI443712 B TW I443712B
Authority
TW
Taiwan
Prior art keywords
oxide layer
layer
oxide
wafer
semiconductor wafer
Prior art date
Application number
TW097110493A
Other languages
English (en)
Other versions
TW200845137A (en
Inventor
Peter Storck
Original Assignee
Siltronic Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siltronic Ag filed Critical Siltronic Ag
Publication of TW200845137A publication Critical patent/TW200845137A/zh
Application granted granted Critical
Publication of TWI443712B publication Critical patent/TWI443712B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/024Group 12/16 materials
    • H01L21/02403Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02142Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing silicon and at least one metal element, e.g. metal silicate based insulators or metal silicon oxynitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/022Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being a laminate, i.e. composed of sublayers, e.g. stacks of alternating high-k metal oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02255Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02293Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process formation of epitaxial layers by a deposition process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02362Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment formation of intermediate layers, e.g. capping layers or diffusion barriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02469Group 12/16 materials
    • H01L21/02472Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02488Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02494Structure
    • H01L21/02496Layer structure
    • H01L21/02505Layer structure consisting of more than two layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02494Structure
    • H01L21/02496Layer structure
    • H01L21/0251Graded layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02516Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02598Microstructure monocrystalline
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31604Deposition from a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31691Inorganic layers composed of oxides or glassy oxides or oxide based glass with perovskite structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02178Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing aluminium, e.g. Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02181Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing hafnium, e.g. HfO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02192Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing at least one rare earth metal element, e.g. oxides of lanthanides, scandium or yttrium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24942Structurally defined web or sheet [e.g., overall dimension, etc.] including components having same physical characteristic in differing degree
    • Y10T428/2495Thickness [relative or absolute]
    • Y10T428/24967Absolute thicknesses specified
    • Y10T428/24975No layer or component greater than 5 mils thick
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/26Web or sheet containing structurally defined element or component, the element or component having a specified physical dimension

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Recrystallisation Techniques (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Physical Vapour Deposition (AREA)

Description

半導體晶圓及其製造方法
本發明涉及一種分層的半導體晶圓及其製造方法。
絕緣體上覆半導體(SOI)晶圓包括一通常由單晶矽、電絕緣材料層(所謂的「埋入式氧化物層」,BOX)以及與其相連的半導體材料的表面層(頂層或器件層)所構成的基底晶圓(處理晶圓或基礎晶圓),該晶圓的表面層就是所謂的活性層,該活性層係用於製造電子元件。
SOI晶圓可以透過各種不同的方法製造:首先,廣泛使用的方法是將半導體材料的薄層從供體晶圓轉移至基底晶圓。在轉移之前,使供體晶圓或基底晶圓或兩者的表面氧化以形成絕緣層,該方法稱為「層轉移」。其次,將氧離子植入基底晶圓的一個表面內並隨後退火該基底晶圓以形成氧化矽層,由此便可在矽基底晶圓內直接形成絕緣層,該方法稱為「氧植入分離法(SIMOX)」。
第一種方法(層轉移)由於密集加工步驟的緣故,所以成本高。這對於矽和特定範圍內的鍺而言是充分發展的,但是不適用於替代的半導體,如氮化鎵(GaN)、氧化鋅(ZnO)或用於活性層的其他材料。此外,該方法受限於存在適當直徑的塊體晶圓(bulk wafer)的半導體材料,對於許多令人感興趣的材料(如碳化矽(SiC)、砷化鎵(GaAs)或氮化鎵(GaN))而言是 個問題。
第二種方法(SIMOX)受限於存在適當直徑的塊體晶圓的材料,這些材料對於透過植入後退火步驟實施離子植入以及形成埋入式氧化物層是可行的。該方法由於所需的設備(尤其是對於離子植入而言)以及長的加工時間,所以成本高。
隨後在矽晶圓上沉積異質磊晶埋入式氧化物層及半導體層是製造SOI晶圓的第三種方法,例如H.J.Osten等人的論文「結晶鐠於矽上之生長(Growth of crystalline praseodymium oxide on silicon)」,晶體生長期刊235(2002),229~234及T.Schrder等人的論文「hex-Pr2 O3 (0001)/Si(111)支撐系統上之磊晶矽(111)膜的結構、雙晶作用及介面組成(Structure,twinning behavior,and interface composition of epitaxial Si(111)films on hex-Pr2 O3 (0001)/Si(111)support systems)」,物理應用期刊98(2005),123513-1~123513-6中所描述的用於磊晶矽(epi-Si)/六方Pr2 O3 /Si系統者。該方法包括在矽基底晶圓上磊晶沉積一由具有六方晶體結構的氧化鐠所構成的絕緣體層,並隨後在絕緣體層上磊晶沉積一矽層。
WO 03/096385 A2揭露一種類似的方法。該方法提及以氧化鈰(CeO2 )、氮化鋁(AlN)及氧化鑭鋁(LaAlO3 )作為該絕緣體層的材料。這些材料的晶格常數及立方晶體結構與矽接近。諸如LaAlO3 的三元材料可用於使絕緣體層的晶格常數適用於覆蓋的半導體層(例如矽-鍺,SiGe)。視情況,可以透過在氧化氛圍中實施熱處理從而在矽基底晶圓與磊晶沉積的絕緣體層 之間的介面處生長一非晶形氧化矽的薄層。若需要具有低介電常數的電介質,則較佳形成該層。WO 03/096385 A2並未記述該氧化矽層的任何其他的效果。
以根據WO 03/096385 A2的SOI晶圓作為製造電子器件的基底時,該等SOI晶圓具有若干缺點:僅在非常有限範圍內的晶格常數可被採用:La2 O3 、LaAlO3 及Al2 O3 具有不同的晶體結構。La2 O3 具有立方Ia-3晶體結構,而Al2 O3 具有R3CH對稱性的剛玉結構。若混合兩種氧化物,則取決於La/Al比而會產生各種不同的結構,例如LaAlO3 在室溫下具有R-3mR對稱性的鈣鈦礦型結構。由於結構不同,無法以0至1之任意所欲比例混合La2 O3 及Al2 O3 ,即存在互溶性間隙。鈣鈦礦型結構僅存在於約0.8至約1.2的La/Al比。此外,該結構不適合在其上磊晶況積單晶立方半導體材料。
a)由於錯配應變(misfit strain)以及b)由於異質結構中材料的熱膨脹係數不同而造成的熱錯配(thermal mismatch),埋入式氧化物晶格從矽基底不完全的去耦合會導致缺陷產生。例如後者效應會導致在製造SOI晶圓期間之溫度劇烈變化期間(退火以及冷卻迴圈)以及在加工IC器件期間於SOI結構中形成微裂紋。
絕緣層及薄的附加氧化矽層一起提供不足的絕緣性。由於不存在相對於電流通路係垂直取向的且阻止漏電流的晶界,磊晶氧化物通常具有相當高的漏電流。在直接隧道現象的狀況下,薄的非晶形SiO2 層由於其厚度值也不是有效的。晶圓只有在高 溫下退火才能在各種情況下獲得更厚的SiO2 層。然而這會損害磊晶氧化物層的結晶度,且因此而破壞了表面半導體層完美生長的基礎。這因為在氧化步驟之後建議「修復退火」(WO 03/096385 A2,第5頁第16行)而變得顯而易見。此外,要求精確控制介面狀態密度以透過寄生電荷捕捉效應(parasitic charge trapping effects)而避免埋入式氧化物中的滯後浮體效應(hysteretic floating body effects)。
因此,本發明的目的在於提供一種用於製造SOI(絕緣體上覆半導體)結構的基底,其允許高靈活性地調整絕緣體層的晶格尺寸,以集成包括各種具有高結晶品質材料的完全鬆弛的或應變的半導體層。另一個目的在於在半導體層與基底晶圓之間實現足夠的晶格去耦合及絕緣。需要一種氧化物結構,其與Si基底的介面透過製備具有適合於所欲應用的參數之介面層而可以精確控制。
本發明涉及一種包括以下給定順序之層的半導體晶圓:-一實質上由矽組所構成的單晶基底晶圓1;-一第一非晶形中間層2,其包括電絕緣材料且厚度為2奈米至100奈米;-一單晶態的第一氧化物層3,其具有立方Ia-3晶體結構及(Me12 O3 )1-x (Me22 O3 )x 的組成,其中Me1和Me2均為金屬且0x1,以及具有一與該基底晶圓的材料的晶格常數 差異為0%至5%之晶格常數。
本發明還涉及一種用於製造上述半導體晶圓的第一種方法,其包括以下給定順序的步驟:a)提供基底晶圓1;b)在該基底晶圓1的至少一個表面上磊晶沉積第一氧化物層3;以及e)在包含分壓為10-6 毫巴至1巴的氧的氛圍中,於200至1000℃的溫度下熱處理所得之分層晶圓10至100分鐘,從而在基底晶圓1與第一氧化物層3之間的介面處形成第一非晶形中間層2。
本發明還進一步涉及一種用於製造上述半導體晶圓的第二種方法,其包括以下給定順序的步驟:a)提供基底晶圓1,該基底晶圓具有Si(111)的晶體晶格取向;b)在該基底晶圓1的至少一個表面上磊晶沉積第一氧化物層31,該第一氧化物層31具有六方晶體結構及(Me12 O3 )1-x (Me22 O3 )x 的組成,其中Me1和Me2均為金屬且0x1,以及具有一與該基底晶圓材料的晶格常數差異為0%至5%之晶格常數;以及e)在包含分壓為10-6 毫巴至1巴的氧的氛圍中,於200至1000℃的溫度下熱處理所得之分層晶圓10至100分鐘,從而將具有六方晶體結構的第一氧化物層31轉化為具有立方Ia-3晶體結構的第一氧化物層3,藉此亦於基底晶圓1與第一氧化物層3之間的介面處形成第一非晶形中間層2。
在第一步驟a)中(第1圖和第2圖),提供單晶基底晶圓1,其實質上係由單晶矽所構成,較佳包含90%至100%的矽,更佳包含98%至100%的矽。基底晶圓可包含常用的摻雜劑或者矽技術領域中已知的雜質。基底晶圓1較佳具有Si(001)、Si(111)或Si(110)的晶格取向。
根據本發明在該方法的步驟b)中,在基底晶圓1的至少一個表面上磊晶沉積單晶態的第一氧化物層3(第1圖和第2圖)。第一氧化物層3具有(Me12 O3 )1-x (Me22 O3 )x 的組成,其中Me1和Me2均為金屬。為了確保100%的互溶性,較佳使用其氧化物Me12 O3 和Me22 O3 具有Ia-3對稱性的金屬Me1和Me2。較佳地,Me1和Me2之任一係為稀土金屬或過渡金屬;更佳地,Me1為鐠,Me2為釔。相對於Si而言,Pr2 O3 約2%過大,Y2 O3 約2%過小。因此,在50:50的基礎上,即(Pr2 O3 )0.5 (Y2 O3 )0.5 ,該混合物能夠匹配Si的晶格尺寸。此外,其提供以Pr2 O3 結束並透過氧化而集成「內部儲氧池(internal oxygen reservoir)」PrO2 之優點,這將於以下步驟d)中描述。然而,這僅是許多可能性中的一個實例。係數x滿足不等式0x1,較佳滿足不等式0<x<1,且係適合使第一氧化物層3的晶格常數與基底晶圓的材料的晶格常數差異為0%至5%,較佳為0%至2%。氧化物均無法完全地符合Si的晶格尺寸。僅透過混合才可完全地符合。較佳地,第一氧化物層3具有均勻的組成,並因此而具有橫穿其整個厚度的均勻晶格常數。但也可能直接以組成梯度 (composition gradient)開始。較佳地,第一氧化物層3的厚度至少為1奈米。
第一氧化物層3具有立方Ia-3晶體結構。在多數情況下,尤其是當基底晶圓1的表面為(001)或(110)取向時,在步驟b)中,第一氧化物層3可在基底晶圓1的表面上直接磊晶生長。然而,若基底晶圓1具有(111)取向的表面,便不可能總是直接生長成立方Ia-3氧化物。例如,Pr2 O3 在Si(111)表面上以六方相生長。若無法直接生長立方氧化物,則在步驟b)中,在基底晶圓1的至少一個表面上沉積具有六方晶體結構的第一氧化物層31。然後將該層轉化為(熱動力學穩定的)具有立方Ia-3晶體結構的第一氧化物層3。該相轉化過程是在步驟e)的熱處理期間自動實現的,如下文所述。熱處理也可分為相轉化及介面優化步驟。
在視情況的步驟c)中(第1圖和第2圖),可以在第一氧化物層3的表面上磊晶沉積單晶態的第二氧化物層4。第二氧化物層4也具有立方Ia-3晶體結構及(Me32 O3 )1-y (Me42 O3 )y 的組成,其中Me3和Me4均為金屬。為了確保100%的互溶性,較佳使用其氧化物Me32 O3 和Me42 O3 具有Ia-3對稱性的金屬Me3和Me4。較佳地,Me3和Me4之任一為稀土金屬或過渡金屬;更佳地,Me3為鐠,Me4為釔。係數y滿足不等式0y1,較佳滿足不等式0<y<1。第二氧化物層4的組成隨該層的厚度改變。y係始於第一氧化物層3介面處的y1值,且隨橫穿第二氧化物層4的厚度改變,以實現第二氧化物層4材料的晶格常 數隨橫穿其厚度發生改變。y係結束於第二氧化物層4表面處的y2值。選擇y1值以使第二氧化物層4在其介面處至第一氧化物層3的晶格常數與第一氧化物層3材料的晶格常數差異為0%至2%,從而確保以有限的缺陷密度生長單晶氧化物。較佳地,y2值係根據沉積在第二氧化物層4表面上的層的晶格常數進行選擇,以實現各層之間的晶格匹配。為了使第二氧化物層4內的缺陷密度最小化,對於一方面的應變效應與另一方面感興趣的氧化物成分內的缺陷成核能之間的相互作用而言,較佳係透過改變y1與y2之間的濃度梯度以最佳化晶格常數的改變。
若待沉積至第二氧化物層4表面上的任何附加層(例如由單晶半導體材料所構成的表面層8或第三氧化物層50)具有與第一氧化物層3大致相等的晶格常數,則可以省略步驟c)。若不是此種情況,較佳實施能夠使y1值適合於相鄰的第一氧化物層3之晶格常數的步驟c),以適當方式改變第二氧化物層橫穿其厚度的組成,並以適合於待沉積的下一層之晶格常數的y2值結束。
在另一個視情況的步驟d)中(第2圖),在第二氧化物層4的表面處磊晶沉積具有立方Ia-3晶體結構及Me52 O3 的組成的單晶態第三氧化物層50。Me52 O3 是可被進一步氧化成具有Me52 Ow 的組成之更高價氧化物的金屬氧化物,其中3<w4。典型的實例是表現出各種不同的氧化物相Me52 Ow 的鐠(Pr)和鋱(Tb),其中w係在3至4的範圍內,以及二氧化鈰(CeO2 )和二氧化釹(NdO2 )的特殊情況中w=4。步驟d)係在步驟b) 之後或者步驟b)和c)之後及在步驟e)之前實施。若實施該步驟,由Me52 O3 所構成的第三氧化物層50進一步氧化,因而在以下的步驟e)中轉化為Me52 Ow 組成的第三氧化物層51,其中3<w4。第三氧化物層51係用作儲氧池,其在以下步驟h)的進一步熱處理中會促進第二非晶形中間層7的形成。該層的厚度較佳係在1奈米至100奈米的範圍內。
在其他步驟e)中(第1圖和第2圖),在包含分壓為10-6 毫巴至1巴的氧的氛圍中,於200至1000℃的溫度下,較佳為300至600℃的溫度下熱處理所得之分層晶圓10至100分鐘。可以分子氧(O2 或臭氧O3 )的形式或者以氧化合物的形式(如一氧化二氮(N2 O))或者以原子氧的形式來供應氧,還可使用含氧等離子體(plasma)。該熱處理會在基底晶圓1與第一氧化物層3之間的介面處形成第一非晶形中間層2。第一非晶形中間層2的厚度為2奈米至100奈米,較佳為3奈米至10奈米。取決於第一氧化物層3的材料,第一非晶形中間層2包含氧化矽或金屬矽酸鹽或兩者。第一非晶形中間層2的厚度是藉由熱處理條件(溫度、持續時間、氧分壓、供氧形式)而確定的。因此,選擇熱處理條件以獲得具有所欲厚度及所欲電學特性的非晶形中間層2。第一非晶形中間層2具有雙重目的,即首先使第一氧化物層3和視情況的其他氧化物層與剛性Si基底晶圓1去耦合以避免熱錯配問題(產生缺陷、薄膜破裂等),以及其次為使所設計的晶圓結構的電學特性最佳化(在1V下,漏電流通常小於10-8 安培/平方公分;具有效介電常數值(effective dielectric constant values)為4至16的電容;介面狀態的密度低於1012 /平方公分,氧化埋層氧化物的高崩潰電場最高為10 MV/公分等)。
舉例言之,若Si(111)上的單晶立方Y2 O3 氧化物層在1個大氣壓的分子氧內、於600℃下加熱該系統30分鐘,則可在矽基底晶圓1與第一氧化物層3之間的介面實施後沉積氧化,形成由矽酸釔所構成之6奈米厚的非晶形中間層2。以後述方式控制非晶形中間層2在提高異質結構的結構特性和電學特性方面的效果。在結構方面,立方Y2 O3 薄膜在處理之後完全鬆弛,由此控制氧化物薄膜與剛性矽基底1的去耦合。具體而言,使氧化物薄膜結構內的基底誘導應變釋放,單晶氧化物薄膜浮在非晶形中間層2上,使其具有對應的晶格間距的塊體結構。在此情況下可避免薄膜與基底之間的熱錯配問題,以使相對於剛性耦合的Y2 O3 /Si(111)異質結構的情況,Y2 O3 薄膜顯示出改善的結晶品質。在電學特性方面,非晶形中間層在±1V下使漏電流降低至小於10-8 安培/平方公分的數值,並實現8 MV/公分的介電擊穿場。此外,可透過在實施附加的氣體處理(例如形成氣體退火等)之後形成非晶形中間層而實現低於1011 /平方公分的介面狀態密度。
形成特定厚度的該第一非晶形中間層2需要從氛圍中擴散氧通過至少第一氧化物層3至該層與矽基底晶圓1之間的介面。氧化物層的層積厚度可為數十奈米。與WO 03/096385 A2相比,根據本發明之第一氧化物層3及視情況其他氧化物層所列 舉的材料明顯地可促進該擴散過程。氧化物中的氧傳導率是離子傳導的特殊情況。質量傳送(mass transport)是透過由所涉及的離子(在此情況下是氧陰離子)跳躍至特殊晶格位點(間隙、缺陷等)的過程而發生,其在任何情況下皆要求基質的特定柔性(flexibility)。具有Ia-3晶體結構的Me2 O3 氧化物係屬於所謂規則有序的(ordered)氧空位晶體結構。具有Ia-3晶體結構的Me2 O3 氧化物之固有空位結構提供晶格的柔性,從而即使在200℃的溫度下,將這些化合物放置於已知的最佳氧導體中也能擴散氧。本案發明人發現若第一氧化物層3係由具有Ia-3對稱性的(Me12 O3 )1-x (Me22 O3 )x 所構成,可以在步驟e)的熱處理期間,即使在相對較低的溫度下也能形成足夠厚的第一非晶形中間層2。低溫氧化退火能夠保持磊晶氧化物層的結晶度。一般而言,根據固態化學的塔姆準則(Tamm rule),氧化物中的離子遷移率在溫度低於熔化溫度約一半時是可以忽略的。然而對於本發明而言,重要的是已知金屬陽離子遵守塔姆準則,而立方Ia-3晶體結構的氧次晶格不遵守塔姆準則。具體而言,由於立方Ia-3晶體結構的熔化溫度通常遠高於2000℃,在1000℃以下實質上不會發生金屬陽離子的質量傳送,但是即使在300℃的溫度下也能檢測到高的氧遷移率。具有Ia-3晶體結構的A2 O3 氧化物的該特性打開一大的溫度窗,從而一方面在氧化環境中,在包含具有所欲特性的氧化物層(3,4,50)的緩衝氧化物薄膜下面製備非晶形中間層2,而另一方面避免非所欲金屬陽離子擴散進入Si基底晶圓1內。必須嚴格避免Si基底內的金屬 污染物,因為通常已知這些雜質對於晶圓結構的電學特性(載流子壽命、遷移率等)具有負面影響。
若在步驟e)之前實施視情況的步驟d),則步驟e)的熱處理不僅形成第一非晶形中間層2,且如上所述將第三氧化物層50的Me52 O3 進一步氧化成Me52 Ow ,其中3<w4,並因此將其轉化為第三氧化物層51(第2圖)。若Me5 是鐠,在氧化之後w=4,即形成PrO2 。在其他的步驟h)中,該層係用作內部儲氧池。
在視情況的步驟f)中(第2圖),可以在第三氧化物層51的表面上磊晶沉積單晶態的第四氧化物層6。第四氧化物層6也具有立方Ia-3晶體結構及(Me62 O3 )1-z (Me72 O3 )z 的組成,其中Me6和Me7均為金屬。為了確保100%的互溶性,較佳使用其氧化物Me62 O3 和Me72 O3 具有Ia-3對稱性的金屬Me6和Me7。較佳地,Me6和Me7各自為稀土金屬、過渡金屬如鈧(Sc)、釔(Y)或錳(Mn),或主族(main grooup)金屬如銦(In)、鉈(Tl)、銻(Sb)或鉍(Bi)。係數z滿足不等式0z1,較佳滿足不等式0<z<1。類似於第二氧化物層4,第四氧化物層6的組成隨該層的厚度改變。z係始於第三氧化物層51介面處的z1值,且隨橫穿第四氧化物層6的厚度改變,以實現第四氧化物層6材料的晶格常數隨橫穿其厚度發生改變。z係結束於第四氧化物層6表面處的z2值。可以選擇金屬Me6和Me7以及係數z1,從而使第四氧化物層6在其介面處至第三氧化物層51的晶格常數符合第三氧化物層51的晶格常數。同樣較佳地,取決於待沉 積在第四氧化物層6表面上的層的晶格常數而選擇金屬Me6和Me7以及係數z2,以實現各層之間的晶格匹配。
步驟f)較佳僅與步驟d)和e)一起實施,以d)→e)→f)的順序實施。若省略步驟d),即若不沉積由Me52 O3 所構成的第三氧化物層50,Me52 O3 隨後被氧化成Me52 Ow (3<w4),則無需第四氧化物層6。第四氧化物層6主要係用於使第三氧化物層的晶格常數數值適合於待沉積在第四氧化物層6表面上的其他附加層(例如由半導體材料所構成的表面層8)的數值。
即使存在由Me52 Ow (3<w4)所構成的第三氧化物層51,若待沉積在第四氧化物層6表面上的任何附加層(例如由單晶半導體材料所構成的表面層8)的晶格常數與第三氧化物層51大致相等,則也可以省略步驟f)。若不是此種情況,較佳實施能夠使z1值適合於相鄰的第三氧化物層51之晶格常數的步驟f),以適當方式改變第四氧化物層橫穿其厚度的組成,並以適合於待沉積的下一層之晶格常數的z2值結束(晶格常數的實例如第3圖和第4圖所示)。
術語「適合於晶格常數」可以是指以經定義方式之晶格匹配或晶格錯配。若下一層應為壓縮應變層,則相鄰氧化物層的晶格常數必須小於下一層。若下一層應表現出拉伸應變,則相鄰氧化物層必須具有更大的晶格常數。該原則適用於氧化物層與由單晶半導體材料所構成的表面層8之間的任何介面。例如,在由純矽所構成的表面層8的情況下,由於更高的載流子遷移率而需要藉由超過2%的錯配所產生之拉伸應變以實現IC相關 性能的增加。
根據本發明之分層的半導體晶圓包括至少一個矽基底晶圓1、第一非晶形中間層2及第一氧化物層3,該半導體晶圓可以有利地用作磊晶沉積一由半導體材料所構成的表面層8之基底。該層可以在其他視情況的步驟g)中(第1圖和第2圖),沉積在第一氧化物層3的表面上(即步驟a)、b)和e)之後;第1圖和第2圖)或者沉積在第二氧化物層4的表面上(即步驟a)、b)、c)和e)之後;第1圖)或者沉積在第三氧化物層51的表面上(即步驟a)、b)、c)、d)和e)之後;第2圖)或者沉積在第四氧化物層6的表面上(即步驟a)、b)、c)、d)、e)和f)之後;第2圖)。
表面層8的半導體材料例如可以是:第IV族半導體,如矽(Si)、鍺(Ge)、矽-鍺(Si1-a Gea ,0<a<1)、碳化矽(SiC);III-V族半導體,如磷化鎵(GaP)、磷化鋁(AlP)、氮化鎵(GaN)、砷化鎵(GaAs)、砷化鋁(AlAs)、砷化銦(InAs)、氮化銦(InN)、磷化銦(InP);完全匹配GaAs晶格的半導體,如磷化鎵銦(Ga0.51 In0.49 P)或砷磷化銦(In0.51 As0.49 P);II-VI族半導體,如硫化鋅(ZnS)和氧化鋅(ZnO)。所有材料均為單晶。
氧化物層的堆積具有立方Ia-3晶體結構,且在任何情況下具有與基底晶圓1相同的取向(即Si(001)晶圓上的(001)、Si(110)晶圓上的(110)及Si(111)晶圓上的(111))。表面層8可具有以下的結構和取向:若Si(001)晶圓係用作基底1,則表面層8亦具有立方晶體結構和(001)取向。若Si(110)晶圓係用作基底1,則 表面層8亦具有立方晶體結構和(110)取向。若Si(111)晶圓係用作基底1,則表面層8可具有立方晶體結構和(001)取向,或者具有六方晶體結構和(0001)取向。
表面層8可以是鬆弛的或應變的,若其係用於沉積半導體材料的應變層,則該層的厚度不應超過偽形態(pseudomorphic)生長的臨界厚度。
取決於目標應用,表面層8的厚度較佳為10奈米至50微米。
在進一步視情況的步驟h)中,於200至1000℃,較佳在300至600℃的溫度下熱處理所得分層的晶圓10至100分鐘,從而在第四氧化物層6與表面層8之間的介面處形成第二非晶形中間層7。該第二非晶形中間層7的厚度較佳為0.5奈米至100奈米,更佳為2奈米至100奈米,最佳為3奈米至10奈米。取決於相鄰氧化物層(通常為第四氧化物層6)的材料,第二非晶形中間層7包括氧化矽或金屬矽酸鹽或兩者。第二非晶形中間層7的重要性取決於應用。例如,在完全耗盡的CMOS技術的情況下,需要避免由於磊晶氧化物層過高的電容和洩漏(leakage)值而導致的非所欲暗道(back channel)及串音干擾(cross talk)效應。
第二非晶形中間層7的厚度是由熱處理條件(即溫度和持續時間)來決定。例如,經發現,當異質結構在保護性氮氛圍中、於600℃下退火30分鐘時,在磊晶矽層8與具有嵌入的PrO2 層51之Pr2 O3 基礎緩衝氧化物層6之間形成一由矽酸鐠所構成、厚度為5奈米的非晶形中間層7。第二非晶形中間層7提供 與第一非晶形中間層2相同的目的,亦即,使半導體層8與剛性的支撐異質結構去耦合,以避免熱錯配問題,並改善電學特性。典型參數在關於製備非晶形中間層2的描述中已有提到。
視情況的步驟h)較佳僅於在步驟g)中沉積表面層8之後才實施,即僅與步驟g)一起實施。
步驟h)較佳在步驟g)之後立即實施,而不在兩個步驟之間冷卻分層的晶圓。這能夠避免由於氧化物與表面層8的半導體的熱膨脹係數不同而產生的缺陷,且確保高品質電學特性(絕緣、低電荷捕捉密度(charge trapping densities)等)。
形成特定厚度的該第一非晶形中間層2需要從氛圍中,擴散氧通過至少第一氧化物層3至該層與矽基底晶圓1之間的介面處。在形成第二非晶形中間層7時,半導體晶圓的表面被由半導體材料所構成的表面層8所覆蓋,實質上阻礙了從含氧氛圍中擴散氧進入半導體晶圓。因此,幾乎無法使用含氧氛圍氧化由半導體材料所構成的表面層8之間的介面。由於形成第二非晶形中間層7仍然需要該氧化,較佳係將內部氧源集成至堆積的氧化物層內。較佳透過由Me52 Ow (3<w4)所構成的上述第三氧化物層51(透過在步驟d)中沉積Me52 O3 的層而形成,並如上所述在步驟e)中氧化該層)而可以實現該作用。在步驟h)熱處理期間,Me52 Ow 被再次還原為Me52 O3 。過量的氧可以容易地擴散通過第四氧化物層6(若存在)並氧化由半導體材料所構成的表面層8與相鄰的氧化物層(例如第四氧化物層6)之間介面處的半導體材料。例如,PrO2 在正常條件下是穩定的氧 化物化合物。然而在與半導體材料相接觸時,透過PrO2 中相對鬆弛地鍵結的晶格氧來促進介面處的氧化反應。因此,在高於300℃的溫度下將外部氧供應切斷時,PrO2 還原為Pr2 O3 ,並在介面處形成半導體薄膜的氧化物。取決於所接觸的材料,Pr2 O3 可與該半導體氧化物混合,例如與SiO2 混合從而形成矽酸鐠。
與WO 03/096385 A2相比,根據本發明的半導體晶圓具有以下優點:首先,本案發明人發現,具有可調整晶格參數之立方Ia-3結構的經混合金屬氧化物可採用磊晶生長法而輕易地沉積在矽基底晶圓上。與WO 03/096385 A2中給出的具有六方(AlN:P63mc)或三斜(LaAlO3 :R-3mR)對稱性之可調整晶格參數的材料相比,它們更適於矽的立方晶格。
此外,本發明克服了異質磊晶法本身所缺乏的靈活性,其通常導致如WO 03/096385 A2所述的高度專一化的系統。本發明的混合緩衝氧化物法是基於立方Ia-3 Al2 O3 晶體結構,其在週期表上是非常普通的,因此可適合於表面層8之大量有價值的半導體材料。
例如,第3圖所示為可用作Me62 O3和Me72 O3 以及視情況而定可用作Me12 O3 、Me22 O3 、Me32 O3 或Me42 O3 之各種不同的立方金屬氧化物的半單胞(half unit cell)尺寸(以計;1=0.1奈米)。所有立方Me2 O3 Ia-3晶體結構的單胞尺寸在數個百分比以內為最普通的立方半導體結構的晶格2倍。以此方式,這些氧化物在立方半導體上的異質磊晶導致形成作為最緊密結構的 (2×2)重位元點陣(coincidence lattice)。為了更容易評估晶格匹配可能性,將立方半導體的單胞尺寸(第4圖)與立方Me2 O3 Ia-3氧化物的晶格尺寸數值的一半(第3圖)相比。
若基底晶圓1具有Si(001)晶面取向,則第3圖和第4圖是可適用的。透過混合這些二元金屬氧化物中的兩種,可以實現二元氧化物晶格常數之間的晶格常數的整個範圍。具有立方Ia-3晶體結構的所有二元金屬氧化物是100%可互溶的。因此,一方面可以容易地選擇與矽基底晶圓1匹配之適當的金屬氧化物(Me12 O3 、Me22 O3 、Me32 O3 、Me42 O3 ),另一方面可選擇與表面層8的半導體材料匹配之適當的金屬氧化物(Me62 O3 和Me72 O3 )。如第3圖所示,可採用從約0.47奈米至約0.57奈米之寬範圍內的半單胞尺寸。第4圖所示為可用作表面層8材料的一些立方半導體材料之單胞尺寸(以計)。暗灰色區域包含了可以透過僅混合Me代表稀土元素之Me2 O3 Ia-3氧化物而匹配之晶格參數的範圍。灰色區域包括可以透過混合Me代表稀土元素、過渡金屬或主族元素之Me2 O3 Ia-3氧化物而匹配的晶格參數。亮灰色區域包含了可以透過混合Me代表稀土元素的Me2 O3 Ia-3氧化物而在±4%以內匹配的晶格參數。
第5圖和第6圖所示為基底晶圓具有Si(111)晶面取向時的等效資料。第5圖所示為與第3圖所示相同之立方金屬氧化物的(111)表面單胞尺寸(以計)。第6圖所示為可用作表面層8材料之各種不同的六方半導體材料之(0001)表面單胞尺寸(以計)。所有立方(111)Me2 O3 Ia-3晶體表面的表面單胞尺寸在數 個百分數以內為最普通的六方半導體結構的(0001)基面的2倍。以此方式,(0001)取向的六方半導體在這些具有(111)取向的立方氧化物上之異質磊晶導致形成作為最緊密結構的(2×2)重位元點陣(coincidenct lattice)。為了更容易評估晶格匹配可能性,將六方半導體的(0001)單胞尺寸(第6圖)與立方(111)Me2 O3 Ia-3氧化物平面的晶格尺寸數值的一半(第5圖)加以比較。第6圖中的陰影區域與第4圖中的含義相同。
此外,同一種材料的表面層8通常可以完全鬆弛或應變的方式集成。該方法的高度靈活性原則上提供以下優點:在Si技術平臺上製備磊晶層系統,其具有目前無法達到的結構品質(缺陷密度不大於1012 個/平方公分等),或者甚至打開朝向目前仍不具可行性之新材料集成方法的途徑。
其他重要的優點是,已知具有Ia-3結構之金屬氧化物有高的氧傳導率。該特性加上集成內部儲氧池(例如PrO2 形式)的選擇,可提供以下優點:在磊晶氧化物層3至6與Si基底晶圓1之間形成非晶形中間層2、7;以及若需要,在磊晶氧化物層3至6與表面層8之間形成非晶形中間層2、7。這些中間層對於使晶格去耦合而言是重要的,以避免由於幾何晶格錯配以及熱錯配而產生缺陷。當然,磊晶沉積的表面層8之高度結構品質轉變成其電學性能的優異特性(載流子遷移率、壽命、在故障之前的平均時間等)。此外,非晶形中間層2、7對於異質結構之電學特性的調整具有決定性的作用(氧化物的絕緣、電容、介面陷阱等)。
此外,一些Ia-3 A2 O3 氧化物(如Y2 O3 )表現出高的導熱率,有利於在大規模微電子器件領域內的許多應用。
本發明能夠僅透過磊晶沉積及熱處理步驟製造高品質SOI晶圓。較佳應用於不具有任何器件結構的原始矽晶圓。根據本發明之各層較佳係沉積在矽晶圓的至少一個完整的平面上。
用於磊晶沉積各層的方法:
方鐵錳礦混合氧化物成分及半導體,均可透過縮寫分別為PVD和CVD的物理或化學氣相沉積法進行沉積。在PVD的情況下,透過普通的電子轟擊和/或熱蒸發技術而加熱目標材料。在CVD的情況下,應用各種詳細制定的CVD技術(高壓CVD、液體脈衝CVD等)。沉積溫度為200至1200℃的範圍內,但熱預算在400至800℃的範圍內的生長條件係較佳的。可以調整來自各種目標物質的蒸發流量以製備所欲組成的混合薄膜(例如具有化學計量數梯度的經混合緩衝氧化物薄膜、如SiGe之化合物半導體薄膜等等)。沉積流量通常係在1至100奈米/秒的範圍內。
測量方法:
結構:非破壞性地透過干涉技術(例如X射線反射及橢圓偏光儀(ellipsometry))探測薄膜和介面層的厚度以及各表面和介面的粗糙度。此外可以利用諸如原子力顯微鏡(AFM)和掃描穿隧道顯微術(STM)的掃描探測技術來量化表面粗糙度參數。這些層的結晶品質主要係透過X射線繞射技術加以表徵。平面內(in-plane)和平面外(out of plane)X射線繞射測量係用於 確定氧化物緩衝與半導體層相對於Si基底晶圓的磊晶關係。此外,X射線繞射可提供關於薄膜的長程規則性(long-range order)之高度平均化的資訊,即可以量化缺陷密度和應變效應。可以透過穿透式電子顯微鏡(TEM)和拉曼研究進一步確定這些關於缺陷密度和應變的結果。非破壞性地透過拉塞福背向散射分析(RBS)或破壞性地借助於X射線光電子光譜學(XPS)和飛行式時間二次離子質譜術(Tof-SIMS)濺射技術來研究異質結構的化學計量數。後者技術還用於以高靈敏度來確定異質結構中的雜質程度。
電學特性:透過J-V測量(溫度相關性;過渡現象等)進行洩漏研究。透過頻率相關之C-V測量來補充這些J-V測量,以研究緩衝氧化物的介電常數特性以及介面狀態密度。此外,深能階暫態譜術(DLTS)可用於研究氧化物/半導體邊界處之介面和陷阱狀態。霍爾測量係用於測定磊晶半導體層內的載流子濃度及遷移率。
實施例1
Si(001)基底晶圓1上藉由方鐵錳礦相關的氧化物緩衝層之由矽-鍺(Si1-a Gea ,a=0至1;SiGe)所構成的表面層8之異質磊晶。
根據本發明的一個實施方案(參見第2圖),提供一種適合在Si(001)基底晶圓1上藉由Ia-3型經混合之緩衝氧化物層而整體集成由SiGe所構成的異質磊晶表面層8的結構,從而跨越從a=0(100%Si)至a=1(100%Ge)之可能組成的整個範圍。本發明 的優點包括製備由SiGe所構成的單晶表面層8,a)其透過借助於適當的經混合緩衝氧化物混合物匹配所要求的晶格尺寸而具有高結構品質,及b)在半導體結構與氧化物緩衝之間透過沉積後處理引入絕緣的金屬矽酸鹽或二氧化矽介面層而具有高電學介面品質。
A)在Si(001)上製備起始氧化物樣板結構
基底晶圓1(步驟a))可以是Si(001)晶圓,例如通常係用於製造Si基礎積體電路(IC)。在對制定的Si(001)晶圓實施清洗法(RCA,Piranha等)之後,在步驟b)中透過cube-on-cube磊晶以(001)取向生長由經混合雙重氧化物(Pr2 O3 )1-x (Y2 O3 )x (x值等於0.5)所構成的第一氧化物層3。在此及隨後透過X射線繞射儀(XRD)來確定相及薄膜的磊晶關係。在此及隨後借助於定量的XPS來分析薄膜化學計量數,視情況地透過RBS校準一次。要求使用Pr2 O3 和Y2 O3 的50:50混合物以生長完全適合Si晶格尺寸(晶格常數a=5.431奈米)的第一氧化物層3。第一氧化物層3的厚度通常在10至100奈米的範圍內。在此及隨後非破壞性地透過XRR測量來測定薄膜厚度。然後在步驟c)中沉積約10奈米厚之由(Pr2 O3 )1-y (Y2 O3 )y 所構成的第二氧化物層4,其中Y2 O3 含量係逐步降低至零(y=0)。在步驟d)中使用該結構作為生長約10奈米厚之由化學計量的Pr2 O3 所構成的第三氧化物層52之樣板。然後無需冷卻晶圓而在步驟e)中實施熱處理(沉積後退火,PDA),在約500℃下於1個大氧壓的氧內加熱材料系統30分鐘。在此及隨後利用位於基底附近的熱電 偶元件進行基底溫度測量。PDA步驟係用於同時達到以下兩個主要目的。首先,方鐵錳礦相關的氧化物結構之高氧傳導率能夠在中等溫度下,使基底晶圓1與第一氧化物層3之間介面的沉積後氧化作用可穿過甚至相對較厚的氧化物層。除了使第一氧化物層3與基底晶圓1去耦合以避免由於熱膨脹係數不同(熱錯配效應)而產生缺陷外,所得的金屬矽酸鹽或二氧化矽化學計量數之第一非晶形中間層2提供具有高電學品質(高絕緣、低介面狀態密度、透過低k值的低電容耦合等)的介電結構。在此及隨後透過頻率和溫度相關的CV和JV測量技術來測定電學特性。
其次,在形成第一非晶形中問層2之後,正在進行的PDA處理使厚度約為10奈米的第三氧化物層50之化學計量Pr2 O3 氧化為PrO2 ,從而將其轉化為第三氧化物層51。在所有的稀土氧化物中,僅氧化鐠和氧化鈰形成三價和四價氧化物化合物。氧化鐠提供以下優點:Pr2 O3 和PrO2 是穩定的化合物,而在鈰的情況下,其有朝向CeO2 的強烈趨勢存在。在此方面,已知PrO2 化合物之弱鍵結的晶格氧,從而如下所述在本發明實施方案中使用該化合物作為「內部儲氧池」,以透過在隨後的PDA步驟中釋放晶格氧,並在埋入式氧化物與由半導體材料所構成的表面層8之間的介面氧化時獲得晶格氧。
B1)集成鬆弛的與應變的磊晶矽表面層8
本發明提供在Si(001)基底晶圓1上集成完全鬆弛及應變或壓縮的磊晶矽層之選擇。透過高解析度X射線繞射及拉曼光譜技 術來測定應變和鬆弛現象。為此在步驟f)中透過厚度約為10奈米之由(Pr2 O3 )1-z (Y2 O3 )z 所構成的組成逐漸變化(compositionally graded)之第四氧化物層6,使A)部分的起始氧化物樣板結構磊晶地過度生長。雙重氧化物薄膜係以z=0.9的組成開始生長以適合於PrO2 的晶格常數(a=0.533奈米);接著改變雙重氧化物薄膜組成以調整其晶格尺寸以生長完全鬆弛的或應變的磊晶Si(001)表面層8。首先,若Y2 O3 含量降低至零(z=0),則可以生長拉伸應變下的Si(001)磊晶表面層8。純Pr2 O3 頂層的晶格尺寸比矽晶體結構約大了2.5%。在此方面,在步驟g)中因Si而導致的磊晶過度生長係適合於製備具有與器件相關之應變的Si(001)表面層8,以提高電子和電洞的遷移率。其次,在步驟f)中因由(Pr2 O3 )1-z (Y2 O3 )z 所構成的組成逐漸變化並以z=0.5結束之第四氧化物層6所導致的過度生長的情況下,氧化物樣板係適合於Si晶格尺寸,並因此適合在步驟g)中產生完全鬆弛的Si(001)表面層8。此外,組成逐漸變化之由(Pr2 O3 )1-z (Y2 O3 )z 所構成的第四氧化物層6(其係以純Y2 O3 (z=1)層在其頂端作為結束)可提供晶格尺寸比Si小約2.5%的樣板,該樣板係用於半導體生長。該過程能夠在步驟g)中生長與器件相關的壓縮應力下之磊晶Si(001)表面層8。在步驟h)中實施最終PDA處理以使應變的或鬆弛的Si(001)表面層8與氧化物樣板去耦合。再者,第四氧化物層6中與Ia-3相關的(Pr2 O3 )1-z (Y2 O3 )z 雙重氧化物之高氧傳導率是其重要的物理性質,從而能夠使用第三氧化物層51中的PrO2 之弱鍵結晶格氧 來實現Si(001)磊晶表面層8與第四氧化物層6之間介面的氧化。在該過程中,第三氧化物層51的經埋入PrO2 被還原為Pr2 O3 ,從而將該層轉化為第三氧化物層52,同時在介面處形成金屬矽酸鹽或SiO2 的第二非晶形中間層7。在冷卻生長的材料堆積之前先形成第二非晶形中間層7是為避免由於氧化物與表面層8半導體的熱膨脹係數不同而產生缺陷,並且確保高品質電學特性(絕緣、低電荷捕捉密度等)的重要要求。
B2)集成應變的及鬆弛的磊晶Si 1-a Ge a (a=0至1)表面層8
在B2)部分中所述的氧化物支撐系統當然可用於集成不同化學計量數的磊晶SiGe薄膜之鬆弛的以及應變的表面層8。首先,可以在(Pr2 O3 )1-z (Y2 O3 )z 雙重氧化物薄膜的晶格匹配之第四氧化物層6頂端生長各種鬆弛的SiGe層。例如,當z等於0時,Ge含量為80%的SiGe表面層8在(Pr2 O3 )1-z (Y2 O3 )z 薄膜的晶格匹配之第四氧化物層6上完全鬆弛地生長。其次,可以實現在拉伸及壓縮應變下的應力SiGe層。例如,100%Ge層在z=0至1的(Pr2 O3 )1-z (Y2 O3 )z 所有可能組成之第四氧化物層6上承受壓縮應變。然而,為了在與Ia-3相關的第四氧化物層6上生長至a=1的組成之磊晶Si1-a Gea 薄膜的完全鬆弛表面層8,在第四氧化物層6中需要晶格尺寸夠大之新型氧化物化合物。最佳的選擇是非常有效的氧離子導體Bi2 O3 (晶格常數a=0.566奈米),其稍微超過Ge的晶格常數(a=0.5658奈米)。在步驟f)中,於A)部分詳細描述的第三氧化物層51頂端上生長厚度約為10奈米之組成逐漸變化的(Bi2 O3 )1-x (Y2 O3 )x 第四氧化物層6。在步驟f) 中,以z=0.92的(Bi2 O3 )1-z (Y2 O3 )z 組成開始生長氧化物,以匹配PrO2 的晶格尺寸(a=0.533奈米)。然後,Bi2 O3 的比例升高以匹配磊晶SiGe的目標表面層8之晶格尺寸。例如,為了在步驟g)中生長完全鬆弛的100%Ge薄膜,透過在其頂部層區域內具有z=0.03組成的(Bi2 O3 )1-z (Y2 O3 )z 第四氧化物層6而獲得完全的晶格匹配。最終,在冷卻之前,於步驟h)中實施PDA處理以活化氧擴散過程,該氧係從第三氧化物層51之經埋入的「儲氧池」PrO2 擴散至第四氧化物層6與表面層8之間的介面處。當第三氧化物層51的PrO2 在該過程中被還原成Pr2 O3 時,透過氧化經埋入介面而形成金屬矽酸鹽或SiO2 的第二非晶形中間層7。B2)部分中的介面層與B1)部分中詳細描述的介面層係發揮相同的作用。
實施例2
在Si(111)基底晶圓1上藉由方鐵錳礦相關的氧化物緩衝之氮化銦(InN)和氮化鎵(GaN)薄膜的異質磊晶
根據本發明的另一個實施方案(參見第2圖),提供一種適合在Si(111)基底晶圓1上藉由Ia-3型經混合之緩衝氧化物層而整體集成六方纖維鋅礦InN(0001)和GaN(0001)薄膜的結構。在此及隨後透過XRD來確定相以及薄膜的磊晶關係。在III-V族和II-IV族化合物半導體中,立方閃鋅礦和六方纖維鋅礦晶體結構的共存打破了在整個立方IV-IV族半導體世界上,於技術上詳細制定的Si(001)晶圓取向的統治地位。本發明的優點在於提供足夠的靈活性以應對用於集成以六方纖維鋅礦結構結晶之新型
有價值的半導體材料的挑戰。因為低指數(0001)基面是纖維鋅礦相關結構最穩定的晶面取向,所以偽六方Si(111)基底表面是最佳的選擇以滿足這些半導體薄膜的晶格對稱性。在Si(111)基底上以立方(111)晶面取向生長方鐵錳礦相關的緩衝氧化物結構。該結果是可以理解的,因為該晶面在立方晶系的情況下是最緊密的,因此是最穩定的取向。除了本發明實施例1中詳細描述的晶格匹配和介面工程策略,在Si(111)平臺上藉由方鐵錳礦相關的氧化物緩衝集成纖維鋅礦相關的半導體的情況下,具有穩定晶面取向的異質磊晶薄膜結構的生長是另一個優點。
A)在Si(111)上製備起始氧化物樣板結構
基底晶圓1可以是定向(on-oriented)或偏向(off-oriented)的Si(111)晶圓,並且根據詳細制定的Si(111)清洗方法(RCA,Piranha,NH4 F蝕刻等)加以清洗。在Si(111)上製備氧化物樣板結構(步驟a)至e))類似於實施例1的A)部分中所述。主要區別在於,在Si(111)上以立方(111)晶面取向生長第一氧化物層3和第二氧化物層4的雙重混合氧化物(Pr2 O3 )1-x (Y2 O3 )x (x=0.5至0)以及第三氧化物層51的PrO2 。在此及隨後借助於定量XPS來分析薄膜化學計量數,視情況地透過RBS校準一次。
B1)集成鬆弛的六方纖維鋅礦磊晶InN(0001)層
在步驟f)中透過具有(111)晶面取向的(Pr2 O3 )1-z (Sc2 O3 )z 的單晶態第四氧化物層6使A)部分的氧化物樣板結構磊晶地過度生長。透過採用特徵為z=0.37的組成而現實相對於立方 PrO2 (111)面的表面單胞尺寸的晶格匹配。為了匹配六方InN(0001)基面相當小的晶格尺寸(晶格常數a=0.355奈米),必須沉積組成逐漸變化的(Pr2 O3 )1-z (Sc2 O3 )z 第四氧化物層6,其組成在頂部表面層區域內接近z=0.85。隨後,在步驟g)中可以沉積具有(0001)晶面取向的六方InN之完全鬆弛的表面層8。在冷卻之前,於步驟h)中實施PDA處理以透過使用第三氧化物層51中的PrO2 之弱鍵結晶格氧來進行介面氧化以使表面層8與第四氧化物層6去耦合。
B2)集成應變的六方纖維鋅礦磊晶GaN(0001)層
為了集成磊晶GaN(0001)薄膜,必須使用組成逐漸變化的具有(111)取向之(Pr2 O3 )1-z (Mn2 O3 )z 第四氧化物層6。透過晶格匹配的雙重氧化物結構(Pr2 O3 )1-z (Mn2 O3 )z (z等於0.28)而使A)部分的氧化物樣板磊晶過度生長。隨著第四氧化物層6厚度的增加,Pr2 O3 含量降低至零。由於在元素週期表所有已知的方鐵錳礦相關之氧化物結構中,Mn2 O3 是具有最小晶格尺寸的晶體結構,所以在雙重氧化物結構的頂端表面區域內使用化學計量的Mn2 O3 。因此,立方Mn2 O3 (111)面的表面單胞尺寸(晶格常數a=0.333奈米)最佳地匹配GaN(0001)基面的相當小的數值(晶格常數a=0.319奈米)。方鐵錳礦緩衝氧化物法也不足以完全匹配GaN的晶格尺寸,但本發明的一個重要優點是,支撐氧化物緩衝與六方GaN(0001)表面層8之間殘留的約4%之晶格錯配,比目前用於GaN異質磊晶之SiC和Al2 O3 基底的情況要小了4倍。除了晶格錯配更小以外,在PDA步驟中透過介面氧化使表 面層8與第四氧化物層6去耦合的步驟h)是本發明的另一個改進之處,其使GaN薄膜的異質磊晶(步驟g))可用於具有更低缺陷密度的異質基底上。
實施例3
步驟a)提供Si(111)基底:高品質的(0001)取向單晶纖維鋅礦InN薄膜,在矽技術平臺中的整體集成是以由矽所構成且具有(111)取向之單晶基底晶圓1開始的。在此及隨後透過XRD來確定相以及薄膜的磊晶關係。選擇該Si晶面取向,因為立方Si(111)晶面具有偽六方的面對稱性,其最佳地適合於整體集成以六方纖維鋅礦結構結晶的III-V族化合物半導體層。Si(111)晶圓的直徑為300毫米,其以±0.5∘的精度定向並且未經摻雜。在此及隨後透過頻率和溫度相關的CV和JV測量技術來測定電學特性。其係透過在Si基微電子學中詳細制定的標準Si(111)晶圓清洗技術加以清洗。對Si(111)晶圓實施Piranha濕蝕刻,隨後在40%的NH4 F溶液中繼續處理30分鐘,然後在去離子水中沖洗。已知該方法會導致原子級光滑的Si(111)表面。隨後將氫封端(hydrogen terminated)的Si(111)晶圓在濕化學處理之後立即放入氧化物沉積室內。在此,於氧化物生長之前,將Si(111)晶圓在超高真空條件下、於700℃下退火以使氫釋出,並製備(7×7)Si(111)重建的起始表面。在此及隨後透過反射式高能量電子繞射(RHEED)技術來測定表面重建情況。
步驟b)沉積一由(Pr2 O3 )0.5 (Y2 O3 )0.5 所構成的第一氧化物層3: 氧化物沉積是以盡可能精確地匹配Si晶格尺寸的高品質氧化物種子層開始的。該氧化物種子層是單晶態的,並且以立方Ia-3晶體結構結晶。其(111)面法線與Si(111)面法向平行排列並且透過沿Si<-1-12>方位角排列其<11-2>方向以匹配平面內對稱性,從而給出其相對於Si(111)取向的磊晶關係。該磊晶取向稱作Si(111)基底上的氧化物薄膜B型磊晶。該氧化物種子層是透過使用具有x約等於0.5之組成的混合(Pr2 O3 )1-x (Y2 O3 )x 層所製備的。在此及隨後借助於定量XPS來分析薄膜化學計量數,視情況地透過RBS校準一次。該化學計量數是由於Pr2 O3 和Y2 O3 的塊體晶格常數相對於立方Si晶體結構(a=5.431奈米)而言,分別過大和過小約2%。透過隨著電子束轟擊單元(electron beam bombardment cells)的輸出功率相應地調整校準的物質流,而從分離的Pr2 O3 和Y2 O3 坩堝透過共蒸發來製備(Pr2 O3 )0.5 (Y2 O3 )0.5 薄膜。僅將根據產品規格在99.99至99.999%範圍內的高純度目標材料裝入蒸發坩堝內。選擇Si(111)基底溫度為750℃,從而在Si(111)晶圓上形成混合(Pr2 O3 )0.5 (Y2 O3 )0.5 薄膜。在此及隨後利用位於基底附近的熱電偶元件實施基底溫度測量。Si(111)上的高品質(Pr2 O3 )0.5 (Y2 O3 )0.5 種子層為10奈米厚,並以0.5奈米/秒的速率生長。透過X射線反射儀(XRR)厚度測量作為沉積時間的函數而實施生長速率校準。在此及隨後非破壞性地透過XRR測量來測定薄膜厚度。
步驟c)沉積一組成逐漸變化的由(Pr2 O3 )1-y (Y2 O3 )y (y=0.5至0)所構成的第二氧化物層4: 隨後,透過y從0.5至0來逐步減少Y2 O3 含量而在頂端上生長具有相對於Si(111)基底而言,與氧化物種子層相同的磊晶關係組成逐漸變化的(Pr2 O3 )1-y (Y2 O3 )y 層。氧化物組成的該改變在組成逐漸變化的(Pr2 O3 )1-y (Y2 O3 )y 薄膜厚度達到10奈米之後結束。
步驟d)沉積一由Pr2 O3 所構成的第三氧化物層50:不中斷生長過程,在組成逐漸變化的(Pr2 O3 )1-y (Y2 O3 )y 層結構的頂端上生長20奈米厚之純Pr2 O3 層。在所設計之晶圓結構的生長步驟中,生長溫度係恒定地保持在約750℃下,且薄膜係以0.5奈米/秒的厚度速率生長。
步驟e)形成第一非晶形中間層2及氧化第三氧化物層50:隨後對該結構實施沉積後退火(PDA)處理,以同時a)在Si基底晶圓1與由第一至第三氧化物層3、4、50所構成的氧化物緩衝之間引入非晶形介面薄膜結構(即第一非晶形中間層2),並且b)將頂端上的純Pr2 O3 薄膜50氧化成化學計量的PrO2 (即第三氧化物層51)。透過在1個大氣壓的分子氧內、於600℃的溫度下對該結構實施PDA處理30分鐘,而能夠在具有此處所述特性之50奈米厚的氧化物異質結構下製備約5奈米厚的非晶形中間層2。熱晶圓處理是重要的要求,以避免由於在此階段異質結構的熱迴圈而產生缺陷。XPS和Tof-SIMS濺射技術表明,非晶形中間層2表現出矽酸鹽化學計量數,其中幾乎純的SiO2 層係與Si基底晶圓1直接接觸。因此,Si晶圓結構內本身無法檢測到金屬污染物。
在相同的PDA處理中,頂端上的20奈米厚之純Pr2 O3 層(第三氧化物層50)被完全氧化成PrO2 (第三氧化物層51)。若在超過300℃的溫度下,將Pr2 O3 暴露於超過200毫巴的氧壓下,則(111)取向之PrO2 相對於Si(111)基底而言,具有與(Pr2 O3 )1-x (Y2 O3 )x 異質結構相同的磊晶關係,並且是Pr2 O3 的最終氧化產物。
步驟f)沉積第四氧化物層6以匹配由半導體材料所構成的表面層8的晶格尺寸:下一步驟f)包括調整用於沉積具有纖維鋅礦結構之功能性單晶(0001)取向的InN表面層8之Ia-3基底氧化物緩衝層的晶格尺寸。由於相對於Si(111)表面晶格尺寸(a=0.384奈米)而言,六方InN(0001)基面的晶格尺寸(a=0.3548奈米)相當小,Pr2 O3 必須與具有明顯更小晶格尺寸的Ia-3氧化物合金化。在此情況下,使用具有a=0.384奈米的(111)表面單胞尺寸之Sc2 O3 。該材料再次被電子束從填充有高純度(99.99至99.999%)目標物質之單獨的池(cell)蒸發。透過在750℃的生長溫度下共蒸發於單晶(111)取向的PrO2 層頂端沉積一組成逐漸變化的(Pr2 O3 )1-z (Sc2 O3 )z 層。(Pr2 O3 )1-z (Sc2 O3 )z 薄膜是單晶,並且表現出相對於Si(111)基底而言,與沉積的(Pr2 O3 )1-y (Y2 O3 )y (y=0.5至0)異質結構相同的磊晶關係。為了匹配PrO2 (111)及InN(0001)表面單胞的晶格尺寸,(Pr2 O3 )1-z (Sc2 O3 )z 的組成在通常為10至20奈米的厚度範圍內,從z=0.37至z=0.85逐漸改變。為了使經晶格調整的(Pr2 O3 )1-z (Sc2 O3 )z 異質結構穩定化並獲得用於集 成功能性InN薄膜而將粗糙度限制在原子級的平坦氧化物緩衝,視情況地額外沉積厚度為5奈米的(Pr2 O3 )0.15 (Sc2 O3 )0.85 氧化物層。
步驟g)沉積由單晶(0001)取向的纖維鋅礦InN所構成的表面層8:透過從努特森池(Knudsen cell)蒸發高度純化的金屬In(99.99至99.999%)與藉由氣體系統引入室內的氮反應,而在氧化物緩衝上生長InN薄膜。與In反應的氮是在等離子源輔助生長技術中所產生的原子氮。InN係以(0001)取向的纖維鋅礦結構而結晶。生長溫度在750℃的範圍內,並以0.5奈米/秒的速率生長200奈米厚的磊晶InN薄膜。發現(0001)取向的InN係透過沿<01-1>方位角排列其平面內向量<10-10>而在氧化物緩衝上生長單晶。可透過以下事實來解釋Ia-3基底晶體結構的(111)取向立方氧化物緩衝層上之InN薄膜的磊晶關係:a)(0001)基面係存在於纖維鋅礦III-V族化合物半導體中最穩定的面取向之中,且b)(Pr2 O3 )0.15 (Sc2 O3 )0.85 氧化物緩衝晶格尺寸係經調整以匹配InN(001)之平面內尺寸。
步驟h)形成第二非晶形中間層7:透過在保護性氮氛圍中實施熱晶圓處理技術,在InN沉積之後立即對所設計的晶圓結構實施第二PDA處理。該第二PDA處理再次具有雙重目的,即a)使功能性InN層(即表面層8)的晶格結構與氧化物緩衝(包括第一至第四氧化物層3、4、51,6)去耦合以避免由於熱錯配問題所引起的非所欲缺陷,及b) 透過溫度處理改善InN薄膜結構的長程規則性。
製備非晶形介面薄膜結構:透過在氧化物緩衝與InN層8之間沉積後製備一非晶形中間層7,以使InN薄膜與氧化物緩衝去耦合。為此,嵌入異質結構中的PrO2 層51係用作內部儲氧池。由於其鬆弛鍵結的晶格氧,PrO2 薄膜係用作活化氧的載體。即使在500℃的低溫下,內部PrO2 薄膜也會還原成Pr2 O3 。由於Si(111)/氧化物緩衝介面反應在這些條件下已經透過第一PDA步驟而飽和,經釋放的晶格氧主要係被吸附在氧化物緩衝/InN介面處。由於以Ia-3晶體結構為基礎的(Pr2 O3 )1-z (Sc2 O3 )z 氧化物層在這些一般的條件下具有高的氧傳導率,在氧化物緩衝/InN介面處可觀察到氧化反應,從而形成約5奈米厚的非晶形In2 O3 介面層。
高品質單晶InN(0001)纖維鋅礦薄膜:由於Ia-3氧化物晶體的金屬陽離子在低於1000℃時的遷移率低,且在介面處存在阻礙性非晶形In2 O3 層,在900℃逐漸升高的溫度下、於保護性氮氛圍中對單晶InN(0001)薄膜實施PDA處理1小時,且不會因擴散過程而有非所欲金屬污染的風險。該熱處理係用於透過消除在半導體薄膜生長期間所導致的缺陷而提高InN薄膜的長程規則性。透過該方法所製備的(0001)取向之單晶InN薄膜具有每平方公分107 個缺陷。
1‧‧‧基底晶圓
2‧‧‧第一非晶形中間層
3‧‧‧第一氧化物層
4‧‧‧第二氧化物層
50、51、52‧‧‧第三氧化層
6‧‧‧第四氧化物層
7‧‧‧第二非晶形中間層
8‧‧‧表面層
a)、b)、c)、e)、f)、g)、h)‧‧‧步驟
第1圖所示為本發明的第一實施例,其中在第二氧化物層4 表面上直接沉積一由半導體材料所構成之表面層8。
第2圖所示為本發明的第二實施例,其中在第二氧化物層4上形成與第二氧化物層4相鄰的第三氧化物層51,該第三氧化層係由Me52 Ow 所構成,其中Me5是金屬且3w4。
第3圖所示為各種具有Ia-3對稱性的立方金屬氧化物之半單胞尺寸(以為單位)。
第4圖所示為立方半導體材料的單胞尺寸。
第5圖所示為各種具有Ia-3對稱性的立方金屬氧化物之(111)表面單胞尺寸(以為單位)。
第6圖所示為六方半導體材料的(0001)表面單胞尺寸。
1‧‧‧基底晶圓
2‧‧‧第一非晶形中間層
3‧‧‧第一氧化物層
4‧‧‧第二氧化物層
8‧‧‧表面層
a)、b)、c)、e)、g)‧‧‧步驟

Claims (26)

  1. 一種包括以下給定順序之層的半導體晶圓:- 一實質上由矽所構成的單晶基底晶圓(1);- 一包含電絕緣材料的第一非晶形中間層(2),其厚度為2奈米至100奈米;- 一單晶態的第一氧化物層(3),其具有立方Ia-3晶體結構及(Me12 O3 )1-x (Me22 O3 )x 的組成,其中Me1和Me2均為金屬且0x1,以及具有一與該基底晶圓材料的晶格常數差異為0%至5%之晶格常數;以及- 一單晶態的第二氧化物層(4),該第二氧化物層(4)具有立方Ia-3晶體結構及(Me32 O3 )1-y (Me42 O3 )y 的組成,其中Me3和Me4均為金屬且0y1,y係始於該第一氧化物層(3)介面處的y1值,且隨橫穿該第二氧化物層(4)的厚度改變,以實現該第二氧化物層(4)材料的晶格常數隨橫穿其厚度發生改變,且y係結束於該第二氧化物層(4)表面處的y2值,選擇y1值以使該第二氧化物層(4)在其介面處至該第一氧化物層(3)的晶格常數與該第一氧化物層(3)材料的晶格常數的差異為0%至2%。
  2. 如請求項1所述之半導體晶圓,其中該基底晶圓(1)係由90%至100%的矽所構成。
  3. 如請求項1或2所述之半導體晶圓,其中該第一非晶形中間層(2)的電絕緣材料包括氧化矽或金屬矽酸鹽或其混合物。
  4. 如請求項1或2所述之半導體晶圓,其中Me1和Me2之任一 係為稀土金屬或過渡金屬。
  5. 如請求項4所述之半導體晶圓,其中Me1為鐠,Me2為釔。
  6. 如請求項1或2所述之半導體晶圓,其中該第一氧化物層(3)具有一橫穿其整個厚度且均勻的晶格常數。
  7. 如請求項1所述之半導體晶圓,其中Me3和Me4之任一係為稀土金屬或過渡金屬。
  8. 如請求項7所述之半導體晶圓,其中Me3為鐠,Me4為釔。
  9. 如請求項1或2所述之半導體晶圓,其額外包括一由單晶半導體材料所構成的表面層(8)。
  10. 如請求項9所述之半導體晶圓,其額外包括一第二非晶形中間層(7),其與由單晶半導體材料所構成的表面層(8)相鄰且含有電絕緣材料。
  11. 如請求項1所述之半導體晶圓,其額外包括一由Me52 Ow 所構成之單晶態的第三氧化物層(51),其中Me5是金屬且3<w4。
  12. 如請求項11所述之半導體晶圓,其中Me5是稀土金屬或過渡金屬。
  13. 如請求項12所述之半導體晶圓,其中Me5為鐠。
  14. 如請求項11所述之半導體晶圓,其額外包括一與該第三氧化物層(51)相鄰之單晶態的第四氧化物層(6),該第四氧化物層(6)具有立方Ia-3晶體結構及(Me62 O3 )1-z (Me72 O3 )z 的組成,其中Me6和Me7均為金屬且0z1,z係始於該第三氧化物層(51)介面處的z1值,且隨橫穿該第四氧化物層 (6)的厚度改變,以實現該第四氧化物層(6)材料的晶格常數隨橫穿其厚度發生改變,且z係結束於該第四氧化物層(6)表面處的z2值。
  15. 如請求項14所述之半導體晶圓,其額外包括一由單晶半導體材料所構成的表面層(8)。
  16. 如請求項1所述之半導體晶圓,其額外包括:- 一與該第二氧化物層(4)相鄰之單晶態的第三氧化物層(52),該第三氧化物層具有立方Ia-3晶體結構及Me52 O3 的組成,其中Me5是金屬且其能夠形成具有Me52 Ow 組成之氧化物,其中3<w4;- 一與該第三氧化物層(52)相鄰之單晶態的第四氧化物層(6),具有立方Ia-3晶體結構及(Me62 O3 )1-z (Me72 O3 )z 的組成,其中Me6和Me7均為金屬且0z1,z係始於該第三氧化物層(52)介面處的z1值,且隨橫穿該第四氧化物層(6)的厚度改變,以實現該第四氧化物層(6)材料的晶格常數隨橫穿其厚度發生改變,且z係結束於該第四氧化物層(6)表面處的z2值;- 一與該第四氧化物層(6)相鄰的第二非晶形中間層(7),該第二非晶形中間層(7)含有電絕緣材料且厚度為0.5奈米至100奈米;及- 一由單晶半導體材料所構成的表面層(8)。
  17. 如請求項9所述之半導體晶圓,其中該表面層(8)的半導體材料是矽(Si)、鍺(Ge)、矽-鍺(Si1-a Gea ,0<a<1)、碳化 矽(SiC)、磷化鎵(GaP)、磷化鋁(AlP)、氮化鎵(GaN)、砷化鎵(GaAs)、砷化鋁(AlAs)、砷化銦(InAs)、氮化銦(InN)、磷化銦(InP)、磷化鎵銦(Ga0.51 In0.49 P)、磷化銦砷(In0.51 As0.49 P)、硫化鋅(ZnS)和氧化鋅(ZnO)。
  18. 如請求項15所述之半導體晶圓,其中該表面層(8)的半導體材料是矽(Si)、鍺(Ge)、矽-鍺(Si1-a Gea ,0<a<1)、碳化矽(SiC)、磷化鎵(GaP)、磷化鋁(AlP)、氮化鎵(GaN)、砷化鎵(GaAs)、砷化鋁(AlAs)、砷化銦(InAs)、氮化銦(InN)、磷化銦(InP)、磷化鎵銦(Ga0.51 In0.49 P)、磷化銦砷(In0.51 As0.49 P)、硫化鋅(ZnS)和氧化鋅(ZnO)。
  19. 如請求項16所述之半導體晶圓,其中該表面層(8)的半導體材料是矽(Si)、鍺(Ge)、矽-鍺(Si1-a Gea ,0<a<1)、碳化矽(SiC)、磷化鎵(GaP)、磷化鋁(AlP)、氮化鎵(GaN)、砷化鎵(GaAs)、砷化鋁(AlAs)、砷化銦(InAs)、氮化銦(InN)、磷化銦(InP)、磷化鎵銦(Ga0.81 In0.49 P)、磷化銦砷(In0.51 As0.49 P)、硫化鋅(ZnS)和氧化鋅(ZnO)。
  20. 一種製造如請求項1至8中任一項所述之半導體晶圓之方法,其包括以下給定順序的步驟:a)提供該基底晶圓(1);b)在該基底晶圓(1)的至少一個表面上磊晶沉積該第一氧化物層(3);c)在該第一氧化物層(3)的表面上磊晶沉積該第二氧化物層(4);以及 e)在包含分壓為10-6 毫巴至1巴的氧的氛圍中,於200至1000℃的溫度下熱處理所得之分層晶圓10至100分鐘,從而在該基底晶圓(1)與該第一氧化物層(3)之間的介面處形成該第一非晶形中間層(2)。
  21. 一種製造如請求項1至8中任一項所述之半導體晶圓之方法,其包括以下給定順序的步驟:a)提供該基底晶圓(1),該基底晶圓具有Si(111)的晶體晶格取向(crystal lattice orientation);b)在該基底晶圓(1)的至少一個表面上磊晶沉積該第一氧化物層(31),該第一氧化物層(31)具有六方晶體結構及(Me12 O3 )1-x (Me22 O3 )x 的組成,其中Me1和Me2均為金屬且0x1,以及具有一與該基底晶圓材料的晶格常數差異為0至5%之晶格常數;c)在該第一氧化物層(3)的表面上磊晶沉積該第二氧化物層(4);以及e)在包含分壓為10-6 毫巴至1巴的氧的氛圍中,於200至1000℃的溫度下熱處理所得之分層晶圓10至100分鐘,從而將具有六方晶體結構的該第一氧化物層(31)轉化為具有立方Ia-3晶體結構的該第一氧化物層(3),藉此亦於該基底晶圓(1)與該第一氧化物層(3)之間的介面處形成該第一非晶形中間層(2)。
  22. 如請求項20或21所述之方法,進一步包括一在該第二氧化物層(4)表面上磊晶沉積一由單晶半導體材料所構成的表面 層(8)之步驟g),步驟g)係在步驟e)之後進行。
  23. 如請求項20或21所述之方法,進一步包括一在該第二氧化物層(4)表面上磊晶沉積一單晶態的第三氧化物層(50)的步驟d),該第三氧化物層(50)具有立方Ia-3晶體結構及Me52 O3 的組成,其中Me5是金屬且其能夠形成具有Me52 Ow 組成之氧化物,其中3<w4,步驟d)係在步驟c)之後及步驟e)之前進行,在步驟e)期間,該第三氧化物層(50)被轉化為一由Me52 Ow 所構成的第三氧化物層(51),其中3<w4。
  24. 如請求項23所述之方法,進一步包括一在該第三氧化物層(51)表面上磊晶沉積一單晶態的第四氧化物層(6)之步驟f),該第四氧化物層(6)具有立方Ia-3晶體結構及(Me62 O3 )1-z (Me72 O3 )z 的組成,其中Me6和Me7均為金屬且0z1,z係始於該第三氧化物層(51)介面處的z1值,且隨橫穿該第四氧化物層(6)的厚度改變,以實現該第四氧化物層(6)材料的晶格常數隨橫穿其厚度發生改變,且z係結束於該第四氧化物層(6)表面處的z2值,步驟f)係在步驟e)之後進行。
  25. 如請求項24所述之方法,進一步包括一在該第四氧化物層(6)表面上磊晶沉積一由單晶半導體材料所構成的表面層(8)之步驟g),步驟g)係在步驟f)之後進行。
  26. 如請求項25所述之方法,進一步包括一於200至1000℃的溫度下熱處理所得之分層晶圓10至100分鐘的步驟h),從而 在該第四氧化物層(6)與該表面層(8)之間的介面處形成一第二非晶形中間層(7),該第二非晶形中間層(7)含有電絕緣材料且厚度為0.5奈米至100奈米,藉此亦將由Me52 Ow 所構成之單晶態的第三氧化物層(51)轉化為一具有立方Ia-3晶體結構及Me52 O3 組成的單晶態的第三氧化物層(52),其中3<w4。
TW097110493A 2007-03-28 2008-03-25 半導體晶圓及其製造方法 TWI443712B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP07006387.0A EP1975988B1 (en) 2007-03-28 2007-03-28 Multilayered semiconductor wafer and process for its production

Publications (2)

Publication Number Publication Date
TW200845137A TW200845137A (en) 2008-11-16
TWI443712B true TWI443712B (zh) 2014-07-01

Family

ID=38608418

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097110493A TWI443712B (zh) 2007-03-28 2008-03-25 半導體晶圓及其製造方法

Country Status (7)

Country Link
US (2) US7785706B2 (zh)
EP (1) EP1975988B1 (zh)
JP (3) JP5285942B2 (zh)
KR (1) KR100979148B1 (zh)
CN (1) CN101276791B (zh)
SG (1) SG146535A1 (zh)
TW (1) TWI443712B (zh)

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7645517B2 (en) * 2000-08-08 2010-01-12 Translucent, Inc. Rare earth-oxides, rare earth nitrides, rare earth phosphides and ternary alloys with silicon
US7902546B2 (en) * 2000-08-08 2011-03-08 Translucent, Inc. Rare earth-oxides, rare earth -nitrides, rare earth -phosphides and ternary alloys with silicon
US7655327B2 (en) * 2003-12-29 2010-02-02 Translucent, Inc. Composition comprising rare-earth dielectric
US7709826B2 (en) * 2004-12-28 2010-05-04 Translucent, Inc. Rare earth-oxides, rare earth-nitrides, rare earth-phosphies, and ternary alloys with silicon
US7928317B2 (en) 2006-06-05 2011-04-19 Translucent, Inc. Thin film solar cell
US7807917B2 (en) 2006-07-26 2010-10-05 Translucent, Inc. Thermoelectric and pyroelectric energy conversion devices
US8106381B2 (en) * 2006-10-18 2012-01-31 Translucent, Inc. Semiconductor structures with rare-earths
US7675117B2 (en) * 2006-11-14 2010-03-09 Translucent, Inc. Multi-gate field effect transistor
US8071872B2 (en) 2007-06-15 2011-12-06 Translucent Inc. Thin film semi-conductor-on-glass solar cell devices
US8039738B2 (en) * 2007-07-26 2011-10-18 Translucent, Inc. Active rare earth tandem solar cell
US8039737B2 (en) * 2007-07-26 2011-10-18 Translucent, Inc. Passive rare earth tandem solar cell
US8049100B2 (en) * 2007-07-26 2011-11-01 Translucent, Inc. Multijunction rare earth solar cell
US8039736B2 (en) * 2008-08-18 2011-10-18 Andrew Clark Photovoltaic up conversion and down conversion using rare earths
US20120183767A1 (en) * 2010-02-19 2012-07-19 Rytis Dargis Hexagonal reo template buffer for iii-n layers on silicon
US8542437B1 (en) 2010-03-09 2013-09-24 Translucent, Inc. Earth abundant photonic structures
US20120104567A1 (en) * 2010-11-01 2012-05-03 Andrew Clark IIIOxNy ON REO/Si
US8753942B2 (en) * 2010-12-01 2014-06-17 Intel Corporation Silicon and silicon germanium nanowire structures
KR101226958B1 (ko) * 2011-01-18 2013-01-28 연세대학교 산학협력단 액상 공정 산화물 박막의 제조 방법, 이를 이용한 전자 소자 및 박막 트랜지스터
US8637381B2 (en) 2011-10-17 2014-01-28 International Business Machines Corporation High-k dielectric and silicon nitride box region
CN102427068B (zh) * 2011-12-02 2014-06-18 中国科学院上海微系统与信息技术研究所 单片集成具有晶格失配的晶体模板及其制作方法
US9496132B2 (en) * 2012-03-20 2016-11-15 Translucent, Inc. Nucleation of III-N on REO templates
US9142400B1 (en) 2012-07-17 2015-09-22 Stc.Unm Method of making a heteroepitaxial layer on a seed area
US8765563B2 (en) * 2012-09-28 2014-07-01 Intel Corporation Trench confined epitaxially grown device layer(s)
US8501635B1 (en) * 2012-09-29 2013-08-06 Translucent, Inc. Modification of REO by subsequent III-N EPI process
US8878188B2 (en) * 2013-02-22 2014-11-04 Translucent, Inc. REO gate dielectric for III-N device on Si substrate
EP2779213B1 (en) 2013-03-12 2015-05-06 Siltronic AG Semiconductor wafer with a layer of AlzGa1-zN and process for producing it
US9064789B2 (en) * 2013-08-12 2015-06-23 International Business Machines Corporation Bonded epitaxial oxide structures for compound semiconductor on silicon substrates
US8846504B1 (en) * 2013-11-08 2014-09-30 Translucent, Inc. GaN on Si(100) substrate using epi-twist
KR102360695B1 (ko) * 2014-01-23 2022-02-08 글로벌웨이퍼스 씨오., 엘티디. 고 비저항 soi 웨이퍼 및 그 제조 방법
US9425262B2 (en) 2014-05-29 2016-08-23 Fairchild Semiconductor Corporation Configuration of portions of a power device within a silicon carbide crystal
JP6056827B2 (ja) * 2014-09-30 2017-01-11 株式会社デンソー 回転電機制御装置
US9613803B2 (en) 2015-04-30 2017-04-04 International Business Machines Corporation Low defect relaxed SiGe/strained Si structures on implant anneal buffer/strain relaxed buffer layers with epitaxial rare earth oxide interlayers and methods to fabricate same
US20180171781A1 (en) * 2015-07-30 2018-06-21 Halliburton Energy Services, Inc. Integrated computational elements incorporating a stress relief layer
WO2017165197A1 (en) * 2016-03-23 2017-09-28 IQE, plc Epitaxial metal oxide as buffer for epitaxial iii-v layers
EP3488462A1 (en) * 2016-06-02 2019-05-29 IQE Plc. Rare earth interlayers for mechanically bonding dissimilar semiconductor wafers
JP6645408B2 (ja) * 2016-12-09 2020-02-14 信越半導体株式会社 シリコン単結晶製造方法及びシリコン単結晶ウェーハ
FR3064398B1 (fr) * 2017-03-21 2019-06-07 Soitec Structure de type semi-conducteur sur isolant, notamment pour un capteur d'image de type face avant, et procede de fabrication d'une telle structure
WO2019010196A1 (en) 2017-07-06 2019-01-10 Applied Materials, Inc. METHODS OF FORMING A STACK OF MULTIPLE SEMICONDUCTOR LAYERS LAID DOWN
WO2021248099A1 (en) * 2020-06-05 2021-12-09 Ambature, Inc. A-axis josephson junctions with improved smoothness
CN114038916A (zh) * 2021-10-08 2022-02-11 华南理工大学 绝缘薄膜及其薄膜晶体管以及用途
CN117637954B (zh) * 2024-01-25 2024-04-09 江西兆驰半导体有限公司 发光二极管外延片及其制备方法、发光二极管

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4246050A (en) * 1979-07-23 1981-01-20 Varian Associates, Inc. Lattice constant grading in the Aly Ca1-y As1-x Sbx alloy system
JPH0618174B2 (ja) * 1986-07-08 1994-03-09 シャープ株式会社 半導体基板
FR2657599B1 (fr) * 1990-01-30 1992-04-03 Loire Atlantique Procedes Chim Procede d'elaboration de composes binaires du soufre.
US5164359A (en) * 1990-04-20 1992-11-17 Eaton Corporation Monolithic integrated circuit having compound semiconductor layer epitaxially grown on ceramic substrate
US5088329A (en) * 1990-05-07 1992-02-18 Sahagen Armen N Piezoresistive pressure transducer
JP3333325B2 (ja) * 1993-08-26 2002-10-15 株式会社東芝 半導体装置、半導体装置のシミュレーション方法、及び半導体装置のシミュレータ
US5912068A (en) * 1996-12-05 1999-06-15 The Regents Of The University Of California Epitaxial oxides on amorphous SiO2 on single crystal silicon
JP3813740B2 (ja) * 1997-07-11 2006-08-23 Tdk株式会社 電子デバイス用基板
US6861356B2 (en) * 1997-11-05 2005-03-01 Tokyo Electron Limited Method of forming a barrier film and method of forming wiring structure and electrodes of semiconductor device having a barrier film
JP3669860B2 (ja) * 1999-03-10 2005-07-13 Tdk株式会社 積層薄膜
US6258459B1 (en) * 1998-04-28 2001-07-10 Tdk Corporation Multilayer thin film
JP3817068B2 (ja) * 1998-04-28 2006-08-30 Tdk株式会社 積層薄膜
US7199015B2 (en) * 2000-08-08 2007-04-03 Translucent Photonics, Inc. Rare earth-oxides, rare earth-nitrides, rare earth-phosphides and ternary alloys with silicon
US6649287B2 (en) * 2000-12-14 2003-11-18 Nitronex Corporation Gallium nitride materials and methods
JP2002314072A (ja) * 2001-04-19 2002-10-25 Nec Corp 高誘電体薄膜を備えた半導体装置及びその製造方法並びに誘電体膜の成膜装置
US20020158245A1 (en) * 2001-04-26 2002-10-31 Motorola, Inc. Structure and method for fabricating semiconductor structures and devices utilizing binary metal oxide layers
US6933566B2 (en) * 2001-07-05 2005-08-23 International Business Machines Corporation Method of forming lattice-matched structure on silicon and structure formed thereby
JP4115789B2 (ja) * 2001-09-19 2008-07-09 株式会社東芝 半導体装置の製造方法
US6787433B2 (en) * 2001-09-19 2004-09-07 Kabushiki Kaisha Toshiba Semiconductor device and method of manufacturing the same
JP2003282439A (ja) * 2002-03-27 2003-10-03 Seiko Epson Corp デバイス用基板およびデバイス用基板の製造方法
WO2003096385A2 (en) * 2002-05-07 2003-11-20 Asm America, Inc. Silicon-on-insulator structures and methods
WO2005004198A2 (en) * 2003-06-13 2005-01-13 North Carolina State University Complex oxides for use in semiconductor devices and related methods
JP4105044B2 (ja) * 2003-06-13 2008-06-18 株式会社東芝 電界効果トランジスタ
JP2006301089A (ja) * 2005-04-18 2006-11-02 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置およびその製造方法
KR101124503B1 (ko) * 2005-06-24 2012-03-15 삼성전자주식회사 고배향성 실리콘층 형성방법 및 고배향성 실리콘층적층기판
US7304020B1 (en) * 2006-08-21 2007-12-04 Dmitry Tananko Nano-particle metal treatment composition for creating a ceramic-metal layer

Also Published As

Publication number Publication date
US20080241519A1 (en) 2008-10-02
EP1975988B1 (en) 2015-02-25
CN101276791B (zh) 2010-06-02
JP5285942B2 (ja) 2013-09-11
JP2008294412A (ja) 2008-12-04
JP5693497B2 (ja) 2015-04-01
US7785706B2 (en) 2010-08-31
CN101276791A (zh) 2008-10-01
US20100221869A1 (en) 2010-09-02
KR20080088407A (ko) 2008-10-02
EP1975988A1 (en) 2008-10-01
JP2013102212A (ja) 2013-05-23
JP5490271B2 (ja) 2014-05-14
US8268076B2 (en) 2012-09-18
TW200845137A (en) 2008-11-16
JP2012134539A (ja) 2012-07-12
KR100979148B1 (ko) 2010-08-31
SG146535A1 (en) 2008-10-30

Similar Documents

Publication Publication Date Title
TWI443712B (zh) 半導體晶圓及其製造方法
US7348226B2 (en) Method of forming lattice-matched structure on silicon and structure formed thereby
US6852575B2 (en) Method of forming lattice-matched structure on silicon and structure formed thereby
US7323764B2 (en) Buffer structure for modifying a silicon substrate
US7273657B2 (en) Rare earth-oxides, rare earth-nitrides, rare earth-phosphides and ternary alloys with silicon
US7199015B2 (en) Rare earth-oxides, rare earth-nitrides, rare earth-phosphides and ternary alloys with silicon
US7709826B2 (en) Rare earth-oxides, rare earth-nitrides, rare earth-phosphies, and ternary alloys with silicon
CN102024768A (zh) 半导体装置及半导体结构的制造方法
Niu Epitaxy of crystalline oxides for functional materials integration on silicon
US7169619B2 (en) Method for fabricating semiconductor structures on vicinal substrates using a low temperature, low pressure, alkaline earth metal-rich process
Sollier et al. 300 mm InGaAsOI substrate fabrication using the Smart Cut TM technology
Schroeder et al. SOI wafers having M x O y oxide layers on a substrate wafer and an amorphous interlayer adjacent the substrate wafer
WO2017023514A1 (en) Structure for relaxed sige buffers including method and apparatus for forming
Kwo et al. High κ Gate Dielectrics For Si And Compound Semiconductors By Molecular Beam Epitaxy
Osten et al. Epitaxial Lanthanide Oxide based Gate Dielectrics