TWI429039B - 積體電路晶片封裝及實體層介面排列 - Google Patents

積體電路晶片封裝及實體層介面排列 Download PDF

Info

Publication number
TWI429039B
TWI429039B TW099136004A TW99136004A TWI429039B TW I429039 B TWI429039 B TW I429039B TW 099136004 A TW099136004 A TW 099136004A TW 99136004 A TW99136004 A TW 99136004A TW I429039 B TWI429039 B TW I429039B
Authority
TW
Taiwan
Prior art keywords
pads
physical layer
layer interface
bump pads
bump
Prior art date
Application number
TW099136004A
Other languages
English (en)
Other versions
TW201218333A (en
Inventor
Wen Yuan Chang
yu kai Chen
Yeh Chi Hsu
Ying Ni Lee
Wei Chih Lai
Original Assignee
Via Tech Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Tech Inc filed Critical Via Tech Inc
Priority to TW099136004A priority Critical patent/TWI429039B/zh
Priority to US13/049,915 priority patent/US8698325B2/en
Publication of TW201218333A publication Critical patent/TW201218333A/zh
Application granted granted Critical
Publication of TWI429039B publication Critical patent/TWI429039B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02377Fan-in arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05005Structure
    • H01L2224/05008Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body, e.g.
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05569Disposition the external layer being disposed on a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • H01L2224/05572Disposition the external layer being disposed in a recess of the surface the external layer extending out of an opening
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0612Layout
    • H01L2224/0615Mirror array, i.e. array having only a reflection symmetry, i.e. bilateral symmetry
    • H01L2224/06154Mirror array, i.e. array having only a reflection symmetry, i.e. bilateral symmetry covering only portions of the surface to be connected
    • H01L2224/06155Covering only the peripheral area of the surface to be connected, i.e. peripheral arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

積體電路晶片封裝及實體層介面排列
本發明是有關於一種適用於積體電路晶片的實體層介面排列。
積體電路晶片(IC chip)通常包括一基底(例如:矽晶圓)及配置在基底之一主動面(active surface)上的積體電路層(IC layer),在此「主動面」係指在基底上配置積體電路層的那一面。一般來說,積體電路層由多個內部元件(例如:MOS電晶體、電感、電容等)、多層介電層以及多層圖案化金屬層等構成。多層介電層以及多層圖案化金屬層係相互堆疊,且圖案化金屬層會將內部元件的訊號傳遞至外界、或是由外界傳遞至內部。無論積體電路晶片的內部元件、多層圖案化金屬層如何配置,若要將訊號傳遞至外界(或傳遞至內部),皆須透過積體電路層的最外層來達成。以積體電路層的最外層的這個平面來看,其包括一核心區(core area)與圍繞著核心區的一訊號區(signal area),其中核心區係提供核心電源(core power)與核心接地(core ground),而訊號區係提供訊號。此外,訊號區更包括多個實體層介面(physical layer interface),這些實體層介面單排地(in single row)排列於核心區周圍,並分別提供不同功能的訊號傳輸,即每個實體層介面係做為內部元件與外部元件電連接的橋樑,並且提供特定功能的訊號傳輸。在某些情況下,多個實體層介面係共同提供某一特定功能的訊號傳輸。
對於採用覆晶封裝(flip chip package)技術的積體電路晶片,積體電路層的最外層之每個實體層介面包括多個凸塊墊,這些凸塊墊依設計規則(design rule)而排列。此外,每個實體層介面更包括多個內部墊及多條重佈線(redistribution line),這些內部墊及重佈線係位於對應的凸塊墊下方,且位於積體電路層中。這些內部墊單排地(in single row)排列,而這些重佈線將這些凸塊墊分別電性連接至這些對應的內部墊。
當單一的積體電路晶片提供的功能越來越多,係表示需要更多的凸塊墊以作為訊號的輸出或輸入之用。此外,當製程技術越來越進步,係表示晶片的內部元件、圖案化金屬層的尺寸可以進一步縮小,即表示整個積體電路層的面積可以縮小。因此,在晶片上設計上需有所改進,以符合時勢所趨。
本發明提供一種積體電路封裝,其可提升電性效能。
本發明提供一種實體層介面排列,其可提升電性效能。
本發明提出一種積體電路封裝,包括一積體電路晶片、一封裝載板及多個將積體電路晶片連接至封裝載板的導電凸塊。積體電路晶片包括一基底及一配置在基底的一主動面上的積體電路層。積體電路層包括一第一實體層介面及一第二實體層介面。第一實體層介面包括多個第一凸塊墊及多個分別電性連接至這些第一凸塊墊的內部墊。第二實體層介面包括多個第二凸塊墊及多個分別電性連接至這些第二凸塊墊的內部墊。這些第二凸塊墊為這些第一凸塊墊相對於一垂直於主動面的第一幾何平面的鏡像,而這些第二內部墊為這些第一內部墊相對於第一幾何平面的鏡像。
本發明更提出一種實體層介面排列,其包括上述的第一實體層介面及第二實體層介面。
基於上述,本發明藉由垂直鏡射或水平鏡射將一實體層介面複製於其旁側而形成一實體層介面排列,這有助於提升電性效能。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1為本發明之一實施例的一種積體電路晶片的局部剖面圖,而圖2為圖1之部分2的細部放大圖。請參考圖1及圖2,在本實施例中,積體電路晶片100包括一基底110及一積體電路層120,其中基底110例如是矽晶圓,其具有一主動面112,而積體電路層120配置在主動面112上。積體電路層120由多個內部元件(例如:MOS電晶體、電感、電容等)、多層介電層以及多層圖案化金屬層等構成,在圖1中並未繪示這些構件,而僅以標號120表示此積體電路層。靠近外部的積體電路層120具有多個凸塊墊122(僅繪示其一)、多個內部墊124(僅繪示其一)及多條重佈線126(僅繪示其一)。這些凸塊墊122係位於積體電路層120的最外層,用以安裝一個導電凸塊B,並分別經由這些重佈線126而電性連接至這些內部墊124。
圖3繪示圖1之積體電路晶片的上視示意圖,即繪示積體電路層120的最外層。請參考圖1及圖3,以積體電路層120的最外層的這個平面來看,其包括一核心區112a與一圍繞著核心區112a的訊號區112b,其中積體電路層120包括多個核心電源凸塊墊(未繪示)與核心接地凸塊墊(未繪示)於核心區112a,用以提供電源或接地傳輸,而積體電路層120包括多個實體層介面PHY於訊號區112b,用以提供特定功能的訊號傳輸,且不同的實體層介面PHY可提供不同功能的訊號傳輸,而數個實體層介面PHY可組成一實體層介面排列。值得一提的是,每一實體層介面PHY包括多個凸塊墊122,其包括訊號凸塊墊、電源凸塊墊及接地凸塊墊。然而,不同於核心區的核心電源凸塊墊、核心接地凸塊墊,此處的電源凸塊墊及接地凸塊墊僅供對應的實體層介面PHY所使用。
更進一步來說,每個實體層介面PHY的局部剖面圖係類似圖2所繪示,其包括多個凸塊墊122(圖2僅繪示其一)。此外,每個實體層介面PHY更包括多個內部墊124(圖2僅繪示其一)及多條重佈線126(圖2僅繪示其一),內部墊124及重佈線126係位於對應的凸塊墊122下方,且位於如圖1所繪示的積體電路層120中。
圖4繪示圖3之部分4的四個實體層介面PHY的凸塊墊,且實體層介面PHY中的凸塊墊排列僅為示意,並非用以限定該些凸塊墊的排列。請參考圖3及圖4,積體電路層120包括一第一實體層介面PHY-1及一第二實體層介面PHY-2,其中第一實體層介面PHY-1及第二實體層介面PHY-2雙排地排列於圖3的核心區112a外圍而位於訊號區112b內。此外,第二實體層介面PHY-2為第一實體層介面PHY-1的垂直鏡像,此處之「垂直」係指第二實體層介面PHY-2與第一實體層介面PHY-1位於不同排,即在X1方向上,二者相對於核心區112a的距離不同。具體而言,第一實體層介面PHY-1包括多個第一凸塊墊122-1。第二實體層介面PHY-2包括多個第二凸塊墊122-2。這些第二凸塊墊122-2為這些第一凸塊墊122-1相對於一垂直於圖1的主動面112的第一幾何平面P1的鏡像。詳言之,這些第一凸塊墊122-1可能是訊號、電源、接地凸塊墊,而在第二實體層介面PHY-2中,會有以第一幾何平面P1呈鏡像排列之訊號、電源、接地凸塊墊。
在本實施例中,積體電路層120更可包括一第三實體層介面PHY-3及一第四實體層介面PHY-4,其中第一實體層介面PHY-1與第三實體層介面PHY-3排成同一排而位於圖3的核心區112a外圍而位於訊號區112b內;同樣地,第二實體層介面PHY-2與第四實體層介面PHY-4排成同一排而位於圖3的核心區112a外圍而位於訊號區112b內。換言之,第一實體層介面PHY-1、第二實體層介面PHY-2、第三實體層介面PHY-3及第四實體層介面PHY-4雙排地排列於核心區112a外圍而位於訊號區112b內。第三實體層介面PHY-3及第四實體層介面PHY-4分別為第一實體層介面PHY-1及第二實體層介面PHY-2的水平鏡像,此處之「水平」係指第三實體層介面PHY-3與第一實體層介面PHY-1位於同一排,或第四實體層介面PHY-4與第二實體層介面PHY-2位於同一排,即在X1方向上,同一排的實體層介面PHY相對於核心區112a的距離相同。
具體而言,第三實體層介面PHY-3包括多個第三凸塊墊122-3,而這些第三凸塊墊122-3為這些第一凸塊墊122-1相對於一垂直於圖1的主動面112的第二幾何平面P2的鏡像。第四實體層介面PHY-4包括多個第四凸塊墊122-4,而這些第四凸塊墊122-4為這些第二凸塊墊122-2相對於一垂直於圖1的主動面112的第二幾何平面P2的鏡像。在本實施例中,第一幾何平面P1與第二幾何平面P2係彼此垂直。
值得注意的是,上述所指的雙排係相較於圖3之實體層介面101、103、105沿著X1方向以單排方式排列而言。更進一步來說,在本實施例中,實體層介面PHY-1與PHY-3沿著X2方向單排排列;同樣地,實體層介面PHY-2與PHY-4亦沿著X2方向單排排列。但整體來說,實體層介面PHY-1、PHY-2、PHY-3與PHY-4係在X1方向呈現雙排排列。在以往的電路設計中,這些實體層介面PHY都是以單排的方式排列,如此導致整體的晶片尺寸無法縮小。然而,隨著製程的演進,製程的線距與線寬皆進一步縮小,故核心區112a所佔的面積可以縮小,訊號區112b的可用面積變大,故實體層介面PHY可以雙排的方式排列。
另外,上述的這些實體層介面PHY-1~4相對於幾何平面P1(及P2)以鏡像排列係適用於這些實體層介面PHY用於共同提供某一特定功能的訊號傳輸,例如:多個實體層介面PHY共同提供雙倍資料速率(DDR;Double Data Rate)記憶體、通用序列匯流排(USB;Universal Serial Bus)或序列先進技術附件(SATA;Serial Advanced Technology Attachment)等之訊號傳遞。更進一步來說,在以往的設計中,會將共同提供某一特定功能的這些實體層介面PHY以單排的方式(如圖3之實體層介面101、103、105的排列)排列在一起,且彼此並沒有鏡像對稱關係。如此在訊號傳輸上,可能導致不同位置的實體層介面PHY雖共同提供某一特定功能,但其傳輸路徑長度不盡相同,而影響傳輸品質,甚至造成訊號錯誤傳遞。因此,在本案中,若一特定功能需由多個實體層介面共同提供,則可如本實施例以雙排方式排列;反之,若一特定功能,僅需由一個實體層介面提供則可如實體層介面101、103、105以單排方式排列。除此之外,上述之實體層介面PHY的雙排排列,並不以4個實體層介面PHY作為一個單位為限。在一實施例中,也可以6個實體層介面PHY以垂直或水平鏡像做排列。
圖5繪示圖4之這些實體層介面的內部墊及重佈線,而單一的實體層介面及其內部墊及重佈線剖面圖係如圖2所示。請參考圖5,在本實施例中,第一實體層介面PHY-1更包括多個第一內部墊124-1,而第二實體層介面PHY-2更包括多個第二內部墊124-2。這些第二內部墊124-2為這些第一內部墊124-1相對於第一幾何平面P1的鏡像。
在本實施例中,第一實體層介面PHY-1更可包括多個第一重佈線126-1,而這些第一重佈線126-1分別將這些第一凸塊墊122-1電性連接至這些第一內部墊124-1。第二實體層介面PHY-2更可包括多個第二重佈線126-2,而這些第二重佈線126-2分別將這些第二凸塊墊122-2電性連接至這些第二內部墊124-2。這些第二重佈線126-2為這些第一重佈線126-1相對於第一幾何平面P1的鏡像。
在本實施例中,第三實體層介面PHY-3更包括多個第三內部墊124-3,這些第三內部墊124-3為這些第一內部墊124-1相對於第二幾何平面P2的鏡像。此外,第四實體層介面PHY-4更包括多個第四內部墊124-4,這些第四內部墊124-4為這些第二內部墊124-2相對於第二幾何平面P2的鏡像。
在本實施例中,第三實體層介面PHY-3更可包括多個第三重佈線126-3,這些第三重佈線126-3分別將這些第三凸塊墊122-3電性連接至這些第三內部墊124-3,這些第三重佈線126-3為這些第一重佈線126-1相對於第二幾何平面P2的鏡像。此外,第四實體層介面PHY-4更可包括多個第四重佈線126-4,這些第四重佈線126-4分別將這些第四凸塊墊122-4電性連接至這些第四內部墊124-4,這些第四重佈線126-4為這些第二重佈線126-2相對於第二幾何平面P2的鏡像。
值得注意的是,在本實施例中,上述的這些內部墊可能是用於訊號及電源的傳輸,故訊號凸塊墊及電源凸塊墊係利用對應的重佈線與對應的內部墊作電性上及物理上的連接。
在本實施例中,積體電路層120更可包括一電源環128-1,其實體結構如同圖2的電源環128。這些第一內部墊124-1單排地排列,而電源環128-1位於這些第一內部墊124-1下方,以提供電壓至第一實體層介面PHY-1。這些第三內部墊124-3單排地排列,而電源環128-1更位於這些第三內部墊124-3下方,以提供電壓至第三實體層介面PHY-3。此外,積體電路層120更可包括一電源環128-2,其實體結構亦如同圖2的電源環128。這些第二內部墊124-2單排地排列,而電源環128-2位於這些第二內部墊124-2,以提供電壓至第二實體層介面PHY-2。這些第四內部墊124-4單排地排列,而電源環128-2更位於這些第四內部墊124-4,以提供電壓至第四實體層介面PHY-4。特別是,此處之電源環128-1與128-2同樣亦呈鏡像排列,如此一來,若第二實體層介面PHY-2或第四實體層介面PHY-4需要電壓時,可以直接由電源環128-2取得,而不再由電路徑較長的電源環128-1提供,以維持良好的電性品質。
值得一提是,在以往的設計中,每一個實體層介面PHY中的凸塊墊分佈是屬於「窄型」的分佈;而在本案中,每一個實體層介面PHY中的凸塊墊分佈是屬於「寬型」的分佈。更進一步來說,以圖3的標記「PHY」為例,假設這個實體層介面PHY有24個凸塊墊,則在以往的設計中,會在X1方向上配置8個,X2方向上配置3個,甚至在X1方向上配置12個,X2方向上配置2個,以縮小實體層介面PHY的尺寸,進一步縮小晶片的面積。反觀本案,由於訊號區的可用面積變大,故可在X1方向上配置6個,X2方向上配置4個。如此一來,當凸塊墊利用重佈線與對應的內部墊連接時,最靠近核心區112a的凸塊墊,其對應的重佈線長度(即實體層介面PHY中最長的重佈線長度)可以縮短,如此可以縮短傳遞的路徑,避免訊號衰減。
在本實施例中,這些第一凸塊墊122-1包括多個訊號凸塊墊、多個電源凸塊墊及多個接地凸塊墊,而這些訊號凸塊墊的數量與這些電源凸塊墊的數量的比值介於2至8。因為在結構及電性上的鏡射,這些第二凸塊墊122-2、這些第三凸塊墊122-3或這些第四凸塊墊122-4所具有的這些訊號凸塊墊的數量與這些電源凸塊墊的數量的比值亦介於2至8。
圖6為本發明之另一實施例的一種積體電路封裝的側視圖。請參考圖6,在本實施例中,積體電路封裝200包括一積體電路晶片202、一封裝載板204及多個導電凸塊206。積體電路晶片202相同於圖1所示的積體電路晶片100,並經由這些導電凸塊206來連接於封裝載板204。在本實施例中,封裝載板204可為一無核心線路板(coreless wired board)。所謂的無核心線路板是一種採用不含玻纖的樹脂作為其介電層的線路板,這有助於降低導電通孔(conductive through via)的尺寸以提高線路板的佈線密度。如此一來,本發明之具有雙排排列的實體層介面PHY可搭配上述之無核心線路板進行晶片封裝製程。
綜上所述,本發明藉由垂直鏡射及水平鏡射將一實體層介面複製於其旁側而形成一實體層介面排列,這有助於提升電性效能。此外,本發明藉由將這些實體層介面雙排地排列於主動面的訊號區,這有助於縮短訊號傳輸路徑及縮小晶片尺寸。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100...積體電路晶片
101、103、105...實體層介面
110...基底
112...主動面
112a...核心區
112b...訊號區
120...積體電路層
122、122-1、122-2、122-3、122-4...凸塊墊
124、124-1、124-2、124-3、124-4...內部墊
126、126-1、126-2、126-3、126-4...重佈線
128、128-1、128-2...電源環
P1、P2...幾何平面
PHY、PHY-1、PHY-2、PHY-3、PHY-4...實體層介面
圖1為本發明之一實施例的一種積體電路晶片的局部剖面圖。
圖2為圖1之部分2的細部放大圖。
圖3繪示圖1之積體電路晶片的多個實體層介面。
圖4繪示圖3之部分4的四個實體層介面的凸塊墊。
圖5繪示圖4之這些實體層介面的內部墊及重佈線。
圖6為本發明之另一實施例的一種積體電路封裝的側視圖。
112a...核心區
112b...訊號區
122-1、122-2、122-3、122-4...凸塊墊
124-1、124-2、124-3、124-4...內部墊
126-1、126-2、126-3、126-4...重佈線
128-1、128-2...電源環
P1、P2...幾何平面
PHY、PHY-1、PHY-2、PHY-3、PHY-4...實體層介面

Claims (18)

  1. 一種積體電路封裝,包括:一積體電路晶片;一封裝載板;以及多個導電凸塊,該積體電路晶片經由該些導電凸塊連接於該封裝載板,其中該積體電路晶片包括:一基底,具有一主動面;以及一積體電路層,配置在該主動面上,並包括:一第一實體層介面,包括:多個第一凸塊墊;以及多個第一內部墊,分別電性連接至該些第一凸塊墊;以及一第二實體層介面,包括:多個第二凸塊墊;以及多個第二內部墊,分別電性連接至該些第二凸塊墊,其中該些第二凸塊墊為該些第一凸塊墊相對於垂直於該主動面的一第一幾何平面的鏡像,而該些第二內部墊為該些第一內部墊相對於該第一幾何平面的鏡像。
  2. 如申請專利範圍第1項所述的積體電路封裝,其中該主動面具有一核心區及一圍繞著該核心區的訊號區,該第一實體層介面及該第二實體層介面雙排地排列於該訊號 區。
  3. 如申請專利範圍第1項所述的積體電路封裝,其中該第一實體層介面更包括:多個第一重佈線,分別將該些第一凸塊墊電性連接至該些第一內部墊,並且該第二實體層介面更包括:多個第二重佈線,分別將該些第二凸塊墊電性連接至該些第二內部墊,其中該些第二重佈線為該些第一重佈線相對於該第一幾何平面的鏡像。
  4. 如申請專利範圍第1項所述的積體電路封裝,其中該些第一凸塊墊包括多個訊號凸塊墊、多個電源凸塊墊及多個接地凸塊墊。
  5. 如申請專利範圍第1項所述的積體電路晶片,其中該些第一凸塊墊包括多個訊號凸塊墊及多個電源凸塊墊,該些訊號凸塊墊的數量與該些電源凸塊墊的數量的比值介於2至8。
  6. 如申請專利範圍第1項所述的積體電路封裝,其中該積體電路層更包括:一第三實體層介面,包括:多個第三凸塊墊;以及多個第三內部墊,分別電性連接至該些第三凸塊墊;以及一第四實體層介面,包括:多個第四凸塊墊;以及 多個第四內部墊,分別電性連接至該些第四凸塊墊,其中該些第三凸塊墊為該些第一凸塊墊相對於垂直於該主動面及該第一幾何平面的一第二幾何平面的鏡像,該些第三內部墊為該些第一內部墊相對於該第二幾何平面的鏡像,並且該些第四凸塊墊為該些第二凸塊墊相對於該第二幾何平面的鏡像,且該些第四內部墊為該些第二內部墊相對於該第二幾何平面的鏡像。
  7. 如申請專利範圍第6項所述的積體電路封裝,其中該主動面具有一核心區及一圍繞著該核心區的訊號區,該第一實體層介面、該第二實體層介面、該第三實體層介面及該第四實體層介面雙排地排列於該訊號區。
  8. 如申請專利範圍第6項所述的積體電路封裝,其中該第三實體層介面更包括:多個第三重佈線,分別將該些第三凸塊墊電性連接至該些第三內部墊,其中該些第三重佈線為該些第一重佈線相對於該第二幾何平面的鏡像,並且該第四實體層介面更包括:多個第四重佈線,分別將該些第四凸塊墊電性連接至該些第四內部墊,其中該些第四重佈線為該些第二重佈線相對於該第二幾何平面的鏡像。
  9. 如申請專利範圍第6項所述的積體電路封裝,其中該積體電路層更包括一第一電源環與一第二電源環,該第 一電源環位於該些第一內部墊下方與該些第三內部墊下方,該第二電源環位於該些第二內部墊下方與該些第四內部墊下方,且該第二電源環為該第一電源環相對於垂直於該主動面的該第一幾何平面的鏡像。
  10. 一種實體層介面排列,適於配置在一積體電路晶片的一基底的一主動面的上方,該實體層介面排列包括:一第一實體層介面,包括:多個第一凸塊墊;以及多個第一內部墊,分別電性連接至該些第一凸塊墊;以及一第二實體層介面,包括:多個第二凸塊墊;以及多個第二內部墊,分別電性連接至該些第二凸塊墊,其中該些第二凸塊墊為該些第一凸塊墊相對於垂直於該主動面的一第一幾何平面的鏡像,而該些第二內部墊為該些第一內部墊相對於該第一幾何平面的鏡像。
  11. 如申請專利範圍第10項所述的實體層介面排列,其中該主動面具有一核心區及一圍繞著該核心區的訊號區,該第一實體層介面及該第二實體層介面雙排地排列於該訊號區。
  12. 如申請專利範圍第10項所述的實體層介面排列,其中該第一實體層介面更包括: 多個第一重佈線,分別將該些第一凸塊墊電性連接至該些第一內部墊,並且該第二實體層介面更包括:多個第二重佈線,分別將該些第二凸塊墊電性連接至該些第二內部墊,其中該些第二重佈線為該些第一重佈線相對於該第一幾何平面的鏡像。
  13. 如申請專利範圍第10項所述的實體層介面排列,其中該些第一凸塊墊包括多個訊號凸塊墊、多個電源凸塊墊及多個接地凸塊墊。
  14. 如申請專利範圍第10項所述的實體層介面排列,其中該些第一凸塊墊包括多個訊號凸塊墊及多個電源凸塊墊,該些訊號凸塊墊的數量與該些電源凸塊墊的數量的比值介於2至8。
  15. 如申請專利範圍第10項所述的實體層介面排列,更包括:一第三實體層介面,包括:多個第三凸塊墊;以及多個第三內部墊,分別電性連接至該些第三凸塊墊;以及一第四實體層介面,包括:多個第四凸塊墊;以及多個第四內部墊,分別電性連接至該些第四凸塊墊,其中該些第三凸塊墊為該些第一凸塊墊相對於垂直於該主動面及該第一幾何平面的一第二幾何平 面的鏡像,該些第三內部墊為該些第一內部墊相對於該第二幾何平面的鏡像,並且該些第四凸塊墊為該些第二凸塊墊相對於該第二幾何平面的鏡像,且該些第四內部墊為該些第二內部墊相對於該第二幾何平面的鏡像。
  16. 如申請專利範圍第15項所述的實體層介面排列,其中該主動面具有一核心區及一圍繞著該核心區的訊號區,該第一實體層介面、該第二實體層介面、該第三實體層介面及該第四實體層介面雙排地排列於該訊號區。
  17. 如申請專利範圍第15項所述的實體層介面排列,其中該第三實體層介面更包括:多個第三重佈線,分別將該些第三凸塊墊電性連接至該些第三內部墊,其中該些第三重佈線為該些第一重佈線相對於該第二幾何平面的鏡像,並且該第四實體層介面更包括:多個第四重佈線,分別將該些第四凸塊墊電性連接至該些第四內部墊,其中該些第四重佈線為該些第二重佈線相對於該第二幾何平面的鏡像。
  18. 如申請專利範圍第15項所述的實體層介面排列,更包括一第一電源環與一第二電源環,該第一電源環位於該些第一內部墊下方與該些第三內部墊下方,該第二電源環位於該些第二內部墊下方與該些第四內部墊下方,且該第二電源環為該第一電源環相對於垂直於該主動面的該第一幾何平面的鏡像。
TW099136004A 2010-10-21 2010-10-21 積體電路晶片封裝及實體層介面排列 TWI429039B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW099136004A TWI429039B (zh) 2010-10-21 2010-10-21 積體電路晶片封裝及實體層介面排列
US13/049,915 US8698325B2 (en) 2010-10-21 2011-03-17 Integrated circuit package and physical layer interface arrangement

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099136004A TWI429039B (zh) 2010-10-21 2010-10-21 積體電路晶片封裝及實體層介面排列

Publications (2)

Publication Number Publication Date
TW201218333A TW201218333A (en) 2012-05-01
TWI429039B true TWI429039B (zh) 2014-03-01

Family

ID=45972312

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099136004A TWI429039B (zh) 2010-10-21 2010-10-21 積體電路晶片封裝及實體層介面排列

Country Status (2)

Country Link
US (1) US8698325B2 (zh)
TW (1) TWI429039B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9935052B1 (en) * 2014-11-26 2018-04-03 Altera Corporation Power line layout in integrated circuits
US11688686B2 (en) 2020-07-14 2023-06-27 Samsung Electronics Co., Ltd. Semiconductor device including an input/output circuit

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5066831A (en) * 1987-10-23 1991-11-19 Honeywell Inc. Universal semiconductor chip package
JPH07245360A (ja) * 1994-03-02 1995-09-19 Toshiba Corp 半導体パッケージおよびその製造方法
JP3362545B2 (ja) * 1995-03-09 2003-01-07 ソニー株式会社 半導体装置の製造方法
US5686764A (en) * 1996-03-20 1997-11-11 Lsi Logic Corporation Flip chip package with reduced number of package layers
US5691568A (en) * 1996-05-31 1997-11-25 Lsi Logic Corporation Wire bondable package design with maxium electrical performance and minimum number of layers
US5952726A (en) * 1996-11-12 1999-09-14 Lsi Logic Corporation Flip chip bump distribution on die
US6064113A (en) * 1998-01-13 2000-05-16 Lsi Logic Corporation Semiconductor device package including a substrate having bonding fingers within an electrically conductive ring surrounding a die area and a combined power and ground plane to stabilize signal path impedances
JP2000100814A (ja) * 1998-09-18 2000-04-07 Hitachi Ltd 半導体装置
JP2000100851A (ja) * 1998-09-25 2000-04-07 Sony Corp 半導体部品及びその製造方法、半導体部品の実装構造及びその実装方法
US6246121B1 (en) * 1999-04-12 2001-06-12 Vlsi Technology, Inc. High performance flip-chip semiconductor device
US6204559B1 (en) * 1999-11-22 2001-03-20 Advanced Semiconductor Engineering, Inc. Ball grid assembly type semiconductor package having improved chip edge support to prevent chip cracking
US6591410B1 (en) * 2000-12-28 2003-07-08 Lsi Logic Corporation Six-to-one signal/power ratio bump and trace pattern for flip chip design
US7227254B2 (en) * 2002-04-02 2007-06-05 Agilent Technologies, Inc. Integrated circuit package

Also Published As

Publication number Publication date
US8698325B2 (en) 2014-04-15
US20120098125A1 (en) 2012-04-26
TW201218333A (en) 2012-05-01

Similar Documents

Publication Publication Date Title
US9627354B1 (en) Semiconductor memory device
TWI474461B (zh) 積體電路及三維堆疊之多重晶片模組
TW515054B (en) Flip chip pad arrangement on chip for reduction of impedance
JP4387076B2 (ja) 半導体装置
TW201931551A (zh) 具有正交頂部互連層的面對面安裝積體電路晶粒
JP3599108B2 (ja) アレー型ボンディングパッドを備える半導体チップの内部回路構造及びその製造方法
KR20100002113A (ko) 반도체장치 및 반도체 집적회로
US11508707B2 (en) Semiconductor package with dummy MIM capacitor die
US11251125B2 (en) Semiconductor integrated circuit device
JP5355499B2 (ja) 半導体装置
TW498530B (en) Flip-chip pad and redistribution layer arrangement
US20120228763A1 (en) Semiconductor device and manufacturing method thereof
TWI429039B (zh) 積體電路晶片封裝及實體層介面排列
JP4353861B2 (ja) 半導体装置
TWI437675B (zh) 積體電路晶片封裝及實體層介面排列
US8269346B2 (en) Semiconductor device and method of designing a wiring of a semiconductor device
US9824954B2 (en) Semiconductor package comprising stacked integrated circuit chips having connection terminals and through electrodes symmetrically arranged
TW202308071A (zh) 半導體封裝
TWI715486B (zh) 半導體封裝
US20210398944A1 (en) Em and rf mitigation silicon structures in stacked die microprocessors for die to platform and die-die rf noise suppression
JP2018101736A (ja) 半導体装置
JP2000232120A (ja) 半導体装置
JP2020035940A (ja) 半導体装置
US11901300B2 (en) Universal interposer for a semiconductor package
TWI713186B (zh) 半導體封裝