TWI429026B - 矽化非揮發性記憶體及其製造方法 - Google Patents

矽化非揮發性記憶體及其製造方法 Download PDF

Info

Publication number
TWI429026B
TWI429026B TW096107714A TW96107714A TWI429026B TW I429026 B TWI429026 B TW I429026B TW 096107714 A TW096107714 A TW 096107714A TW 96107714 A TW96107714 A TW 96107714A TW I429026 B TWI429026 B TW I429026B
Authority
TW
Taiwan
Prior art keywords
gate electrode
forming
gate
telluride
germanide
Prior art date
Application number
TW096107714A
Other languages
English (en)
Other versions
TW200741979A (en
Inventor
Erwin J Prinz
Ko-Min Chang
Robert F Steimle
Original Assignee
Freescale Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Freescale Semiconductor Inc filed Critical Freescale Semiconductor Inc
Publication of TW200741979A publication Critical patent/TW200741979A/zh
Application granted granted Critical
Publication of TWI429026B publication Critical patent/TWI429026B/zh

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28035Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities
    • H01L21/28044Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer
    • H01L21/28052Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer the conductor comprising a silicide layer formed by the silicidation reaction of silicon with a metal layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Nanotechnology (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Description

矽化非揮發性記憶體及其製造方法
本揭示內容一般關於記憶體裝置,且更明確地說,關於一種非揮發性記憶體裝置及矽化該裝置之選擇與控制閘極兩者的方法。
已顯示,可運用熱載子注射(HCI注射)、反轉井/源極偏壓之HCI注射、Fowler-Nordheim(FN)穿隧、或源極側注射(SSI),以電子來對非揮發性記憶體單一電晶體位元格進行充電,其中該等位元格具有用作離散電荷儲存元件之嵌入式奈米叢集的介電質。HCI及SSI程式化產生一有效的位元格及快速程式化,然而用於SSI程式化之程式化電流係比HCI程式化之程式化電流小10至100倍。儘管於一1電晶體位元格中可達成HCI程式化,然而SSI程式化需要一帶有緊鄰二閘極的位元格,該等二閘極具有一控制閘極及一選擇閘極。此一位元格已知為一分裂閘極位元格。位元格程式化時間為1至10μsec,然而嵌入一微控制器之非揮發性記憶體的讀取存取時間則快許多(10至20nsec)。由於該極快速讀取存取時間,故而控制該等控制與選擇閘極上的RC延遲變得愈來愈重要。無法連接至長距離金屬線之閘極尤為如此。一種用以減少RC延遲之方式係不僅藉由矽化該記憶體裝置之選擇閘極部分並矽化該記憶體裝置之控制閘極部分。
據此,便需要一種形成一能夠矽化控制閘極與選擇閘極之記憶體裝置的方法。此外,亦需要分離該控制閘極矽化物與該選擇閘極矽化物的方法。
圖1至8顯示根據本發明之一第一具體實施例一包括奈米叢集與矽化選擇閘極與控制閘極之半導體裝置之各製造階段期間之一半導體裝置的斷面圖。
圖1係根據本揭示內容之一項具體實施例之一非揮發性記憶體(NVM)裝置10之一斷面圖。記憶體裝置10包括含有一第一導電類型之位元格井之一基體12,該位元格井可覆蓋一第二導電類型(與該第一導電類型相反)之一深井。於一項具體實施例中,該第一導電類型包括p型,而該第二導電類型包括n型摻雜劑。為清楚起見這些並未顯示,然而仍為熟悉本技術人士所習知。記憶體裝置亦包括一隔離結構13,例如淺溝渠隔離。亦考慮其他諸如LOCOS之隔離結構。
圖2顯示在形成該閘極氧化物層17之後的記憶體裝置10。此氧化物通常係約20至50之等級並經熱成長。層17亦可藉由其他包括化學汽相沉積之方法來形成並亦可由諸如氮氧化矽、氧化鉿、氧化鋁、或其類似者之其他介電質來形成。一第一多晶矽層19隨後係於氧化物層17上形成。多晶矽層19將作為該NVM裝置之選擇閘極部分的導電層。於一項具體實施例中,多晶矽層19厚約1000並包括一n型摻雜劑。氮化物層21係沉積於多晶矽層19之上。氮化物層21可用作一接續處理步驟的蝕刻停止層,如同稍後將討論的一般。於其他具體實施例中,層21可包括氮化矽、氮氧化矽、富含矽的氮氧化物、或其類似物。氮化物層21係約700至1000或更厚並且係藉由包括化學汽相沉積(CVD)之傳統程序來形成。
圖3係在運用傳統微影與蝕刻方法圖案化與蝕刻多晶矽層19之後的NVM裝置之一斷面圖。此時,將變成該控制閘極之區域下之井摻雜可藉由一井植入層23而從該選擇閘極之下的井摻雜分化出來。取決於該等控制與選擇閘極臨界電壓的相對值,此額外井植入可為n型或p型。
圖4係在形成一氧化物層25之後的該記憶體裝置之一斷面圖。該氧化物層25係形成至約50至70之一厚度並經熱成長。氧化物層25亦可為諸如具有一高介電常數(高K)之氮氧化矽之另一介電材料並可藉由包括CVD、原子層沉積(ALD)、或其類似物之其他方法來形成。奈米叢集29可藉由CVD、噴氣沉積技術、塗層上旋塗技術、如(例如)退火一薄膜以形成該等奈米叢集之自我組裝技術、或其類似物來形成。典型奈米叢集包括Si、SiGe、Al、Au、一矽與鍺合金、或其他類型之導電材料或摻雜或無摻雜半導體材料。該等奈米叢集係形成為5×1011 cm-2 至1.0×1012 cm-2 之範圍中的較佳密度與50至150或更大之一直徑並且約25%之覆蓋區域。隨後可沉積一介電層27以便用以介電分離先前沉積之奈米叢集29與該控制閘極。介電層27通常係SiO2 並可沉積至80至120之一厚度。介電層27亦可為一諸如氧化鋁之較高允許性層。一第二多晶矽層31係於介電層27上形成。多晶矽31將作為該NVM裝置之控制閘極部分的導電層。於一項具體實施例中,多晶矽層31厚約1500並可包括一p型摻雜劑。多晶矽層31之厚度將取決於該控制閘極之必要長度,故而其厚可小於或大於1500
現轉至圖5,顯示在執行蝕刻程序以將該控制閘極33形成為一側壁間隔物組態的該記憶體裝置之一斷面圖。於一項具體實施例中,運用一非等向性乾式蝕刻。隨後可運用一另一程序以從氮化物層21之頂部表面移除該等奈米叢集與氧化物,同時並保留會分離該裝置之控制閘極部分與該裝置之選擇閘極部分的奈米叢集與氧化物。此可藉由一乾式蝕刻或乾式與濕式蝕刻程序之一組合來完成並且亦可移除氮化物層21。
隨後運用微影與蝕刻程序來形成如圖6中所顯示的選擇閘極37。選擇閘極37係包含多晶矽層19以及氧化物層17二者。氮化物層21現係於該等分離選擇閘極區37上的氮化物層39。於一較佳具體實施例中,隨後移除氮化物層39。此可在無使用一遮罩之情況下運用於熱磷酸中之一等向性濕式蝕刻來執行。此時,可藉由熟知的植入技術形成源極與汲極延伸區域。此等延伸可摻雜成n型。
隨後於該整體結構上形成一氮化物或類似材料之層。該氮化物可藉由CVD或類似程序來形成,且(根據一項具體實施例)厚約700。隨後可運用一傳統非等向性氮化物蝕刻程序以形成鄰近該等控制閘極33之側壁間隔物物41、分離該等選擇閘極37之側壁間隔物42、與進一步將用以分離氧化物層25與任何另一於選擇閘極37上方所形成之材料的側壁間隔物43。側壁間隔物41、42、與43係顯示於圖7中。
圖8係根據本發明之第一具體實施例產生之結構之一斷面圖。圖7之結構經處理而形成選擇閘極矽化物47、控制閘極矽化物45、與矽化源極與汲極區域24。於一較佳具體實施例中,毯覆沉積一金屬層諸如鈦、鉭、鈷、鎳、一合金或其他類似材料。一退火會使該金屬與任何曝露之矽反應而形成一矽化物。接著移除任何未反應之金屬。隨後可執行一最後退火。結果產生能使該等矽化區域藉由介電材料而彼此電隔離之一矽化控制閘極與選擇閘極的記憶體裝置。側壁間隔物41、42、與43係抗矽化物區域,且因此將會基本上維持不改變。
應注意,一熟悉本技術人士將看見藉由小心圖案化該選擇閘極區域,以一種針對該控制閘極不需要任何額外遮罩步驟來界定該控制閘極接觸區域之方式便可能接點該控制閘極區域。用來界定選擇閘極37之遮罩層係經塑形使得該等接續側壁間隔物控制閘極33係連續的並提供足夠區域以便能完成一微影界定之接觸的圖案化。此係於圖21中較容易看見,藉由該圖21可看見一單一接點100能接觸於前述具體實施例之側壁間隔物方法中所製備的控制閘極33。
圖9至11顯示根據本發明之一第二具體實施例一包括奈米叢集與矽化選擇閘極與控制閘極之記憶體裝置之各製造階段期間之一半導體裝置的斷面圖。
現參考圖9,顯示在根據一較佳具體實施例圖案化並蝕刻圖5之結構進而產生具有控制閘極33之一單一位元格裝置的一結構。在形成該間隔控制閘極之後運用傳統遮蔽技術來形成該單一位元格。可運用一傳統乾式蝕刻程序、一濕式蝕刻或二者之一組合來達成圖9中所顯示之結構。隨後可運用一於熱磷酸中之遮蔽或無遮蔽等向性濕式蝕刻、或一利用傳統遮蔽技術的非等向性乾式蝕刻來移除氮化物層21。
隨後於該整體結構上形成一氮化物或類似材料之層。該氮化物可藉由CVD或類似程序來形成,且(根據一項具體實施例)厚約700。隨後可運用一傳統非等向性氮化物蝕刻程序來形成側壁間隔物42與側壁間隔物43,其進一步將用以分離氧化物層25與任何其他形成於圖10之斷面圖中所顯示之選擇閘極37之上方的材料。
圖11係根據本發明之第二具體實施例產生之結構之一斷面圖。圖10之結構進一步經處理而形成選擇閘極矽化物47、控制閘極矽化物45、與矽化源極與汲極區域24。
圖12係顯示一2位元記憶體單元之本發明之一第三具體實施例之一斷面。圖4之結構係以一種與圖5所說明之方式類似的方式來蝕刻。然而,於此具體實施例中,移除該等奈米叢集29、氧化物25、與控制閘極33之程序步驟係以一種控制閘極33會凹陷於選擇閘極37之下的方式來執行。於一較佳具體實施例中,該選擇閘極37係經遮蔽以便能非等向性蝕刻控制閘極33以及奈米叢集29與氧化物25。亦可執行非等向性蝕刻與等向性蝕刻之一組合。在接續形成一毯覆氮化物層後緊接著係一非等向性蝕刻。此會產生側壁間隔物44與41。於此具體實施例中,側壁間隔物44會在該等奈米叢集29與氧化物層25之上方,而側壁間隔物41則在控制閘極33之上方。於一較佳具體實施例中,間隔41僅位於控制閘極33的一小部分之上方。執行進一步之處理,藉此而毯覆沉積一金屬層諸如鈦、鉭、鈷、鎳、一合金或其類似材料。一退火會使該金屬與任何曝露之矽反應而形成一矽化物。接著移除任何未反應之金屬。隨後可執行一最後退火。結果造成一記憶體裝置具有相對矽化選擇閘極為凹陷的矽化控制閘極。
一熟悉本技術人士將瞭解,一單一位元記憶體單元亦可以圖12中所說明針對該2位元記憶體單元之方式來形成。就該單一位元記憶體單元而言,處理之結果將會與圖12中所顯示之雙間隔物相反於該選擇閘極之一側上產生一單一間隔物。
圖13與14係根據本發明之一第四具體實施例的一記憶體裝置之斷面圖。以圖4之結構開始,諸如化學機械拋光(CMP)之一拋光程序係用以平坦化該第二多晶矽層31以及移除位於氮化物21之上方的奈米叢集29與氧化物27。多淤漿可用以達成該結構之最佳平坦化。在氮化物層21清除多晶矽層31時停止拋光。針對平坦化該第二多晶矽層31亦考慮一毯覆回蝕程序。
圖14顯示根據本發明之該第四具體實施例的一記憶體裝置之一斷面圖。微影與蝕刻程序會界定控制閘極33與選擇閘極37。一非等向性多晶矽蝕刻係較佳的。此時,可執行如該第一具體實施例所說明並顯示於圖6至8中的程序。該產生之結構係一具有凹陷且矽化選擇閘極37的基本上平坦之矽化控制閘極33。
圖15與20係根據本發明之一第五具體實施例的一記憶體裝置之斷面圖。首先轉至圖15,於一基體12之上方形成一閘極氧化物層17。氧化物層17通常係約15至70之等級並經熱成長。層17亦可藉由其他包括化學汽相沉積之方法來形成並亦可由諸如氮氧化矽、氧化鉿、氧化鋁、或其類似者之其他介電質來形成。奈米叢集29隨後係於CVD期間、藉由噴氣沉積技術、塗層上旋塗技術、如(例如)退火一薄膜以形成該等奈米叢集之自我組裝技術、或其類似物島成長來形成。典型奈米叢集包括Si、SiGe、Al、Au、一矽與鍺合金、或其他類型之導電材料或摻雜或無摻雜半導體材料。該等奈米叢集係形成為5×1011 cm-2 至1.1×1012 cm-2 之範圍中的較佳密度與50至150或更大之一直徑並且會覆蓋約25%或更少。隨後沉積一介電層27以便用作分離接續沉積之奈米叢集29與該控制閘極的氧化物。介電層27通常係SiO2 並係沉積至80至120之一厚度。一第一多晶矽層19係於奈米叢集29上形成。多晶矽19將作為該NVM裝置之控制閘極部分的導電層。於一項具體實施例中,多晶矽層19厚約1500。一氧化物層係形成於多晶矽層19之上方。氧化物層49可藉由CVD來沉積或可經熱成長。一較佳厚度係約700至1000。一氮化物層21係形成於氧化物層49之上。氮化物層21可用作一接續處理步驟的蝕刻停止層,如同稍後將討論的一般。於其他具體實施例中,層21可包括氮化矽、氮氧化矽、富含矽的氮氧化物、或其類似物。氮化物層21係約700至1000或更厚並且係藉由包括CVD之傳統程序來形成。
現參考圖16,執行微影與蝕刻程序其產生一圖案化之第一閘極結構。此結構可繼續形成用於該記憶體裝置之控制閘極。
圖17係於來自圖16之結構上進行進一步處理之後的一斷面圖。一氧化物層51係運用一CVD或類似技術來沉積。一接續非等向性蝕刻係用以於控制閘極多晶矽結構19上形成氧化物側壁間隔物。一氧化物層53係藉由一熱成長,即CVD,或其類似者來形成。一較佳厚度係20至50。層53亦可藉由其他於本技術中為一般所熟知之形成氧化物的方法來形成。層53亦可由諸如氮氧化矽、氧化鉿、氧化鋁、或其類似物的其他介電質來形成。隨後形成一第二多晶矽層55。多晶矽55將會用作用於該NVM裝置之選擇閘極部分的導電層。於一項具體實施例中,多晶矽層55厚約1500並可包括一p型摻雜劑。一拋光程序(如CMP)隨後係用以平坦化該結構。
隨後圖案化並蝕刻多晶矽層55以形成選擇閘極55。一抗反射塗層(ARC)此時可在該整體結構上形成以促進精細的遮罩圖案化。於一較佳具體實施例中,同時圖案化並蝕刻氮化物層49、氧化物層21、多晶矽層19、奈米叢集29、與氧化物層17以界定什麼將變成該記憶體裝置的控制閘極部分。亦考慮到接續於界定該選擇閘極發生之用於該記憶體裝置之控制閘極部分的一圖案化與蝕刻程序。該產生斷面圖係顯示於圖18中。
圖19係在發生進一步處理之後的該記憶體裝置之一斷面圖。氮化物層21較佳地係藉由運用一於熱磷酸中之等向性濕式蝕刻或一非等向性乾式蝕刻來移除。亦會移除氧化物層49,並可以一與氮化物層21相類似的方式來移除。該產生結構係一種其中該記憶體裝置之控制閘極部分相對該記憶體裝置之選擇閘極部分為凹陷的結構。隨後形成一毯覆氮化物層,其隨後係經非等向性蝕刻以形成該控制閘極的側壁59與61,以及該等選擇閘極的側壁57。此時,源極與汲極區域23可藉由離子植入或其他技術來形成。
圖20係在完成處理而形成矽化選擇閘極47、矽化控制閘極45、與矽化源極與汲極區域24之後的該記憶體裝置之一斷面圖。可進行如前述之一程序以達成該矽化。
形成一接觸插塞後之記憶體裝置係顯示於圖21的斷面中。該斷面圖係基於提供以形成來自圖8之矽化側壁間隔物控制閘極33與凹陷矽化選擇閘極37的方法。於一較佳具體實施例中,一介電層係首先形成於圖20中所顯示的結構上方。該介電質可為SiO2 、BPSG、PSG、一介電質上旋塗或其類似物。可在該等微影與蝕刻程序之前執行該介電質之平坦化。一傳統程序係用以在該介電質中界定一接觸孔,其將會接觸該控制閘極之下方的矽化物。隨後進行該接點的金屬化。此可包括一阻障沉積與一CVD鎢填充,其後緊接著一CMP程序以移除過多的鎢。亦考慮一選擇鎢程序為其他本技術已知的金屬化技術。如同先前所註明,小心選擇該等控制閘極33的圖案化將可如所顯示一般接觸該等控制閘極33。
於一項具體實施例中,一2位元格記憶體裝置包括一分裂閘極裝置,其運用奈米叢集來進行電荷儲存,其中該等選擇閘極與該等控制閘極皆經矽化,且藉此該等選擇閘極係相對於該等控制閘極為凹陷的。該等控制閘極與該等選擇閘極之矽化物彼此係藉由位於該選擇閘極之導電部分上方的至少一間隔物材料而分離。該等奈米叢集係位於該記憶體裝置之控制閘極部分的下方。
於另一具體實施例中,顯示一運用奈米叢集來進行電荷儲存的單一位元格記憶體裝置,其中該等選擇閘極與該等控制閘極皆經矽化,且藉此該等選擇閘極係相對於該等控制閘極為凹陷的。該控制閘極與該選擇閘極之矽化物彼此係藉由位於該選擇閘極之導電部分上方的至少一間隔物材料而分離。該等奈米叢集係位於該記憶體裝置之控制閘極部分的下方。
於另一具體實施例中,顯示一運用奈米叢集來進行電荷儲存的2位元儲存單元,其中該選擇閘極與該等控制閘極皆經矽化。該等控制閘極相對於該選擇閘極係凹陷的。該控制閘極與該選擇閘極之矽化物彼此係藉由位於該等奈米叢集上方的至少一間隔物材料而分離。該等奈米叢集係位於該記憶體裝置之控制閘極部分的下方。
於另一具體實施例中,運用一拋光程序以平坦化該等控制閘極與該等選擇閘極的一導電層。進一步的處理會使該等選擇閘極相對該等控制閘極而凹陷。選擇閘極與控制閘極皆經矽化。至少一間隔物材料會分離該選擇閘極之矽化物與該控制閘極之矽化物。該等奈米叢集係位於該記憶體裝置之控制閘極部分的下方。
於又另一具體實施例中,運用一拋光程序以平坦化該記憶體裝置之選擇閘極部分的一導電層。該等奈米叢集係形成於該記憶體裝置之控制閘極部分的下方。同樣地,選擇閘極與控制閘極皆經矽化並係藉由至少一間隔物材料而彼此分離。於此具體實施例中,該等控制閘極相對於該等選擇閘極部分係凹陷的。
儘管已就特定導電類型或電位極性來說明本發明,但熟悉本技術人士會明白導電類型及電位極性可反轉。
在以上說明書中,已參考特定具體實施例而說明本發明。然而,熟悉本技術人士應瞭解可進行各種修改而不脫離如以下申請專利範圍所提出的本發明之範疇。因此,說明書及附圖應視為解說意義而非限制意義,並且希望所有此類修改均在本發明之範疇內。
關於特定具體實施例的優勢、其他優點及問題解決方案已參照具體實施例於上文中加以說明。但是,優勢、優點、問題解決方案及產生或彰顯任何優勢、優點或解決方案的任何元件,均不應視為任何或所有申請專利範圍的關鍵、必要項或基本功能或元件。本文中所使用的術語「包括」、「包含」或其任何其他變化,都是用來涵蓋非專有內含項,使得包括元件清單的程序、方法、物品或裝置,不僅包括這些元件,而且還包括未明確列出或此類程序、方法、物品或裝置原有的其他元件。
10...記憶體裝置
12...基體
13...隔離結構
17...閘極氧化物層
19...第一多晶矽層
21...氮化物層
23...井植入層
24...矽化源極與汲極區域
25...氧化物層
27...介電層
29...奈米叢集
31...第二多晶矽層
33...控制閘極
37...選擇閘極
39...氮化物層
41...側壁間隔物
42...側壁間隔物
43...側壁間隔物
44...側壁間隔物
45...控制閘極矽化物
47...選擇閘極矽化物
49...氧化物層
51...氧化物層
53...氧化物層
55...第二多晶矽層
57...側壁
59...側壁
61...側壁
100...單一接點
本發明係經由範例解說,而且不受附圖的限制,其中相同參考指示類似元件,且其中:圖1係顯示能夠用於包括根據本揭示內容之一項具體實施例之一淺溝渠隔離之記憶體之部分的一非揮發性記憶體裝置之一斷面圖;圖2係根據本揭示內容之一項具體實施例上面置有一第一多晶矽層與一氮化物層之具有一選擇閘極氧化物的一非揮發性記憶體裝置之一斷面圖;圖3係根據本揭示內容之一項具體實施例在該第一多晶矽層經圖案化與蝕刻之後的一非揮發性記憶體裝置之一斷面圖;圖4係根據本揭示內容之一項具體實施例在形成用於電荷儲存之奈米叢集以及一用於形成該控制閘極之第二多晶矽層之後的一非揮發性記憶體裝置之一斷面圖;圖5係根據本揭示內容之一項具體實施例在該控制閘極經圖案化與蝕刻之後的一非揮發性記憶體裝置之一斷面圖;圖6係根據本揭示內容之一項具體實施例在該選擇閘極經圖案化與蝕刻之後的一非揮發性記憶體裝置之一斷面圖;圖7係根據本揭示內容之一項具體實施例在形成氮化物間隔物之後的一非揮發性記憶體裝置之一斷面圖;圖8係根據本揭示內容之一項具體實施例在該控制閘極與該選擇閘極經矽化之後的一非揮發性記憶體裝置之一斷面圖;圖9係根據本揭示內容之另一具體實施例在圖5結構之一位元格控制閘極已經過圖案化與蝕刻之後的一非揮發性記憶體裝置之一斷面圖;圖10係在圖9之程序之後,且在裝置中形成氮化物側壁間隔物與氮化物間隔物之後的一非揮發性記憶體裝置之一斷面圖;圖11係在圖10之程序之後且在矽化該控制閘極與該選擇閘極之後的一非揮發性記憶體裝置之一斷面圖;圖12係根據本揭示內容之另一具體實施例在圖4程序之後顯示一2位元儲存單元之矽化控制與選擇閘極的一非揮發記憶體裝置之一斷面圖;圖13係根據本揭示內容之另一具體實施例在圖4程序之後且在拋光該多晶矽以形成一控制閘極之後的一非揮發性記憶體裝置之一斷面圖;圖14係在形成該選擇閘極並矽化控制閘極與選擇閘極二者之後的圖13之非揮發性記憶體裝置之一斷面圖;圖15係根據本揭示內容之另一具體實施例之能夠在形成該第一多晶矽層之前沉積該等奈米叢集的一非揮發性記憶體裝置之一斷面圖;圖16係在該等層經圖案化與蝕刻之後來自圖15之非揮發性記憶體裝置之一斷面圖;圖17係在形成氧化物側壁間隔物並沉積一第二多晶矽層之後來自圖16之非揮發性記憶體裝置之一斷面圖;圖18係在該等控制閘極與該等選擇閘極經圖案化與蝕刻之後來自圖17之非揮發性記憶體裝置之一斷面圖;圖19係在該等選擇閘極與控制閘極形成氮化物側壁間隔物與氮化物間隔物之後來自圖18之非揮發性記憶體裝置之一斷面圖;圖20係在矽化該等選擇閘極與控制閘極之後來自圖19之非揮發性記憶體裝置之一斷面圖;以及圖21係根據本揭示內容之另一具體實施例顯示對多矽化控制閘極之一接點的一非揮發性記憶體裝置之一斷面圖。
熟悉本技術人士瞭解,為能簡單及清礎描述圖中的元件,因而此等元件不必然依比例繪製。例如,為有助於增進對本揭示內容之具體實施例之瞭解,可相對於其他元件而放大該等圖式中的某些元件之尺寸。
10...記憶體裝置
12...基體
17...閘極氧化物層
23...井植入層
24...矽化源極與汲極區域
25...氧化物層
27...介電層
29...奈米叢集
33...控制閘極
37...選擇閘極
41...側壁間隔物
42...側壁間隔物
43...側壁間隔物
45...控制閘極矽化物
47...選擇閘極矽化物
100...單一接點

Claims (11)

  1. 一種用於形成一半導體裝置的方法,該方法包含:提供一半導體基體;於該半導體基體上形成具有一第一部分及一第二部分之一第一閘極電極,其中該第一閘極電極包含矽;於該半導體基體上並橫向地(laterally)鄰近該第一閘極電極形成一第二閘極電極,其中該第二閘極電極包含矽;在形成該第一閘極電極之後及在形成該第二閘極電極之後,使該第一閘極電極凹陷而低於該第二閘極電極,其中凹陷的步驟包含移除該第一閘極電極之一第一部分並留下該第一閘極電極之一第二部分,其中該第二部分係位於該第一部分之下;於該第一閘極電極之一第一區上形成抗矽化物特性;於該第一閘極電極之一第二區上形成一第一矽化物;於該第二閘極電極上形成一第二矽化物;及其中形成該第一矽化物與形成該第二矽化物係同時執行。
  2. 如請求項1之方法,其進一步包含:於該半導體基體內形成一源極區;以該半導體基體形成一汲極區;於該源極區上形成一第三矽化物,其中形成該第三矽化物係於形成該第一矽化物時形成;並且於該汲極區上形成一第四矽化物,其中形成該第四矽 化物係於形成該第一矽化物時形成。
  3. 如請求項1之方法,其中形成一第一閘極電極進一步包含形成一選擇閘極電極;且其中形成該第二閘極電極進一步包含形成一控制閘極電極。
  4. 如請求項1之方法,其中形成一第一閘極電極進一步包含形成一控制閘極電極;且其中形成該第二閘極電極進一步包含形成一選擇閘極電極。
  5. 如請求項1之方法,其中使該第一閘極電極凹陷進一步包含:在該第一閘極電極上形成一介電層;以及移除該第一閘極電極上的該介電層。
  6. 如請求項1之方法,其中形成該第二閘極電極進一步包含:於該第一閘極電極上形成一閘極電極材料,其中該閘極電極材料包括矽;以及移除該閘極電極材料之至少一部分以形成該第二閘極電極。
  7. 如請求項6之方法,其中移除該閘極電極材料之至少一部分以形成該第二閘極電極包含蝕刻該閘極電極材料。
  8. 如請求項1之方法,其進一步包含:於該半導體基體上並鄰近該第二閘極電極形成一第三閘極電極,其中該第三閘極電極包含矽;於該第三閘極電極上形成一第五矽化物,其中該第五 矽化物係與該第二矽化物連續;以及於該第二矽化物及第五矽化物上形成一接點。
  9. 如請求項1之方法,其中形成一抗矽化物特性包含:在該半導體基體上形成一介電層;並且蝕刻該介電層。
  10. 如請求項1之方法,其中形成該第一矽化物進一步包含鄰近該抗矽化物特性形成該第一矽化物。
  11. 一種用於形成一半導體裝置的方法,該方法包含:提供一半導體基體;在該半導體基體上形成一第一絕緣層;在該第一絕緣層上形成一第一閘極電極;在該第一閘極電極上形成一氮化物;在該半導體基體上形成一第二絕緣層,其中該第二絕緣層包含分立(discrete)之儲存元件;在該第二絕緣層上形成一第二閘極電極;鄰近該第二閘極電極形成一第一側壁間隔物;在形成該第一閘極電極之後及在形成該第二閘極電極之後,使該第一閘極電極凹陷而低於該第二閘極電極,其中在凹陷的步驟發生時,同時移除該等分立之儲存元件中之至少一者;鄰近該第一閘極電極形成一第二側壁間隔物;移除該第一閘極電極上的該氮化物;在移除該氮化物之後於該第一閘極電極之一第一部分上形成一間隔物; 於該第一閘極電極之一第二部分上且鄰近該間隔物形成一第一矽化物;於該第二閘極電極上形成一第二矽化物,其中該第二矽化物係在形成該第一矽化物時形成;及其中形成該第一側壁間隔物、形成該第二側壁間隔物、與形成該間隔物係同時形成。
TW096107714A 2006-03-15 2007-03-06 矽化非揮發性記憶體及其製造方法 TWI429026B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/376,410 US7700439B2 (en) 2006-03-15 2006-03-15 Silicided nonvolatile memory and method of making same

Publications (2)

Publication Number Publication Date
TW200741979A TW200741979A (en) 2007-11-01
TWI429026B true TWI429026B (zh) 2014-03-01

Family

ID=38510135

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096107714A TWI429026B (zh) 2006-03-15 2007-03-06 矽化非揮發性記憶體及其製造方法

Country Status (5)

Country Link
US (1) US7700439B2 (zh)
KR (1) KR101320859B1 (zh)
CN (1) CN101401200B (zh)
TW (1) TWI429026B (zh)
WO (1) WO2007106647A2 (zh)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7495280B2 (en) * 2006-05-16 2009-02-24 Taiwan Semiconductor Manufacturing Company, Ltd. MOS devices with corner spacers
US7579243B2 (en) * 2006-09-26 2009-08-25 Freescale Semiconductor, Inc. Split gate memory cell method
US7482270B2 (en) * 2006-12-05 2009-01-27 International Business Machines Corporation Fully and uniformly silicided gate structure and method for forming same
US7943452B2 (en) 2006-12-12 2011-05-17 International Business Machines Corporation Gate conductor structure
US7416945B1 (en) * 2007-02-19 2008-08-26 Freescale Semiconductor, Inc. Method for forming a split gate memory device
US8110465B2 (en) * 2007-07-30 2012-02-07 International Business Machines Corporation Field effect transistor having an asymmetric gate electrode
US7745344B2 (en) * 2007-10-29 2010-06-29 Freescale Semiconductor, Inc. Method for integrating NVM circuitry with logic circuitry
US8178406B2 (en) * 2007-10-29 2012-05-15 Freescale Semiconductor, Inc. Split gate device and method for forming
US7838363B2 (en) * 2007-10-31 2010-11-23 Freescale Semiconductor, Inc. Method of forming a split gate non-volatile memory cell
US7795091B2 (en) * 2008-04-30 2010-09-14 Winstead Brian A Method of forming a split gate memory device and apparatus
US7955964B2 (en) 2008-05-14 2011-06-07 Taiwan Semiconductor Manufacturing Company, Ltd. Dishing-free gap-filling with multiple CMPs
US8048752B2 (en) 2008-07-24 2011-11-01 Taiwan Semiconductor Manufacturing Company, Ltd. Spacer shape engineering for void-free gap-filling process
US8173505B2 (en) * 2008-10-20 2012-05-08 Freescale Semiconductor, Inc. Method of making a split gate memory cell
WO2010082328A1 (ja) * 2009-01-15 2010-07-22 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US8263463B2 (en) * 2009-03-30 2012-09-11 Freescale Semiconductor, Inc. Nonvolatile split gate memory cell having oxide growth
US7960267B2 (en) * 2009-03-31 2011-06-14 Freescale Semiconductor, Inc. Method for making a stressed non-volatile memory device
US8372699B2 (en) * 2010-02-22 2013-02-12 Freescale Semiconductor, Inc. Method for forming a split-gate memory cell
US9165652B2 (en) * 2012-08-20 2015-10-20 Freescale Semiconductor, Inc. Split-gate memory cells having select-gate sidewall metal silicide regions and related manufacturing methods
US20140167142A1 (en) 2012-12-14 2014-06-19 Spansion Llc Use Disposable Gate Cap to Form Transistors, and Split Gate Charge Trapping Memory Cells
US9966477B2 (en) * 2012-12-14 2018-05-08 Cypress Semiconductor Corporation Charge trapping split gate device and method of fabricating same
US9209197B2 (en) * 2012-12-14 2015-12-08 Cypress Semiconductor Corporation Memory gate landing pad made from dummy features
US8884358B2 (en) * 2013-01-24 2014-11-11 Freescale Semiconductor, Inc. Method of making a non-volatile memory (NVM) cell structure
US9111866B2 (en) * 2013-03-07 2015-08-18 Globalfoundries Singapore Pte. Ltd. Method of forming split-gate cell for non-volative memory devices
US20140357072A1 (en) * 2013-05-31 2014-12-04 Jinmiao J. Shen Methods and structures for split gate memory
US9590058B2 (en) * 2013-06-28 2017-03-07 Nxp Usa, Inc. Methods and structures for a split gate memory cell structure
US20150200279A1 (en) * 2014-01-12 2015-07-16 United Microelectronics Corp. Method of manufacturing memory cell
JP2015185613A (ja) * 2014-03-20 2015-10-22 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
CN104952875B (zh) * 2014-03-27 2019-07-09 联华电子股份有限公司 存储单元以及其制作方法
US9257445B2 (en) * 2014-05-30 2016-02-09 Freescale Semiconductor, Inc. Method of making a split gate non-volatile memory (NVM) cell and a logic transistor
US9691883B2 (en) * 2014-06-19 2017-06-27 Taiwan Semiconductor Manufacturing Co., Ltd. Asymmetric formation approach for a floating gate of a split gate flash memory structure
US9728410B2 (en) * 2014-10-07 2017-08-08 Nxp Usa, Inc. Split-gate non-volatile memory (NVM) cell and method therefor
US9741868B2 (en) * 2015-04-16 2017-08-22 Taiwan Semiconductor Manufacturing Co., Ltd. Self-aligned split gate flash memory
CN106684085B (zh) * 2015-11-11 2021-02-02 联华电子股份有限公司 半导体元件以及其制作方法
JP2017139336A (ja) * 2016-02-03 2017-08-10 渡辺 浩志 フラッシュメモリの構造とその動作法
US10879181B2 (en) * 2016-11-28 2020-12-29 Taiwan Semiconductor Manufacturing Co., Ltd. Embedded non-volatile memory with side word line
US10903326B2 (en) * 2019-01-13 2021-01-26 United Microelectronics Corp. Semiconductor device and method for fabricating the same

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5408115A (en) * 1994-04-04 1995-04-18 Motorola Inc. Self-aligned, split-gate EEPROM device
US5969383A (en) * 1997-06-16 1999-10-19 Motorola, Inc. Split-gate memory device and method for accessing the same
US5824584A (en) * 1997-06-16 1998-10-20 Motorola, Inc. Method of making and accessing split gate memory device
US6194272B1 (en) * 1998-05-19 2001-02-27 Mosel Vitelic, Inc. Split gate flash cell with extremely small cell size
US6642103B2 (en) * 2000-03-08 2003-11-04 Koninklijke Philips Electronics N.V. Semiconductor device and method of manufacturing the same
US6925007B2 (en) 2001-10-31 2005-08-02 Sandisk Corporation Multi-state non-volatile integrated circuit memory systems that employ dielectric storage elements
US6816414B1 (en) * 2003-07-31 2004-11-09 Freescale Semiconductor, Inc. Nonvolatile memory and method of making same
JP4521597B2 (ja) * 2004-02-10 2010-08-11 ルネサスエレクトロニクス株式会社 半導体記憶装置およびその製造方法
US6964902B2 (en) * 2004-02-26 2005-11-15 Freescale Semiconductor, Inc. Method for removing nanoclusters from selected regions
KR20060009437A (ko) 2004-07-22 2006-02-01 삼성전자주식회사 불휘발성 메모리 장치 및 그 제조방법
KR100646085B1 (ko) * 2005-03-08 2006-11-14 매그나칩 반도체 유한회사 비휘발성 메모리 소자, 그 제조방법, 및 이를 이용한 반도체 소자의 제조방법
US7456465B2 (en) 2005-09-30 2008-11-25 Freescale Semiconductor, Inc. Split gate memory cell and method therefor

Also Published As

Publication number Publication date
KR101320859B1 (ko) 2013-10-23
US20070218633A1 (en) 2007-09-20
TW200741979A (en) 2007-11-01
WO2007106647A3 (en) 2007-12-21
WO2007106647A2 (en) 2007-09-20
KR20080114735A (ko) 2008-12-31
CN101401200A (zh) 2009-04-01
CN101401200B (zh) 2011-07-06
US7700439B2 (en) 2010-04-20

Similar Documents

Publication Publication Date Title
TWI429026B (zh) 矽化非揮發性記憶體及其製造方法
US9893081B1 (en) Ridged word lines for increasing control gate lengths in a three-dimensional memory device
TWI317174B (en) A programmable non-volatile memory device and process
US9478558B2 (en) Semiconductor structure with concave blocking dielectric sidewall and method of making thereof by isotropically etching the blocking dielectric layer
KR100838851B1 (ko) 반도체 장치 제조 방법
TWI289913B (en) Non-volatile semiconductor memory device and its manufacturing
CN104541370A (zh) 三维nand 装置和电荷捕获层分开以及在nand 装置中浮动栅极形成的方法
WO2007014038A2 (en) Split gate storage device including a horizontal first gate and a vertical second gate in a trench
KR100638930B1 (ko) 메모리 셀 및 그 제조 방법
TW200905867A (en) Deuterated film encapsulation of nonvolatile charge trap memory device
CN106158860A (zh) 半导体结构及其制造方法
US9748348B2 (en) Fully-depleted SOI MOSFET with U-shaped channel
CN109979880A (zh) 半导体结构及其形成方法
WO2017044166A1 (en) Three-dimensional resistive random access memory containing self-aligned memory elements
US9614105B2 (en) Charge-trap NOR with silicon-rich nitride as a charge trap layer
CN102543838B (zh) 半导体器件的制造方法
CN109003985A (zh) 存储器结构及其形成方法
US7998810B2 (en) Methods of forming integrated circuit devices having stacked gate electrodes
CN102903621A (zh) 半导体器件的制造方法
TWI440141B (zh) 具有阻障層之記憶體裝置
CN109698238A (zh) 一种半导体器件的制造方法
CN106531684B (zh) 一种形成自对准接触部的方法
CN100396609C (zh) 微小线宽金属硅化物的制作方法
US7704878B2 (en) Contact spacer formation using atomic layer deposition
CN105810574A (zh) 金属绝缘体半导体(mis)接触及其形成方法以及晶体管

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees