TWI427380B - 薄膜電晶體陣列面板 - Google Patents

薄膜電晶體陣列面板 Download PDF

Info

Publication number
TWI427380B
TWI427380B TW094130102A TW94130102A TWI427380B TW I427380 B TWI427380 B TW I427380B TW 094130102 A TW094130102 A TW 094130102A TW 94130102 A TW94130102 A TW 94130102A TW I427380 B TWI427380 B TW I427380B
Authority
TW
Taiwan
Prior art keywords
lines
panel
auxiliary
data lines
passivation layer
Prior art date
Application number
TW094130102A
Other languages
English (en)
Other versions
TW200619790A (en
Inventor
Jin-Goo Jung
Kyung-Min Park
Chun-Gi You
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of TW200619790A publication Critical patent/TW200619790A/zh
Application granted granted Critical
Publication of TWI427380B publication Critical patent/TWI427380B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/50Protective arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Description

薄膜電晶體陣列面板
本發明係關於薄膜電晶體陣列面板。
諸如液晶顯示器(LCD)及有機發光二極體顯示器(OLED)之平板顯示器通常包括一種顯示面板,該顯示面板具有複數個像素、連接至該等像素之複數條訊號線、用於驅動該顯示面板之複數個驅動器及一用於控制該等驅動器之控制器。
該等驅動器通常包括安裝在附著至該顯示面板之可撓性印刷電路(FPC)薄膜上或直接安裝在該顯示面板上之複數個積體電路(IC)晶片。該等驅動晶片供應有來自一印刷電路板(PCB)之控制訊號及驅動電壓,該PCB具有複數個電路元件,其包括安裝於其上之該控制器及一電壓發生器。
當該等驅動晶片係直接安裝在該顯示面板上時,該等訊號線之末端部分延伸至該顯示區域外之接觸區域,此處該等訊號線被電氣及物理連接至輸出端子。該等接觸區域包括複數個導電薄膜及該等訊號線之末端部分。該等接觸區域係提供於該顯示面板與該PCB之間以用於傳輸控制訊號、驅動訊號及影像資料。
不幸的是,該等接觸區域上之該等導電薄膜與驅動晶片之間的連接通常很拙劣,從而導致在顯示面板製造期間用於分離該等訊號線之蝕刻劑侵蝕該等導電薄膜。因此,需要一種改良方法以提供顯示面板之訊號線與驅動晶片之間的連接。
根據本發明之一實施例,提供一包括複數條閘極線及與該等閘極線交叉之複數條資料線之薄膜電晶體陣列面板。複數個開關元件係連接至該等閘極線及該等資料線,且複數個像素電極係連接至該等開關元件。一層間絕緣層係形成於該等閘極線與該等資料線之間。亦提供一覆蓋該等閘極線、該等資料線及該等開關元件之鈍化層,其具有曝露該等資料線之部分的複數個第一接觸孔,其中該等開關元件及該等像素電極係經由該等第一接觸孔來連接。複數個接觸輔助元件係形成於該鈍化層上且經由該鈍化層內之複數個第二接觸孔而連接至該等資料線。複數條輔助線係經由該層間絕緣層內之複數個第三接觸孔而連接至該等資料線,其中該等第三接觸孔不與該等第二接觸孔交疊且完全為該鈍化層所覆蓋。
在另一實施例中,提供一包括複數條閘極線及與該等閘極線交叉之複數條資料線之薄膜電晶體陣列面板。複數個開關元件係連接至該等閘極線及該等資料線,且複數個像素電極係連接至該等開關元件。一層間絕緣層形成於該等閘極線與該等資料線之間。亦提供一覆蓋該等閘極線、該等資料線及該等開關元件之鈍化層,其具有曝露該等資料線之部分的複數個第一接觸孔,其中該等開關元件及該等像素電極係經由該等第一接觸孔來連接。複數個接觸輔助元件係形成於該鈍化層上且經由該鈍化層內之複數個第二接觸孔而連接至該等資料線。複數條輔助線係形成於該鈍化層上,其中該等輔助線與毗鄰該等接觸輔助線之該等資料線交疊。
在另一實施例中,提供一包括複數條資料線且一覆蓋該等資料線之鈍化層之薄膜電晶體陣列面板。複數個接觸輔助元件係形成於該鈍化層上且經由該鈍化層內之複數個接觸孔而連接至該等資料線。複數條輔助線亦係形成於該鈍化層上且與毗鄰該等接觸輔助線之該等資料線交疊。
本發明之此等及其他實施例將自以下結合附圖陳述之詳細描述更容易地顯現。
將參看附圖於下文中更全面地說明本發明,於該等圖式中展示本發明之較佳實施例。然而,本發明可以許多不同的形式來實施且不應理解為限於此處陳述之該等實施例。
在該等附圖中,為了清楚說明,誇大了區域及層之厚度。全文中,類似數字係指類似元件。應理解,當一諸如層、區域或基板之元件被稱為"在"另一元件上時,其可直接位於其他元件上,或亦可存在介入元件。相反,當一元件被稱為"直接在"另一元件上時,不存在介入元件。
現將參看該等附圖來說明根據本發明實施例之顯示裝置之實例。
圖1為根據本發明之一實施例之一LCD之方塊圖,且圖2為根據本發明之一實施例之一LCD之一像素之等效電路圖。
參看圖1,一LCD包括一LC面板組件300、一閘極驅動器400及一資料驅動器500,其皆連接至該LC面板組件300。一灰度電壓發生器800係連接至該資料驅動器500。一訊號控制器600控制上述該等元件。
該LC面板組件300包括複數條顯示訊號線G1 -Gn 及D1 -Dm 及連接至該等訊號線且大體上安置成一矩陣之複數個像素PX。在圖2所示之一結構圖中,該LC面板組件300包括下部面板100及上部面板200以及一插在其間之LC層3。
該等顯示訊號線G1 -Gn 及D1 -Dm 係安置在該下部面板100上且包括傳輸閘訊號(亦稱為"掃描訊號")之複數條閘極線G1 -Gn 及傳輸資料訊號之複數條資料線D1 -Dm 。該等閘極線G1 -Gn 大體上沿一列方向延伸且大體上彼此平行,而該等資料線D1 -Dm 大體上沿一行方向延伸且大體上彼此平行。
每一像素包括:一連接至該等閘極線G1 -Gn 之一及該等資料線D1 -Dm 之一的開關元件Q;及一各自連接至該開關元件Q之LC電容器CLC 及儲存電容器CST 。視需要,該儲存電容器CST 可省略。
該開關元件Q包括一薄膜電晶體且係提供於該下部面板100上。開關元件Q具有三個端子:一連接至該等閘極線G1 -Gn 之一的控制端子;一連接至該等資料線D1 -Dm 之一的輸入端子;及一連接至該LC電容器CLC 及該儲存電容器CST 兩者之輸出端子。
該LC電容器CLC 包括作為兩個端子之一提供於該下部面板100上之像素電極190及一提供於該上部面板200之共同 電極。該LC層3係安置在該等兩個電極190與270之間且充當該LC電容器CLC 之介電層。該像素電極190係連接至該開關元件Q。該共同電極270供應有一共同電壓Vcom且覆蓋該上部面板200之整個表面。或者,該共同電極270可提供於該下部面板100上,且兩個電極190及270可為桿狀或條狀。
該儲存電容器CST 為該LC電容器CLC 之一輔助電容器。該儲存電容器CST 包括該像素電極190及一單獨訊號線,該訊號線係提供於該下部面板100上且與具一絕緣體之該像素電極190交疊。儲存電容器CST 供應有一預定電壓,諸如該共同電壓Vcom。或者,該儲存電容器CST 包括該像素電極190及一毗鄰閘極線("一先前閘極線"),該線與具一絕緣體之該像素電極190交疊。
對於彩色顯示器,每一像素唯一地表示三原色之一(意即,空間劃分)或依次表示三原色(意即,時間劃分),以使三原色之空間總和或時間總和被識別為一所需彩色。圖2展示空間劃分之一實例,其中每一像素具有一在面向該像素電極190之該上部面板200之一區域內之彩色濾光片230(紅色、綠色及藍色彩色濾光片之一)。或者,該彩色濾光片230係提供於該下部面板100上之該像素電極190上或其下。
一或多個偏光板(未圖示)係附著至該下部面板100及該上部面板200。
再次參看圖1,該灰度電壓發生器800產生兩組涉及該等像素之透光度之灰度電壓。一組內之灰度電壓相對於該共同電壓Vcom為正極性,而另一組內之灰度電壓相對於該共同電壓Vcom為負極性。
該閘極驅動器400係連接至該LC面板組件300之該等閘極線G1 -Gn 且組合來自一外部裝置之閘開電壓Von及閘閉電壓Voff以產生施加至該等閘極線G1 -Gn 之閘訊號。
該資料驅動器500係連接至該LC面板組件300之該等資料線D1 -Dm 且將選自由該灰度電壓發生器800供應之灰度電壓之資料電壓施加至該等資料線D1 -Dm
該訊號控制器600控制該閘極驅動器400及該資料驅動器500且可安裝在一印刷電路板(PCB)上。
現參看圖3來說明圖1及圖2所示之LCD之一詳細實例。
圖3為根據本發明之一實施例之一LCD之示意布局圖。
如圖3所示,一LC面板組件300包括複數條閘極線(G1 -Gn )及複數條資料線(D1 -Dm )。複數個閘極驅動IC晶片440及複數個資料驅動IC晶片540係安裝在該LC面板組件300上。該等閘極驅動IC晶片440係靠近該LC面板組件300之一左側邊緣安置,且該等資料驅動IC晶片540係靠近該LC面板組件300之一頂部邊緣安置。一PCB 550係靠近該LC面板組件300之一頂部邊緣安置且於其上提供諸如訊號控制器600及灰度電壓發生器800之若干電路元件。該LC面板組件300及該PCB 550係經由複數個FPC薄膜511及512來電氣及物理互連。
最左邊之FPC薄膜511包括複數條資料傳輸線521及複數條驅動訊號線523。該等資料傳輸線521傳輸影像資料且係連接至該等資料驅動IC晶片540之輸入端子。該等驅動訊號線523經由安置在該LC面板組件300上之驅動訊號線321及323來傳輸用於啟動該等驅動IC晶片540及440之電壓及控 制訊號。
其餘FPC薄膜512包括用於將電壓及控制訊號傳輸至電氣連接至該薄膜之該等資料驅動IC晶片540之複數條驅動訊號線522。
該等訊號線521-523係連接至該PCB 550上之電路元件且接收來自該等元件之訊號。
或者,該等驅動訊號線523可提供於一單獨FPC薄膜(未圖示)上。
如圖3所示,由沿一橫向方向延伸之該等閘極線與沿一縱向方向延伸之該等資料線交叉界定之複數個像素區域在該LC面板組件300上形成一顯示區域D。一用於阻擋該顯示區域D外漏光之光阻擋構件220(由一陰影區指示)係安置在該顯示區域D周圍。
亦如圖3所示,該等閘極線及該等資料線在該顯示區域D內大體上平行。該等線在其離開該顯示區域D時在一"扇出"區域內聚攏成扇型。該等線在穿越阻擋元件220後再次大體上平行。
該等資料驅動IC晶片540係安置在該等顯示區域D之外且連續配置在一橫向方向內。毗鄰之資料驅動IC晶片540係經由複數個互連件541來連接。自該最左邊FPC薄膜511傳輸至該最左邊資料驅動IC 540之影像資料係經由該等互連件541而傳輸至下一資料驅動IC 540,等等。
複數條檢測線125係形成於該LC面板組件300上。兩條檢測線125被安置在該等資料驅動IC晶片540中之每一者下。該 等檢測線125中之每一者大體上在該橫向方向內延伸、向上彎曲且包括一檢測墊。檢測線125之數目可改變。如圖3所示,該等資料線係交替地連接至該等檢測線125。特定言之,兩條檢測線125中之一條係連接至奇數資料線(D1 、D3 等),且兩條檢測線125中之另一條係連接至偶數資料線(D2 、D4 等)。
該等閘極驅動IC晶片440係靠近該LC面板組件300之左側邊緣安裝在該顯示區域D外且配置在縱向方向內。該等驅動訊號線323係靠近該等閘極驅動IC晶片440定位且將該最左邊FPC薄膜511之該等驅動訊號線523電氣連接至最上部閘極驅動IC 440或電氣連接至該等閘極驅動IC晶片440。該等閘極驅動IC晶片440可排他性地形成於具有開關元件Q或驅動訊號線323之該下部面板100上,以使該下部面板100包括複數個薄膜電晶體及複數條訊號線(圖3中未圖示)。
圖3中之代表符號"L"表示一切割線,其在一製造過程之一最後步驟中受雷射照射以使各別閘極線121與資料線171彼此電氣分離。
如上所述,該LC面板組件300包括下部面板100及上部面板200。具薄膜電晶體之下部面板100及上部面板200之其中一者在本文中被稱為"薄膜電晶體陣列面板"。
現將參看圖4-7來詳細描述根據本發明之一實施例之一LCD之一例示性薄膜電晶體陣列面板。
圖4為圖1-3所示之薄膜電晶體陣列面板之一顯示區域之例示性布局圖。圖5為沿線V-V'截取之圖4所示之顯示區域之剖視圖。圖6為一區域A之放大布局圖,該區域包括一連 接圖1-3所示之靠近一資料驅動器之薄膜電晶體陣列面板之資料線與一資料驅動IC之接觸區域。圖7為沿線VII-VII'截取之圖6所示之周邊區域之剖視圖。
一較佳由二氧化矽(SiO2 )或氮化矽(SiNx)製成之阻擋薄膜111係形成於一透明絕緣基板110上。該阻擋薄膜111可具有雙層結構。
較佳由多晶矽製成之複數個半導體島150係形成於該阻擋薄膜111上。該等半導體島150中之每一者包括:包含導電雜質之複數個非本征區(extrinsic region)。該等非本征區包括複數個重摻雜區及複數個輕摻雜區。半導體島150進一步包括不含傳導雜質之複數個本征區。該等本征區包括一通道區154及一儲存區157。該重摻雜區包括藉由該通道區域154及虛設區域158來相互分離之源極區153及汲極區155。該等輕摻雜區152較狹窄且係安置在該等本征區154及157與該等重摻雜區153、155及158之間。安置在該源極區153與該通道區域154之間及安置在該汲極區155與該通道區154之間的該等輕摻雜區152被稱為作為"輕摻雜汲極區"(LDD)。
一較佳由SiNx製成之閘極絕緣層140係形成於該等半導體島150及該阻擋層111上。
包括複數條閘極線121、複數條儲存電極線131及複數條輔助訊號線122之複數個閘極導體係形成於一絕緣基板110上(參看圖6及圖7)。
用於傳輸閘訊號之該等閘極線121大體上在一橫向方向內延伸且包括向下突出以與該等半導體島151之該等通道區域154交疊之複數個閘電極124。該等閘電極124可進一步與該等輕摻雜區152交疊。每一閘極線121可包括一面積較大之用於接觸其他層或一外部驅動電路之擴大末端部分。該等閘極線121可直接連接至一用於產生閘訊號之閘極驅動電路,其可整合在該基板110上。
該等儲存電極線131供應有一預定電壓(諸如一共同電壓)且包括向上及向下突出且與該等半導體島150之該等儲存區域157交疊之複數個儲存電極137。
該等輔助訊號線122中之每一者大體上在縱向方向內延伸且具有一面積較大之部分。
該等閘極導體121、131及122較佳係由一包括含鋁(Al)金屬或鋁合金之低電阻材料製成。該等閘極導體121、131及122可具有一包括不同物理特徵之兩層薄膜之多層結構。該等兩層薄膜中之一較佳係由一包括含鋁(Al)金屬之低電阻材料製成,以便減少該等閘極導體121、131及122內之訊號延遲或電壓下降。另一薄膜較佳係由一諸如鉻(Cr)、鉬(Mo)、Mo合金、鉭(Ta)或鈦(Ti)之具有較佳物理、化學或電氣接觸特徵之材料及諸如氧化銦錫(ITO)或氧化鋅錫(IZO)之其他材料製成。
另外,該等閘極導體121、131及122之橫向側相對於該基板110之一表面以約30-90度範圍內之傾角傾斜。
一層間絕緣層160係形成於該等閘極導體121、131及122上。該層間絕緣層160較佳係由一具有較佳平坦度特徵之有機光敏材料、一低介電常數絕緣材料(諸如藉由電漿增強化學氣相沈積(PECVD)形成之a-Si:C:O及a-Si:O:F)或一無機材料(諸如SiNx及SiO2 )製成。
該層間絕緣層160有分別曝露該等輔助訊號線122之部分的複數個接觸孔162。另外,該層間絕緣層160及該閘極絕緣層具有分別曝露該源極區153及該汲電極175之複數個接觸孔163及165。
包括複數條資料線171、複數個汲電極175及複數條資料連接線178之複數個資料導體係形成於該層間絕緣層160上。
用於傳輸資料電壓之該等資料線171大體上在縱向方向內延伸且與該等閘極線121交叉。每一資料線171包括經由該等接觸孔163連接至該等源極區153之複數個源電極173及一擴大部分179。該等資料線171之該等擴大部分179延伸至該顯示區域D外之區域A以與該資料驅動IC 540之該等輸出端子接觸且經由該等接觸孔162而連接至該等輔助訊號線122。該等輔助訊號線122與該等資料線171之擴大部分179交疊,從而與該等擴大部分179一起產生一接觸區域。
該等汲電極175與該等源電極173分離且係經由該等接觸孔165而連接至該等汲極區域155。
該等資料連接線178大體上在縱向方向上延伸且係連接至該等資料線171之該等擴大部分179以將該等資料線171連接至該等檢測線125(參看圖3)。
該等資料導體171、175及178較佳係由一包括Cr、Mo、Ti、Ta或其合金之耐火金屬製成。該等導體可具有一多層結構,其較佳包括一低電阻薄膜及一提供較佳接觸特徵之薄膜。例如,該多層結構可包括一下部Mo膜、一中部Al膜及一上部Mo膜以及一下部Cr膜與一上部鋁-釹(Al-Nd)膜及一下部Al膜及一上部Mo膜之上述組合。如另一實例,該多層結構可包括一下部Cr膜及一上部鉬-鎢(MoW)膜。
類似該等閘極導體121、131及122,該等資料導體171及175具有相對於該基板110之一表面以約30-80度範圍內之傾角傾斜之橫向側。
一鈍化層180係形成於該等資料導體171、175及178及該層間絕緣層160上。該鈍化層180亦較佳係由一具有較佳平坦度特徵之有機光敏材料、一低介電常數絕緣材料(諸如藉由PECVD形成之a-Si:C:O及a-Si:O:F)或一無機材料(諸如SiNx及SiO2 )製成。該鈍化層180包括一由一無機材料製成之第一絕緣層801及一形成於該第一絕緣層801上且由一有機材料製成之第二絕緣層802。該鈍化層180有曝露該等汲電極175之複數個接觸孔185及曝露該等資料線171之末端部分之複數個接觸孔182。曝露該等資料線171之末端部分之該等接觸孔182及曝露該等輔助訊號線122之該等接觸孔162並不相互交疊,且該鈍化層180完全覆蓋該等接觸孔162。
如圖7所示,界定該等接觸孔182之該鈍化層180之部分具有相對於該基板110之一表面之傾斜之橫向側且傾角約為45度。代表符號S標誌該鈍化層180之該等傾斜橫向側之位置。
與具有陡峭側斜面之層相比,上述實施例之該鈍化層180之薄且逐漸傾斜之橫向側防止導電粒子在一製造過程中殘留在毗鄰該等接觸孔182之該鈍化層180之橫向側上。又,當該等薄且逐漸傾斜之橫向側將該等驅動晶片540連接至該接觸區域時,其可改良該等驅動晶片540之接觸,藉此改良該接觸區域之可靠性。
複數個像素電極190、複數個接觸輔助元件82及複數條輔助線191及198係形成於該鈍化層180或該層間絕緣層160上。該等輔助線191及198較佳係由諸如ITO或IZO之至少一透明導體及諸如Al或Ag之一不透明反射導體(在一提供一反射模式或透明模式LCD中)製成。
該等像素電極190位於該顯示區域D內且係經由該等接觸孔185而物理及電氣連接至該等汲電極175,使得該等像素電極190經由該等汲電極175接收來自該等汲極區155之資料電壓。
再次參看圖2,供應有資料電壓之像素電極190與該上部面板200上之該共同電極270合作產生電場。該等電場確定一安置於該等兩個電極之間的LC層3中之液晶分子之定向或導致安置於其間之發光構件內之電流。
如上所述,像素電極190及共同電極270形成液晶電容器CL C 。像素電極190,連接至其之汲極區155及包括儲存電極137之儲存電極線131形成一儲存電容器CS T
該等像素電極190可與該等閘極線121及該等資料線171交疊以增加孔徑比,尤其在該鈍化層180係由一低介電常數絕緣體製成時。
該等接觸輔助元件82係安置在該等接觸孔182上以連接至該等資料線171之該等擴大部分179且係位於該顯示區域D之外。該等接觸輔助元件82大體上覆蓋該等資料線171之該等擴大部分179。或者,該等接觸輔助元件82可僅靠近該等接觸孔182安置。
接觸輔助元件82保護資料線171之曝露部分免受侵蝕且改良資料線171與IC晶片540之間的連接。上述該等接觸結構亦可應用於該等閘極線121及該閘極驅動器400。
該等輔助線191及198分別與該顯示區域D外之該等資料線171及資料連接線178交疊且延伸至梯形部分S內。該等輔助線191及198較佳分別完全覆蓋該等資料線171及資料連接線178。在一提供一透明模式之LCD中,該等輔助線191及198可包括處於該像素電極190所處之相同層上的一不透明反射導體及一透明導體。在本發明之一實施例中,該等輔助線191及198與該等訊號線171及178之競爭交疊防止ITO或IZO上使用之蝕刻劑穿透進該鈍化層180或圖案化該像素電極190。該交疊進一步防止毗鄰該等接觸孔182之該有機層802之縮進部分分離,藉此抑止該接觸區域內之該等訊號線171及178之侵蝕及斷開並改良該接觸區域之可靠性。接觸區域之可靠性可在輔助線191及198包括一雙層結構之實施例中得到進一步改良。
該等接觸區域之上述結構亦可應用於該等閘極線121及該閘極驅動器400。
現在將詳述上述該LCD之運作。
該訊號控制器600供應有輸入影像訊號R、G及B及用於控制該等影像訊號之顯示的輸入控制訊號。該等控制訊號包括(例如)來自一外部圖形控制器(未圖示)之一垂直同步訊號Vsync、一水平同步訊號Hsync、一主時脈訊號MCLK及一資料賦能訊號DE。該訊號控制器600產生閘極控制訊號CONT1及資料控制訊號CONT2,且回應於該等輸入控制訊號及該等輸入影像訊號R、G及B處理該等影像訊號R、G及B以使其適合該LC面板組件300之運作。經由該等訊號線521-523及該等驅動訊號線321及323,該訊號控制器600將該等閘極控制訊號CONT1傳輸至該閘極驅動器400,將該等經處理之影像訊號DAT及該等資料控制訊號CONT2傳輸至該資料驅動器500。
該等閘極控制訊號CONT1包括一用於指示該閘極驅動器400開始掃描之掃描開始訊號STV、用於控制該閘開電壓Von之輸出時間之至少一時脈訊號及一用於界定該閘開電壓Von持續時間之輸出賦能訊號OE。
該等資料控制訊號CONT2包括一用於通知該資料驅動器500一水平週期之開始之水平同步開始訊號STH、一用於指示該資料驅動器500施加資料電壓至該等資料線D1 -Dm 之負載訊號LOAD、一用於反轉該等資料電壓之極性之反轉控制訊號RVS及一資料時脈訊號HCLK。
該資料驅動器500自該訊號控制器600接收一像素列之影像資料R、G及B之封包並回應來自該訊號控制器600之該等資料控制訊號CONT2將影像資料R、G及B轉換為選自由該灰度電壓產生器800提供之灰度電壓之類比資料電壓。此後,該資料驅動器500將該等資料電壓施加至該等資料線D1 -Dm
會因來自該訊號控制器600之該等閘極控制訊號CONT1,該閘極驅動器400將該閘開電壓Von施加至該等閘極線G1 -Gn ,藉此打開連接至該等線上之該等開關元件Q。施加至該等資料線D1 -Dm 之該等資料電壓係經由已啟動之開關元件Q提供給該等像素。
資料電壓與共同電壓Vcom之差表現為該LC電容器CL C 之電壓(意即,一像素電壓)。在該LC電容器CL C 內,該等LC分子之定向視該像素電壓之量值而定。該等分子方向確定穿過該LC層3之光之偏振。該(該等)偏振器將光偏振轉換為透光度。
藉由在每一水平週期(等於一個水平同步訊號Hsync及資料使能訊號DE週期)內重複此程序,所有閘極線G1 -Gn 在一訊框期間被連續供應閘開電壓Von,藉此將該等資料電壓施加至所有像素。控制施加至該資料驅動器500之反轉控制訊號RVS,以使該等資料電壓之極性於每一訊框反轉(其稱為"訊框反轉")。亦可控制反轉控制訊號RVS,以使在一個訊框內流入一資料線之資料電壓反轉(例如,線反轉及點反轉),或使一個封包內之資料電壓之極性反轉(例如,行反轉及點反轉)。
現將更詳細地描述此過程。
在該最上部閘極驅動IC 440接收掃描開始訊號STV後,其自兩個電壓Von及Voff選擇閘開電壓Von且將該選中電壓Von提供給該等第一間極線G1 。其餘閘極線G2 -Gn 供應有閘關電壓Voff。連接至第一閘極線G1 之該等開關元件Q隨該閘開電壓Von之施加而開啟,且第一像素列之資料電壓係經由該等已啟動之開關元件Q而施加至該第一像素列中之該等LC電容器CL C 及該等儲存電容器CS T 。在該第一像素列之該等電容器CL C 及CS T 充電後,該最上部閘極驅動IC 440將閘關電壓Voff施加至該第一閘極線G1 以關閉連接至其上之該等開關元件Q且將閘開電壓Von施加至該第二閘極線G2
藉由重複此程序,該最上部閘極驅動IC 440將閘開電壓Von施加至連接至其上之所有閘極線且將一載運訊號輸出至下一閘極驅動IC 440,從而指示:該第一閘極驅動IC 440已掃描了所有連接至其上之閘極線。
該第二閘極驅動IC 440在接收該載運訊號後掃描所有連接至其上之閘極線且在掃描完成時產生一傳輸至下一閘極驅動IC 440之載運訊號。
以此方式完成其餘閘極驅動IC晶片之掃描。在該最下部閘極IC 440已被掃描後,已掃描了一個訊框。
雖然本發明之實施例已被描述為係關於LCD的,但應瞭解,上述說明亦適用於其他平板顯示裝置(包括但不限於OLED)。
根據本發明之各種實施例,添加至訊號線係連接至驅動IC之接觸區域之低電阻輔助訊號線可防止訊號延遲。連接一多層結構之接觸區域內之傳導層之接觸孔可經配置以使該等接觸孔相互不交疊。另外,輔助線可完全覆蓋該等訊號線。因此,可減少該等接觸區域內之有機層之分離及該等訊號線之侵蝕及斷開。相應地,可增加該等接觸區域之可靠性,可最小化該等接觸區域之接觸電阻,且可改良該LCD之效能。
雖然此處已描述了本發明之較佳實施例,但應理解,本發明並不限於該等所揭示之實施例。其他變化及/或修改為本發明所涵蓋且屬於本發明之精神及範疇。因此,本發明之範疇僅由附加之申請專利範圍來界定。
100‧‧‧下部面板
110‧‧‧基板
111‧‧‧阻擋層
121‧‧‧閘極線
122‧‧‧輔助訊號線
124‧‧‧閘電極
125‧‧‧檢測線
131‧‧‧儲存電極線
140‧‧‧閘極絕緣層
151‧‧‧半導體
152‧‧‧輕摻雜區
153‧‧‧源極區
154‧‧‧通道區域
155‧‧‧汲極區
157‧‧‧儲存區域
160‧‧‧層間絕緣薄膜
162、163、165‧‧‧接觸孔
171‧‧‧資料線
173‧‧‧源電極
175‧‧‧汲電極
178‧‧‧資料連接線
180‧‧‧鈍化層
185、182‧‧‧接觸孔
190‧‧‧像素電極
191、198‧‧‧輔助線
200‧‧‧上部面板
220‧‧‧阻擋構件
270‧‧‧共同電極
300‧‧‧LC面板組件
400‧‧‧閘極驅動器
440‧‧‧閘極驅動IC晶片
500‧‧‧資料驅動器
540‧‧‧資料驅動IC晶片
541‧‧‧互連件
600‧‧‧訊號控制器
800‧‧‧灰度電壓發生器
圖1為根據本發明之一實施例之一LCD之方塊圖;圖2為根據本發明之一實施例之一LCD之一像素之等效電路圖;圖3為根據本發明之一實施例之一LCD之示意布局圖;圖4為圖1-3所示之一薄膜電晶體陣列面板之一顯示區域之例示性布局圖;圖5為沿線V-V'截取之圖4所示之顯示區域之剖視圖;圖6為一區域A之透視圖,該區域包括一連接圖1-3所示之靠近一資料驅動器之薄膜電晶體陣列面板之資料線與一資料驅動IC之接觸區域;且圖7為沿線VII-VII'截取之圖6所示之周邊區域之剖視圖。
82...接觸輔助元件
110...基板
111...阻擋層
122...輔助訊號線
140...閘極絕緣層
162、182...接觸孔
171...資料線
178...資料連接線
179...擴大部分
180...鈍化層
191、198...輔助線
801、802...絕緣層

Claims (20)

  1. 一種薄膜電晶體陣列面板,其包含:複數條閘極線;與該等閘極線交叉之複數條資料線;連接至該等閘極線及該等資料線之複數個開關元件;連接至該等開關元件之複數個像素電極;一形成於該等閘極線與該等資料線之間的層間絕緣層;一覆蓋該等閘極線、該等資料線及該等開關元件之鈍化層,該鈍化層具有曝露該等資料線之部分的複數個第一接觸孔,其中該等開關元件及該等像素電極係經由該等第一接觸孔來連接;形成於該鈍化層上且經由該鈍化層內之複數個第二接觸孔而連接至該等資料線之複數個接觸輔助元件;及經由該層間絕緣層內之複數個第三接觸孔而連接至該等資料線之複數條輔助線,其中該等第三接觸孔不與該等第二接觸孔交疊且完全為該鈍化層所覆蓋。
  2. 如請求項1之面板,其中界定該等第二接觸孔之該鈍化層之該等部分具有傾斜之橫向側。
  3. 如請求項2之面板,其進一步包含形成於該鈍化層上之複數條輔助線,其中該等輔助線與該等資料線交疊。
  4. 如請求項3之面板,其中該等輔助線覆蓋該鈍化層之該等傾斜橫向側。
  5. 如請求項4之面板,其中該等輔助線包含: 一由一透明材料製成之透明導體;及一由一傳導材料製成之反射導體。
  6. 如請求項3之面板,其中該鈍化層包含:一由一有機材料製成之第一絕緣層;及一由一無機材料製成之第二絕緣層。
  7. 如請求項1之面板,其中該等輔助線處於該等閘極線所處之相同層上且連接至該等資料線。
  8. 如請求項1之面板,其中該等輔助線包含一含鋁(Al)金屬。
  9. 一種薄膜電晶體陣列面板,其包含:複數條閘極線;與該等閘極線交叉之複數條資料線;連接至該等閘極線及該等資料線之複數個開關元件;連接至該等開關元件之複數個像素電極;一形成於該等閘極線與該等資料線之間的層間絕緣層;一覆蓋該等閘極線、該等資料線及該等開關元件之鈍化層,該鈍化層具有曝露該等資料線之部分的複數個第一接觸孔,其中該等開關元件及該等像素電極係經由該等第一接觸孔來連接;形成於該鈍化層上且經由該鈍化層內之複數個第二接觸孔而連接至該等資料線之複數個接觸輔助元件;及形成於該鈍化層上且安置於一顯示區域外之複數條輔助線,其中該等輔助線完全地覆蓋毗鄰該等接觸輔助元件之該等資料線而無接觸部份。
  10. 如請求項9之面板,其中界定該等第二接觸孔之該鈍化層之該等部分具有傾斜之橫向側。
  11. 如請求項10之面板,其中該等輔助線覆蓋該鈍化層之該等傾斜橫向側。
  12. 如請求項11之面板,其中該等輔助線包含:一由一透明材料製成之透明導體;及一由一傳導材料製成之反射導體。
  13. 如請求項12之面板,其中該鈍化層包含:一由一有機材料製成之第一絕緣層;及一由一無機材料製成之第二絕緣層。
  14. 如請求項9之面板,其進一步包含經由該層間絕緣層內之複數個第三接觸孔連接至該等資料線之複數條輔助線。
  15. 如請求項14之面板,其中該等第三接觸孔不與該等第二接觸孔交疊且完全為該鈍化層所覆蓋。
  16. 如請求項15之面板,其中該等輔助線處於該等閘極線所處之相同層上且連接至該等資料線。
  17. 如請求項14之面板,其中該等輔助線包含一含鋁(Al)金屬。
  18. 一種薄膜電晶體陣列面板,其包含:複數條資料線;一覆蓋該等資料線之鈍化層;形成於該鈍化層上且經由該鈍化層內之複數個第二接觸孔連接至該等資料線之複數個接觸輔助元件;及形成於該鈍化層上且安置於一顯示區域外之複數條輔 助線,其中該等輔助線完全地覆蓋毗鄰該等接觸輔助元件之該等資料線而無接觸部份。
  19. 如請求項18之面板,其進一步包含:一層間絕緣層;及經由該層間絕緣層內之複數個第二接觸孔連接至該等資料線之複數條輔助線,其中該等第二接觸孔不與該等第一接觸孔交疊且完全為該鈍化層所覆蓋。
  20. 如請求項18之面板,其進一步包含:連接至該等資料線之複數個開關元件;及連接至該等開關元件之複數個像素電極。
TW094130102A 2004-09-03 2005-09-02 薄膜電晶體陣列面板 TWI427380B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040070341A KR101046927B1 (ko) 2004-09-03 2004-09-03 박막 트랜지스터 표시판

Publications (2)

Publication Number Publication Date
TW200619790A TW200619790A (en) 2006-06-16
TWI427380B true TWI427380B (zh) 2014-02-21

Family

ID=36139618

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094130102A TWI427380B (zh) 2004-09-03 2005-09-02 薄膜電晶體陣列面板

Country Status (4)

Country Link
US (2) US7646017B2 (zh)
KR (1) KR101046927B1 (zh)
CN (1) CN100405604C (zh)
TW (1) TWI427380B (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101006438B1 (ko) * 2003-11-12 2011-01-06 삼성전자주식회사 액정 표시 장치
JP2005164854A (ja) * 2003-12-01 2005-06-23 Nec Lcd Technologies Ltd 液晶表示装置
TWI326373B (en) * 2005-10-07 2010-06-21 Au Optronics Corp Liquid crystal display with cascade design and a circuit pattern thereon
TWI277216B (en) * 2006-02-16 2007-03-21 Au Optronics Corp Pixel structure and thin film transistor and fabrication methods thereof
CN100433337C (zh) * 2006-06-23 2008-11-12 北京京东方光电科技有限公司 一种防止dgs的像素电极结构及其制造方法
KR101304413B1 (ko) * 2006-10-25 2013-09-10 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
TWI343107B (en) * 2008-05-16 2011-06-01 Au Optronics Corp Flat display and chip bonding pad
KR101479997B1 (ko) * 2008-06-20 2015-01-07 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
JP5234521B2 (ja) * 2009-08-21 2013-07-10 Tdk株式会社 電子部品及びその製造方法
CN203275842U (zh) * 2013-06-09 2013-11-06 合肥京东方光电科技有限公司 一种阵列基板及显示装置
KR102157762B1 (ko) * 2014-01-10 2020-09-21 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20150086827A (ko) * 2014-01-20 2015-07-29 삼성디스플레이 주식회사 표시 장치
KR102352182B1 (ko) * 2015-01-23 2022-01-17 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR102308188B1 (ko) * 2015-02-04 2021-10-01 삼성디스플레이 주식회사 액정 표시 장치
KR102372774B1 (ko) * 2015-03-26 2022-03-11 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102483894B1 (ko) * 2016-04-05 2023-01-02 삼성디스플레이 주식회사 표시 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW459285B (en) * 2000-03-13 2001-10-11 Samsung Electronics Co Ltd Photolithography system and method of fabricating thin film transistor array substrate using same
US20040007705A1 (en) * 2002-07-11 2004-01-15 Samsung Electronics Co., Ltd. Thin film transistor array panel including storage electrode
US20040099865A1 (en) * 2002-11-20 2004-05-27 Young-Mi Tak Thin film transistor array panel and manufacturing method thereof
US20040113149A1 (en) * 2002-08-27 2004-06-17 Dong-Gyu Kim Thin film transistor array panel and manufacturing method thereof

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5475246A (en) * 1993-12-20 1995-12-12 General Electric Company Repair line structure for thin film electronic devices
KR0145897B1 (ko) 1995-01-20 1998-09-15 김광호 폴리 박막트랜지스터 액정 디스플레이 소자의 패드부 및 그 제조방법
KR100318539B1 (ko) * 1999-03-24 2001-12-22 윤종용 액정 표시 장치용 박막 트랜지스터 기판
TW490858B (en) * 2001-04-26 2002-06-11 Samsung Electronics Co Ltd Polycrystalline thin film transistor for liquid crystal device(LCD) and method of manufacturing the same
US6822264B2 (en) * 2001-11-16 2004-11-23 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
KR100857132B1 (ko) * 2001-12-06 2008-09-05 엘지디스플레이 주식회사 액정 표시 장치 및 그의 제조 방법
US7102168B2 (en) * 2001-12-24 2006-09-05 Samsung Electronics Co., Ltd. Thin film transistor array panel for display and manufacturing method thereof
KR100850379B1 (ko) 2002-01-29 2008-08-04 비오이 하이디스 테크놀로지 주식회사 고개구율 액정표시장치의 제조방법
US7115913B2 (en) * 2002-03-27 2006-10-03 Tfpd Corporation Array substrate used for a display device and a method of making the same
JP4488688B2 (ja) 2002-03-27 2010-06-23 東芝モバイルディスプレイ株式会社 表示装置用配線基板及びその製造方法
TWI245155B (en) * 2002-06-13 2005-12-11 Tfpd Corp Circuit array substrate for display device and method of manufacturing the same
KR101006438B1 (ko) * 2003-11-12 2011-01-06 삼성전자주식회사 액정 표시 장치
KR20070041988A (ko) * 2005-10-17 2007-04-20 삼성전자주식회사 박막 트랜지스터 표시판 및 액정 표시 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW459285B (en) * 2000-03-13 2001-10-11 Samsung Electronics Co Ltd Photolithography system and method of fabricating thin film transistor array substrate using same
US20040007705A1 (en) * 2002-07-11 2004-01-15 Samsung Electronics Co., Ltd. Thin film transistor array panel including storage electrode
US20040113149A1 (en) * 2002-08-27 2004-06-17 Dong-Gyu Kim Thin film transistor array panel and manufacturing method thereof
US20040099865A1 (en) * 2002-11-20 2004-05-27 Young-Mi Tak Thin film transistor array panel and manufacturing method thereof

Also Published As

Publication number Publication date
TW200619790A (en) 2006-06-16
US7989809B2 (en) 2011-08-02
CN1744322A (zh) 2006-03-08
KR101046927B1 (ko) 2011-07-06
CN100405604C (zh) 2008-07-23
KR20060021560A (ko) 2006-03-08
US20100096635A1 (en) 2010-04-22
US20060049407A1 (en) 2006-03-09
US7646017B2 (en) 2010-01-12

Similar Documents

Publication Publication Date Title
TWI427380B (zh) 薄膜電晶體陣列面板
US7868986B2 (en) Liquid crystal display having a driver contact structure for preventing corrosion of conductive films
JP4887531B2 (ja) 表示装置
US7626670B2 (en) TFT array panel with improved connection to test lines and with the addition of auxiliary test lines commonly connected to each other through respective conductive layers which connect test lines to respective gate or data lines
TWI403812B (zh) 薄膜電晶體陣列面板及包含該薄膜電晶體陣列面板之液晶顯示器
US7817235B2 (en) Display device and panel therefor
US20080246720A1 (en) Display substrate and liquid crystal display having the same
US20100200860A1 (en) Thin Film Transistor Array Panel and Manufacturing Method Thereof
US20070164948A1 (en) Liquid crystal display
TWI395331B (zh) 薄膜電晶體,薄膜電晶體陣列面板,及顯示裝置
US20070171184A1 (en) Thin film transistor array panel and liquid crystal display
JP2003149674A (ja) 液晶表示装置
US7582900B2 (en) Array substrate for an image display device
KR20070080143A (ko) 액정표시장치
KR20060068442A (ko) 표시장치용 박막트랜지스터 기판과 그 제조방법
US7256861B2 (en) Liquid crystal display device
JP6795657B2 (ja) 薄膜トランジスタ基板及び薄膜トランジスタ基板の製造方法
KR100909423B1 (ko) 액정 표시패널 및 그 제조방법, 이를 구비한 액정 표시장치