TWI421812B - 顯示面板之陣列基板及其修補方法 - Google Patents

顯示面板之陣列基板及其修補方法 Download PDF

Info

Publication number
TWI421812B
TWI421812B TW099134443A TW99134443A TWI421812B TW I421812 B TWI421812 B TW I421812B TW 099134443 A TW099134443 A TW 099134443A TW 99134443 A TW99134443 A TW 99134443A TW I421812 B TWI421812 B TW I421812B
Authority
TW
Taiwan
Prior art keywords
line
common
pixel
repairing
pixel region
Prior art date
Application number
TW099134443A
Other languages
English (en)
Other versions
TW201216231A (en
Inventor
Yen Feng Wu
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW099134443A priority Critical patent/TWI421812B/zh
Priority to US13/039,270 priority patent/US8499428B2/en
Publication of TW201216231A publication Critical patent/TW201216231A/zh
Priority to US13/935,452 priority patent/US9076710B2/en
Application granted granted Critical
Publication of TWI421812B publication Critical patent/TWI421812B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • G02F1/136263Line defects
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49718Repairing

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Liquid Crystal (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

顯示面板之陣列基板及其修補方法
本發明係關於一種顯示面板之陣列基板及其修補方法,尤指一種具有低電阻電容負載與高顯示品質之顯示面板之陣列基板及其修補方法。
顯示面板,例如液晶顯示面板主要係由陣列基板(array substrate)、彩色濾光片基板(CF substrate)、以及填充於兩基板之間的液晶分子所組成,其中陣列基板上設有複數個呈陣列狀排列的畫素區,以及閘極線、資料線、共通線與薄膜電晶體等元件。隨著液晶顯示器之應用日漸普及,消費者對於液晶顯示器之解析度與畫素開口率的要求也不斷向上提昇,而為了滿足高解析度與高畫素開口率的規格,導線的線寬必須縮減,且導線的密度必須提高。在上述情況下,在製作陣列基板上之閘極線、資料線或其它導線圖案時,缺陷產生的機率亦會隨之增加。在成本考量下,若此缺陷在可修補的範圍內,一般會於陣列基板的周邊區先行佈設用來修補資料線或閘極線的修補線路,藉此當資料線或閘極線上產生斷線缺陷時,可使用修補線路作為替代線路。然而,由於修補線路係佈設於陣列基板的周邊區,因此修補線路的電阻電容負載會因其路徑過長而增加,一旦作為替代線路時會造成訊號延遲而使得畫素充電時間不足,而影響顯示品質。再者,陣列基板的周邊區必須保留足夠空間以佈設修補線路,使得習知液晶顯示面板無法具有窄邊框的設計。
本發明之目的之一在於提供一種顯示面板之陣列基板及其修補方法,以減少陣列基板之修補線路的電阻電容負載。
本發明之一較佳實施例提供一種顯示面板之陣列基板之修補方法,包括下列步驟。提供一陣列基板,其中陣列基板包括一基板、一第一圖案化導電層、一第二圖案化導電層,以及複數個修補線段。第一圖案化導電層設置於基板上,且第一圖案化導電層包括複數條閘極線。第二圖案化導電層設置於基板上,且第二圖案化導電層包括複數條資料線與複數條共通線。閘極線與資料線呈交叉設置並定義出複數個畫素區,資料線包括一第一資料線,共通線包括一第一共通線,且畫素區包括一第一畫素區、一第二畫素區與一第三畫素區。第一畫素區、第二畫素區與第三畫素區係位於第一資料線之同一側,第一畫素區位於第二畫素區與第三畫素區之間,第一共通線穿越第一畫素區、第二畫素區與第三畫素區,且第一資料線具有一斷線缺陷位於第一畫素區之一側。修補線段係分別設置於各畫素區內。進行一切割製程,於第二畫素區內之第一共通線形成一第一切斷處,以及於第三畫素區內之第一共通線形成一第二切斷處,以使第一切斷處與第二切斷處之間的第一共通線形成一浮置之共通修補線段。進行一連接製程,電性連接第二畫素區之修補線段、第一資料線與共通修補線段,以及電性連接第三畫素區之修補線段、第一資料線與共通修補線段,以使得共通修補線段作為第一資料線的一替代線路。
本發明之另一較佳實施例提供一種顯示面板之陣列基板。上述顯示面板之陣列基板包括一基板、一第一圖案化導電層、一第二圖案化導電層,以及複數個修補線段。第一圖案化導電層設置於基板上,且第一圖案化導電層包括複數條閘極線。第二圖案化導電層設置於基板上,且第二圖案化導電層包括複數條資料線與複數條共通線。閘極線與資料線呈交叉設置並定義出複數個畫素區,資料線包括一第一資料線,共通線包括一第一共通線,且畫素區包括一第一畫素區、一第二畫素區與一第三畫素區。第一畫素區、第二畫素區與第三畫素區係位於第一資料線之同一側,第一畫素區位於第二畫素區與第三畫素區之間,第一共通線穿越第一畫素區、第二畫素區與第三畫素區,且第一資料線具有一斷線缺陷位於第一畫素區之一側。修補線段係分別設置於各畫素區內。第一共通線具有一第一切斷處位於第二畫素區內,以及一第二切斷處位於第三畫素區內,且第一切斷處與第二切斷處之間的第一共通線形成一浮置之共通修補線段。於第二畫素區內,第一資料線與共通修補線段係藉由修補線段電性連接,於第三畫素區內,第一資料線與共通修補線段係藉由修補線段電性連接,藉此使得共通修補線段形成第一資料線的一替代線路。
本發明的顯示面板之陣列基板之修補方法係使用共通線的一部分作為具斷線缺陷的資料線的替代線路,因此不會造成電阻電容負載增加,而可有效提升修補後之顯示面板的顯示品質。此外,由於不需於周邊區預留修補線路的佈設空間,因此可實現窄邊框的設計。
為使熟習本發明所屬技術領域之一般技藝者能更進一步了解本發明,下文特列舉本發明之較佳實施例,並配合所附圖式,詳細說明本發明的構成內容及所欲達成之功效。
請參考第1圖至第4圖。第1圖至第4圖繪示了本發明之第一較佳實施例之顯示面板之陣列基板之修補方法的示意圖,其中第1圖與第3圖係以上視圖型式繪示,第2圖為沿第1圖之剖線A-A’、B-B’與C-C’所繪示之剖面示意圖,第4圖為沿第3圖之剖線A-A’、B-B’與C-C’所繪示之剖面示意圖。在本發明中,顯示面板可為各種類型之液晶顯示面板。如第1圖與第2圖所示,首先,提供一陣列基板(亦稱為薄膜電晶體基板)10。陣列基板10包括一基板12、一第一圖案化導電層14、一絕緣層16(第1圖未示)、複數個圖案化半導體層17、一第二圖案化導電層18、複數個修補線段20、一保護層22(第1圖未示)與一第三圖案化導電層24。基板12可為一透明基板,例如玻璃基板、石英基板或塑膠基板,但不以此為限。第一圖案化導電層14可為一圖案化金屬層,其材料可為例如鋁、鉻、鉬、鎢、鉭、銅或是上述金屬之合金。第一圖案化導電層14設置於基板12上,且第一圖案化導電層14包括複數條閘極線GL大體上彼此互相平行設置,以及複數個閘極14G分別與對應之閘極線GL電性連接。絕緣層16,例如氧化矽層、氮化矽層或氮氧化矽層,覆蓋於基板12以及第一圖案化導電層14上。圖案化半導體層17,例如非晶矽層,設置於絕緣層16上並對應閘極14G。第二圖案化導電層18可為一圖案化金屬層,其材料可為例如鋁、鉻、鉬、鎢、鉭、銅或是上述金屬之合金。第二圖案化導電層18係設置於基板12、絕緣層16與圖案化半導體層17上,且第二圖案化導電層18包括複數條資料線DL、複數條共通線CL、複數個源極18S與複數個汲極18D。資料線DL大體上彼此互相平行設置,且資料線DL與閘極線GL係呈交叉設置並定義出複數個畫素區P。另外,各源極18S與各汲極18D係位於一對應之閘極14G之上方並對應於閘極14G之相對兩側,而形成一薄膜電晶體。資料線DL包括一第一資料線DL1與一第二資料線DL2,且共通線CL包括一第一共通線CL1。畫素區P包括一第一畫素區P1、一第二畫素區P2與一第三畫素區P3,其中第一畫素區P1、第二畫素區P2與第三畫素區P3係位於第一資料線DL1之同一側,第一畫素區P1位於第二畫素區P2與第三畫素區P3之間。精確地說,第一畫素區P1、第二畫素區P2與第三畫素區P3係位於第一資料線DL1與第二資料線DL2之間,且第一畫素區P1係受第一資料線DL1的驅動,而第二畫素區P2與第三畫素區P3則係受第二資料線DL2的驅動。此外,第一共通線CL1穿越第一畫素區P1、第二畫素區P2與第三畫素區P3。
在本實施例中,陣列基板10係選用一具有三閘型(tri-gate)畫素結構之液晶顯示面板的陣列基板為例說明本發明之修補方法,但本發明之顯示面板的陣列基板之修補方法並不以此為限,而可用於修補各種類型之液晶顯示面板之陣列基板。三閘型畫素結構係指當顯示面板的解析度為n*m,則資料線DL的數目為m,而閘極線GL的數目為3n,相較於具有單閘型(single-gate)畫素結構之顯示面板,具有三閘型畫素結構之顯示面板使用較多的閘極線與較少的資料線,此一作法可減少高成本與高耗電的源極驅動晶片的數量。此外,在本實施例中,各畫素區P係為一長方形區域,其具有一長軸L與一短軸S,且閘極線GL係大體上平行於各畫素區P之長軸L,而資料線DL係大體上平行於各畫素區P之短軸S。
在本實施例中,所有的共通線CL係形成一彼此互相連接的網狀圖案,因此畫素區P另包括一第四畫素區P4,其中第四畫素區P4係位於第一畫素區P1之一側並與第一畫素區P1相鄰。精確地說,第四畫素區P4係位於第二資料線DL2相對於第一畫素區P1之另一側。共通線CL另包括一第二共通線CL2位於第四畫素區P4內。此外,由於資料線DL與共通線CL均為第二圖案化導電層18的一部分,因此位於資料線DL之相對兩側的第一共通線CL1與第二共通線CL2係利用由另一導電層所構成的橋接共通線26加以電性連接。
修補線段20係分別設置於各畫素區P內。在本實施例中,修補線段20係為第一圖案化導電層14之一部分,亦即修補線段20係與閘極線GL、閘極14G由相同之導電層所構成,且修補線段20係與閘極線GL電性分離,但不以此為限。舉例而言,各修補線段20亦可與對應之閘極線GL電性連接,或是修補線段20可不為第一圖案化導電層14的一部分,而由另一層不同於第一圖案化導電層14與第二圖案化導電層18的導電層所構成,例如修補線段20可為第三圖案化導電層24的一部分。再者,在本實施例中,連接於同一條資料線DL且相鄰之任兩薄膜電晶體係分別用以驅動位於該資料線DL之相對兩側的畫素區P,但不以此為限。舉例而言,連接於同一條資料線DL之所有薄膜電晶體可用以驅動位於該資料線DL之同一側的各畫素區P。
在本實施例中,第二畫素區P2之修補線段20較佳可與第一資料線DL部分重疊而形成一第一交叉點X1,以及與第一共通線CL1部分重疊而形成一第二交叉點X2,第三畫素區P3之修補線段20較佳可與第一資料線DL1部分重疊而形成一第三交叉點X3,以及與第一共通線CL1部分重疊而形成一第四交叉點X4。藉由上述交叉點的設計,有利於第一資料線DL1的修補,關於此部分將於下文中詳述。
保護層22係位於第二圖案化導電層18上,且保護層22具有複數個第一開口221與複數個第二開口222,其中各第一開口221分別部分暴露出各汲極18D,而各第二開口222則分別部分暴露出部分共通線CL。第三圖案化導電層24可為一圖案化透明導電層,其材料可為例如氧化銦錫或氧化銦鋅等。第三圖案化導電層24係位於保護層22上,且第三圖案化導電層24包括複數個畫素電極PE,分別位於各畫素區P內,並透過對應之第一開口221與汲極18D電性連接。在本實施例中,用以連接相鄰之共通線CL之橋接共通線26可為第三圖案化導電層24的一部分,亦即橋接共通線26為一透明橋接共通線,且經由第二開口222與對應之共通線CL電性連接。
接著,對陣列基板10進行一檢測製程,以確認陣列基板10是否具有缺陷,若無缺陷存在則進行後續製程,若有缺陷存在則進行後續修補製程。值得說明的是,本發明之陣列基板之修補方法主要係用以修補斷線缺陷,因此若檢測出之缺陷為斷線缺陷,則可直接進行本發明之修補方法,而若檢測出之缺陷為短路缺陷,則可先將短路缺陷先切斷為斷路缺陷,再進行本發明之修補方法。以下將位於第一畫素區P1之一側的第一資料線DL1被檢測出一斷線缺陷Y的狀況為例,說明本發明之陣列基板的修補方法。
如第3圖與第4圖所示,當位於第一畫素區P1之一側之第一資料線DL被檢測出具有斷線缺陷Y,則進行一修補製程,其包括切割製程與連接製程兩步驟。進行一切割製程,於第二畫素區P2內之第一共通線CL1形成一第一切斷處C1,以及於第三畫素區P3內之第一共通線CL形成一第二切斷處C2,此外,於橋接共通線26形成一第三切斷處C3,以切斷第一共通線CL1與第二共通線CL2之間的電性連接,以使第一切斷處C1與第二切斷處C2之間的第一共通線CL1形成一浮置之共通修補線段CR,亦即共通修補線段CR與第一共通線CL1以及第二共通線CL2電性分離。在本實施例中,切割製程可為雷射切割製程,其可利用雷射光束形成切斷處,但不以此為限。另外,進行一連接製程,電性連接第二畫素區P2之修補線段20、第一資料線DL1與共通修補線段CR,以及電性連接第三畫素區P3之修補線段20、第一資料線DL1與共通修補線段CR。如前所述,由於各修補線段20均分別與資料線DL以及共通線CL部分重疊,因此連接製程可為雷射熔接製程,其可利用雷射光束分別熔接位於第一交叉點X1之修補線段20與第一資料線DL1以形成一第一連接點Z1、位於第二交叉點X2之修補線段20與第一共通線CL1以形成一第二連接點Z2、位於第三交叉點X3之修補線段20與第一資料線DL1以形成一第三連接點Z3,以及位於第四交叉點X4之修補線段20與第一共通線CL1以形成一第四連接點Z4。值得說明的是,在其它實施方式中,各修補線段20並不限定於與資料線DL以及共通線CL部分重疊,且在此狀況下,連接製程可為例如雷射氣相沉積製程,其可沉積導電圖案以連接修補線段20與第一資料線DL1,以及連接修補線段20與第一共通線CL1。
藉由上述修補方法,修補後之陣列基板10’即可發揮正常功能,並將修補後之陣列基板10’與另一基板(圖未示)例如彩色濾光片基板組裝,並於兩基板之間填入液晶層(圖未示),即形成本實施例之顯示面板。在進行完修補之後,共通修補線段CR即可作為第一資料線DL1的替代線路(如第3圖之箭號所示),據此當進行顯示時,第一資料線DL1的資料訊號可經由共通修補線段CR形成的替代線路順利傳遞,而發揮正常顯示作用。
本發明之顯示面板之陣列基板之修補方法及修補後之顯示面板之陣列基板並不以上述實施例為限。下文將依序介紹本發明之其它較佳實施例之顯示面板之陣列基板之修補方法及修補後之顯示面板陣列基板,且為了便於比較各實施例之相異處並簡化說明,在下文之各實施例中使用相同的符號標注相同的元件,且主要針對各實施例之相異處進行說明,而不再對重覆部分進行贅述。
請參考第5圖至第8圖。第5圖至第8圖繪示了本發明之第二較佳實施例之顯示面板之陣列基板之修補方法的示意圖,其中第5圖與第7圖係以上視圖型式繪示,第6圖為沿第5圖之剖線A-A’、B-B’與C-C’所繪示之剖面示意圖,第8圖為沿第7圖之剖線A-A’、B-B’與C-C’所繪示之剖面示意圖。如第5圖與第6圖所示,提供一陣列基板10,且與第一較佳實施例不同之處在於,本實施例之各修補線段20係為第一圖案化導電層14的一部分,且分別與對應之閘極線GL電性連接。如第7圖與第8圖所示,在本實施例中,由於修補線段20係與閘極線GL電性連接,因此除了形成第一切斷處C1、第二切斷處C2與第三切斷處C3之外,切割製程另包括形成一第四切斷處C4以切斷第二畫素區P2之修補線段20與相對應之閘極線GL之間的電性連接,以及形成一第五切斷處C5以切斷第三畫素區P3之修補線段20與相對應之閘極線GL之間的電性連接。
同樣地,藉由上述修補方法,即形成本實施例之修補後之陣列基板10’,其中在修補後,共通修補線段CR即可作為第一資料線DL1的替代線路,據此當進行顯示時,第一資料線DL1的資料訊號可經由共通修補線段CR形成的替代線路順利傳遞,而發揮正常顯示作用。
在上述兩實施例中,連接於同一條資料線DL且相鄰之任兩薄膜電晶體係分別用以驅動位於該資料線DL之相對兩側的畫素區P,且共通線CL形成彼此互相連接的網狀圖案,但本發明之應用並不以此為限。請再參考第9圖與第10圖。第9圖與第10圖繪示了本發明之第三較佳實施例之顯示面板之陣列基板之修補方法的示意圖。如第9圖所示,首先,提供一陣列基板10,且與前述第一較佳實施例與第二較佳實施例不同之處在於,在本實施例中,連接於同一條資料線DL之所有薄膜電晶體係用以驅動位於該資料線DL之同一側的各畫素區P。舉例而言,用以驅動第一畫素區P1、第二畫素區P2與第三畫素區P3之三個薄膜電晶體均係電性連接於第一資料線DL1。此外,於各畫素區P內,共通線CL具有一C形圖案,且位於同一行的共通線CL在畫素區P內並未與位於相鄰行的共通線CL電性連接,但不以此為限。值得說明的是,在本實施例中,各修補線段20係為第一圖案化導電層14的一部分,且未與閘極線GL電性連接(亦即類似於第一實施例的作法),但並不以此為限。例如,各修補線段20亦可分別與對應之閘極線GL電性連接(亦即類似於第二實施例的作法)。
如第10圖所示,當位於第一畫素區P1之一側之第一資料線DL被檢測出具有斷線缺陷Y,則進行一修補製程,其包括切割製程與連接製程兩步驟。進行一切割製程,於第二畫素區P2內之第一共通線CL1形成一第一切斷處C1,以及於第三畫素區P3內之第一共通線CL形成一第二切斷處C2,以使第一切斷處C1與第二切斷處C2之間的第一共通線CL1形成一浮置之共通修補線段CR。在本實施例中,由於共通線CL並未形成網狀圖案,因此不需形成第三切斷處。另外,進行一連接製程,電性連接第二畫素區P2之修補線段20、第一資料線DL1與共通修補線段CR,以及電性連接第三畫素區P3之修補線段20、第一資料線DL1與共通修補線段CR。
藉由上述修補方法,即形成本實施例之修補後之陣列基板10’,其中在修補後,共通修補線段CR即可作為第一資料線DL1的替代線路,據此當進行顯示時,第一資料線DL1的資料訊號可經由共通修補線段CR形成的替代線路順利傳遞,而發揮正常顯示作用。
綜上所述,本發明的顯示面板之陣列基板之修補方法係使用共通線的一部分作為具斷線缺陷的資料線的替代線路,因此不會造成電阻電容負載增加,而可有效提升修補後之顯示面板的顯示品質。此外,由於不需於周邊區預留修補線路的佈設空間,因此可實現窄邊框的設計。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10...陣列基板
10’...修補後之陣列基板
12...基板
14...第一圖案化導電層
14G...閘極
16...絕緣層
17...圖案化半導體層
18...第二圖案化導電層
18S...源極
18D...汲極
20...修補線段
22...保護層
221...第一開口
222...第二開口
24...第三圖案化導電層
26...橋接共通線
GL...閘極線
DL...資料線
DL1...第一資料線
DL2...第二資料線
CL...共通線
CL1...第一共通線
P...畫素區
P1...第一畫素區
P2...第二畫素區
P3...第三畫素區
P4...第四畫素區
CL2...第二共通線
L...長軸
S...短軸
X1...第一交叉點
X2...第二交叉點
X3...第三交叉點
X4...第四交叉點
Y...斷線缺陷
C1...第一切斷處
C2...第二切斷處
C3...第三切斷處
C4...第四切斷處
C5...第五切斷處
CR...共通修補線段
Z1...第一連接點
Z2...第二連接點
Z3...第三連接點
Z4...第四連接點
PE...畫素電極
第1圖至第4圖繪示了本發明之第一較佳實施例之顯示面板之修補方法的示意圖。
第5圖至第8圖繪示了本發明之第二較佳實施例之顯示面板之修補方法的示意圖。
第9圖與第10圖繪示了本發明之第三較佳實施例之顯示面板之修補方法的示意圖。
10’...修補後之陣列基板
12...基板
14...第一圖案化導電層
14G...閘極
17...圖案化半導體層
18...第二圖案化導電層
18S...源極
18D...汲極
20...修補線段
221...第一開口
222...第二開口
24...第三圖案化導電層
26...橋接共通線
GL...閘極線
DL...資料線
DL1...第一資料線
CL...共通線
CL1...第一共通線
P...畫素區
P1...第一畫素區
P2...第二畫素區
P3...第三畫素區
P4...第四畫素區
CL2...第二共通線
L...長軸
S...短軸
Y...斷線缺陷
C1...第一切斷處
C2...第二切斷處
C3...第三切斷處
CR...共通修補線段
Z1...第一連接點
Z2...第二連接點
Z3...第三連接點
Z4...第四連接點
PE...畫素電極
X1...第一交叉點
X2...第二交叉點
X3...第三交叉點
X4...第四交叉點
DL2...第二資料線

Claims (15)

  1. 一種顯示面板之陣列基板之修補方法,包括:提供一陣列基板,該陣列基板包括:一基板;一第一圖案化導電層,設置於該基板上,該第一圖案化導電層包括複數條閘極線;一第二圖案化導電層,設置於該基板上,該第二圖案化導電層包括複數條資料線與複數條共通線,其中該等閘極線與該等資料線呈交叉設置並定義出複數個畫素區,該等資料線包括一第一資料線,該等共通線包括一第一共通線,該等畫素區包括一第一畫素區、一第二畫素區與一第三畫素區,該第一畫素區、該第二畫素區與該第三畫素區係位於該第一資料線之同一側,該第一畫素區位於該第二畫素區與該第三畫素區之間,該第一共通線穿越該第一畫素區、該第二畫素區與該第三畫素區,且該第一資料線具有一斷線缺陷位於該第一畫素區之一側;以及複數個修補線段,設置於各該畫素區內;進行一切割製程,於該第二畫素區內之該第一共通線形成一第一切斷處,以及於該第三畫素區內之該第一共通線形成一第二切斷處,以使該第一切斷處與該第二切斷處之間的該第一共通線形成一浮置之共通修補線段;以及 進行一連接製程,電性連接該第二畫素區之該修補線段、該第一資料線與該共通修補線段,以及電性連接該第三畫素區之該修補線段、該第一資料線與該共通修補線段,以使得該共通修補線段作為該第一資料線的一替代線路。
  2. 如請求項1所述之顯示面板之陣列基板之修補方法,其中該等畫素區另包括一第四畫素區,該第四畫素區與該第一畫素區相鄰且未與該第一畫素區共用該第一資料線,該等共通線另包括一第二共通線位於該第四畫素區內,以及一橋接共通線電性連接該第一畫素區之該第一共通線與該第四畫素區之該第二共通線,且該切割製程另包括於該橋接共通線形成一第三切斷處,以切斷該第一共通線與該第二共通線之間的電性連接。
  3. 如請求項2所述之顯示面板之陣列基板之修補方法,其中該橋接共通線包括一透明橋接共通線。
  4. 如請求項1所述之顯示面板之陣列基板之修補方法,其中該等修補線段係為該第一圖案化導電層之一部分。
  5. 如請求項2所述之顯示面板之陣列基板之修補方法,其中各該修補線段係與該等閘極線之其中一者電性連接,且該切割製程另包括形成一第四切斷處以切斷該第二畫素區之該修補線段與相對應之該閘極線之間的電性連接,以及形成一第五切斷處以切斷該 第三畫素區之該修補線段與相對應之該閘極線之間的電性連接。
  6. 如請求項1所述之顯示面板之陣列基板之修補方法,其中該切割製程包括一雷射切割製程。
  7. 如請求項1所述之顯示面板之陣列基板之修補方法,其中該第二畫素區之該修補線段與該第一資料線部分重疊而形成一第一交叉點,該第二畫素區之該修補線段與該第一共通線部分重疊而形成一第二交叉點,該第三畫素區之該修補線段與該第一資料線部分重疊而形成一第三交叉點,該第三畫素區之該修補線段與該第一共通線部分重疊而形成一第四交叉點。
  8. 如請求項7所述之顯示面板之陣列基板之修補方法,其中該連接製程包括進行一雷射熔接製程,以分別熔接位於該第一交叉點之該修補線段與該第一資料線以形成一第一連接點、位於該第二交叉點之該修補線段與該第一共通線以形成一第二連接點、位於該第三交叉點之該修補線段與該第一資料線以形成一第三連接點,以及位於該第四交叉點之該修補線段與該第一共通線以形成一第四連接點。
  9. 如請求項1所述之顯示面板之陣列基板之修補方法,其中各該畫素區係為一長方形區域,其具有一長軸與一短軸,且該等閘極線係平行於各該畫素區之該長軸。
  10. 一種顯示面板之陣列基板,包括:一基板;一第一圖案化導電層,設置於該基板上,該第一圖案化導電層包括複數條閘極線;一第二圖案化導電層,設置於該基板上,該第二圖案化導電層包括複數條資料線與複數條共通線,其中該等閘極線與該等資料線呈交叉設置並定義出複數個畫素區,該等資料線包括一第一資料線,該等共通線包括一第一共通線,該等畫素區包括一第一畫素區、一第二畫素區與一第三畫素區,該第一畫素區、該第二畫素區與該第三畫素區係位於該第一資料線之同一側,該第一畫素區位於該第二畫素區與該第三畫素區之間,該第一共通線穿越該第一畫素區、該第二畫素區與該第三畫素區,且該第一資料線具有一斷線缺陷位於該第一畫素區之一側;以及複數個修補線段,設置於各該畫素區內;其中該第一共通線具有一第一切斷處位於該第二畫素區內,以及一第二切斷處位於該第三畫素區內,且該第一切斷處與該第二切斷處之間的該第一共通線形成一浮置之共通修補線段;以及其中於該第二畫素區內,該第一資料線與該共通修補線段係藉由該修補線段電性連接,於該第三畫素區內,該第一資料線與該共通修補線段係藉由該修補線段電性連接,藉此使得該共 通修補線段形成該第一資料線的一替代線路。
  11. 如請求項10所述之顯示面板之陣列基板,其中該等畫素區另包括一第四畫素區,該第四畫素區與該第一畫素區相鄰且未與該第一畫素區共用該第一資料線,該等共通線另包括一第二共通線位於該第四畫素區內,以及一橋接共通線連接該第一畫素區之該第一共通線與該第四畫素區之該第二共通線,該橋接共通線另具有一第三切斷處切斷該第一共通線與該第二共通線之間的電性連接。
  12. 如請求項11所述之顯示面板之陣列基板,其中該橋接共通線包括一透明橋接共通線。
  13. 如請求項10所述之顯示面板之陣列基板,其中該等修補線段係為該第一圖案化導電層之一部分。
  14. 如請求項10所述之顯示面板之陣列基板,其中該第二畫素區之該修補線段與該第一資料線部分重疊而形成一第一連接點,該第二畫素區之該修補線段與該第一共通線部分重疊而形成一第二連接點,該第三畫素區之該修補線段與該第一資料線部分重疊而形成一第三連接點,該第三畫素區之該修補線段與該第一共通線部分重疊而形成一第四連接點。
  15. 如請求項10所述之顯示面板之陣列基板,其中各該畫素區係為一長方形區域,其具有一長軸與一短軸,且該等閘極線係平行於各該畫素區之該長軸。
TW099134443A 2010-10-08 2010-10-08 顯示面板之陣列基板及其修補方法 TWI421812B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW099134443A TWI421812B (zh) 2010-10-08 2010-10-08 顯示面板之陣列基板及其修補方法
US13/039,270 US8499428B2 (en) 2010-10-08 2011-03-02 Method of repairing an array substrate of display panel
US13/935,452 US9076710B2 (en) 2010-10-08 2013-07-03 Array substrate of display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099134443A TWI421812B (zh) 2010-10-08 2010-10-08 顯示面板之陣列基板及其修補方法

Publications (2)

Publication Number Publication Date
TW201216231A TW201216231A (en) 2012-04-16
TWI421812B true TWI421812B (zh) 2014-01-01

Family

ID=45923983

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099134443A TWI421812B (zh) 2010-10-08 2010-10-08 顯示面板之陣列基板及其修補方法

Country Status (2)

Country Link
US (2) US8499428B2 (zh)
TW (1) TWI421812B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130335662A1 (en) * 2012-06-18 2013-12-19 Tsunglung Chang Hotspot Repair Method for LCD Panel and LCD Panel after Hotspot Repair
CN103207487B (zh) * 2013-03-26 2015-08-05 北京京东方光电科技有限公司 阵列基板、显示装置及阵列基板的维修方法
US9263477B1 (en) * 2014-10-20 2016-02-16 Shenzhen China Star Optoelectronics Technology Co., Ltd. Tri-gate display panel
CN105892115B (zh) * 2016-06-27 2019-11-26 深圳市华星光电技术有限公司 阵列基板、显示面板以及阵列基板的修复方法
TWI619225B (zh) 2017-08-15 2018-03-21 元太科技工業股份有限公司 顯示裝置及其周圍線路結構
CN107608149B (zh) * 2017-08-25 2019-07-09 惠科股份有限公司 一种有源矩阵衬底及显示装置
CN108646476B (zh) * 2018-03-22 2020-12-25 南京中电熊猫液晶显示科技有限公司 一种液晶面板的断线修复方法
US11650469B2 (en) * 2018-03-28 2023-05-16 Sharp Kabushiki Kaisha Method for producing display device
JP2019184864A (ja) * 2018-04-12 2019-10-24 シャープ株式会社 表示装置
CN109003991A (zh) * 2018-08-01 2018-12-14 京东方科技集团股份有限公司 阵列基板及其制作方法和显示面板
TWI720725B (zh) * 2019-12-11 2021-03-01 財團法人工業技術研究院 畫素結構及其製造方法、以及具有此種畫素結構的顯示器
CN114068583A (zh) * 2020-08-03 2022-02-18 友达光电股份有限公司 像素阵列基板
CN114236930B (zh) * 2022-02-18 2022-07-15 成都中电熊猫显示科技有限公司 阵列基板以及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1632954A (zh) * 2004-11-16 2005-06-29 友达光电股份有限公司 画素结构与薄膜晶体管阵列及其修补方法
US7265386B2 (en) * 2005-08-29 2007-09-04 Chunghwa Picture Tubes, Ltd. Thin film transistor array substrate and method for repairing the same
US7304692B2 (en) * 2004-06-02 2007-12-04 Chunghwa Picture Tubes, Ltd. Liquid crystal display with defect reparability
TW200827835A (en) * 2006-12-29 2008-07-01 Lg Philips Lcd Co Ltd Array substrate for liquid crystal display device and method of fabricating the same

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5834321A (en) * 1995-12-18 1998-11-10 General Electric Company Low noise address line repair method for thin film imager devices
JP4584387B2 (ja) * 1999-11-19 2010-11-17 シャープ株式会社 表示装置及びその欠陥修復方法
US6922226B2 (en) * 1999-12-31 2005-07-26 Lg. Philips Lcd Co. Ltd. Liquid crystal display device implementing improved electrical lines and the fabricating method
TWI282457B (en) 2000-04-06 2007-06-11 Chi Mei Optoelectronics Corp Liquid crystal display component with defect restore ability and restoring method of defect
KR100587366B1 (ko) * 2000-08-30 2006-06-08 엘지.필립스 엘시디 주식회사 횡전계방식 액정표시장치 및 그 제조방법
KR100792466B1 (ko) 2001-05-21 2008-01-08 엘지.필립스 엘시디 주식회사 액정표시장치용 어레이 기판 및 그의 제조방법
US6919936B2 (en) * 2003-07-22 2005-07-19 Hannstar Display Corporation Active matrix liquid crystal panel and method for repairing defect therein
TWI260693B (en) 2005-08-10 2006-08-21 Chunghwa Picture Tubes Ltd Thin film transistor array substrate and method for repairing the same
US7884364B2 (en) * 2006-12-12 2011-02-08 Lg Display Co., Ltd. Array substrate, method of manufacturing the same, and method of repairing line in the same
TW200827888A (en) 2006-12-29 2008-07-01 Innolux Display Corp Liquid crystal display
KR101327847B1 (ko) * 2007-03-13 2013-11-11 엘지디스플레이 주식회사 액정표시장치와 그 제조방법
CN101299124B (zh) 2008-06-25 2010-06-02 昆山龙腾光电有限公司 液晶显示装置的阵列基板

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7304692B2 (en) * 2004-06-02 2007-12-04 Chunghwa Picture Tubes, Ltd. Liquid crystal display with defect reparability
CN1632954A (zh) * 2004-11-16 2005-06-29 友达光电股份有限公司 画素结构与薄膜晶体管阵列及其修补方法
US7265386B2 (en) * 2005-08-29 2007-09-04 Chunghwa Picture Tubes, Ltd. Thin film transistor array substrate and method for repairing the same
TW200827835A (en) * 2006-12-29 2008-07-01 Lg Philips Lcd Co Ltd Array substrate for liquid crystal display device and method of fabricating the same

Also Published As

Publication number Publication date
US9076710B2 (en) 2015-07-07
US8499428B2 (en) 2013-08-06
US20130292713A1 (en) 2013-11-07
TW201216231A (en) 2012-04-16
US20120084973A1 (en) 2012-04-12

Similar Documents

Publication Publication Date Title
TWI421812B (zh) 顯示面板之陣列基板及其修補方法
US9268187B2 (en) Liquid crystal display device and method of repairing bad pixels therein
JP2008046625A (ja) 液晶表示装置
WO2014187097A1 (zh) 阵列基板、该阵列基板断线修复方法及显示装置
KR20070121122A (ko) 횡전계형 액정표시장치용 어레이 기판 및 이의 제조 방법
JP5317399B2 (ja) 液晶表示装置
KR20010081250A (ko) 액정 표시장치 제조방법 및 그 제조방법에 따른액정표시장치
KR20080015696A (ko) 액정 표시 장치
CN102495502B (zh) 液晶显示装置及其像素修补方法
CN102074503B (zh) 显示面板的阵列基板及其修补方法
US20070194331A1 (en) Liquid crystal display device and defect repairing method for the same
US6605495B1 (en) Method of forming a thin film transistor liquid crystal display
CN110797302B (zh) 有源矩阵基板的制造方法及有源矩阵基板
KR101233356B1 (ko) 박막 트랜지스터 표시판 및 이의 리페어 방법
KR101688227B1 (ko) 박막 트랜지스터 액정표시장치
JP6795657B2 (ja) 薄膜トランジスタ基板及び薄膜トランジスタ基板の製造方法
KR102174003B1 (ko) 표시 장치 및 이의 리페어 방법
KR100333981B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판 및 그 수리 방법
KR20040026859A (ko) 액정표시장치용 어레이기판과 그 제조방법
JP2007003709A (ja) アクティブマトリクス基板、表示装置およびその欠陥修正方法
KR20010068662A (ko) 액정 표시 장치용 박막 트랜지스터 기판, 그 제조 방법 및그 수리 방법
KR101124479B1 (ko) 액정표시자치용 어레이 기판과 그 제조방법
JP2021117485A (ja) 液晶表示装置
JP2010230780A (ja) 液晶表示装置及びその製造方法