TWI375938B - - Google Patents
Download PDFInfo
- Publication number
- TWI375938B TWI375938B TW095146122A TW95146122A TWI375938B TW I375938 B TWI375938 B TW I375938B TW 095146122 A TW095146122 A TW 095146122A TW 95146122 A TW95146122 A TW 95146122A TW I375938 B TWI375938 B TW I375938B
- Authority
- TW
- Taiwan
- Prior art keywords
- display
- image data
- circuit
- setting
- register
- Prior art date
Links
- 230000015654 memory Effects 0.000 claims description 107
- 238000012545 processing Methods 0.000 claims description 60
- 230000005540 biological transmission Effects 0.000 claims description 34
- 230000009467 reduction Effects 0.000 claims description 30
- 239000000872 buffer Substances 0.000 claims description 8
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 8
- 239000004065 semiconductor Substances 0.000 claims description 8
- 239000000758 substrate Substances 0.000 claims description 4
- 239000002131 composite material Substances 0.000 claims 1
- 238000007670 refining Methods 0.000 claims 1
- 238000005070 sampling Methods 0.000 claims 1
- 239000004973 liquid crystal related substance Substances 0.000 description 220
- 238000000034 method Methods 0.000 description 21
- 101150096886 sft-1 gene Proteins 0.000 description 16
- 230000006870 function Effects 0.000 description 14
- 101150040096 SFT2 gene Proteins 0.000 description 12
- 238000010586 diagram Methods 0.000 description 12
- 230000008569 process Effects 0.000 description 12
- 238000004364 calculation method Methods 0.000 description 10
- 238000006073 displacement reaction Methods 0.000 description 8
- 238000002834 transmittance Methods 0.000 description 8
- 239000011159 matrix material Substances 0.000 description 7
- 230000006866 deterioration Effects 0.000 description 6
- 239000000463 material Substances 0.000 description 6
- 101000708874 Homo sapiens Zinc finger protein ubi-d4 Proteins 0.000 description 5
- 102100029859 Zinc finger protein neuro-d4 Human genes 0.000 description 5
- 102100032701 Zinc finger protein ubi-d4 Human genes 0.000 description 5
- 238000002156 mixing Methods 0.000 description 5
- 102100034571 AT-rich interactive domain-containing protein 1B Human genes 0.000 description 4
- 101100435491 Homo sapiens ARID1B gene Proteins 0.000 description 4
- 101100000587 Neurospora crassa (strain ATCC 24698 / 74-OR23-1A / CBS 708.71 / DSM 1257 / FGSC 987) acu-3 gene Proteins 0.000 description 4
- 239000012769 display material Substances 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 238000012546 transfer Methods 0.000 description 4
- 239000013078 crystal Substances 0.000 description 3
- 238000003384 imaging method Methods 0.000 description 3
- 230000005236 sound signal Effects 0.000 description 3
- 238000012360 testing method Methods 0.000 description 3
- 101100191136 Arabidopsis thaliana PCMP-A2 gene Proteins 0.000 description 2
- 101100272280 Gibberella fujikuroi (strain CBS 195.34 / IMI 58289 / NRRL A-6831) BEA1 gene Proteins 0.000 description 2
- 101100406338 Mycoplasma capricolum subsp. capricolum (strain California kid / ATCC 27343 / NCTC 10154) pdhC gene Proteins 0.000 description 2
- 101100462087 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) LAT1 gene Proteins 0.000 description 2
- 101100048260 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) UBX2 gene Proteins 0.000 description 2
- 230000009471 action Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000013500 data storage Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000010355 oscillation Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000010977 unit operation Methods 0.000 description 2
- 241001270131 Agaricus moelleri Species 0.000 description 1
- 101100058739 Arabidopsis thaliana BZR2 gene Proteins 0.000 description 1
- 101100111953 Arabidopsis thaliana CYP734A1 gene Proteins 0.000 description 1
- 101150100308 BAS1 gene Proteins 0.000 description 1
- 101100165166 Barbarea vulgaris LUP5 gene Proteins 0.000 description 1
- 101100465890 Caenorhabditis elegans sel-12 gene Proteins 0.000 description 1
- 101100115709 Mus musculus Stfa2 gene Proteins 0.000 description 1
- 101100071245 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) HMT1 gene Proteins 0.000 description 1
- 101100311241 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) STF2 gene Proteins 0.000 description 1
- 101100422768 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) SUL2 gene Proteins 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 238000005452 bending Methods 0.000 description 1
- 230000004397 blinking Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 239000010437 gem Substances 0.000 description 1
- 229910001751 gemstone Inorganic materials 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 238000007726 management method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002035 prolonged effect Effects 0.000 description 1
- 101150117735 sel-10 gene Proteins 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B01—PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
- B01D—SEPARATION
- B01D29/00—Filters with filtering elements stationary during filtration, e.g. pressure or suction filters, not covered by groups B01D24/00 - B01D27/00; Filtering elements therefor
- B01D29/50—Filters with filtering elements stationary during filtration, e.g. pressure or suction filters, not covered by groups B01D24/00 - B01D27/00; Filtering elements therefor with multiple filtering elements, characterised by their mutual disposition
- B01D29/52—Filters with filtering elements stationary during filtration, e.g. pressure or suction filters, not covered by groups B01D24/00 - B01D27/00; Filtering elements therefor with multiple filtering elements, characterised by their mutual disposition in parallel connection
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B01—PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
- B01D—SEPARATION
- B01D29/00—Filters with filtering elements stationary during filtration, e.g. pressure or suction filters, not covered by groups B01D24/00 - B01D27/00; Filtering elements therefor
- B01D29/60—Filters with filtering elements stationary during filtration, e.g. pressure or suction filters, not covered by groups B01D24/00 - B01D27/00; Filtering elements therefor integrally combined with devices for controlling the filtration
- B01D29/606—Filters with filtering elements stationary during filtration, e.g. pressure or suction filters, not covered by groups B01D24/00 - B01D27/00; Filtering elements therefor integrally combined with devices for controlling the filtration by pressure measuring
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B01—PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
- B01D—SEPARATION
- B01D61/00—Processes of separation using semi-permeable membranes, e.g. dialysis, osmosis or ultrafiltration; Apparatus, accessories or auxiliary operations specially adapted therefor
- B01D61/02—Reverse osmosis; Hyperfiltration ; Nanofiltration
- B01D61/025—Reverse osmosis; Hyperfiltration
-
- C—CHEMISTRY; METALLURGY
- C02—TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
- C02F—TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
- C02F1/00—Treatment of water, waste water, or sewage
- C02F1/44—Treatment of water, waste water, or sewage by dialysis, osmosis or reverse osmosis
- C02F1/441—Treatment of water, waste water, or sewage by dialysis, osmosis or reverse osmosis by reverse osmosis
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3666—Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B01—PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
- B01D—SEPARATION
- B01D2221/00—Applications of separation devices
- B01D2221/08—Mobile separation devices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
- G09G2320/0276—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0414—Vertical resolution change
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0421—Horizontal resolution change
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/10—Mixing of images, i.e. displayed pixel being the result of an operation, e.g. adding, on the corresponding input pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/02—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Water Supply & Treatment (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Crystallography & Structural Chemistry (AREA)
- Organic Chemistry (AREA)
- Nanotechnology (AREA)
- Hydrology & Water Resources (AREA)
- Environmental & Geological Engineering (AREA)
- Life Sciences & Earth Sciences (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Telephone Function (AREA)
- Liquid Crystal (AREA)
Description
1375938 九、發明說明 【發明所屬之技術領域】 本發明係有關於一種可應用在用於驅動控制顯示裝置 之顯示驅動控制裝置,更且,應用在被半導體積體電路化 % 之顯示驅動控制裝置的有效的技術,例如是有關於一種用 ' 於驅動用在行動電話等攜帶用電子機器所使用之彩色液晶 面板的液晶顯示驅動控制裝置及使用其之行動電話等電子 Φ 機器的有效的技術。 【先前技術】 近年來,行動電話或 PDA ( Personal Digital Assitant )等攜帶用電子機器的顯示裝置,.一般而言使用將多個顯 示畫素作成2次元配列成矩陣狀的點矩陣型液晶面板,而 在機器內部則搭載了進行該液晶面板的顯示控制而被半導 體積體電路化的液晶顯示控制裝置(液晶控制器)、及在 φ 該控制裝置的控制下驅動液晶面板的液晶驅動器或內藏有 液晶控制器與液晶驅動器的液晶顯示驅動控制裝置(液晶 控制器驅動器)。 , 以往用在攜帶用電子機器的液晶面板大多是黑白靜止 畫面顯示的型式。然而近年來隨著攜帶用電子機器的高性 能化,顯示在顯示部之內容乃日益多樣化,而可進行彩色 顯示及動畫顯示者乃成爲主流。 但是對於具有彩色液晶面板的機器而言,爲了要表現 出彩色顯示的優點,則是在讓文字或記號等的資訊畫像以 1375938 透過狀態顯示於背景畫像的一部分、或從被記憶在記億體 的畫像資料產生將該畫像縮小之畫像資料的重設尺寸功能 等,處理原來的畫像資料而進行各式各樣的顯示。以往一 般而言該處理是由被搭載在電子機器的微處理器的軟體處 理來進行。 (本發明所想要解決的課題) 隨著液晶面板的彩色化或顯示畫面的大型化而導致畫 像資料的增加、動畫顯示的導入而使得對微處理器所要求 的處理內容變得愈來愈多。因此,當藉由微處理器的軟體 處理來進行透過顯示用的資料處理時,則被搭載在電子機 器上的微處理器要求是一具有高性能且能夠進行高速處理 者,除了會成爲一導致系統的成本增加的主要原因外,也 會有從開始處理開始到實際上顯示透過畫像爲止的時間會 變長的問題。 又,當藉由微處理器的軟體處理來進行透過顯示時, 若將第1畫像的透過率設爲α,則必須針對第1畫像資料 乘上α,針對第2畫像資料乘上(1-α),而將該些予以 相加(以下稱爲α合成)之處理,因此其處理內容會複雜 〇 又,在藉由軟體處理所實施的透過顯示中,由於讀取 被記憶在外部記憶體之原先的畫像資料來處理資料,且將 其傳送到液晶控制驅動器LSI,因此當反覆地進行透過顯 示與無透過顯示時,在每次切換顯示時,微處理器必須從 -6- 1375938 外部記億體——地讀取畫像資料,且必須將顯示資料送到 液晶控制驅動器LSI,因而會有無法避免消耗電力與處理 時間之增加的問題》 又’對於被搭載在攜帶用電子機器的液晶控制驅動器 LSI而言大多使用內藏有用於儲存顯示在液晶面板之畫像 ' 資料的記憶體者,但隨著液晶面板的彩色化或顯示畫面的 大型化,則內藏記憶體的大容量是必要的。然而,由於內 φ 藏記憶體的大容量化會導致晶片成本的增加,因此爲了要 以少的記億容量來進行所希望的顯示,則要求一效率良好 的記億體管理方法。 更且,近年來的行動電話乃出現有在本體的內側與外 側之兩方分別具有液晶面板的型式者,對於如此具有2個 的液晶面板的電子機器而言,由於針對各液晶面板設置液 晶控制驅動器LSI,其成本會變得非常的高,因此要求一 能夠以一個的液晶控制驅動器LSI來驅動2個液晶面板的 φ 技術。然而當想要實現可以驅動2個液晶面板的液晶控制 驅動器LSI時,則不是記億體所需要的記憶容量要變多, 且在其中一個面板不需要顯示時也要抑制消耗電力,因此 _ 問題會變多。 本發明之目的在於提供一種顯示驅動控制裝置,其可 以減輕在具備有彩色液晶面板用於驅動控制其之液晶顯示 驅動控制裝置、以及微處理器之系統中之微處理器的負擔 本發明之其他目的在於提供一種顯示驅動控制裝置, 1375938 其可以減輕在具備有彩色液晶面板,用於驅動控制其之液 晶顯示驅動控制裝置、以及微處理器之系統中之消耗電力 〇 本發明之又一其他目的在於提供一顯示驅動控制裝置 ,其針對具備有彩色液晶面板、以及用於驅動控制其之液 晶顯示驅動控制裝置的系統,可以有效率地管理內藏記憶 體,能夠減小晶片尺寸乃至於減少成本。 本發明之又一其他目的在於提供一顯示驅動控制裝置 ,其針對具備有2個以上之液晶面板的系統,可藉由1個 顯示驅動控制裝置來控制2個以上液晶面板,且可對應於 各面板實施最佳之驅動。 有關本發明之上述以及其他的目的與新的特徵,則可 以從本說明書的說明以及所附圖面而明白。 【發明內容】 .若要說明在本案中所揭露的發明中之代表者的槪要內 容則如下所述。 亦即,針對內藏有用於記憶被顯示在液晶面板之畫像 資料的記憶體,而從該記憶體依序讀取畫像資料而分別產 生彩色液晶面板之各畫素之3原色的畫像信號,且從外部 輸出端子加以輸出的液晶顯示驅動控制裝置,設置一可對 從內藏記憶體所讀取之2個的畫像資料進行處理而產生透 過顯示用之資料的畫像資料處理電路,將由該畫像資料處 理電路所產生的顯示資料供給到驅動電路,且藉由該驅動 -8- 1375938 電路產生液晶面板的驅動信號加以輸出。 根據上述的手段,即使不進行微處理器的軟體處理, 也能夠實現透過顯示。又’由於在內藏記億體的後段設置 可產生透過顯示用之資料的畫像資料處理電路,因此即使 想要反覆地進行透過顯示與無透過顯示時,在每次切換顯 示時,也不需要從微處理器——地將顯示資料送到液晶控 制驅動器LSI,而能夠減低系統整體的消耗電力。 又’最好上述畫像資料處理電路是由使畫像資料作位 元移位的1組的位元移位器、與將由該位元移位器分別實 施位元移位的第1的畫像資料和第2的畫像資料相加的加 法器所構成。根據上述手段,藉由如位元移位器般之比較 簡單的電路可以得到對於透過顯示爲必要之透過率50%或 25%、12·5%.........般的畫像資料。由於是由位元移位器與 加法器來構成畫像資料處理電路,因此不需要複雜的運算 電路’而可以實現既可避免顯示驅動控制裝置的成本增加 ’也不會造成微處理器的負擔的透過顯示。 更且’最好上述內藏記億體要具有較液晶面板之1個 畫面分的畫像資料量爲大的記億容量,而在已記億有1個 畫面分之畫像資料的內藏記憶體的剩下來的區域記憶爲了 要與該1個畫面分的畫像資料重疊之其他的畫像資料。藉 此’可將對於透過顯示爲必要的畫像資料有效率地保持在 記憶容量少的內藏記憶體內β 又’針對產生2個以上之液晶面板用的驅動信號而加 以輸出的液晶顯示驅動控制裝置,在進行使其中一個的液 -9- 1375938 晶面板作顯示驅動’而將另—個的面板作不顯示的控制的 同時,也將內藏記憶體的記憶容量設成爲與和各面板呈對 應的畫像資料合計的大小’利用與不顯示的面板對應的記 億區域來記憶爲了作透過顯示而重疊之其他的畫像資料。 藉此,能夠將對於透過顯示爲必要的畫像資料保持在記憶 容量比較小的內藏記憶體內。 更且,設置一可對從外部所供給的畫像資料進行處理 而產生該畫像已縮小之畫像資料的重設尺寸功能,而將由 該重設尺寸功能所產生的畫像資料儲存在已記憶有1個畫 面分之畫像資料的內藏記憶體的剩下來的區域、或是·與不 顯示之面板對應的記憶區域內。藉此,在要將其他的畫像 縮小顯示在顯示畫面或是背景影像的一部分(視窗區域) 時可將必要的畫像資料保持在記憶容量比較小的內藏記憶 體內。在此最好是設置可用於將重設尺寸功能指定爲有效 或無效的暫存器。藉此,可以得到一對於在微處理器側具 有重設尺寸的系統或是在微處理器側未具有重設尺寸功能 之系統皆適用的液晶顯示驅動控制裝置。 【實施方式】 (發明之實施形態) 以下請參照圖面來說明本發明之最佳的實施形態。 圖1係表示本發明之液晶顯示驅動控制裝置(液晶控 制器驅動器)之實施例的方塊圖。雖然未特別加以限制, 但實施例的液晶控制器驅動器則當作半導體積體電路被形 •10- 1375938 成在一個的半導體晶片上。 本實施例的液晶控制器驅動器200設有根據來自外部 微處理器或微電腦等的指令來控制整個晶片內部的控制部 20 1,根據來自外部的振盪信號或來自被連接到外部端子 之振動元件的振盪信號而產生晶片內部之基準時脈脈衝的 ' 脈衝產生器202,根據該時脈脈衝而產生用於給予晶片內 部之各電路之動作時間之時間信號的時序控制電路203, φ 經由未圖示的系統匯流排而在與微電腦等之間主要進行指 令或靜止畫像資料等之資料的傳送接收的系統介面204、 以及經由未圖示的顯示資料匯流排而主要接受來自應用處 理器等的動畫資料或水平》垂直同步信號 HSYNC、 VSYNC的外部顯示介面205。來自應用處理器的動畫資料 則同步於點時脈信號DOTCLK而被供給。 又,在本實施例的液晶控制器驅動器200設有由以位 元映射(bitmap )方式來記憶顯示資料之SRAM ( Static φ Random Access Memory )等之可讀取寫入的揮發性記億體 所構成的顯示記憶體206,進行來自微電腦之寫入資料之 位元的排列更換等之位元處理的位元轉換電路207,取入 . 在位元轉換電路207中經轉換的畫像資料或經由外部顯示 介面205而被輸入的畫像資料加以保持的寫入資料閂鎖電 路208 ’將從顯示記憶體206所讀取的畫像資料加以保持 的讀取資料閂鎖電路209,由產生針對上述顯示記億體 206之寫入位址的位址計數器等所構成的寫入位址產生電 路2 1 0 ’根據爲了要顯示到液晶面板而從顯示記憶體206 -11 - 1375938 所讀取的畫像資料而進行透過顯示之運算的透過運算手段 211、以及取入從該透過運算手段211所輸出的顯示資料 加以保持的閂鎖電路212。透過運算手段211也可以不進 行透過運算直接讓顯示資料通過。 雖然未特別加以限制,但在本實施例中,用來產生用 於從顯示記憶體206讀取畫像資料之讀取位址的計數器係 被設在時序控制電路203內。顯示記億體206具有含有多 個記億單元的記憶陣列,對從寫入位址產生電路210或時 序控制電路203所供給的位址進行解碼,而產生選擇在記 億陣列內之字元線或位元線之信號的位址解碼器、以及將 從記憶單元所讀取的信號加以放大、或根據寫入資料將一 定的電壓施加在記憶陣列內之位元線的感測放大器。 更且,在本實施例的液晶控制器驅動器〗00則設有將 被閂鎖在顯示資料閂鎖電路212的顯示資料轉換成用於防 止液晶惡化而作交流驅動之資料的交流化電路2 1 3,將在 該電路中經轉換的資料加以保持的閂鎖電路2 1 4,產生對 驅動液晶面板爲必要之多個的位準的電壓的液晶驅動位準 產生電路215-1,根據在該液晶驅動位準產生電路215中 所產生的電壓而產生對產生適合於彩色顯示或灰階顯示之 波形信號爲必要之灰階電壓的灰階電壓產生電路216,爲 了要校正液晶面板的r特性而設定如圖17所示之特性之 灰階電壓的r調整電路217,從由上述灰階電壓產生電路 216所供給的灰階電壓之中選出與被閂鎖在閂鎖電路214 之顯示資料呈對應之電壓,而輸出被施加在作爲液晶面板 -12- 1375938 之信號線的源極線之電壓(源極線驅動信號)S1-S 3 96的 源極線驅動電路215-2,輸出被施加在作爲液晶面板之選 擇線的閘極線(也稱爲共同線)的電壓(閘極線驅動信號 )G1〜G2 72的閘極線驅動電路219、以及由產生將液晶面 板的閘極線一條一條地依序驅動或選擇位準的掃描資料之 ' 移位暫存器等所構成的掃描資料產生電路220等。 此外,在圖1中,SEL1、SEL2、SEL3爲資料選擇器 ^ ,係分別根據從時序控制電路203所輸出的切換信號來控 制而選擇性地讓多個的輸入信號的任一者通過。 在控制部2 0 1則設有用於控制液晶控制器驅動器2 0 0 之動作模式等晶片整體之動作狀態的控制器暫存器CTR、 或用於記億供該控制器暫存器CTR或上述顯示記憶體200 參照的索引資訊的索引IXR等的暫存器,當外部的微電腦 指定藉由寫入到索引暫存器IXR而執行的指令時,則產生 與由控制部20 1所指定的指令呈對應的控制信號而加以輸 φ 出。又,控制器20 1所執行的指令則由從外部的供給的暫 存器選擇信號KS寫入控制信號WR、以及16位元的資料 匯流排信號DB0〜DB15所指定。 根據藉由如此所構成的控制部2 0 1來控制,在液晶控 制器驅動器200根據來自微電腦等的指令以及資料而要顯 示在未圖示的液晶面板之際,除了依序將畫像資料寫入到 顯示記憶體206而進行描畫處理外,也進行可從顯示記億 體206週期性地讀取顯示資料的讀取處理,而產生施加在 液晶面板之源極線的信號與施加在閘極線的信號而加以輸 -13- 1375938 出。 系統介面204則在與微電腦等的系統控制裝置之間進 行對於在描畫到顯示記億體206之際時爲必要之針對暫存 器的設定資料或顯示資料等之信號的傳送接收。在本實施 例中,根據IM3 — 1以及IM0/ID端子的狀態,80系統介 面可以選擇18位元、16位元、9位元、8位元的並列輸出 入或串列輸出入的任一者。 又,在微電腦與系統介面204之間則設有用於傳送除 了上述暫存器選擇信號RS與寫入控制信號WR以外,也 包括了用於選擇資料傳送對象之晶片的晶片選擇信號 CS*,可允許讀取之Read enable信號RD *的控制信號線 、以及傳送接收暫存器設定資料或顯示資料等18位元的 資料信號DB0~DB17的資料信號線。 此外,在資料信號線DB0-DB17中,DB0與DB1兼 作爲串列資料通訊線。寫入控制信號WR的輸入端子,當 指定了串列介面時,則也兼作爲被輸入有同步用之串列時 脈的端子,串列資料則同步於串列時脈信號SCL而被輸出 入,藉由選擇了串列介面,因此不需要資料信號線DB2 ~DB18’而能夠減小設在基板上的系統匯流排的寬度。 被輸入到本實施例之液晶控制器驅動器2 0 0的信號, 除了上述外,也包括了例如將晶片內部設爲初始狀態的重 置信號RESET*或供內部電路測試的測試信號TEST1、 TEST2、測試用時脈信號TSC等。又,雖然在本實施例的 液晶控制器驅動器200的晶片,除了該些信號的輸出入端 -14- 1375938 子外,也設置有用於輸出在液晶驅動位準產生電路215或 灰階電壓產生電路216中所產生之電壓的端子,但由於該 些與本發明並無直接的關係,因此省略其說明。 本實施例的液晶控制器驅動器200乃構成爲在具有2 個液晶面板的系統中可藉由1個的液晶控制器驅動晶片來 ' 驅動2個的液晶面板,而當例如驅動對象的2個的液晶面 板的特性不同時,則設置有上述r調整電路217以產生可 ^ 校正各液晶面板之7特性的灰階電壓。此外,亦設置有用 於設定作爲驅動對象之2個液晶面板之γ特性的暫存器 22 1、222。在驅動各液晶面板時,則藉由選擇器SEL3來 選擇已設定好所希望之r特性資料的暫存器221或222, 而被設定在該暫存器的r特性資料則被供給到r調整電路 217,根據來自r調整電路217的控制信號而可以讓由灰 階電壓產生電路216所產生的灰階電壓動態地產生變動。 也可以取代用來保持r特性資料的暫存器221、222,而改 φ 採由不揮發性記憶體元件所構成的設定手段。 選擇器SEL3則爲從時序控制電路203所輸出的主畫 面與次畫面的切換信號MSC所控制,時序控制電路203 . 則在主畫面驅動時與副畫面驅動時讓切換信號MSC變化 。r暫存器221 ’ 222可由外部的微電腦等經由上述系統 介面204來設定。該r暫存器221,222也可以設在控制 部201的控制器暫存器CTR。 雖然未特別限制,但是本實施例的灰階電壓產生電路 216可以產生32個階段的灰階電壓V31~V0。用於切換所 -15- 1375938 產生的電壓的灰階電壓產生電路216,如圖8所示,是 被連接在電源電壓端子Vcc〜Vss間的梯形電阻61,具 用於選擇以該梯形電阻6 1作電阻分割之任意的電壓之 關元件的多個的選擇電路62、以及將各選擇電路62所 擇的電壓作阻抗轉換而加以輸出的多個的緩衝器63所 成,藉著根據2個的T暫存器221或2 22的設定値來切 在各選擇電路62內的開關元件而輸出所希望之位準的 壓。又,在圖8的灰階電壓產生電路216中,藉著根據 使用之液晶面板的T特性來變更T暫存器221與222的 定値可得到最佳的顯示品質。當T暫存器221與222的 元數不夠時,也可以在選擇器SEL3的後段設置解碼器= 圖1所示的7調整電路217相當於圖8的選擇電路 。此外,利用在灰階電壓產生電路216中所產生的32 灰階的灰階電壓V31〜V0,在源極線驅動電路218中, 著在1個水平期間的前半與後半分別在選擇任意鄰接的 個電壓(例如V21與V22 ),藉著實質地產生中間的電 (V21+V22 ) /2而可以實質地作64個階段的灰階顯示。 圖2爲表示由本實施例的液晶控制器驅動器200所 動之液晶顯示裝置的構成例。圖2所示的液晶顯示裝 100,其中2個液晶面板1 10與120係藉由被稱爲前 FPC之撓性印刷排線130所結合,將實施例的液晶控制 驅動器200安裝在其中一個的液晶面板120的玻璃基 121上,而第1的液晶面板110的源極線與第2的液晶 板120的源極線則藉由在前廊FPC 130上的配線131而 由 有 開 選 構 換 電 所 設 位 62 個 藉 2 壓 驅 置 廊 器 板 面 分 -16- 1375938 別將對應者加以連接。由於2個的液晶面板1 1 〇與1 20係 藉由前廊FPC 130而結合,因此藉由將前廊FPC 130彎曲 可以例如將各液晶面板的背面彼此在使相向的顯示面分別 朝180°不同的方向的狀態下來配置而安裝。 此外,當液晶面板1 1 〇以及1 20爲彩色面板時,則將 ' 以RGB (紅、綠、青)的3個點所構成的畫素配列成矩陣 狀,例如將RGB的畫素依序反覆地配置在各行,而將同 φ 一色的畫素並列在列方向地加以配置。液晶面板的各畫素 是由以TFT (薄膜電晶體)所構成的開關元件與畫素電極 所構成,而在畫素電極與挾著液晶而相向之共同電極之間 施加一與畫像資料對應的電壓。此外,則如使同一行之畫 素的開關元件的閘極呈連續地被形成般地構成閘極線,而 同一列之畫素的開關元件的源極端子則與被配設在和上述 閘極線呈交差之方向上的源極線連接。 圖2所示的液晶顯示裝置,當應用在例如折疊式的行 φ 動電話上時,其中一個位於上蓋殼的內側,在打開蓋子的 狀態下顯示等待畫面等,而另一個則位於上蓋殼的外側, 一般則顯示時刻等資料,而使用在當有訊息時會顯示訊息 . 的情形。上述的行動電話,在打開上蓋的狀態下能看到的 畫面乃非常重要,內側的液晶面板大多是以使用了 T F T等 之高精細的彩色液晶面板所構成,且藉由背景光可以明亮 地顯示,而在關閉蓋子的狀態下能看到的背面畫面則是一 輔助的畫面,而用於顯示如此畫面之外側的液晶面板則大 多使用單色顯示或無背景光之反射型式者。 -17- 1375938 更且’本實施例的液晶控制器驅動器2 Ο Ο,如圖1所 示般設有用來設定可指定在顯示記憶體206內之資料寫入 位置的位址(始點以及終點)的暫存器BSA、ΒΕΑ: OSA 、OSE或設定針對畫面上之顯示位置的暫存器〇dp等, 而時序控制電路203則根據該些暫存器的設定値而產生時 序控制信號。雖然圖1中未表示,但也設置有可設定該些 暫存器BSA、BEA; OSA、OSE或ODP爲有效或無效的致 能暫存器(參照圖4 )。又,時序控制電路203也產生圖 框同步信號FLM而輸出。 此外’在圖1中,爲了便於圖示,雖然將上述位址設 定用暫存器BSA、BEA; OSA、OSE或顯示位置暫存器 DOP表示在時序控制電路203的附近,但是在實施例的液 晶控制器驅動器中,該些暫存器係被設在控制器暫存器 CTR 內。 之所以有2組的位址設定用暫存器是因爲爲了要任意 地設定用於指定成爲背景之基礎(Base )畫像資料之儲存 位置的位址以及用於指定與此重疊顯示之畫像(以下稱爲 OSD畫像)資料之儲存位置的位址。顯示位置暫存器ODP 有1組,而此是因爲基礎畫像的顯示位置在液晶面板的整 個畫面上係固定的,而OSD畫像的顯示位置是可以改變 的。爲了要顯示多個的OSD畫像,可以分別設置多個的 位址設定暫存器OSA、OSE與顯示位置暫存器ODP。 在本實施例的液晶控制器驅動器200中,爲了要在具 有2個液晶面板的系統中能夠以1個的液晶控制驅動器來 -18- 1375938 驅動2個液晶面板,而將基礎畫像分別顯示在2個液晶面 板,因此設有2個的基礎畫像的位址設定用暫存器。亦即 ,爲用於設定第1基礎畫像之開始位址的始點暫存器 BSAO與用於設定結束位址的終點暫存器BEAO以及用於 設定第2基礎畫像之開始位址的始點暫存器BSA1與用於 設定結束位址的結點暫存器BEA1。 又,在本實施例的液晶控制驅動器200爲了要同時顯 示3個OSD畫像,乃設置3組的OSD畫像的位址設定用 暫存器。亦即,爲用於設定第l〇SD畫像之開始位址的始 點暫存器OSAO與用於設定結束位址的終點暫存器OEAO ,用於設定第20SD畫像之開始位址的始點暫存器OSA1 與設定結束位址的終點暫存器OEA1、以及用於設定第 30SD畫像之開始位址的始點暫存器OSA2與設定結束位 址的終點暫存器OEA2。顯示位置暫存器也對應於3個的 OSD畫像而設有3個。 本實施例的液晶控制器驅動器200,則設有一具有可 記億能夠顯示在圖2所示之具有2個液晶面板之顯示裝置 的2個顯示畫面DPF1與DPF2上之2個的基礎畫像資料 之容量的顯示記憶體206。顯示畫面DPF1對應於上述液 晶面板110,而顯示畫面DPF2對應於上述液晶面板120。 當將2個畫像重疊而在液晶面板〗20進行透過顯示時 ’如圖3所示,將〇SD畫像資料記億在與2個顯示畫面 DPF1與DPF2中之其中一個畫面(在圖中爲第1畫面)呈 對應之畫像資料的記億區域。此外,當將〇SD畫像資料 -19- 1375938 記憶在第1畫面的記憶區域時,則進行在液晶面板11 〇的 顯示畫面DPF1不會進行有效的顯示(顯示基礎畫像)的 驅動控制。 相反地,當要在液晶面板110的顯示畫面進行透過顯 示,但在液晶面板120的顯示畫面DPF2不進行顯示時, 則可將基礎畫像資料記億在顯示記憶體206之顯示畫面 DPF1的畫像資料記憶區域,而將OSD畫像資料記憶在顯 示畫面DPF2的畫像資料記憶區域。 在行動電話中,對於在打開蓋子的狀態下,內側的液 晶面板的顯示爲重要,但外側的液晶面板的顯示則即使消 去也沒有關係,但在關閉蓋子的狀態下,外側的結晶面板 的顯示變爲重要,而內側的液晶面板的顯示爲了要減少消 耗電力則考慮予以消去。藉由如此之顯示記憶體206的記 憶管理,可利用少的記億容量來進行多樣的顯示。換言之 ,相較於應用本發明可達成之顯示內容的多樣性,可以減 少事先要準備之顯示記憶體的記憶容量,而能夠抑制液晶 控制器驅動器200之晶片尺寸的增加。 圖4係表爲了要產生從顯示記億體來讀取顯示資料的 位址而設在上述時序控制電路203之讀取位址產生部的構 成例。 如圖4所示,讀取位址產生部具備有:用於產生表示 液晶面板之掃描行,亦即,被施加了驅動電壓之閘極線之 値的基準行計數器31,用於產生從顯示記憶體206讀取基 礎畫像資料之位址的基礎畫像行位址計數器32,用於判定 -20- 1375938 OSD畫像之顯示位置的OSD位置判定電路33’用於產生 從顯示記億體206讀取OSD畫像資料之位址的〇SD畫像 行位址計數器35、以及根據該區域判定電路35中的判定 . 結果而選擇基礎畫像行位址計數器32的計數値或OSD畫 像行位址計數器34之計數値的其中一者而當作顯示記億 體之讀取位址加以輸出的選擇器36。 基準行計數器31則同步於圖框同步信號FLM而被重 Φ 置,且同步於具有相當於1行週期之週期的基準時脈CK0 而被更新。基礎畫像行位址計數器32則將用於設定在控 制暫存器CTR內之第1基礎畫像之開始位址的始點暫存 器BSA0與設定結束位址之終點暫存器BEA0的値、以及 用於設定第2基礎畫像之開始位址的始點暫存器BSA1與 設定結束位址之終點暫存器BE A 1的値、和基準行計數器 3 1的値加以比較,當基準行計數器31的値位於第1基礎 畫像的始點與終點之間時以及位於第2基礎畫像的始點與 % 終點之間時,則配合於顯示行的切換來更新位址。 雖然未特別加以限制,但在圖4的讀取位址產生部設 有可設定上述位址設定用暫存器BSA0、BEA0;BSA1、 . BES1爲有效或無效的致能暫存器BASEE0、BASEE1、以 及讓暫存器BSA0、ΒΕΑ0 ; BAS1、BEA1的値通過或遮斷 的兼作爲閘(gate)使用的選擇器SEL 10。 OSD位置判定電路33則將在控制暫存器CTR內的顯 示位置暫存器ODP0、ODP1、ODP2的設定値與基準行計 數器3 1的値加以比較’而判斷顯示行是否已到達〇 s 〇畫 -21 - 1375938 像之顯示開始位置,當到達時,在將控制暫存器CTR內 之OSD畫像的始點暫存器OSAO、0SA1、0SA2的値載入 到OSD畫像行位址計數器34後,則配合顯示行的切換來 更新位址。 區域判定電路35則將在控制暫存器CTR內之OSD畫 像的始點暫存器OSAO、OSA1、OSA2以及OSD畫像之終 點暫存器OEA0、OEA1 ' OEA2的値與OSD畫像行位址計 數器34的値加以比較而判定顯示行是否進入〇sd畫像的 顯示區域。此外,區域判定電路3 5則根據來自可針對在 從顯示記憶體206所讀取之OSD畫像資料中之表示透過 率的α位元進行解碼之解碼器DEC的輸出來切換選擇器 36’而將基礎畫像行位址計數器32的計數値或〇SD畫像 行位址計數器3 4的計數値的其中一者當作顯示記憶體的 讀取位址而加以輸出。 雖然未特別加以限制,但在圖4的讀取位址產生部則 設有讓可設定上述顯示位置暫存器〇DPO、〇DP1、ODP2 與OSD畫像的始點暫存器OSAO、OSA1、OSA2以及OSD 畫像的終點暫存器OEAO、OEA1、OEA2爲有效或無效的 致能暫存器OSDEO、OSDE1以及暫存器ODPO、〇DP1、 〇DP2 與 〇S AO、OSA 1、OSA2 與 Ο E A 0、Ο E A 1、〇 E A 2 的 ®通過或遮斷之兼作爲閘的選擇器 SEL1 1、SEL12、 SEL13 。
在圖4的讀取位址產生部中,當α位元指示爲透過顯 示時’則在液晶面板的1行顯示週期的前半段會輸出OSP -22- 1375938 畫像行位址計數器34的計數値,而在後半段則輸出基礎 畫像行位址計數器32的計數値般地進行選擇器36的切換 ’又當α位元指示爲基礎畫像的1 〇〇%顯示時,則在液晶 面板的1行顯示週期的期間更會輸出基礎畫像行位址計數 器22的計數値,而當α位元指示爲〇SD畫像的100%顯 示時,則在液晶面板的1行顯示週期的期間如輸出OSD 畫像行位址計數器34的計數値般地來控制選擇器3 6。 更且,當α位元指示爲交替(blinking )時,則依0.5 秒或1秒般之比較長的時間間隔如使基礎畫像行位址計數 器32的計數値與〇SD畫像行位址計數器34的計數値交 互地輸出般地來控制選擇器36。表1係表示本實施例之液 晶控制器驅動器中之3位元的α位元與顯示內容的關係。 表1 a 2 a 1 a 0 顯示內容 0 0 0 基礎畫像資料100%顯示 0 0 1 _ 0 1 0 _ 0 1 1 _ 1 0 0 基礎畫像資料OSD畫像資料,50%透過顯示 1 0 1 基礎畫像資料與OSD畫像資料1的交替 1 1 0 OSD畫像資料,100%顯示 1 1 1 基礎畫像資料與OSD畫像資料2的交替
圖5爲上述透過運算電路211的構成例’圖6則表示 其動作時序。 在本實施例中,則構成爲可從顯示記億體206同時讀 取爲液晶面板之1行單位,亦即,3 9 6個畫素單位的顯示 -23- 1375938 資料。所讀取的顯示資料則以每個畫素RGB分別爲6個 位元共計18個位元所構成,在透過運算電路211則對應 於396個之畫素的顯示資料設有3 96個的單位運算電路 ACU0~ACU3 95。圖5係表示以單位運算電路 ACUO〜 ACU3 95中的一個ACUO作爲代表之具體的構成例。雖然 未圖示,但其他的單位運算電路ACU1〜ACU395也具有同 樣的構成。以下則針對單位運算電路ACUO來說明,至於 其他的單位運算電路ACU1〜ACU3 95,ACU1〜ACU3 9 5則省 略其說明。 單位運算電路ACUO是由2個的位元位移器SFT1、 SFT2,將在該些位元位移器SFT1、SFT2中經位元位移處 理之1 8位元的資料相加的加法器ADD,將加法器ADD的 輸出暫時地加以保持的第1的閂鎖電路L T 1,取入閂鎖電 路LT1之輸出之第2的閂鎖電路LT2,針對在爲閂鎖電路 LT2所取入的顯示資料中表示透過率之3位元的α位元實 施解碼而產生針對位元位移器SFT1、SFT2以及加法器 ADO的控制信號的解碼器DEC所構成。閂鎖電路LT1則 同步於時脈信號CK2,而閂鎖電路LT2則同步於爲與時脈 信號CK2同一週期而不同相位的時脈信號CK1而分別將 資料閂鎖。時脈信號CK 1則藉由將上述基準時脈CK0實 施分頻而產生。 將從顯示記憶體206所讀取之18位元的顯示資料輸 入到上述位元位移器SFT1、SFT2 中的SFT1,而將爲第2 的閂鎖電路LT2所取入的顯示資料輸入到SFT2。位元位 1375938 移器SFTl、SFT2則分別根據解碼器DEC的輸出, 18位元的顯示資料控制進行1位元位移處理或無位移 中任一動作’在1位元位移處理中則將上位側的位元 . 朝下位側位移1個位元。因此,當進行1位元位移處 ’ 18位元的畫像資料則消滅其LSB的位元。加法器 當根據解碼器DEC的輸出而進行1位元位移時,則 從位元位移器SFTl、SFT2所供給的RGB的各6個位 ^ 的下位5個位元彼此進行相加。 又’本實施例的單位運算電路ACUO,當解碼器 根據其控制信號CNT被設爲非動作狀態時,則讓從 位移器SFT1所輸入的顯示資料通-過,而加法器ADD 從位元位移器SFT1所輸入的顯示資料通過。當解 DEC處於非動作狀態時,可以取代讓加法器add成 過(through )狀態’而改成將從位元位移器SFT2所 的資料遮斷而輸出全部是"0”的資料,而加法器ADD • 出將該全部是"〇"的資料與從位元位移器SFT1所輸入 示資料相加的結果。解碼器DEC的控制信號CNT則 序控制電路203來供給。 在本實施例中,雖然是分時地從顯示記億體206 取基礎畫像資料與0SD畫像資料,但也可以考慮同 讀取基礎畫像資料與0SD畫像資料的方式。但是此 即使在不進行透過處理時,由於要從顯示記憶體206 取基礎畫像資料與0SD畫像資料,因此必須要有一 不必要之畫像資料的結構,而對於使用透過處理的頻 針對 的其 分別 理時 ADD 將在 元中 DEC 位元 會讓 碼器 爲通 輸入 會輸 的顯 從時 來讀 時地 時, 來讀 阻斷 率較 -25- 1375938 不使用透過處理的頻率爲多的系統而言,因爲無謂的讀取 動作而導致無謂的消耗電力變多。因此,如本實施例般藉 由分別地來讀取基礎畫像資料與OSD畫像資料可以構築 出一全部的消耗電力少的電路。 接著請參照圖6的時序圖來說明透過運算電路211的 動作。 本實施例的液晶控制器驅動器2 0 0當進行〇:混合( blending)時,首先讀取OSD畫像資料,之後則讀取基礎 畫像資料。又,除了讓透過運算電路211動作的時脈信號 CK1、CK2被設定爲液晶面板之1行顯示週期T1之1/2的 週期外,用來控制對α位元實施解碼之解碼器DEC的控 制信號CNT則在1行的顯示期間的前半段被設定爲無效 位準(低位準),而在後半部則設定爲有效位準(高位準 )° 當同步於時脈信號CK1而從顯示記憶體206讀取 OSD畫像資料(時間U )時,則該畫像資料會通過位元位 移器SFT1以及加法器ADD而同步於時脈信號CK2被閂 鎖在閂鎖電路LT1 (時間t2 )。被閂鎖在閂鎖電路LT1的 OSD畫像資料則同步於時脈信號CK1之下一個脈衝而被 閂鎖在閂鎖電路LT2 (時間t3 )。 此時,從顯示記憶體2 06讀取作爲下一個的顯示資料 的基礎畫像資料。又,將含有α位元的〇 S D畫像資料閂 鎖在閂鎖電路LT2,當控制信號CNT同步於時脈信號CK1 的上升緣而變化成高位準時,則將α位元解碼而讓位元位 -26- 1375938 移器SFTl、SFT2活性化。因此,在位元位移器SFT1與 SFT2中分別進行基礎畫像資料與OSD畫像資料的位元移 位處理,而輸出在加法器ADD中將該經過位元位移處理 之2個的畫像資料相加的結果(透過運算資料)(圖6的 期間T2 )。 從該加法器ADD所輸出之透過運算資料則同步於時
脈信號CK2而被閂鎖在閂鎖電路LT1 (時間t4)。此外, 被閂鎖在閂鎖電路LT1的透過運算資料則同步於時脈信號 CK1之下一個脈衝而被閂鎖在閂鎖電路LT2,而被供給到 液晶驅動器(交流化電路以及源極線驅動電路)(時間t5 此外,在本實施例中,雖然是以位元位移器SFT1、 SFT2進行,位元位移而產生透過率50%之α混合畫像而 輸出的情形爲例來說明,但是藉著設置讓閂鎖電路LT2的 保持資料回饋到位元位移器SFT 1側的路徑及回饋到加法 φ 器ADD的路徑可以產生透過率25%及75%的畫像資料。 例如當在1行顯示期間的前半段從顯示記憶體所讀取 的OSD畫像資料的α位元爲透過率75%時,則在從顯示 .記憶體讀取基礎畫像資料之前,將被閂鎖在閂鎖電路LT 1 的OSD畫像資料供給到位元位移器SFT2而進行1位元 位移處理成爲50%的資料,在閂鎖在閂鎖電路LT2後,再 度供給到位元位移器S FT2進行第2次的2位元位移處理 成爲2 5 %的資料而閂鎖在閂鎖電路L Τ 1。此外,將該2 5 % 的資料與被保持在閂鎖電路LT2之50 %的資料供給到加法 -27- 1375938 器ADD而得到75。/。的OSD畫像資料。之後,則從顯示記 憶體讀取基礎畫像資料,而2次通過位元位移器SFT1而 產生25%的資料’在加法器add中將該25%的基礎畫像 資料與上述75%的OSD畫像資料相加而輸出。 同樣地,首先從25%的OSD畫像資料開始而產生 75°/。基礎畫像資料,藉著將該些相加而當作透過率25 %的 畫像資料加以輸出。此外’也可以根據來自解碼器DEC 的輸出分別在位元位移器SFT1、STF2 —次進行2位元位 移處理或3位元位移處理。藉此,可以縮短產生透過率 75 %或2 5 %之畫像資料所需要的時間。 在此請參照圖7來說明本實施例之液晶控制器驅動器 200中之基礎畫像資料與OSD畫像資料之資料格式的例 子。 基礎畫像資料與OSD畫像資料分別是由1 8個位元所 構成,其中的基礎畫像資料,如圖7(A)所示,RGB的 各色分別是以6個位元來表示。〇SD畫像資料,雖然 RGB的各色分別是以6個位元來表示,但也可以從晶片外 部,接受如圖7(B)所示在前頭3個位元.配置了 α位元 α2、αΐ' α0的資料 '或如圖7(C)所示在RGB的各 色的最下位位元分別配置了 α位元α2、αΐ、αΟ的資料 的任一格式的資料。此外,當輸入如圖7(B)所示之格 式的資料時’則在晶片內部的位元處理電路207 (參照圖 1)中將位元的排列形式如圖7(C)所示般地轉換而儲存 在顯示記億體206。所輸入的畫像資料則由是圖7(β)或 -28- 1375938 圖7(C)之其中那一個格式的資料以及輸入資料的指令 來指定。 但是如上所述,本實施例的液晶控制器驅動器200, 當驅動不同特性的2個的液晶面板時,當從其中一個的液 晶面板的驅動狀態移到另一個的液晶面板的驅動狀態時, ' 則灰階電壓產生電路216可根據各自之面板的特性而產生 不同的灰階電壓。此外則具備有用於切換灰階電壓的2個 ^ 的暫存器221與222以及選擇器SEL3。在如藉由選擇器 SEL3從暫存器221或222來切換被供給到r調整電路之 設定値的實施例般的方式中,因爲灰階電壓產生電路216 的響應延遲而輸出的電壓不會立刻地上昇,而在切換時畫 質有降低之虞。此外,灰階電壓產生電路216的響應延遲 成份主要是在設在灰階電壓產生電路216內之緩衝放大器 63中的延遲成分》 此外,在本實施例中,藉著調整從時序控制電路203 φ 所輸出之信號的時序(timing ),在顯示從其中一個面板 的畫面移到另一個面板的畫面時,則如圖9(B)所示般 設有時間延遲(time lag)(以下稱爲Middle Porch) MP . ,在該時間延遲MP的期間內則控制在任何一個面板的任 一閘極行均不施加電壓以防止顯示畫面的惡化。圖9 ( A )爲以模式地來表示以往在1畫面驅動中的動作,圖9( B )則是表示在藉由本實施例之液晶控制器驅動器的驅動 而從顯示在上述第1液晶面板1 1 0上的副畫面移到顯示在 第2液晶面板120上的主畫面時之動作的說明圖。 -29- 1375938 如圖9(B)所示,在本實施例中,在顯示 則選擇r暫存器1(221),而根據其設定値來產 壓,而在顯示主畫面時則選擇r暫存器2 ( 222 ) 其設定値來產生不同的灰階電壓。此外,從T暫 換到T暫存器2係在時間延遲MP的期間內進行 在顯示從主畫面回到副畫面時,作爲回掃期間而 爲前廊(Front Porch )的等待時間FP與被稱 Back Porch )的等待時間BP。在此期間,將選擇 7暫存器2切換到r暫存器1而進行灰階電壓的 著進行如上述的控制不會導致顯示畫面惡化,而 有不同特性之液晶面板11 〇移到1 20、或是從 11 〇般地進行顯示驅動。 圖10係表當設置有上述時間延遲MP而進 換控制時之閘極線驅動信號G1〜G272的時序圖 中,FLM爲圖框同步信號、CK0爲基準時! G1〜G96爲用來提供副畫面之第1面板的閘極線 號、G97~G272爲用來提供主畫面之第2面板的 驅動信號、S1〜S3 96爲第1面板與第2面板所共 信號、MSC爲主畫面與副畫面的切換信號。全部 的驅動信號S1~S3 96乃同時被輸出,且同步於閛 信號G1〜G272而進行切換。如圖1〇所示,在閘 信號G96與G97之間設有時間延遲MP,而在閘 信號G2 72與G1之間設有前廊FP以及後廊BP。 間則根據切換信號MSC來切換選擇器SEL3而選 副畫面時 生灰階電 ,而根據 存器1切 。更且, 設有被稱 爲後廊( 暫存器從 切換。藉 能夠從具 120移到 行顯示切 。在圖 10 派信號、 的驅動信 閘極線的 用的驅動 的源極線 極線驅動 極線驅動 極線驅動 在此些期 擇r暫存 -30- 1375938 器的設定値。 如上所述,在顯示畫面切換之際,藉由設置時間延遲 MP期間不會導致顯示畫面惡化,而能夠從具有不同特性 的液晶面板120移到110而作顯示驅動。此外,在上述實 施例中,由於是一選出2個的r 暫存器221,222的設定 ' 値而供給到1個的灰階電壓產生·電路2 1 6的方式,因此在 切換設定値時在緩衝器63中產生響應延遲的情形。 ^ 在此則考慮準備了 2個τ特性分別不同的灰階電壓產 生電路的方式。根據該方式,若可根據顯示面板來切換2 個的灰階電壓產生電路的輸出可將應答延遲相當地縮短。 若設置2個的灰階電壓產生電路時,則有電路規模變得非 常的大的缺點。相較於此,爲實施例所示,藉著將灰階電 壓產生電路設成1個,而根據r暫存器的設定値來切換產 生電壓,可將電路規模的增加情形抑制在最小限度。 此外,也考慮一在控制器暫存器ctr的一部分設置 φ 用來指定時間延遲MP之期間的暫存器,而時序控制電路 203可根據該暫存器的設定値以控制使時間延遲MP的期 間變化的實施例。此外,此時,若根據1個水平期間,亦 .即,基準時脈CK0之週期的整數倍以控制使時間延遲MP 的期間變化,則可以以比較簡單的電路使時間延遲MP的 期間變化。該時間延遲MP的期間,灰階電壓產生電路或 液晶面板的特性則最多若有7個水平期間左右即已足夠。 接著請參照圖11~圖16來說明本發明的第2實施例。 第2實施例則除了第1實施例之^混合等的功能外,也在 -31 - 1375938 液晶控制器驅動器200設置可將所輸入的畫像如1/2、1/3 、.........般地縮小的重設尺寸(resize )功能。具體地說, 如圖Π所示,係一在寫入位址產生電路210的前段設置 重設尺寸處理電路20者。又’在控制器暫存器CTR內設 置用於設定在重設尺寸處理電路20中之縮小率的重設尺 寸暫存器RSZ及用於設定縱方向與橫方向之剩餘畫素數的 剩餘暫存器RCV、RCH。雖然未特別加以限制,但是在該 實施例的重設尺寸暫存器RSZ中,除了設定縮小率的位元 外,也設有用於設定細化畫素之位置的位元。 至於重設尺寸電路20與暫存器RSZ、RCV、RCH以 外,則可以爲與圖1所示者相同的構造。在圖11中,僅 表示圖1所示電路方塊中與第2實施例有關的寫入系的電 路,而省略掉讀取系的電路。雖然在圖1中未表示,但圖 11之寫入信號產生電路60是一在對顯示記憶體206寫入 之際用於產生許可信號(寫入致能(write enable)信號) WE的電路,而在圖1中則設在時序控制電路206內。 圖12爲重設尺寸電路20之具體的構成例。 重設尺寸電路20是由用於計數X方向’亦即,行方 向之位址的X方向計數器21’用於計數Y方向’亦即’ 列方向之位址的Y方向計數器22,用於產生X方向計數 器21的重置信號及Y方向計數器22之時脈信號的信號產 生電路23、以及用於產生Y方向計數器22之重置信號的 信號產生電路24所構成。 X方向計數器2 1則根據從時序控制電路206所供給 -32- 1375938 的位址計數控制信號(時脈信號)進行昇順計數(count up)動作,且根據來自信號產生電路23的重置信號而被 重置,而反覆進行所定的値的計數》位址計數控制信號則 根據從晶片外部所供給的寫入控制信號WR等而產生。信 號產生電路23則根據X方向計數器21的昇順計數( count up)信號與來自寫入位址產生電路210的X方向結 束信號、與來自剩餘暫存器RCH的X方向剩餘設定位元 φ 信號以及來自重設尺寸暫存器RSZ的縮小率設定信號而產 生X方向計數器21的重置信號以及Y方向計數器22的 時脈信號。 Y方向計數器22則根據來自信號產生電路23的時脈 信號進行昇順計數(count up )動作,且根據來自信號產 生電路24的重置信號而被重置,而反覆地進行所定的値 的計數。信號產生電路24則根據Y方向計數器23的昇順 計數(count up)信號與來自寫入位址產生電路210'的Y φ 方向結束信號、與來自剩餘暫存器RCV的Y方向剩餘設 定位元信號以及來自重設尺寸暫存器RSZ的縮小率設定信 號而產生Y方向計數器23的重置信號。X方向計數器21 .的重置信號以及Y方向計數器23的重置信號則被供給.到 寫入位址產生電路210而將內部的位址計數器加以更新。 寫入位址產生電路2 1 0則參照設在控制暫存器CTR 的寫入開始位址暫存器AD以及用來保持表示寫入範圍之 視窗位址的暫存器HSA、HEA、VSA、VEA而產生對應於 顯示記憶體206的寫入位址。寫入開始位址暫存器AD以 -33- 1375938 及視窗位址暫存器HSA、HEA、VSA、VEA則是一不只是 本實施例的重設尺寸處理,也是一能夠使用在將較基礎畫 像爲小的畫像寫入到顯示記憶體206之任意的位置而進行 重疊顯示之情況下的暫存器,對於原來就具有該暫存器的 液晶控制暫存器而言,則不需要新增加該些暫存器。 又,X方向計數器21的昇順計數(count up )信號與 Y方向計數器23的昇順計數(count up)信號則被供給到 寫入信號產生電路60,寫入信號產生電路60則根據該些 信號,來自時序控制電路20 3的寫入時序信號、以及來自 重設尺寸暫存器RSZ的細化位置設定位元信號而產生寫入 信號WE。 在此請參照圖14以及圖15來說明根據圖12之重設 尺寸處理電路20之畫像縮小處理的原理。圖14表示縮小 成1/2,圖15表示縮小爲1/3 »雖然未圖示,但縮小爲 1/4或縮小爲1/5也是同樣的原理。該縮小率是根據重設 尺寸暫存器RSZ的縮小率設定位元來指定。 本實施例的重設尺寸處理電路20,如圖14(A)所示 ,藉著依據一定的比例對寫入畫像資料實施細化處理而得 到如圖1 4 ( B )所示之已縮小的畫像,且將其寫入到顯示 記憶體206之指定的區域。在圖14(A)中,雖然是表示 針對偶數行與偶數列實施細化處理的例子,但即使是針對 奇數行與奇數列實施細化處理,也可以得到縮小的畫像。 不管是對行及列實施細化處理,皆可以根據在重設尺寸暫 存器RSZ內之細化位置設定位元來指定。 -34- 1375938 圖15 (A)係表從外部的供給之在縮小前的畫像資料 ,圖15(B)係表在縮小成1/3時,當設定成對第1行與 第1列實施細化處理而記億時被寫入到顯示記億體206的 _ 畫素資料,又,圖15(C)係表在縮小成1/3時,當設定 成針對第2行與第2列實施細化處理而記億時被寫入到顯 示記億體2 06的畫素資料,更且,圖15(D)係表在縮小 成1/3時,當設定成針對第3行與第3列實施細化處理而 φ 記億時被寫入到顯示記憶體206的畫素資料。 圖13係表當縮小率設定爲1/2時之重設尺寸處理電 路20的輸出入信號以及內部信號的時序(timing)。如圖 13所示,寫入信號WE則在成爲基準之寫入信號的2個週 期內只有1次被設爲有效位準(高位準)。又,X方向計 數器21與Y方向計數器23,當計數値分別成爲「01」時 則被重置,亦即,當以1 〇進位數來看時,則反覆著「0」 與「lj 。當縮小率被設定爲1/3時,X方向計數器21與 φ Y方向計數器2 3,當計數値分別成爲^ 1 0」時則被重置, 而當縮小率被設定爲1 /4時,當計數値成爲「1」時則被 重置。當計數器爲2位元時,則可以縮小到1 /4,而當計 . 數器爲3位元構造時,則可以縮小到1 /8。 表2表示重設尺寸暫存器RSZ的縮小率設定位元的分 配與畫像尺寸的關係,表3表示重設尺寸暫存器RSZ的細 化位置位元的分配與細化位置的關係,表4表示用於縱方 向之剩餘畫素數的剩餘暫存器Rev的位元分配與剩餘畫 素數的關係。此外,用於設定橫方向之剩餘畫素數之剩餘 -35- 1375938 暫存器RCH的構成,由於與縱方向的剩餘暫存器RCV相 同,因此省略說明。 表2 RSZ2 RSZ1 RSZO 寫入大小 0 0 0 1/1 0 0 1 1/2 0 1 0 1/3 0 1 1 1/4 1 0 0 1/5 1 0 1 1/6 1 1 0 1/7 1 1 1 1/8 表3 DWP2 DWP 1 D WPO 1/2縮小 1/3縮小 1/4縮小 1/8縮小 0 0 0 第1畫素 第1畫素 第1畫素 第1畫素 0 0 1 第2畫素 第2畫素 第2畫素 第2畫素 0 1 0 禁止設定 第3畫素 第3畫素 第3畫素 0 1 1 禁止設定 禁止設定 第4畫素 第4畫素 1 0 0 禁止設定 禁止設定 禁止設定 第5畫素 1 0 1 禁止設定 禁止設定 禁止設定 第6畫素 1 1 0 禁止設定 禁止設定 禁止設定 第7畫素 1 1 1 禁止設定 禁止設定 禁止設定 第8畫素 -36- 1375938 表4 RC V2 RCV 1 RCV0 剩餘畫素(縱) 0 0 0 0 0 0 1 1 0 1 0 2 0 1 1 3 1 0 0 4 1 0 1 5 1 1 0 6 1 1 1 7 在此’如圖1 6 ( A )所示的資料大小(data size )係 將爲ΧχΥ的轉送畫像(X,γ爲畫素數)縮小爲1/N,如 圖1 6 ( B )所示,係以儲存在顯示記憶體(ram )之任意 的記億區域(開始位置X0,Y0 )的情形爲例子,而來說 明根據外部的微電腦設定在控制暫存器CTR內之一定的 暫存器內的方法。此外,N爲正的整數。 外部的微電腦則將(N_l)設定在重設尺寸暫存器 ® RSZ的細化位置設定區域。之所以設爲(N—1)是因爲當 N=1時,縮小率爲1/1,而由表2可知當縮小率爲1/1時 ,細化位置設定位元 RSZ2、RSZ1、RSZO成爲"000"(相 •'當於10進位數的「〇」)使然。重設尺寸暫存器RSZ的細 化位置設定位元,可根據表3而對應於縮小率在未成爲禁 止設定的範圍內自由地設定。設定在暫存器Rev之縱方 向的剩餘畫素數L,則利用剩餘演算式L = XmodN而從上 述畫素數X與縮小率N而求得。同樣地,設定在暫存器 RCH之橫方向的剩餘畫素數 Μ,則利用剩餘演算式 -37- 1375938 N = YmodN,而從上述畫素數X與縮小率N來求得》 又,外部的微電腦,除了上述的暫存器外’也必須將 位址X0、Y0設定在用於設定顯示記憶體之寫入開始位址 的暫存器AD內,而將XO、XO + Rx-1、YO、Y〇 + Ry-l設定 在寫入區域設定暫存器HSA、HEA、VSA、VEA內。此外 ,在此,Rx、Ry分別是在顯示記億體206內之資料寫入 區域的大小(size ),利用上述轉送畫像的畫素數X、Y 以及剩餘畫素數L、M與縮小率Ν,可根據Rx= ( X — L ) /N、Ry= (Υ— Μ) /N的公式來求得。 若根據本實施例,外部的微電腦等會事先設定所設定 的暫存器,若輸入用於指示重設尺寸的指令而執行與通常 的寫入資料同樣的資料轉送時,則在液晶控制驅動器200 內會自動地進行畫像的縮小,而將已縮小的畫像資料儲存 在顯示記憶體206內。當利用本功能時,則具有能夠在短 時間內進行例如製作多個畫像的thumbnail (將縮小畫像 排列而成的一覽表)、或是在附設照相機的行動電話中將 從對方所送來的畫像顯示在整個畫面’而將以自己的照相 機所拍得的畫像縮小顯示在其一部分的優點。 又,對於具有主畫像面板與副畫像面板的附設照相機 之行動電話而言,配合第1實施例’因爲在顯示RAM的 記憶體空間內設置用於主畫像面板、副畫像面板、以及α 混合及重設尺寸的空間而導致顯示RAM的占有面積變大 者,在使用照相機時,藉著將想要拍攝的畫面顯示在整個 主畫面,而一邊確認拍攝畫面,一邊在副畫面,藉著重設 -38 - 1375938 尺寸將想要拍攝的畫像加以縮小而顯示在拍攝對象上加以 確認’且藉由α混合處理讓時間以及攜帶的狀態等的資訊 在透過的狀態下顯示在主面板上,更且,將從外部所送來 . 的畫像實施重設尺寸處理,藉由α混合處理在透過的狀態 下重疊在主面板上來顯示。又,此時,藉著進行本發明之 7特性的校正,在不會導致主畫面面板與副畫面面板兩者 的畫質產生惡化的情形下,根據來自一個的灰階電壓產生 φ 電路的電壓來驅動,而能夠減低消耗電力、晶片面積。 此外,根據設定到上述寫入開始位址設定用暫存器 AD以及寫入區域設定暫存器HSA、ΗΕΑ、VSA、VEA的 方法,將經由重設尺寸電路20所壓縮的畫像資料儲存在 第I畫像的記憶區域,利用圖1之實施例的透過演算電路 211以及相關連的暫存器,而將由記憶在第2畫像之記憶 區域的基礎畫像資料與壓縮畫像資料合成而成的畫像顯示 在第2液晶面板120。 φ 接著則說明本發明的第3實施例。第3實施例除了第 1實施例的功能外,根據較顯示時爲長的週期來掃描未作 顯示側之液晶面板的閘極線,可以防止液晶發生惡化。 •對於用來驅動具有如圖2所示般將源極線設爲共用之 2個的液晶面板110以及120之液晶顯示裝置1〇〇的系統 而言,即使在其中一個的液晶面板不需作顯示而要停止顯 示時,爲了要讓另一個的液晶面板作顯示驅動而施加在源 極線的電壓也會被施加在未作顯示之液晶面板的液晶上。 此時,當未作顯示之液晶面板的閘極線的掃描動作停止時 -39- 1375938 ,則有交流電壓不會被施加在液晶而有導致液晶發生惡化 的顧慮。 在此,本實施例的液晶控制暫存器,即使是對未作顯 示的液晶面板的閘極線也會進行掃描動作以防止液晶的惡 化,且藉著將其掃描週期設成較作通常顯示驅動時足夠地 加長而來減少消耗電力。圖18爲表示當第1液晶面板110 的副畫面作通常的顯示,而要讓第2液晶面板120之主畫 面停止顯示時之閘極線驅動信號的時序(timing)的說明 的例子。 若根據圖18的時序,相較於每次圖框實施一次將驅 動脈衝施加在第1液晶面板1 1 〇的閘極線G 1 ~G96,則針 對每個奇數圖框將驅動脈衝施加在第2液晶面板1 20的閘 極線G97-G272。爲了要便於圖示,在圖18中雖然是表示 針對未作顯示之第2液晶面板120的閘極線G97〜G272, 針對各奇數圖框施加驅動脈衝的情形,但是針對未作顯示 之液晶面板的閘極線的掃描的週期則最好在可以防止液晶 惡化的範圍內儘可能地設定在長的時間。藉此,可以隔著 一定的間隔(interval )將驅動脈衝施加在未作顯示之液 晶面板的閘極線上。結果,即使是未作顯示的液晶面板也 會交互地將電壓施加在液晶上以防止液晶惡化。 此外,本實施例的液晶控制器驅動器乃配合於未作顯 示之液晶面板的閘極線的掃描動作,而將與要顯示黒色的 畫素資料呈對應的電壓施加在源極線。實施例的液晶面板 1由於與要顯示黑色之畫素資料對應的電壓較與要顯示白 -40- 1375938 色的畫素資料對應的電壓爲低,因此因爲畫素電極的充放 電所導致的電力損失會較要顯示白色的情形爲少。對於與 要顯示白色的畫素資料對應的電壓較低的液晶面板’在未 作顯示時也可以施加要顯示顔色的電壓。 圖1 9爲表示作爲具備有本發明之液晶顯示驅動控制 裝置(液晶控制器驅動器)之系統的一例之行動電話之整 體構成的方塊圖。 φ 本實施例的行動電話乃具備有:作爲顯示手段的液晶 顯示裝置100、傳送接收用的天線310、聲音輸出用的揚 聲器320、聲音輸入用的麥克風3 30、由CCD (電荷耦合 元件)或MOS感測器等所構成的固態攝影元件34〇,由針 對來自該固態攝影元件340的畫像信號進行處理的DSP ( Digital Signal Processor)等所構成的畫像信號處理電路 230,作爲本發明之液晶顯示驅動控制裝置的液晶控制器 驅動器200,進行揚聲器320或麥克風330之信號之輸出 φ 入的聲音介面241,進行與天線310之間之信號之輸出入 的高週波介面242,進行與聲音信號或傳送接收信號相關 之信號處理等的基頻(base band)部250,由具有可根據 .時間延遲MPEG方式等進行動畫處理等多媒體處理功能或 解析度調整功能、超高速處理功能等的微處理器等所構成 的應用處理器260、電源用1C 270以及資料記憶用的記憶 體 281 、 282 等。 應用處理器260則具有除了來自固態攝影元件340的 畫像信號外,對於經由高週波介面24 2而從其他的行動電 -41 - 1375938 話所接收的動畫資料也能進行處理的功能。液晶控制器驅 動器2〇〇、基頻部2 50、應用處理器260、記億體281、 282、以及畫像信號處理電路230則藉由系統匯流排291 而連接成可以轉送資料。圖19的行動電話系統則除了系 統匯流排291以外,也設有顯示資料匯流排292,而在該 顯示資料匯流排292則連接有液晶控制器驅動器200,應 用處理器260以及記憶體281。 此外,上述基頻部250則是由:由例如DSP ( Digital Signal Processor)等所構成,而進行聲音信號處理的聲音 信號處理電路251,提供定做(custom )功能(使用者邏 輯)的 ASIC ( application specific integrated circuits) 25 2、以及進行基頻信號的產生或顯示控制、系統整體的 控制等而作爲系統控制裝置的微電腦25 3等所構成。 在記憶體2 8 1、2 82中的2 8 1爲揮發性記憶體,而通 常是由SRAM或SDRAM而構成,而當作可儲存已進行各 種之畫像處理之畫像資料等的圖框緩衝器等來使用。記憶 體2 82爲不揮發性記憶體,例如是由可依據一定的區段( block )單位進行一次消去的快閃記憶體所構成,而使用 於記憶包含顯示控制在內之整個行動電話系統的控制程式 或控制資料。 對於利用上述實施例之液晶控制器驅動器的本系統而 言,液晶顯示裝置100可以使用將顯示畫素配列成矩陣狀 之點矩陣方式的彩色TFT液晶面板。更且,即使液晶顯 示裝置100如圖2所示般具有2個畫面時,也能夠以1個 -42- 1375938 液晶控制器驅動器來驅動。 以上雖然是根據實施例具體地說明由本發 的發明,但本發明並不限定於上述的實施形態 < 脫離其主旨的範圍內可作各種的變更。例如藉 例的液晶顯示驅動控制裝置的驅動的彩色液晶 以在同一列中配置RGB中之同一色的畫素爲 ,但是藉著在液晶控制驅動器200與液晶面板 φ 將送到液晶面板之RGB畫像信號的轉送順序仓 —B到G-B-R、B— R— G般地變化的電路, 在列方向依序配置R、G、B的液晶面板而言 本發明。又,在上述實施例中,雖然是以在液 控制裝置設置閘極線驅動電路2 1 9爲例,但是 夠應用在將閘極線驅動電路設作其他的半導體 情形。 在以上的說明中,雖然是以利用本發明人 φ 明作爲背景之利用區域的液晶顯示裝置以及應 電話來說明,但本發明並不限定於此。也能夠 以外之點矩陣型的顯示裝置的驅動控制裝置以 以外的 PHS (Personal Handyphone System ) 各種的攜帶型電子機器。 (發明的效果) 若簡單地說明根據在本案所揭露的說明中 得到的效果時則如下所述。 明人所提出 ,當然在不 由上述實施 面板,雖然 例子來說明 之間設置可 交據從R- G 即使是對於 也能夠應用 晶顯不驅動 本發明也能 積體電路的 所提出的發 用此之行動 應用在液晶 及行動電話 ,PDA等之 之代表者所 -43- 1375938 亦即,若根據本發明,由於在液晶顯示驅動控制裝置 側進行用於透過顯示的演算,因此能夠減輕具備有彩色液 晶面板,用於驅動此之液晶顯示驅動控制裝置,以及微處 理器之系統中之微處理器的負擔。 又,若根據本發明,在反覆地進行透過顯示與無透過 顯示時,在每次切換顯示時,微處理器不必要一個一個地 從外部記憶體讀取畫像資料而將資料送到液晶顯示驅動控 制裝置,由於利用位於液晶顯示舉動控制裝置內的畫像資 料而只根據指令來切換顯示內容,因此能夠實現可快速切 換顯示,且消耗電力少的顯示系統。 更且,若根據本發明,由於將內藏記憶體的記憶容量 設成2個的液晶面板的畫像資料合計的大小,利用與未使 用之面板對應的記憶區域來記憶爲了要作透過顯示而疊合 之其他的畫像資料,因此除了能夠有效率地管理記憶容量 小的內藏記憶體外,相較於具有相同功能的系統可以減少 內藏在液晶顯示驅動控制裝置之顯示記億體的記憶容量, 而能夠減低晶片大小甚至於成本。 又,若根據本發明,由於產生與所使用之液晶面板的 r特性呈對應的灰階電壓,因此對於具有2個以上的液晶 面板的系統而言,具有可藉由1個的顯示驅動控制裝置而 使2個以上的液晶面板根據各面板的特性而適當地驅動的 效果。 【圖式簡單說明】 -44- 1375938 圖1爲表示應用本發明之顯示驅動裝置之液晶控制驅 動器之第1實施例的方塊圖。 圖2爲表示可藉由第1實施例的液晶控制驅動器來驅 動的液晶顯示驅動器的構.成例與顯示記億體之畫像資料記 憶區域之對應關係的說明圖。 ’ 圖3爲表示當在具有2個的顯示面板之液晶顯示裝置 的其中一個畫面顯示透過畫像時之顯示區域與畫像資料記 φ 憶區域之對應關係的說明圖。 圖4爲表示設在第1實施例之液晶控制驅動器內之時 序控制電路的讀取位址產生部之構成例的方塊圖。 圖5爲表示設在第1實施例之液晶控制驅動器內之顯 示記憶體之後段之透過演算電路的構成例的方塊圖。 圖6爲表示第1實施例之透過演算電路中之信號之時 序的時序圖。 圖7爲表示由第1實施例之液晶控制驅動器所處理之 φ 1畫素之畫像資料之資料格式的說明圖。 圖8爲表示構成第1實施例之液晶控制驅動器之灰階 電壓產生電路之構成例的方塊圖。 . 圖9爲表示藉由以往的液晶控制驅動器與應用第1實 施例的液晶控制驅動器所驅動之液晶面板之畫面的顯示時 序的說明圖》 圖1 0爲藉由應用第1實施例的液晶控制驅動器所驅 動之2個液晶面板之顯不畫面的驅動時序的時序圖。 圖11爲表示應用第2實施例之液晶控制驅動器之寫 -45- 1375938 入系統電路之構成的方塊圖β 圖12爲表示構成應用第2實施例之液晶控制驅動器 之重設尺寸處理電路之構成例的方塊圖。 圖13爲表示在第2實施例之重設尺寸處理電路中之 信號之時序的時序圖。 圖14(A)爲表示第2實施例之重設尺寸處理之原理 的說明圖、圖14(B)爲表示已縮小之畫像資料之圖像( image)的說明圖。 圖15爲表示根據第2實施例之重設尺寸處理而縮小 成1/3的3個圖案(pattern)的說明圖。 圖16爲表示第2實施例中在重設尺寸處理前的畫像 資料與在重設尺寸處理後之記憶體內之壓縮資料之儲存狀 態的說明圖。 圖17爲表示用於校正液晶面板之r特性之灰階電壓 的說明圖。 圖1 8爲表示在應用第3實施例之液晶控制驅動器中 之間隔掃描(Interval Scan )之動作時序的時序圖。 圖1 9爲表示作爲應用本發明之液晶控制驅動器之應 用程式之一例之行動電話之整體構成的方塊圖。 【主要元件之符號說明】 20:重設尺寸處理電路 21 : X方向計數器 22 : Y方向計數器 -46- 1375938 23、24 :信號產生電路 60 :寫入信號產生電路 63 :緩衝放大器 1〇〇 :顯示裝置(液晶裝置) 1 1 〇 :第1液晶面板 120 :第2液晶面板 130 :撓性排線(前廊FPC) 200 =顯示驅’動控制裝置(液晶控制驅動器) 2 0 1 :控制部 2 02 :時脈信號產生電路(產生器) 203 :時序控制電路
204 :系統 I/F
205 :外部顯示I/F 206 :顯示記億體 207:位元處理電路 210:寫入位址產生電路 21 1 :透過運算電路 216 ·_灰階電壓產生電路 221 、 222 : γ暫存器 RSZ :重設尺寸暫存器 RCV、RCH :剩餘暫存器 CTR :控制器暫存器 IXR :索引暫存器 -47-
Claims (1)
1375938 第095146122號專利申請案中文申請專利範圍修正本 十、申請專利範圍
民國i 1〇匕^ 4月g :.^文;
1. 一種顯示驅動控制裝置,係具備用來記億顯示畫 像資料的顯示記億體,從上述顯示記憶體依序讀取顯示畫 像資料而產生顯示裝置之驅動信號加以輸出者,其特徵在 於: 將從外部所輸入的畫像資料依據特定比率實施細化處 理而產生被縮小之畫像; 具有: 寫入信號產生電路; 時序控制電路; X方向計數器,用於計數橫向之位址; Y方向計數器,用於計數縱向之位址; 重設尺寸暫存器,用於設定上述畫像資料之細化位置 , 寫入開始位址暫存器,用於設定對上述顯示記憶體之 寫入開始位置;及 視窗位址暫存器,用於設定對上述顯示記憶體之寫入 範圍; 上述寫入信號產生電路,係依據上述X方向計數器產 生之昇順計數信號、上述γ方向計數器產生之昇順計數信 號、上述時序控制電路產生之時序信號、上述重設尺寸暫 存器之設定値、上述寫入開始位址暫存器之設定値、以及 1375938 上述視窗位址暫存器之設定,而產生寫入信號,將其寫入 上述顯示記憶體,而將上述畫像資料縮小並顯示於上述顯 示裝置。 2 ·如申請專利範圍第1項之顯示驅動控制裝置,具 有設定手段,在根據上述比率實施畫像資料之細化處理之 際可設定未參與細化之計數用的畫素數。 3· —種顯示驅動控制裝置,係具備有用於記憶顯示 畫像資料的顯示記憶體,從上述顯示記億體依序讀取顯示 畫像資料而產生顯示裝置之驅動信號加以輸出者,其特徵 在於: 將從外部輸入的畫像資料依據特定比率實施細化處理 而產生被縮小之畫像資料: 具有: 寫入信號產生電路; 時序控制電路; X方向計數器,用於計數橫向之位址; γ方向計數器,用於計數縱向之位址; 重設尺寸暫存器,用於設定上述畫像資料之細化位置 I 寫入開始位址暫存器,用於設定對上述顯示記億體之 寫入開始位置;及 視窗位址暫存器,用於設定對上述顯示記億體之寫入 範圍; 上述寫入信號產生電路,係依據上述X方向計數器產 -2- 1375938 生之昇順計數信號、上述γ方向計數器產生之昇順計數信 號、上述時序控制電路產生之時序信號、上述重設尺寸暫 . 存器之設定値、上述寫入開始位址暫存器之設定値、以及 上述視窗位址暫存器之設定,而產生寫入信號,將其寫入 上述顯示記憶體,而將上述畫像資料縮小並顯示於上述顯 示裝置, 具備: 透過運算電路,其被設在上述顯示記億體的後段,在 ® 針對從上述顯示記憶體讀出的第1畫像資料與第2畫像資 料進行位元移位處理後藉由相加而得到2個畫像的合成顯 示資料; 上述顯示記憶體被構成爲,具有可儲存較顯示裝置之 —畫面分的顯示資料爲大之資料的記憶容量, 上述重設尺寸電路所壓縮而成的資料,係被儲存在已 儲存了上述顯示記憶體之一畫面分之顯示資料的記億區域 φ 以外的記憶區域, 藉由上述透過運算電路產生由上述一畫面分的顯示資 料與上述壓縮資料合成而成的顯示資料,依據該合成顯示 資料而產生上述驅動信號加以輸出。 4. 一種具備顯示裝置之電子機器,其特徵在於: 具備有: 申請專利範圍第1項至第3項之中任一項所記載的顯 示驅動控制裝置; 藉由上述顯示驅動控制裝置所驅動的顯示裝置;及 1375938 系統控制裝置,其進行被寫入到上述顯示記憶體的顯 示資料之產生及和該寫入位置資訊相關之設定; 上述系統控制裝置,不論是將上述縮小壓縮而成的上 述畫像資料儲存在上述顯示記憶體時,或儲存未縮小之畫 像資料時’均傳送相同的畫像資料群。 5· 一種顯示驅動控制裝置,係形成於半導體基板者 ,其特徵在於: 具有: 介面電路; 重設尺寸電路’係由經由上述介面電路被供給的第1 畫像資料,產生和上述第1畫像資料比較被縮小的第2畫 像資料; 顯示記憶體’可儲存上述重設尺寸電路供給之第2畫 像資料: 寫入信號產生電路; 時序控制電路; X方向計數器,用於計數橫向之位址; Y方向計數器,用於計數縱向之位址; 重設尺寸暫存器,結合於上述重設尺寸電路,經由上 述介面電路可由上述顯示驅動控制裝置外部設定縮小率; 寫入開始位址暫存器,用於設定對上述顯示記憶體之 寫入開始位置:及 視窗位址暫存器,用於設定對上述顯示記憶體之寫入 範圍; -4- 1375938 橫向畫素剩餘設定暫存器,用於設定橫向之畫素剩餘 數;及 . 縱向畫素剩餘設定暫存器,用於設定縱向之畫素剩餘 數; 上述X方向計數器,係依據上述橫向畫素剩餘設定暫 存器之設定値被重設,上述Y方向計數器,係依據上述縱 向畫素剩餘設定暫存器之設定値被重置; 上述寫入信號產生電路,係依據上述X方向計數器產 生之昇順計數信號 '上述Y方向計數器產生之昇順計數信 號、上述時序控制電路產生之時序信號、上述重設尺寸暫 • 存器之設定値、上述寫入開始位址暫存器之設定値、以及 . 上述視窗位址暫存器之設定,而產生寫入信號,將其寫入 上述顯示記憶體: 依據上述橫向之畫素剩餘數、上述縱向之畫素剩餘數 、及上述縮小率,由上述第1畫像資料產生上述被縮小的 Φ 第2畫像資料並顯示至上述顯示裝置。 6.—種顯示驅動控制裝置,係形成於半導體基板者 ’其特徵在於: . 具有: 介面電路; 重設尺寸電路,係由介由上述介面電路被供給的第1 畫像資料,產生和上述第1畫像資料比較被縮小的第2畫 像資料; 顯示記憶體’可儲存上述重設尺寸電路供給之第2畫 -5- 1375938 像資料; 第1驅動路,依據由上述顯示記億體讀出之上述第2 畫像資料,輸出應供給至顯示面板之源極線的源極驅動信 號; 第1暫存器,結合於上述重設尺寸電路,介由上述介 面電路可由上述顯示驅動控制裝置外部設定縮小率及細化 位置; 橫向畫素剩餘設定暫存器,用於設定橫向之畫素剩餘 數;及 縱向畫素剩餘設定暫存器,用於設定縱向之畫素剩餘 數; 上述重設尺寸電路,係依據上述橫向之畫素剩餘數、 上述縱向之畫素剩餘數、上述縮小率、及上述細化位置, 藉由上述縮小率以特定比率對上述第1畫像資料實施細化 處理而產生上述第2畫像資料》 7. 如申請專利範圍第6項之顯示驅動控制裝置,其 中 具有第2驅動電路,用於輸出應供給至上述顯示面板 之閘極線的閘極驅動信號。 8. 如申請專利範圍第6項之顯示驅動控制裝置,其中 具有第2暫存器,可設定上述第2畫像資料對上述顯 示記憶體之儲存位置, 上述第2暫存器,係介由上述介面電路,可由上述顯 示驅動控制裝置之外部予以設定。 1375938 9. 一種顯示驅動控制裝置,係形成於半導體基板者 ,其特徵在於: 具有: 介面電路; 重設尺寸電路,係由經由上述介面電路被供給的第1 畫像資料,產生和上述第1畫像資料比較被縮小的第2畫 像資料; 顯示記憶體,可儲存上述重設尺寸電路供給之第2畫 像資料; 源極驅動電路,依據由上述顯示記憶體讀出之上述第 2畫像資料,輸出應供給至顯示面板之源極線的源極驅動 信號; 閘極驅動電路,輸出應供給至上述顯示面板之閘極線 的閘極驅動信號; 第1暫存器,結合於上述重設尺寸電路,介由上述介 面電路可由上述顯示驅動控制裝置外部設定縮小率; 第2暫存器,經由上述介面電路,可由上述顯示驅動 控制裝置外部設定上述第2畫像資料對上述記憶體之儲存 位置; 第3暫存器’可設定上述第丨畫像資料之細化位置; 寫入信號產生電路: 時序控制電路; X方向計數器’用於計數橫向之位址;及 Y方向計數器,用於計數縱向之位址; 1375938 上述寫入信號產生電路,係依據上述χ方向計數器產 生之昇順計數信號、上述γ方向計數器產生之昇順計數信 號、上述時序控制電路產生之時序信號、以及上述細化位 元位置,而產生寫入信號’將其寫入上述顯示記憶體; 依上述縮小率以特定比率對上述第i畫像資料施予細 化處理而產生上述第2畫像資料。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003023424A JP2004233743A (ja) | 2003-01-31 | 2003-01-31 | 表示駆動制御装置および表示装置を備えた電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200717413A TW200717413A (en) | 2007-05-01 |
TWI375938B true TWI375938B (zh) | 2012-11-01 |
Family
ID=32767572
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW095146122A TW200717413A (en) | 2003-01-31 | 2003-12-09 | Display drive control device and electronic device equipped with display device |
TW092134716A TW200414107A (en) | 2003-01-31 | 2003-12-09 | Display driving controller and electric machine equipped with display device |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW092134716A TW200414107A (en) | 2003-01-31 | 2003-12-09 | Display driving controller and electric machine equipped with display device |
Country Status (5)
Country | Link |
---|---|
US (3) | US7317461B2 (zh) |
JP (1) | JP2004233743A (zh) |
KR (1) | KR20040070325A (zh) |
CN (2) | CN101290753B (zh) |
TW (2) | TW200717413A (zh) |
Families Citing this family (57)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004233743A (ja) * | 2003-01-31 | 2004-08-19 | Renesas Technology Corp | 表示駆動制御装置および表示装置を備えた電子機器 |
JP2005136706A (ja) * | 2003-10-30 | 2005-05-26 | Nec Saitama Ltd | 携帯情報端末装置及びその表示切替方法 |
US8179345B2 (en) * | 2003-12-17 | 2012-05-15 | Samsung Electronics Co., Ltd. | Shared buffer display panel drive methods and systems |
KR100624306B1 (ko) * | 2004-05-28 | 2006-09-18 | 삼성에스디아이 주식회사 | 주사 구동장치와 이를 가지는 평판 표시장치 및 그의구동방법 |
US7482995B2 (en) * | 2004-06-23 | 2009-01-27 | Panasonic Corporation | Control device for a plurality of display devices |
JP2006106731A (ja) * | 2004-10-08 | 2006-04-20 | Toppoly Optoelectronics Corp | ディスプレイ駆動回路及びその方法並びにそれを用いたマルチパネルディスプレイ |
JP4647280B2 (ja) * | 2004-10-25 | 2011-03-09 | 株式会社 日立ディスプレイズ | 表示装置 |
TWI248304B (en) * | 2004-12-01 | 2006-01-21 | Tatung Co Ltd | A method for displaying dynamic design |
KR101167515B1 (ko) * | 2004-12-30 | 2012-07-20 | 엘지디스플레이 주식회사 | 디스플레이 패널에서의 화면분할 구동방법과 이를수행하는 디스플레이 장치 |
JP2006227272A (ja) * | 2005-02-17 | 2006-08-31 | Seiko Epson Corp | 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 |
JP4442455B2 (ja) * | 2005-02-17 | 2010-03-31 | セイコーエプソン株式会社 | 基準電圧選択回路、基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 |
JP2006243233A (ja) * | 2005-03-02 | 2006-09-14 | Seiko Epson Corp | 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 |
JP2006243232A (ja) * | 2005-03-02 | 2006-09-14 | Seiko Epson Corp | 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 |
JP4810840B2 (ja) * | 2005-03-02 | 2011-11-09 | セイコーエプソン株式会社 | 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 |
KR100666603B1 (ko) * | 2005-03-24 | 2007-01-09 | 삼성전자주식회사 | 멀티 디스플레이 구동 회로 및 멀티 디스플레이 구동회로의 동작 방법 |
JP4942012B2 (ja) * | 2005-05-23 | 2012-05-30 | ルネサスエレクトロニクス株式会社 | 表示装置の駆動回路、および駆動方法 |
WO2006138028A2 (en) * | 2005-06-16 | 2006-12-28 | Aurora Systems, Inc. | Asynchronous display driving scheme and display |
US7545396B2 (en) * | 2005-06-16 | 2009-06-09 | Aurora Systems, Inc. | Asynchronous display driving scheme and display |
US7669094B2 (en) * | 2005-08-05 | 2010-02-23 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and inspection method of semiconductor device and wireless chip |
DE102006009010B4 (de) * | 2006-02-27 | 2024-06-20 | Robert Bosch Gmbh | Vorrichtung und Verfahren zur Ausgabe von unterschiedlichen Bildern auf wenigstens zwei Anzeigen |
KR20070092582A (ko) * | 2006-03-09 | 2007-09-13 | 삼성전자주식회사 | 영상 표시 및 저장 장치와 방법 |
KR20080077446A (ko) * | 2007-02-20 | 2008-08-25 | 삼성전자주식회사 | 액정 표시 장치 및 표시판 |
JP2007183670A (ja) * | 2007-03-19 | 2007-07-19 | Seiko Epson Corp | 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 |
JP2007171997A (ja) * | 2007-03-19 | 2007-07-05 | Seiko Epson Corp | 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 |
JP5213354B2 (ja) * | 2007-05-22 | 2013-06-19 | キヤノン株式会社 | 情報処理装置、情報処理方法並びにプログラム |
US20080303836A1 (en) * | 2007-06-01 | 2008-12-11 | National Semiconductor Corporation | Video display driver with partial memory control |
TWI376672B (en) * | 2007-06-21 | 2012-11-11 | Novatek Microelectronics Corp | Memory-control device for display device |
US8223179B2 (en) * | 2007-07-27 | 2012-07-17 | Omnivision Technologies, Inc. | Display device and driving method based on the number of pixel rows in the display |
KR101385747B1 (ko) * | 2007-09-21 | 2014-04-21 | 삼성전자주식회사 | 전자 종이 표시 유니트 및 이를 갖는 이동 통신 단말기 |
JP2009145814A (ja) * | 2007-12-18 | 2009-07-02 | Renesas Technology Corp | 半導体集積回路装置及び表示装置 |
US8228349B2 (en) * | 2008-06-06 | 2012-07-24 | Omnivision Technologies, Inc. | Data dependent drive scheme and display |
US8228350B2 (en) * | 2008-06-06 | 2012-07-24 | Omnivision Technologies, Inc. | Data dependent drive scheme and display |
US9024964B2 (en) * | 2008-06-06 | 2015-05-05 | Omnivision Technologies, Inc. | System and method for dithering video data |
US8106898B2 (en) * | 2009-03-23 | 2012-01-31 | Aten International Co., Ltd. | Method and apparatus for compensation for skew in video signals |
TWI411991B (zh) * | 2009-09-09 | 2013-10-11 | Tatung Co | 場發射顯示面板的驅動電路和方法及場發射顯示器 |
CN102053440B (zh) * | 2009-11-10 | 2013-03-27 | 上海天马微电子有限公司 | 电泳显示器及其驱动方法 |
JP5674594B2 (ja) * | 2010-08-27 | 2015-02-25 | 株式会社半導体エネルギー研究所 | 半導体装置及び半導体装置の駆動方法 |
JP5746494B2 (ja) | 2010-11-24 | 2015-07-08 | ルネサスエレクトロニクス株式会社 | 半導体装置、液晶ディスプレイパネル及び携帯情報端末 |
WO2012070502A1 (ja) * | 2010-11-25 | 2012-05-31 | シャープ株式会社 | 表示装置およびその表示方法 |
KR20130064486A (ko) * | 2011-12-08 | 2013-06-18 | 삼성디스플레이 주식회사 | 광투과율 제어가 가능한 표시장치 |
US9691360B2 (en) | 2012-02-21 | 2017-06-27 | Apple Inc. | Alpha channel power savings in graphics unit |
TWI485693B (zh) * | 2013-06-17 | 2015-05-21 | Novatek Microelectronics Corp | 源極驅動器 |
US9374048B2 (en) | 2013-08-20 | 2016-06-21 | Semiconductor Energy Laboratory Co., Ltd. | Signal processing device, and driving method and program thereof |
KR20150102803A (ko) * | 2014-02-28 | 2015-09-08 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102267237B1 (ko) | 2014-03-07 | 2021-06-18 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 전자 기기 |
CN105472106A (zh) * | 2014-08-25 | 2016-04-06 | 中兴通讯股份有限公司 | 背景的显示方法及装置 |
KR102305502B1 (ko) * | 2014-12-22 | 2021-09-28 | 삼성디스플레이 주식회사 | 스캔라인 드라이버 칩 및 이를 포함하는 디스플레이 장치 |
US20180197488A1 (en) * | 2015-07-03 | 2018-07-12 | Sharp Kabushiki Kaisha | Display device and display method |
JP2017219586A (ja) * | 2016-06-03 | 2017-12-14 | 株式会社ジャパンディスプレイ | 信号供給回路及び表示装置 |
JP6619762B2 (ja) * | 2017-03-27 | 2019-12-11 | 平田機工株式会社 | 製造システムおよび製造方法 |
KR102513173B1 (ko) * | 2017-11-15 | 2023-03-24 | 삼성전자주식회사 | 픽셀 그룹별 독립적 제어가 가능한 디스플레이 장치 및 방법 |
JP7240133B2 (ja) * | 2018-10-29 | 2023-03-15 | ラピスセミコンダクタ株式会社 | 半導体装置 |
WO2020200235A1 (en) | 2019-04-01 | 2020-10-08 | Beijing Bytedance Network Technology Co., Ltd. | Half-pel interpolation filter in intra block copy coding mode |
CN109920388B (zh) * | 2019-04-11 | 2021-01-15 | 深圳市华星光电技术有限公司 | 显示面板驱动系统 |
BR112022002480A2 (pt) | 2019-08-20 | 2022-04-26 | Beijing Bytedance Network Tech Co Ltd | Método para processamento de vídeo, aparelho em um sistema de vídeo, e, produto de programa de computador armazenado em uma mídia legível por computador não transitória |
CN113823207A (zh) | 2020-06-18 | 2021-12-21 | 华为技术有限公司 | 驱动控制方法及相关设备 |
CN114387922B (zh) * | 2022-02-24 | 2023-04-07 | 硅谷数模(苏州)半导体股份有限公司 | 一种驱动芯片 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3464599B2 (ja) * | 1997-10-06 | 2003-11-10 | 株式会社 日立ディスプレイズ | 液晶表示装置 |
CN1516102A (zh) * | 1998-02-09 | 2004-07-28 | 精工爱普生株式会社 | 液晶显示装置及其驱动方法和使用该液晶显示装置的电子装置 |
JP4058888B2 (ja) * | 1999-11-29 | 2008-03-12 | セイコーエプソン株式会社 | Ram内蔵ドライバ並びにそれを用いた表示ユニットおよび電子機器 |
JP2002142149A (ja) * | 2000-11-06 | 2002-05-17 | Mega Chips Corp | 画像処理回路 |
JP4132654B2 (ja) * | 2000-12-18 | 2008-08-13 | 株式会社ルネサステクノロジ | 表示制御装置および携帯用電子機器 |
JP2002240402A (ja) * | 2001-02-22 | 2002-08-28 | Sony Corp | 画像及び付帯情報の印刷形成装置及び方法 |
TW559771B (en) * | 2001-07-23 | 2003-11-01 | Hitachi Ltd | Matrix-type display device |
JP4794801B2 (ja) * | 2002-10-03 | 2011-10-19 | ルネサスエレクトロニクス株式会社 | 携帯型電子機器の表示装置 |
JP2004233743A (ja) * | 2003-01-31 | 2004-08-19 | Renesas Technology Corp | 表示駆動制御装置および表示装置を備えた電子機器 |
JP2004240235A (ja) * | 2003-02-07 | 2004-08-26 | Hitachi Ltd | 表示装置用lsi |
US7289084B2 (en) * | 2005-02-22 | 2007-10-30 | John Michael Lesniak | Computer display apparatus |
-
2003
- 2003-01-31 JP JP2003023424A patent/JP2004233743A/ja active Pending
- 2003-12-09 TW TW095146122A patent/TW200717413A/zh not_active IP Right Cessation
- 2003-12-09 TW TW092134716A patent/TW200414107A/zh not_active IP Right Cessation
-
2004
- 2004-01-08 US US10/752,570 patent/US7317461B2/en not_active Expired - Fee Related
- 2004-01-16 CN CN2008101081528A patent/CN101290753B/zh not_active Expired - Fee Related
- 2004-01-16 CN CNB2004100022609A patent/CN100433125C/zh not_active Expired - Fee Related
- 2004-01-30 KR KR1020040006050A patent/KR20040070325A/ko not_active Application Discontinuation
-
2007
- 2007-11-21 US US11/944,273 patent/US8106897B2/en not_active Expired - Fee Related
-
2012
- 2012-01-12 US US13/349,490 patent/US20120176392A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
CN101290753A (zh) | 2008-10-22 |
US20080088259A1 (en) | 2008-04-17 |
US8106897B2 (en) | 2012-01-31 |
CN100433125C (zh) | 2008-11-12 |
TWI351660B (zh) | 2011-11-01 |
JP2004233743A (ja) | 2004-08-19 |
KR20040070325A (ko) | 2004-08-07 |
US7317461B2 (en) | 2008-01-08 |
CN1523567A (zh) | 2004-08-25 |
TW200414107A (en) | 2004-08-01 |
US20120176392A1 (en) | 2012-07-12 |
CN101290753B (zh) | 2011-11-09 |
US20040150596A1 (en) | 2004-08-05 |
TW200717413A (en) | 2007-05-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI375938B (zh) | ||
KR101065159B1 (ko) | 표시구동 제어장치 및 표시장치를 구비한 전자기기 | |
JP4127510B2 (ja) | 表示制御装置および電子機器 | |
JP4601279B2 (ja) | コントローラドライバ,及びその動作方法 | |
US7586485B2 (en) | Controller driver and display apparatus | |
US8421791B2 (en) | Liquid crystal display device | |
JP3578141B2 (ja) | 表示ドライバ、表示ユニット及び電子機器 | |
US9368083B2 (en) | Liquid crystal display device adapted to partial display | |
JP2009109835A (ja) | 液晶表示装置、lcdドライバ、及びlcdドライバの動作方法 | |
JP6645738B2 (ja) | 表示ドライバ、表示システム及び表示パネルの駆動方法 | |
US9542721B2 (en) | Display control device and data processing system | |
US20030160748A1 (en) | Display control circuit, semiconductor device, and portable device | |
JP2007188096A (ja) | 表示駆動制御装置 | |
JP2009080494A (ja) | 携帯通信端末 | |
JP2008003135A (ja) | 電気光学装置、表示データ処理回路、処理方法および電子機器 | |
JP2008076990A (ja) | 液晶駆動装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |