TWI360943B - Class d amplifier circuit - Google Patents

Class d amplifier circuit Download PDF

Info

Publication number
TWI360943B
TWI360943B TW097126537A TW97126537A TWI360943B TW I360943 B TWI360943 B TW I360943B TW 097126537 A TW097126537 A TW 097126537A TW 97126537 A TW97126537 A TW 97126537A TW I360943 B TWI360943 B TW I360943B
Authority
TW
Taiwan
Prior art keywords
pulse
signal
output
circuit
amplifier circuit
Prior art date
Application number
TW097126537A
Other languages
English (en)
Other versions
TW200924377A (en
Inventor
Hirotaka Kawai
Nobuaki Tsuji
Yasuomi Tanaka
Original Assignee
Yamaha Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yamaha Corp filed Critical Yamaha Corp
Publication of TW200924377A publication Critical patent/TW200924377A/zh
Application granted granted Critical
Publication of TWI360943B publication Critical patent/TWI360943B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2173Class D power amplifiers; Switching amplifiers of the bridge type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/03Indexing scheme relating to amplifiers the amplifier being designed for audio applications
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/351Pulse width modulation being used in an amplifying circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Description

九、發明說明: 【發明所屬之技術領域】 本發明係關於一種D級放大器電路,且更特定言之係關 於在輸入一小信號時可實現減小失真與功率損失之D級放 大器電路。 【先前技術】 該D級放大器電路將一輸入信號轉換為具有怪定振幅之 一脈衝寬度調變k號’並放.大該脈衝寬度調變信號的功 率。該D級故大器電路用於放大一音頻信號之功率。由於 該D級放大器電路基於二進制值進行操作,故而可很大程 度地降低一電晶體之損耗而因此可有利地實現高效率。 此類D級故大器電路包括一積體電路,其整合一輸入信 號;一比較電路’其比較該積體電路之輸出信號與一預定 三角信號;以及一脈衝寬度放大器,其放大該比較電路之 輸出信號以藉此作為脈衝信號輸出。該脈衝寬度放大器之 輸出信號係回授至該積體電路之輸入側。該脈衝寬度放大 器之輸出信號通過一低通濾波器,該低通濾波器係藉由一 線圈與一電容器來組態,而因此係作為一類比信號而獲得 以驅動一負载,如一揚聲器。近年來,已經實現一無濾波 器D級放大器電路,其消除了低通濾波器。 如JP-A-2006-42296中所述,為了在輸入信號不具有信 號分量時,即在沒有輸入信號時避免功率損失,該D級放 大器電路應用一差動輸入系統與一延遲電路,以藉此在沒 有輸入信號時將一輸出脈衝之一工作比設定為百分之幾。 129404.doc 1360943 衝之脈衝寬度w很大時,電流流入至一負載中,如一揚聲 器’所以引起功率損失,並且由此類功率損失產生的熱量 亦不可忽略β相應地,該輸出脈衝之脈衝寬度|較佳地要 求儘量小。 儘管該等輸出脈衝係經由該輸出級電路40輸出到該負載 (未顯示),但一般地該輸出級電路40係藉由緩衝器來組 態,該等緩衝器係以一多級方式連接。在此情況下,為了 正確發射該輸出脈衝,特定緩衝器之輸出脈衝需超出下一 級緩衝器之臨限電壓。 然而,若該輸出脈衝之波形由於該緩衝器之輸入電容而 隻遲鈍,則無法將該脈衝充分發射至該下一級緩衝器,有 可能產生不出現任何輸出脈衝的情況。當該輸出脈衝消失 時,在輸入信號很小時會產生失真。另一方面,若該延遲 電路30之延遲量w係設定為大,則在該輸出級電路4〇之延 遲量由於如電源供應或溫度之類的條件而變小時,在沒有 輸入信號時該脈衝寬度貿變大。因此’出現一個問題,即 在該負载(如該揚聲器)之功率損失變大,且從該負載產生 的熱量增多。 【發明内容】 本發明係有鑑於上述問題而作出,並期望在—D級放大 器電路中輸入一小信號時實現減少失真與功率損失。 為了解決上述問題,本發明提供下列配置。 (1)一 D級放大器電路,其包括: -脈衝寬度調變器,其調變輸入信號之脈衝寬度以分別 I29404.doc 1360943 產生第一與第二信號; 一脈衝產生器,其基於嗲笙笛 土㈣等第一與第二信號產生欲輸出 到外部之第一與第二輸出脈衝信號;以及 一調整器,其基於兮笙贫 ._ ^ 、°Λ 一 ”第二輸出脈衝信號或該脈 衝產生裔之一預定節點之一 姽調整該等第一盥第二輸 出脈衝信號之脈衝寬廑以估甘士 > & /、 旦…使其在該輸入信號不具有信號分 里之一狀慼中分別具有預定寬度。 (2) 依據(1)之D級放大器電路,其中: 該脈衝產生器包括: 一延遲單元,其延遲該第二信號以產生-經延遲第二作 號,且可控制該第二信號之—延遲時間; ° 二 -脈衝信號產生器,其輸入該第一信號與該經延遲第 信號以產生該等第-與第二脈衝信號;以及 一緩衝器單元,其放大該等第-與第二脈衝信號之功率 以分別產生該等第-與第二輸出脈衝信號,且輸出該 一與第二輸出脈衝信號到外部以及 該調整器包括: -脈衝债測器,其债測該等第一與第二輪出脈衝信乾中 或者該緩衝H單元之-财節點之― 衝;以及 U存在-脈 之偵測結果 -延遲時間控制器,其依據該脈衝是否存在 來控制該延遲單元之延遲時間。 (3) 依據(2)之D級放大器電路,其中: 延遲時間致使在 該延遲時間控制器控制該延遲單元之該 129404.doc • 10- 1360943 未偵測到該脈衝時較長,並且控制該延遲單元之該延遲時 • 間致使在伯測到該脈衝時較短》 (4) 依據(2)之D級放大器電路,其中: 該脈衝偵測器以一第一週期偵測該脈衝之不存在狀態, 而X比。亥第週期長的一第二週期偵測該脈衝之存在狀 態。 (5) 依據(4)之D級放大n電路,其中該等第—與第二週期係 _ 在一可聽見頻率範圍之外。 (6) 依據(1)之D級放大器電路,其中: 該脈衝產生$包括以—多級方式輕合之反相緩衝器,且 該脈衝產生器之該預定節點係相鄰反相緩衝器之間的一節 點。 ,:據本發明,由於該第一輸出脈衝信號與該第二輸出脈 衝L號之脈衝寬度係依據該第一輸出脈衝信號與該第二輸 出脈衝信號或該脈衝產生器之該預定節點之信號來調整, • 戶斤以可防止該輸出脈衝根本不存在之狀態發生,而該脈衝 寬度係設定為必須且充分的最小值。因此,可在一小輸入 乜號時實現失真與功率損失的減少。 依據本發明,由於監視該第一輸出脈衝信號與該第二輸 .纽衝信號或該緩衝器單元之該預定節點之信號,所以可 直接或間接偵測到該脈衝是否存在於該第一輸出脈衝信號 與該第二輸出脈衝信號中。另外,由於該延遲時間係依據 該等脈衝是否存在來調整,所以可在小輸入信號時實現失 真與功率損失之減少。 129404.doc • 1卜 1360943 依據本發明’該延遲時間押备丨 门径制盗控制該延遲單元之延遲 時間致使在未偵測到該脈衝時赫 衝時較長’並且控制該延遲單元 之延遲時間致使在偵測到該脈徐 , 脈衝時較短。在此情況下,由 於當未彳貞測到該脈衝時該延遲置;^ & 逆遲早疋之該延遲時間係設定為 較長’所以可使該脈衝出現,而因此可在小輸入信號時減 少失真。此外’由於當價測到該脈衝時該延遲單元之延遲
時間係設定為較短,所以可使該脈衝寬度較短,因此可減 少功率損失。 依據本發明’該脈衝偵測器以一第一週期偵測該脈衝之 不存在狀態,而以比該第-週期長的—第二㈣偵測該脈 衝之存在狀態。在此情況下,由於該脈衝之不存在狀態可 比該脈衝之存在狀態更早偵測到,所以可以儘早偵測該脈 衝之消失,因此確保在小輸入信號時減少失真。此外,該 第一週期與該第二週期之每一者係設定為在該可聽見頻率
範圍之外,從而可防止由於脈衝寬度之切換所導致的雜訊 產生。 【實施方式】 下文將參考附圖說明依據本發明之一具體實施例。圖丄 係顯示依據該具體實施例之一種D級放大器電路1〇〇的組離 之方塊圖。在該圖中,與圖4中元件相同之元件係由共同 符號來表示。如該圖所示’該D級放大器電路1〇〇包括一正 輪入端子、一負輸入端子、一正輸出端子及一負輸出端 子。一輸入信號Vin+係供應到該正輸入端子,而—輸入作 號Vin-係供應到該負輸入端子。一脈衝寬度調變信號〇utp 129404.doc 1360943 係從該正輸出端子輸出,而一脈衝寬度調變信號〇ut]VH^· 從該負輸出端子輸出。即,該等輸入信號Vin係以一差動 輸入形式施加。該等脈衝寬度調變信號〇utP、0utM係耦 合至一負載’如一未顯示的揚聲器。因此,該負載,如該 揚聲器’係藉由OutP與OutM之一差動信號來操作。在此 具體實施例中’儘管該放大器電路經組態為一無濾波器型 D級放大器電路’其係耦合至該負載而不使用一低通濾波 器’但是該放大器電路可經組態為一正規型D級放大器電 路,其係經由一低通濾波器耦合至該負載。 該D級放大器電路丨00包括:一 Pwm信號產生部分XI, 其係藉由電阻器R1至R6、電容器C1至C4、一運算放大器 11、比較器1 2a、1 2b及一個三角波產生電路2〇來組態;一 邏輯電路部分X2 ’其係藉由反相器13a、13b及NAND電路 14a、14b來組態;以及一調整部分χ3 ,其係藉由一輸出級 電路40、一延遲量可變電路5〇、一脈衝監視器電路6〇及一 升/降計數器70來組態。 在該PWM信號產生部分χι中,將經由該電阻器R1之輸 入信號V丨η +以及亦將經由該電阻器R 3之一回授信號供應給 該運舁放大器11之正輸入端子。將經由該電阻器尺2之輸入 U VirH還將經由該電阻器以之—回授信號供應給該運 算放大器11之負輸人端子。了型次要差動電路係分別提供 ;X運算放大器11之正輸出端子與負輸入端子之間及該運 算放大器之負輸出端子與正輸入端子之間。該運算放大器 U之負輸出端子與正輸人端子之間的差動電路係藉由該等 129404.doc -J3· 1360943 電容器Cl、C3與該電阻器R5來組態,該電阻器R5係提供 於此等電容器與接地之間的連接點之間》該運算放大器11 之正輸出端子與負輸入端子之間的差動電路係藉由該等電 谷益C2、C4與電阻器R6來組態,該電阻器R6係提供於此 等電谷器與該接地之間的連接點之間。由於在該運算放大 器11之一回授迴路中提供該等差動電路之每一者,所以包 括該放大器與該差動電路之運算放大器用作一積體電路, 該積體電路構成該輸入信號Vin與該回授信號,然後讓該 構成信號經受該次要差動並輸出一整合信號。 該二角波產生電路20產生具有恆定振幅之一個三角波信 號。該三角波信號之頻率係設定為高於該輸入信號Vin之 頻率。在此具體實施例中,該輸入信號Vin之最大頻率係 20 KHz ’且該三角波信號之頻率係2〇〇 κΗζ。可鑑於減少 不必要的電磁輻射而擴展該三角波信號之頻譜。pwM信號 產生部分基於該三角波信號與該整合信號,產生一脈衝寬 度調變信號A與一脈衝寬度調變信制。當該整合信號之 :準超出該三角波信號之位準時,該等比較器⑶、⑶之 母-比較器輸出高位準’而當該整合信號之位準變得低於 該三角波信號之位準時,其輸出一低位準。 該延遲量可變電路50延遲該輸出信❹以產生一輸出 該延遲量可變電㈣可依據來自該升/降計數器7〇之 一控制信號CTL改變該延遲量。圖2係顯示該延遲量可變 電路50與該升/降計數器7G之組態之—範㈣一方塊圖。 該升/降計數器70係以-在—調升信號變得活躍時增加一 129404.doc 1360943 計數值而在一調降信號變得活躍時減少該計數值之方式來 給一未顯示的時脈信號計數之一計數器。該升/降計數器 70輸出代表計數值之n位元的控制信號CTL(n係等於或大於 2之一自然數)到該延遲量可變電路5〇。 該延遲量可變電路50包括藉由電晶體^^至^以及電晶 體i rN 1至i rN3木組態之一反相器ιην 1〇、一電容器cu、一 反相器Invll、一恆定電流電路51以及一選擇電路52。該 反相器InvlO對電容器C11進行充電與放電,而針對該電容 器之一驅動信號的量值係依據流經該電晶體Trp丨之一電流 來決定。當該驅動電流變大時,由於該電容器cn之充電/ 放電時間週期變短,所以該延遲量可變電路50之延遲時間 變短。相反地,當該驅動電流變小時,由於該電容器eil 之充電/放電時間週期變長,所以該延遲量可變電路50之 延遲時間變長。 該恆定電流電路51與該選擇電路52具有一調整流入至該 電晶體TrP 1中之電流量的功能《該恆定電流電路5丨包括η 個恆定電流源51-1、51-2、…5 1-η,而該選擇電路52包括η 個開關SW1、SW2、...SWn。該等η個開關SW1至SWn之開/ 關狀態係分別藉由η位元控制信號CTL之個別位元來控 制。在此具體實施例中,該等恆定電流源5 1 · 1至5 1 ·η之電 流量係設定為隨其後置字變大而變大。該控制信號CTL以 一方式控制該等開關SW1至SWn而使得當該升/降計數器70 之計數值較大時,從該等恆定電流源5 1-1至5 1-n中選擇輸 出一較小電流值之恆定電流源,而當該升/降計數器70之 129404.doc 15 1360943 計數值較小時,從該等恆定電流源幻“至“"中選擇輸出 一較大電流值之恆定電流源。 該延遲量可變電路50之組態僅顯示一範例,而本發明可 應用具有各種組態的延遲量可變電路,只要可依據該升/ 降计數器70之計數值而改變該延遲量。
說明將返回圖1。該邏輯電路部分乂2輸入該輪出信號A 與藉由由該延遲量可變電路5〇延遲該輸出信號8而獲得之 輸出信號Bd,輸出藉由讓該輸出信號a之反相信號與該 輸出信號Bd經受NAND邏輯運算而獲得之一 nand信號/ 且還輸出藉由讓該輸出信號A與該輸出信號如之反相_號 經受該NAND邏輯運算而獲得之一财仙信號。該外部負 載(例如該揚聲器)係藉由此等NAND信號之間的差來驅 動。該輸出級電路40係藉由以一多級方式輕合該等反相緩
:衝,視器電路_測自該輸出級電路4〇輸出之輸出脈 降=1否存纟i依據相結果輸出該調升信號或該調 號到該升/降計數器7〇。具體而言,當伯測到該等輸 _衝時,該脈衝監視器電路輸出該調降信號,當未伯測 ’J該等輸出脈衝時,其輸出該調升信號1,在此且 中,當偵測到該等輸出脈衝時令 :: =衝寬度變窄,而當未偵測到該等輸出脈衝時令= 遲量變大以使該輸出脈衝寬度出現。 ,該脈衝監視器電路6〇可監視 鄰緩衝器之間的—節點之信 電路40之相 1貝冽5亥輸出脈衝是否存 I29404.doc 1360943 〇 圓3係顯示該脈衝監視器電路6〇的組態之一範例之一方 塊圖。該脈衝監視器電路60係藉由產生調升信號之一調升 信號產生部分60a與產生調降信號之一調降信號產生部分 60b來組態。在此具體實施例中,輸入至該輸出級電路 之多級緩衝器的最後一級之反相器中的脈衝pP、pM係輸 出到該調升信號產生部分60a之一 AND電路61。
因此’當該等脈衝pP、pM中至少一者變成一低位準 時,該AND電路61輸出一低位準之一重設信號,該等脈衝 分別係該等輸出脈衝OutP、〇utM之反相信號。該重設信 號係供應至D正反器FF1、FF2之重設端子。當該等正反器 FF1、FF2之每一者的重設端子之電壓變成低位準時,該等 D正反器將其輸出信號之邏輯位準強制設定為一低位準。 因此,當該等輸出脈衝0utP、0utM之每一者係低位準且
因此在一時脈信號Ckl的兩個週期期間不存在任何脈衝 時’該調升信號變成高位準。 —反相器62使該調升信號反相,並將該經反相調升信號 供應至該等D正反器FF3 當該等D正反 FF4之重設端子。 器FF3、FF4之每一者之重設終端之電壓變成低位準時,將 其該輸出信號之邏輯位準強制設定為一低位準。因此,當 該等輸出脈衝〇UtP、0utM交替呈現一高位準脈衝時二 當一時脈信號Ck2的兩個週期期間該調升信號根本不變成 高位準時,該調降信號變成高位準。 在此情況下 該時脈信號Ckl之頻率係設定為 充分大於 129404.doc 1360943 時脈信號Ck2之頻率。舉例而言,該時脈信號Ckl之頻率 係設定為100 KHz,而時脈信號Ck2之頻率係設定為⑴卜 該等時脈信號之每一者之頻率均在可聽見頻率範圍(2〇Hz 至20 KHz)之外。該時脈信號Ckl之頻率係設定為20 KHz或 更多而時脈信號Ck2之頻率係設定為2〇 Hz或更少的原因如 下即,田該調升k號或該調降信號變成高位準時,改變 該等輸出脈衝OutP、〇utM之脈衝寬度或產生該等輸出脈 衝OutP、〇utM。因此,當該調升信號或該調降信號之切 換在該可聽見頻率範圍之内,則出現雜訊。所以,該時脈 信號Ck 1與該時脈信號Ck2之每一者的頻率係設定在該可 聽見頻率範圍之外。 此外,由於該時脈信號Ckl之頻率係設定為頗大於時脈 仏號0^2之頻率,所以當該等輸出脈衝〇utp、〇utM消失時 立即輸出該調升信號,而當該等輸出脈衝〇utp、〇utM出 現時相對較緩慢地輸出該調降信號。因此,可使得該等輸 出脈衝OutP、OutM消失的時間週期儘量小,從而在小輸 入信號時抑制產生失真。另外,當偵測到該等輸出脈衝 時,由於該延遲量受控制而變得很小,即該輸出脈衝寬度 党控制而變得很短,所以可將該輸出脈衝寬度保持於幾乎 最小值。因此,可實現在該小輸入信號時失真與功率損失 的減少。 依據前述組態,該具體實施例實行下述操作。即,該脈 衝監視器電路60偵測從該輸出級電路4〇輸出之輸出脈衝 OutP、〇utM是否存在。當輸出脈衝〇utp、〇utM皆不存在 129404.doc 時,該脈衝監視器電路60輪出調升信號到升/降計數器 70,而當輸出脈衝0utp、〇_存在時,其輸出調降信號 到升/降計數器70 〇升/降計數器7〇依據該調升信號與該調 降k號計數該值,巾#該計數值很大,即當輸出脈衝 OutP、OutM消失時,輪出該信號以增加該延遲量可變電 路50之延遲量。在此情況下,由於輸出脈衝OutP、0utM 皆不存在的時間週期變長,因此將該延遲量設定為更大。 相反地’當該計數值很小時,即當該等輸出脈衝〇utp、 OutM存在時,該計數器輸出該信號以減少該延遲量可變 電路50之延遲量。在此情況下,由於輸出脈衝OutP、
OutM存在的時間週期變長,因此將該延遲量設定為更 /J\ 〇 當該延遲量可變電路50之延遲量變得更大時,由於該輸 出脈衝寬度變得更大,所以該等輸出脈衝〇utP、〇utM出 現。相反地’當該延遲量可變電路5〇之延遲量變得更小 時’該輸出脈衝寬度變得更小《在此具體實施例中,由於 持續實行此控制,所以在沒有輸入信號時亦可防止輸出脈 衝根本不存在的狀態發生。因此可減少在小輸入信號時的 失真。另外,由於該脈衝寬度係設定為必須且充分的最小 值’因此可實現功率損失的減少。 【圖式簡單說明】 圖1係顯示依據一具體實施例之一 D級放大器電路1 00的 組態之一方塊圖。 圖2係顯示一延遲量可變電路與一升/降計數器之組態之 129404.doc -19- 1360943 一範例的〜 圖3係
方塊圖。 示該脈衝監視器電路的 組態之一範例之方塊
圖4作· B T' 1員示使用一延遲電路之先前技術D級放大器電路的 組態之〜方塊圖。 圖5係顯示在沒有輸入信號與在一小輸入信號時的輪出 脈衝之一圖式。
【主要元件符號說明】 11 運算放大器 12a 比較器 12b 比較器 13a 反相器 13b 反相器 14a NAND電路 14b NAND電路 20 三角波產生電路 30 延遲電路 40 輸出級電路 50 延遲量可變電路 51 恆定電流電路 51-1 ' 51-2 ' ...51-n 恆定電流源 52 選擇電路 60 脈衝監視器電路 60a 調升信號產生部分 129404.doc •20- 1360943
60b 61 62 70 100 200 Cl C2 C3 C4 Cll FF1 FF2 FF3 FF4 InvlO Invl 1 R1 R2 R3 R4 R5 R6 SW1 ' SW2 > ...SWn 調降信號產生部分 AND電路 反相器 升/降計數器 D級放大器電路 D級放大器電路 電容器 電容器 電容器 電容器 電容器 D正反器 D正反器 D正反器 D正反器 反相器 反相器 電阻器 電阻器 電阻器 電阻器 電阻器 電阻器 開關 129404.doc -21 - 1360943
TrNl 至 TrN3 TrPl 至 TrP4 XI X2 X3 電晶體 電晶體 PWM信號產生部分 邏輯電路部分 調整部分
129404.doc -22-

Claims (1)

  1. 第〇97126537號專利申請案/〇0年以月1日修正才. , , 中文申請專利範園替換本(100 十、申請專利範圍: 1·—種D級放大器電路,其包括: 一脈衝寬度調變器,其將複數輸入信號進行脈衝寬度 調變以分別產生第一與第二信號; 一延遲單,其延遲該第二信號一可變延遲時間,以 產生一經延遲第二信號; 一緩衝盗單兀,其基於該第一信號及該經延遲第二信 號輸出第一與第二輸出脈衝信號; 一脈衝監視器電路,其偵測該等第一與第二輸出脈衝 信號之每一者中、或者在該緩衝器單元之複數預定節點 之與該等第一與第二輸出脈衝信號相關聯的複數信號 中,是否存在一脈衝;及 一延遲時間控制器,其控制該第二信號之該可變延遲 時間,致使其在該脈衝監視器電路未偵測出脈衝時較 長,並且在該脈衝監視器電路偵測出脈衝時較短。 2.如請求項1之d級放大器電路,其中 5亥等第一與第二輸出脈衝信號之脈衝寬度調整成在該 等輸入信號不具有信號分量之一狀態中分別具有預定寬 度。 3·如請求項1之D級放大器電路,其中 s亥緩衝器單元包含第一信號路徑,其用以產生並輸出 該第一輸出脈衝至外部;及第二信號路徑,其用以產生 並輸出該第二輸出脈衝至外部;且 該緩衝器單元之該等預定節點係位於該第一信號路徑 129404-1001209.doc 1360943 及該第二信號路徑》 4·如請求項3之D級放大器電路,其中 該脈衝監視器電路在該第一信號路徑之該預定節點之 一信號不具有信號分量且該第二信號路徑之該預定節點 之一信號不具有信號分量時,偵測該脈衝不存在。 5·如請求項1之D級放大器電路,其中 該緩衝器單元包含以一多級方式耦合之複數反相緩衝 器’而該等預定節點係位於相鄰反相緩衝器之間。 6.如請求項1之D級放大器電路,其中 該脈衝監視器電路在該第一輸出脈衝信號不具有脈衝 分量且該第二輸出脈衝信號不具有脈衝分量時,偵測該 脈衝不存在。 如請求項1之D級放大器電路,其中 該脈衝監視器電路以一第一週期读測該脈衝之不存在 狀態’而以一第二週期偵測該脈衝之存在狀態’藉此偵 測該脈衝是否存在。 8. 一種D級放大器電路,其包括·· 一脈衝寬度調變器,並胳〜 八將複數輸入信號進行脈衝寬度 調變以分別產生第一與第二信號; 一延遲單元,其延遲 ― 八疋毪这第一k旎一可變延遲時間,以 產生一經延遲第二信號; 一緩衝器單元,苴其於兮贫 一於该第-信號及該經延遲第二信 唬輸出第-與第二輸出脈衝信號; 一脈衝監視器電路, 其读測該等第-與第二輪出脈衝 129404-1001209.doc •2· °號之每者中、或者在該緩衝器單元之複數預定節點 之與該等第一與第二輸出脈衝信號相關聯的複數信號 中,是否存在一脈衝;該脈衝監視器電路藉由使用一具 有第一頻率之第一時鐘信號偵測該脈衝不存在,且藉由 使用-具有比第一頻率低之第二頻率之第二時鐘信號偵 測該脈衝存在;及 一延遲時間控制器,其依據該脈衝之是否存在之偵測 結果來控制該第二信號之該可變延遲時間。 9.如請求項8之〇級放大器電路,其中 «亥4第一與第二頻率係在一可聽見頻率範圍之外。 10·如請求項8之D級放大器電路,其中 該延遲時間控制器控制該可變延遲時間致使在未偵測 到該脈衝時較長,並且控制該延遲時間致使在偵測到該 脈衝時較短。 11. 如請求項8之D級放大器電路,其中 該緩衝器單元包含以一多級方式叙合之複數反相緩衝 ,而該等預定節點係位於相鄰反相緩衝器之間。 12. 如請求項8之D級放大器電路,其中 該等第一與第二輸出脈衝信號之脈衝寬度調整成在該 輸入信號不具有信號分量之一狀態中分別具有預定寬 度。 13. 如請求項8之D級放大器電路,其中 該緩衝器單元包含第一信號路徑,其用以產生並輸出 該第一輸出脈衝至外部;及第二信號路徑,其用以產生 129404-1001209.doc 丄 並輸出該第二輸出脈衝至外部;且 該緩衝器單元之該等預定 夂即點係位於該第—信號路徑 及該第二信號路徑。 14.如請求項8之〇級放大器電路,其中 該脈衝監視器電路基於第一時鐘信號以一第—週 測該脈衝之不存在狀態,且基於第二時鐘信號以—第二 週期偵測該脈衝之存在狀態’藉此偵測該脈衝是否存 在。 于 —種D級放大器電路,其包括: 一脈衝寬度調變器’其將複數輸人信號進行脈衝寬度 調變以分別產生第一與第二信號; 又 -延遲單70’其延遲該第二信號一可變延遲時間,以 產生一經延遲第二信號; 。一緩衝器單元,其基於該第—信號及該經延遲第二信 號輸出第一與第二輸出脈衝信號; J脈衝監視器電路,其偵測該等第一與第二輸出脈衝 W之母—者中、或者在該緩衝11單元之複數預定節點 之/、該等第一與第二輪出脈衝信號相關聯的複數信號 中’是否存在一脈衝;及 -延遲時間控制器,其依據該脈衝之是否存在之偵測 結果來控制該第二信號之該可變延遲時間·且 。。該緩衝器單元包含以一多級方式耦合之複數反相緩衝 盗,而該等預定節點係位於相鄰反相緩衝器之間。 16.如請求項15之〇級放大器電路,其中 129404-100l209.doc -4 - 1360943 該脈衝監視器電路以一第一週期债測該脈衝之不存在 狀態,而以一第二週期偵測該脈衝之存在狀態,藉此偵 測該脈衝是否存在。 129404-1001209.doc
TW097126537A 2007-07-13 2008-07-11 Class d amplifier circuit TWI360943B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007184006A JP4513832B2 (ja) 2007-07-13 2007-07-13 D級増幅回路

Publications (2)

Publication Number Publication Date
TW200924377A TW200924377A (en) 2009-06-01
TWI360943B true TWI360943B (en) 2012-03-21

Family

ID=39938273

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097126537A TWI360943B (en) 2007-07-13 2008-07-11 Class d amplifier circuit

Country Status (6)

Country Link
US (1) US7990211B2 (zh)
EP (1) EP2015447A1 (zh)
JP (1) JP4513832B2 (zh)
KR (1) KR101067985B1 (zh)
CN (1) CN101394153B (zh)
TW (1) TWI360943B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI760158B (zh) * 2021-03-25 2022-04-01 達發科技股份有限公司 橋式負載d類功率放大器、音訊放大電路與其相關之控制方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010087391A1 (ja) 2009-02-02 2010-08-05 三鷹光器株式会社 非接触表面形状測定方法およびその装置
TWI663832B (zh) * 2014-04-02 2019-06-21 南洋理工大學 用於切換電路和切換放大器的停滯時間電路
JP6381960B2 (ja) * 2014-05-07 2018-08-29 ローム株式会社 オーディオアンプ、オーディオ出力回路、オーディオ用集積回路、電子機器、オーディオ信号の増幅方法
KR102247548B1 (ko) 2014-08-04 2021-05-04 삼성전자주식회사 전압 변환기 및 전압 변환기의 전압 변환 방법
JP2016171538A (ja) 2015-03-16 2016-09-23 株式会社東芝 増幅回路
CN112886933B (zh) * 2021-01-13 2022-10-04 上海艾为电子技术股份有限公司 D类音频放大器及其自适应脉宽调整方法、电子设备
CN112910427A (zh) * 2021-01-13 2021-06-04 上海艾为电子技术股份有限公司 D类音频放大器及其自适应脉宽调整方法、电子设备

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5884323A (en) * 1995-10-13 1999-03-16 3Com Corporation Extendible method and apparatus for synchronizing files on two different computer systems
JP2002536903A (ja) * 1999-02-05 2002-10-29 テキサス インスツルメンツ、コペンハーゲン エイピーエス ディジタル増幅器の出力段からの雑音およびエラーを補償するための回路
JP3836723B2 (ja) * 1999-09-23 2006-10-25 シラス ロジック、インコーポレイテッド スイッチング回路をプッシュ−プルする不感時間の適宜な制御
US6294954B1 (en) * 1999-09-23 2001-09-25 Audiologic, Incorporated Adaptive dead time control for switching circuits
JP4710298B2 (ja) * 2003-11-26 2011-06-29 ヤマハ株式会社 D級増幅器
JP4566566B2 (ja) * 2004-01-21 2010-10-20 パナソニック株式会社 電力増幅装置
JP2005244595A (ja) * 2004-02-26 2005-09-08 Denon Ltd デジタルアンプ
JP2005268850A (ja) * 2004-03-16 2005-09-29 Sony Corp パルス信号処理回路
JP2005322957A (ja) * 2004-05-06 2005-11-17 Nec Electronics Corp D級アンプ
JP2006033499A (ja) * 2004-07-16 2006-02-02 Sony Corp D級増幅器
CN1728545A (zh) * 2004-07-27 2006-02-01 冯凯武 反馈比较式数字类功率放大器
US7778324B2 (en) 2005-11-18 2010-08-17 Harman International Industries, Incorporated System for dynamic time offsetting in interleaved power amplifiers
JP4640274B2 (ja) * 2006-07-07 2011-03-02 ヤマハ株式会社 D級増幅器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI760158B (zh) * 2021-03-25 2022-04-01 達發科技股份有限公司 橋式負載d類功率放大器、音訊放大電路與其相關之控制方法

Also Published As

Publication number Publication date
CN101394153A (zh) 2009-03-25
TW200924377A (en) 2009-06-01
KR101067985B1 (ko) 2011-09-26
JP2009021903A (ja) 2009-01-29
CN101394153B (zh) 2011-11-16
KR20090007239A (ko) 2009-01-16
EP2015447A1 (en) 2009-01-14
US7990211B2 (en) 2011-08-02
JP4513832B2 (ja) 2010-07-28
US20090027121A1 (en) 2009-01-29

Similar Documents

Publication Publication Date Title
TWI360943B (en) Class d amplifier circuit
TWI336555B (en) Switching audio power amplifier with de-noise function
US7385444B2 (en) Class D amplifier
US7242248B1 (en) Class D amplifier
KR102062541B1 (ko) 전하 펌프 레귤레이터 회로
EP1594224A1 (en) Class D amplifier
JP5442636B2 (ja) D級電力増幅器
US7298209B1 (en) Class D amplifier
US7545207B2 (en) Control circuit and method for a switching amplifier
CN112910427A (zh) D类音频放大器及其自适应脉宽调整方法、电子设备
CN112886933B (zh) D类音频放大器及其自适应脉宽调整方法、电子设备
JP2007124625A (ja) D級増幅器
EP3714543B1 (en) Class-d amplifier with duty cycle control
JP4408912B2 (ja) D級増幅回路
US7388426B2 (en) Control circuit and method for a switching amplifier
JP4466695B2 (ja) D級増幅回路
JP2013157847A (ja) 三角波発生回路およびd級増幅器
JP5376311B2 (ja) 半導体装置および電子機器
JPH08116220A (ja) 電力増幅装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees