TWI304261B - Integrated inductor - Google Patents

Integrated inductor Download PDF

Info

Publication number
TWI304261B
TWI304261B TW094135491A TW94135491A TWI304261B TW I304261 B TWI304261 B TW I304261B TW 094135491 A TW094135491 A TW 094135491A TW 94135491 A TW94135491 A TW 94135491A TW I304261 B TWI304261 B TW I304261B
Authority
TW
Taiwan
Prior art keywords
pattern
layer
metal
inductive component
metal material
Prior art date
Application number
TW094135491A
Other languages
English (en)
Other versions
TW200715548A (en
Inventor
Ta Hsun Yeh
Yuh Sheng Jean
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to TW094135491A priority Critical patent/TWI304261B/zh
Priority to US11/548,687 priority patent/US7612645B2/en
Priority to JP2006277978A priority patent/JP2007110129A/ja
Publication of TW200715548A publication Critical patent/TW200715548A/zh
Application granted granted Critical
Publication of TWI304261B publication Critical patent/TWI304261B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5227Inductive arrangements or effects of, or between, wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F27/00Details of transformers or inductances, in general
    • H01F27/34Special means for preventing or reducing unwanted electric or magnetic effects, e.g. no-load losses, reactive currents, harmonics, oscillations, leakage fields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Coils Or Transformers For Communication (AREA)

Description

!304261 九、發明說明: 【發明所屬之技術領域】 本發明係與積體f路技術相關H種積體魏元件結構。 【先前技術】 件目前已廣泛地應用在各式電子電路,例如變壓器 (transformer)、電力轉換器(p〇werc〇nverter)、射頻⑽)電路與微波 • 電路等上。在積體電路設計的領域當中,主流的趨勢係希望儘可 %地將電路it件整合於積體電路當巾,藉以將整體電路之製造成 本降至最低’因此同樣的原則也被應用在電感元件的設計上,亦 即將電感70件與其他電路元件整合製作於積體電路當中,也就是 所謂的積體電感元件(integratedinduct〇r)。一般來說,積體電感 元件可以選擇使用標準邏輯製程(logic baselineprocess)或是其他 特殊I私,例如射頻製程(gp baseline process),來進行製造,然 ^ 而其均各有利弊。 利用標準邏輯製程所製造出來的積體電感元件,由於與電路其 他部份使用同樣的製程技術,且邏輯製程的成本較為低廉,故整 體電路的製造成本較低。但是卻因用來製造電感線圈圖案之金屬 導線厚度有限(以0.13/zm之CMOS邏輯製程為例,其最頂層之 金屬厚度約為8-10千埃)’而導致電阻值過高,再加上寄生電容值 難以降低’致使所製造出來的電感元件之品質(quality factor: Q) 不佳,而影響電路之效能,尤以需於高速操作之RF應用為甚。另 5 !304261 —方面’利用如RF製程等之特殊製程所製造出來的積體電感元 件’由於用來製造電感線圈圖案之金屬導線厚度較大(以〇 & #加 之RF製程為例,其最頂層之金屬厚度可達2〇千埃以上,乃至於 約30千埃的程度),使得電阻值得以大幅降低,而得到品質較佳 之電感元件。但是特殊製程通常會因製造過程較為複雜,時^ 要更多層之光罩使能完成,故將使得整體電路製造成本大幅增加而。 _ 【發明内容】 本發明之目的之-在於提供—種具有簡單縣、低成本、與高 Q值之積體電感元件。 〃 根據本發明之申料職圍,係提供_種频電献件。上述 積體電感元件係形成於-積體電路中,其包含有—金屬層圖案, -重配置層圖案形成於較該金屬層_更上層之位置,以及一插 塞層圖案,形成於介於該金屬層圖案及該重配置層圖案之間之位 置並‘笔地接觸該金屬層圖案及該重配置層圖案。 根據本發明之申請專利細,另提供—種積體電感元件 。上述 積體電感元件係其係形成於-積體電路中,其包含有—基底、一 第:金屬材料_形成於該基底之上方,以及—第二金屬材料圖 案形成於較該第-金屬材料圖案更上層的位置並導電地接觸該第 、’屬材料圖案。由$苐—金屬材料圖案及該第二金屬材料圖案 所構成之該電感元件係提供一顯著的電感值,且該第一金屬材料 6 1304261 圖案第二金屬材料醜係由不同之金屬材料所形成。 【實施方式】 睛參考第1圖。第1圖為依據本發明一實施例之積體電感元件 10之不意圖,其中包含上方所示之上視圖、以及下方所示沿著上 視圖中AA,線段之剖面圖。於第丨圖之上視圖中,本實施例之積 體電感元件ίο係為一以積體電路之佈局圖案(layoutpattem)所 • 形成、圈數為2·5圈之矩型線圈圖案(rectangular-shaped e〇u pattern)。積體電感元件ι〇於線圈之兩末端分別具有兩個端點 (terminal) 20、22,用來連接電路之其他部份,其中端點2〇由於 位於線圈之内侧,故通常會透過插塞(via)及不同層之金屬層來 與電路之其他部份連接。於第i圖之剖面圖中,本實施例之積體 電感元件10的線圈部份係由所使用之製程技術當中之最頂層金屬 層(top metal layer) 14、插塞層(viaiayer) μ、以及重配置層 (redistributionlayer,RDL) 18依序堆疊而成。而於圖中亦可看出, • 如前所述之端點20係利用插塞24及較下層金屬層(於此處為最 頂層之下一層26)來對外部連接。至於上述之最頂層金屬層14、 插塞層16、以及重配置層18 ,乃至於其他較下層金屬層26等積 體電路結構,則均形成於一基底12的上方。 热省此項技彳标者應理解’積體電感元件1〇除了如本實施例以 矩型線圈圖案來實現之外,其亦可使用螺旋形線圈圖案 (spiral-shaped coil pattern)、或是其他現存已知或未知之線圈圖案或 7 1304261 方式實現’而不以此為本發明之限制。 接下來將以UMC之〇·13,標準邏輯製程(1〇gicbasdine process)為例’以進倾明。於第丨圖之實施射,最頂層金屬 層(廳P)14係以銅為材料,其厚度大約為8千埃(kii_gs_ 而其見度厚度比則通常為1〇:1,但並不以此為限。插塞層i6係以 銘為材料,其厚度大約為u千埃。重配置層18亦以铭為材料, φ '、厚度大、力為12千埃。於此處須注意的是,於-般製程的應用當 中,重配置層18的功能係用來形成於連接墊結構(b〇ndpad structure)之上方作為導電媒介,以避免金屬層之銅材料曝露於外 界,而於本實施例中,則將原本僅使驗連接塾之重配置層18, 用於形成積體電感元件之-部份。又於一般積體電路佈局的設計 原則(designrule)當中,通常會對插塞層16之圖案加有一定之 限制,例如通常來說單-插塞的大小須限制在一定範圍内,如長 丸不超過特疋大小之正方形金屬島結構(metalislan(j_cture), •而島和島之間亦須具有一定之間距,否則即違反設計原則,然而 於本實施例中,則於進行插塞層16之佈局時刻意忽視一般的設計 原則,而使得於積體電感元件10中用來連接最頂層金屬層14及 重配置層18之插塞層16,形成與最頂層金屬層14及重配置層18 具有同樣之線圈圖案。 依照上述實施例所形成之積體電感元件10,係由厚8千埃之銅 金屬層14、厚11千埃之鋁金屬層16、以及厚12千埃之鋁重配置 1304261 層I8相互堆疊而成,如此則由於可資導電之總體金屬厚度很大(在 此為8千埃之銅加上Π千埃之銘再加± 12千埃之銘),使得積體 電感元件10之導電面積增加,而寄生電阻職之大幅降低。從另 一角度觀之,亦可視為三層之寄生電阻相互並聯,而使得整體之 等效電阻值大幅減少。故由此觀之,可知_本實施例所述之技 術所形成之積體電感元件,即使在不採用製造成本高昂之特殊製 程(如RF製程)’而僅使用鮮邏輯製程的情形之下,仍然能夠 將積體電感元件10之寄生電阻效應減至最低;有更甚者,由於在 本實施例中,積體電感元件10係以最頂層金屬層14以及形成於 其^之更上層金屬材料所構成,故其與基底12之間之距離得以盡 可能地提升,贿得積㈣航件1G之寄生電容效麟至最低。 如此則能觸顏電感元件1G之品__提升至最高。 於此處顶;主思的疋,雖然於上述實施例中,插塞層係以忽 視設計原則、形成與最頂層金屬層14及重配置層18職之線^ 圖案的方絲實現,但是此並縣個之關餅。酶塞層 即使以不教設計細、亦即複油金屬島之形絲佈於最頂層 金屬層14及重配置層18的實現方式,亦可達到相同的效果,、^ 此時所能造紅寄生電阻降低,其姐將不似觀實施方式來得 顯著。而如熟習此項技術者所廣泛悉知,於上述實施例中雖然 败之0.13脾標準邏輯製程為例,但此並非本發明之限制條 件’即使使用其他製造廠商(例如TSMC、SMIC等)之製程技術 亦可達到相同之效果’—般來說,αΐ3 _標準邏輯製程之^頂: 1304261 $層厚度大約條8千埃及1G倾之間’重配歸(或其他位 /瑕頂層金屬層上方之金屬材料)厚度大約介於n千埃及u千 埃之間,而其二者之間之插塞層厚度則大約介於1〇千埃及12千 埃之間。當然:,本實施例所述之技術並不限於使肢13_標準 邏,製程,其他種類之製程、乃至於維度較為大或為小 =製程’均可採狀。然隨著製程維度愈來愈小,亦即更先進之 製程技術(例如90nm、65mn、45nm、乃至於更小),對高品質之 • 電感元件要求漸高,此技術之優點會更為明顯。 請參閱第2圖,第2圖為依據本發明另一實施例之積體電感元 件50之示意圖,其中包含上方所示之上視圖、以及下方所示沿著 上視圖巾BB'線段之剖面圖。於第2圖中所示之實施例係與第ι 圖中所示者十分相似,故_之元件與其功能作料在此不再另 行贅述’惟第2圖中並無形成如第】圖中之重配置層於積體電感 元件5〇巾,而僅韻銅騎料之最顧金朗M以及以銘為材 • 料之插塞層56所形成之線關案作為積體電感元件%之組成部 份。於本實施例巾’於進行插塞層%之佈局時亦刻意忽視一般的 設計原則,而使得插塞層56形成與最頂層金屬層54具有同樣之 線调圖案。如此則積體電感元件5〇可視為由兩種不同金屬材料之 線圈圖案相互堆疊而成,而於電路效果上如同兩電阻相互並聯, 而同樣可收寄生電阻降低之效。 最後值得注意的是為方便說明起見,上述積體電感元件之金屬 1304261 層圖案、插塞層圖案、與重配置層圖案間的介電層並未顯示於圖 示中。另外,上述積體電感元件之線圈線寬、線圈圈數、線圈圖 案形狀’以及兩端點之位置等均可視情況加以調整,而不限於上 述實施例所揭示者。 由上述可知,由於本發明積體電感元件係由金屬層圖案、插塞 層圖案、與重配置層圖案堆疊而成,同時其製作係整合於標準邏 _ 輯製程中,因此具有較低之電阻值與較高之Q值,同時不致增加 領外成本。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍 所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。 【圖式簡單說明】 圖為依據本發明一實施例之積體電感元件之示意圖。 圖為依據本發明另一實施例之積體電感元件之示意圖。 11 1304261 【主要元件符號說明】 10 積體電感元件 12 基底 14 最頂層金屬層 16 插塞層 18 重配置層 20 端點 22 端點 24 插塞 26 較下層金屬層 50 積體電感元件 52 基底 54 最頂層金屬層 56 插塞層 60 端點 62 端點 64 插塞 66 較下層金屬層
12

Claims (1)

1304261 申請專利範圍: RfM)正替換頁;
1· 一種電感元件,其係形成於一積體電路中,該電感元件包含 有·· 一金屬層圖案(metal layer pattern ); 一重配置層圖案(redistribution layer pattern),形成於較該金 屬層圖案更上層之位置’射該重輯層_依據積體 電路連接墊結構而形成;以及 -插塞層圖案(via — pattern) ’形成於介於該金屬層圖案及 該重配置層圖案之間之位置,導電地抵 (electrically conductively contacting )該金屬層圖安 M水及該重配置層圖 案0 2. 3. 如申請專利範圍第1項所述之電感元件, 人U 0 其中該金屬層圖案 係為一隶頂層金屬層。 =請專利範圍第1項所述之電感元件,料該金屬層圖案 = ,該重配置細案亦為1關案,該金屬 窄圖案及該重配置層圖案實質上相互重叠。 利範㈣3項所述之電航件,其中該插塞層圖案 尔馬政佈於該金屬層圖案及該重配置層圖 屬島的間之複數個金 13 4· 291304261 f-k 日修(受)正替換頁 5. 塞層圖案 圖案實質 如申凊專利範圍第3項所述之電感元件,其中該插 係為一線圈圖案,並與該金屬層圖案及該重配置層 上相互重疊。 6. 如申睛專利範圍第5項所述之電感元件 係以銅為材料。 其中該金屬層圖案 .如申請專利範圍第6項所述之電感元件,其中該重配置層圖 案及該插塞層圖案係以鋁為材料。 曰回 8·=利範圍約項所述之電感元件,其中由該金屬層圖 、及飾塞顧賴構狀該電感元件 係k供-顯著的電感值(substamialindu_e)。 m製 9.如中請專利_第丨項所述之電感元件,其係以〇 程或者更先進之製程所製造而成。 10. 如申請專利範圍第9項所沭 之电感凡件,其中該金屬厣$戸 度大約小於10千埃,該重 層之; 里配置層之厚度大約小於13千诠 該插塞層之厚度大約小於 干埃, 積體電路巾,該電感元件包含 一種電感元件,其係形成於— 有·· 11. 1304261 、 一基底(substrate) ; ' ’=· ’ “一― 一第-金屬材棚案,形成於該基底之上方;以及 -弟二金屬材料圖案,形成於較該第—金屬材料圖案更上層的 位置w地接觸該第—金屬材料圖案,其中該第二金 屬材料圖㈣包含有—重配置層圖案,且該重配置層圖 案依據積體電路連接墊結構而形成; 其中由該第-金屬材料圖案及該第二金屬材料圖案所構成之 _ 錢感70件係提供—顯著的電感值,該第-金屬材料圖 案及該第二金屬材料醜係由不同之金屬材料所形成。 I2·如申請專利範圍帛11項所述之電感元件,其中該第一金屬材 料圖案係由銅所形成。 13. 如申請專利範圍第12項所述之電感元件,其中該第二金屬材 料圖案係由銘所形成。 14. 如申請專利範圍第u項所述之電感元件,其中該第一金屬材 料圖案係為一線圈圖案,該第二金屬材料圖案亦為一線圈圖 案,該第一金屬材料圖案及該第二金屬材料圖案實質上相互 重疊。 15·如申請專利範圍第n項所述之電感元件,其係以一標準邏輯 製程所製造而成。 .1304261 a * j 16. 如申請專利範圍第15項所述之電感元件,其中該第一金屬材 料圖案係包含有該標準邏輯製程中之一最頂層金屬層。 17. 如申請專利範圍第16項所述之電感元件,其中該標準邏輯製 程係為0.13//m製程或著更先進之製程。 18. 如申請專利範圍第11項所述之電感元件,其中該第二金屬材 料圖案係包含有一插塞層圖案。 i 19. 如申請專利範圍第18項所述之電感元件,其中該第一金屬材 料圖案之厚度大約小於10千埃,該重配置層之厚度大約小於 13千埃,該插塞層之厚度大約小於12千埃。 十一、圖式:
16
TW094135491A 2005-10-12 2005-10-12 Integrated inductor TWI304261B (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW094135491A TWI304261B (en) 2005-10-12 2005-10-12 Integrated inductor
US11/548,687 US7612645B2 (en) 2005-10-12 2006-10-11 Integrated inductor
JP2006277978A JP2007110129A (ja) 2005-10-12 2006-10-11 集積インダクター

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW094135491A TWI304261B (en) 2005-10-12 2005-10-12 Integrated inductor

Publications (2)

Publication Number Publication Date
TW200715548A TW200715548A (en) 2007-04-16
TWI304261B true TWI304261B (en) 2008-12-11

Family

ID=38035676

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094135491A TWI304261B (en) 2005-10-12 2005-10-12 Integrated inductor

Country Status (3)

Country Link
US (1) US7612645B2 (zh)
JP (1) JP2007110129A (zh)
TW (1) TWI304261B (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8717137B2 (en) * 2006-05-31 2014-05-06 Broadcom Corporation On-chip inductor using redistribution layer and dual-layer passivation
KR100904594B1 (ko) * 2007-08-27 2009-06-25 주식회사 동부하이텍 반도체 소자용 인덕터 및 그 제조 방법
US7956715B2 (en) * 2008-04-21 2011-06-07 University Of Dayton Thin film structures with negative inductance and methods for fabricating inductors comprising the same
US8143952B2 (en) 2009-10-08 2012-03-27 Qualcomm Incorporated Three dimensional inductor and transformer
US8816810B2 (en) * 2011-07-06 2014-08-26 Mediatek Inc. Integrated circuit transformer
KR101508812B1 (ko) * 2012-05-08 2015-04-06 삼성전기주식회사 코일 부품 제조방법 및 코일 부품
US9001031B2 (en) 2012-07-30 2015-04-07 Qualcomm Mems Technologies, Inc. Complex passive design with special via implementation
KR20140125150A (ko) * 2013-04-18 2014-10-28 삼성전기주식회사 공통모드필터 및 이의 제조방법
US9177709B2 (en) * 2013-09-05 2015-11-03 Globalfoundries Inc. Structure and method for high performance multi-port inductor
KR101539879B1 (ko) * 2014-01-02 2015-07-27 삼성전기주식회사 칩 전자부품
KR101598295B1 (ko) 2014-09-22 2016-02-26 삼성전기주식회사 다층 시드 패턴 인덕터, 그 제조방법 및 그 실장 기판
US10068699B1 (en) 2017-03-01 2018-09-04 Realtek Semiconductor Corp. Integrated inductor and fabrication method thereof
US10522282B2 (en) 2017-04-07 2019-12-31 Realtek Semiconductor Corp. High isolation integrated inductor and method thereof
US11282638B2 (en) * 2017-05-26 2022-03-22 Nucurrent, Inc. Inductor coil structures to influence wireless transmission performance
US10896780B2 (en) * 2018-03-02 2021-01-19 Intel IP Corporation Resonant LC tank package and method of manufacture
US11283303B2 (en) 2020-07-24 2022-03-22 Nucurrent, Inc. Area-apportioned wireless power antenna for maximized charging volume
US11695302B2 (en) 2021-02-01 2023-07-04 Nucurrent, Inc. Segmented shielding for wide area wireless power transmitter

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5545916A (en) 1994-12-06 1996-08-13 At&T Corp. High Q integrated inductor
JPH09162354A (ja) * 1995-07-07 1997-06-20 Northern Telecom Ltd 集積インダクタ構造およびその製造方法
TW396594B (en) * 1998-07-13 2000-07-01 Winbond Electronics Corp High quality inductor device and its manufacturing method
TW386279B (en) * 1998-08-07 2000-04-01 Winbond Electronics Corp Inductor structure with air gap and method of manufacturing thereof
US6566731B2 (en) * 1999-02-26 2003-05-20 Micron Technology, Inc. Open pattern inductor
US6924725B2 (en) * 2002-03-21 2005-08-02 Infineon Technologies Ag Coil on a semiconductor substrate and method for its production
JP2004119489A (ja) 2002-09-24 2004-04-15 Mitsubishi Electric Corp 半導体装置
US6852605B2 (en) * 2003-05-01 2005-02-08 Chartered Semiconductor Manufacturing Ltd. Method of forming an inductor with continuous metal deposition
GB2406720B (en) 2003-09-30 2006-09-13 Agere Systems Inc An inductor formed in an integrated circuit
US7207096B2 (en) 2004-01-22 2007-04-24 International Business Machines Corporation Method of manufacturing high performance copper inductors with bond pads
JP2006173145A (ja) * 2004-12-10 2006-06-29 Sharp Corp インダクタ、共振回路、半導体集積回路、発振器、通信装置
KR100598113B1 (ko) * 2005-01-03 2006-07-07 삼성전자주식회사 인덕터 및 인덕터 형성 방법

Also Published As

Publication number Publication date
US20070126543A1 (en) 2007-06-07
TW200715548A (en) 2007-04-16
JP2007110129A (ja) 2007-04-26
US7612645B2 (en) 2009-11-03

Similar Documents

Publication Publication Date Title
TWI304261B (en) Integrated inductor
JP4948756B2 (ja) 集積回路内に形成されたインダクタ及びその製造方法
CN103247596B (zh) 芯片上铁氧体磁珠电感器
US8344478B2 (en) Inductors having inductor axis parallel to substrate surface
US6903644B2 (en) Inductor device having improved quality factor
TWI302715B (en) Symmetrical inductor
TWI418017B (zh) 用於形成電感器的方法
TW200933666A (en) A method of manufacturing a coil inductor
TW200826754A (en) Embedded inductor devices and fabrication methods thereof
US8907227B2 (en) Multiple surface integrated devices on low resistivity substrates
US8327523B2 (en) High density planarized inductor and method of making the same
US20090261452A1 (en) Semiconductor device including an inductor element
US6853079B1 (en) Conductive trace with reduced RF impedance resulting from the skin effect
TWI344657B (en) Symmetrical inductor device
JP2004506320A (ja) 集積化インダクタンス
TWI498928B (zh) 螺旋電感元件
US20050212641A1 (en) Method of fabricating inductor and structure formed therefrom
TWI467741B (zh) 積體電感結構
US7170382B1 (en) Design and fabrication of inductors on a semiconductor substrate
KR100905370B1 (ko) 고주파 반도체 소자의 인덕터 형성방법
KR100709782B1 (ko) 고주파 반도체 수동 소자 및 그 제조 방법
JP4644949B2 (ja) 半導体装置及びそのスパイラルインダクタ製造方法
JPH11135721A (ja) インダクタ、インダクタの製造方法および半導体集積回路装置
KR20040061607A (ko) 인덕터 제조 방법
KR20030015529A (ko) 반도체 소자의 인덕터 및 그의 제조 방법