TWI283481B - BiCMOS integration scheme with raised extrinsic base - Google Patents

BiCMOS integration scheme with raised extrinsic base Download PDF

Info

Publication number
TWI283481B
TWI283481B TW093108945A TW93108945A TWI283481B TW I283481 B TWI283481 B TW I283481B TW 093108945 A TW093108945 A TW 093108945A TW 93108945 A TW93108945 A TW 93108945A TW I283481 B TWI283481 B TW I283481B
Authority
TW
Taiwan
Prior art keywords
layer
forming
cmp
complementary metal
emitter
Prior art date
Application number
TW093108945A
Other languages
English (en)
Other versions
TW200507262A (en
Inventor
Hua-Jie Chen
Seshadri Subbanna
Basanth Jagannathan
Gregory G Freeman
David C Ahlgren
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Publication of TW200507262A publication Critical patent/TW200507262A/zh
Application granted granted Critical
Publication of TWI283481B publication Critical patent/TWI283481B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8248Combination of bipolar and field-effect technology
    • H01L21/8249Bipolar and MOS technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • H01L21/02068Cleaning during device manufacture during, before or after processing of conductive layers, e.g. polysilicon or amorphous silicon layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02293Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process formation of epitaxial layers by a deposition process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28255Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor belonging to Group IV and not being elemental silicon, e.g. Ge, SiGe, SiGeC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/32115Planarisation
    • H01L21/3212Planarisation by chemical mechanical polishing [CMP]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823864Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0623Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/118Masterslice integrated circuits
    • H01L27/11803Masterslice integrated circuits using field effect technology
    • H01L27/11807CMOS gate arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/4234Gate electrodes for transistors with charge trapping gate insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Bipolar Transistors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Bipolar Integrated Circuits (AREA)

Description

!283481 玖、發明說明: 【發明所屬之技術領^】_
本發明一般係關於積體電路,更明確地說,係關於一種 製造具有一隆起非本徵基底之一雙極互補金屬氧化物半導 體積體電路的方法,其使用在該雙極互補金屬氧化物半導 肢積體電路的異夤接面雙極電晶體(heterojunction bipolar transistor ; HBT)裝置區域之中的一犧牲多晶石夕層以提供在 «亥隆起非本徵基底化學機械研磨(chemicaimechanicai polishing ; CMP)步驟過程中具有實質上相同高度的一 HBT 裝置區域與一互補金屬氧化物半導體(CM〇S)電晶體裝置 區域。 【先前技術】 雙产互補金屬氧化物半導體積體電路結合雙極電晶體, 例如HBT,與一單一晶片之上的互補金屬氧化物半導體電 晶體,提供多種功能並利用每種裝置的優點。因此,雙極 互補金屬氧化物半導體積體電路利用該雙極電晶體之相對 快速、較佳類比性能,同時利用互補金屬氧化物半導體電 晶體之低功率消耗與高包裝密度。 該集極與雙極電晶體之中的基底區域之間的高基底電阻 與高寄生電容降低最低雜訊與功率增益截止頻率。為了減 小雙極電晶體的基底電阻與寄生電容,可在一隆起非本徵 基底之上形成該HBT,例如,參見2001年9月25日申請之共 同讓渡的美國專利申請案序號第09/962,732號。在先前技術 雙極電晶體之中的隆起非本徵基底係藉由使用一 CMp製程 91633.doc 1283481 形成。然而,因為該互補金屬氧化物半導體閘極多晶矽產 生一與該互補金屬氧化物半導體裝置區域與該雙極電晶體 裝置區域之間的閘極高度(典型為100至250 nm)類似的厚度 差,所以對於SiGe雙極互補金屬氧化物半導體結構,CMP 存在一佈局問題。對於該隆起非本徵基底CMP,此等兩裝 置區域的高度必須調整到相同位準。 在一先前技術製程中,參見例如美國專利案第6,492,238 B 1號’使用一反應式離子#刻(reactive-ion etch ; RIE)步驟 形成一具有一隆起非本徵基底區域之雙極互補金屬氧化物 半導體以蝕刻該互補金屬氧化物半導體·閘極之頂部上的部 分薄膜使得該互補金屬氧化物半導體電晶體與雙極電晶體 裝置區域實質上齊平。儘管可以使該等兩裝置區域齊平, 此用於調整該HBT裝置區域與該互補金屬氧化物半導體電 晶體裝置區域之間高度差的先前技術方法相當複雜,並要 求兩個額外微影層級以使該互補金屬氧化物半導體電晶體 的裝置區域與該HBT裝置區域保持齊平。 鑒於所提及的該等具有一隆起非本徵基底之先前技術雙 極互補金屬氧化物半導體積體電路裝置之缺點,需要提供 一新型改善之雙極互補金屬氧化物半導體整合計劃,其提 供一隆起非本徵基底,其中該HBT裝置區域的高度實質上 與該互補金屬氧化物半導體電晶體裝置區域的高度相同。 此整合計劃可減小該先前技術RIE方法之複雜性,也減小 需要用來完成同樣目的的微影層級數量。 【發明内容】 91633.doc 1283481 本發明之一目的係提供一種製造具有一隆起非本徵基底 的雙極互補金屬氧化物半導體積體電路之方法。 本發明之另一目的係提供一種製造一具有減小基底電阻 與減小寄生電容的雙極互補金屬氧化物半導體積體電路之 方法。 本發明之再一目的係提供一種製造一雙極互補金屬氧化 物半導體積體電路之方法,其中在該等隆起非本徵基底 CMP步驟過程中,在一中期階段該HBT與該互補金屬氧化 物半導體電晶體的裝置區域高度實質上保持相同。 本發明之又一目的係提供一種製造一雙極互補金屬氧化 物半導體積體電路之方法,其中使用一簡單整合計劃以形 成雙極互補金屬氧化物半導體積體電路。 本發明之再一目的係提供一種製造一雙極互補金屬氧化 物半導體積體電路之方法,其中所需微影層級少於上述先 前技術RIE齊平計劃。 本發明之再一目的係提供一種製造一雙極互補金屬氧化 物半導體積體電路之方法,其中消除了與互補金屬氧化物 半導體閘極之間的狹窄間隔相關的問題。 在本發明中,此等及其他優點與目的係藉由形成具有一 隆起非本徵基底之一雙極互補金屬氧化物半導體積體電路 而達到,其中在該互補金屬氧化物半導體閘極形成過程中, 在該HBT裝置區域形成一犧牲多晶矽層。在互補金屬氧化 物半導體閘極形成之後,移除該HBT區域之中的部分犧牲 多晶矽層,其後在先前由移除的部分犧牲多晶矽層占有的 91633.doc -10· 1283481 區域之中形成該HBT。應注意,在閘極形成之後,服形 成之前’每個相鄰閘極之間的該等空間可藉由一多晶石夕佔 位材料填充,從而消除與該等開極之間狹窄間隔相關的問 題。 明確地說,本發明接供_ # + ^ 種方法,即一雙極互補金屬氧 化物半導體整合計劃,其包括該等步驟·· 在-閘極介電質之一表面之上形成一多晶矽層,該閘極 介電質位於-基板之上,該基板具有一用於形成至少一雙 極電晶體之裝置區域與一用於形成至少一互補金屬氧化物 半導體(CMOS)電晶體之裝置區域。 然後圖案化該多晶吩層以在詩形成該至少—雙極電晶 體的裝置區域之上提供_犧牲多晶石夕層,並同時在用於形 成至J一互補金屬氧化物半導體電晶體的該裝置區域内提 供至少一閘極導體。 在該至 > -閘極導體之每個閘極導體周圍形成至少一對 間隔物以提供該至少—互補金屬氧化物半導體電晶體。 在用於形成該至少—雙極電晶體之該裝置區域上選擇性 移除該犧牲多μ層之-部分以提供至少1口,·以及 在該至少一開口中, 成至少一具有一隆起非本徵基底 的雙極電晶體。 在本發明的一項選擇性 释性具體貫施例中,填充該等互補金 屬氧化物半導體電s雜^ , 間任何空間以防止與在製造該 私中、·,但小該裝置間隔相關的問題。 【實施方式】 91633.doc 1283481 本發明提供一用於製造一雙極互補金屬氧化物半導體積 體電路之整合計劃,其中該HBT裝置區域在隆起非本徵基 底CMP步驟過程中實質上與該互補金屬氧化物半導體電晶 體裝置區域高度相同,現將參考本申請案之附圖詳細說明 本發明。 為清楚起見,隨後之附圖與討論只是說明該結構製造, 而省略所有植入與退火。應認定,在本發明中可實施在形 成具有一隆起非本徵基底的一雙極互補金屬氧化物半導體 中通常使用的任何傳統植入與退火。藉由本發明之整合計 劃,在常規時刻實施此等植入與退火。 現參考圖1,其係應用於本發明中的一初始結構之斷面 圖。圖1中顯示的初始結構包括形成於其中的具有隔離區域 12之一基板1〇。一閘極介電質18位於基板1〇之一上部表面 之上,並且一多晶矽層20位於閘極介電質18之上。該基板 10包括至少一用於形成至少一雙極電晶體之裝置區域與至 少一用於形成至少一互補金屬氧化物半導體(CM〇s)電晶 體之裝置區域。該雙極電晶體裝置區域係標記為參考數字 14,而该互補金屬氧化物半導體電晶體裝置區域係標記為 16。在以下圖式中,將製造一單一雙極電晶體,也製造兩 個互補金屬氧化物半導體電晶體。應注意,可形成之雙極 電晶體與互補金屬氧化物半導體電晶體的數量不限於明確 』示之數I 4而’本發明涵盍複數個每種電晶體(耶丁與 CMOS)。 ^ 在圖1中顯示的初始結構之基板1G可包括—傳統半導體 91633.doc -12- 1283481 材料,包括例如 Si、Ge、SiGe、GaAs、InAs、Inp與其它 in/γ 化合物半導體。本發明也可應用包括相同或不同半導體材 料如蟲晶Si/Si、磊晶Si/SiGe與絕緣體上矽(silic〇n-〇n_insulator ; SOI)的分層半導體。在本發明中,基板1〇較 佳為一包括磊晶Si/Si的分層半導體。 如圖所示,該基板10包括複數個形成於其中之隔離區域 12。各種隔離區域12可包括如圖所示之溝渠隔離區域或區 域性矽氧化(local oxidation of silicon ; LOCOS)隔離區域。 3亥L O C O S隔離區域係利用一區域性♦氧化製程形成。該等 溝渠隔離區域係利用為熟悉技術人士所熟知的製程形成。 也可將深溝渠隔離結合淺溝渠隔離使用於雙極電晶體之 間。 然後,閘極介電質18利用一熱氧化、氮化或氧氮化製程 形成於基板10的一表面之上。此外,該閘極介電質丨8可藉 由一沈積製程形成,例如,但不限於,化學汽相沈積 (chemical vapor deposition ; CVD)、電漿輔助 CVD、化學溶 液沈積、蒸發、原子層沈積與其它類似沈積製程。該閘極 介電質18可包括一絕緣氧化物、氮化物、氮氧化物、高&介 電貝’或其組合’包括多層。該閘極介電質18的厚度可變 化,但該閘極介電質18通常具有大約〇·5到大約1〇 nm的厚 度。 應用該閘極介電質18之後,利用一傳統沈積製程,例如 CVD或電漿輔助CVD,在該閘極介電質18的一表面之上形 成一多晶矽層20。該多晶矽層20的厚度可變化,但該多晶 91633.doc -13· 1283481 石夕層20通常具有大約1〇〇到大約250 nm的厚度。該多晶石夕層 20之位於該HBT裝置區域14之上的一部分用作一犧牲多晶 矽層,其在該互補金屬氧化物半導體電晶體製造過程中保 護HBT裝置區域14。該互補金屬氧化物半導體電晶體裝置 區域16之中的部分該多晶矽層2〇可用作一互補金屬氧化物 半導體電θθ體的閘極導體或一填充物。 提供顯示於圖1之中的結構之後,一硬遮罩與一光阻(未 顯不)最初提供在該多晶矽層2〇之上,然後使用包括光阻曝 光與顯影的一微影步驟圖案化該光阻。圖案化該光阻之後, 使用一反應性離子钱刻(reactive i〇n etch ; RIE)處理將該圖 案轉移至下方的硬遮罩,並移除該圖案化之光阻。於是, 使用RIE將該圖案轉移至該多晶矽層2〇。該蝕刻步驟之後, 私除該硬遮罩,提供例如顯示於圖2之中的結構。在圖中, 參考數字22表示位於該HBT裝置區域14之上的犧牲多晶矽 層’而參考數字24與24”表示多晶矽閘極導體。該HBT裝置 區域14中的犧牲多晶矽層22確保在隆起非本徵基底cmP步 驟過程中該HBT裝置區域14與該互補金屬氧化物半導體電 晶體裝置區域16係實質上齊平。 提供顯示於圖2之中的結構之後,在所有曝露的多晶矽的 垂直與水平表面上形成一氧化層26。該氧化層26係使用一 傳統沈積製程例如CVD或電漿輔助Cvd而形成,或者在形 成該氧化層26過程中使用一熱氧化製程。通常,該氧化層 26具有大約2至大約15 nm的厚度。 在形成該氧化層26之後,一氮化層(或多層)28形成於該 91633.doc -14- 1283481 氧化層26與該閘極介電質18之上。該氮化層28可藉由一傳 統沈積製程例如CVD或電漿輔助CVD而形成。通常,該氣 化層28具有大約20至大約70 nm的厚度。該氮化層28在圖4 說明之選擇性多晶SiCMP步驟中用作一 CMP終止層,其亦 在HBT製造過程中用來保護互補金屬氧化物半導體區域。 應注意,RIE步驟將在以後階段於該氮化層28之上實施,而 且違互補金屬氧化物半導體閘極的側壁之上的其餘氮化物 形成部分該互補金屬氧化物半導體間隔物。接下來,一選 擇性氧化層藉由一沈積製程(例如CVD)沈積於該氮化層28 之上,然後對氮化物有選擇性而钱刻該氧化層以便提供氧 化物間隔物30。該等氧化物間隔物3〇通常包括四乙氧基矽 燒(Tetraethoxy Silane; TE0S)。或者,在該閘極形成之前 可在該多晶矽層20之上沈積一氮化層,而且多晶矽之頂部 上的氮化物可用作一 CMP終止層與一互補金屬氧化物半導 體保護層。在此種情況下m該氮化層28而且可以使 用多種互補金屬氧化物半導體間隔物。 圖3顯示所形成之包括該等氧化物間隔物川,該氮化層28 與該氧化層26的結構。在圖3巾,參考數字32係用於表示每 個多晶石夕閘極之間存在的空間。 圖4顯不在藉由多晶矽佔位材料%填充該等空間之選 擇性步驟之後的結構。該多晶石夕佔位材料34係藉由一傳統 沈積製程形成’例如CVD,然後藉由⑽將該沈積多晶矽 佔位材料34平面化並停止於該氮化層。由於該等該隔離 品或迈成的佈局,在該氮化層28之上可能剩餘些許殘餘 91633.doc -15- 1283481 多晶矽。若任何殘餘多晶矽保留於該氮化層28之上,在本 發明之此階段下,或本發明之該整合計劃的隨後階段,可 實施一多晶矽凹陷蝕刻製程。 如上所述,藉由一多晶矽佔位材料34填充該等空間32之 步驟係選擇性。儘管係選擇性,剩餘圖式保留該多晶矽佔 位材料34,因為其可以消除隨後製程中與在該等互補金屬 氧化物半導體閘極之間狹窄並變化的間隔相關的問題,而 且其也可以簡化該等隆起非本徵基底CMp步驟,因為除了 用於形成該隆起非本徵基底之開口,該整個晶圓係實質上 處於相同高度。應注意,儘管該多晶矽佔位材料34顯示為 始終存在於該等圖式中直到特定移除,除非需要一微影與 一蝕刻步驟以移除在圖14說明的氮化物移除之前存在於該 等互補金屬氧化物半導體閘極之間的空間中的TE〇s與多 晶矽,該等保留製程步驟也可在沒有該多晶矽佔位材料% 的時候使用。 對於圖3與圖4所示的結構,使用一傳統沈積製程,例如 CVD或電漿辅助CVD,將一第二氧化層“形成於曝露表面 之上。圖5顯示一結構,其中該第二氧化層%形成於該氮化 層28與多晶矽佔位材料34的曝露表面之上。該第二氧化層 36的厚度可變化,但該第二氧化層%通常具有大約⑺到^ 約40 nm的厚度。 形成該第二氧化層36之後,一第二多晶矽層38形成於該 第二氧化層36之上。例如,見圖5所示之結構。該第二多晶 矽層38係使用一沈積製程例如CVD而形成,其厚度通常小 91633.doc -16_ 1283481 於該多晶♦層2G之厚度。明確地說,豸第二多晶石夕㈣具 有大約10至大約60 nm的厚度。 夕然後,使用一傳統沈積製程或一熱氧化製程,在該第二 夕曰曰矽層38之上形成一選擇性覆蓋氧化層4〇。例如,見圖5 所不之結構。該覆蓋氧化層4〇具有大約1〇至大約5〇nm的厚 度。 在開口 41形成於HBT裝置區域丨4中的部分犧牲多晶矽層 22之後,形成圖6所示之結構。開口 41之形成涉及一微影步 驟與一RIE步驟或一RIE與濕式化學蝕刻之組合。開口 41定 義一區域,HBT將隨後形成於該區域之中。應注意開口 41 曝路位於該犧牲多晶矽層22之移除部分之下的閘極介電質 18 ° 忒開口 41形成之後,藉由一濕化學蝕刻製程將該開口 4 i 之中的覆蓋氧化層40與曝露閘極介電質18移除。而後使用 一低溫磊晶生長製程(通常45〇。至7〇(rc),於該結構之曝露 表面之上形成一基底層42。該基底層42可包括Si或SiGe, 或一 Si與SiGe之組合;其係基板區域14頂部上之單晶層與 多晶石夕層38以及隔離層12頂部上之多晶層。部分基底層42 在磊晶過程中原處摻雜以形成該非本徵基底。然後利用一 熱氧化或CVD製程,將一氧化層44形成於該基底層42之頂 部。以上步驟形成的包括該基底42與氧化層44之結構顯示 於例如圖7中。 圖8所示之結構係在一 CVD多晶矽層46已經形成於該氧 化層44之後形成。聚集於該開口 41之中的多晶矽層46在該 91633.doc -17- 1283481 等圖式中捍記為區域48。在形成層46的過程中可以使用多 晶矽之外的其它材料,如氮化物。多晶矽層46之厚度係選 擇成使該互補金屬氧化物半導體閘極與該犧牲多矽層之上 的層46之頂部表面與該氧化層36之頂部表面高度相同。 然後在區域48頂部形成一圖案化光阻遮罩5〇。該圖案化 遮罩50係用來在蝕刻該多矽層46、該氧化層44、該基底層 42與該第二多矽層38之無保護區域的過程中保護區域48。 該蝕刻步驟可包括一單一蝕刻製程,或者可使用多蝕刻製 程以形成例如圖9所示之結構。應注意,在本發明之此步驟 之後,將曝露第二氧化層36。 在提供顯示於圖9之中的結構之後,剝離該光阻5〇,然後 形成一CMP終止層52以提供例如圖1〇中所示之結構。該 CMP終止層52包括藉由一CVD或pECVD(plasma⑶以以以 CVD,PEC VD)製程形成之一氮化物材料,並且其厚度通常 為 50至 150 nm。 然後,於該CMP終止層52之頂部形成一圖案化光阻(未顯 示),並且在該HBT裝置區域14實施一鍅刻製程以將該cMp 終止層52之選擇性部分與區域48(即多晶矽)從該結構移除, 而提供圖11所示之結構。任何本發明之此步驟造成的對齊 偏移將不會出現問題。為方便起見,此處忽略此偏移。應 注意,此蝕刻步驟之後,仍保留該CMp蝕刻終止層52與該 磊晶多晶矽層46之堆疊。該堆疊係標記為54。該射極基座 堆疊54係對於該HBT之射極的一佔位物。 然後在該姓刻區域形成氮化物外部間隔物56,提供例如 91633.doc -18- 1283481 圖12所示之結構。明確地說,該氮化物外部間隔物56係藉 由沈積與敍刻形成。若氮化物係用於層46,則不需要該氮 化物外部間隔物56。 使用與氮化物或多晶矽相比,對於移除氧化物具有很高 選擇性的剝離製程,將與堆疊54相鄰的氧化物44之無保護 部分移除。藉由多晶矽沈積、CMP與凹進,在鄰近堆疊54 之區域形成一隆起非本徵基底58(見圖13)。隆起非本徵基底 58可包括多晶矽或SiGe。用於形成該隆起非本徵基底之凹 進步驟包括一定時蝕刻製程,例如RIE。此外,隆起非本徵 基底可藉由Si或SiGe之選擇性蠢晶形成。 形成該隆起非本徵基底58之後,一氧化物隔離層6〇,例 如TEOS,形成於該隆起非本徵基底58之頂部(見圖13)。該 氧化物隔離層60藉由沈積一氧化物、繼之以cmp而形成。 在移除該堆疊54之CMP終止層52與該磊晶多晶矽層46之 後,形成圖14所示之結構。此結構之形成係使用一氮化物 RIE製程,以及隨後的一多晶矽RIE製程。此外,可使用一 熱磷酸蝕刻移除該氮化層52。在移除該CMp終止層52之前, 使用一濕化學蝕刻或RIE的一簡短氧化蝕刻可用來移除任 何遺留於該CMP終止層52之上的殘餘氧化物。 然後使用熱磷酸將任何損壞之氮化物間隔物從該結構剝 離。此剝離步驟之後,料損土衷氮化物間隔物由取代内部 氮化物間隔物62取代。在剝離該等損壞之氮化物間隔物與 形成該等取代内部氮化物間隔物62之後,形成圖15所示2 結構。該等取代内部氮化物間隔物62係藉由沈積與蝕刻形 91633.doc -19- 1283481 成。間隔物62通常具有20至7〇㈣之厚度。 光阻遮罩64形成於該HBT與互補金屬氧化物半導體電晶 體定位的區域頂部,而且移除該等現已曝露之包括氧化層 36、氮化層28與氧化層26的材料層以便曝露先前未移除的 該犧牲多晶矽層22之一部分。該等上述材料層係利用一或 更多選擇性蝕刻製程移除。為了消除任何柵問題,可利用 一各向同性RIE製程移除任何圍繞多晶矽(例如氮化層“與 62 )之曝露部分與氧化間隔物3〇之材料。在某些具體實施 例中,未移除該犧牲多晶矽層22 ;因此不需要實施微影與 各種蝕刻步驟。然而,在此情況下,不應藉由犧牲多晶矽 層22覆蓋該集極接觸區域63。 在形成光阻遮罩64並且移除各種材料層以曝露先前未移 除之部分犧牲多晶矽層22之後,形成圖'16所示之結構。 在各種蝕刻步驟之後,利用一選擇性氧化蝕刻製程,移 除光阻遮罩64並且將該剩餘氧化層36與在該HBT裝置區域 14中曝露的氧化層44一同移除。在該整個結構之上形成一 射極多晶石夕層66,提供例如圖17所示之結構。該射極多晶 石夕層66藉由一 CVD製程沈積並可以原處摻雜,或該摻雜劑 可藉由本發明之一隨後製程步驟之中的離子植入而引入。 該射極多晶矽層66形成之後,使用一傳統沈積製程在該 射極多晶石夕層66之上形成一氮化層68。然後圖案化包括該 沈積氮化層68的結構以便該氮化層68保留在覆蓋該HBT裝 置區域14的部分該射極多晶石夕層66之上。然後移除任何曝 路多晶石夕’提供例如圖18所示之結構。應注意,在本發明 91633.doc -20- 1283481 之此步驟之後,該氮化層28曝露於該互補金屬氧化物半導 體電晶體裝置區域16之内。 然後藉由一選擇性蝕刻製程,移除該互補金屬氧化物半 導體電晶體裝置區域16之内的曝露氮化層28以提供例如圖 19所示之結構。若此前未完成,可在本發明之此階段形成 源極/沒極區域。 在利用一選擇性蝕刻製程將該閘極介電質18的曝露部分 從該互補金屬氧化物半導體電晶體裝置區域丨6移除之後, 形成圖20所示之結構。應注意,若該閘極介電質18係一氧 化物’則此選擇性蝕刻製程也可將該氧化層26從多晶矽閘 極導體24與24”之頂部移除。此選擇性蝕刻製程也蝕刻氧化 物隔離層60之曝露部分。然後可實施一氮化物沈積與RIE 以在该射極66之側形成一氮化物間隔物,此步驟也可藉由 將其與微影結合而用於定義電阻器形成之區域。圖20所示 之結構現可經受一自行對準矽化製程。該自行對準矽化製 程在包括曝路多晶石夕的區域形成石夕化物區域。然後形成 HBT射極、基底、集極以及互補金屬氧化物半導體閘極與 源極、汲極與其它裝置的接點。 圖21係一說明藉由一先前技術製程製造的一雙極互補金 屬氧化物半導體積體電路之不同區域之間的高度差之斷面 圖。參見如美國專利案第6,492,238]81號。在該先前技術製 耘中,會有二個具有不同膜堆疊的區域,該等堆疊的高度 也不同§選擇最佳多晶石夕厚度時,島3〇〇與島之間的 南度差理論上可設為零。然而,此等兩島包括不同多重膜 91633.doc -21 - 1283481 ’每個膜之正常膜厚度變化可導致該等兩島之高度差為數 百埃。島290與島280之間的高度差更難調整。 圖22係一圖示(透過斷面圖),說明藉由使用本發明之方 法製造之一雙極互補金屬氧化物半導體積體電路不同區域 之間的面度差。此處只有兩個區域具有高度差,該射極基 座與支撐區域。該高度差可藉由該多晶矽厚度修正加以調 整0 在互補金屬氧化物半導體閘極與犧牲多晶矽之間使用多 晶石夕填充物的優點有兩個。首先,由於在該晶圓上除了用 於形成該隆起非本徵基底之開口,任何區域的高度實質上 相同,所以可簡化隆起非本徵基底CMP步驟,而且不需要 額外微影與蝕刻步驟以移除在該互補金屬氧化物半導體閘 極與該隆起非本徵基底CMP留下的犧牲多晶矽之間的剩餘 材料。其次,若沒有此填充物,因為在HBT製程過程中某 厚膜沈積之後該等互補金屬氧化物半導體閘極會變小而^ 不同,所卩該剩餘間隔如&之小以至於一薄膜沈積可填充 該剩餘空間m於該薄膜具有與該互補金屬氧化物半 導體閘極多晶厚度實質上相㈣厚度,移除該經填充狹窄 空間之中的薄膜將需要更長時間姓刻。藉由在一早期階段 填充該互補金屬氧化物半導體閘極之間的空間,其可消除 ,然已經參考較佳的具體實施例對本發明進行特定圖示 月不m本技術的人士將會瞭解在不脫離本發明 的精神與範圍下有可能進行前述及其它形式及細節的改 91633.doc -22- 1283481 文。因此,希望本發明並不限於所說明及圖示的確士 及細節,而應屬於隨附申請專利範圍的精神與範疇之》式 【圖式簡單說明】 内。 攸以上詳細說明與隨附圖式,可明白本發明的此等及其 他目的、特點及優點,其中·· 圖1到20係說明本發明使用之基本處理步驟之圖示(透過 斷面圖)。 ’ 斤圖21係說明藉由一先前技術製程製造的一雙極互補金屬 氧物半導體積體電路之不同區域之間的高度差之圖示 (透過斷面圖)。 圖22係δ兒明藉由使用本發明之方法製造之一雙極互補 二屬氧化物半導體積體電路的不同區域之間的高度差之圖 示(透過斷面圖)。 【圖式代表符號說明】 10 12 14 16 18 20 22 24與 24 26 28 基板 隔離區域 雙極電晶體區域 互補金屬氧化物半導體電晶體裝置區域 閘極介電質 多晶碎層 犧牲多晶矽層 多晶碎閘極導體 氧化層 氮化層 91633.doc -23- 1283481 30 氧化物間隔物 34 多晶碎佔位材料 36 第二氧化層 38 第二多晶石夕層 40 選擇性覆蓋氧化層 41 開口 42 基底層 44 氧化層 46 CVD多晶矽層 48 多晶矽層 50 圖案化光阻遮罩 52 CMP終止層 54 射極基座堆豐 56 氮化物外部間隔物 58 隆起非本徵基底 60 氧化物隔離層 62 取代内部氮化物間隔物 62? 氮化層 63 集極接觸區域 64 光阻遮罩 66 射極多晶碎層 68 氮化層 110 四乙氧基矽烷 280 射極島 290 、 300 支撐島 91633.doc -24-

Claims (1)

1283481 拾、申請專利範園: 1· 一種製造一雙極互補金屬氧化物半導體積體電路之方 法’其包括該等步驟:在一閘極介電質之一表面之上形 成一多晶矽層,該閘極介電質位於一基板之上,該基板 具有一用於形成至少一雙極電晶體之裝置區域與一用 於形成至少一互補金屬氧化物半導體(CM〇s)電晶體之 裝置區域; ^ 圖案化該多晶矽層以在用於形成該至少一雙極電晶 體的該裝置區域之上提供一犧牲多晶石夕層,同時在用 於形成至少一互補金屬氧化物半導體電晶體的該裝置 區域内提供至少一閘極導體; 在該至少一閘極導體之每個閘極導體周圍形成至少 一對間隔物,以提供該至少一互補金屬氧化物半導體電 晶體; 在用於形成該至少一雙極電晶體的該裝置區域之上, 選擇性移除一部分該犧牲多晶矽層以提供至少一開口; 以及 在該至少一開口中,形成該至少一具有一隆起非本徵 基底的雙極電晶體。 2.如申請專利範圍第1項之方法,其進一步包括在實施該 選擇性移除步驟之前,填充包括該等互補金屬氧化物半 導體閘極之該圖案化多晶矽層與該犧牲多晶矽層之間 的間隔,並且在一隨後步驟移除該填充材料。 3 ·如申請專利範圍第1項之方法,其中該犧牲多晶矽層於 91633.doc 1283481 隆起非本徵基底CMP步驟之後移除。 4·如申請專利範圍第1項之方法,其中該犧牲多晶矽層未 被移除。 5.如申睛專利圍第3項之方法,其中藉由在射極多晶石夕 沈積之4,先移除該犧牲多晶矽層之頂部上的氧化層與 ,層,而移除該犧牲多晶矽層,並且在蝕刻該射極多、 晶矽以形成該射極過程中,將該犧牲多晶石夕層與該射極 多晶石夕一同移除。 6·如申請專利範圍第旧之方法,其中該形成該至少一雙 極電晶體包括該等步驟··在該至少一開口中形成一磊晶 層,在該磊晶層之上形成一氧化物;在該氧化物之上形 成一介電層;移除該介電層之未在該開口内之一部分與 其下方膜,在一保護氧化層之上停止,以使得在該開口 内该介電層頂部表面的高度與在該互補金屬氧化物半 導體閘極與該犧牲多晶矽之上的該保護氧化層的頂部 表面相同;在該多晶矽層之上提供一CMP終止層;保護 該CMP終止層之一選擇性部分;移除未經保護的部分該 CMP終止層與下方介電層以形成隆起非本徵基底,以及 一包圍此佔據將形成一射極之位置的開口之堆疊;移除 該曝露的氧化層並在移除區域形成該隆起非本徵基 底;以及藉由首先沈積一包覆氧化層,藉由使用一 CMp 製程在該CMP終止層頂部上移除氧化物膜而在該隆起 非本徵基底之上形成一氧化物隔離層;移除該堆疊與該 下方氧化物;以及在先前由該堆疊佔據之該區域形成一 91633.d〇( -2 - 1283481 射極多晶石夕。 7.如申晴專利範圍第6項之方法,其中該隆起非本徵基底 包括矽或SiGe。 8·如申清專利範圍第6項之方法,其中該隆起非本徵基底 之形成係藉由首先沈積一包覆非本徵基底薄膜,藉由使 用一 CMP製程移除該cmp終止層之頂部上的部分膜,以 及將該薄膜凹進至該隆起非本徵基底層之一目標厚度。 9.如申請專利範圍第6項之方法,其中該隆起非本徵基底 係藉由選擇性磊晶形成。 10·如申睛專利範圍第6項之方法,其中該CMp終止層係氮 化物且其中在该CMP終止層沈積之前沈積該介電層係 多晶石夕或氮化物。 11·如申請專利範圍第6項之方法,其進一步包括在先前由 該堆疊佔據之該區域的曝露侧壁之上形成取代内部氮 化物間隔物。 12.如申請專利範圍第2項之方法,其中該填充材料係多晶 矽,並在該多晶矽蝕刻步驟過程中將其移除以形成該射 極0 13·如申請專利範圍第2項之方法,其中該犧牲多晶矽層於 該隆起非本徵基底CMP步驟之後移除。 14.如申請專利範圍第2項之方法,其中該犧牲多晶石夕層未 被移除。 3 15·如中請專利範圍第13項之方法’其中藉由在射極多晶石夕 沈積之前先移除該犧牲多晶矽層之頂部上的氧化物與 91633.doc 1283481 氮化層,而移徐該犧牲多晶矽層,並且在蝕刻該射極多 晶矽以形成該射極過程中,將該犧牲多晶矽層與該射極 多晶碎一同移除。 16·如申請專利範圍第2項之方法,其中該形成該至少一雙 極電晶體包括該等步驟:在該至少一開口中形成一磊2 · 層,·在該蠢晶層之上形成一氧化物;在該氧化物之上形 . 成一介電層;移除該介電層之未在該開口内之部分與其 下方膜,在一保護氧化層之上停止以使在該開口内該介 _ 電層頂部表面的高度與在該互補金屬氧化物半導㈣ ' 極與該犧牲多晶矽之上的該保護氧化層的頂部表面相 同;在該犧牲多晶矽層之上提供一 CMp終止層;保護該 CMP終止層之一選擇性部分’·移除未經保護的部分該 CMP終止層與下方介電層以形成一隆起非本徵基底,以 及一包圍此佔據將形成一射極之位置的開口之堆疊;移 除該曝露的氧化層並在移除區域形成該隆起非本徵基 底,以及藉由首先沈積一包覆氧化層,藉由使用一cMp φ 製程在該CMP終止層頂部上移除氧化物膜而在該隆起 非本徵基底之上形成一氧化物隔離層,·移除該堆疊與該 · 下方氧化物;以及在先前由該堆疊佔據之該區域形成一 · 射極多晶梦。 17·如申請專利範圍第16項之方法,其中該隆起非本徵基底 . 包括矽或SiGe。 - u·如申請專利範圍第16項之方法,其中該隆起非本徵基底 之形成係藉由首先沈積一包覆非本徵基底膜,藉由使用 9l633.d〇c -4- 1283481 一 CMP製程移除該CMP終止層之頂部上的部分膜,以及 將該膜凹進至該隆起非本徵基底層之一目標厚度。 19. 20. 21. 如申請專利範圍第16項之方法,其中該隆起非本徵基底 係藉由選擇性磊晶形成。 如申請專利範圍第16項之方法,其中該CMP終止層係氮 化物’且其中在該CMp終止層之前沈積之該介電層係多 晶石夕或氮化物。 如中,專㈣圍第16項之方法,其進一步包括在先前由 隹1佔據之該區域的曝露侧壁之上形成取代内部氮 化物間隔物。 91633.doc
TW093108945A 2003-04-18 2004-03-31 BiCMOS integration scheme with raised extrinsic base TWI283481B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/249,563 US6780695B1 (en) 2003-04-18 2003-04-18 BiCMOS integration scheme with raised extrinsic base

Publications (2)

Publication Number Publication Date
TW200507262A TW200507262A (en) 2005-02-16
TWI283481B true TWI283481B (en) 2007-07-01

Family

ID=32867825

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093108945A TWI283481B (en) 2003-04-18 2004-03-31 BiCMOS integration scheme with raised extrinsic base

Country Status (4)

Country Link
US (1) US6780695B1 (zh)
JP (1) JP4148518B2 (zh)
KR (1) KR100543633B1 (zh)
TW (1) TWI283481B (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050145953A1 (en) * 2004-01-05 2005-07-07 Chartered Semiconductor Manufacturing Ltd Heterojunction BiCMOS integrated circuits and method therefor
US7291541B1 (en) 2004-03-18 2007-11-06 National Semiconductor Corporation System and method for providing improved trench isolation of semiconductor devices
US7060551B2 (en) * 2004-06-18 2006-06-13 Macronix International Co., Ltd. Method of fabricating read only memory and memory cell array
TW200849556A (en) * 2006-06-14 2008-12-16 Nxp Bv Semiconductor device and method of manufacturing such a device
JP4947692B2 (ja) * 2006-07-11 2012-06-06 旭化成エレクトロニクス株式会社 半導体装置の製造方法及び半導体装置
JP5027457B2 (ja) * 2006-07-11 2012-09-19 旭化成エレクトロニクス株式会社 半導体装置の製造方法
US7892910B2 (en) * 2007-02-28 2011-02-22 International Business Machines Corporation Bipolar transistor with raised extrinsic self-aligned base using selective epitaxial growth for BiCMOS integration
US7927958B1 (en) 2007-05-15 2011-04-19 National Semiconductor Corporation System and method for providing a self aligned bipolar transistor using a silicon nitride ring
US7910447B1 (en) 2007-05-15 2011-03-22 National Semiconductor Corporation System and method for providing a self aligned bipolar transistor using a simplified sacrificial nitride emitter
US7642168B1 (en) * 2007-05-18 2010-01-05 National Semiconductor Corporation System and method for providing a self aligned bipolar transistor using a sacrificial polysilicon external base
US7846806B1 (en) * 2007-05-25 2010-12-07 National Semiconductor Corporation System and method for providing a self aligned silicon germanium (SiGe) heterojunction bipolar transistor using a mesa emitter-base architecture
US7838375B1 (en) 2007-05-25 2010-11-23 National Semiconductor Corporation System and method for providing a polyemit module for a self aligned heterojunction bipolar transistor architecture
US7645666B2 (en) * 2007-07-23 2010-01-12 Infineon Technologies Ag Method of making a semiconductor device
US7790542B2 (en) * 2008-06-18 2010-09-07 International Business Machines Corporation CMOS devices having reduced threshold voltage variations and methods of manufacture thereof
CN102738153B (zh) * 2012-07-16 2016-03-30 西安电子科技大学 一种SiGe HBT双应变平面BiCMOS集成器件及制备方法
DE102017216214B4 (de) * 2017-09-13 2019-05-09 Infineon Technologies Ag Verfahren zur Herstellung eines kombinierten Halbleiterbauelements
EP3671856B1 (en) 2018-12-21 2023-01-25 IMEC vzw A method for forming a group iii-v heterojunction bipolar transistor on a group iv substrate and corresponding heterojunction bipolar transistor device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69133446T2 (de) * 1990-11-14 2006-02-09 Samsung Semiconductor, Inc., San Jose BiCMOS-Verfahren mit Bipolartransistor mit geringem Basis-Rekombinationsstrom
JP3003632B2 (ja) * 1997-06-27 2000-01-31 日本電気株式会社 半導体集積回路およびその製造方法
US6117717A (en) * 1999-06-07 2000-09-12 Fairchild Semiconductor Corporation Method for after gate implant of threshold adjust with low impact on gate oxide integrity

Also Published As

Publication number Publication date
TW200507262A (en) 2005-02-16
JP2004319983A (ja) 2004-11-11
JP4148518B2 (ja) 2008-09-10
KR20040090695A (ko) 2004-10-26
US6780695B1 (en) 2004-08-24
KR100543633B1 (ko) 2006-01-20

Similar Documents

Publication Publication Date Title
JP3575596B2 (ja) ダブルゲート集積回路を作製する方法及びダブルゲート金属酸化物半導体トランジスタを作製する方法
TWI283481B (en) BiCMOS integration scheme with raised extrinsic base
US6905941B2 (en) Structure and method to fabricate ultra-thin Si channel devices
JP3529732B2 (ja) Mosfetデバイスを形成する方法
JP3180599B2 (ja) 半導体装置およびその製造方法
US8790991B2 (en) Method and structure for shallow trench isolation to mitigate active shorts
KR100537580B1 (ko) Mosfet 디바이스의 공핍 규화 소스 및 드레인접합부의 제작 공정
US8373236B2 (en) Semiconductor device and method of manufacturing such a device
US6306723B1 (en) Method to form shallow trench isolations without a chemical mechanical polish
US6074930A (en) Method for forming a trench isolation structure comprising an interface treatment for trench liner and a subsequent annealing process
JP2006502573A (ja) ソース/ドレイン部分絶縁部を有する電界効果トランジスタ、および、その製造方法
CN1985358A (zh) 使用不结合sti的半导体生长工艺形成的有源区
JP2003188275A (ja) ゲート構造及びその製造方法
US6365451B2 (en) Transistor and method
JP3725465B2 (ja) 半導体装置及びその製造方法
US8173511B2 (en) Method of manufacturing a semiconductor device and semiconductor device obtained with such a method
JP2001517873A (ja) シリコン基板内にトレンチ構造部を形成するための方法
US6187649B1 (en) Shallow trench isolation process
KR20040069515A (ko) 리세스 채널 mosfet 및 그 제조방법
JP3611226B2 (ja) 半導体装置及びその製造方法
US11756794B2 (en) IC with deep trench polysilicon oxidation
GB2362029A (en) Multi-layer structure for MOSFET Spacers
TWI240375B (en) Integrated circuit structure and method of fabrication
US6235609B1 (en) Method for forming isolation areas with improved isolation oxide
KR100214530B1 (ko) 트렌치 소자격리구조 형성방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees