TWI282659B - Improved oscillator for SERDES - Google Patents

Improved oscillator for SERDES Download PDF

Info

Publication number
TWI282659B
TWI282659B TW093116408A TW93116408A TWI282659B TW I282659 B TWI282659 B TW I282659B TW 093116408 A TW093116408 A TW 093116408A TW 93116408 A TW93116408 A TW 93116408A TW I282659 B TWI282659 B TW I282659B
Authority
TW
Taiwan
Prior art keywords
serdes
oscillator
voltage controlled
output
adjusting
Prior art date
Application number
TW093116408A
Other languages
English (en)
Other versions
TW200507442A (en
Inventor
Charles Everett Moore
Original Assignee
Avago Technologies General Ip
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Avago Technologies General Ip filed Critical Avago Technologies General Ip
Publication of TW200507442A publication Critical patent/TW200507442A/zh
Application granted granted Critical
Publication of TWI282659B publication Critical patent/TWI282659B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/08Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
    • H03B5/12Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
    • H03B5/1206Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification
    • H03B5/1212Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification the amplifier comprising a pair of transistors, wherein an output terminal of each being connected to an input terminal of the other, e.g. a cross coupled pair
    • H03B5/1215Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification the amplifier comprising a pair of transistors, wherein an output terminal of each being connected to an input terminal of the other, e.g. a cross coupled pair the current source or degeneration circuit being in common to both transistors of the pair, e.g. a cross-coupled long-tailed pair
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/08Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
    • H03B5/12Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
    • H03B5/1228Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device the amplifier comprising one or more field effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/08Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
    • H03B5/12Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
    • H03B5/1237Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator
    • H03B5/124Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator the means comprising a voltage dependent capacitance
    • H03B5/1246Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator the means comprising a voltage dependent capacitance the means comprising transistors used to provide a variable capacitance
    • H03B5/1253Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator the means comprising a voltage dependent capacitance the means comprising transistors used to provide a variable capacitance the transistors being field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J2200/00Indexing scheme relating to tuning resonant circuits and selecting resonant circuits
    • H03J2200/10Tuning of a resonator by means of digitally controlled capacitor bank

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

1282659 玖、發明說明: 本發明係有關於一種用於串列化器解串列化器之改良 振盈器。 5 【Tltr 】 發明背景 第1圖為串列化器-解串列化器(並串轉換器, SERDES)10之方塊圖。SERDES 10包含一串列化器12具有 專用的解串列化器14。串列化器12及解串列化器14共同操 10 作來經由各組成元件之苛刻時序以及可重複再現之信號定 位來達成高頻寬通訊。通常,SERDES經由壓縮各種資料輸 入信號成為差異對來提高通量。複數個信號16「水平」進 入串列化器,且被「垂直」校準,因此於一個時脈週期, 一集合並列位元(典型為單一資料字)透過一對傳輸線18串 15列傳輸。解串列化器14接收水平校準信號,且於並列線2〇 上將信號水平重組。串列化器12之解串列化器14典型係使 用差異發而以十4思位7〇速度通訊。有多項差里發士孔才严 準,例如ECL/PECL、LVDS、CML等。
當地時脈參考來回復所嵌置的時脈。過去,用於單一曰片 實施例,時脈信號係由串列化器12與解串列化器Μ妓:片 串列化器12之内部頻率必須比輸·入資料更快 14共享。 :’串列化 1282659 器12之内部頻率係基物_S Η)之Μ/解壓縮因數設 定。例如HU串列化器具有内部頻率約為資料頻率的ι〇 倍。串列化器12之内部頻率典型係經由將時脈頻率礙入串 列化器輸出來與解串列化器14共享。 5 最新SERDES裝㈣妹任-齡式資料,於内部執行 編碼,但有某些老舊版本要求輸入資料使用8b/l〇b編碼前 置編碼。8b/lGb編碼架構係基於將各個位元組(8位元)表示 為10位元碼。詢查表判定何者職元碼係對應各個位元 組。由於10位元碼比8位元碼多4倍,因此碼可指定成讓串 10列流中的1及〇數目粗略平衡。此種「DC平衡」於跨長繞線 或跨光纖傳送資料時有其優勢。 若干目4用於不同架構的SERDES選項需要的額外管 理資料較少,例如用於得自國家半導體公司之膽几^6之 16/18編碼架構、或IEEE 8〇2 3狀定義之64//66編碼架構。舉 I5例言之,16/18編碼對每個16位元字,傳送一個⑹立元字連 同一個開始位元及一個停止位元,總計18位元(比較8b/1〇b 的20位元)。此種架構雖然非DC平衡,但此種架構只需使用 較少的額外管理資料,但可提供真正即時插入能力。 成對_列化器12及解串列化器14其鎖定時脈信號以及 2〇擷取時脈信號的能力良好。此項能力大部分係決定於用來 產生内部時脈信號之内部振盪器品質。 第2圖為鎖相迴路(PLL)30之方塊圖。於串列化器12, PLL鎖定於輸入時脈頻率,輸出一時脈信號,例如内部頻 率°亥内部頻率為該時脈頻率之倍數。於解串列化器μ, 1282659 PLL用於時脈回復電路,來鎖定於來自串列化器12之嵌置時 脈信號。 於第2圖所示PLL 30之略圖,時脈信號(CL〇CK)供給相 位偵測器32,相位偵測器32偵測CLOCK與回授信號間之相 5位5值。該5值饋至濾波器34,濾波器34控制供給經電壓 控制之振盪器度(VCO)36之電壓。第2圖中,VCO 36顯示為 環振盪為。環振盪裔可藉切入或切出緩衝器階段來粗調, 以及使用變容器或經由控制緩衝器之偏壓電流來微調。移 轉函數38設定CLOCK對PLL頻率之最終比。如藉環振盪器 10 36設定之PLL内部頻率係負責串列化器時序、及時脈回復時 序。 最晚近SERDES設計使用全數位pll或部分數位pll來 產生鎖定時脈信號。證實難以將類比PLL整合於有雜訊之數 位環境。於全數位PLL,相位偵測器為數位,例如標準型IV 15偵測器或砰砰相偵測器;濾波器典型包含計數器及數位遞 歸濾波器;最後,全數位PLL之振盪器為數位控制振盪器 (DCO),例如第2圖所示之環振盪器。 由設計觀點及功率觀點,希望將多個SERDES對整合於 單一晶片上。如此要求將複數個pLL整合於同一個晶片上。 20如前文顯示,已知將環振盪器整合於SERDES。不幸,證實 環振盪器對電源供應器以及基材雜訊敏感,而於大型多重 SERDES 1C該項雜訊高。也已知使用具有螺旋電感器之lc 振盪器。但螺旋電感器就空間及費用而言成本高,因而難 以提供有整合PLL之SERDES。例如螺旋電感器需變大才能 1282659 達成合理Q因數。 進一步希望對各串列化器及解串列化器部署其本身之 振盘器。如此證實困難,即使晶片上只有單一 SERDES,其 數目遠小於晶片上有複數個SERDES也困難,若干實施例, 5 於單—片晶上有多於10對SERDES。目前設計係由單一晶片 的複數個SERDES共享一個振盪器,但此種配置無可避免地 降低設計彈性而招致功率缺點。 如此,發明人認知需要有一種方法及裝置其可將複數 個振盪器整合於一多重SERDES晶片上,且可降低成本,以
10 及有助於多對SERDES對。 t赛明内容;J 本發明係為一種用於並串轉換器(SERDES)之LC電壤 控制振盪器,該振盪器包含:一對交叉耦合之場效電晶體; 以及一對多層電感器其與該交叉耦合場效電晶體搞合。 15 圖式簡單說明 由前文發明之詳細說明連同附圖將更了解本發明,附 圖者: 第1圖為已知SERDES之方塊圖。 第2圖為鎖相迴路(PLL)之方塊圖。 2〇 第3a圖為根據本發明之較佳具體例,SERDES用之發射 器之方塊圖。 第3b圖為根據本發明之較佳具體例,SERDES用之接收 器之方塊圖。 第4圖為根據本發明之較佳具體例之vc〇之方塊圖。 1282659 【^ 詳細說明 現在將對本發明作細節說明,其實施例舉例說明於附 圖’附圖中類似的參考編號表示各圖中之類似元件。 5 第3a圖為根據本發明之較佳具體例,SERDES用之發射 器40之方塊圖。發射器40特別適合整合其它發射器及接收 i§ (參考第3bg|)至單一晶片上。發射器4〇接收信號線42之並 列資料。多工器44串列化該並列資料,以及於資料線48(典 型為差異對),透過驅動器46而輸出串列資料。多工器44係 10以相位偵測器50、電壓控制振盪器(vc〇)58、時脈產生器6〇 及驅動器62所形成之PLL決定的時序來操作。放大器52與電 谷器54及電阻器56並聯,放大器52濾波相位偵測器5〇之輸 出。 第3b圖為根據本發明之較佳具體例,SERDES用之接收 15器70之方塊圖。如同發射器4〇,接收器70特別適合用於整 合其它發射器及接收器(參考第3b圖)至單一晶片上。接收器 70透過資料線48接收來自發射器40之串列信號。資料及相 位偵測器72由該信號擷取資料,且提供單—位元寬之資料 信號給解多工器74。解多工器重組該並列資料信號,且透 20過輸出線76輸出該並列信號。資料及相伋偵測器72及解多 工器74躲時脈產生器78所決定的時序操作,該時脈產生 器78係基於VCO 80而操作。 第4圖為根據本發明之較佳具體例,1⑻之方 塊圖。LC VCO 100適合用於第3a圖作為vc〇 58以及用於第 1282659 3b圖作為VCO 80° LC VCO特別適合使用丽〇8技術實施。 但熟諳技藝人士了解例如^^(^電晶體及NpN雙極性電晶 體等半導體技術,也可用來實施本發明。相關業界技藝精 湛人士了解如第4圖所示Lc vc〇 1〇〇、及其操作容後詳 5述,意圖概略代表此種系統,以及了解任何特定系統可能 與第4圖所示系統有顯著差異,特別就構造細節及系統操作 細節而言可能有顯著差異。如此,LC vc〇 1〇〇係供舉例說 明之用,而非限制如此處及申請專利範圍所述之本發明。 LC VCO 1〇〇包括交叉耦合成對FET 11〇及112,有一阻 10抗槽供頻率取中之用。阻抗槽係使用一對多層螺旋捲繞電 感器114及116形成。使用多層電感器114及116,允許各匝 以層狀彼此堆疊。各層含有一匝或多匝,或多層可共同連 結來作為單一匝。因多層電感器114及116利用多層金屬 層,故於比較已知平面螺旋電感器,可於更小面積達成高 15度電感。如此,多層電感器114及116可製造成比較使用 CMOS技術製造之螺旋電感器(其具有相等q因數)遠更小。 如此讓晶片設計者可整合複數個振盪器1〇〇於單一晶片 上。依據設計規袼決定,分開PLL可供串列化,以及可用於 時脈回復及解串列化。 20 振盪器FET 110及112連結至自動增益控制(AGC) 118,AGC 118控制輪出信號之振幅。於第4圖所示範例, 輸出為電流模邏輯輸出,經由緩衝器120提供差異信號。lc VCO 100之頻率使用電容數位/類比(CDAC)交換網路調 整,CDAC交換網路包含成對FET變容器122η。要言之,所 1282659 得頻率為l/2*Pi*sqrt(L*C),此處C為CDAC交換網路122n之 等化並列電容。各對中之FET變容器122n連結至不同振盪器 之不同端,以及連結至控制線。雖然圖中只顯示3對?£丁變 谷态122η,但熟諳技藝人士了解依據所需控制之細膩程度 5可使用任何數目之成對FET變容器。各控制線進一步連結至 一或多變容器對(圖中未顯示)。如熟諳技藝人士已知,部分 控制線可以數位方式控制,通常係校正處理變化,以及選 擇複數可能之頻率或頻率範圍(可能重疊)之一。若干或全部 數位線可主動控制頻率來輔助維持相位鎖定。如已知,若 10干控制線可以類比信號驅動。控制細節將依據設計p l L之設 計師的設計實務決定。PLL之控制電路為眾所周知,有多項 標準設計方式。 雖然已經顯示及說明本發明之具體例,但熟諳技藝人 士了解可未悖離本發明之原理及精髓對此等具體例作出多 15項變化,本發明之範圍係由申請專利範圍及其相當範圍界 定。 t圖式簡單說明3 第1圖為已知SERDES之方塊圖。 第2圖為鎖相迴路(PLL)之方塊圖。 20 第3a圖為根據本發明之較佳具體例,VERDES用之發射 器之方塊圖。 第3b圖為根據本發明之較佳具體例,SERDES用之接收 器之方塊圖。 第4圖為根據本發明之較佳具體例之vc〇之方塊圖。 1282659 【圖式之主要元件代表符號表】 10· ••並串轉換器,SERDES 54…電容器 12· ••串列化器 56…電阻器 14· ••解串列化器 58…電壓控制振盪器 16· ••信號 60…時脈產生器 18· ••傳輸線 62…除法器 20· ••並聯線 70…接收器 30· ••鎖相迴路,PLL 72…資料和相位偵測器 32· ••相位偵測器 74…解多工器 34· ••濾、波器 76…輸出線 36· ••電壓控制振盪器 78…時脈產生器 38· ••移轉函數 80--VCO 40· ••發射器 100···1Χ VCO,LC電壓控制 42· ••信號線 振盪器 44· ••多工器 110、112…場效電晶體,FET 46· ••驅動器 114、116···多層電感器 48· ••資料線 118…自動增益控制,AGC 50· ••相位偵測器 120…緩衝器 52· ••放大器 122n".FET變容器
12

Claims (1)

1282659 拾、申請專利範圍: 第93116408號申請案申請專利範圍修正本 96.01.12· 1. 一種用於串列化器解串列化器(SERDES)之LC電壓控制 振盪器,該振盪器包含: 5 一對交叉耦合之場效電晶體;以及 一對多層電感器其與該交叉耦合場效電晶體耦合。
2. 如申請專利範圍第1項之LC電壓控制振盪器,進一步包 含複數個電容器數位/類比轉換器用於調整該振盪器輸 出之頻率。 10 3.如申請專利範圍第1項之LC電壓控制振盪器,進一步包 含一自動增益控制來調整該振盪器輸出之振幅。 4. 如申請專利範圍第1項之LC電壓控制振盪器,其中該振 盪器之輸出為電流模式邏輯差異信號。 5. —種串列化器解串列化器(SERDES),包含: 15 一積體電路包含:
一串列化器,其具有一第一LC電壓控制振盪器 (LC VCO),其具有一第一多層電感器及第二多層電感 3S · 為, 一解串列化器,其具有一第二LC VCO,其具 20 有一第三多層電感器及一第四多層電感器。 6. 如申請專利範圍第5項之SERDES,其中該第一LC VCO 進一步包含複數個電容器數位/類比轉換器用於調整該 振盪器輸出之頻率。 7. 如申請專利範圍第5項之SERDES,其中該第一LCVCO進 13 1282659 一步包含一自動增益控制來調整該振盪器輪出之振幅。 8·如申請專利範圍第5項之SERDES,其中該第一Lc vc〇 之輸出為電流模式邏輯差異信號。 9·如申請專利範圍第5項之SERDES,其中該第二^^ vc〇 5 進一步包含複數個電容器數位/類比轉換器用於調整該 振遺斋輸出之頻率。 10·如申請專利範圍第5項之SERDES,其中該第:LC vc〇
進一步包含一自動增益控制來調整該振盪器輸出之振 幅。 10 U.如申請專利範圍第5項之SERDES,其中該第二!^ vc〇 之輸出為電流模式邏輯差異信號。 12. —種多重串列化器解串列化器積體電路,包含: 複數個嵌置SERDES,其中各個SERDES包含一串 列化器及一解串列化器;以及 15 複數個電壓控制振盪器關聯該SERDES,各個電壓
控制振盈器包括一對多層電感器。 13. 如申請專利範圍第丨2項之積體電路,進一步包含一控制 電路供調整複數個電壓控制振盪器,該控制電路係使用 NMOS場效電晶體(Nm〇SFET)形成。 20 Μ·如申請專利範圍第12項之積體電路,進一步包含一控制 電路供調整複數個電壓控制振盪器,該控制電路係使用 CMOS電路形成。 15·如申請專利範圍第12項之積體電路,進一步包含一控制 電路供調整複數個電壓控制振盪器,該控制電路係使用 14 1282659 NPN雙極性電晶體形成。
15 1282659 柒、指定代表圖: (一) 本案指定代表圖為:第(4 )圖。 (二) 本代表圖之元件代表符號簡單說明: 100."LCVCO,LC電壓控制振盪器 110、112…場效電晶體,FET 114、116···多層電感器 118…自動增益控制,AGC 120…緩衝器 122n".FET變容器 捌、本案若有化學式時,請揭示最能顯示發明特徵的化學式:
TW093116408A 2003-08-13 2004-06-08 Improved oscillator for SERDES TWI282659B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/640,444 US6943636B2 (en) 2003-08-13 2003-08-13 Oscillator for SERDES

Publications (2)

Publication Number Publication Date
TW200507442A TW200507442A (en) 2005-02-16
TWI282659B true TWI282659B (en) 2007-06-11

Family

ID=32869839

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093116408A TWI282659B (en) 2003-08-13 2004-06-08 Improved oscillator for SERDES

Country Status (3)

Country Link
US (1) US6943636B2 (zh)
GB (1) GB2405040B (zh)
TW (1) TWI282659B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7489220B2 (en) * 2005-06-20 2009-02-10 Infineon Technologies Ag Integrated circuits with inductors in multiple conductive layers
US7486167B2 (en) * 2005-08-24 2009-02-03 Avago Technologies General Ip (Singapore) Pte. Ltd. Cross-coupled inductor pair formed in an integrated circuit
DE102006017189B4 (de) * 2006-04-12 2010-10-21 Atmel Automotive Gmbh Integrierte Oszillatorschaltung mit wenigstens zwei Schwingkreisen
DE102007023795A1 (de) * 2007-05-21 2008-12-04 Atmel Duisburg Gmbh Oszillator zum Erzeugen von unterschiedlichen Schwingungen
JP5625916B2 (ja) * 2009-02-13 2014-11-19 パナソニック株式会社 発振回路、発振回路の製造方法、この発振回路を用いた慣性センサ及び電子機器
US8508304B2 (en) * 2011-10-17 2013-08-13 Texas Instruments Incorporated Serdes VCO with phased outputs driving frequency to voltage converter
US8994460B2 (en) * 2012-11-13 2015-03-31 International Business Machines Corporation Implementing compact current mode logic (CML) inductor capacitor (LC) voltage controlled oscillator (VCO) for high-speed data communications
TWI541842B (zh) * 2015-10-23 2016-07-11 瑞昱半導體股份有限公司 螺旋狀堆疊式積體變壓器及電感
US10210129B2 (en) * 2016-06-06 2019-02-19 Sensors Unlimited, Inc. Systems and methods for deserializing data
US11495382B2 (en) * 2019-01-19 2022-11-08 Intel Corporation High Q-factor inductor
JP2021150339A (ja) * 2020-03-16 2021-09-27 キオクシア株式会社 半導体集積回路装置および発振回路装置
JP2022103739A (ja) * 2020-12-28 2022-07-08 セイコーエプソン株式会社 回路装置及び発振器
CN112953455B (zh) * 2021-02-22 2023-11-07 安徽安努奇科技有限公司 滤波器结构

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000165202A (ja) * 1998-11-25 2000-06-16 Toshiba Corp 単相−差動変換回路
US6211745B1 (en) * 1999-05-03 2001-04-03 Silicon Wave, Inc. Method and apparatus for digitally controlling the capacitance of an integrated circuit device using mos-field effect transistors
JP4669130B2 (ja) 2001-01-10 2011-04-13 川崎マイクロエレクトロニクス株式会社 発振装置
US6542043B1 (en) * 2001-10-16 2003-04-01 Broadcom Corporation All PMOS fully differential voltage controlled oscillator
JP4010818B2 (ja) * 2002-02-01 2007-11-21 Necエレクトロニクス株式会社 半導体集積回路

Also Published As

Publication number Publication date
US6943636B2 (en) 2005-09-13
TW200507442A (en) 2005-02-16
GB0415478D0 (en) 2004-08-11
GB2405040A (en) 2005-02-16
US20050046501A1 (en) 2005-03-03
GB2405040B (en) 2006-12-06

Similar Documents

Publication Publication Date Title
TWI282659B (en) Improved oscillator for SERDES
US6778022B1 (en) VCO with high-Q switching capacitor bank
US7643809B1 (en) Method and apparatus for tuning RF integrated LC filters
US7102454B2 (en) Highly-linear signal-modulated voltage controlled oscillator
US6650195B1 (en) Oscillator with differential tunable tank circuit
US7042253B2 (en) Self-calibrating, fast-locking frequency synthesizer
US7599673B2 (en) Receiver architectures utilizing coarse analog tuning and associated methods
US9236872B2 (en) Voltage-controlled oscillator, signal generation apparatus, and electronic device
WO2007108534A1 (ja) 電圧制御発振回路
JP2009545282A (ja) 一定でないおよび一定の包絡線変調のためのプログラム可能送信機アーキテクチャ
JP2003505901A (ja) 調整可能なフィルタ
CN103039004B (zh) 用于集成电路设备的异构物理介质附件电路系统
US7386085B2 (en) Method and apparatus for high speed signal recovery
US20090002080A1 (en) Frequency divider and phase locked loop using the same
US20070146082A1 (en) Frequency synthesizer, wireless communications device, and control method
JPH11122081A (ja) チューナ用選択rf回路
US7508276B2 (en) Frequency modulator
US20070222527A1 (en) Frequency tuning circuit, use of the tuning circuit and method for frequency tuning
US8054137B2 (en) Method and apparatus for integrating a FLL loop filter in polar transmitters
US20070296511A1 (en) Digital adjustment of an oscillator
US20030129959A1 (en) Weaver image reject mixer with fine resolution frequency step size
US7098747B2 (en) Precision tunable voltage controlled oscillation and applications thereof
CN109995362A (zh) 锁相环集成电路
JP2001320235A (ja) 電圧制御発振器
US6987423B2 (en) Two port voltage controlled oscillator for use in wireless personal area network synthesizers

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees