TWI273704B - Bipolar transistor and related method of fabrication - Google Patents

Bipolar transistor and related method of fabrication Download PDF

Info

Publication number
TWI273704B
TWI273704B TW095101559A TW95101559A TWI273704B TW I273704 B TWI273704 B TW I273704B TW 095101559 A TW095101559 A TW 095101559A TW 95101559 A TW95101559 A TW 95101559A TW I273704 B TWI273704 B TW I273704B
Authority
TW
Taiwan
Prior art keywords
layer
semiconductor
forming
type
pattern
Prior art date
Application number
TW095101559A
Other languages
English (en)
Other versions
TW200627640A (en
Inventor
Young-Dae Seo
Bong-Gil Yang
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW200627640A publication Critical patent/TW200627640A/zh
Application granted granted Critical
Publication of TWI273704B publication Critical patent/TWI273704B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66272Silicon vertical transistors
    • H01L29/66287Silicon vertical transistors with a single crystalline emitter, collector or base including extrinsic, link or graft base formed on the silicon substrate, e.g. by epitaxy, recrystallisation, after insulating device isolation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8248Combination of bipolar and field-effect technology
    • H01L21/8249Bipolar and MOS technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0623Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0804Emitter regions of bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1004Base region of bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41708Emitter or collector electrodes for bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42304Base electrodes for bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/732Vertical transistors

Description

Ι273701_ 九、發明說明: 【發明所屬之技術領域】 本發明之實施例是關於一種半導體裝置及其製造方 法。更特定而言’本發明之貫施例是關於一種雙載子電晶 體及其製造方法。 03 【先前技術】 採用互補式金屬氧化物半導體(CM0S)製造技術,
在一半導體基底上可形成互相相鄰通道金屬氧化物半 導體場效應電晶體(MOSFET)與p通道金屬氧化物半導 體場效應《體。在過去數十年裡,互補式金屬氧化物半 導體,造技術之穩定發展使目前能夠以低成本製造高積 體、而性能半導體裝置。互補式金屬氧化物半導體廣 ==射頻⑽電路、射頻晶片上系統(s〇c)、 以及许多其他元件。 雖然互補式金屬氧化物半導體元件具有非常 特性’但是經常不能滿足當傾 需之低雜訊要求。低雜訊放女。„ ,、%裕及/次电路兀件所 (VCO)為要长低ϋ ^ (LNA)及壓控振1器 與射頻電路的現成實例。 體具有低雜訊、寬線:::效=晶體相比,雙載子電晶 她力。為了實則應及高強度電流 趣常與互補式金騎化物㉟1功『雙載子電晶體 底上。實際上,在一:70件形成於相同半導體基 於實現射頻電路,而A P回效此雙載子電晶體用 而互補式金屬氣化物半導體元件用於實 6 1273704 19178pif 現相關邏輯電路。 ,了提向雙載子電晶體之運作速度,需要形成狹窄的 =1 ’使得載子可以快速地自射極移動至集極。或者, ^ 品杉_有咼濃度導電雜質,以降低基極區之電阻。通 用離子佈植製程形成—非常狹窄之基極區。然而, 用=知離子佈植製程很難形成特別狹窄之基極區。 ❸’有時细包減晶技術之^法形成雙載子電晶 =制=亟區。根據此種磊晶基極形成技術,因為在磊晶生 ==添加了摻雜子’所以可形成具有高摻雜濃度之 溥基極區。 為了增加基極區摻減度以提高運作速度,亦必須辦 t相應射極區之摻雜濃度,以便獲得高強度電流增益。、^ 疋,增加射極區之摻雜濃度會引起能帶隙變窄,導致載子 佈植效率降低’並且降㈣極基㈣潰電壓。此 際=了在試圖提高雙載子電晶體運作速度㈣上述技術 之應用。 、因此々,提出了在基極與射極之間形成一異質接面之方 法。在此等異質接面結構中,射極之能帶隙與 !:=了/卿妾面,基極區通常由靖成; 月^ 奴能帶隙。在此異質接面結構中,射極能以 更咼之效率將載子發射至基極。 而雔如美國專利第6,251,738射所揭示之異質接 =別♦ Τ示意圖。在圖1中,元件符號川 及刀财不—絲底及—集極。Ρ縣晶_(Si_⑹ 7 178pif 127370咩 t長於基底J。上。p型多晶石夕基極36形脚鍺 點。元件符,虎42及54分別表示間隙物及基極接 5 表示1型多晶卿極。元件符號56及 中,間^極接點及一集極接點。在上述習知結構 2離門隙物42將多晶㈣極44衫轉基極36相互電氣 之頂面〜夕射S 44之頂面相對高於多晶石夕基極36 梯。相庫Γΐ多晶補極44及集極18之間形成一大階 隹,刻絕緣内層5〇為射極接點.基極接 及木極接點52形成接點孔時,可能過声飩刿且右 多晶娜44。具體而言,當使二= /型多曰曰Γ石點時’蝕刻過度問題甚至變得更為嚴重。與 石夕化物歸二亟36相比’在η型多晶㈣極44上形成的 特別容Π。因此,在此等元件上形成之石夕化物層可能 讀刻過度之影響。從而很難形成具有低電阻之 石夕射在上述習知結構中,製作多晶秒基極36與多晶 形成二曰欲且其使其互相電氣隔離之製程非常複雜。即,為了 ^曰石^ =36’形成蠢晶石夕鍺基極區22,她尤積一 夕曰曰夕層。於疋’利用回姓製程透過多晶石夕層 曰曰基 S區2 2。然後將圖案化製程應用於回钱多晶石夕=曰,以 形成最終軸多晶補極44之接 ^ 夕日日石夕層’以形成多晶矽射極44 〇 形成6,744,麵號揭示之方法 2、5、9、13和14分別^^圖。在圖2中,元件符號 端子、-_接點以及:+不—基極、一基極端子、一射極 射極端子9相對高二了,點。與料習知實例類似, 射極端子9與基極端;=,-複雜製程達成 因此一 i一 的電氣隔離。 程製造之^子電^有增強運作速度但可透過更簡單製 【發明内容】 法,貫施例提供了—種製造雙載子電晶體之方 習知,良之結構且不易受如上討論之與 明提關問題的影響。在—實施例中,本發 射極ir山子Μ平坦化製程’用於形成具有大體相似高度之 了以:Γίί極端子巧’在本發明之特定實施例中降低 J以白知方式形成之·端子的高度。 第-發明之—實施例,—種半導體裝置包含一具有 型之第—半導體層、—具有第二導電類型且形 成於弟-半導體層上之第二半導體層,以及_且有第一導 ί^ί第—半導體圖案和—具有第二導電類型之第二半 二茶兩者均相互遠離地形成於第二半導體層上,其 t第一半導體圖案之高度大體上等於第二半導體^案之高 度。 見右Ϊ據ΐ發明之另一實施例’ 一種雙載子電晶體包含-/、 ‘電類型且形成一集極之第一半導體層;一具有 1273704 19l78pif =導電_且在第-半導體層上形成之第二半導體層, 弟一半導體層形成一基極;一在第二半導體層上 觸,層具有暴露第二半導體層之第:接觸窗及 成:射型且填充第一接觸窗以形 且填充第二接觸窗以形成—基極端子之第3茲二型 一,本發明之再一實施例,一種雙載4=: 集ItΪ底、—在Ρ型石夕基底上形成之重摻雜的η型子 ί,二Γί子集極區上形成之輕微摻雜的η型單晶石夕 i,以界;摻雜的η型單晶矽層上形成的元件隔離 由分別在基極射極區及集極接觸區=二 植層而形成的第-及第二低電;: 基極射極區中之阻集極區連接至子集極區,在 層,且用作基:;:Γ η型單晶石夕層上形成P酬 絕緣層包含在卩财鍺層上形成—絕緣層。此 -與第-接觸窗3第—低電阻集極區上之第-接觸窗及 含-填充第—接2之第二接觸窗。雙載子電晶體另外包 案,及—填充啤固且形成一射極電極之η❹晶石夕圖 圖案。 接觸1且形成一基極端子之ρ型多晶石夕 方法本又實施例,一種雙載子電晶體之製造 第—半導體層上:t有第—導電類型之第—半導體層;在 曰乂成一具有第二導電類型之第二半導體 1273704 19178pif ΐ1在第二半導體層上形成-絕緣層,此絕緣層包含暴露 弟-半導體層之第一及第二接觸窗;形成 類型且填充第-接觸窗之第一多晶石夕圖案,此第^多^ - 圖案構成,極端子之至少-部分;形成-具有第二導電類 ' '且填充第二接觸窗之第二多晶矽圖案,此第二多晶矽圖 案構成基極端子之至少一部分。 、根據本發明之又-實施例,—種雙載子電晶體之製造 • X法包含:製備一基底,此基底包含-具有第-導電類型 且構成集極之至少一部分之第一半導體層;並且在第一半 導體層中形成-元件隔離層;形成一具有第二導電類型且 f成基極之至少-部分之第二半導體層;形成—具有暴露 第二半導體層之第-及第二接觸窗的絕緣層 -紅形成-多㈣層,以填充第—及第二接觸窗 另外包含在絕緣層上執行平坦化製程,直到暴露絕緣層; 從而’形成-填充第-接觸窗之第一多晶石夕圖案及一填充 f二接觸窗之第二多晶石夕圖案;將第一導電類型之摻雜離 — 子植入第-多:¾石夕圖案中以形成一射極基極接面及一射極 端子;以及將第二導電類型之摻雜離子植入第二多晶石夕圖 案中以形成一基極端子。 根據本發明之又一實施例,一種雙載子電晶體之製造 方法包含··形成一具有第一導電類型之第一半導體層,此 第一半導體層構成集極之至少一部分;在第一半導體層上 形成一保護層,此保護層界定一射極基極區;形成一具有 第二導電類型之第二半導體層,此第二半導體層構成基極 1273704 19l78pif 極區之接觸窗 緣層及半導體區,㈣定—基極料。案亚且圖案化絕 易 明如下 懂為=二=他目的、特徵和優點能更明顯 下文特舉例,並配合所_式,作詳細說 【實施方式】 3現將參考本發明之若干實施例中一些 疋’本發明並非僅限於十〔每 、、、、卩但 出該等實射丨^ :这例。而是作為講授實例給 == 本發明可透過不同之方法實施。 巴及^ 第—”“第二”、“第三”等術語來描述各種 it單t目^及層不受此等術語之順序限制(例如, ΐ ί Hi 類術語僅用於將該等區或層與其他區 二i品刀開來。因此,在一實施例中的特定“第一層 二之上•,其可直接在其他層或基底上’亦可 本發明之實施例涉及一種雙載子電晶體(具體為一種 雙載子電晶體)之製造方法。—般技術者應瞭解, 错…倒各自摻雜物之極性可類似地製成ρηρ雙載子電曰 體。下文將舉例說明具有兩基極接點之雙載子電晶體。 Θ至固8疋根據本發明之一實施例之叩。雙載子 晶體之製造方法的剖視示意圖。 12 1273704 19178pif 芩有圖3 羽 …衣備一 P型矽基底11。!3型矽基底11可由 白刑Ί㈣成。利用離子佈植製程或11態擴散製程,可在 i Λ土底U上形成一重推雜有例如砷(As)之n型摻雜 重摻雜心層(或子集極區)13、然後,利用蟲 Γ曰::私’在第一重摻雜Ν+埋層U上形成輕微摻雜Ν 層15。單晶秒層15通常利用鱗化氫⑽)氣
^為乡雜物。較佳地,在形成單晶石夕層15之前,對埋層 13執行一清潔製程。 ^在圖3中不出’但是可在單晶石夕層15中以低濃 =子佈植諸如硼之類的p型摻雜物,以形成-保護環, 八由於反偏PN接面而提供與鄰近集極之電氣絕緣。 ⑽2圖4 ’切層15上執行諸域渠溝隔離(STI) 盆η、衣置隔離製程’以形成元件隔離層173、171?和17c, 佈射極區“A”及集極接觸區“B,,。然後,利用離子 -擴散製程’在輕微摻雜磊晶矽層15上形成
一=有^__物之第二重摻雜_層㈣口 sinke^二層J (亦稱為集極插頭或集極沉子_— smker))。在基極射極區“A”中形成第二重換 在集極接觸區T中形成第三重摻雜N+石夕声 ; 極接觸。第二重摻雜N+石夕層 θ 作為木 層…一起形成一低電阻電‘路及弟二重_ 三重摻雜Ν+矽層19及21之义式σ以在第一及第 17a M7b^ 17c 〇 刖或之後形成元件隔離層 參看圖5,保護層23形成於石夕層上,其具有基極 13 射極區域上“A”之 間隙
由一氮化矽層形成。氮化矽層可具有各種不同化學計量範 圍的矽與氮原子含量。此外,氮化矽層可另外包括氧原子。 1273704 19178pif , 例如,俾謹® Q 相沈積(CVD)製程由一氧化石夕層^又曰。铁可透過化學氣 Ν磊晶矽層15及第二重摻雜Ν+^^9。=後在輕微摻雜 硼之ρ型摻雜物的單晶磊晶矽鍺層θ25上形成摻雜有例如 過保護層23顯露。單晶蟲晶石夕“诵H 15及19透 製程或-化學氣相沈積製程形成。—蟲晶生長 積一多晶矽鍺層25b。Ρ型單晶石曰 ’、4層23上沈
型基極。相應地,可以藉由正制一 ^ 形成一薄P 化學氣相沈積製程而形成具有所Ϊ摻雜= 異質接面基極。 β而;度之 參看圖6 ’在ρ型單晶石夕鍺層仏與多 上形成一絕緣層3卜較佳地,絕緣層Μ包括_氧^^ 27與-堆疊於氧化物層27上的氮化物層29。氮化物層二 用作-平坦化製程之終止層,下文將對氮化物層Μ進行更 詳細描述。氧化物層27通常透過一化學氣相沈積製程由一 氧化矽層形成。氮化物層29通常透過一化學氣相沈積製程 然後,可對絕緣層31進行圖案化,為一射極端子形成 一第一接觸窗33a,為一基極端子形成第二接觸窗33b及 33b,。第一接觸窗33a與第二接觸窗33b及3;3b,暴露p型 單晶矽鍺層25a。第一接觸窗33a形成於第二重摻雜N+矽 層19上,第二接觸窗33b和33b’形成於第一接觸窗33a 之相對側° 14 1273704 19178pif 為了將在形成該等接觸窗之 層25a之蝕刻損壞% @ /曰’士 Ρ 31單晶矽鍺 刻製程及-濕二藉由順序執行-乾姓 刻製雜刻大部分絕緣層^固。即’藉由乾姓 絕緣層31之任_餘部分。“、' 9祕難程触刻薄 參看圖7,形成一 n型多 圖案35b * 35b,,以分? f 35a及P型多晶矽 窗33b及33b,。p型多曰^弟:接觸窗33a和第二接觸 且η型多晶石夕圖S 案6及伽形成基極端子, S牵35a,f 口案形成射極端子。此外’η型多晶石夕 =案祝在Ρ型早晶销層25a之上形成一基極射極接面夕 藉由在、、邑、’彖層31上形成-多晶⑪層以填充接觸介 33a、33b和33b,,麸抬拥一 /增从填充接觸窗 33a、33b和I 仃一平坦化製程以移除在接觸窗 牵35 喊的乡晶秒層,從㈣成多晶矽圖 案 35a、35b 和 35b’。勃;^iji 4*口 儿在,』< 29為,卜。、畜〜⑼ 製程,直到暴露氮化物層 _、吊使用一化學機械研磨(CMP)製程或一回飯 ‘程執行平坦化製程。化學機# 〆 層。於是’在填充第-接觸窗& 之夕B曰石夕層上佈植諸如磷(P)之η型推雜離子。於 :第-接觸窗33a之η型多晶矽圖案祝,且藉由佈植成η ^雜料在補層25a上形成射極基極接面% 控制離子佈植製程來適當調整射極基極接面%之深度猎由 採用類似方式’在填充第二接觸窗33b和別,之 石夕層上佈植諸如蝴⑻之P型摻雜離子,以形成P型;曰 15 一般而言,η型多晶矽圖案35a與p型多晶矽圖案35b 和35b’之各自高度取決於絕緣層31之高度,因此可調整該 等圖案之高度。此外,因為透過平坦化製程形成基極端子 與射極端子,所以其高度大體上互相相等。
1273704 19178pif 晶矽晶圖案35b和35b,。 用於形成基極端子及射極端子之離子佈植製程可類似 地用於形成互補式金屬氧化物半導體裝置中之源極/汲極 區域。 麥看圖8,執行光微影製程以移除形成於基極射極區 域“A”之外的絕緣層31與多晶石夕鍺層挪,以提供基極端 子與集極端子之_電氣隔離。然後,移除集極接觸區域 τ中之部分保護層23,以暴露第三重推雜N+石夕層21。可 形成一矽化物保護層(未示出),以便在 氧=半導體裝置之特定區域形成—石夕化物層二二 麻層及倾層23進行圖案化,以暴露n型多晶石夕圖案 35a、p型多晶㈣案35b和35b,’以及第三重摻雜n+石夕層 21二此,儘官未在圖8中示出,但暴露出矽化物層之將 在其中形成互補式金屬氧化物半導體裝置的區 執行-石夕化物製程,以分別在n型多晶^圖宰 形成-石夕化物層37a,在p型多㈣ = 形舰物層料训,在第三重穆雜矿:5二 成-石夕化婦W。可藉㈣知方法 魏 例如,可#由沈積-種金屬,諸如鈇、1 2= 一 一熱處理,來形成該等矽層。同樣,辇昆;、、U 二 成4矽層可由矽化鎢 16 1273704 19178pif 層形成。 接下來,形成一絕緣内層39。通常利用一種習知薄膜 沈積技術(諸如一化學氣相沈積製程)由一氧化石夕層形成 絕緣内層39。 對絕緣内層39進行圖案化,以形成暴露矽化物層 37a、37b、37b’和 37c 的接點孔 41a、41b、41b,和 41c。然 後,在所得結構上形成一導電層,且對其進行圖案化,以 形成電氣接觸多晶矽圖案35a上之矽化物層37a的金屬線 43a、電氣接觸多晶矽圖案351)和35b,上之矽化物層37b 和37b1之金屬線43b和43b,,以及電氣接觸矽層21上之矽 化物層37c之金屬線43c。 均勻且相當厚地形成矽化物層37b與37b,,同時形成 相對薄的矽化物層35a。與習知裝置相反,η型多晶矽圖案 35a之高度大體等於ρ型多晶矽圖案35b與35b,之高度。 相應地’在蝕刻絕緣内層39以形成接點孔41a、41b、41b, 和41c的製程中,防止過度蝕刻氮化物層37a。 N型多晶矽圖案35a與ρ型多晶矽圖案35b和35b,一 般由一離子佈植製程形成。例如,在沈積多晶矽以填充接 觸窗33a、33b和33b,時,可以將諸如磷(ρ)之n型摻雜 離子佈植於多晶矽圖案35a、35b和35b,中。換言之,原位 沈積η型摻雜多晶矽以填充接觸窗33a、33b和33b,,且執 行一平坦化製程以形成填充第一接觸窗33a之η型多晶矽 圖案35a及填充第二接觸窗33b和33b,的η型多晶矽圖 案。然後,在填充第二接觸窗33b和33b,之η型多晶矽圖 17 1273704 19l78pif ί中佈植諸如棚(B)之p型摻雜離子。因此,多曰卵 f之導電類型由n型變為P型,以形成p型多晶石夕圖:: 和35b1。或者,可以;§ a、、+灶 夕圖木35b 平扭化|y程;成吞Ά貝P型摻雜多晶石夕’且執行一 -化从以形成填充弟二接觸窗现和% =案3和職及填充第一接觸窗33a的p型多^夕曰 =。然後,可以在填充第—接觸窗仏 === 案中佈值η型換雜離子,以將多夕ς夕圖 變為η型,以形成η型多晶石夕圖案祝案之¥電_ Ρ型 在對填充接觸窗33a、33b和伽的多 坦化之後’可以進一步對多晶石夕層執 圖案::平 回蝕製程的位置,n型多晶石夕 衣耘在使用 35b及35b,的高度被進一步型多晶石夕圖案 端子與射極端子之間的距二J職 的距離。 土才°而子舁集極端子之間 此外’在形成第一接觸窗33a 之時或之後,可以形成暴露第三重換弟 接觸窗。-般在用多晶石夕 石夕層21之第三 窗33b及33b•之同時,= 仏及第二接觸 之前,執行離子你始制、弟—接觸窗。在形成絕緣層31 晶侧25b中佈植=摻=。=觸區❹”中的多 使其高度與射極接點及基極接觸, 圖9至圖U杲#昍扭祕丄门又八體上相# 雙載子電晶體之步驟、、Mn發明之另—實施例製造叩n 所干之每mi 剖視示意圖。在圖9至圖11 所不之“例中,省略了保護層23。 18 1273704 19l78pif 參看圖9,執行結合圖3及圖4所描述之製程。然後, 利用一磊晶生長製程或一化學氣相沈積製程形成一 p型矽 鍺層25a。在一基極射極區域“A”與一集極接觸區域“b,,中 形成一 p型單晶磊晶矽鍺層25a。同時,可以在元件隔離 層17a、17b和17c上形成多晶石夕鍺層25b。執行一反摻雜
製程,使得在集極接觸區域“B”中形成之磊晶矽鍺層 之導電類型由P型變為n型。即,在集極接觸區域1B,,中 之P型磊晶矽鍺層25a中佈植η型摻雜離子,以在集極接 觸區域“Β”中形成一 η型磊晶矽鍺層25,。 麥看圖10,形成一絕緣層31,且對其進行圖案化,以 為:射極端子形成-第-接觸窗33a、為—基極端子形成 一第二接觸窗33b及33b’、為一集極端子形成一第三接觸 囪33c。弟一接觸固33a與弟—接觸窗33b及33b,暴露形 成於基極射極區域“A”中之P型磊晶矽鍺層25a。第三接觸 窗33c暴露形成於集極接觸區域“B”中之p ^ 25a’。第一接觸窗33a形成於第二重摻雜N+矽層19上,且 第二接觸窗33b及33b,形成於第一接觸窗33aS之兩側上。 第三接觸窗33c形成於第三重摻雜石夕層21上。 參看圖11,形成一 η型多晶石夕圖案^,以填充第一 接觸窗33a。形成-η型多晶秒圖案35e,以填充第三接觸 窗33c。形成p型多晶矽圖案35b及35b,,以填充 觸窗 33b 及 33b,。 、 一 具體而言,在絕緣層3!上形成—多㈣層,以填 觸窗33a、33b、33b,和33c ’且執行—平坦化製程,、以移 19 1273704 19178pif 除,接觸窗33a、33b、33b,和33c之外形成的多晶石夕層, 使侍多晶矽層僅存在於接觸窗33a、33b、33b,和3允之 通常對多㈣層執行平坦化製程,朗露出絕緣層3ι之上 部分的氮化物層29 $止。可利用一化學機械研磨製 回1程執行平坦化製程。化學機械研磨製程利用研“ 以化學及機械方式研磨目標層。然後 = 接觸窗33a及33c々夕曰a旺山从 ^及弟二 夕日日矽層中佈植η型摻雜離子。於是, 佑Ϊ真充弟一接觸窗^之11型多晶石夕圖案35a,且藉由 同栉離:在矽鍺層仏上形成射極基極接面36。 二二、填充第三接觸窗33c 型多晶石夕圖案祝。 、=由控制離子佈植製程來適當調整射極基極接面 冰度。 〜 =相同方式’在填充第二接觸窗3 =佈植。型接雜離子,以形成。型多晶梦晶圖之案ς 及多:仃ΐ微影製程’以移除-部分絕緣層31 域“Β:曰物:離=而將基極射極區域“Α”與集極接觸區 離層17a H ’藉由乾钱刻製程移除元件隔 程或唱仙^ ° 上之絕緣層3卜然後藉由乾钱刻製 成/…、蝕刻衣程移除所暴露之多晶 件隔離層17a、17M〇17c為止。 直到暴路几 石夕化程,以分別在射極端子祝上形成一 和37t/在隼^说和观上形成魏物層37b 在木桎i而子35c上形成矽化物層3九。 20 1273704 19178pif 在形成矽化物層37a、37b和37c之後,可以對絕緣層 31及多晶石夕鍺層27執行圖案化製程。 接下來,形成一絕緣内層,且對其進行圖案化,以形 成暴露石夕化物層37a、37b、37b’和37c之接點孔。然後, 沈積且圖案化一導電材料,以形成金屬線。 相應地,η型多晶矽圖案35a、η型多晶矽圖案35c以 及P型多晶矽圖案35b及35b’之各自高度取決於絕緣層31
之高度,且它們由平坦化製程形成。因此,其高度大體相 互相同。 在對填充接觸窗33&、331>、3313,和33(:的多晶石夕層執 行平坦化製程之後,可以進一步對多晶矽層執行回蝕製 私三回蝕製程進一步降低n型多晶矽圖案35a及3允與p 型多晶矽圖案35b及35b,之各自高度,從而減小其電阻。 可以在一單一離子佈植製程中形成P型多晶矽圖案 35b和35b’、η型多晶矽圖案35a及35c。例如,可以在沈 積多晶石夕以填充接觸窗33a、33b、33b,和33e之同時佈^ 雜離子。換言之,原位沈積n型_多㈣以填充 成埴和 執行一平坦化製程以形 接觸* 觸111 33&之η型多晶矽圖案35a及填充第三 i商3〇的11型多晶矽圖案35c。然後, :窗之n型多晶顺 型多二:=,=型 〜平坦化製程,以形成填充第二 I2737〇478pif 之p型多晶矽圖案35b及35b,。妙 33a之p型多晶石夕圖案及填充第二觸^充第—接觸窗 矽圖案中佈植n型摻雜離子。 ® ^之ρ型多晶 变由ρ型變為η型,從而形成 夕aa石夕圖案之導電類 圖叫15是說明—u;r之 子電晶體之方法的剖視 =j 執盯參考圖3及圖4所述之製程 =3法包含 基極區域之保護層23,且利用—石曰 /成*路一射極 相沈積製程形成-P型遙晶發鍺層。日、衣&或—化學氣 在一射極基極區域“A”之輕微摻雜石θ -單晶秒鍺層25a,在保護層23上15中形成 域19及-多晶補層25b。通f形^—a^摻雜η型石夕區 其厚於單晶珍鍺層25a。相應地,保H,層25b,使 之厚产差邕鉍夕θ访你s 隻s 23與矽鍺層25a 予度差V致多晶矽鍺層25b之頂面與單晶矽 '面之間存在—梯階。梯階界定—凹進區域2 ▲ 層25a之側壁25s。單晶矽鍺層2 早日曰夕鍺 石夕鍺層说形成-基極端子。H基極,且多晶 隨著保護層23變厚,多晶矽鍺層25b 鍺層25a之頂面之間的梯階會增加。 、面與單晶石夕 參看圖12 ’沈積-絕緣材料且對其進行邮 土 25s上形成一絕緣間隙物26。絕緣 在 其將在稍後形成。例如,絕緣間隙物% 卜 層形成。 、 可由一氮化矽 22
1273704 19l78pif ,參看圖13,形成一多晶石夕層以填充凹進區域28 ’且執 Ϊ —平坦化製程,直到暴露絕緣間隙物26,從而將多晶石夕 =制於凹進區域28中。可執行平坦化製程,作為一 械械研磨製程或-⑽製程。在平坦化製程之後,形成於 區域28之外的多^晶矽鍺層25b之高度大體等於凹進區 :8内多晶石夕層之高度。為將多晶石夕錯層25b與多晶石夕層 ^氣隔離’較佳地在平坦化製程_執行過度則。即: 仃平坦化製程’使多晶销層25b與多晶之 於絕緣間隙物26之高度。 低 在平坦化製程之後,可以利用正確的濕韻刻溶液進一 ^虫刻多晶石夕層。織,在凹進區域28中佈植η型推雜離 ,以在凹進區域28中形成—η型多晶㈣案祝。限制 於凹進區域28内的n财晶發圖案祝用作射極端子。 茶看圖14,執行一光微影製程,以圖荦化多曰欲#展 -及於其下形成之保護層23之一部二== 接觸區域“Β”中形成之多晶㈣層25b及保護層23在$ ==極:子之多晶石夕鍺圖案35b ’且暴露一用作集極 鈿子之弟二重摻雜n型矽層21。 執行一石夕化物製程,以分別在用作射極端子之η型多 晶矽圖案35a上形成一魏物層37a,在 型多2錯圖㈣u35b,上形成石夕化物層37b及而 =作木極端子之第三重_n财層21上形成—石夕化物 層《3 / c 〇 芩看圖I5,執行結合圖8所描述之各種製程以形成金 23 I27370478pif 屬線 4扑和43c。即,形成一絕緣層39,且對其進行 圖案化、以形成暴露石夕化物層37a、37b、37b,和37c之接 點孔。然後,沈積並圖案化一導電材料。 通系,射極端子35a之高度大體等於或低於基極 35b與35b’之高度。
圖16至圖18是說明一種根據本發明之又一實施例製 造啊雙,子電晶體之方法的剖視示意圖。在圖16至圖 18所示施例中,保護層23暴露集極接觸區域“B,,。 > 圖16 ’執行參考圖3及圖4所描述之製程以形成 保屢層23保護層23暴露一基極射極區域“a”與一集極接 觸區域B。利n日日生長製程或—化學氣相沈積製 =,在基極射極區域“A”上形成一 p型單晶磊晶矽鍺層 a,在集極接觸區域“B”上形成一 p型單晶磊晶矽鍺層 23卜且在保濩層23上形成一多晶矽鍺層25b。在保護層 #總形成之矽鍺層2513可厚於在基極射極區域“A”及集極 盥保=域B中形成的矽鍺層25a。由於矽鍺層25a及25b 總>層23之厚度差異,而在基極射極區域“A”及集極接 子中界定凹進區域28a及28b。佈植n型摻雜離 型。X將夕晶石夕蟲晶石夕鍺層25a之導電類型由ρ型變為η 域圖17,沈積並回蝕一絕緣材料,以在基極射極區 以乂隹之凹進區域撕的側壁上形成一絕緣間隙物26a, 缘接觸區域“B”之凹進區域湯的側壁上形成一絕 、、家間隙物26b。 24 1273704 19178pif 、,形成一多晶矽層以填充凹進區域28a及28b,且執行 平:化衣耘以將多晶矽層限制於凹進區域2^及2% 中。可利用一化學機械研磨製程或一回 製程。相應地,形成於凹進區域28a及娜之外的^晶:匕 j隹25b、限制於凹進區域咖及爲之内的多晶石夕層及 用於木極端子衫㈣層具有大體侧之厚度。在平扭化 製^後’較佳地進i執行—烟製程崎低多晶梦層匕 i二f;後,在凹進區域施及28b内佈植n型摻雜離 為限制於凹進區域28a之内的射極端子形成一 η型多 晶^圖案35a ’且為限制於凹進區域挪之内的集極端 形成一 η型多晶矽圖案35c。 ^看圖18 ’執行—光微影製程,以圖案化多晶石夕錯層 侧其下的絕緣層’從而為基極端子形成-多晶 曰執行石夕化物衣知,以分別在用作射極接點之η型多 ^石^案35a上形成-魏物層37a,在用作基極接點之ρ i夕曰曰石夕鍺圖案35b及35b,上形成石夕化物層37b及伽, =用作集極接觸之n型多晶石夕圖案35e上形成一魏物層 然後’執行參考圖8所描述之製程,以形成金屬線。 形成一絕緣層’且對其進行圖案化,以形成暴 =物層37a、37b、37b,和37c之接點孔。然後 亚圖案化一導電材料。 、 圖19至圖22 :說明-種根據本發明之又一實施例製 25 1273704 I9178pif 造零雙載子電晶體之方法的剖視示意圖。在圖i9至圖 22所不之實施射,透過—平坦化製程形成—射極端子, 從而改良射極接點特性。 參看圖19,執行參考圖3至圖5所描述之製程,為一 基極形成-保護層23與㈣層25a及25b。一單晶石夕錯層 形成於一基極射極區域“A”中,且一多晶矽矽鍺層曰匕 形成於射極基極區域之外。在補層上形成—絕緣層Μ。 絕緣層^包括依次堆疊之—氧化物層及—氣化物層。 ^參有圖2〇,執行一光微影製程,以圖案化絕緣層3卜 攸而形成一界定一射極接點之接觸窗33a。接觸窗3%形 成於-第二重摻雜η型♦層19上。參考圖2卜沈積一 η 型摻雜多晶似對其進行圖案化,以在接觸窗% 一射極端子35a。 取 、芩看圖22,對絕緣層31及矽鍺層25b進行圖案化, 以暴露於其巾形成-基極軒之多晶補層说。在 成金屬線43a、43b和43c。 點化製:,至少基極接點及射極接 =點嫩接點。此外,可以在該等金屬線之間心 形成矽化物層,從而提供高速雙載子電晶體。 “ 雖然本發明已以較佳實施例揭露如上,麸 何熟習此技藝者,在不崎發== 和耗圍内’當可作些許之更動與潤飾,因此本發明之= 26 1273704 19178pif 範圍當視後附之申請專利範圍所界定者為準。 【圖式簡單說明】 圖1是一習知雙載子電晶體之剖視示意圖。 圖2是另一習知雙載子電晶體之剖視示意圖。 圖3至圖8是說明根據本發明之一實施例製造npn雙 載子電晶體之步驟流程的剖視示意圖。 圖9至圖11是說明根據本發明之另一實施例製造npn 雙載子電晶體之步驟流程的剖視示意圖。 圖12至圖15是說明根據本發明之再一實施例製造 npn雙載子電晶體之步驟流程的剖視示意圖。 圖16至圖18是說明根據本發明之又一實施例製造 npn雙載子電晶體之步驟流程的剖視示意圖。 圖19至圖22是說明根據本發明之又一實施例製造 npn雙載子電晶體之步驟流程的剖視示意圖。 【主要元件符號說明】 2 :基極 5:基極端子 9:射極端子 10 :梦基底 11 : p型矽基底 13 :第一重摻雜N+矽層 14 :射極接點 15 :輕微摻雜N磊晶單晶矽層 17、17b、17c :裝置絕緣層 27 1273704 19178pif 18 :集極 19 :第二重摻雜N+矽層 21 ··第三重摻雜N+矽層 22 : p型磊晶矽鍺(Si-Ge)基極 23 :保護層 25a : p型單晶石夕鍺層 25b ··多晶矽鍺層 27 :氧化物層 29 :氮化物層 31 :絕緣層 33a :第一接觸窗 33b、33b’ :第二接觸窗 35a : η型多晶石夕圖案 35b、35W: Ρ型多晶矽圖案 36 : p型多晶石夕基極 37a、37b、37b’、37c :矽化物層 i 39 :絕緣内層 40 :接觸窗 41a、41b、41b’、41c :接點孔 42 :間隙物 43a、43b、43b,、43c :金屬線 44 :多晶矽射極 50 :絕緣内層 52 :集極接觸 28 1273704 19178pif 54 :基極接點 56 :射極接點 A:基極射極區 B:集極接觸區

Claims (1)

1273704 19178pif 十、申請專利範圍: 1·一種半導體裝置,包含: 一具有一第一導電類型之第一半導體層; 一具有一第二導電類型且形成於該第一半導辦 上的第二半導體層;以及 9 一具有該第一導電類型之第一半導體圖案與一具有 該,二導電類型之第二半導體圖案,均相互分開地形成於 該第二半導體層上,其中該第一半導體圖案之一高度與該 第一半導體圖案之一高度大體上相同。 2·如申請專利範圍第1項所述之半導體裝置,其中該 第一半導體層包含一單晶矽層,其摻雜有n型雜質且構成 又載子笔晶體之一集極的一部分。 十3·如申請專利範圍第2項所述之半導體裝置,其中該 第一半導體層形成一用於該雙載子電晶體之基極,且包含 一摻雜有p型雜質之單晶矽鍺層; 其中該第一半導體圖案接觸該第二半導體層,且形成 用於:亥,載子電晶體之—射極端子;以及 。亥第—半導體圖案接觸該第二半導體層,且形成用於 該雙,子電晶體之-基極電極。 # 一 =如中請專利範81第3項所述之半導體裝置,其中該 ί —车導體㈣包含摻雜有η型摻雜離子^㈣,且該 5導體圖案包含摻雜有ρ型摻雜離子之多晶石夕。 勺八5·如申凊專利範圍第3項所述之半導體裝置,進一步 1273704 19178pif 物層; •l成於该第_半導體圖案之一表面上的第一 矽化 二矽化 物層;Z於該第二半導體圖案之一表面上的第 物層。形成於該第—半導體圖案之—表面上的第三石夕化 包含!利,第1項所述之半導體裝置,進一步 -及第二半導三半導體圖案之—高度與該第 ν體圖案之高度大體上相同。 第-圍宰?4所述之半導體裝置,其中該 梦,且該第二半= 包3雜有η型摻雜離子之多晶 矽。 豆圖案匕3摻雜有Ρ型摻雜離子之多晶 8·一種雙载子電晶體,包含: 層;一具有-第-導電類型且形成-集極之第—半導體 上的第H導—體"η電類型且形成於該第一半導體層之 一开 2 亥第二半導體層形成-基極; 露該第二半導:声:絕緣層,該絕緣層具有暴 -具有該τ—r電 一射極端子之第-半導體圖案;!^接觸窗以形成 一—目 人Λ-哲一、赶 —電類型且填充該第二接觸窗以形成 31 1273704 19178pif 一基極端子之第二半導體圖案。 9. 如申請專利範圍第8項所述之雙載子電晶體,其中 該第一半導體層包含一 η型磊晶矽層,且該第二半導體層 包含一 ρ型磊晶矽鍺層。 10. 如申請專利範圍第9項所述之雙載子電晶體,其中 該第一半導體圖案包含η型多晶矽,且該第二半導體圖案 包含ρ型多晶矽。 11. 如申請專利範圍第8項所述之雙載子電晶體,其中 該絕緣層具有一平坦頂面,且形成於該第二半導體層上, 且該雙載子電晶體進一步包含: 一穿過該絕緣層以暴露該第一半導體層之第三接觸 窗;以及 一具有該第一導電類型且填充該第三接觸窗以形成 一集極端子之第三半導體圖案。 12. 如申請專利範圍第11項所述之雙載子電晶體,進 一步包含: 一形成於該第一半導體圖案上之第一矽化物層; 一形成於該第二半導體圖案上的第二矽化物層;以及 一形成於該第三半導體圖案上之第三矽化物層。 13. 如申請專利範圍第8項所述之雙載子電晶體,進一 步包含: 一形成於該第一半導體圖案之一表面上的第一矽化 物層; 一形成於該第二半導體圖案之一表面上的第二矽化 32 37l 物層;以及 -形成於該第二半導體層上的第三魏物層。 讀賴咖第8销述之雙載子電晶體,其中 ,層包含依次堆疊之—氧化物層及—氮化物層。 讀第〜申二1專利範圍第8項所述之雙載子電晶體,其中 鲁 之ιΐ 案之一高度大體上等於該第二半導體圖案 16·—種雙載子電晶體,包含: 一 Ρ型矽基底; 二形成於該Ρ财基底上之鱗^型子雜區域; 形成於该子集極區域之輕微摻雜_單晶石夕層; 於,輕微摻^型單晶抑中之姑隔ς層, ,弋一基極射極區域及一集極接觸區域; 輕忾二,刀另】在二亥5極射極區域與該集極接觸區域之該 幸:=雜η财層中佈植η型摻雜離子而 := 且集=域’該些第一及第二低電阻集極區域連接 主5亥子集極區域, -形成於該基極射極區域中之該輕微摻雜η型單晶石夕 層之上且用作一基極的ρ型石夕鍺層; 一形成於該Ρ型:錯層上之;緣層,該絕緣層包含一 ^置於該第-低電阻集極區域之第—__,m該 第一接觸窗分離放置之第二接觸窗;以及 -填充該第1觸窗且形成—射極電極之η型多晶石夕 圖案’及-填充該#二接觸窗且形成—基極端子之?型多 33 D·如申請專利範圍第h ρ S赉包含·· 弟16項所述之雙載子電晶體,進 〜形成於該第二低雷 〜玉阻集極區域上之第一矽化物層; 形成於该η型多曰仿间+ 曰曰夕圖案上之第二矽化物層;以及 开》成於该ρ型多a坊& 1〇 , . a日日矽層上之第三矽化物層。 、炎包二二第16項所述之雙載子電晶體,進 層型單晶象上、該絕緣 區域之上的該輕微摻雜暴露該基極射極 中命仅圍第16項所述之雙載子電晶體,其 -:二。3 :氧切層’且該絕緣層包含依次堆疊之 乳化物層及一氮化物層。 20.如申請專利範圍第16項所述之雙載子電晶體 一步包含: ^ /、有平坦頂面且形成於該絕緣層之下的該第一 低電阻集極區域上的n型矽鍺層; 一形成於該絕緣層内之第三接觸窗;以及 一填充該第三接觸窗之η型第三多晶矽圖案。 21·如申請專利範圍帛2〇項所述之雙載子電晶體 一步包含: 一 ^別形成於該第一、第二及第三多晶矽圖案上之第 一、第二和第三矽化物層。 22·一種雙載子電晶體之製造方法,包含·· 34 1273704 19178pif 形成一具有一第一導電類型之第一半導體層; 在該第一半導體層上形成一具有一第二導電類型的 第二半導體層; 在該第二半導體層上形成一絕緣層,該絕緣層包含暴 露該第二半導體層之第一及第二接觸窗; 形成一具有一第一導電類型且填充該第一接觸窗之 第一多晶矽圖案,該第一多晶矽圖案構成一射極端子之至 少一部分;以及 形成一具有一第二導電類型且填充該第二接觸窗之 第二多晶矽圖案,該第二多晶矽圖案構成一基極端子之至 少一部分。 23. 如申請專利範圍第22項所述之雙載子電晶體之製 造方法,其中形成該第一及第二多晶矽圖案之製程包含·· 在該絕緣層上形成一多晶矽層,以填充該第一及第二 接觸窗; 執行一平坦化製程,直到暴露該絕緣層之一上表面; 在該第一多晶矽圖案上佈植具有該第一導電類型之 摻雜離子;以及 在該第二多晶矽圖案上佈植具有該第二導電類型之 摻雜離子。 24. 如申請專利範圍第22項所述之雙載子電晶體之製 造方法,其中形成該等第一及第二多晶矽圖案之製程包含: 在該絕緣層上形成一具有該第一導電類型之多晶石夕 層,以填充該第一及第二接觸窗; 35 1273704 19178pif 執行一平坦化製程,直到暴露該絕緣層之一上表面; 以及 將該第二導電類型之摻雜離子佈植於該第二多晶矽 圖案中。 25. 如申請專利範圍第23或24項所述之雙載子電晶體 之製造方法,其中形成該絕緣層之製程包含: 依次形成一氧化物層及一氮化物層;以及 圖案化該ll化物層及該氧化物層。 26. 如申請專利範圍第23或24項所述之雙載子電晶體 之製造方法,進一步包含: 在該絕緣層中形成一暴露該第二半導體層之第三接 觸窗; 形成一具有該第一導電類型且填充該第三接觸窗之 第三多晶矽圖案;以及 在形成該第一多晶矽圖案之同時,藉由在該第一半導 體層中佈植該第一導電類型之離子而形成一集極端子。 27. —種雙載子電晶體之製造方法,包含: 製備一基底,其包含一具有一第一導電類型且構成一 集極之至少一部分的第一半導體層,以及在該第一半導體 層中形成一元件隔離層; 形成一具有一第二導電類型且構成一基極之至少一 部分的第二半導體層; 形成一具有暴露該第二半導體層之第一及第二接觸 窗之絕緣層; 36 1273704 19178pif 在該絕緣層上形成一多晶矽層,以填充該第一及第二 接觸窗; 對該絕緣層執行一平坦化製程,直到暴露該絕緣層為 止,從而形成一填充該第一接觸窗之第一多晶矽圖案及一 填充該第二接觸窗之第二多晶矽圖案; 將該第一導電類型之摻雜離子植入該第一多晶矽圖 案中,以形成一射極基極接面與一射極端子;以及 將該第二導電類型之摻雜離子植入該第二多晶矽圖 案中,以形成一基極端子。 28. 如申請專利範圍第27項所述之雙載子電晶體之製 造方法,其中形成該絕緣層之製程包含: 在形成該第一及第二接觸窗時形成一暴露該第二半 導體層之第三接觸窗;以及 在將該第一導電類型之摻雜離子植入該第一多晶矽 圖案中時,將第一導電類型之摻雜離子植入該第三多晶矽 圖案中。 29. 如申請專利範圍第27項所述之雙載子電晶體之製 造方法,其中製備該基底之製程包含: 製備一該第二導電類型之半導體基底; 將該第一導電類型之摻雜離子植入該半導體基底 中,以形成該第一半導體層,作為該第一導電類型之第一 南濃度集極區域, 在該第一高濃度集極區域上形成一具有該第一導電 類型之磊晶矽層; 37 1273704 19178pif 在該磊晶矽層中形成該元件隔離層;以及 將該第一導電類型之摻雜離子植入該磊晶矽層中,以 形成接觸該第一高濃度集極區域之第二及第三高濃度集極 區域。 30. 如申請專利範圍第29項所述之雙載子電晶體之製 造方法,其中形成該第二半導體層之製程包含: 在部分該磊晶矽層及該元件隔離層之上形成一氧化 物層;以及 執行一磊晶生長製程或一化學氣相沈積製程,以在透 過該氧化物層中之一間隙所暴露的一部分該蠢晶石夕層上形 成一單晶磊晶矽鍺層,其摻雜有該第一導電類型之離子。 31. 如申請專利範圍第29項所述之雙載子電晶體之製 造方法,其中形成該第二半導體層之製程包含: 執行一磊晶生長製程,以在透過該氧化物層中之一間 隙所暴露的一部分該磊晶矽層上形成一單晶磊晶矽鍺層, 其摻雜有該第一導電類型之離子。 32. 如申請專利範圍第30項所述之雙載子電晶體之製 造方法,進一步包含: 利用該磊晶生長製程或化學氣相沈積製程在該氧化 物層上沈積一多晶石夕鍺層。 33. —種雙載子電晶體之製造方法,包含: 形成一具有一第一導電類型之第一半導體層,該第一 半導體層構成一基極之至少一部分; 在該第一半導體層上形成一保護層,該保護層界定一 38 1273704 19178pif 射極基極區域, 形成一具有該第二導電類型之第二半導體層,該第二 半導體層構成一基極之至少一部分; 形成一具有暴露該射極基極區域之一接觸窗之絕緣 層; 形成一具有該第一導電類型且填充該接觸窗以形成 一射極端子之多晶石夕圖案;以及 圖案化該絕緣層及該半導體區域,以界定一基極端 子0 39
TW095101559A 2005-01-24 2006-01-16 Bipolar transistor and related method of fabrication TWI273704B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050006370A KR101118649B1 (ko) 2005-01-24 2005-01-24 바이폴라 트랜지스터 및 그 형성 방법

Publications (2)

Publication Number Publication Date
TW200627640A TW200627640A (en) 2006-08-01
TWI273704B true TWI273704B (en) 2007-02-11

Family

ID=36695904

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095101559A TWI273704B (en) 2005-01-24 2006-01-16 Bipolar transistor and related method of fabrication

Country Status (6)

Country Link
US (1) US7554174B2 (zh)
JP (1) JP2006210914A (zh)
KR (1) KR101118649B1 (zh)
CN (1) CN1828929A (zh)
DE (1) DE102006003102B4 (zh)
TW (1) TWI273704B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2458623B1 (en) 2010-11-26 2014-06-25 Nxp B.V. Method of Manufacturing a Bipolar Transistor and Bipolar Transistor
US8258545B1 (en) * 2011-03-14 2012-09-04 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit including a bipolar transistor and methods of making the same
US9123558B2 (en) * 2011-06-20 2015-09-01 Mediatek Inc. Bipolar junction transistor
US20150118810A1 (en) * 2013-10-24 2015-04-30 Madhur Bobde Buried field ring field effect transistor (buf-fet) integrated with cells implanted with hole supply path
US10847553B2 (en) * 2017-01-13 2020-11-24 Massachusetts Institute Of Technology Method of forming a multilayer structure for a pixelated display and a multilayer structure for a pixelated display

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0354783B1 (en) * 1988-08-11 1995-03-01 Victor Company Of Japan, Limited Magnetic recording/reproducing apparatus for selective use with tape cassettes of two different sizes
US5024971A (en) * 1990-08-20 1991-06-18 Motorola, Inc. Method for patterning submicron openings using an image reversal layer of material
JPH11330088A (ja) * 1998-05-15 1999-11-30 Nec Corp 半導体装置とその製造方法
KR100286349B1 (ko) * 1999-04-19 2001-03-15 김영환 반도체 소자의 제조방법
US6521974B1 (en) * 1999-10-14 2003-02-18 Hitachi, Ltd. Bipolar transistor and manufacturing method thereof
US6251738B1 (en) * 2000-01-10 2001-06-26 International Business Machines Corporation Process for forming a silicon-germanium base of heterojunction bipolar transistor
JP2002270816A (ja) * 2001-03-07 2002-09-20 Nec Corp バイポーラトランジスタ
FR2822292B1 (fr) * 2001-03-14 2003-07-18 St Microelectronics Sa Procede de fabrication d'un transistor bipolaire de type double polysilicium a base a heterojonction et transistor correspondant
KR100388489B1 (ko) 2001-09-28 2003-06-25 한국전자통신연구원 이종접합 쌍극자 트랜지스터 및 그의 제조방법
KR20030045941A (ko) * 2001-12-03 2003-06-12 삼성전자주식회사 바이폴라 소자 및 그 제조방법
JP3778122B2 (ja) 2002-04-10 2006-05-24 松下電器産業株式会社 半導体装置の製造方法
KR100546332B1 (ko) * 2003-06-13 2006-01-26 삼성전자주식회사 바이폴라 접합 트랜지스터 및 그 제조 방법
JP4886964B2 (ja) * 2003-07-03 2012-02-29 株式会社日立製作所 半導体装置及びその製造方法

Also Published As

Publication number Publication date
KR101118649B1 (ko) 2012-03-06
CN1828929A (zh) 2006-09-06
JP2006210914A (ja) 2006-08-10
DE102006003102A1 (de) 2006-08-17
TW200627640A (en) 2006-08-01
US7554174B2 (en) 2009-06-30
DE102006003102B4 (de) 2011-05-26
KR20060085480A (ko) 2006-07-27
US20060163697A1 (en) 2006-07-27

Similar Documents

Publication Publication Date Title
TWI275137B (en) Semiconductor device fabrication method
TWI342051B (en) Semiconductor device, metal oxide semiconductor device and method for forming metal oxide semiconductor device
TWI270985B (en) Trench DMOS transistor structure having a low resistance path to a drain contact located on an upper surface
TW516232B (en) Structure and process integration for producing transistors having independently adjustable parameters
TWI343641B (en) Cmos well structure and method of forming the same
TW495982B (en) Semiconductor device
TWI302729B (en) Semionductor device having cell transistor with recess channel structure and method of manufacturing the same
TW200908325A (en) Semiconductor device and method for manufacturing semiconductor device
TW200845297A (en) An SOI device having a substrate diode with process tolerant configuration and method of forming the SOI device
JPH11501458A (ja) 低減したオン抵抗と耐圧性を有する埋込層を備えたトレンチ形電界効果トランジスタ
TW200536127A (en) Superjunction schottky device and fabrication thereof
JPH11251455A (ja) 半導体デバイス及びその製造方法
TW201113951A (en) Trench MOS P-N junction Schottky diode device and method for manufacturing the same
TW200908348A (en) Structures and methods for forming schottky diodes on a P-substrate or a bottom anode schottky diode
TW200818495A (en) Silicon-on-insulator (SOI) junction field effect transistor and method of manufacture
JP3132435B2 (ja) 半導体装置の製造方法
JP2522884B2 (ja) ショットキ―・バリヤ・ダイオ―ド分離によるシリサイド相互接続を作る方法
TWI227509B (en) Semiconductor device and the manufacturing method thereof
TWI273704B (en) Bipolar transistor and related method of fabrication
TW201209958A (en) Method for preparing self-aligned isolation regions
TWI525816B (zh) Semiconductor device and manufacturing method thereof
TW546836B (en) Semiconductor device and a method of manufacturing the same
US8847308B2 (en) Semiconductor device having a trench structure
KR101142335B1 (ko) 반도체 소자 및 그 제조방법
TW519676B (en) Semiconductor device and method of manufacturing the same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees