TWI264693B - Level shifter and display device using same - Google Patents

Level shifter and display device using same Download PDF

Info

Publication number
TWI264693B
TWI264693B TW093126381A TW93126381A TWI264693B TW I264693 B TWI264693 B TW I264693B TW 093126381 A TW093126381 A TW 093126381A TW 93126381 A TW93126381 A TW 93126381A TW I264693 B TWI264693 B TW I264693B
Authority
TW
Taiwan
Prior art keywords
signal
level
displacement
signal line
register
Prior art date
Application number
TW093126381A
Other languages
English (en)
Other versions
TW200527347A (en
Inventor
Sachio Tsujino
Hoh Riku
Original Assignee
Sharp Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kk filed Critical Sharp Kk
Publication of TW200527347A publication Critical patent/TW200527347A/zh
Application granted granted Critical
Publication of TWI264693B publication Critical patent/TWI264693B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)
  • Logic Circuits (AREA)
  • Liquid Crystal (AREA)

Description

1264693 (1) 九、發明說明 【發明所屬之技術領域】 本發明係關於一種適當地使用在矩陣型顯示裝置之掃 描訊號線驅動電路或資料訊號線驅動電路等之位準位移器 ;更加詳細地說,關於一種該位準位移器、和使用該位準 位移器之掃描訊號線驅動電路、資料訊號線驅動電路、以 及顯不裝置° 【先前技術】 爲了在矩陣型顯示裝置之掃描訊號線驅動電路或資料 訊號線驅動電路,生成施加至各個掃描訊號線之掃描訊號 ,或者是取得由影像訊號來取樣施加至各個資料訊號線之 電壓時之時間,因此,廣泛地使用位移暫存器。 此外,在近年來,正如在視訊攝影機或數位相機之監 視器面板所代表的,也使得可以配合於圖像顯示部之方向 而將反轉顯示圖像之上下或左右之鏡像予以顯示之裝置係 也進行實用化。像這樣,在可能反轉顯示圖像之顯示裝置 ’作爲位移暫存器係使用可以切換資料之位移方向(掃描 方向)之雙方向位移暫存器。可以藉由使用該雙方向位移 暫存器而僅切換位移方向,不記憶影像訊號,來進行鏡像 之顯示。 另一方面,1C等之電子電路之消耗電力係比例於頻 率、負載電容和電壓之2次方而變大。因此,爲了即使是 生成至顯示裝置之影像訊號之電路等之連接於顯示裝置之 -4- 1264693 (2) 週邊電路或者是該顯示裝置之本身,也減低消耗電力 此,有更加設定驅動電壓變低之傾向產生。 但是’爲了在顯示裝置’使得顯示部周圍之額邊 面積變窄而廣泛地確保顯示部之面積,因此,具有不 顯示部之電路並且也使得用以驅動顯示部之掃描訊號 動電路或資料訊號線驅動電路等也裝入至相同於顯示 同一基板上之單片形成的顯示裝置。 但是,在此種單片形成的顯示裝置、其中特別是 多結晶矽薄膜電晶體而形成前述掃描訊號線驅動電路 料訊號線驅動電路之顯示裝置,即使是在基板間或同 板內,也使得臨限値電壓之不同達到數V程度,不 說是充分地進行驅動電壓之減低。 因此,在仍然由減低驅動電壓之週邊電路所輸入 電壓訊號’驅動顯不部之前述掃描訊號線驅動電路或 訊號線驅動電路係並無進行動作,需要使得升壓低電 號至這些驅動電路之動作電壓爲止之位準位移器。 在第1 1圖,顯示位準位移器之一般電路構造。$ 圖所示之位準位移器900係具備PMOS電晶體901 、905、907、NMOS 電晶體 902、904、906、90 8 所 〇 分別使得PMOS電晶體901、903之各個閘極端 接在V S S位準,各個源極端子連接在V D D位準,各 極端子連接在NMOS電晶體902、904之各個汲極端 此外,NMOS電晶體902之閘極端子和汲極端子係相 ,因 部之 僅是 線驅 部之 藉由 或資 一基 容易 之低 資料 壓訊 I 1 1 903 構成 子連 個汲 子。 互地 1264693 (3) 連接,源極端子係連接在VSS位準。接著,在NMOS電 晶體904之源極端子’將輸入訊號in (應該升壓之訊號) 予以輸入。藉由這些PMOS電晶體901、903及NMOS電 晶體902、9 04而構成位準位移部(位準位移手段)912。 前述PMOS電晶體90 3之汲極端子和NMOS電晶體 904之汲極端子間之連接點V2係連接在汲極端子間相互 地連接之PMOS電晶體905和NMOS電晶體906之各個閘 極端子。分別使得PMOS電晶體90 5之源極端子連接在 VDD位準,NMOS電晶體906之源極端子連接在VSS位 準,這些PMOS電晶體905和NMOS電晶體906係構成反 相器9 1 0。 成爲.前述PMOS電晶體905之汲極端子和NMOS電晶 .體9 0 6之汲極端子間之連接點之反相器9 1 0之輸出端子係 連接在汲極端子間相互地連接之PMOS電晶體907和 NMOS電晶體90 8之各個閘極端子。分別使得PMOS電晶 體907之源極端子連接在VDD位準,NMOS電晶體908 之源極端子連接在VSS位準,這些PMOS電晶體907和 Ν Μ Ο S電晶體9 0 8係構成第2段之反相器9 1 1。接著,由 成爲前述PMOS電晶體907之汲極端子和NMOS電晶體 90 8之汲極端子間之連接點之反相器91 1之輸出端子,將 輸出訊號out予以輸出。 在前述構造,在PMOS電晶體901之閘極端子,連接 VSS位準,因此,PMOS電晶體901成爲導通,PMOS電 晶體901之汲極端卞之電位成爲VDD位準,但是,該汲 (4) 1264693 極端子係也連接在Ν Μ 0 S電晶體9 Ο 2之閘極端子’因此’ NMOS電晶體902也成爲導通。結果,PMOS電晶體901 和NMOS電晶體9 02間之連接點VI之電位係成爲VDD 位準和V S S位準間之某一定電位,該某一定電位係成爲 NMOS電晶體904之偏壓電壓。 此外,PMOS電晶體903係在其閘極端子,連接VSS 位準,因此,成爲導通,其汲極端子之電位係也成爲 VDD位準,但是,NMOS電晶體904係也在其閘極端子, 施加成爲前述連接點V 1之電位之偏壓電壓,因此,成爲 導通。結果,成爲PMOS電晶體903和NMOS電晶體904 間之連接點V2之位準位移部912之輸出端子V2之電位 係藉著由輸入端子所輸入之輸入訊號in之電位而進行決 定,在輸入訊號in之Low (低)成爲VSS位準而其High (高)成爲VCC位準(VCC < VDD )之狀態下,如果輸 入訊號i η成爲L 〇 w (低)輸入的話,則連接點ν 2之電位 係成爲VDD位準和VSS位準間之某一定電位Vlow,如果 成爲High (高)輸入的話’則連接點V2之電位係成爲 VDD位準和VCC電位間之某一定電位Vhigh。 由PMOS電晶體905和NMOS電晶體906所構成之反 相器9 1 〇係在電位V 1 〇 w和電位V h i g h間,具有臨限値, 如果施加至該反相器910之連接點V2之電位成爲Vlow 的話’則PMOS電晶體905進行導通而使得其輸出端子成 爲連接點V 3之電位係V D D位準。另一方面,如果連接點 V 2之電位成爲v h i g h的話,則Ν Μ 〇 S電晶體9 0 6進行導 (5) 1264693 通而使得連接點V 3之電位成爲V S S位準。 由P Μ 〇 S電晶體9 0 7和N Μ 0 S電晶體9 0 8所構成之反 相器911係通常之反相器,如果施加至該反相器911之連 接點V3之電位成爲VDD位準的話,則NMOS電晶體908 進行導通而使得其輸出訊號out成爲VSS位準。另一方面 ,如果連接點V 3之電位成爲V S S位準的話,則P Μ 0 S電 晶體9 0 7進行導通而使得其輸出訊號out之電位成爲Vdd 位準。 也就是說,在輸入至位準位移部9 1 2之輸入訊號in 成爲Low輸入(VSS位準)時,高電壓之輸出訊號out係 成爲VSS位準,在低電壓之輸入訊號in成爲High輸入( VCC電位)時,高電壓之輸出訊號out係成爲VDD位準 。像這樣,成爲低電壓訊號之輸入訊號in係位準位移至 成爲高電壓訊號之輸出訊號out。 但是,在此種構造之位準位移器 900,存在由 High 側之VDD位準之電源開始至Low側之VSS位準之電源之 電流通道,在該通道,經常流動著稱爲恆定電流之電流。 詳細地說,在由Ρ Μ Ο S電晶體9 0 1至N Μ 0 S電晶體9 0 2, 流動著恆定電流,藉由流動著此種恆定電流而使得連接點 VI成爲既定之電位,作出NMOS電晶體904之偏壓電壓 ,前述位準位移部9 1 2係進行動作。但是,此種恆定電流 係必須在低電壓之輸入訊號in成爲高電壓之輸出訊號out 時,但是,在不需要進行位準位移時,非常無用地流動著 ,成爲無用之電流消耗。 -8- 1264693 (6) 在日本國公開專利公報「日本特開2000-322020號」 (2 0 0 0年1 1月2 4日公開),揭示:作爲用以減低在此 種位準位移器所產生之無用之電流消耗之技術係所謂遮斷 在升壓放置於雙方向位移暫存器兩側之起始訊號(開始訊 號)之各個位準位移器中之不藉由位移方向所使用者之位 準位移器之恆定電流之通道。 在搭載可切換位移方向之雙方向位移暫存器之面板之 狀態下,起始雙方向位移暫存器之起始訊號係必須由雙方 向位移暫存器之兩側來輸入,因此,將用以對於起始訊號 來進行位準位移之位準位移器,設置在雙方向位移暫存器 之兩側。但是,位移方向係並非經常變化,因此,放置於 兩側之前述位準位移器中之某一邊係成爲不切換位移方向 而完全無限地使用之狀態。如果藉此的話,則能夠消除在 該部分所產生之無用之電流消耗。 此外,本案申請人係先提議:可以在位移暫存器進行 動作之期間,消除起始訊號之位準位移器之恆定電流,達 到比起前述日本國公開專利公報「曰本特開2000-3 22020 號」之構造還更加低之低消耗電力化之構造(日本特願 2 003 -3 2 84號(2 003年1月9日申請)、相對應之美國申 請案US 2003/0179174 A1 ( 2003年9月25日美國公開) )° 這個係著眼於:在前述日本國公開專利公報「日本特 開2000-3 22020號」所記載之構造,在使用方面之位準位 移器,經常流動著恆定電流,因此,在該部分,還是發生 -9- (7) 1264693 電力之無用之消耗。 也就是說,起始訊號需要位準位移者係僅在起始訊號 由Low開始變化至High或者是由High開始變化至Low 時、也就是僅起始雙方向位移暫存器時,在這個以外,不 需要位準位移。換句話說,在雙方向位移暫存器進行動作 時,起始訊號之位準位移器係可以不進行動作,不需要位 準位移器之恆定電流。因此,在位移暫存器進行動作之期 間,可以藉由消除起始訊號之位準位移器之恆定電流而達 到低消耗電力化。 但是,通常如果雙方向位移暫存器之起始訊號成爲低 電壓的話,則切換雙方向位移暫存器之位移方向之位移方 向切換訊號係也同樣成爲低電壓,因此,當然也具備升壓 該位移方向切換訊號之位準位移器。因此,即使是在位移 方向切換訊號之位準位移器,也發生由於前述恆定電流所 造成之無用之消耗電力。 但是,前述日本國公開專利公報「日本特開 2 000-3 22020號」及本案申請人先前提議之 US 2 0 03 /0 1 7 9 1 74 A1係皆達到升壓起始訊號之位準位移器 之低消耗電力化,就達到升壓前述位移方向切換訊號之位 準位移器之低消耗電力化而言,並無任何記載。 此外,在切換雙方向位移暫存器之位移方向之狀態下 ,必須結束在雙方向位移暫存器之位移動作而重新使得起 始訊號賦予至雙方向位移暫存器爲止之間,改變位移方向 切換訊號。這個係由於在雙方向位移暫存器之訊號位移中 -10· 1264693 (8) 而改變位移方向切換訊號時,在雙方向位移暫存器之位移 動作中,於途中,反轉方向,發生無法顯示正常之圖像之 期間之緣故。 對於該問題,爲了將位移方向切換訊號’以既定之時 間,來賦予至雙方向位移暫存器,因此,必須構成:即使 是一直發生位移方向切換訊號之變化也在雙方向位移暫存 器之訊號位移動作結束後而可以輸入至接著起始訊號輸入 爲止之期間之邏輯。 接著,前述位移方向切換訊號之位準位移器之無用之 電流消耗之問題係不僅是位移方向切換訊號之位準位移器 之問題,並且,也發生在相同於位移方向之同樣不太變化 之訊號、例如切換解析度之解析度切換訊號或者是選擇二 元驅動器/類比驅動器之驅動器切換訊號之訊號之位準位 移器。 【發明內容】 〔發明之槪述〕 本發明之目的係提供一種可以減低例如在雙方向位移 暫存器之位移方向切換訊號之不太變化之訊號之位準位移 器之無用之電流消耗而達到低消耗電力化同時在該訊號發 生變化之狀態下而不產生時滯來對應於其變化的位準位移 器、和使用該位準位移器之掃描訊號線驅動電路、資料訊 號線驅動電路以及顯示裝置。 本發明之位準位移器係爲了達成前述目的,因此,在 -11 - (9) 1264693 組合於位移暫存器所分配而且具有流動恆定電流之位準位 移部並且藉由該位準位移部而對於輸入訊號之訊號位準來 進行位準位移的位準位移器,包含:前述輸入訊號之頻率 更加低於位移暫存器之起始訊號並且使用位移暫存器之起 始訊號而在該起始訊號成爲主動位準之期間流動著前述恆 定電流而且對於前述位準位移部來進行主動化並且在前述 起始訊號成爲非主動位準之期間來遮斷前述恆定電流之流 動而對於前述位準位移部來進行非主動化的動作控制部。 如果藉此的話,則藉由動作控制部之動作而僅在起始 訊號成爲主動位準之期間,在位準位移部,流動恆定電流 ,在起始訊號成爲非主動位準之期間,遮斷恆定電流,因 此,經常.比起連續流動著恆定電流之構造,還更加抑制電 .力消耗而達到低消耗電力化。 並且,位準位移部進行主動化者係僅在位移暫存器之 起始訊號成爲主動位準之期間,因此,藉由位準位移部而 使得輸入訊號來進行位準位移之時間和位移暫存器之位移 動作期間係並無重疊。因此,即使是輸入訊號變化於位移 暫存器之位移動作中,這個也進行位準位移而引起由於這 個所造成之動作變化(反映著變化)者係經常成爲位移暫 存器不進行位移動作之期間中,不需要也採取用以使得由 於輸入訊號之變化所造成之動作變化不發生於位移暫存器 之位移動作中之任何對策。 此外,由於輸入訊號之變化所造成之動作變化係產生 於輸入訊號發生變化後之下一個位移暫存器之位移動作期 -12- (10) 1264693 間,因此,在輸入訊號發生變化之狀態下,不產生 可以使得其變化對應於動作。 本發明之掃描訊號線驅動電路係爲了達成前述 因此,成爲具備位移暫存器並且驅動掃描訊號線的 號線驅動電路,具有流動著恆定電流之位準位移部 由該位準位移部而對於輸入訊號之訊號位準來進行 移的位準位移器係分配在前述位移暫存器之輸入, 位移器係具有:前述輸入訊號之頻率更加低於位移 之起始訊號並且使用位移暫存器之起始訊號而在該 號成爲主動位準之期間流動著前述恆定電流而且對 位準位移部來進行主動化並且在前述起始訊號成爲 位準之期間來遮斷前述恆定電流之流動而對於前述 移部來進行非主動化的動作控制部。 本發明之資料訊號線驅動電路係爲了達成前述 因此,成爲具備位移暫存器並且驅動資料訊號線的 號線驅動電路,具有流動著恆定電流之位準位移部 由該位準位移部而對於輸入訊號之訊號位準來進行 移的位準位移器係分配在前述位移暫存器之輸入’ 位移器係具有前述輸入訊號之頻率更加低於位移暫 起始訊號並且使用位移暫存器之起始訊號而在該起 成爲主動位準之期間流動著前述恆定電流而且對於 準位移部來進行主動化並且在前述起始訊號成爲非 準之期間來遮斷前述恆定電流之流動而對於前述位 部來進行非主動化的動作控制部。 時滯, 目的, 資料訊 並且藉 / 丄、、你 / 丄 位準ill 該位準 暫存器 起始訊 於前述 非主動 位準位 目的, 資料訊 並且藉 位準位 該位準 存器之 始訊號 前述位 主動位 準位移 -13- 1264693 (11) 本發明之顯示裝置係爲 將具有位移暫存器之掃描訊 器之資料訊號線驅動電路予 動電路和資料訊號線驅動電 掃描訊號線及資料訊號線所 線和資料訊號線而寫入影像 ,在前述掃描訊號線驅動電 少一邊,具備位準位移器( 而且具有流動恆定電流之位 部而對於輸入訊號之訊號位 器,包含:前述輸入訊號之 始訊號並且使用位移暫存器 爲主動位準之期間流動著前 位移部來進行主動化並且在 之期間來遮斷前述恒定電流 來進行非主動化的動作控制 藉由多結晶矽等之所形 板之資料訊號線或掃描訊號 由單結晶矽晶片所形成之外 其動作電壓變高,另一方面 ’所以,必須在輸入來自外 載位準位移器。藉由適用本 到資料訊號線驅動電路、掃 裝置之低消耗電力化。 了達成前述目的’因此’成爲 號線驅動電路和具有位移暫存 以具備並且這些掃描訊號線驅 路在藉由相互地交叉之複數條 劃分之顯示部來驅動掃描訊號 訊號並且進行顯示的顯示裝置 路及資料訊號線驅動電路之至 成爲組合於位移暫存器所分配 準位移部並且藉由該位準位移 準來進行位準位移的位準位移 頻率更加低於位移暫存器之起 之起始訊號而在該起始訊號成 述恆定電流而且對於前述位準 前述起始訊號成爲非主動位準 之流動而對於前述位準位移部 部。)。 成並且呈一體地形成於顯示面 線的驅動電路係遷移率比起藉 部電路還變得更加低,因此, ,外部電路之驅動電壓係變低 部電路之訊號之驅動電路,搭 發明之位移暫存器而有效地達 描$號線驅動電路、甚至顯不 -14- 1264693 (12) 並且,不僅是低消耗電力化,並且也在位移暫存器之 位移動作中、也就是寫入動作中,不反映輸入訊號之變化 ,因此,即使輸入訊號是有助於直接顯示之訊號,也在顯 示,不產生意外,並且,可以不產生時滯地而反映由於輸 入訊號之變化所造成之顯示上之變化。 本發明之另外其他之目的、特徵及優點係藉由以下所 示之記載而充分地了解。此外,本發明之優點係藉由參考 附件之圖式之以下說明而明白地顯示。 【實施方式】 首先,就本發明之比較例之構造而言,使用第5圖〜 第8圖,來進行說明。第5圖係比較例之掃描訊號線驅動 電路200之方塊圖。藉由在該比較例之掃描訊號線驅動電 路,使得升壓用以切換雙方向位移暫存器之位移方向之位 移方向切換訊號UD(參考第6圖)之位準位移器201a( 參考第7圖)之恆定電流,僅流動在雙方向位移暫存器 2 04 (參考第5圖)之最後段輸出成爲High之期間,而達 到低消耗電力化。 掃描訊號線驅動電路200係形成爲單片,具備位準位 移器群201、位移暫存器塊段202及最後段輸出選擇電路 2 0 3 〇 位準位移器群2 0 1係由使得來自顯示裝置外部所輸入 之各種輸入訊號由低電壓呈位準位移至高電壓之複數個位 準位移器而構成。作爲前述輸入訊號係有:切換後面敘述 -15- 1264693 (13) 之雙方向位移暫存器204之位移方向之位移方向切換訊號 UD、成爲雙方向位移暫存器204之位移時脈之第1及第2 時脈訊號CK1、CK2、以及起始雙方向位移暫存器2 04之 位移動作之起始訊號(開始訊號)s P等。這些之各個輸 入訊號係經過位準位移器群2 0 1所具備之相對應之既定之 位準位移器而成爲面板內位移方向切換訊號UDz、面板內 第1及第2時脈訊號CK1Z、CK2Z、以及面板內起始訊號 SPZ。 位移暫存器塊段202係藉著由縱續連接之Π + 2段之 正反器SR0 · SR1........ SRn · SRn+Ι所構成之雙方向 位移暫存器204以及分配在該雙方向位移暫存器204兩側 之起始訊號選擇電路205 · 2 05而構成。在掃描訊號線 OUT成爲OUT 1〜OUTii爲止之η條之狀態下,位移暫存 器204之正反器SR1........ SRn爲止之輸出係驅動掃描 訊號線OUT1〜OUTri。接著,兩端之正反器SR0和SRn+1 之輸出係藉由位移方向而使用在起始訊號SP之檢測或最 後段正反器之重設。 最後段輸出選擇電路2 03係藉由雙方向位移暫存器 204之位移方向所造成之位移暫存器塊段204之最後段輸 出之選擇電路。正如前面敘述,在該比較例之掃描訊號線 驅動電路,使得切換位移方向之位移方向切換訊號U D之 位準位移器之恆定電流,僅流動在雙方向位移暫存器204 之最後段輸出成爲 High之期間。在雙方向位移暫存器 2 04,由於位移方向而使得最後段輸出呈不同,因此,選 -16 - (14) 1264693 擇最後段輸出之電路機構係變得需要。 在第6圖之時序圖,顯示前述掃描訊號線驅動電路 2 〇 〇之動作。正如第6圖所示,在掃描訊號線驅動電路 2 〇 0,輸入起始訊號S P (在起始訊號s P成爲Η 1 g h、也就 是主動位準時),由檢測這個進行位準位移所構成之面板 內起始訊號SPZ之下一個時脈CKZ (在該狀態下、成爲 CK1Z )開始成爲垂直顯示期間。 在垂直顯示期間,在使得雙方向位移暫存器204之位 移方向成爲順方向、也就是成爲正反器SR0前頭而使得 正反器SRn+Ι作爲末端之狀態下,藉由位移暫存器塊段 2 0 2之輸出而由初段之掃描訊號線Ο U T 1開始至最後段之 掃描訊號線〇UTn爲止,依序地進行輸出(依序地成爲 High ),在結束輸出掃描訊號線OU Τη時(成爲Low ), 進入至垂直歸線期間。另一方面,在位移方向成爲逆方向 之狀態下,也就是在正反器SRn+Ι成爲前頭而正反器SR0 成爲末端之狀態下,位移暫存器塊段2 02之輸出係由初段 之掃描訊號線OU Τη開始至最後段之掃描訊號線OUT 1爲 止,依序地進行輸出,結束輸出掃描訊號線0 U T 1 ’進入 至垂直歸線期間。成爲1個畫面之顯示期間之1個框係藉 由此種垂直顯示期間和垂直歸線期間所構成’顯示裝置係 藉由重複該1個框而連續顯示。 接著,正如第6圖所示,在該比較例之掃描訊號線驅 動電路,在位移暫存器塊段2 〇 2之最後段之掃描訊號線 OUTn之輸出成爲High之間,在位移方向切換訊號UD之 -17- (15) 1264693 位準位移器,使得流動著恆定電流之賦能訊號en成爲 High。在賦能訊號en成爲Hlgh之期間,可以對於位移方 向切換訊號UD來進行位準位移。接著,在最後段之掃描 訊號線〇 υ Τ η之輸出之下降、也就是e η訊號之下降,保 持位準位移之位移方向切換訊號UD之訊號位準,在此時 ,在面板內切換訊號UDz,反映其變化(在圖中、成爲點 B )。 在此,由於藉由最後段OUTn之輸出之下降而使得位 移方向切換訊號UD之變化來反映於面板內位移方向切換 訊號UDz者係在垂直顯示期間中而切換位移方向切換訊 號UDz時,使得雙方向位移暫存器2 04之位移方向反轉 於垂直顯示期間途中,在顯示產生散亂之緣故。如果是在 垂直歸線期間中的話,雙方向位移暫存器2 04係不進行動 作,因此,對於顯示不造成影響。 在第7圖,顯示前述位準位移器群201之方塊圖。位 準位移器群201係由起始訊號SP之位準位移器201d、第 ]及第2時脈訊號CK1 · CK2之各個位準位移器201b · 201c、和位移方向切換訊號UD之位準位移器201a所構 成。此外,UDBz係面板內位移方向切換訊號之反轉訊號 〇 在第8圖,顯示位移方向切換訊號UD之位準位移器 201a之電路構造。位準位移器201a係具備PMOS電晶體 501 · 503· 5 0 5 · 508· 509· 512· 5 14· 516· 517、NMOS 電晶體 502 · 504 · 506 · 507 · 510· 511· 513· 515· 518 -18- (16) 1264693 • 5 1 9所構成。 在此,PMOS電晶體501 · 5 0 3 · 5 0 5及NMOS電晶體 5 02 · 5 04 · 5 06係幾乎相同於構成第1 1圖之位準位移器 之PMOS電晶體901· 903· 905及NMOS電晶體902· 904· 906之構造,藉由PMOS電晶體501· 503和NMOS 電晶體5 02 · 5 04而構成位準位移部(位準位移手段)523 ,藉由PMOS電晶體5 05和NMOS電晶體5 0 6而構成反相 器531。不同者係在PMOS電晶體501· 503之各個閘極 端子,透過反相器530而輸入賦能訊號en,同時,在 NMOS電晶體5 02之相互連接之汲極端子和閘極端子間之 連接點,連接NMOS電晶體5 07之汲極端子之方面。該 NMOS電晶體5 0 7之源極端子係連接在VSS位準,在閘極 端子,透過反相器530而輸入賦能訊號en。位移方向切 換訊號ed係輸入至NMOS電晶體504之源極端子。 構成反相器531之PMOS電晶體505及NMOS電晶體 5 06之各個汲極端子間之連接點係連接在PMOS電晶體 5 09和NMOS電晶體510之相互連接之閘極端子。前述 PMOS電晶體 5 09之源極端子係連接在源極端子連接於 VDD位準之PMOS電晶體5 08之汲極端子,在該PMOS 電晶體5 0 8之閘極端子,輸入賦能訊號en。另一方面, NMOS電晶體510之源極端子係連接在源極端子連接於 VSS位準之NMOS電晶體511之汲極端子,在該NMOS 電晶體5 1 1之閘極端子,透過反相器5 3 0而輸入賦能訊號 e η ° -19- 1264693 (17) 此外,Ρ Μ 0 S電晶體5 Ο 9和Ν Μ 0 S電晶體5 1 0之各個 汲極端子間之連接點係連接在Ρ Μ O S電晶體5 1 2和Ν Μ O S 電晶體5 1 3之相互連接之源極端子間之連接點,同時,也 連接在構成反相器53 1之PMOS電晶體5 0 5和NMOS電晶 體5 06之相互連接之閘極端子,藉由PMOS電晶體5 0 5 · 5 0 8 · 5 0 9和Ν Μ Ο S電晶體5 0 6 · 5 1 0 · 5 1 1而構成第1鎖 存電路5 2 4。 在前述PMOS電晶體512之閘極端子,輸入賦能訊號 en,在NMOS電晶體513之閘極端子,透過反相器530而 輸入賦能訊號en。這些PMOS電晶體512和NMOS電晶 體5 1 3之各個汲極端子間之連接點係連接於構成反相器 5 3 2之PMOS電晶體514和NMOS電晶體515之各個閘極 端子。這些PMOS電晶體514和NMOS電晶體515之各個 汲極端子係也相互地進行連接,分別使得PMOS電晶體 5 14之源極端子連接在VDD位準,NMOS電晶體515之源 極端子連接在VSS位準。這些PMOS電晶體514和NMOS 電晶體5 1 5之各個汲極端子係構成反相器5 3 2。 成爲這些PMOS電晶體514和NMOS電晶體515之各 個汲極端子之連接點之反相器5 3 2之輸出端子係連接在 Ρ Μ Ο S電晶體5 1 7和Ν Μ Ο S電晶體5 1 8之各個閘極端子。 PMOS電晶體517之源極端子係連接在源極端子連接於 VDD位準之PMOS電晶體516之汲極端子,在該PMOS 電晶體5 1 6之閘極端子,透過反相器5 3 0而輸入賦能訊號 en。另一方面,NMOS電晶體518之源極端子係連接在源 -20- 1264693 (18) 極端子連接於V S S位準之Ν Μ 〇 S電晶體5 1 9之汲極端子 ’在該NMOS電晶體519之聞極端子,輸入賦能訊號en 〇 此外,由成爲這些P Μ 0 S電晶體5丨7和Ν Μ 0 S電晶體 5 1 8之各個汲極端子間之連接點之輸出端子,輸出內部位 移方向切換訊號UDz。此外,這些輸出端子係連接於構成 反相器532之PMOS電晶體514和NMOS電晶體515之閘 極端子,藉由PMOS電晶體514· 516· 517和NMOS電晶 體515· 518· 519而構成第2鎖存電路535。 在此種構造,在賦能訊號en成爲High ( VDD位準) 之狀態下,NMOS電晶體5 09係進行截止,在PMOS電晶 體501和PMOS電晶體503之閘極端子,輸入Low(VSS 位準),因此,PMOS電晶體501、NMOS電晶體502、 PMOS電晶體503、NMOS電晶體504、PMOS電晶體505 、Ν Μ Ο S電晶體5 0 6係相同於第9圖之位移暫存器之 PMOS電晶體901、NMOS電晶體902、PMOS電晶體903 、NMOS電晶體904、PMOS電晶體905、NMOS電晶體 906 ’進行改變位移方向切換訊號UD之訊號位準之位準 位移動作。 此外,PMOS電晶體5 0 8和NMOS電晶體5 1 1係一起 進行截止,因此,PMOS電晶體508.509和NMOS電晶 體510 · 51 1係也並無進行任何動作。此外,PMOS電晶 體512和NM0S電晶體513係也一起進行截止,因此,對 Μ {立@方向切換訊號UD進行位準位移所反轉之訊號係對 •21 - (19) 1264693 於PMOS電晶體514和NMOS電晶體515以後之電路 不造成影響。這些Ρ Μ Ο S電晶體5 1 4和Ν Μ Ο S電晶體 以後之電路群係PMOS電晶體516和NMOS電晶體5: 行導通而構成第2鎖存電路5 3 5,因此,保持在賦能 en成爲High前之輸出UDz。 也就是說,在賦能訊號en成爲High之時,位準 部5 2 3係進行動作而對於位移方向切換訊號UD之訊 準來進行位準位移,但是,面板內位移方向切換訊號 係保持在賦能訊號en成爲High前之訊號位準。 另一方面,在賦能訊號en成爲Low ( VSS位準 狀態下,PMOS電晶體501 · 5 03係進行截止,NMOS 體5 0 7係進行導通而使得NMOS電晶體5 02 · 5 04之 端子成爲VSS位準,因此,NMOS電晶體5 02 · 504 進行截止。藉此而在位準位移部5 2 3,不流動恆定電 對於位移方向切換訊號UD而使得位移暫存器部523 進行位準位移動作。 此時,PMOS電晶體5 0 8和NMOS電晶體5 1 1係 進行導通,因此,PMOS電晶體508· 509及NMOS 體5 10 · 51 1係和PMOS電晶體5 05及NMOS電晶體 一起構成第1鎖存電路,在賦能訊號en成爲Low ( 位準)前,保持進行位準位移之反轉訊號。該保持之 係PMOS電晶體512及NMOS電晶體513進行導通, ,藉著由PMOS電晶體514及NMOS電晶體515所構 反相器5 3 2而進行反轉,輸出之面板內位移方向切換 群, 5 15 丨9進 訊號 位移 號位 UDz )之 電晶 閘極 係也 流, 係不 一起 B 电曰曰 506 VSS 訊號 因此 成之 訊號 -22- (20) 1264693 UDz係在賦能訊號en成爲Low ( VSS位準 行位準位移之訊號。此時,P Μ O S電晶體5 1 晶體519係也一起進行截止,因此,PMOS 5 1 7和Ν Μ Ο S電晶體5 1 8 · 5 1 9係也並無進行 也就是說,在賦能訊號en成爲Low之 部5 2 3係不進行動作,面板內位移方向切換 保持在賦能訊號en成爲Low前之位準位移;^ 因此,位移方向切換訊號UD之位準位 僅在賦能訊號en成爲High之間,成爲賦能 流,在其間,位移方向切換訊號UD係進行 是,在面板內位移方向切換訊號UDz來反 之訊號者係成爲賦能訊號en之下降之時間。 但是,在此種比較例之構造、也就是使 塊段202之最後段輸出成爲位移方向切換訊 位移器之賦能訊號en來進行控制之構造, 歸線期間來改變位移方向切換訊號UD也反 移方向切換訊號UDz者係成爲結束後續之 後,反轉實際顯示(改變動作狀態)者係由 切換訊號U D之下一個框所構成。在第6圖 在第1框之垂直歸線期間,改變位移方向切 點A ),但是,在面板內位移方向切換訊號 框之垂直顯示期間’不反映其變化,藉由第 線期間而進行反映(點B ),因此,反映於 第3框。所以,在比較例之構造,產生位移 )前,成爲進 6和NMOS電 電晶體5 1 6 · 任何動作。 時,位準位移 t訊號UDz係 L訊號位準。 移器2 0 1 a係 而流動恆定電 位準位移,但 映其位準位移 得位移暫存器 號UD之位準 即使是在垂直 映於面板內位 垂直顯示期間 切換位移方向 進行說明時, 換訊號U D ( UDz,在第2 2框之垂直歸 顯示者係成爲 方向之切換, -23- 1264693 (21) 並且,在顯示產生時滯。 此外,在位移方向成爲順方向(正反器 s R 0 — S Rn + I 之方向)之狀態和逆方向(正反器SRn+1— SRO之方向) 之狀態下,成爲位移暫存器塊段2 0 2之最後段之輸出段 OUT係不同。在順方向,最後段係成爲輸出段OUTn,相 對地,在逆方向,最後段係成爲輸出段OUT1。因此,成 爲流動著位移方向切換訊號UD之位準位移器之恆定電流 之賦能訊號en之位移暫存器塊段202之最後段輸出係需 要藉由位移方向而是否選擇輸出段OUTn或OUT1之其中 某一個之前述最後段輸出選擇電路203。 作爲解決此種意外者係使用第1圖至第4圖,來說明 本發明之某一實施形態。此外,爲了說明上之方便起見, 因此,在具有相同於前述比較例之所使用之構件之同樣功 能之構件,附加相同之參考圖號,省略其說明。 第2圖係本實施形態之掃描訊號線驅動電路3 00之方 塊圖,第3圖係顯示該掃描訊號線驅動電路之動作之時序 圖。 正如第2圖所示,本掃描訊號線驅動電路3 00係也在 形成爲單片之方面以及具備位移暫存器塊段202之方面, 變得相同。和比較例之掃描訊號線驅動電路間之不同處係 具備位準位移器群301來取代位準位移器群201之方面以 及不具備最後段輸出選擇電路20 3之方面。 位準位移器群301在第4圖,正如顯示該方塊圖,所 謂第7圖之方塊圖所示之位準位移器群2 0 1係作爲位移方 -24- (22) 1264693 向切換訊號UD之位準位移器,具備301a,來取代20la 。在位準位移器3 01 a,輸入賦能訊號ΕΝ,藉由該賦能訊 號ΕΝ而控制位準位移器3 0 1 a之恆定電流。控制動作狀 態。接著,正如第2圖所示,在本實施形態,做爲該賦能 訊號EN係使用藉由位準位移器201d而對於雙方向位移 暫存器2 04之起始訊號(開始訊號)來進行位準位移之面 板內起始訊號SPZ。 在第1圖,顯示位移方向切換訊號UD之位準位移器 301a之電路構造。位準位移器301a係具備PMOS電晶體 901· 9 0 3 · 90 5 · 90 8 · 909 · 912、NMOS 電晶體 902· 904 • 906 · 907 · 910· 911· 913 所構成。 在此,PMOS 電晶體 901· 903 · 905 · 90 8 · 909 及 NMOS電晶體902· 904· 906· 910· 911係相同於構成第 8圖之位準位移器之PMOS電晶體501· 503· 505· 508· 509 及 NMOS 電晶體 502· 5 04 · 506· 510· 511 之同樣構 造。因此,本位準位移器3 0 1 a係在位準位移器20 1 a,爲 了取代該PMOS電晶體512及NMOS電晶體513以後之電 路群而具備在第1 1圖之位準位移器所示之相同於構成通 常之反相器之PMOS電晶體90 7及NMOS電晶體908之同 樣之PMOS電晶體912和NMOS電晶體913之構造。 在前述構造,在賦能訊號EN成爲High ( VDD位準 )之狀態、也就是起始訊號SPZ成爲High ( VDD位準) 之狀態下,藉由反相器5 3 0而使得賦能訊號EN來進行反 轉輸入之NMOS電晶體90 7係進行截止,在PMOS電晶體 -25- (23) 1264693 9 Ο 1和9 Ο 3之閘極端子,輸入L o w ( V S S位準)c此外, PMOS電晶體908和NMOS電晶體911係也一起進行截止 ,因此,PM0S電晶體908.909和PM0S電晶體910· 9】1係也並無進行任何動作。因此,位準位移器3 01 a係 成爲相同於第1 1圖之位準位移器之同樣電路構造。也就 是說,在賦能訊號EN成爲High之時,面板內位移方向 切換訊號UDz係成爲對於位移方向切換訊號UD來進行位 準位移之訊號。 另一方面,在賦能訊號EN成爲Low ( VSS位準)之 狀態、也就是起始訊號SPZ成爲Low ( VSS位準)之狀態 下,PMOS電晶體901· 903係一起進行截止,NMOS電晶 體90 7係進行導通而使得NMOS電晶體902 · 904之閘極 端子成爲VSS位準,因此,NMOS電晶體9 02 · 904係也 進行截止。於是,位準位移部5 2 3之恆定電流消失,位準 位移部5 2 3係不進行動作。此時,PMOS電晶體90 8和 NMOS電晶體9] 1係一起進行導通,因此,PMOS電晶體 908· 909及NMOS電晶體910· 911係和PMOS電晶體 90 5及NMOS電晶體906 —起構成第1鎖存電路5 24 (訊 號位準保持手段),在賦能訊號EN成爲Low ( VSS位準 )前,保持進行位準位移之反轉訊號。該保持之訊號係在 藉由PMOS電晶體912及NMOS電晶體913所構成之反相 器9 1 7,成爲非反轉訊號。 也就是說,在賦能訊號EN成爲Low之時,位移方向 切換訊號U D之位準位移器係不進行動作,面板內部之位 -26- (24) 1264693 移方向切換訊號UDz係保持在賦能訊號εν成爲Low前 之位準位移之訊號。 藉此而使得位移方向切換訊號U D之位準位移器電路 3〇la係僅在賦能訊號EN成爲Hlgh、也就是起始訊號SPZ 成爲High之間,成爲賦能而流動恆定電流,在其間,位 移方向切換訊號UD係進行位準位移,並且,在面板內部 之位移方向切換訊號UDz,反映其位準位移之訊號。其位 準位移之訊號係即使是賦能訊號EN成爲Low、也就是起 始訊號SPZ成爲Low,也進行保持。在使用第3圖而進 行說明時,在第1框之垂直歸線期間來改變UD時(點C ),面板內位移方向切換訊號UDz係變化於點D而已經 反映於第2框之垂直顯示期間,因此,不產生時滯。此外 ,在此,動作控制手段係藉由反相器5 3 0、PMOS電晶體 908· 909及NMOS電晶體907· 910· 911等而構成。 正如以上,在本實施形態之掃描訊號線驅動電路300 ,僅在起始訊號S P成爲H i g h位準(主動位準)之期間’ 在位準位移部5 2 3,流動著恆定電流,在起始訊號S P成 爲L 〇 w位準(非主動位準)之期間,遮斷恆定電流,因 此,經常比起連續地流動著恆定電流之構造’還更加抑制 電力消耗,達到低消耗電力化。 並且,位準位移器3 0 1 a之位準位移部5 2 3進行主動 化者係僅成爲雙方向位移暫存器204之起始訊號SP成爲 H i g h位準之期間,因此,藉由位準位移部5 2 3而對於位 移方向切換訊號UD來進行位準位移之時間和雙方向位移 -27- (25) 1264693 暫存器4 Ο 2之位移動作期間係不進行重疊。因此,例如即 使是位移方向切換訊號UD變化於雙方向位移暫存器204 之位移動作中,也使得這個進行位準位移而由於這個所造 成之位移方向之切換係成爲經常雙方向位移暫存器2 0 4不 進行位移動作之期間(垂直歸線期間)中,由於位移方向 切換訊號U D之變化所造成之位移方向之切換係不成爲所 謂對於顯示來造成影響之雙方向位移暫存器204之位移動 作中。 此外,位移方向之變化係產生於位移方向切換訊號 UD之變化後之即刻後之雙方向位移暫存器204之位移動 作期間,因此,在位移方向切換訊號UD發生變化之狀態 下,可以不產生時滯而使得這個對應於動作。 此外,位準位移器3 0 1 a係在非主動化時,藉由第1 鎖存電路5 24而保持在遮斷恆定電流之即刻前之位準位移 之訊號位準,因此,在位準位移部5 2 3進行非主動化而停 止位準位移器3 0 1 a之間,位準位移器3 0 1 a之輸出電壓係 並無不穩定,並且,連接於位準位移器3 0 1 a之後段電路 之動作係並無不穩定。 此外,在本實施形態,例舉掃描訊號線驅動電路,但 是,當然也可以是位移方向切換訊號之位準位移器301a 搭載於資料訊號線驅動電路之構造。此外,在此,就不太 變化之位移方向切換訊號之位準位移器3 0 1 a而進行說明 ,但是,並非限定於此。例如正如解析度切換訊號或二元 驅動器/類比驅動器之切換訊號,如果是頻率更加低於位 -28- (26) 1264693 移暫存器204之起始訊號之訊號的話,則可以使用相同於 前述位準位移器3 0 1 a之同樣者,得到相同於本實施形態 之同樣效果。 在最後,就作爲搭載包含正如前面敘述所構成之位準 位移器3 01 a之掃描訊號線驅動電路或資料訊號線驅動電 路之理想之某一使用例來適用於圖像顯示裝置之狀態而進 行說明。第9圖係該圖像顯示裝置2 1之方塊圖。 該圖像顯示裝置2 1係大槪在顯示面板22搭載生成影 像訊號DAT之控制電路23所構成。前述顯示面板22係 具備:具有呈矩陣狀地配列之像素PIX之顯示部24和驅 動前述各個像素PIX之掃描訊號線驅動電路25以及資料 訊號線驅動電路2 6所構成。掃描訊號線驅動電路2 5係具 備位移暫存器25a,資料訊號線驅動電路26係具備位移 暫存器2 6a及取樣電路26b。在這些位移暫存器25a· 26a 之至少某一邊,組合及具備具有前述位準位移器301a之 電路構造之位準位移器。 顯示部24和兩個驅動電路25 · 26係爲了削減製造時 之工夫和配線電容,因此,呈單片地形成於同一基板上。 此外,爲了積體更加多之像素PIX而擴大顯示面積,因此 ,前述顯示部24和驅動電路25 · 26係由形成於玻璃基板 上之多結晶矽薄膜電晶體等之所構成。此外,即使是歪斜 點60 0 °C以下之通常之玻璃基板,也爲了不產生起因於歪 斜點以上之製程所造成之彎曲或扭曲,因此,前述多結晶 矽薄膜電晶體係製造於60(TC以下之製程溫度。 -29- 1264693 (27) 前述顯示部24係藉由在利用相互交叉之η條之掃描 訊號線0UT1〜OUTn及k條之資料訊號線DL1〜DLk所 劃分及形成之前述各個像素PIX之區域,使得掃描訊號線 驅動電路2 5及資料訊號線驅動電路2 6,透過掃描訊號線 0UT1〜OUTm及資料訊號線DL1〜DLk,來依序地寫入來 自前述控制電路23之影像訊號DAT,而進行圖像顯示。 各個像素PIX係例如正如在第1 0圖所示而構成。 在第1〇圖,在前述掃描訊號線OUT和資料訊號線 DL以及像素PIX,一起附加表示位址之以下之任意之整 數i及η以下之任意之整數j。各個像素PIX係具備:閘 極連接至掃描訊號線OUT並且源極連接在資料訊號線DL 之場效電晶體(開關元件)SW以及在該場效電晶體SW .之汲極連接某一邊之電極之像素電容Cp所構成。前述像 素電容Cp之其他邊之電極係在全像素PIX,連接在共通 之共通電極線。前述像素電容Cp係由液晶電容CL和配 合需要所附加之輔助電容Cs而構成。 因此,在選擇掃描訊號線OUT時,場效電晶體SW 係進行導通,施加於資料訊號線DL之電壓係施加在像素 電容Cp。另一方面,結束前述掃描訊號線OUT之選擇期 間,在遮斷場效電晶體SW之間,像素電容Cp係持續地 保持該遮斷時之電壓。在此,液晶之透過率或反射率係由 於施加在液晶電容CL之電壓而發生變化。因此,可以藉 由選擇掃描訊號線OUT,施加配合於影像訊號DAT之電 壓至資料訊號線DL,而配合於影像訊號DAT,來改變像 -30- 1264693 (28) 素PIX之顯示狀態。 此外,在由控制電路2 3開始至資料訊號線驅動電路 2 6之間,至各個像素P IX之影像訊號D A T係以時分割, 來進行傳送,資料訊號線驅動電路2 6係在根據成爲時間 訊號之既定週期之時脈訊號CK1Z · CK2Z和起始訊號SPZ 之時間,由影像訊號DAT,來抽出至各個像素PIX之影 像資料。具體地說,位移暫存器26a係藉由同步於來自控 制電路23之時脈訊號CKS,依序地位移起始脈衝SPS, 而在每個既定之間隔,生成不同時間之輸出訊號D1〜Dk ,取樣電路26b係在該各個輸出訊號D1〜Dk所顯示之時 間,取樣前述影像訊號DAT,輸出至各個資料訊號線DL1 〜D L k。 同樣地,在掃描訊號線驅動電路2 5 ’位移暫存器2 5 係藉由同步於來自控制電路23之時脈訊號CKG(CK1· CK2 ),依序地位移起始訊號SPG(SP),而在每個既定 之間隔,輸出不同時間之掃描訊號至各個掃描訊號線 0UT1 〜OUTn。 在正如前面敘述所構成之圖像顯示裝置2 1,形成於 顯示面板2 2上之顯示部2 4及驅動電路2 5 · 2 6係正如前 面敘述,藉由多結晶矽薄膜電晶體等而形成,其驅動電壓 Vcc係例如設定在15[V]程度,相對地,另外藉由積體電 路晶片所形成之控制電路2 3係藉由單結晶矽電晶體所形 成,其驅動電壓係例如設定在5 [V]或者是更加低於這個 以下之前述驅動電壓v c c之値。 -31 - (29) 1264693 接著,像這樣,顯示部2 4及驅動電路2 5 · 2 6和控制 電路2 3係相互地形成在不同之基板,但是,傳送於兩者 間之訊號數目係比起前述顯示部24和驅動電路25 · 26間 之訊號數目,還更加大幅度地變少,成爲影像訊號 DAT 或各個起始訊號SPS · SPG及各個時脈CKS · CKG程度。 此外,控制電路2 3係藉由單結晶矽電晶體而形成,因此 ,容易確保充分之驅動能力。因此,即使是相互地形成在 不同之基板,也使得在製造時之工夫或配線電容或者是相 耗電力之增加係抑制至不成爲問題之程度。 像這樣,可以使得呈單片地形成於顯示面板2 2之驅 動電路2 5 · 2 6係藉由多結晶矽等而形成,能夠藉由必須 使得驅動電壓更加高於外部電路之位準位移器1 3 ’僅在 輸入起始訊號SP之期間,來進行主動化,而實現消耗電 力少之顯示面板。 本發明之位準位移器係具有組合於位移暫存器而流動 著恆定電流之位準位移手段,在藉由該位準位移手段而改 變輸入訊號之訊號位準之位準位移器,具有:前述輸入訊 號之頻率更加低於位移暫存器之起始訊號’並且’使用位 移暫存器之起始訊號,在該起始訊號成爲主動位準之期間 ,流動前述恆定電流,對於前述位準位移手段來進行主動 化,在前述起始訊號成爲非主動位準之期間’遮斷前述恆 定電流之流動,對於前述位準位移手段來進行非主動化的 動作控制手段。 如果藉此的話,則藉由動作控制手段之動作’而僅在 -32- (30) 1264693 起始訊號成爲主動位準之期間,在位準位移手段,流動恆 定電流,在起始訊號成爲非主動位準之期間,遮斷恆定電 流,因此,經常比起連續地流動著恆定電流之構造,還更 加抑制電力消耗,達到低消耗電力化。 並且,對於位準位移手段來進行主動化者係僅位移暫 存器之起始訊號成爲主動位準之期間,因此,藉由位準位 移手段而使得輸入訊號來進行位準位移之時間和位移暫存 器之位移動作期間係並無重疊。因此,即使是輸入訊號變 化於位移暫存器之位移動作中,這個也進行位準位移而引 起由於這個所造成之動作變化(反映著變化)者係經常成 爲位移暫存器不進彳了位移動作之期間中’不需要也採取用 以使得由於輸入訊號之變化所造成之動作變化不發生於位 移暫存器之位移動作中之任何手段。 此外,由於輸入訊號之變化所造成之動作變化係產生 於輸入訊號發生變化後之下一個位移暫存器之位移動作期 間,因此,在輸入訊號發生變化之狀態下,不產生時滯, 可以使得其變化對應於動作。 本發明之位準位移器係除了前述構造以外,也可以成 爲具有:還在非主動化時,保持遮斷前述恆定電流之即刻 前之變化之訊號位準之訊號位準保持手段。 在位準位移手段來進行非主動化而停止位準位移器之 間,在位準位移器之輸出電壓變得不穩定時,恐怕連接於 位準位移器之後段電路之動作變得不穩定。 但是,如果藉此的話,則具有在非主動化時而保持遮 -33- 1264693 (31) 斷恆定電 持手段, 得位準位 防止起因 誤動作。 本發 成爲:前 入訊號成 向切換訊 可以 之位移方 ,伺時, 加至位移 路等之任 移動作中 此外 個位移暫 因此,在 之切換時 本發 號線驅動 數條掃描 訊號線和 裝置,在 流之即 因此, 移器之 於前述 明之位 述位移 爲切換 號之構 藉由使 向切換 並無採 動作中 何對策 施加位 ,可以 存器之 位移方 間之間 明之顯 電路及 訊號線 資料訊 前述掃 刻前之位準位移之訊號位準之訊號位準保 可以藉此而利用訊號位準保持手段,來使 輸出電壓,保持在位準位移之電壓,能夠 不穩定之輸出電壓所造成之後段電路之錯 準位移器係除了前述構造以外,也可以還 暫存器成爲雙方向位移暫存器並且前述輸 該雙方向位移暫存器之位移方向之位移方 造。 用作爲切換雙方向位移暫存器之位移方向 訊號之位準位移器,而達到低消耗電力化 取使得位準位移之位移方向切換訊號不施 之雙方向位移暫存器之鎖存電路或延遲電 ,可以避免所謂在雙方向位移暫存器之位 移方向切換訊號而散亂位移動作之意外。 在發生位移方向切換訊號之變化後之下一 位移動作,反映其變化而切換位移方向, 向切換指示和由於這個所造成之位移方向 ,不產生時滯。 示裝置係在各個具備位移暫存器之掃描訊 資料訊號線驅動電路藉由相互地交叉之複 和資料訊號線所劃分之顯示部來驅動掃描 號線而寫入影像訊號並且進行顯示的顯示 描訊號線驅動電路及資料訊號線驅動電路 -34- (32) 1264693 之至少一邊,具備前述本發明之位準位移器。 藉由多結晶矽等而形成並且呈一體地形成於顯示面板 之驅動電路係遷移率更加低於藉由單結晶矽晶片所形成之 外部電路等,因此,其動作電壓變高,另一方面,外部電 路之驅動電壓變低,因此,必須在輸入來自外部電路之訊 號之驅動電路,搭載位準位移器,但是,藉由適用本發明 之位移暫存器而有效地達到低消耗電力化。 並且,不僅是低消耗電力化,在位移暫存器之位移動 作中、也就是寫入動作中,並無反映輸入訊號之變化,因 此,即使輸入訊號是有助於直接顯示之訊號,也在顯示不 產生意外,並且,能夠不產生時滯地反映由於輸入訊號之 變化所造成之顯示上之變化。 本發明之其他之顯示裝置係在各個具備雙方向位移暫 存器之掃描訊號線驅動電路及資料訊號線驅動電路藉由相 互地交叉之複數條掃描訊號線和資料訊號線所劃分之顯示 部來驅動掃描訊號線和資料訊號線而寫入影像訊號並且進 行顯示的顯示裝置,前述掃描訊號線驅動電路及資料訊號 線驅動電路成爲切換雙方向位移暫存器之位移方向之位移 方向切換訊號之位準位移器,具備前述本發明之位準位移 器。 相同於前面敘述,藉由多結晶矽等而形成並且呈一體 地形成於顯示面板之驅動電路係遷移率更加低於藉由單結 晶砂晶片所形成之外部電路等,因此,其動作電壓變高, 另一方面,外部電路之驅動電壓變低,因此,必須在輸入 -35- (33) 1264693 來自外部電路之訊號之驅動電路,搭載位準位移器,但是 ,藉由適用本發明之位移暫存器而有效地達到低消耗電力 化。 並且,不僅是低消耗電力化,在位移暫存器之位移動 作中、也就是寫入動作中,即使是切換位移方向切換訊號 ,其變化也並無反映在寫入動作中,因此,在顯示不產生 意外,並且,能夠不產生時滯地將由於位移方向切換訊號 之切換所造成之顯示上之變化,反映在顯示上。 在發明之詳細之說明項目所形成之具體之實施形態或 實施例係究竟只是使得本發明之技術內容變得明瞭,並非 應該僅限定在此種具體例而狹義地進行解釋,也可以在本 發明之精神和下面記載之申請專利範圍事項之範圍內,進 .行.各種變更及實施。 【圖式簡單說明】 第1圖係顯示本發明之某一實施形態,顯示位準位移 器之構造之電氣電路圖。 第2圖係顯示包含前述位準位移器之掃描訊號線驅動 電路之電氣構造之方塊圖。 第3圖係用以說明第2圖之掃描訊號線驅動電路之動 作之時序圖。 第4圖係顯示具備在第2圖之掃描訊號線驅動電路之 位準位移器群之電氣構造之方塊圖。 第5圖係顯示本發明之比較例之掃描訊號線驅動電路 -36- 1264693 (34) 之電氣構造之方塊圖。 第6圖係用以說明第5圖之比較例之掃描訊號線驅動 電路之動作之時序圖。 第7圖係顯示具備在第5圖之比較例之掃描訊號線驅 動電路之位準位移器群之電氣構造之方塊圖。 第8圖係顯示具備在本發明之比較例之掃描訊號線驅 動電路之比較例之位準位移器之構造之電氣電路圖。 第9圖係顯示適用本發明之位移暫存器之圖像顯示裝 置之某一構造例之方塊圖。 第1 0圖係在第9圖所示之圖像顯示裝置之像素之等 效電路圖。 第1 1圖係顯示一般之位準位移器之構造之電氣電路 圖。 【主要元件符號說明】 1 6 :第1鎖存電路 2 1 :圖像顯示裝置 2 2 :顯示面板 2 3 :控制電路 2 4 :顯示部 2 5 :掃描訊號線驅動電路 2 5 a :位移暫存器 2 6 :資料訊號線驅動電路 2 6 a :位移暫存器 -37- (35) (35)1264693 2 6 b :取樣電路 200 :掃描訊號線驅動電路 2 0 1 :位準位移器群 2 0 1 a :位準位移器 2 0 1 b :位準位移器 2 0 1 c :位準位移器 2 0 1 d :位準位移器 202 :位移暫存器塊段 203 :最後段輸出選擇電路 204 :雙方向位移暫存器 20 5:起始訊號選擇電路 3 00 :掃描訊號線驅動電路 3 0 1 :位準位移器群 3 0 1 a :位準位移器 5 0 1 : Ρ Μ Ο S電晶體 502: NMOS電晶體 5 0 3 : Ρ Μ〇S電晶體 504: NMOS電晶體 5 0 5 : Ρ Μ Ο S電晶體 506: NMOS電晶體 5 0 7 : Ν Μ Ο S電晶體 5 0 8 : Ρ Μ Ο S電晶體 509: PMOS電晶體 5 1 0 : Ν Μ Ο S電晶體 -38 (36) (36)1264693 5 1 1 : Ν Μ 0 S電晶體 5 1 2 : Ρ Μ Ο S電晶體 5 1 3 : Ν Μ Ο S電晶體 5 1 4 : Ρ Μ Ο S電晶體 5 1 5 : Ν Μ Ο S電晶體 5 1 6 : Ρ Μ Ο S電晶體 5 1 7 : Ρ Μ Ο S電晶體 518: NMOS電晶體 5 1 9 : NMOS電晶體 5 2 3 :位準位移部 5 2 4 :第1鎖存電路 5 3 0 :反相器 5 3 1 :反相器 5 3 2 :反相器 5 3 5 :第2鎖存電路 9 0 0 :位準位移器 901 : PMOS電晶體 902: NMOS電晶體 903: PMOS電晶體 9 0 4 : Ν Μ Ο S電晶體 905: PMOS電晶體 906: NMOS電晶體 907: PMOS電晶體 908: NMOS電晶體 1264693 (37) 909: PMOS電晶體 9 1 0 :反相器 9 1 1 : Ν Μ O S電晶體 9 1 2 :位準位移部 9 1 3 : Ν Μ 0 S電晶體 91 7 :反相器 C Κ1 :第1時脈訊號 CK1Z :面板內第1時脈訊號 CK2 :第2時脈訊號 CK2Z :面板內第2時脈訊號 ΕΝ :賦能訊號 OUT1〜OUTn:掃描線驅動訊號 SP :起始訊號 S Ρ Ζ :面板內起始訊號 UD:位移方向切換訊號 UDZ:面板內位移方向切換訊號 U D Β Ζ :面板內位移方向切換訊號之反轉訊號 V 1 :連接點 V2 :連接點 V C C :位準 V D D :位準 V S S :位準 -40-

Claims (1)

  1. (1) 1264693 十、申請專利範圍 1 · 一種位準位移器,其特徵爲:在組合於位移暫存 器所分配而且具有流動恆定電流之位準位移手段並且藉由 該位準位移手段而對於輸入訊號之訊號位準來進行位準位 移的位準位移器,具有:前述輸入訊號之頻率更加低於位 移暫存.器之起始訊號並且使用位移暫存器之起始訊號而在 該起始訊號成爲主動位準之期間流動著前述恆定電流而且 對於前述位準位移手段來進行主動化並且在前述起始訊號 成爲非主動位準之期間遮斷前述恆定電流之流動而對於前 述位準位移手段來進行非主動化的動作控制手段。 2.如申請專利範圍第1項所記載之位準位移器,其 中’具有:在非主動化時來保持遮斷前述恆定電流之即刻 前之進行位準位移之訊號位準的訊號位準保持手段。 3 ·如申請專利範圍第2項所記載之位準位移器,其 中’前述位移暫存器係雙方向位移暫存器,前述輸入訊號 係切換該雙方向位移暫存器之位移方向之位移方向切換訊 號。 4 · 一種掃描訊號線驅動電路,其特徵爲:在具備位 移暫存器並且驅動掃描訊號線的掃描訊號線驅動電路,在 前述位移暫存器之輸入,具備如申請專利範圍第1或2項 所記載之位準位移器。 5 . 一種貝料$藏線驅動電路,其特徵爲:在具備位 移暫存器並且驅動資料訊號線的資料訊號線驅動電路,在 則述位移暫存器之輸入’具備如申請專利範圍第^或2項 -41 - (2) 1264693 所記載之位準位移器。 6. 一種顯示裝置,其特徵爲:在各個具備位移暫存 器之掃描訊號線驅動電路及資料訊號線驅動電路藉由相互 地交叉之複數條掃描訊號線和資料訊號線所劃分之顯示部 來驅動掃描訊號線和資料訊號線而寫入影像訊號並且進行 顯示的顯示裝置,在前述掃描訊號線驅動電路及資料訊號 線驅動電路之至少一邊,具備如申請專利範圍第1或2項 所記載之位準位移器。 7· 一種顯示裝置,其特徵爲:在各個具備雙方向位 移暫存器之掃描訊號線驅動電路及資料訊號線驅動電路藉 由相互地交叉之複數條掃描訊號線和資料訊號線所劃分之 顯示部來驅動掃描訊號線和資料訊號線而寫入影像訊號並 .且進行顯示的顯示裝置,前述掃描訊號線驅動電路及資料 訊號線驅動電路係成爲切換雙方向位移暫存器之位移方向 之位移方向切換訊號之位準位移器,具備如申請專利範圍 第1或2項所記載之位準位移器。 -42-
TW093126381A 2003-09-19 2004-09-01 Level shifter and display device using same TWI264693B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003328614A JP3958271B2 (ja) 2003-09-19 2003-09-19 レベルシフタ及びそれを用いた表示装置

Publications (2)

Publication Number Publication Date
TW200527347A TW200527347A (en) 2005-08-16
TWI264693B true TWI264693B (en) 2006-10-21

Family

ID=34418995

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093126381A TWI264693B (en) 2003-09-19 2004-09-01 Level shifter and display device using same

Country Status (5)

Country Link
US (1) US7209130B2 (zh)
JP (1) JP3958271B2 (zh)
KR (1) KR100673054B1 (zh)
CN (1) CN100483556C (zh)
TW (1) TWI264693B (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4679812B2 (ja) * 2002-11-07 2011-05-11 シャープ株式会社 走査方向制御回路および表示装置
KR100884001B1 (ko) * 2006-02-22 2009-02-17 삼성전자주식회사 입력 차단 모드에서 전류가 흐르지 않으며 고정된 출력값을발생하는 레벨 쉬프터 및 레벨 쉬프팅 방법
US8330492B2 (en) 2006-06-02 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
KR101232051B1 (ko) * 2006-06-29 2013-02-12 엘지디스플레이 주식회사 게이트 펄스 변조신호 발생회로
EP1895545B1 (en) 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US8164562B2 (en) 2006-10-24 2012-04-24 Samsung Electronics Co., Ltd. Display device and driving method thereof
KR100833629B1 (ko) * 2006-11-02 2008-05-30 삼성전자주식회사 피크 전류를 줄일 수 있는 영상 데이터 구동 장치와 방법
JP5008032B2 (ja) * 2007-08-30 2012-08-22 ソニーモバイルディスプレイ株式会社 遅延回路、半導体制御回路、表示装置、および電子機器
JP5306762B2 (ja) * 2008-10-08 2013-10-02 株式会社ジャパンディスプレイウェスト 電気光学装置及び電子機器
EP2341507A4 (en) * 2008-10-30 2013-03-13 Sharp Kk SLIDING GATE SWITCHING, DISPLAY DEVICE AND METHOD FOR CONTROLLING SLIDING STARTER SWITCHING
JP2011022726A (ja) * 2009-07-14 2011-02-03 Sony Corp 画像処理装置および画像処理方法
TWM373545U (en) * 2009-08-03 2010-02-01 Chunghwa Picture Tubes Ltd Gate driving circuit of display panel
KR102142298B1 (ko) * 2013-10-31 2020-08-07 주식회사 실리콘웍스 게이트 드라이버 집적회로와 그의 구동 방법, 그리고 평판 디스플레이 장치의 제어 회로
CN105096790B (zh) * 2014-04-24 2018-10-09 敦泰电子有限公司 驱动电路、驱动方法、显示装置和电子设备
CN108806634A (zh) 2018-07-17 2018-11-13 惠科股份有限公司 移位暂存器、显示面板、以及移位暂存器的驱动方法
TWI675273B (zh) * 2019-03-28 2019-10-21 友達光電股份有限公司 升壓電路、輸出緩衝電路與顯示面板

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6091392A (en) * 1987-11-10 2000-07-18 Seiko Epson Corporation Passive matrix LCD with drive circuits at both ends of the scan electrode applying equal amplitude voltage waveforms simultaneously to each end
US5041823A (en) * 1988-12-29 1991-08-20 Honeywell Inc. Flicker-free liquid crystal display driver system
JP2000235374A (ja) * 1999-02-16 2000-08-29 Matsushita Electric Ind Co Ltd シフトレジスタとそのシフトレジスタを用いた液晶表示装置およびバイアス電圧発生回路
JP3588007B2 (ja) * 1999-05-14 2004-11-10 シャープ株式会社 双方向シフトレジスタ、および、それを用いた画像表示装置
JP3473745B2 (ja) * 1999-05-28 2003-12-08 シャープ株式会社 シフトレジスタ、および、それを用いた画像表示装置
JP3632840B2 (ja) * 2000-02-28 2005-03-23 シャープ株式会社 プリチャージ回路およびそれを用いた画像表示装置
JP3532153B2 (ja) * 2000-12-22 2004-05-31 沖電気工業株式会社 レベルシフタ制御回路
JP2003108086A (ja) * 2001-09-28 2003-04-11 Sanyo Electric Co Ltd アクティブマトリクス型表示装置。
KR100438785B1 (ko) * 2002-02-23 2004-07-05 삼성전자주식회사 슬루 레이트 (slew rate)를 감소시키는 박막트랜지스터형 액정 표시 장치의 소스 드라이버 회로 및 방법
JP4480944B2 (ja) * 2002-03-25 2010-06-16 シャープ株式会社 シフトレジスタおよびそれを用いる表示装置
JP4679812B2 (ja) * 2002-11-07 2011-05-11 シャープ株式会社 走査方向制御回路および表示装置

Also Published As

Publication number Publication date
US20050078100A1 (en) 2005-04-14
CN1598966A (zh) 2005-03-23
TW200527347A (en) 2005-08-16
JP2005093028A (ja) 2005-04-07
JP3958271B2 (ja) 2007-08-15
US7209130B2 (en) 2007-04-24
CN100483556C (zh) 2009-04-29
KR20050028839A (ko) 2005-03-23
KR100673054B1 (ko) 2007-01-22

Similar Documents

Publication Publication Date Title
TWI248049B (en) Scanning direction control circuit and display device
TWI264693B (en) Level shifter and display device using same
JP5127986B2 (ja) シフトレジスタならびにそれを備えた走査信号線駆動回路および表示装置
US7365727B2 (en) Two-way shift register and image display device using the same
JP4693424B2 (ja) 双方向シフトレジスタの駆動回路、双方向シフトレジスタ
US20180122492A1 (en) Pulse output circuit, shift register and display device
KR100847091B1 (ko) 시프트 레지스터 회로 및 그것을 구비한 화상표시장치
TWI290706B (en) Shift register and display apparatus using same
US5990857A (en) Shift register having a plurality of circuit blocks and image display apparatus using the shift register
US20070024567A1 (en) Shift register and display device using same
JP4993917B2 (ja) 表示装置
JP2010192019A (ja) シフトレジスタならびにそれを備えた走査信号線駆動回路および表示装置
JPH07239676A (ja) 走査回路
JP2004199025A (ja) 液晶表示パネルの両方向の駆動回路
TW200302451A (en) Integrated circuit free from accumulation of duty ratio errors
JP2000187994A (ja) ラッチ回路、シフトレジスタ回路、および画像表示装置
JP4016163B2 (ja) 液晶表示装置およびそのデータ線駆動回路
JPH09223948A (ja) シフトレジスタ回路および画像表示装置
JP2000307415A (ja) 論理回路及び画像表示装置
JP2002189439A (ja) データラッチ回路および液晶表示装置
JP2006216092A (ja) 双方向シフトレジスタ、電気光学装置及び電子機器
JP2000194343A (ja) 信号切替回路および表示装置
JP2010078936A (ja) シフトレジスタ、電気光学装置及び電子機器
JP2008145690A (ja) 液晶表示装置およびその駆動回路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees