TWI249776B - A semiconductor manufacturing method and an exposure mask - Google Patents

A semiconductor manufacturing method and an exposure mask Download PDF

Info

Publication number
TWI249776B
TWI249776B TW093135411A TW93135411A TWI249776B TW I249776 B TWI249776 B TW I249776B TW 093135411 A TW093135411 A TW 093135411A TW 93135411 A TW93135411 A TW 93135411A TW I249776 B TWI249776 B TW I249776B
Authority
TW
Taiwan
Prior art keywords
pattern
mask
exposure
wiring
region
Prior art date
Application number
TW093135411A
Other languages
English (en)
Other versions
TW200603253A (en
Inventor
Fumitoshi Sugimoto
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Publication of TW200603253A publication Critical patent/TW200603253A/zh
Application granted granted Critical
Publication of TWI249776B publication Critical patent/TWI249776B/zh

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70425Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
    • G03F7/70433Layout for increasing efficiency or for compensating imaging errors, e.g. layout of exposure fields for reducing focus errors; Use of mask features for increasing efficiency or for compensating imaging errors
    • G03F7/70441Optical proximity correction [OPC]
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/36Masks having proximity correction features; Preparation thereof, e.g. optical proximity correction [OPC] design processes
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70425Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
    • G03F7/70433Layout for increasing efficiency or for compensating imaging errors, e.g. layout of exposure fields for reducing focus errors; Use of mask features for increasing efficiency or for compensating imaging errors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • H01L21/0274Photolithographic processes

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Preparing Plates And Mask In Photomechanical Process (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)

Description

1249776 九、發明說明: I:發明所属之技術領威3 發明領域 本發明係關於一種半導體製造方法及一種在製造半導 5 體元件的微影製程中所用到的曝光罩模。 【#支系好]1 發明背景 半導體元件之整合係穩定地每三年即增加四倍,這是因 為MOS型邏輯元件需要更好的功能以及記憶元件需要更大 10 的儲存容量。改善整合係藉由將半導體元件的設計尺寸巧 型化來達到。小型化係非常有利地因為其增加了半導體元 件中的操作速度以及減少電力的消耗,因此對於小型化的 需求越來越高。 在這樣的情況下,要求小型化至〇。l#m或更少已經係 15半導體元件的最小處理尺寸,例如一個佈線間距,閘極間 距等等,而半導體元件的製造過程也變得越來越困難。 特別地,微影技術面臨了更大的困難。在微影技術中, 形成在罩模上的電路圖案係使用由一曝光裝置所產生之紫 外線來轉移至一半導體基板的抗蝕膜上。該抗蝕膜係接著 20顯影以在抗蝕膜中形成電路圖案。依據該電路圖案進行蝕 刻以形成電路元件諸如閘電極與佈線。一具有〇 193 、
長之ArF準分子雷射(ArF excimer !繼)係用作為紫外線Z 來源。 近來,半導體元件的最小處理尺寸變得比曝光裝置之光 1249776 源的波長還小。即使採用了影像縮減投影(image re(juc^⑽ projection)來增加數值孔徑,也會超過解析度的極限。因 此,在抗蝕膜上之經曝光的圖案會有邊緣位置及形狀變形 的問題,也就是說,形成在罩模中的圖案無法準確地轉移 5 至抗蝕膜上。 如果使用了如第1圖中藉由鏈線所示之一罩模圖案 101,形成在一抗钱膜上之實際佈線102的邊緣部份會凹入 或退縮,而角落的部分會因此而呈圓形,如第丨圖中之實線 所示。這個現象係稱為縮短”。當設計的佈線寬度減少, 10此縮短現象變得越來越值得注意。如果縮短的距離超過容 許度’佈線會發生壞連接或短路。 多種技術(例如,下列所列舉的專利文獻中)係被提出來 以防止因為此光學近接效應(〇ptical pr〇ximity C所造 成的縮短現象。例如,已被提出之一光學近接修正(0PC) 15方法。该0PC方法中,在發生縮短地方的一罩模圖案係加 見至大於一設計的佈線圖案。或者,在發生縮短的地方設 置虛擬圖案在周圍以防止縮短。 例如,如第2A圖中所示,四個稱為“錘頭,,(hammer heads)或“裝飾”的修正圖案1〇4係加在佈線圖案ι〇3的角 2〇落。任擇地,如第沭圖中所示,許多修正圖案106係設置在 佈線圖案105端部的周圍以防止縮短。 專利文獻1:日本早期公開專利申請案號10_198〇48 專利文獻2:曰本早期公開專利申請案號u_954〇6 d而’在如第2A圖所示的方法中,當複數個佈線圖案1〇3 1249776 係平行及彼此接近的排列時,並沒有足夠的空間容納所需 要的修正圖案104,這導致無法完全防止縮短的發生。如果 修正圖案104極端地延伸,該等會變成彼此互相連接,進而 造成另外一個問題。 5 在如第2B圖所示的方法中,當佈線圖案105係彼此靠近 的排列時,也不會有足夠的空間容納所需要的修正圖案 106,特別是在圓形區域B,進而導致與第2A圖中一樣的問 題。 【發明内容】 10 發明概要 於是,本發明係有鑒於上述之問題,及其目的為提供一 種半導體製造方法及一種曝光罩模來防止在微影製程中縮 短的問題以及佈線的壞連接與短路。 依據本發明的一方面,其提供了一種半導體製造方法, 15 該方法包括具有一曝光步驟的一微影製程,該曝光步驟係 用曝光燈將一罩模之罩模圖案的影像投射到一光阻層上。 在這個方法中,該罩模圖案包含:一具有透光特性及對應 於一電路圖案的第一圖案;及一具有相反的透光特性之第 二圖案,該第二圖案係配置在該第一圖案裡面且與該第一 20 圖案相隔開來。 依據本發明之另一方面,其提供了一種製造半導體元件 之方法,該半導體元件包括一具有密集閘極圖案的第一區 域及一具有稀疏閘極圖案的第二區域,而該方法提供了包 括具有一曝光步驟的一微影製程,該曝光步驟係用曝光燈 7 1249776 將一罩模之罩模圖案的影像投射到一光阻層上。在這個方 法中,該罩模圖案包含:在一對應於該第一區域之一區域 中,一遮光的及對應於該閘電極圖案的第一圖案,及一透 光的第二圖案,該第二圖案係放置於該第一圖案裡面並與 5 該第一圖案間隔開來;及在對應於該第二區域之一區域 中,一遮光的及對應於該閘電極圖案的第三圖案;其中該 第一圖案之寬度係大於該第三圖案的寬度。 依據本發明另一方面,其提供了一種用來製造半導體元 件的方法,該半導體元件包括一具有密集佈線圖案的第一 10 區域及一具有稀疏佈線圖案的第二區域,該方法包括一具 有曝光步驟的微影製程,該曝光步驟係用曝光燈將一罩模 之罩模圖案的影像投射到一光阻層上。在該方法中,該罩 模圖案包含:在對應於該第一區域之一區域中,一透光的 及對應於該佈線圖案的第一圖案,及一遮光的第二圖案, 15 該第二圖案係放置於該第一圖案裡面並與該第一圖案間隔 開來;及在對應於該第二區域之一區域中,一透光的及對 應於該佈線圖案的第三圖案;其中該第一圖案之寬度係大 於該第三圖案的寬度。 依據本發明即可有效地防止縮短的現象。 20 本發明之特徵及優點將在下文中說明,且部分將從說明 書及隨附之圖式而變得明瞭,或者是由實施依據說明書所 教示之發明而學得。 圖式簡單說明 第1圖顯示了 一習知罩模圖案及其形成在一抗蝕膜上的 1249776 佈線圖案; 第2A圖顯示了一習知修正錘頭的圖案; 第2B圖顯示了另一組習知的修正圖案; 第3A至3C圖例示了本發明的原理; 5 第4圖係為依據本發明第一實施例之罩模圖案的平面 圖, 第5A圖顯示依據第一實施例之一第一例的一罩模圖案 及其形成之佈線圖案; 第5B圖顯示一習知作為比較樣本的罩模圖案及其形成 10 之佈線圖案; 第6圖係為例示縮短與輔助圖案之間關係的圖表; 第7A圖顯示依據實施例的罩模圖案與其模擬的佈線圖 案; 第7B圖顯示依據比較樣本的罩模圖案與其模擬的佈線 15 圖案; 第8A至8D圖顯示依據第一實施例之一第一選擇性實施 例的其他罩模圖案; 第9圖係為第一實施例一第二選擇性實施例的一平面 圖, 20 第10圖係為一具有密集及稀疏圖案之罩模圖案的一平 面圖; 第11A至11C圖係例示依據本發明第二實施例之一微影 製程。 I:實施方式3 1249776 較佳實施例之詳細說明 在下文中將參照隨附之圖式來說明本發明之實施例。 第3 A至3C圖例示本發明的原理。第3A圖係為依據本發 明之一曝光罩模的頂平面圖。第3B圖係為該曝光罩模之一 5剖面側視圖。第3 C圖係例示在一抗蝕層表面上之照明分佈。 參照第3A圖,形成在一曝光罩模中之罩模圖案Mp包含 一第一圖案MP1及一第二圖案MP2。該第一圖案MP1之兩端 具有第一罩模區域A1及該第一圖案MP1之中間具有一第二 罩模區域A2,如第3A圖中所示。該第二圖案Mp2係放置在 泰 10該第一圖案MP1的裡面而且在該第二罩模區域八2中。 在這個例子中,該第一圖案MP1係為透光的。該第二圖 案MP2及在該第一圖案MP1外面之區域具有遮蔽光的特 性。本發明亦包括另一種具有相反透光性的罩模圖案,但 其說明將省略。 15 參照第犯及3〔圖,如果沒有提供第二圖案MP2,一罩模 圖案MP之影像所投影到的抗蝕膜(未圖示)上之照明係由第 3C圖中一鏈線IL1所代表。傳送過該第一圖案…卩丨之第一區 鲁 域A1的曝光燈將照明對應於區域A1之一區域則。在到達 Rla犄,照明會因為該第一圖案Μρι之邊緣Μρι&的近接效 20應而減少。因為比較小的近接效應,使照明在對應於該第 二罩模區域A2之一區域!^2會比區域R1的照明強。假設足夠 ‘ 曝光的底限值係為丁Η,如第3C圖中所示,縮短將會發生在 照明低於ΤΗ的區域中。縮短的量係由51來表示。 另一方面,當該第二圖案ΜΡ2係提供於該第一圖案以以 10 1249776 的裡面時,傳送過該第二罩模區域A2的光會部分地被該第 二圖案MP2遮蔽住。該第二圖案MP2係小至足以使該第二 圖案MP2的影像不會投影到該抗蝕層上,而因此傳送到該 第二圖案MP2之外的光會繞射及分散在該抗蝕層上的整個 5 區域R2。因此,在半影區域R2的照明分佈IL2係為均勻的而 且係低於該照明分佈IL1。 另一方面,因為該第二圖案MP2沒有形成在該第一罩模 區域A1中,在區域R1的照明係實質上與在該照明分佈IL1 的一樣。 10 在這個情況下,當光源的強度增加時,所產生的照明IL3 會成正比地變強。接著在該照明分佈IL3比TH小的地方,縮 短的部分會變得比較小。也就是說,縮短量S2係小於S1。 在此模式中,本發明可以有效地抑制縮短現象。雖然第 3圖係為了簡單化而使用照明,實際的曝光量是由(曝光X時 15 間)來決定的。因此,除了增加光源的強度,亦可增長曝光 的時間或是增加感光度。 第一實施例 下文將說明依據本發明一第一實施例的一罩模圖案。 第4圖係為依據本發明第一實施例之一罩模圖案的平面 20 圖。顯示於第4圖中之罩模圖案係為,例如,用來在一半導 體元件上形成一佈線層之一曝光罩模的罩模圖案。 參照第4圖,該罩模圖案10包含佈線圖案11及形成在該 佈線圖案11裡面的輔助圖案12。四個長方形的圖案11係平 行的放置,以及一個長方形圖案11係與該四個長方形圖案 1249776 垂直的放置。在該佈線圖案n外面之紫外線係被遮蔽的而 只能傳送通過該佈線圖案u。 該輔助圖案12係形成在該佈線圖案η的裡面,且係設計 成可以遮蔽紫外線。每一個該佈線圖案u在縱向端部lla的 5地方具有第一區域u-i及在該第一區域之間有一第二區域 11-2。該辅助圖案12係形成在該第二區域11-2中。該輔助圖 案12係與該佈線圖案11平行地放置且係與該佈線圖案11之 側邊間隔開來。如第4圖中所示,該第一區域位在介 於該佈線圖案11之端部與該辅助圖案12之端部之間。 · 1〇 母一個該辅助圖案12的寬度W1係以不會形成一影像在 一抗蝕膜(未圖示)上來決定的,該抗蝕膜即為一罩模圖案1〇 藉由曝光來轉移到的影像形成平面。藉由此方式來定義該 輔助圖案12,傳送過該佈線圖案131之紫外線係擴散至該影 像形成平面上對應於該辅助圖案12的區域,而紫外線照明 的強度會比沒有提供輔助圖案12的情況來得低。 另一方面,在該佈線圖案n端部之該第一區域1]μι中並 沒有輔助圖案12。因此,照明的強度在該影像形成平面上 儀| 對應於该第一區域的區域不會比較低,而這個時候是和沒 有提供輔助圖案12的情況一樣的,因為照明的強度係藉由 2〇在該佈線圖案11外圍區域中的近接效應來決定的。於是, Λ 藉由提供該輔助圖案12,由於上述的原理,照明的強度在 ‘ 该影像形成平面上對應於該第一區域^“的區域會比在影 像形成平面上對應於該第二區域η_2的區域相對地增加 了。曝光量(這裡係指“在光接受面的曝光量”)在一較大的 12 1249776 面積上變得相同,而這防止縮短發生在佈線圖案之端部 11a。 該輔助圖案12適當的寬度W1係視曝光裝置的投影解析 度(projecting resolution)而定的。投影至影像形成平面上之 5經減少的寬度W1係較佳為在光源波長2%至20%的範圍 内。如果經減少的寬度大於20%,該辅助圖案12可能會形 成影像。如果經減少的寬度小於2%,照明的均勻度會降 級。,例如,如果-具有193//m波長之準分子雷射係猶為 一光源,投影至該影像形成平面上之該輔助圖案12一經減 10少的見度W1係較佳為在4nm至40nm的範圍内,及更佳為在 15nm至40nm的範圍内。 15 20
旦,除非有另外定義,該罩模圖案10任何部分的長度係則 影至影像形成平面上之經減少的長度。如果—曝光裝置巧 投影時具有—4 :⑽縮減比率,轉圖案任何部分的長^ 在影像形成平面上係、減少至1/4。在此說明書中 的長八度健純方料較短—叙方向的長度。 介於該輔助圖_之端部12a與該佈線圖案n之端名 Ha之間的距離L1係適#地依據用來曝光之光源的波長, 及佈線圖案11之布局和結構來選擇的。例如,如果-Ar 2子雷射(波長:193nm)係用作為—光源,而佈線圖案々 =又係為9Gnm時,該距離L1係較佳為在5Qnm讎⑽㈣ 圍内。
5亥輔助圖案12較佳為放置A ^ u 乃罝在该佈線圖案11之寬部的實 貝上中央的位置以防止投影至 〜主衫像形成平面上之佈線圖案 13 1249776 11影像的寬度減少。 即使如果該佈線圖案11係很接近地配置而無法提供錘 頭時,依據此實施例之在該佈線圖案11裡面具有該輔助圖 案12的該罩模圖案10仍然可以有效地防止縮短的問題。在 5 當佈線圖案11之間的空間變短以及當曝光裝置的波長變短 的狀況下,仍然可以使用依據此實施例之罩模圖案10。 在依據此實施例之曝光罩模的罩模圖案10中,該佈線圖 案11的裡面係為透光的,而該佈線圖案11外面的區域以及 該輔助圖案係具有光遮蔽的特性。然而,也可以使用一具 ίο 有相反透光性的罩模圖案。也就是說,該佈線圖案11的裡 面可以具有光遮蔽的特性,而該佈線圖案11外面之區域以 及該輔助圖案12係為透光的。在這個情況中,傳送過該輔 助圖案12之光會擴散,以及在中央部份的照明會增強而不 是在形成影像之佈線圖案11的端部,這使得在該佈線圖案 15 11整體上均勻的照明分佈。因此,藉由降低光源電力(亮度) 乘曝光時間的值(以下稱為“光源曝光量”),即可防止縮短 的問題。該罩模圖案可用來形成,例如,作為MOS電晶體 之閘電極的閘極層,而該罩模圖案將在下文中一第二實施 例裡更詳細的說明。 20 第一例 一佈線圖案係使用依據本發明第一實施例之曝光罩模 來形成在一抗蝕膜上,該抗蝕膜係用在一矽基板上。 第5A圖顯示具有一輔助圖案之罩模圖案及依據第一實 施例所形成的一佈線圖案。第5b圖顯示用來比較之一習知 1249776 具有錘頭的罩模圖案以及習知形成的一佈線圖案。 參照第5A圖,依據第一實施例之一罩模圖案包含一佈線 圖案11以及一放置在該佈線圖案11裡面的輔助圖案12。投 影至一抗蝕膜上之該佈線圖案11的一經減少之縱向長度L2 5 係為750nm。投影至一抗姓膜上之該佈線圖案11的一經減少 之寬度係為90nm。該輔助圖案12之一經減少的縱向長度係 為650nm。該輔助圖案12之一經減少的寬度W3係在4nm至 15nm的範圍内。介於該佈線圖案11之端部11a與該輔助圖案 12之端部12a之間的一距離L1係定義為50nm。一沒有輔助 10 圖案(寬度W3係為〇)的罩模係形成以作為比較的目的。 一曝光裝置係使用一ArF準分子雷射(波長·· i93nm)作為 光源及使用具有一 1/4的縮減比率(罩模圖案尺寸:形成之影 像圖案的尺寸=4 · 1)的一細減投影糸統(reducing projection system)。一250nm厚之正類化學放大型抗蝕膜係用在一矽 15基板上,接著經過曝光和顯影以在該抗蝕膜中形成佈線圖 案16的孔徑。。 下文中將說明光源之曝光量係如何以使縮短量為最小 來做選擇的。例如,當輔助圖案之寬度”3為1511111時,光源 的曝光量與沒有輔助圖案的情況相比將會增加25%。 20 如第5A圖的右手邊所顯示,一縮短量SH1係定義為介於 該罩模圖案的端部與所形成之佈線圖案16的端部之間的距 離。也就是說,縮短量SH1=(投影至一影像形成平面上之罩 模圖案經減少的長度L2-形成在該抗_上之佈線圖案16 的長度L3)/2。 15 1249776 比較例 如第5B圖中所示,不是依據本發明的一罩模圖案110包 含與該第一例相同尺寸之一佈線圖案111以及形成在該佈 線圖案111四個角落的輔助圖案(錘頭)112。該佈線圖案111 5 之一縱向長度L2係與第一例相同。該輔助圖案112的縱向長 度係為50nm,寬度W4係為Onm至15nm。曝光裝置以及抗蝕 膜等的條件皆與該第一例中相同。 第6圖例示了在第一例及比較例兩者中,縮短量與輔助 圖案寬度的關係。在第6圖中,菱形表示第一例中的縮短量 10 而方形表示在比較例中的縮短量。 參照第6圖,在第一例與比較例兩者中,可以瞭解的是 當輔助圖案的寬度越寬,縮短的量會越少。與比較例相比, 第一例得到實質上相同的縮短量。 在比較例中,當複數個佈線圖案係平行的配置時,輔助 15 圖案W4越寬,與鄰近佈線圖案之間的間隔就越小。在第一 例中,當複數個佈線圖案係平行的配置時,即使輔助圖案 W3變寬,與鄰近佈線圖案之間的間隔係固定的。因此,第 一實施例係較為有利地,因為第一實施例能夠有效地防止 短路,特別是在當佈線間距變短的時候。 20 該第一例及比較例兩者都有在複數個佈線圖案係接近 地配置的情況下進行模擬。 第7A及7B圖例示了該第一例及比較例模擬的結果。在 第7A及7B圖兩者中,罩模圖案係顯示在左邊而由模擬所得 到的影像圖案係顯示在右邊。在圖式中,該罩模圖案及影 1249776 像圖案係使用適當的比例。光源及影像投影系統在模擬中 的選擇係與第一例中的相同。 如第7A圖的左邊所示,依據第一例之一罩模圖案具有九 個平行配置的佈線圖案。這些佈線圖案具有750nm的縱向長 5 度,以及90nm的寬度。輔助圖案具有650nm的縱向長度, 以及20nm的寬度。介於該佈線圖案之端部與該輔助圖案之 端部之間的距離係為50nm。佈線圖案間距P1係選擇為 170nm 〇 另一方面,如第7B圖左邊所示,依據比較例之一罩模圖 10 案具有九個平行配置的佈線圖案。這些佈線圖案具有750nm 的縱向長度,以及90nm的寬度。輔助圖案具有50nm的縱向 長度,以及30nm的寬度。 如第7B圖的右邊所示,其例示了比較例罩模圖案的模擬 結果,影像圖案的縮短量係為40nm。雖然抑制了縮短,但 15 是鄰近的佈線圖案在某些部分會互相連接而造成短路。 另一方面,如第7A圖的右邊所示,其例示了第一例罩模 圖案之模擬結果,影像圖案的縮短量仍然是40nm。但是, 在鄰近佈線圖案之間沒有連接的部分而不會造成短路。 於是,即是當佈線圖案間距減少時,依據第一例之罩模 20 圖案可以抑制縮短的問題,同時還可以避免佈線圖案發生 短路。 接著,下文將說明依據第一實施例一第一選擇性實施例 之罩模圖案。 第8 A到8 D圖係為依據一第一實施例一第一選擇性實施 1249776 例之罩模圖案的平面圖。 參照第8A及8B圖,依據第一選擇性實施例之罩模圖案 30與35在佈線圖案11裡面具有複數個輔助次圖案31a至 31c,36a至36c,該次圖案係連續地及與彼此間隔開地放 5 置。輔助圖案係為31與36。 如第8A圖中所示,所有的次圖案31a至31c可以具有一樣 的寬度。如第8B圖中所示,該次圖案36a至36c可以具有不 同的寬度。例如,中間的次圖案36b的寬度可以比其他次圖 案36a,36c的寬度寬。在這個方式中,在影像平面佈線圖 10 案中間周圍的照明會進一步減少,而因此,整個佈線圖案 的照明會變得更均勻以抑制縮短的問題。次圖案的數量並 沒有限制為三個;也可以使用兩個,四個或其他的數量。 如第8C圖中所示,一罩模圖案40可以具有兩個平行放置 在一佈線圖案11裡面的輔助次圖案41a,41b。次圖案的數 15 量並沒有限制為兩個;也可以是三個或其他數量。 如第8D圖中所示,一罩模圖案45可以具有一輔助圖案 46,該輔助圖案具有一凸出的中間部分,這會產生與第8B 圖的圖案一樣的優點。 如第8A至8D圖中所示的輔助圖案可以結合起來。如第 20 8A或8B圖中所示的輔助圖案可以如第8C圖中所示的方式 放置。 第9圖係為依據本發明第一實施例之一第二選擇性實施 例之一罩模圖案的平面圖。 參照第9圖,一罩模圖案50包含佈線圖案51及形成在該 1249776 佈線圖案51裡面的輔助圖案52。該罩模圖案51係與第一例 的一樣,除了 一寬度W5係比一設計之佈線圖案53的設計寬 度W6的寬度還要寬(由一點的鏈線所示)。 因為該寬度W5比所設計之佈線圖案53設計的寬度W6 5 還要寬,在第一區域51-1之佈線圖案51的端部以及在第二 區域51-2的照明係進一步平均化。因此,抑制了縮短與增 加了在該佈線圖案51之一影像形成平面上的照明,以及光 源的曝光量可以減少。該設計之佈線圖案53係藉由考量佈 線電阻與在每個佈線層中佈線之間的容量所決定的,並沒 10 有考慮到縮短。 寬度W5與寬度W6的一比例W5/W6係較佳為1.02至 1.20。寬度W5與寬度W6之間的差係較佳為實質上等於該輔 助圖案52的寬度。 第1 〇圖係為具有一鄰近或密集佈局的區域及一稀疏佈 15 局的區域之一罩模圖案的一頂平面圖。第10圖使用了上述 之第二選擇性實施例。 參照第10圖,該罩模圖案60包含一具有密集地放置之佈 線圖案的第一罩模部分61,以及一具有稀疏地放置之佈線 圖案的第二罩模部分62。該第一罩模部分61之罩模圖案係 20 藉由使用第二選擇性實施例的罩模圖案以及具有輔助圖案 52的佈線圖案51。實際的佈線圖案51係比設計之佈線圖案 53寬。另一方面,該第二罩模部分62的罩模圖案沒有輔助 圖案,而實際的佈線圖案具有和設計的佈線圖案一樣的寬 度。 19 1249776 因為該第一罩模部分61之佈線圖案51具有上述第二選 擇性實施例的佈線圖案,在該佈線圖案51之影像形成平面 上的照明係增加了,而且實質上係等於佈線圖案63在其影 像形成平面上的照明。因此,該第一及第二罩模部分61, 5 62可能可以具有從一光源實質上相同的曝光量,這使得光 源的曝光量可以很簡單地控制。 第一選擇性實施例之罩模圖案,第二選擇性實施例之罩 模圖案及第10圖的罩模圖案皆可如上述般具有相反的透光 性。 鲁 10 第二實施例 現在將說明一種用來製造依據本發明第二實施例之半 導體元件的方法。依據此實施例之半導體元件製造方法中 的一微影製程係使用依據上述第一實施例之具有罩模圖案 的一曝光罩模。 15 第11A至11 c圖係例示用來製造依據本發明第二實施例 之半導體元件的微影製程步驟,其中一閘極層係形成於一 矽基板上作為一閘電極。 鲁 在由第11A圖所顯示的步驟中,一閘極氧化膜71及一多 晶矽膜72係形成在矽基板7〇上及在該等膜表面上形成有一 2〇正抗蝕膜73且係接著預烤以自該抗蝕膜73移除溶劑。 在由第11A圖所顯示的步驟中,一具有曝光罩模圖案74b <曝光罩模74係用於曝光製程中。該罩模圖案74b係為,例 ^如第1(3圖所示之罩模圖案1〇 °佈線圖案11裡面係為光 蔽的而σ亥輔助圖案12係為透光的。如第UA圖中所示,閘 20 1249776 極層圖案係藉由遮蔽遮罩膜76而形成。該遮罩膜76備有孔 76-1作為輔助圖案。 在曝光製程中,紫外線係自—曝光裝置之一光源77照射 至該曝光罩模74以在該抗姓膜73表面產生該罩模圖案糾 5的影像,這形成了潛像7如。傳送過該罩模76之孔76」的紫 外線會擴散,而在該閘極層圖案區域73b(暗部分)的照明變 得均勻。 在這個辅助圖案為透光的例子中,光源曝光量係較佳界 疋為比/又有提供辅助圖案的曝光量小,而且係較佳界定為 使在光接文面的曝光量越小越好,但是比用來在所欲之區 域曝光抗蝕層的一最低底限大。藉由微弱地與均勻地照明 該閘極層區域?3b及強烈地照_曝光料…和僅僅光姓 刻該部分73a,即可抑制閘極層的縮短。 另一方面,當在該輔助圖案12係為光遮蔽的及在該佈線 15圖案11裡面的情況中,該光源的曝光量係較佳界定成大於 沒有提供輔助圖案的情況。藉由均勻地增加在影像形成佈 線圖案區域上的照明,即可抑制閘極層的縮短。 接著,如第11B圖所示的步驟中,該抗餘膜73係經過顯 影及成為潛像之該經曝光之部分73a係自該抗細乃移除 20以形成閘極層圖案73b。接著,藉由利用該閑極層圖案讲 作為-罩模,該多晶石夕膜72及該閘極氧化膜B係藉由,例 如,RIE(反應性離子钱刻法)方法進行料向性祕刻以形 成閉極層75,每個閘極層皆包含一多晶矽層72&與一問極氧 化層71a。 21 ^49776 士弟11A圖中戶 ^ 所不之曝光罩模74包含一透光基板74a及 遮敝遮罩骐76。上 ^ ^ 该透光基板74a係由鈉驗玻璃(Soda lime) 观鋁矽酸鹽等 絡,^化^成。該遮蔽遮罩膜76係由一乳劑或諸如 料所制成 夕石夕錯合金(silicon-germanium)等之無機材 °亥罩攝圖案74b係由上述之微影製程或一類似的 方法所形成。 L _射束或電子束可以用來直接寫於該抗蝕 Μ上。 弟11Α圖之_ , 〜嗓光装置的投影系統可為一縮減投影系統, —放大投$糸 10 '、、、先或一接觸曝光系統(contacting exposing
10 system) 〇 古 S Λ 、九糸統之光源不限於紫外線,也可以是一χ 光或是電子Φ ^ _ 该曝光罩模74之該罩模圖案74b可為依據第 —貫施例$笙 _ 一選擇性實施例或第二選擇性實施例的罩模 圖案。 、 15 再者,本發明不限於此等實施例,在不逸離本發明範圍 下可採用任何的變化或修飾。習知POC方法,諸如錘頭可 與本發明結合。 本申請案係基於7月2日2004年在日本專利局所提申之 曰本優先權案號2004-196963,該優先權案之整體内容係藉 由引述的方式納入本案。 r\ p. 一
t圖式簡單説明J 第1圖顯示了 一習知罩模圖案及其形成在一抗蝕膜上的 佈線圖案; 第2A圖顯示了一習知修正錘頭的圖案; 第2B圖顯示了另一組習知的修正圖案; 22 1249776 第3A至3C圖例示了本發明的原理; 第4圖係為依據本發明第一實施例之罩模圖案的平面 圖, 第5A圖顯示依據第一實施例之一第一例的一罩模圖案 5 及其形成之佈線圖案; 第5B圖顯示一習知作為比較樣本的罩模圖案及其形成 之佈線圖案; 第6圖係為例示縮短與輔助圖案之間關係的圖表; 第7A圖顯示依據實施例的罩模圖案與其模擬的佈線圖 10 案; 第7B圖顯示依據比較樣本的罩模圖案與其模擬的佈線 圖案; 第8A至8D圖顯示依據第一實施例之一第一選擇性實施 例的其他罩模圖案; 15 第9圖係為第一實施例一第二選擇性實施例的一平面 圖; 第10圖係為一具有密集及稀疏圖案之罩模圖案的一平 面圖; 第11A至11C圖係例示依據本發明第二實施例之一微影 20 製程。 【主要元件符號說明】 A1 第一罩模區域25 IL2 照明分佈 A2 第二罩模區域 IL3 照明 IL1 鏈線 MP 罩模圖案 23 1249776 MP1 第一圖案 25 MPla 邊緣 MP2 第二圖案 R1 區域 5 R2 區域 SI > S2 縮短量 30 TH 底限值 31a~31c 輔助次圖案 ίο 36a-36c 輔助次圖案 10 罩模圖案 35 11 佈線圖案 11a 縱向端部 11-1 第一區域 is 11-2 第二區域 12 輔助圖案 40 12a 端部 16 佈線圖案 30 罩模圖案 2〇 31 輔助圖案 35 罩模圖案 45 36 輔助圖案 40 罩模圖案 41a、41b輔助次圖案 罩模圖案 輔助圖案 第二區域 罩模圖案 第一區域 佈線圖案 輔助圖案 佈線圖案 罩模圖案 第一罩模部分 第二罩模部分 佈線圖案 矽基板 閘極氧化膜 閘極氧化層 多晶碎膜 多晶矽層 正抗姓膜 潛像 閘極層圖案區 域 曝光罩模 透光基板 曝光罩模圖案 24 1249776 75 閘極層 76-1 子L 76 遮蔽遮罩膜 77 光源 101 罩模圖案 102 實際佈線 103 佈線圖案 104 修正圖案 105 佈線圖案 ίο 106 修正圖案 110 罩模圖案 111 佈線圖案 112 輔助圖案
25

Claims (1)

1249776 十、申請專利範圍: 種半$體製造方法,其包括一具有用曝光燈將一罩模 罩模圖水的影像投影至一光阻層上之曝光步驟的微影 製程’該罩模圖案包含·· 一具有透光性及對應於一電路圖案之第一圖案;及 第一圖案,該第二圖案具有一相反的透光性及配 置於違第-圖案裡面並與該第—圖㈣隔開來。 2·如申請專利範圍第丨項之半導體製造方法,其中該第二圖 案係小至足以使該第二圖案之影像不會投影至該光阻層 上。 3· ^申請專利朗幻項之半㈣製造方法,其巾介於該第 ―圖案之縱向端部與該第二圖案之縱向端部之間有一預 定的距離。 4·如申請專利範圍第!項之半導體製造方法,其中該第二圖 案係沿著該第一圖案縱向的方向放置。 5·如申請專利範圍第4項之半導體製造方法,其中該第二圖 木縱向的側邊係、與該第_圖案之縱向的側邊平行。 6·如申請專利範圍第4項之半導體製造方法,其中該第二圖 案包含一複數個沿著該第一圖案縱向方向放置的次圖 案。 7·=申請專利範圍第丨項之半導體製造方法,其中該第二圖 案包含-複數個沿著該第一圖案寬度方向放置的次圖 案。 8·如申請專職圍第1項之半導體製造方法,其中該第一圖 26 1249776 案之一寬度係大於一經設計之第一圖案的寬度。 9. 如申請專利範圍第1項之半導體製造方法,其中該第二圖 案之一寬度係在曝光燈波長之2%至20%的範圍内。 10. 如申請專利範圍第1項之半導體製造方法,其中當曝光 5 燈之一波長為193nm時,該第二圖案之一寬度係在4nm 至40nm的範圍内。 11. 如申請專利範圍第1項之半導體製造方法,其中該第一圖 案係為透光的而該第二圖案與該第一圖案之外的區域係 為遮光的;及 10 曝光燈的一曝光量係大於沒有提供第二圖案的情 況。 12. 如申請專利範圍第1項之半導體製造方法,其中該第一 圖案係為遮光的而該第二圖案與該第一圖案之外的區域 係為透光的;及 15 曝光燈的一曝光量係小於沒有提供第二圖案的情 況。 13. —種用來製造一半導體元件之方法,該半導體元件包括 一具有密集的閘極圖案之第一區域及一具有稀疏的閘極 圖案之第二區域,該方法包括一具有用曝光燈將一罩模 20 之罩模圖案的影像投影至一光阻層上之曝光步驟的微影 製程,該罩模圖案包含: 在對應於該第一區域之一區域中,一遮光的及對應 於該閘電極圖案的第一圖案,及一透光的第二圖案,該 第二圖案係放置於該第一圖案裡面並與該第一圖案間隔 27 1249776 開來;及 隹對應與該第二區域之一區域中 10 15 於該閘電極圖案的第三圖案;其中_—圖案之寬度係大於該第三圖案之寬度。 •如申請專鄉,13項之方法,其中該第二圖案係^ 足乂使及第—圖案之影像不會投影至該光阻層上。15·如申請專利範圍第13項之方法,其中介於該第一圖案之 ^向端部與該第二圖案之縱向端部之間有—預 離。 半㈣元叙方法,料導體元件包括 Z具有«的佈線圖案之第—區域及—具有稀疏的佈線 »木之弟—區域,該方法包括—具有用曝光燈將一罩模 =模圖案的影像投影至—光阻層上之曝光步驟的微影 衣程’该罩模圖案包含·· 在對應於„玄第-區域之一區域中,一透光的及對應於該佈線圖案的第-圖案,及-遮光的第二圖案,該第 =圖案係放置於—圖案裡面並與該第—圖案間來;及
/對應於該第二區域之—區域巾,-透光的及對應於该佈線圖案的第三圖案;/、中》亥第-圖案之寬度係大於該第三圖案之寬度。 17.如申請專利範圍第16項之方法,其中該第二圖案係小至 足以使該第二圖案之影像不會投影至該光阻層上。18·如申請專利範圍第16項之方法,其中介於該第—圖案之 28 1249776 二圖案之縱向端部之間有一預定的距 19.一種曝光罩模,其包括一用來在一半導體元件上形成一 電路圖案之罩模圖案,該罩模圖案包含·· 一具有透光特性的及對應於該電路圖案的第一 案; 、回 -具有相反的透光特性之第二圖案,該第二圖㈣ 放置於該第-圖案裡面並與該第—圖案間隔開來。 10 縱向端部與該第 離0
1如申請專利範圍第19項之曝光罩模,其㈣第二圖幸係 小至足以使該第二圖案之影料會投影至該光阻層上Ϊ 2^申請專利範圍第19項之曝光罩模,其中介於該第一圖 :縱向端部與該第二圖案之縱向端部之間有—預定的
29
TW093135411A 2004-07-02 2004-11-18 A semiconductor manufacturing method and an exposure mask TWI249776B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004196963A JP2006019577A (ja) 2004-07-02 2004-07-02 露光用マスクおよび半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW200603253A TW200603253A (en) 2006-01-16
TWI249776B true TWI249776B (en) 2006-02-21

Family

ID=35514351

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093135411A TWI249776B (en) 2004-07-02 2004-11-18 A semiconductor manufacturing method and an exposure mask

Country Status (4)

Country Link
US (1) US20060003235A1 (zh)
JP (1) JP2006019577A (zh)
CN (1) CN100399508C (zh)
TW (1) TWI249776B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100596801B1 (ko) * 2005-05-18 2006-07-04 주식회사 하이닉스반도체 반도체 소자 제조용 포토마스크
EP1801864B1 (en) * 2005-12-23 2009-11-18 Imec Method for selective epitaxial growth of source/drain areas
KR100770264B1 (ko) 2006-01-16 2007-10-25 삼성에스디아이 주식회사 레이저 조사 장치 및 이를 이용한 유기전계발광소자의제조방법
KR100772900B1 (ko) * 2006-09-04 2007-11-05 삼성전자주식회사 광 마스크와 반도체 집적 회로 장치 및 그 제조 방법
US7785483B2 (en) * 2006-12-22 2010-08-31 Hynix Semiconductor Inc. Exposure mask and method for fabricating semiconductor device using the same
CN101881924B (zh) * 2009-05-06 2012-05-09 中芯国际集成电路制造(上海)有限公司 掩膜版设计方法
US8822104B2 (en) 2011-12-16 2014-09-02 Nanya Technology Corporation Photomask
CN109116675A (zh) * 2018-08-15 2019-01-01 上海华力集成电路制造有限公司 提高热点工艺窗口的opc修正方法
US11372324B2 (en) * 2019-02-11 2022-06-28 United Microelectronics Corporation Method for correcting mask pattern and mask pattern thereof
CN116504716B (zh) * 2023-06-21 2024-01-26 粤芯半导体技术股份有限公司 半导体顶层金属的opc修补方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5357311A (en) * 1991-02-25 1994-10-18 Nikon Corporation Projection type light exposure apparatus and light exposure method
JPH10198048A (ja) * 1997-01-13 1998-07-31 Oki Electric Ind Co Ltd パターン形成方法
JP3085259B2 (ja) * 1997-09-17 2000-09-04 日本電気株式会社 露光パターン及びその発生方法
US6569574B2 (en) * 1999-10-18 2003-05-27 Micron Technology, Inc. Methods of patterning radiation, methods of forming radiation-patterning tools, and radiation-patterning tools
US6541165B1 (en) * 2000-07-05 2003-04-01 Numerical Technologies, Inc. Phase shift mask sub-resolution assist features
CN1206701C (zh) * 2001-03-29 2005-06-15 华邦电子股份有限公司 光掩模组结构与微影制程
CN1400630A (zh) * 2001-07-26 2003-03-05 旺宏电子股份有限公司 无铬相移掩膜及使用该掩膜的设备
JP3559553B2 (ja) * 2002-06-28 2004-09-02 沖電気工業株式会社 半導体記憶素子の製造方法
US20050008942A1 (en) * 2003-07-08 2005-01-13 Yung-Feng Cheng [photomask with internal assistant pattern forenhancing resolution of multi-dimension pattern]
US7261981B2 (en) * 2004-01-12 2007-08-28 International Business Machines Corporation System and method of smoothing mask shapes for improved placement of sub-resolution assist features

Also Published As

Publication number Publication date
CN1716535A (zh) 2006-01-04
US20060003235A1 (en) 2006-01-05
JP2006019577A (ja) 2006-01-19
TW200603253A (en) 2006-01-16
CN100399508C (zh) 2008-07-02

Similar Documents

Publication Publication Date Title
US7036108B2 (en) Full sized scattering bar alt-PSM technique for IC manufacturing in sub-resolution era
US7250248B2 (en) Method for forming pattern using a photomask
JP2002075823A (ja) 半導体装置のパターン形成方法、フォトマスクのパターン設計方法、フォトマスクの製造方法およびフォトマスク
US8129078B2 (en) Mask, method for manufacturing the same, and method for manufacturing semiconductor device
JPH1012543A (ja) 位相シフトマスクを用いたパターンの形成方法
TWI249776B (en) A semiconductor manufacturing method and an exposure mask
JP2006527398A (ja) レチクルを設計し、半導体素子をレチクルで作製する方法
KR20030038327A (ko) 패턴의 형성 방법 및 장치의 제조 방법
US7859645B2 (en) Masks and methods of manufacture thereof
US9213233B2 (en) Photolithography scattering bar structure and method
JP2002075857A (ja) レジストパタン形成方法
JP5356114B2 (ja) 露光用マスク及び半導体装置の製造方法
TWI408729B (zh) 雷文生(Levenson)型光罩之製造方法
JP2004062088A (ja) フォトマスク、その設計方法及びそれを用いた半導体装置の製造方法
JP5644290B2 (ja) フォトマスクの製造方法
JP2012068296A (ja) フォトマスク及びそれを用いたパターン形成方法
KR100801738B1 (ko) 포토마스크 및 그 형성방법
KR20090044534A (ko) 노광 마스크, 노광 마스크 제조 방법 및 이를 이용한반도체 소자의 제조 방법
Wong et al. Litho-process-litho for 2D 32nm hp Logic and DRAM double patterning
KR100835469B1 (ko) 노광 마스크 및 이를 이용한 반도체 소자의 제조 방법
JP2959496B2 (ja) Opcマスク
JP2006310707A (ja) パターン形成方法
KR100575081B1 (ko) 인접한 두 패턴의 선택적인 보조 패턴 형성에 의한반도체용 마스크 및 그 제조방법
JP5318140B2 (ja) レベンソン型マスクの製造方法
JP2000260705A (ja) 露光方法ならびにそれを用いたデバイスおよびデバイス製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees