TWI238479B - Bonding method and bonding apparatus - Google Patents

Bonding method and bonding apparatus Download PDF

Info

Publication number
TWI238479B
TWI238479B TW092120364A TW92120364A TWI238479B TW I238479 B TWI238479 B TW I238479B TW 092120364 A TW092120364 A TW 092120364A TW 92120364 A TW92120364 A TW 92120364A TW I238479 B TWI238479 B TW I238479B
Authority
TW
Taiwan
Prior art keywords
semiconductor wafer
ultrasonic vibration
vibration
soldering
welding
Prior art date
Application number
TW092120364A
Other languages
English (en)
Other versions
TW200405493A (en
Inventor
Yoichiro Kurita
Jun Nogawa
Masato Maeda
Teruji Inomata
Original Assignee
Nec Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nec Electronics Corp filed Critical Nec Electronics Corp
Publication of TW200405493A publication Critical patent/TW200405493A/zh
Application granted granted Critical
Publication of TWI238479B publication Critical patent/TWI238479B/zh

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K20/00Non-electric welding by applying impact or other pressure, with or without the application of heat, e.g. cladding or plating
    • B23K20/10Non-electric welding by applying impact or other pressure, with or without the application of heat, e.g. cladding or plating making use of vibrations, e.g. ultrasonic welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • H01L21/607Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation involving the application of mechanical vibrations, e.g. ultrasonic vibrations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/1134Stud bumping, i.e. using a wire-bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/13124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/759Means for monitoring the connection process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Mechanical Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)
  • Pressure Welding/Diffusion-Bonding (AREA)

Description

1238479 五、發明說明(1) 一、【發明 本發明 於製造此半 晶片連接至 晶片封裝體 備及用以製 -N【先前 近來, 故對資訊通 片的封裝技 述需求。對 時焊接多個 封裝技術將 在半導 成上述要求 接的金'屬表 並在平行於 的技術。比 期間内焊接 由於上 焊接、正面 術的適用性 亦在發展中 所屬之技術領域】 係關於~ ^ 導體晶片封t導體晶片封裝體的製造方法及用 其它半導俨:體的製造設備,其中使-半導蘼 ,尤關於z f或連接至—基板而製得半導體 造半導採用超音波烊接加工法的焊接設 导體日日片封裝體的製造設備。 技術】 信:::ί t::各之功能及速度的不斷擴充, 術中,巳=:‘目對地不斷提高。在半導體晶· 同時達力^ ί南度集積化的封裝技術來滿足上 #度及產能兩種要求而言,如何同 確保電子裝置之性能的高度集積化 ?刀肩極重要的角色。 :曰:::裝過程中,使用超音波焊接技術為達 面術°超音波焊接A一允許晶片之待焊 4 /、接5零件之待焊接之金屬表面互相接觸、 ”土面的方向上施加超音波振動而進行焊接 :屬,加工法而言,超音波焊接可以在更短的 述優點,故對上述焊接加工法是否適用於 < 朝下焊接、同步焊接、及打線焊接等等焊 已被研究,且是否適用於小型晶片的實際用法 。然而,應用於大型晶片的發展則被限^。此
1238479 五、發明說明(2) --- 乃由,待焊接的接腳數量將隨著晶片”的變大而大幅辦 二:接所需的輸入能量亦大幅增加,進而導致安裝器』 才貝4在小型晶片情況下所沒有的嚴重問題。 如圖1所示’以下說明使用超音波焊接°之半導片 4接設備的安裝器發生磨損的概念圖。 - 接之波振動產生裳置的超音波經由待焊 以ϊγ:, 輝接之區域的功能,並對半導 音波焊接設備之極重要的元件。. 文女装时為超 藉由安裝器11固持半導髀曰 之上,俾能使零件1 5不致於色平A i 6產^ ^ t又在平臺1 6 部(圖!之中的13與14)互相接V·日6產f摩擦。在兩焊接 2而S ,¥接部13及14的至少一個 件 之外的凸部之凸塊構造,且其 =·大:於零件 在零件之上的凸塊或鐸墊。、匕令件為-呈平板狀而設置 積區域U的面#、即焊接部13及14的有效結合面 大時,則安裝器11與半導體晶 超音波振動,則在安裝擦:若在此狀態下持續 生磨損,其中安裝器u持續體晶片12兩者上皆會發 的接觸表面或安裝器與晶片:觸半導體晶片12 種情況重覆發生時,則安表面i8j生磨損。當此 壞待加卫的零件等不良接^的磨損加劇’㉟而產生損 民坪得或嚴重的障礙,而必須更換安
第11頁 1238479
^為11。目珂,更換週期極短,故成為提高產能的最大障 八目‘已有許多欲解決上述問題的發明被提出。如日本 A開專利公報第2 〇 〇 2 — 1 6 4 3 8 4號所示之典型發明,其特徵 在於限定安裝器之頂面的材料而減小磨損量。 、然而,此種發明僅止於治標,雖然其可使安裝器的更 ,週J略長,但仍無法完全防止磨損的產生且並非足以 高產能及可靠度的對策。 三、【發明内容】 因此,本發明之一目的在於提供一種半導體晶片的烊 ,方法,其採用足以防止安裝器之頂面發生磨損的超音波 焊接加工法,並可同時確保極佳的可靠度及產能,及一 用以執行上述之方法的焊接設備。 二為了解決各種問題,本發明人根據技術原理而深入俨 σ寸超音波處理期間的摩擦,俾能藉由抑制安裝器1 1及半曾
體晶片1 2之間所產生的摩擦而使安裝器i丨的頂面免於磨V 損。 本發明人提出以下概念:(1 )在安裝器丨i與晶片 接觸面1 8 (如圖1 )所發生的磨損係源自於摩擦表面的 動’及(2 )當作外部作用力之超音波振動加工所引起 慣性力係導致安裝器11與半導體晶片1 2之間的接觸表、 生摩擦。 發
第12頁 1238479 五、發明說明(4) 從超音波焊接加工的初期起安裝器與晶片的接觸面i 8 =不會發生滑動摩擦,但在此初期,焊接區域丨7處將發生 α動摩擦。此種摩擦成為擴大焊接區域丨7的能量源。在,此 種It况下’由於代表安裝器與晶片之接觸面抗剪強度的振 =轴向固持力將大於晶粒抗剪強度或整個焊接區域丨7的抗 月’強度’故往復運動所需的超音波振動定向作用力將成為 晶粒抗剪強度。 大,晶 超音波 作用力 用力。 動轴向 17轉移 圖 表各接 剪強度 觸面1 8 生於較 生摩擦 持力將 安裝器 動之輸 著輸人 而’隨著焊接加工的進行及焊接區域丨7之面積的變 粒抗$強度將隨之增大,進而導致往復運動所需的 振動疋向作用力變大。在超音波振動的期間,此種 =二^引起安裝器與晶片的接觸面1 8發生摩擦的作彳 P返著焊接加工的進一步進行,晶粒抗剪強度將與振 固持力匹配’故發生滑動摩擦的表面將從焊接區域 到安裝器與晶片的接觸面18。 2為顯不上述關係之圖形。在此圖形中,縱座標代 觸面在振動轴向上的抗剪強度。直線2 1顯示晶粒抗 及直、線2 2顯示振動軸向固持力或安裝器與晶片的接 ^間的抗剪強度,而比較兩直線則顯示滑動摩擦發 &1接$部。雖然在焊接初期焊接區域1 7將優先發 μ但在時間點2 3的附近晶粒抗剪強度及振動軸向固 ^ f大致相同。在時間點2 3之後的任一時間點,在 ”曰曰片的接觸面1 8處將優先發生摩擦,且超音波振 A曰料 σ卩份將被此界面處的滑動摩擦消耗。隨 s i j ’总粒抗剪強度的增加隨之趨緩且此能量 曰曰
1238479 五、發明說明(5) 將成為引起磨 依據第一 非常有效地防 持續使振動軸 波振動,將可 其次說明 如上所述 用力般作用在 而,除了此作 亦如同外部作 因此,足 固持力必須滿 (振動軸 力)。 根據上述 的,故本發明 含: 一超音波 片的一安裝器 導體晶片的其 一超音波振動 度’其中該晶 在超音波振動 強度; 損的主要因素。 概念可^ 止安努哭主右旎抑制摩擦表面的移動,則可 向固表面的磨損。由圖2可明顯看出: 有效枷ί ΐ於晶粒抗剪強度而同時施加超音 :欢抑制摩擦表面發生移動。 乐二概念。 半導,加工期間,晶粒抗剪強度將如同作 用^體日曰片12而使半導體晶片12脫離。然 用力=外,振動方向反向時所產生的慣性力 :抑制摩擦表面產生移動的條件為振動軸向 ° 口持力)> (晶粒抗剪強度)+ (慣性 概念而,*本發明。為了達成本發明之一目 之第-實施樣態的半導體晶片的焊接設備包 振動產生單元,其經由用以固持該半 半導體晶片之焊接部與待焊接:該; 匕π,之烊接部互相接觸的一接觸區域施以 ,俾,由該超音波振動而增強晶粒抗^剪強 粒抗剪強度代表該半導體晶片與該零件之 軸向上所焊接形成之整個焊接區域的一抗剪
第14頁 五'發明說明(6) 一固持 導體晶片與 車由向上的振 一慣性 性力’該慣 持之該半導 一控制 (振動力)。 雖然將 擦所必須滿 之第一實施 於焊接而獲 控制其它因 具有振動軸 超音波振動 動軸向固持 此,能夠抑 保包含有安 在焊接 —失持單元 女裝器的垂 之該半導體 元則裝設在 力控制 該安裝 動輛向 力控制 性力則 體晶片 管理單 軸向固 足以抑 足的條 樣態的 得方程 素而變 向固持 而造成 力大於 制安裝 裝器與 設備中 之至少 直負載 晶片與 該安裝 t70 ’其控制受該安裝器所固持之該半 間的整個接觸界面在該超音波振動 ,持力或抗剪強度; =70 ^其控制該超音波振動軸向上的慣 L自該超音波振動作用於該安裝器所固 而產生;及 70,其維持以下之關係: 持力)> f晶粒抗剪強度)+ (慣性 制安裝器 件方程式 k接設備 式之中的 成控制量 力與慣性 晶粒抗剪 晶粒抗剪 器與晶片 晶片的接 ’固持力 '^個,其 施加於該 夾持單元 器之内, 與晶片 當作管 之控制 晶粒抗 。由於 力的控 強度變 強度與 的接觸 觸面18 控制單 中該施 安裝器 兩者的 俾用以 的接觸 理條件 管理單 剪強度 本發明 制單元 大的狀 慣性力 面發生 之一 &更包 加單元 接觸於 接觸面 失持該 面1 8發生 而包括在 元之中, 且不會因 之第一實 ’故即使 態下,仍 的的總合 滑動摩擦 側免於磨損 滑動摩 本發明 但將由 為必須 施樣態 在施加 可使振 〇因 ,故確 k 含一施加單元與 來自該 所固持 夾持單 固持之 係用以將 該安裝器 上,而該 安裝器所
第15頁 I23M29 五、發明說明(7) 該半導體晶片。 依據上述構造,一部 器11作用於安裝器與晶片 導體晶片1 2之夾持力的總 之摩擦係數相乘的結果。 的物理原理而來,故可輕 力。故這能夠在抑制安裝 擦的條件滿足之情況下; 在焊接設備中,該慣 頻率的單元與一改變振幅 振動頻率的單元係改變該 變振幅的單元則改變該^ 超音波振動所弓丨起的 幅及振動頻率所決定。上 一個。因此,可直接控制 晶片的接觸面1 8發生滑動 控制可靠度。 在焊接設備中,控制 用以儲存先前有關該晶粒 由於上述構造,故預 訊儲存於記憶體裝置之中 與慣性力兩者的控制方 足當作管理條件的條件方 、的延遲。故能夠在抑 份的振動轴 的接觸面之 合再與安裝 由於振動軸 易且正確地 器與晶片的 提高控制可 性力控制單 的單元之至 超音波振動 音波振動的 慣性力已知 述構造能控 慣性力,故 摩擦的條件 向固持力已 垂直負載作 器與晶片的 向固持力係 控制振動軸 接觸面1 8發 靠度。 元更包含一 少一個,其 的振動頻率 振幅。 由半導體晶 制振幅及頻 能夠在抑制 滿足之情況 知為安裝 用力與,半 接觸面1 8 根據明確 向固持 生滑動摩 改變振動 中該改變 ,而該改 片」2、振 率之至少 安裝器與 下,提高 管理單元更包含一記憶體裝置, 抗剪強度之變化的資料。 先將有關晶粒抗剪強度的變化資 ’進而事先設定振動軸向固持力 。因此,當控制上述作用力而滿 程式時,則絕不會费生控制時間 裝器與晶片的接觸面1 8發生滑動
第16頁 Ι238479_ 五、發明說明(8) 摩擦”件滿足之情況下:提高控制可靠度。 在火干接设備中’控制f理星〜 以測量該晶粒抗剪強度或其替代=。包含一測篁單兀,用 在此情況下,將能夠獲得久丨 > 度之變化資訊。這將確保振動時的晶粒抗剪強· 生滑動摩擦的條件滿足之情況^震f與晶片的接觸面18發 ^ 丄 凡下’提高控制可靠度。 在知接設備中,控制管理單 、罪0 一 以測量該振動軸向固持力或其替代性^ 3 一測量單70,用 由於上述構造,故能夠獲得 動軸向固持力的實際控制量之資、4 v驟k'文控制之振! 持力能夠極正確地被控制,故f將碎保振動軸向固 接觸面1 8發生滑動摩擦的條件‘足:制安裝器與晶片的 靠度。 1朱件滿足之情況下,提高控制可 為了達成本發明之一目的, 的半導體晶片的焊接方法包:以;义:明之第二實施樣態 一施加步驟,經由用以固持 而對該半導體晶,片之焊接部盘待拉" 、一安裝器 它零件之焊接部互相接觸妾半導體晶片的其 動;及 接觸^域施以一超音波振 一控制步驟,控制受兮患陡 與該安裝器之間的整個接;=所固持之該半導體晶片 振動轴向固持力或抗=界==;振動轴向上的 的慣性力,該慣性力則“ w t 超曰波振動軸向上 摩自5亥起音波振動作用於該安裝器
第17頁 1238479 五、發明說明(9) 所固持之該半 藉以維持 (振動軸力)。 依據上述 接區域面積變 性力而使振動 的總合,藉以 晶片的接觸面 的接觸面1 8之 上述焊接 該超音波振動 俾能藉由焊接 塑性變形而吸 當上述方 動減小至該超 焊接區域的塑 知接之區域免 與晶片的接觸 良焊接,並防 磨損而同時提 導體晶片而產生; 以下關係: 向固持力)>(晶粒抗剪強度) 慣性 焊接方 大的狀 軸向固 滿足條 發生滑 一側免 & ’即使在 態下,仍可 持力仍大於 件方程式。 動摩擦,故 於磨損。 施加超音波振動而造成焊 控制振動轴向固持力及慣 晶粒抗剪強度與慣性力的 因此’能夠抑制安裝器與 確保包含有安裝器與晶片 方法更包含 減小至 在一起 收該超 法更包 音波振 性變形 於發生 面發生 土安裝 高焊接 減小 1亥超音波振 之兩個零件 音波振動。 含一減小超 動剛好停止 而吸收超音 滑動摩擦的 滑動摩擦而 器的表面及 可靠度。 該超音波振動的步驟,將 動剛好停止之前的振幅, 之中的至少一個焊接部的 音波振動而使該超音波振 之前的振幅時,則可藉由 波振動,故能夠設定使待 條件。這能夠抑制安裝器 同時防止焊接區域發生不 接觸於晶片的表面1 8產生 上述焊接方法更包含以下步驟: —設計步驟,將焊接在一起之兩個零件之中的至少一 個焊接部的構造設計成其末端具有突出形狀的隆起凸塊;
第18頁 1238479 五'發明說明(10) '~ * ' 一接觸步驟,使焊接在一起之兩個零件,的焊接部互相 接觸;及 ° 一塑性變形步驟,使該隆起凸塊之末端處的至少 出部產生塑性變形,藉以增加接觸面積 藉由施以超音波振動,故上述構造能夠以極佳的再現 性提供待焊接之接觸區域,且在超音波振動開始之後,將 提高晶粒抗剪強度隨著時間而變化之變化曲線的再現性。 即使沒有對各焊接步驟測量變化曲線而僅向 :力與慣性力兩者的控制方法進行控制的情況㊁動= :制安裝器與晶片的接觸面18發生滑 = 情況下,提高控制可靠度。 馀件滿足之 起之兩個零件之中的 之整個作用期間的至 ι 在上述焊接方法中,對焊接在一 至少一個焊接部加熱埠該超音波振動 少一段期間。 加熱將使兩個焊接部的任一個县 而降低晶粒抗剪強度。#由加熱至少二變形,進 之情況下,提高控制自由度。 月勳厚擦的條件滿足 在本發明之第二實施樣態的焊接 一者中,受該安裝器所固持之該半導體/曰,二二化例之任 為一凸塊,而該凸塊之頂面則由I、鋁:錮/接部構造 :所構成’及與該半導體晶片焊接在—之=-種材 基板,其具有頂面由金、鋁及銅之至少一^二件為一配線 銲墊。 種材料所構成的
第19頁 1238479
五、發明說明(11) 在本餐明之弟一貫施樣態的焊接方法及其變化例之任 一者中,受該安裝器所固持之該半導體晶片的焊接部構造 為一銲墊,而該銲墊之頂面則由金、鋁及銅之至少一種^ 料所構成,及與該半導體晶片焊接在一起之零件為一配線 基板’其具有頂面由金、鋁及銅之至少一種材料所構 , 焊接部。 4
在本發明之第二實施樣態的焊接方法及其變化例之任 一者中,受該安裝器所固持之該半導體晶片的焊接部構造 為一銲墊’而該銲墊之頂面則由金、鋁及銅之至少一種材 料所構成’及與該半導體晶片焊接在一起之零件為另一半 導體晶片,其具有頂面由金、鋁及銅之至少一種材料所構 成的凸塊、或與該半導體晶片焊接在一起之零件為一可當 作結構性元件的另一半導體晶片。 田
在本發明之第二實施樣態的焊接方法及其變化例之任 一者中,受該安裝器所固持之該半導體晶片的焊接部構造:名 為一凸塊,而該凸塊之頂面則由金、鋁及銅之至少一種材 料所構成,及與該半導體晶片焊接在一起之零件為另一半 導體晶片’其具有頂面由金、銘及銅之至少一種材料所構 成的銲墊、或與該半導體晶片焊接在一起之零件為一可當 作結構性元件的另一半導體晶片。 A 在本發明之第二實施樣態的焊接方法及其變化例之任 一者中,受該安裝器所固持之該半導體晶片的焊接部構造 為一凸塊,而該凸塊之頂面則由金、鋁及銅之至少一種材 料所構成,及與該半導體晶片焊接在一起之零件為另一半
第20頁 1238479__ 五、發明說明(12) ' ----- 導體晶片,其具有頂面由金、鋁及銅之至少一種材 成的凸塊、或與該半導體晶片焊接在一起之零件為二α ^ 作結構性元件的另一半導體晶片。 “、、一可當 由本發明之第二實施樣態的焊接方法及其三種變化例 適用於必須進行焊接加工的任一半導體晶片或其它零件而 同時抑制安裝器與晶片的接觸面1 8發生滑動摩擦,= 明可依據上述四種變化例而變化成不同之組合。因此,^ 能夠提供一種適用於各種零件組合之高可靠度及高產能二 四、【實施方式】 ^ 以下參考附圖,俾說明本發明之較佳實施例。吾人必 須注意:以下所述之較佳實施例僅為了用於方便說明本發 明,而並非將本發明狹義地限制於該較佳實施例。凡依本 發明所做的任何變更,皆屬本發明申請專利之範圍。 圖3為本發明之一實施例的焊接設備概念圖。焊接設 備具有與圖1之超音波焊接方法類似的基本構造,且增加 =動軸向固持力之控制單元,其包括超音波振動產生曰部 、振幅控制部3 02、振動頻率控制部3〇3、與 $器π的負載有關的垂直負載部311及負载作用力控制部 技七兩^者與用以夾持半導體晶片1 2有關的夾持部3 2 1及夾 制典^ ΓΓ 3 22兩者、提供控帝J值給前述各個控制部的控 部/32。° 及儲存晶粒抗剪強度之變化資訊的記憶體
1238479
五、發明說明(13) 部331#本實施例之焊接設備進行超音波焊接時,抑Φ卜 於來自記憶體部3 32的資訊而將控制資;Ϊ:理 ,幅控制部302、振動頻率控制部3〇 :=供給 ⑴及夾持力控制部322,俾能維持以下關^作用力控制部 力)。(振動軸向固持力)> (晶粒抗剪強度)+ (慣性 各控制部係基於所接收之和舍I眘4二·〜 產生部30卜垂直負載部311及;持:二而控制超音波振動 振幅、超音波振動頻率、垂裁 口此,超音波
以下將詳細說接加工皆滿足條件方程式。 式的= 制更為清楚,故將條件方程 (振動軸向固側而成為以下之型式。 度)。 持力)—(慣性力)> (晶粒抗剪強 (:直κ r ?=力已知由以下關係決定: 且慣性力。二ά力)}x (摩擦係數),
(半導體晶片12的質:c定: 由於摩擦係數為受摩i,幅)χ (振動角頻率) 值、且半導體晶片12的皙i眭材料之極大影響的系統特徵 的因素,故本發明;:在各焊接加工中皆為無法控制 因此,將其餘的四個以:。制因素。 ' 在控制本實施例的四個因;:本=!之控制目標。 素時’藉由實驗測得焊接加 第22頁 1238479 五、發明說明(14) 工,間的晶粒抗剪強度的變化曲線、基於測量結果而預先 決疋各因素的控制方法、並將資訊儲存於當作控制管理部 331之》—部份的記憶體部332之中。在焊接加工開始之後” 控制管,部3 31從記憶體部3 32之中取得控制方法而控制各 ,素,藉以維持條件方程式。由於在焊接加工之前即已取 得控制方法’故可將控制延遲降到最低。 不,可將焊接貫驗結果等資訊儲存於憶體部3 3 2之 中更可將各種不同的相關資訊儲存於記憶體部3 3 2之 =。例如,可儲存前一次焊接加工之前的資訊、並視客控 ㈣:Ϊ : f制量的變化情況而重複焊接步,驟,且將有關气 變化資訊加以儲存。 i ,動軸向固持力減掉慣性力所獲得之大於晶粒抗剪強 效振動轴向固持力將可由上述之控制加以維持,並 摩擦現象。因A,H 片在知接加工過程發生滑動 於磨損,故相較於ί: ::之焊接設備足以使安裝器11免 、自知技術而言,本發明能夠降低安裝器 較:r技術而言,本實施例因而可大 高焊接步驟的;;持半導體晶片12的問題。這將提 必須進行檢杳安省略習知製造方法在焊接之前 發生磨損,:得驟。#者,由於安裝器n免於 體晶片i2接觸所引』::之劣化的表面形狀與半導, HI Zi -汁~起之+導體晶片1 2損壞的問題。 赞 ”、、不日日粒抗剪強度與有效振動軸向固持力在本實
第23頁 1238479____ 五、發明說明(15) ~--- 施例之焊接設備進行焊接加工期間之依時的變化關係。在 圖形中’為了清楚瞭解本實施例,故比較變動之晶粒抗剪 強度與相對應之有效振動軸向固持力。在區域41中,僅控 制垂直負載。在後續的區域42、43及44中,則分別將當作 控制因素的夾持力、超音波振動頻率及振幅加入各區域。 在本實施例中’雖然逐步地增加各個控制部的功能, 但本發明並不僅限於具有此種特定之情況的實施例。例 如,採取僅使用單一控制部為控制管理部而進行控制的一 種控制模式’及在處理期間停止一控制部亦可視為一種可 能的控制模式。不論控制量的變化為連續或分段,皆不會 實質影響本實施例。 … '曰參 然而’吾人可注意到:在焊接加工的最後階段,降低 超音波振幅、並經由焊接部1 3或1 4的塑性變形吸收超音波 振動之過程而停止超音波振動,將有利於焊接加工。若超 音波振幅的程度無法配合焊接部丨3或丨4的塑性變形,則焊 接區域17之中的金屬焊接面將發生剪切現象。雖然這種^ 切現象為擴大金屬焊接面的重要因素,但在剪切狀態時停 止超音波振動則將減小焊接區域1 7的金屬焊接面積,故導 致預期之外的不良接觸。 因此,在焊接加工的最後階段,藉由降低超音波振幅j 及經由焊接部1 3或1 4的塑性變形吸收超音波振動之過程而 停止超音波振動時,將可抑制金屬焊接面積之剪切面的形 成。這將大幅地提高焊接區域1 7的焊接可靠度,而對提^ 可靠度及產能兩者將具有顯著的效果。 门
第24頁 J238479 五、發明說明(16) $ ,就前Π =之焊接部的加工而言,即使使用其 me的隆起凸·,各凸塊的接觸面 t 】焊接加工過程當中的晶粒抗剪,強 ?:=二擴大有效振動軸向固持力的控制 靶圍且此如局知接加工之前所決定之控制方法的可靠度。 因此,能^度地滿足嬋接加工中之可靠度及產能兩者。 又,在本實施例之輝接方法的焊接加工期間 I時地加熱焊接部13及14之中的〇__個,但仍有利於谭 ί加工。雖然在前述的焊接加工振動達成金 具但;長凝聚部的形成機制仍有效、即在所謂的 仍有助於增加焊接面積形的特性 加熱將更易於促成塑性變:=:1 古3?4之中的至少-個 接古吝At y丄取』注又形,因此有助於促造焊接過程且 俜:埶ί ί加熱而使焊接部13或14易於發生塑性變形 :可持力及慣性力的控制自由度將可=, 又J具有較佳的控制可靠度。 q 使安ΐ iit : ΐ ΐ之焊接方法採用實際且系統化的方式而 及磨損’故此焊接方法對半導體晶片二 接觸面之材料的限制條件’例如’對安裝工件的 及質量兩者排較少。這就是本實施例將摩擦係數 控制因素之外的效果。本發明因而能夠 第25頁
T23847Q 五、發明說明(17) ___ 處理各種不同零件的輝接組八 、 定組合。 、〇 。以下為可以選擇的某些特 (1 )接觸安裝器的工件 —、 導體晶片,而凸塊的頂面主要…勺入以凸塊當作焊接部的半 則為一以金銲墊當作焊接部 t含金或銅,及相對的工件 (2 )接觸安裝器的工件為電路、板。 · 導體晶片,而銲墊的頂面主要…勺一人以銲墊當作蟬接部的半 工件則為一以凸塊當作焊捲抑包含金、鋁或銅,及相對的 要包含金或銅。 的電路板’而凸塊的頂面主 (3 )接觸安裝器的工件 導體晶片,而銲墊的頂面主要、\一人以銲墊當作焊接部的和 工件則為一以凸塊當作焊接却f;含金、鋁或銅,及相對的 面主要包含金或銅。 "、半導體晶片,而凸塊的頂 (4 )接觸安裳器的工件 導體晶片,而凸塊的頂面主要為勺—人以凸塊當作焊接部的半 工件則為一以録塾當作焊接二J體”,及相對的 面主要包含金或銅。 丨的+導體曰曰片,而銲墊的頂 (5)接觸安裝器的工件 導體〇日Η 二几% l 馬以凸塊當作焊接部的半 的頂面主要包含金或銅’及相對的工件 貝】為一以凸塊當作焊接部的本莫 Φ . , χ 卞僚〇丨的牛導體曰曰片,而凸塊的頂面主 要也包含金或銅。 以下參考附圖,俾說明本發明之第二實施例。吾人應 /思到:本實施例為例示性而非限制性。 圖5為本發明之此實施例的焊接設備之概念圖。如同
1238479 五、發明說明(18) 圖3所示,本實施例之焊接設備亦具有複數之控制部、 制管理部(531 )及記憶體裝置(5 3 2 )等超音波焊接方^ 之中的基本構造。然而’在本實施例中,控制管理部Ml 係包括晶粒抗剪強度測量部533及固持力測量部534,其 晶粒抗剪強度測量部53 3量測晶粒抗剪強度或其替代性、、 及固持力測量部534則量測振動軸向固持力或盆替代性。 利用這些測量部將可獲得各焊接步驟中之實際資料。 在本實施例中,㈣管理部531 W用晶粒y剪強度測 量部53 3及固持力測量部534兩者之中的至少—個進行控制 而^寻焊接期間之實際的晶粒抗剪強度 等::: =際需要而比較上述資訊與記憶體裝置:: 之中的刚次焊接加工資訊。 很月』地即使發生預期以外的晶粒抗剪強度之急遽 變化或預期以外的振動軸向固持力之急遽變化,但能;在 ίί::工期際資訊的效果將允許進行極精確的適 當控制。廷能夠在抑制安駐#你a u 1 a 4^ ^ 凌态與晶片兩者保持接觸之表面 發生π動摩裇的條件下提高控制可靠度。 $右:二U Ϊ本發明’利用具有能控制與晶粒抗剪強 二卩1 ώ二^ —軸向固持力之機構的設備而進行焊接的 aa 虿效振動軸向固持力大於晶粒抗剪強度 m苜!::發生於安裝器與半導體晶片之間的界 而备二2广器所承擔的滑動摩擦,藉以使安裝器的表 面免於發生磨損。
以上所述者,猶或7田士A 惶為了用於方便說明本發明之較佳實施
1238479 五、發明說明(19) 例,而並非將本發明狹義地限制於該較佳實施例。凡依本 發明所做的任何變更,皆屬本發明申請專利之範圍。
第28頁 1238479___ 圖式簡單說明 五、【圖式簡單說明】 圖1為使用超音波焊接之半導體晶片焊接方法的概念 圖。 > 圖2為焊接加工斯間隨著時間變化之晶粒抗剪強度與 振動軸向固持力的變化圖形。 圖3為本發明之一實施例的焊接設備之概念圖。 圖4顯示晶粒抗剪強度與有效振動軸向固持力在本實 施例之焊接設備進行焊接加工期間之依時的變化關係。 圖5為本發明之其它實施例的焊接設備之概,念圖。 元件符號說明: 11 安裝器 12 半導體晶片 13、 14 焊 接 部 15 零件 16 平臺 17 焊接區域 18 接觸面 21、 22、46 47 直 線 2 3 > 24、45 、 48 時 間 點 301 、501 超 音 波 振 動 產 302 > 502 振 幅 控 制 部 303 ^ 503 振 動 頻 率 控 制 311 、511 垂 直 負 載 部
第29頁 1238479_____ 圖式簡單說明 312 >512 負載作用力控制部 321 >521 夾持部 322 > 5 2 2 夾持力控制部 3 3 1、5 3 1 控制管理部 3 3 2、5 3 2 記憶體部 41、42、43、44 區域 533 晶粒抗剪強度測量部 5 3 4 固持力測量部
第30頁

Claims (1)

  1. 六、申請專利範圍 I 一種半導 一超音 片的一安裝 導體晶片的 ~超音波振 I ’其中該 t超音波振 5矣度; 、 —固持 導體晶片與 車由向上的振 一慣性 性力,該慣 持之該半導 一控制 (振動 體晶片 波振動 器而對 其它零 動,俾 晶粒抗 動軸向 力控制 該安裝 動軸向 力控制 性力則 體晶片 管理單 軸向固 的焊接設備,包含: 1生單元’其經由用以囡持該半導體曰 :半f體晶片之焊接部與待焊接於該: :之焊接部互相接觸的一接觸區域施以 =超音波振動而,曾強晶·抗剪強 剪強度代表該半導體晶片㈣零件之間 上所焊接形成之整個焊接區域的一抗剪 其控制受該安裝器所固持之該半 器之間的整個接觸界 ㈣力^ ^超音波振動 其控制該超音波振動軸向上的慣 2 f超音波振動作用於該安裝器所固 而產生;及 元’其維持以下之關係: 持力)> (晶粒抗*剪強度)+ (慣性 z ·如 該固 一個 施加 爽持 装器 申請專利範圍第1項之半 持力控制輩开西—人 導體日日片的焊接設備,其中 ,其中η包含—施加單元與-夾持單元之至少 於“::元;:以將來自該安裝器的垂直負载: 早元兩者的接縮矣而ϊ 持之該半導體晶片與 之内,俾用以+ 6,而該夾持單元則裝設在該安
    第31頁 卑用以夾持該女裝器所固持之該半導體晶片。 1238479 六、申請專利範圍 3.如申請專利範圍第1項之半導體晶片的焊接設備,其中 該慣性力控制單元更包含一改變振動頻率的單元與一改噯 振幅的單元之至少一個,其中該改變振動頻率的單元係改 變該超音波振動的振動頻率,而該改變振幅的單元則改變 該超音波振動的振幅。
    4.如申請專利範圍第1項之半導體晶片的焊接設備,其中 該控制管理單元更包含一記憶體裝置,用以儲存先前有關 該晶粒抗剪強度之變化的資料。 5.如申請專利範圍第1項之半導體晶片的焊接設備,其中 該控制管理單元更包含一測量單元,用以測量該晶粒抗剪 強度或其替代性。 6.如申請專利範圍第1項之半導體晶片的焊接設備,其中 該控制管理單元更包含一測量單元,用以測量該振動軸向 固持力或其替代性。
    7. —種半導體晶片的焊接方法,包含以下步驟: 一施加步驟’經由用以固持該半導體晶片的一安裝 而對該半導體晶片之焊接部與待焊接於該半導體晶片的其 它零件之焊接部互相接觸的一接觸區域施以一超音波振 動;及
    第32頁 1238479 六、申請專利範圍 一控制步驟,控制受該安裝器所固持之該半導體晶片 與該安裝器之間的整個接觸界面在該超音波振動軸向上的 振動軸向固持力或抗剪強度,且控制該超音波振動軸向 >上 的慣性力,該慣性力則源自該超音波振動作用於該安裝器 所固持之該半導體晶片而產生; 藉以維持以下關係: (振動軸向固持力)>(晶粒抗剪強度)+ (慣性 力)。 8 ·如申請專利範圍第7項之半導體晶片的焊接方法,更包 含一減小該超音波振動的步驟,將該超音波振動減小至該 超音波振動剛好停止之前的振幅,俾能藉由焊接在一起之 兩個零件之中的至少一個焊接部的塑性變形而吸收該超音 波振動。 9.如申請專利範圍第7項之半導體晶片的焊接方法,更包 含以下步驟: 一設計步驟,將焊接在一起之兩個零件之中的至少一 個焊接部的構造設計成其末端具有突出形狀的隆起凸塊; 一接觸步驟,使焊接在一起之兩個零件的焊接部互相 接觸;及 一塑性變形步驟,使該隆起凸塊之末端處的至少一突 出部產生塑性變形,藉以增加接觸面積。
    1238479_ 六、申請專利範圍 1 0 ·如申請專利範圍第7項之半導體a 對焊接在一起之兩個零件之中的至^ 一個= 法,其二中 超音波振動之整個作用期間的至少一 ^ σ加熱達該 权期間。 11 ·如申請專利範圍第7至1 〇項任 方法,其中 項之半導體晶片的焊接 受該安裝器所固持之該半導體晶片的 凸塊,而該凸塊之頂面則由金、叙及 σ籌k為一 α— 銘及銅之至少一種材料所 構成,及 與該半導體晶片焊接在一起之 具有頂面由金、銘及銅之至少 1 2 ·如申請專利範圍第7至1 0項任 方法,其中 零件為一配線基板,其 種材料所構成的銲墊。 項之半導體晶片的焊接 受該安裝器所固持之該本導赞曰u h ’ ▼筱日日片的焊接部構造為一 銲墊,而該銲墊之頂面則由金、鋁 再、約 u 鋁及鋼之至少一種材料所 構成,及 與該半導體晶片焊接在一起之震彼☆ ^ ^ 具有頂面由金、鋁及銅之至少一種松 ^ 八 不里衬枓所構成的焊接部。 13.如申請專利範圍第7至10項 方法,其中 受該安裝器所固持之該半導體曰u , 丁子體晶片的焊接部構 銲墊,而該銲墊之頂面則由金、鋁及 … 石夂銅之至少一種材料所 —項之半導體晶片的燁接
    第34頁 一1238479
    六、申請專利範圍 構成,及 與該半導體晶片焊接在一起之雾件、 片,其具有頂面由金、鋁及銅之至少一為另一半導體晶 塊、或與該半導體晶片焊接在一起之跫=材料所構成的,凸 性元件的另一半導體晶片。 々牛為一可當作結構 1 4·如申請專利範圍第7至1 〇項任_ 方法,其巾 貝之半導體晶片的焊接 受§亥女裝裔所固持之該半導體曰 凸塊,而該凸塊之頂面則由金、銘曰的焊接部構造為一 構成,及 、鋼之至少一種材料所 與該半導體晶片焊接在一起之零 ·. < 片,其具有頂面由金、鋁及銅之至少一為另一半導體晶 墊、或與该半導體晶片焊接在_起之变材料所構成的銲 性元件的另一半導體晶片。 +件為一可當作結構 1 5·如申請專利範圍第7至1〇項任一 、… 方法,其中 之半導體晶片的焊接 受該安裝器所固持之該半導體曰 凸塊,而該凸塊之頂面則由金、的焊接部構造為一 構成,及 及鋼之至少一種材料所 與該半導體晶片焊接在一起之跫 片,其具有頂面由金、鋁及銅之至;、:為另一半導體晶 塊、或與該半導體晶片焊接在―二=種材料所構成的凸 ,件為一可當作結構
    Η 第35頁 1238479 六、申請專利範圍 性元件的另一半導體晶片。 ΒΙ 第36頁
TW092120364A 2002-07-25 2003-07-25 Bonding method and bonding apparatus TWI238479B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002216941A JP3860088B2 (ja) 2002-07-25 2002-07-25 ボンディング方法及びボンディング装置

Publications (2)

Publication Number Publication Date
TW200405493A TW200405493A (en) 2004-04-01
TWI238479B true TWI238479B (en) 2005-08-21

Family

ID=31492076

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092120364A TWI238479B (en) 2002-07-25 2003-07-25 Bonding method and bonding apparatus

Country Status (5)

Country Link
US (2) US6932262B2 (zh)
JP (1) JP3860088B2 (zh)
KR (1) KR100530724B1 (zh)
CN (1) CN1222027C (zh)
TW (1) TWI238479B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI417162B (zh) * 2006-05-29 2013-12-01 Kirsten Soldering Ag 焊接設備

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101267012B (zh) * 2008-04-30 2010-12-29 晶能光电(江西)有限公司 半导体外延片的压焊方法
US7810699B1 (en) * 2009-04-22 2010-10-12 Gm Global Technology Operations, Inc. Method and system for optimized vibration welding
US8129220B2 (en) 2009-08-24 2012-03-06 Hong Kong Polytechnic University Method and system for bonding electrical devices using an electrically conductive adhesive
FR2954588B1 (fr) * 2009-12-23 2014-07-25 Commissariat Energie Atomique Procede d'assemblage d'au moins une puce avec un element filaire, puce electronique a element de liaison deformable, procede de fabrication d'une pluralite de puces, et assemblage d'au moins une puce avec un element filaire
US9215809B2 (en) * 2012-08-10 2015-12-15 Smartrac Technology Gmbh Contact bumps methods of making contact bumps
JP6273204B2 (ja) * 2012-09-12 2018-01-31 株式会社Gsユアサ 蓄電素子、及び蓄電素子の製造方法
US9136240B2 (en) 2013-10-08 2015-09-15 Kulicke And Soffa Industries, Inc. Systems and methods for bonding semiconductor elements
US9779965B2 (en) 2013-10-08 2017-10-03 Kulicke And Soffa Industries, Inc. Systems and methods for bonding semiconductor elements
US9780065B2 (en) 2013-10-08 2017-10-03 Kulicke And Soffa Industries, Inc. Systems and methods for bonding semiconductor elements
US9199158B2 (en) * 2013-11-13 2015-12-01 Dashboards Skimboards Company, Llc Skateboard / longboard truck with improved mechanical advantage
TWI791013B (zh) * 2017-03-13 2023-02-01 美商庫利克和索夫工業公司 用於對半導體元件進行超音波接合的方法
TWI752187B (zh) * 2017-03-14 2022-01-11 美商庫利克和索夫工業公司 用於對半導體元件進行接合的系統及其方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5454506A (en) * 1994-03-01 1995-10-03 International Business Machines Corporation Structure and process for electro/mechanical joint formation
JPH091065A (ja) * 1995-04-19 1997-01-07 Ngk Spark Plug Co Ltd 超音波ホーン
JP3086158B2 (ja) * 1995-07-26 2000-09-11 株式会社日立製作所 超音波ボンディング方法
US5921460A (en) * 1997-06-05 1999-07-13 Ford Motor Company Method of soldering materials supported on low-melting substrates
US6010059A (en) * 1997-09-30 2000-01-04 Siemens Energy & Automation, Inc. Method for ultrasonic joining of electrical parts using a brazing alloy
US6045026A (en) * 1998-02-23 2000-04-04 Micron Technology, Inc. Utilize ultrasonic energy to reduce the initial contact forces in known-good-die or permanent contact systems
DE69919822T2 (de) * 1998-12-10 2005-09-15 Ultex Corp. Ultraschallschwingungsschweissverfahren
JP2002164384A (ja) 2000-11-27 2002-06-07 Toshiba Corp 半導体チップ実装体の製造方法、ボンディングツール
US6662992B2 (en) * 2000-12-28 2003-12-16 Kimberly-Clark Worldwide, Inc. Method and apparatus for reducing adhesive build-up on ultrasonic bonding surfaces
JP4383684B2 (ja) * 2001-03-16 2009-12-16 矢崎総業株式会社 電線の超音波接合方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI417162B (zh) * 2006-05-29 2013-12-01 Kirsten Soldering Ag 焊接設備

Also Published As

Publication number Publication date
TW200405493A (en) 2004-04-01
JP2004063582A (ja) 2004-02-26
KR20040010396A (ko) 2004-01-31
US7370786B2 (en) 2008-05-13
CN1474443A (zh) 2004-02-11
CN1222027C (zh) 2005-10-05
JP3860088B2 (ja) 2006-12-20
US20060011706A1 (en) 2006-01-19
US20040214406A1 (en) 2004-10-28
US6932262B2 (en) 2005-08-23
KR100530724B1 (ko) 2005-11-23

Similar Documents

Publication Publication Date Title
US7370786B2 (en) Bonding method and bonding apparatus
US5186378A (en) Method and apparatus for transducer heating in low temperature bonding
JP3981177B2 (ja) 半導体装置にワイヤ相互接続部をボンディングする方法と装置
US5244140A (en) Ultrasonic bonding process beyond 125 khz
JP2005159356A5 (zh)
JP2012074699A (ja) ワイヤループおよび導電性バンプのためのワイヤボンドを形成する方法
JP2004327718A (ja) 電子部品実装方法
Wen et al. Dimple-array interconnect technique for packaging power semiconductor devices and modules
Long et al. Quantification of the energy flows during ultrasonic wire bonding under different process parameters
Pan et al. Wire bonding challenges in optoelectronics packaging
Levine The ultrasonic wedge bonding mechanism: Two theories converge
JP6020496B2 (ja) 接合構造体およびその製造方法
Chaowasakoo et al. Indium solder as a thermal interface material using fluxless bonding technology
US20100126763A1 (en) Wire bonding method, electronic apparatus, and method of manufacturing same
JPS62217646A (ja) Lsi冷却用フインの製造法
Chan et al. Comparative performance of gold wire bonding on rigid and flexible substrates
JP3120267B2 (ja) シングルポイントボンディング方法
Levine Wire Bonding: The Ultrasonic Bonding Mechanism
Degryse et al. FEM study of deformation and stresses in copper wire bonds on Cu lowK structures during processing
JP2000357705A (ja) 電子部品の接続方法
Chan et al. Effects of bonding frequency on Au wedge wire bondability
Hwang et al. Numerical Analysis of the Welding Behaviors in Micro-Copper Bumps. Metals 2021, 11, 460
Suppiah et al. A short review on thermosonic flip chip bonding
JPH0334341A (ja) ボンディング装置及びボンディング方法
US20230386964A1 (en) Inverted trapezoidal heat dissipating solder structure and method of making the same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees