TWI227455B - Display controller and display device provided therewith - Google Patents

Display controller and display device provided therewith Download PDF

Info

Publication number
TWI227455B
TWI227455B TW091116160A TW91116160A TWI227455B TW I227455 B TWI227455 B TW I227455B TW 091116160 A TW091116160 A TW 091116160A TW 91116160 A TW91116160 A TW 91116160A TW I227455 B TWI227455 B TW I227455B
Authority
TW
Taiwan
Prior art keywords
display data
data
display
memory
frame
Prior art date
Application number
TW091116160A
Other languages
English (en)
Inventor
Yoshihisa Ooishi
Hiroyuki Nitta
Takeshi Maeda
Tomohide Ohira
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Application granted granted Critical
Publication of TWI227455B publication Critical patent/TWI227455B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0261Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/02Handling of images in compressed format, e.g. JPEG, MPEG
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Liquid Crystal (AREA)

Description

'"1
1227455 [技術領域] 本發明係關於對應來自 至顯示部之驅動哭·路枓而輪出驅動信號 π古私圭<顯示控制裝置,特別是關於具備 ^動畫ι性能者’及顯示控制裝置 [背景技術] I置 主動,陣型液晶顯示裝置中’係將由外部系統所輸入之 ::貝科=換成灰度電壓,並將該灰度電壓做為汲極電壓 :、給至液晶顯示面板,而實現灰度顯示。近年來,如此之 王動矩陣型液晶顯示装置中,朝液晶面板 色純度化而發展。 一 门 但,現在一般的TFT液晶材料之反應速度為20〜40 ms 左右,此成為動晝顯示時留下殘像感之主要原因,實際上 無法獲得充份之顯示性能。特別是比起,,由白至黑;或\、,由 =至白”之顯示變化之情%,”由中間灰度至中間灰度,,之 又化其液晶之反應速度一般而言較慢,有時需要3倍至*件 之時間。 口 此種問題之解決方法,已知有例如特開2〇〇〇_2214γ公報 中所揭示,於㊂己憶體中儲存丨幀(區域)前之顯示資料,於 J幀時比較所儲存之顯示資料與外部所輸入之新顯示資 料,根據該比較結果變換顯示資料,對應該變換之顯示資 料而實現灰度顯示。 使用上述技術,可改善中間灰度顯示之反應速度,表面 上看起來,可獲得較以前良好之顯示品質。 但上述習知技術中,有必要持續保持1幀份之顯示資 -4-
1227455 五、發明説明(2 ) 料,且必須同時進行對記憶體之 之令己‘障Μ旦味冩動作,故需要2幀份 之4…。結果’引起基板安裝面積之大型 電力增大、向價格化等之問題。 [發明之揭示] 本發明^目的,係有鑑於上述習知技術之問題點,以提 供一可獲得記憶體安裝面積及消雨 之声大,動蚩Α 耗包力之知加,抑制價格 =,=:殘像感而有1好顯示品質之顯示控 制装置及具備其< 顯示裝置。 為達成上述目的之顯示控制裝置, 自外部之顯示資料而輪出驅動信號至顯示部之 驅動斋电路〈顯示控制裝置中,其特徵為具備 記憶體’儲存上述顯示資料; 顯示資料變換機構,比較來自外部之第η(η為自炊數^ 之顯示資料及暫時儲存於上述記憶體中之W…轉之顯 示資料,«該比較'结果,產生為顯示^幅之上述驅動 資料信號,並將該驅動資料信號輸出至上述驅動琴♦路. 記憶體控制貞構,自上述記憶體讀出上述第(n_^之 N (N為大於丨之自然數)像素份之顯示資料,並給予^述 顯示資料變換機構’對應該第(n_1H貞之N像素份之顯示 資料之讀出’於讀出該第(η_υ帕之N像素份之顯示資料 之孩記憶體中之區域,寫入上述第n幢之N像素份之顯示 資料。 此外,為達成上述目的之顯示裝置,其特徵為具備 上述顯示控制裝置; -5- 本紙張尺度適用中~國國家標準(CNS)l4規格(210X 297公釐)------- 1227455
上述驅動器電路,接收上述顯示控制電路之上述顯示資 料變換機構所產生之上述驅動資料信號; 上述顯示部,由上述驅動器電路所驅動。 根據以上之發明,由於係比較第η幀之顯示資料及第(η· 1 ) t貞之顯不資料,並根據該比較結果產生為顯示第η幀之 驅動資料信號,故於動畫顯示中可獲得無殘像感之良好顯 品質。 此外’本發明中,自記憶體依序讀出第(η-1)幀之Ν像 素份之顯示資料’於每次讀出該第(η - 1 )幀之Ν像素份之 顯示資料時,於讀出第(η-1)幀之Ν像素份之顯示資料之 冗憶體中之區域中,依序寫入第η幀之ν像素份之顯示資 科’故記憶體之記憶容量可不需要2幀份之容量,而只需1 令貞份之容量即足夠,亦即可減少記憶體之記憶容量。因 此’可增加記憶體安裝面積及消耗電力,並抑制價格之增 大至最小限度。特別是壓縮顯示資料而記憶於記憶體中之 物品’此效果可更加增大。此外,由於記憶體之小型化, 可於1個電路晶片内形成記憶體、顯示資料變換機構及記 憶體控制機構,故能謀求顯示控制裝置之更小型化及低價 格化’以及南速處理化。 [圖示簡單說明] 圖1係關於本發明第1實施形態之液晶顯示裝置之電路方 塊圖。 圖2係關於本發明第i之實施形態之記憶體控制電路之電 路方塊圖。 -6 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
五、發明説明(4 1227455 圖:、關万、本發明第1實施形態之移位電路之電路方塊 各L 不關於本發明第1實施形態之記憶體控制電路之 各種動作之時間之時間圖。 -路 塊^。係關於本發明第1實施形態之資料變換電路之電路方 作=1 圖示關於本㈣^ 圖7係圖6所示之補正代數之流程圖。 圖8係顯示關於本發明第1實施形態之資料補正中之限制 值及係數之說明目。 ^限制 圖9係顯示關於本發明第1實施形態之資料變換電路之各 種動作之時間之時間圖。 圖10係顯示關於本發明第1實施形態之各種狀態之顧示 圖案之說明圖。 Μ 圖11係顯示關於本發明第2實施形態之資料補正電路之 動作之流程圖。 圖1 2係顯示關於本發明第2實施形態之資料變換電路之 各種動作之時間之時間圖。 圖1 3係顯不關於本發明第2實施形態之各種狀態中之顯 示圖案之說明圖。 圖1 4係顯不關於本發明第3實施形態之記憶體控制電路 之電路方塊圖。 圖1 5係顯示關於本發明第3實施形態之移位電路之電路 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公着) 1227455
方塊圖。 圖1 6係顯示關 、 剛义本發明第3實施形態之記憶體控制電路 义各種動作之時n、土 呼間 < 時間圖。 圖1 7係顯示關认士过 一 η 關万;本發明第3實施形態之各種狀態中之顯 不圖案之說明圖。 圖1 8係顯不關於本發明第4實施形態之資料變換電路之 電路方塊圖。 圖1 9係顯不關於本發明第4實施形態之資料變換電路之 各種動作之時間之時間圖。 、圖2 0係頌不關於本發明第4實施形態之加權電路及資料 補正電路之動作之流程圖。 圖21係顯不關於本發明第1實施形態之液晶面板之背面 圖0 圖2 2係顯不關於本發明第丨實施形態中進行顯示資料補 正及未進行顯示資料補正時其亮度變化之說明圖。 [發明之實施形態] 以下,參照圖式說明關於本發明之各種實施形態。 首先,使用圖1〜圖i 0、圖2工及圖2 2,說明關於本發明 第1實施形態之液晶顯示裝置。 本實施形態之液晶顯示裝置,具備液晶顯示面板i 2 〇、 驅動該液晶顯示面板2 0之驅動器121、122,輸出信號至驅 動器121、122之控制電路1 〇 〇。 液晶顯不面板1 2 0雖未圖示,但其具有互相垂直之複數 條汲極線及複數條閘極線,及對應該交又部而設置之像素 -8 - 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 1227455 I 1 ί.9 ' A7 L、—'::. ,::: ci; B7 五、發明説明(6 ) 電極。該液晶顯示面板1 2 0之像素數,於本實施形態中, 為1024 X 3 X 768,各像素中輸入有8位元份之顯示信號。 至於驅動器121、122,則有施加電壓至液晶顯示面板 1 2 0之複數條汲極線之汲極驅動器丨2 1,及施加電壓至液 晶鮮員示面板1 2 0之複數條閘極線之閘極驅動器1 2 2。 控制電路1 ο 〇具有將來自外部之顯示資料1〇2a等變換成 對應液晶顯示面板1 0 9之驅動之驅動資料信號等之TC〇N (Timing Convertor)電路丨丨〇,及自外部接收電力並將電 力供給至各部之電源電路1 1 1。TCon電路1 1 〇及電源電 路1 1 1係形成於一片控制基板上。此外,Tc〇N電路1 1 〇 係成為1個晶片。 TCON電路1 1 〇具備:位準變換電路丨〇 9,將做為來自外 部之差動信號之顯示資料102a等變換為做為CM〇s信號之 顯示資料102等;顯示資料記憶體1〇4,以i幀份儲存做為 CMOS仏號之顯不資料1 〇 2 ;記憶體控制電路(記憶體控制 機構,資料壓縮機構)1 0 3,控制往該顯示資料記憶體丨〇 4 之資料輸入及讀出;顯示資料變換電路(顯示資料變換機 構,貝料伸展機構)112,由來自位準變換電路1〇9之第n 幀之顯示資料1 〇 2及儲存於顯示資料記憶體丨〇 4之第i ) 幀之顯示資料1 1 6,產生驅動資料信號丨丨7 ;時間信號產 生電路1 0 8,根據來自外部之控制信號丨〇 i,產生各種時 間信號113、114、115。此外,此處設定做為差動信號之顯 示資料102a係由外部輸入,若其為做為CM〇s信號之顯示 貝料之情形時’當然不需要位準變換電路丨〇 9。此外,若 -9- 本紙痕尺度適用中國國家標準(CNS) A4規格(210X 297公貪)
以差動信號或CMOS信號以外之形式而自外部輸入顯示資 料時,將對應該信號之傳送器1C使用於位準變換電路中即 可。 形成有控制電路1 0 0之控制基板上,如圖1及圖2 i所 不’設置有與外部進行信號連接之輸入連接器1 3 i、與沒 極驅動器1 2 1進行信號連接之汲極驅動器Fpcc (彈性印刷 電路)132、及與閘極驅動器122進行信號連接之閘極驅動 器FPCC (彈性印刷電路)1 3 3。輸入連接器丨3又處除了來自 外部之顯示資料102a及控制信號1 〇 1 a之外,亦通有來自 外部之電力111a。此外,汲極驅動器FPCC132處有驅動資 料仏號117及時間# 5虎114通過,而閉極驅動器fpcc133處 有時間信號1 1 3通過。此外,圖2 1係由裡側所見之液晶顯 示面板1 2 0之圖。 兄憶體控制電路1 0 3與顯示資料記憶體丨〇 4係以寬丨6位 元之資料排線1 0 7連接。如此,相對於顯示資料記憶體 1 0 4之資料排線寬為1 6位元,來自外部之顯示資料丨〇 2則 為2 4位元(=8位元X 3 ),故記憶體控制電路丨〇 3具有將顯 示資料1 0 2變換成1 6位元之顯示資料之機能。 元憶體控制電路1 0 3係如圖2所示,具備:記憶體控制 信號產生電路2 0 1,由控制信號丨〇 1產生記憶體控制時間 #唬1 0 5 ; 4進位計數器2 0 4,計數包含於控制信號1 0工中 之同步信號2 02而產生計數信號(0,1,2 , 3,〇,1,…) 2〇5 ;顯示資料壓縮電路(深度方向壓縮機構)2〇9 ’對每1 像素’將2 4位元之顯示資料壓縮成丨6位元之顯示資料;4 -10- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐)
1227455 個移位電路2G6-1〜2G6.4 ’根據同步信號2()2而將壓縮過 《顯示資料207_〇變為分別㈣4時鐘份之相位;選擇電路 =8,對應計數信號⑽所示之計數值而自複數個移位電 各购〜寫“中選擇其中之一的輸出;窝入顯示資料緩 衝為21G,暫時儲存來自選擇電路㈣之輸出,並將並做 =顯示資料1〇6而窝入顯*資料記憶體1〇4巾;讀取顯示 2緩衝器2 1 1 ’讀取顯示資料記憶體i 〇4内所記憶之顯 不貪料,將其暫時儲存後輸出至資料變換電路丨丨2。4個 移位電路206-1〜2G6.4係互相串聯,如圖3所示,各自且有 對應同步«202而保持U時鐘份之顯示資料之續閃鎖 電路 301,301,.··。 此外’本實施形態中,時間轴方向壓縮機構係構成為具 有記憶體控制電路i 03之構成要素中之4進位計數器2〇4、 4個移位電路206-1〜206-4、及選擇電路2〇8。 二顯示資料變換電路112係如圖5所示,具備··資料選擇 信號產生電路501,根據來自時間信號產生電路1〇8(圖υ 之時間信號H5而產生信號及選擇信號(〇、 1、2、3、4、0、1、···)5 0 3 ; 4個閃鎖電路如心〜^以, 依據閃鎖信號而保持來自記憶體控制電路 103之讀取顯示資料116 ;選擇電路5〇6 ,對應選擇信號 5 0 3所示之值而選擇來自複數個閂鎖電路中 之一者之輸出;資料補正電路5 0 8 ,比較來自該選擇電路 5 0 6之第(n - 1)幀顯不資料與來自外部之第n幀顯示資料 1 〇 2以產生驅動資料信號1丨7。 -11 - 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 1227455 五、發明説明
此外,本實施形態中,資料伸展機構係構成為具有顯示 資料變換電路1 1 2之構成要素中之資料選擇信號產生電路 501、4個閃鎖電路502-1〜502-4、及選擇電路506。 其次,說明以上所說明之液晶顯示裝置之動作。 如圖1所示,來自外部之顯示資料102a及控制信號1〇la 係於TCON電路110内之位準變換電路1〇9處進行位準變 換。位準變換後之控制信號丨會送至記憶體控制電路 103及時間信號產生電路1〇8,位準變換後之顯示資料 1 0 2會送至記憶體控制電路丨〇 3及顯示資料變換電路 112° 如圖2所示,顯示資料丨〇 2係輸入至記憶體控制電路i 〇 3 之資料壓縮電路(深度方向壓縮機構)209,此處,於每1 像素,24 (== 8 X 3 )位元之顯示資料丨〇 2會被壓縮成與記憶 體資料排線1 0 7之排線寬一致之1 6位元之顯示資料2〇7_ 〇,亦即顯示資料於深度方向壓縮。具體而言,例如使用 R(紅)之8位元資料中之上位5位元,使用G(綠)之8位元資 料中之上位6位元,使用B(青)之8位元資料中之上位5位 元,可將24位元之顯示資料丨02壓縮成16位元之顯示資料 207-0之2/3 。 、 1己憶體控制電路1 〇 3之記憶體控制信號產生電路2 〇丨係 由控制信號101產生記憶體控制時間信號1〇5。此外,4進 位計數器2 0 4若接收到包含於控制信號j 〇 j中之顯示每^水 平期間之開始時間之顯示時間信號2 〇 3,則圖4所示,以 0、1、2、3、0、1、2、…對控制信號101中所含之同步信
1227455 五、發明説明(
號2 0 2加以計數而產生計數信號(0、1、2、3、0、1、2、 205。 記憶體控制電路103之各移位電路20心丨〜川卜々中若輸 入顯示資料207·0〜207-3,則根據同步信號2〇2保持有4時 鐘份之後將其輸出。因此,於第1移位電路2〇6_丨如圖4所 示’將輸入顯示資料207-0延遲4時鐘份相位之移位顯示資 料207-1輸出,於輸入移位顯示資料207-1之第2移位電路 206-2中,更將其延遲4時鐘份相位,最後,於第4移位電 路206-4輸出對於輸入顯示資料207-0延遲1 6時鐘份相位之 移位顯示資料207-4。因此,例如假設各像素之輸入顯示 資料207-0為d0、dl、d2、…場合,第4移位電路206-4所輸 出之移位顯示資料207-4為d0、dl、···之時,第3移位電路 206- 3輸出之移位顯示資料207-3則為移位了 4時鐘份之 d4、d5、···,第2移位電路206-2所輸出之移位顯示資料 207- 2為更移位了 4時鐘份之d8、d9、···,第1移位電路2〇6_ 1所輸出移位顯示資料207-1則為更移位了 4時鐘份之dl2、 d 13、_ · · 〇 $己fe'體控制電路1 0 3之選擇電路2 0 8,係對應計數信號 2 0 5所示之計數值而選擇來自複數個移位電路2〇6-1〜2〇6_ 4中之一之輸出。具體而言,如圖4所示,計數信號205顯 示0時,選擇來自第4移位電路206-4之移位顯示資料207-4,即d0,其次,計數信號顯示1時,選擇來自此時之第3 移位電路206-3之移位顯示資料207-3,即d5,更其次,計 數信號顯示2時,選擇來自此時之第2移位電路206-2之移 -13- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐)
五、發明説明( 1227455 :顯:擇T〜pdl°,而更其次,計數信號顯示3 207-卜自此時之第1移位電路206-1之移位顯示資料 p d 1 5。亦即,來自選擇電路2 0 8之輸出,係於d0 :<20像素之顯示資料之中,於每5(後述之n〇之值) 顯示資料抽出1像素份之顯示資料d〇、d5、dl0、 d15 ’輸入顯示資料2〇7_〇於時間軸方向壓縮為”5。 β於寫入顯示資料緩衝器21〇中,若來自選擇電路2〇8之 續不資料累積了相當於20像素份(d〇、d5、di〇 di5)後, 將其做為寫入顯示資料1〇6,跟隨包含於記憶體控制時間 以m之寫入時間信號213,寫人於記憶體1〇4。此 時,寫入顯示資料緩衝器210係於對應於包含於記憶體控 制時間信號105之位址信號215之記憶體1〇4中之區域, 進行寫入頌不資料丨〇 6之窝入。該顯示資料記憶體1 〇 4之 記憶容量,係1帽之顯示資料份。但,不需記憶㈣份之來 自外部之顯示資料i 02之容量,而如前述所敘,於該記憶 =1、〇4記憶顯示資料之前階段,將來自外部之顯示資料於 深度方向壓縮為2 / 3,於時間軸方向壓縮為丨/ 5,故該記 U m 1 〇 4之# ‘)·思各里為冗憶1悄份之來自外部之顯示資料 102之各I的2/15 ( = 2/3Χ1/5)之容量即足夠。 記憶體控制電路103之記憶體存取,係如圖4所示,以1 循環實行2 0時鐘,該1循環之後半部,會實行如以上所說 明之將寫入顯示資料106寫入於記憶體1〇4。另一方面, 於1循環中之前半部,記憶體104中之1幀前之顯示資料會 由謂取顯示資料緩衝器2 1 1所讀取。讀取顯示資料緩衝器 -14- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 1227455 —1 '―· ' ~ ~,一7 五、發明説明(^ ~ 川係根據記憶體控制時間信號⑴所包含之讀取時間信 號=,由對應同樣包含於記憶體控制時間信號105之位 止U 之。己^體1 0 4中之區域,依序讀取相當於i幢前 之2〇像素份之顯示資_15、1〇、扣,於累積相當於 20像素份《顯示資料時,將其送至資料變換電路η]。」 循環中之讀取/寫入動作所使用之位址信號⑴,顯示記 憶體1 04中〈相同區域。因&,若於i循環之前半部由記 fe 1 0 4靖取第(n _ i )幀之前面部份之相當於2 〇像素份之 顯不資料q〇、q5、ql〇、ql5,則於該循環之後半部,於與 第(n-1)幀之顯示資料q〇、q5、ql〇、ql5之記憶區域相同 义區域,寫入第η幀之先頭部份之相當於2 〇像素份之顯示 資料d0、d5、dlO、dl5。接著,於下一個循環之前半部, 由記憶體1 04讀取第(n_丨)幀之相當於2〇像素份之顯示資 料q20、q25、q30、q35,於後半部,於與第(心丨)幀之顯示 資料q20、q25、q30、q35之記憶區域相同之區域,寫入第n 幀之相當於2 0像素份之顯示資料d2〇、d25、d30、d35。 如以上之所敘,本實施形態中,因每次由顯示資料記憶 體1 1 6依序讀取第(n _ 1)幀之相當於n (本實施形態中n為 2 0)像素份之顯示資料1 〇 6,給予顯示資料變換電路 1 1 2,並讀取第(η-1)幀之Ν像素份之顯示資料1 1 6時,於 讀出讀取顯示資料1 1 6之記憶體1 〇 4中之區域,依序寫入 第η幀之Ν像素份之顯示資料1 〇 6,故記憶體之記憶容量可 不需要2 t貞份之容量,只需1中貞份之容量即足夠。如此,為 使記憶容量只需1幀份,而交互地反覆進行N像素份之顯 -15- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 1227455
示資料之讀取及於該區域之輸入,其所必要之環境乃係如 本實施形態般,記憶於記憶體之資料係有正確規則依序記 憶,並且以記憶之順序再依序讀取之特殊環境下方為^ 能,而於使用一般之電腦記憶體之環境,係於不規則時間 記憶不規則之資料,於不規則時間僅讀取特定之資料之環 境,當然為不可能。 如圖5所示,於資料變換電路丨丨2之資料選擇信號產生 電路5 0 1,根據來自時間信號產生電路丨〇 8 (圖丨)之時間作 號1 15,而產生閂鎖信號502-1〜5〇2_4及選擇信號(〇、i2 3、 4、0、1、…)503。閂鎖信號係將來自記 憶體控制電路1 0 3之前幀之相當於2 〇像素份之讀取顯示資 料1 16分別做為閂鎖顯示資料5〇5-1〜5〇5_4,於僅能保持 同步信號2 02之20時鐘份之時間產生。因此,各閂鎖電路 504-1〜504-4係根據所對應之各閂鎖信號5〇2_丨〜5〇2_4,游 來自圮憶體控制電路1 〇 3之前幀之相當於2 〇像素份之讀取 顯示資料1 1 6做為閂鎖顯示資料,而僅保持 同步信號2 0 2之2 0時鐘份。 資料選擇信號產生電路5 〇 1係如圖9所示,更對於包含 於時間信號1 1 5之同步信號2 〇 2,每5時鐘計數一次,計數 值成為4時則再度由〇開始計數,該計數值(〇、1、2、3、 4、 〇、1、···)係做為選擇信號5〇3,而輸出至選擇電路 5 0 6 °選擇電路5 〇 6係對應選擇信號5 0 3所示之計數值, 而選擇複數個閂鎖電路504-1〜504-4中之一的輸出。因 此,例如輸入至資料變換電路丨丨2之讀取顯示資料丨丨6為 -16- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1227455 五 、發明説明( B7 q q5、q10、q15之場合時,選耧泰狄 份之保抟於筮"日 、擇包路5 0 6首先會將5時俨 刀 < 保待於弟i閃鎖電路丁呻I里 5 08,並次,脏“去》、八 <q〇輸出至資料補正電路 ^ 將時鐘份之保持於第2閂銷泰踗504 9、 輸出,最後,再將5砗4〜八、7吊門鎖私路5〇4-2<q5 ql5N。 時里伤< 保持於第4問鎖電路5队4之 ^ 因此,輸入有來自選擇電路5 0 6、趣- 5〇7之資料補正電路5 0 8,對由顧。:各〇6《顯示資料 # — 士由,,、廣不開始位置之第0像夸> 頭-資料至第4像素之顯示資料?素< 由筮 曰册具滅別為q0,而對 =弟5像素_示資料至第9像素之顯示資料,會將其識別 ^以下’則以每5像素份之顯示資_,將其識別為 ql〇 、 ql5 〇 資料補正電路5 0 8係比較如以上所輸入之第(η」)幀之 顯示資料5 07與第n幀之顯示資料1〇2 ’而產生驅動資料信 號1 1 7,比給予汲極驅動器i丨7 (圖i)。 料 號 此處,對以貝料補正電路5 〇 8製作驅動資料信號丨丨7之 步银,以圖6及圖7所示流程圖加以說明。此外,這些流程 圖中,係表示關於自顯示開始位置起第X顯示資料之處 理,d (X)係表示自顯示開始位置起第X輸入顯示資 102,q(X)表示自開始位置第X之前幀之顯示資料507 D ( X )表示對應自開始位置起第X之像素之驅動資料信 1 1 7所對應之顯示資料。 中 如圖6之流程圖所示,若資料補正電路5 0 8中輸入了 入顯示資料d ( X )及前幀顯示資料q ( X )(步驟1 ),則計算 者之差d i f ( X )(步驟2 )。前幀顯示資料q ( X )會如前所述 每5像素即會產生變化,故可記為q(5*INT(X/5))。其 -17- 本紙張尺度適财® i^KCNS) A4規格(210X297公釐) 1227455 A7 B7 五、發明説明(15 ) INT(X)係表示將X取為接近〇之整數值之意。因此,該步 驟2係計算dif(X) = d(x)_q(5*INT(x/5))。此時,前幀顯示資 料q ( X )其R與B係壓縮為5位元,而G係壓縮為6位元,相 對於此’輸入顯示資料d(X)之RGB則各為8位元,故該輸 入頭不資料d(X)亦將R與B當成5位元,將G當成6位元而 進行以上之計算。 其次’判斷差dif(X)之絕對值是否大於丨(步騾3),差 d 1 f( X)之絕對值若為1以下,則對前幀顯示資料之灰度變 化幾乎是無,換言之,判斷為幾乎是靜止圖像,而將輸入 顯示資料d(X)做為驅動資料信號所對應之顯示資料 D(X),並將該顯示資料D(x)變換為驅動資料信號丨丨7, 而給予汲極驅動器1 1 7 (圖1 )(步騾4 )。另一方面,差 dif(X)之絕對值大於i時,則判斷為有灰度變化之動畫 像’進行補正代數(步騾5)。此外,此處對於差dif(x)之 絕對值係以1為基準而進行大小之判斷,但該基準值亦可 配合液晶面板之特性而使用2、3等之值。 該補正代數中,首先如圖7之流程圖所示,資料補正電 路5 0 8判斷差心£(义)是否小於0,換言之,灰度度是否變 得較前幀為小,更換言之,亮度使否降低(步驟丨丨)。 接著’於(A)dif(X)>〇之場合,亦即,亮度提高時,進 行步驟12〜步驟16,並分成以下之(丨)〜(3)之場合,決 定各場合之驅動資料信號D (X)。 (1) d(X)^limit2(步驟 13 中為 N〇) : D(X) = d(X) (2) Limit2>d(X)^Limitl(步驟 13 中為 YES) : D(X) -18 - 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐)
A7 B7 16 ) 1227455 五、發明説明 = d(X) + kr2 X dif(X) (3)Limitl>d(X)>〇(步騾 12 中為 YES) : D(X) = d(X) + kr 1 X dif(X) 此外,於(B ) d i f ( X ) < 〇之場合,亦即,亮度降低時,進 行步驟1 7〜步騾1 9,並分成以下之(丨),(2 )之場合,決 定各場合之驅動資料信號D ( X )。 (1) d(X)^Limitl (步驟 17 中為 NO) : D(X) = d(X) + kf2 X dif(X) (2) Limitl>d(X)>〇(步騾 I?中為 YES) ·· D(X) = d(X) + kf 1 x dif(X) 此外,以上對限制值L i m i 11、限制值L i m i 12、變換係 數krl、變換係數kr2、變換係數kfl、及變換係數kf2, 係例如採用圖8所示之值。此外,關於同一圖中所示之各 值’較佳為配合液晶面板之特性及灰度電壓等而適當變 更。此外,如同適當變更這些變換係數一樣,於液晶顯示 裝置之任一者中設置係數變更切換器,接受來自該係數變 更切換器之“號’由資料補正電路5 〇 8配合該信號進行變 換係數之變更亦可。 其次,以圖1 0說明對某一顯示圖案,具體上如何進行資 料補正。 例如,第(η-1 )幀之輸入顯示資料之圖案若如圖1 〇A所 示時,於記憶體1 0 4中,記憶第(η _丨)幀之第〇行及第5 行,第1行〜第4行則以與第〇行為相同之顯示資料來處 理,第6行〜第9行則以與第5行為相同之顯示資料來處 -19- 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) r:p 1227455
理,故第(η - 1 )幀之記憶體資料會顯示如 般。仏 外,如圖1 0 C所示,即使第η幀之輸入顯 此 j只料之圖安 對於第(η - 1 )幀之輸入顯示資料之圖案為右移3像 ^木目 案,記憶體1 〇 4亦記憶第η幀之第〇行及第5行,第I 6又圖 4行係視為與第0行為相同顯示資料而處理,第6〜仃〜第 行則視為與第5行為相同顯示資料而處理,_ 弟 砹罘η幀之却产 體資料可表示為如圖1 0 D。 @ 若假設使用第(η - 1)幀之記憶體資料(圖1 〇 Β )與第〇自、 輸入顯示資料(圖ioc),產生第η幀之驅動資料= 10Ε)。此時,因(Α,〇)〜(A,4),(Α,6)〜( 二(圖 7 ,y) , (β , 〇) 〜(B,3) ’ (B,7)〜(B,9),(C ’ 8) ’ (c,9),(D,9),(e 〜(E ’ 3),(F ’ 0)〜(F,3)(任-者之顯示資料皆為Β &,故 第(η-1)幀之記憶體資料與第n幀之輸入顯示資料於該等 區域之第η幀之輸入顯示資料不會有所補正,直接變=成 該等區域之第η幀之驅動資料信號。此外,因(B,(c, 3),(C ’ 4),(D ’ 3)〜(D,8),(Ε ’ 4)〜(E,9),(f,4)〜(f : 9)之任-者之顯示資料皆為Bb ,故第(n_m貞之記憶體資 料與第_之輸人顯示資料於該等區域之第_貞之輸人顯示 資料亦並未有所補正,直接變換成該等區域之第η幢之驅 動資料信號。 另一方面’(C,〇)〜(〇2),(0,0)〜(1),2)之區域中, 第(Ν-υ幢之記憶體資料為Bb,相對於此’第^^賴之顯示 資料Ba較為明亮,故較顯示資料Ba明亮之被使用為 孩區域 < 顯示資料,並變換該顯示資料為驅動資料信號。 -20- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 1227455
A7 ^ B7 ^ Ί r
五、發明説明 ( 18 ) 此外,(A,5),(B,5) , (B,6),(C,5)〜(c,7)之區域 中’第(N - 1 ) 貞之$己fe體資料為B a ’相對於此,第n轉之 顯示資料為Bb,其較暗,故顯示資料Bl)為暗之Bab被使 用為該區域之顯示資料’並變換該顯示資料為驅動資料信 號。 亦即,本實施形態中,顯示資料係為較前幀之顯示資料 明亮時,則產生實行較該顯示資料明亮之顯示之驅動資料 信號,而於顯示資料係為較前巾貞之顯示資料為暗時,則產 生實行較該顯示資料暗之顯示之驅動資料信號,因而能提 高目視上之反應速度。例如,圖2 2所示,前幢顯示資料所 示之亮度為圖中之「變化前」,本次之顯示資料所示之亮 度為圖中之「目標」之值,較前回之亮度提高,且兩者之 亮度差為較進行了以上說明之補正之亮度差之上時,如圖 中之「設定1」「設定2」「設定3」,藉由產生使亮度較目 標亮度為高之驅動資料信號,即可使由「變化前」之亮度 達到「目標」之亮度之時間變短。此外,「設定1」「設定 2」「設定3」係分別顯示改變先前所述之變換係數之值時 之狀態。 如以上所敘,本實施形態中,比較顯示資料與前幀之顯 示資料,而決定驅動資料信號,而可提高目視上之反應速 度。此外,本實施形態中,如前所述,對記憶前巾貞之顯示 資料之記憶體1 〇 4之存取形式下了 一番功夫,不僅記憶體 之記憶容量以1幀份之顯示資料之記憶容量即足夠,且將 顯示資料壓縮為2 / 1 5而記憶於記憶體,故可使記憶體之 -21 - 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐)
1227455 五、發明説明( 記憶容量變得非常少。結果,可謀求基板安裝面積之小型 化,顯示電力之低減化,及低成本化。此外,由於可求得 記憶體1 0 4之小型化,故如圖i所示,可使包含該記憶體 1 0 4之TCON黾路1 1 0成1晶片,以謀求更小型化,省電力 化,以及高速處理化。此外,本實施形態中,若第(n—i) 幀之顯示資料與第n幀之顯示資料之偏差為預定值以下之 場合時,由於並不進行對第n幀之顯示資料之補正,故可 抑制靜止圖像又接近靜止圖像之狀態時之色彩偏差。 此外,本實施形毖中,係將位準變換電路1 〇 9收容於 TCON電路110内,但亦可將其置於TC〇N電路ιι〇外。 其次,使用圖11〜圖13說明關於本發明之第2之實施形 態之液晶顯示裝置。 本實施形態係將對記憶體丨04窝入時間之相位及讀取時 間之相位加以錯位者,其他之構成及動作,基本上則與 1之實施形態相同。 第1實施形態中,於輸入顯示資料為q〇、ql、q2、q3、 q5、q6、…%合,以顯示開始位置之資料為基準,而將 每5像素份《資料qG、q5、qlG、...記憶於記憶體1〇4中, 但本實施形態中,係以由顯示開始位置之資料錯位2像素 份之q2為基準,而記憶每5像素份之資料q2、q7、qi2、Y. 於記憶體1 0 4。 此外,如圖12所示,以自顯示開始位置之第〇像素至第 4像素為止之資料為q2 ’ &自第5像素至第9像素為止之顧 示資料為q7,以自第10像素至第14像素為止之資料為 -22-
A7 B7 20 ) 1227455 五、發明説明( ql2,而給予資料補正電路5〇8。換言之,如圖"所示流 私圖,貝料補正電路5〇8,係於輸入顯示資料d(x)及前幀 顯示資料q(X)輸入(步驟υ,計算兩者之差dif(x)之階段 時(步驟2a),將q(X)當作q(5*INT(X/5)+2)來處理。 因此,第(η-1)幀之輸入顯示資料之圖案,第11幀之輸入 顯示資料之㈣,若係分別如圖13Α及圖13C所示者時, 記憶體i〇4中記第2行與第7行,第〇行〜第4行當作與第 2行為相同顯示資料而處理,第5行〜第9行當作與第7行 為相同顯丨資料而處ί里’故若顯#這些記憶體資料,叫分 別如圖13Β及圖13D所示。當然,本實施形態中,即使為 與第1實施形態相同之輸入顯示圖案(圖1〇A、C),與其比 較之§己憶體資料之顯示圖案相異,故驅動資料信號之圖案 (圖1 3 E )亦與第1之實施形態相異。 木 在此,若整理第1實施形態及第2實施形態中之資料之時 間軸方向壓縮,則自外部依序輸入之顯示資料為: d(1)、d(2)、d(3)、…,則這些輸入顯示資料會以d(Q · n〇 j m),d(l .NO + m),d(2 ·Ν0 + Π1),…,d(k.N〇 + m),· ^ 憶於記憶體104。此外,N0係為對記憶體1〇4輪入之位: 上述相當於N ( = 20)像素份的自然數分之丨,且為自= 數,於第1及第2實施形態中為5。換言之,Ν〇<自然數: 為Ν。此外,1^與111皆為〇以上之整數,而N〇>m,:於二 1之實施形態中為0,於第2之實施形態中為2。 弟 其次,以圖14〜圖16說明有關本發明第3實施形能之、、 晶顯示裝置。 y心 履 -23-
1227455 五、發明説明(21 ) 於以上之實施形態中,皆於5(前述iN0之值)像素份之 輸入顯示資料之中,以1像素份之顯示資料為代表值而記 憶於記憶體’於使用記憶體顯示資料時,係將所有5像素 之顯示資料皆當作與記憶於記憶體之代表值相同者而使 用。相對於此,本實施形態中,係求取5像素份之輸入顯 示資料之平均值,將該平均值做為代表值而記憶於記憶體 中,於使用記憶體顯示資料時,將所有5像素之輸入顯示 貝料S $作與记fe於記憶體之代表值,即與平均值相同者 而使用。 因此,本實施形態中,進行對記憶體104之顯示資料窝 入控制之記憶體控制電路103a係與第i之實施形態,其他 則基本上與弟1實施形態相同。 該記憶體控制電路103a係如圖14所示,具備彼此串聯 之4個移位/平均化電路14〇;M〜14〇1_4、及連接於各移位/ 平均化電路1401-1〜1401_4之輸出側之閂鎖電路14〇4。各 移位/平均化電路1401-1〜1401_4係如圖15所示,具備彼 此直接連接之5個閃鎖電路15〇1]〜15〇1·4、及求取保持於 各問鎖電路1501_1〜1501-4中之顯示資料之平均值之平均 值算出電路1502。例如,某一移位/平均化電路14〇ι_ν中 所輸入之顯示資料為d0、dl ^^、^,而第^鎖電路 1501-5保持d4之場合時,第4閂鎖電路15〇1_4,第3閂鎖電 路1501-3,第2問鎖電路15〇1·2,第丨閃鎖電路15〇1」係分 別保持们^^卜於平均值算出電路^中^取 各閃鎖電路1501-1〜15〇1-4所保持之顯示資料仙、〜、料 -24-
1227455 五、發明説明(22 ) 之平均值A0,並將該平均值A〇給予選擇電路2〇8。此 外,第5問鎖電路丨”^將以給予接之移位/平均化電路 1401-(N+1)。 如圖14所示,24位元之顯示資料1〇2係於記憶體控制電 路l〇3a之資料壓縮電路2〇9變換成16位元之顯示資料,故 輸入第1移位/平均化電路14〇1_1。如前所敘,第丨移位/平 均化電路1401-1求取所輸入之5像素份之顯示資料之平均 值,再將其輸出至選擇電路2〇8,將顯示資料移位5像素 份,並將該顯示資料UOhi傳至第2移位/平均化電路 1402。以下,各移位/平均化電路14〇1_2、·3、_4亦進行相 同之處理。 假設如圖16所示,第4移位/平均化電路14〇1_4向選擇電 路2 0 8輸出Α4以做為平均顯示資料14〇3-4,此時,第3移 位/平均化包路1401 -3會保持5像素份後之平均顯示資料 八9,選擇電路2〇8係透過1個閂鎖電路14〇4,故八8會被輸 入做為平均顯示資料1403-3。相同地,第2移位/平均化電 路1401-2係透過2個閂鎖電路14〇4而輸出Α12至選擇電路 2 0 8做為平均顯示資料14〇3_2,第i移位/平均化電路ΐ4〇ι_ 1係透過3個閂鎖電路丨4 〇 4而輸出a丨6至選擇電路2 〇 8做為 平均顯示資料1403-1。 選擇電路2 0 8與第1之實施形態相同,對應來自4進位計 數器2 0 4之計數信號所示之計數值,選擇來自各移位/平 均化電路140 1-1〜1401-4之平均顯示資料丨4〇3-1〜1403-4中 之1者。選擇電路2 〇 8如圖丨6所示,計數值為〇時,選擇來 -25- 本紙張尺度適用巾s目家鮮(CNS) Α4·(21()Χ297公爱) 1227455
自第4移位/平均化電路1401-4之平均顯示資料14〇3·4。若 該選擇之平均顯示資料1403_4為Α4,選擇電路2〇8其次接 收計數值1,並選擇Α9做為第3移位/平均化電路14〇\_3之 平均顯示資料1403-3。以下,選擇電路2 0 8每次依序接收 计數值2、3時’選擇A 1 4做為平均顯示資料14〇3_2,而選 擇A 1 9做為平均顯示資料14〇3-1。 選擇電路2 0 8所選擇做為平均顯示資料“们“〜“们“ 之八^八卜八^八:^’係與第丨之實施形態相同’暫時儲 存於寫入顯示資料緩衝器210中,再記憶於記憶體1〇4。 在此,以圖1 7說明對於本實施形態之輸入顯示資料之記 憶體顯示資料及驅動資料信號。 戈第(η-1)幀之輸入顯示資料之圖案,第n幀之輸入顯示 資料之圖案若係分別如圖丨7 A及圖丨7 c所示者時,於記憶 體1 0 4中會記憶自第〇行至第4行之顯示資料之平均值,及 自第5行至第9行之顯示資料之平均值,故若表示這些記憶 體顯示資料,則分別如圖17B及圖17D所示。 假設如圖17A、B所示,A列之第〇行至第4行及D列之第 5行至第9行之顯示資料之平均值為Bcl,B列之第丨行至第 4行及F列之第5行至第9行之顯示資料之平均值為Bc3,c 歹J及D列之第〇行至第4行之顯示資料之平均值為Bb,e列 及F列< 第〇行至第4行之顯示資料之平均值為Bc4,a列〜 C列之第5行至第9行之顯示資料之平均值為B a。此時, 平均顯示資料之灰度係以Ba、Bcl、Bc2、Bc3、Bc4、Bb之 順序而由明—暗’於比較第(η- 1 )幀之顯示資料與第n幀之 -26·
1227455
五 顯示資料而進行補正時,對於在此順序中離開3順序 <顯示資料進行補正,而僅離開2順序以下者則不補正 例如,第(n-m貞之顯示資料Ba,幢之顯示;二。 :c4、Bb之場合時’進行補正’而第(η_η鴨之顯示眘料 a,第η幀之顯示資料Ba、Bcl、Bc2之場合時,不進行補 〇 在以上之假定之前提下,以如圖17B所示之第& 之記憶體顯示資料及如圖17C所示之第,之輸二資 料’製作驅動資料信號場合時’於第,之輸入顯:眘料 <中:對八列全部’B列全#,c列之第3行〜第9行、D 列 < 第3行及第4行,E列及F列之第5行〜第 行補正’直接成為圖17E所示之驅動資料信號。相二於 :’第(η-"幢之C列及D列之第❶行至第3行之記憶體資 ^及第η狀C列及D列之第G行至第3行之冑入顯示資 枓Ba,因在前述之明暗順序中離開3順序以上, (η - 1 )幀之記憶體資料B b,而對第η轉之於 丁步η頓又輸入顯示資料β & 進行補正,如圖WE所示,可獲得驅動資料信號心。以 下相同’對於其他之區域,對第n幢之輸入顯示資料以、 Bb、Ba進行補正,而獲得驅動資料信號_、_、 Bela 〇 、其次’以圖18〜圖20說明關於本發明之第4實施形態之 液晶顯示裝置。 第卜第2及第3實施形態中,皆於5像素份之輸入顯示 資料中’以相當於1像素份之顯示資科做為代表值而記憶 -27- I紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公^------- 1227455
於記憶體,而於使用記憶體顯示資料時,將所有5像素之 顯示資料,皆以與記憶於記憶體之相當於1像素份之代表 值相同者而使用。相對於此,本實施形態中,於5像素份 之輸入顯示資料之中,以1像素份之顯示資料為代表值記 憶於記憶體,於使用記憶體顯示資料時,以對記憶於記情 體之相當於1像素份之代表值進行加權後之值,做為5像^ 份之顯示資料而使用。 ' 因此,本實施形態中,處理自記憶體丨〇 4讀取出之記情 體顯示資料之資料變換電路1 1 2 a,係與第i之實施形態相 異。 心、 該資料變換電路1 1 2 a,如圖1 8所示,於第1之實施形熊 中之資料變換電路112 (圖5)之選擇電路5〇6與資料補正電 路5 0 8之間,設置加權電路丨8丨2及閂鎖電路丨8丨〇。= 此,至選擇電路5 0 6之動作為止,係與第i之實施形態相 同0 如圖19所示,與第實施形態相同,於記憶體讀取禹 示資料116為9〇^5、(110、(115之場合時,各閃鎖電與 504-1〜5〇4_4之問鎖資料〜副7_4,於相當於i ^ 之20時鐘份之期間,會成為的”卜…^…”選擇電^ 5 06係依據來自資料選擇信號產生電路18〇1之計數= A1804 (0、l、2、3、0、l、·..),依序將做為選擇顯示資半 動之卟十以卜仍之各亏時鐘份^出至加權電及 1812及閂鎖電路181〇。該選擇顯示資料18〇9於閂鎖恭J 181〇中其相位被延遲5時鐘份,並做為延遲顯示資料 -28 -
五、發明説明(% 1227455 、輪出土加權電路1812。加權電路1812中,係以來自资 料選擇作硖▲丄 你以术目貝 〇 释^虎屋生電路之計數信號B1805 (〇、1、2、3、4、 )選擇顯示資料1809、及延遲顯示資料1811,而 專辽土貝料補正電路5 〇 8之顯示資料5 〇 7。此外,於 :擇顯示資料1809為自第0像素至第4像素為止之顯示资 :次、戈表值即第0像素之顯示資料q0之場合時,延遲顯 /、料1 8 1 1則成為自第5像素至第9像素之顯示資料之代 表值,即第5像素之顯示資料q5。 加權電路1812中,如圖20所示,判斷來自資料選擇信號 產生電路之計數信號B1805 (0、1、2、3、4、〇、丨、·.·)所 不 < 计數值為何,如計數值為〇時,做為選擇顯示資料 1 809 < q ( X )直接做為顯示資料q,( χ )而給予資料補正電路 5 0 8此外,若計數值為1時,將做為選擇顯示資料丨8〇9 iq(X)乘以3/4倍,做為延遲顯示資料iq(x+5)乘以1/4 倍’再將一者相加所得者做為顯示資料q,(X)( = 3/4 X q(X)+l/4Xq(X+5))給予資料補正電路5〇8。以下,於計數 值為2及3之場合時,將做為選擇顯示資料18〇9之q(x)乘 以2/4倍,做為延遲顯示資料之q(x+5)乘以2/4倍,再將 二者相加所得者做為顯示資料q,(x)( = 1/2 X q(x)+1/2 X q(X+5))給予資料補正電路5 〇 8,於計數值為4之場合時, 將做為選擇顯示資料1809之q(X)乘以1/4倍,做為延遲顯 示資料之q(X+5)乘以3/4倍,再將二者相加所得者做為顯 示資料q’(X)(=l/4 X q(X) + 3/4 X q(X+5))給予資料補正電路 5 0 8。加權電路1 8 1 2中,若例如輸入q 〇做為選擇顯示資 -29 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1227455
料18〇9,而輸入q5做為延遲顯示資料之場合時,於計數值 為〇時,輸出q 0做為第〇像素之顯示資料,計數值為i時, 輸出(3/4^〇+1/4^5)做為第1像素之顯示資料,計數值 為2、3時,輸出(=1/2 · q〇+ 1/2χ〇做為第3像素及第4像 素f顯示資料,計數值為4時,輸出(1/4 + 做 為第4像素之顯示資料。 此外,本實施形態如於第丨實施形態之記憶體記憶形式 時,係由記憶於記憶體之代表值而產生5像素份之顯示資 料,但於第2及第3之實施形態之記憶體記憶形式時,本實 施形態相同,亦可記憶於記憶體之代表值產生5像素份之 顯示資料。 、刀 此外,以上所有實施形態,雖然皆係以液晶顯示裝置為 對象,但本發明並不限定於此,亦可例如適二 包漿顯π 装置或EL (Electro Luminescence)顯示裝置等。 [元件符號說明] 10 1 控制信號 102 顯示資料 103 記憶體控制電路 104 顯示資料記憶體 10 5 記憶體時間信號 1 06 顯示資料 1 07 資料排線 108 時間信號產生電路 112 資料變換電路 30- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1227455 丨 A7 ί'-Π Β7 五、發明説明(28 ) 1 1 3〜1 1 5 時間信號 116 顯示資料 117 驅動資料信號 120 液晶顯不面板 1 2 1 驅動器 122 驅動器 20 1 記憶體控制信號產生電路 202 資料同步信號 203 顯示器信號 204 4進位計數器 205 計數信號 206-1〜206-4 移位電路 207-1〜207-4 移位顯示資料 209 選擇電路 3 0 1 1〜3 0104 閂鎖電路 50 1 資料選擇信號產生電路 502-1〜502-4 閂鎖信號 ’ 503 選擇信號 504-1〜504-4 閂鎖電路 505-1〜505-4 閂鎖資料 507 前t貞顯示資料 5 0 8 資料補正電路 1401-1 〜1401-4 移位-平均化電路 1402-1〜1402-4 移位資料 -31 - 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) 1227455 L 一一::: '二:...................U7 五、發明説明(29 ) 1403 閂鎖電路 1404-1〜1404-4 平均資料 15 0 1 閂鎖電路 15 02 平均值算出電路 180 1 資料選擇信號產生電路 1803 選擇信號 1804 計數信號 1805 計數信號 1 8 0 6 - 1 〜1 8 0 6 -4 閂鎖電路 1807-1 〜1807-4 閂鎖資料 1809 選擇資料 18 10 閂鎖電路 18 11 延遲資料 18 12 加權電路 -32- 本紙張尺度適用中國國家標準(CNS) A4規格(210 x 297公釐)

Claims (1)

  1. 1227455 六、申請專利範圍 一種顯示控制裝置,其對應來自外 θ 一 驅動資料信號至顯示部之驅動%:不鸢料而輪出 備·· 。毛路,其特徵為,具 顯示資料變換機構,比較來自外 _ »t ^ 之弟η ( η為自炊盤、 幀<顯示資料與暫時儲存於上述t …、數) 时-知 心随 < 罘(η - 1 )帕> 靜員示資料,對應該比較結果而作成 ^ ^±x F风顯不第η幀之上述驅 :¾料信號,並將該驅動資料信號輸出至上述驅動器電 記憶體控制機構,由上述記憶體讀取上述第幀 之N (N為大於丨之自然數)像素份之顯示資料,並給予' 上述顯示資料變換機構,對應該(n-i)幀之1^像素份之 顯示資料之讀取,而自讀取該第(n-i)幀之素份之 顯示資料之該記憶體中之區域,窝入上述第η幢之1^像 素份之顯示資料。 2·如申請專利範圍第1項之顯示控制裝置,其中具備 壓縮寫入於上述記憶體之上述顯示資料之資料壓縮機 構。 3·如申請專利範圍第2項之顯示控制裝置,其中, 上述資料壓縮機構具備壓縮顯示資料之每1像素之資 料量之深度方向壓縮機構。 4·如申請專利範圍第2項之顯示控制裝置,其中, 上述資料壓縮機構具備壓縮顯示資料之時間軸方向之 資料量之時間軸方向壓縮機構, 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) 1227455
    並具備將由上述時間軸方向壓縮機構壓縮且記憶於上 述記憶體足上述顯示資料力口以伸I之資料伸展機構。 5·如申請專利範圍第4項之顯示控制裝置,其中 由外部依序輸入之顯示資料為d(0)、d(l)、d(2)、 d(3)、,時間軸方向壓縮機構係以d(0 · NO + m)、d (1 · NO + m)、d(2 · N〇 + m).....d(k · NO + m)、…之各 個做為NO像素份之顯示資料之代表值,並將該代表值 做為圮憶於上述記憶體之顯示資料, k、m皆為0以上之整數,N〇為上述N像素份的自 然數分之1 ’且為自然數,N0>m。 6·如申請專利範圍第4項之顯示控制裝置,其中, 上述時間軸方向壓縮機構係以NO (NO為上述N像素 份之N的自然數份之丨,且為自然數)像素份之顯示資料 心平均值’做為該N 〇像素份之顯示資料之代表值,並 將该代表值做為記憶於上述記憶體之顯示資料。 7·如申請專利範圍第5項之顯示控制裝置,其中, 上述-貝料伸展機構係以上述時間軸方向壓縮機構所壓 縮而得之上述N 0像素份之顯示資料之上述代表值,做 為構成該N 0像素份之顯示資料之n 〇個各像素之顯示資 f斗。 8.如申請專利範圍第6項之顯示控制裝置,其中, 上述資料伸展機構係以上述時間軸方向壓縮機構所壓 縮而得之上述N 0像素份之顯示資料之上述代表值,做 為構成該N 0像素份之顯示資料之n 〇個各像素之顯示資 -2- 本紙張尺度適用18 S家標準(CMS) A4規格(210X297公董) " -- ---------- 1227455
    申請專利範圍 料。 9.如申叫專利範圍第5項之顯示控制裝置,其中, 土述:料伸展機構係使用上述時間軸方向壓縮機構所 i、、個而仵<上述N0像素份之顯示資料(以下,以伸展對 ::示資料群表示)之代表值、對應來自外部之顯示資 ’則入順序之上述伸展對象顯示資料群其次之N〇像素 2顯示資料之代表值、及對於構成上述伸展對象顯示 ^群《NO個各像素之各顯示資料之各代表值所預先 <加權係數,求取構成該伸展對象顯示資料群之 N 0個之各像素之顯示資料。 1〇·如申請專利範圍第6項之顯示控制裝置,其中, 料伸展機構係使用上述時間轴方向壓縮機構所 壓縮而得之上述N0像素份之顯示資料(以下,以伸展對 象顯示資料群表示)之代表值、對應來自外部之顯示資 料輸入順序之上述伸展對象顯示資料群其次之N0像素 :之顯示資料之代表值、及對於構成上述伸展對象顯示 資枓群之N0個各像素之各顯示資料之各代表值所預先 決定之加權係數,求取構成該伸展對象顯示資料群之 N 0個之各像素之顯示資料。 11.如申請專利範圍第1項之顯示控制裝置,其中, 上述顯示資料變換機構,當設來自外部之上述第η幀 之顯示資料為d(X)設以暫時儲存於上述記憶體之上述第 (n-Ι)幀之顯示資料中,對應該d(x)之顯示资料為 q(x),設對應該d(x)之上述驅動信號之顯示資料為 -3 - 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 1227455
    六、申請專利範圍 D(X) ’以k(d ’ q)為依附於“幻及q(x)<〇a上之實 數,則以下式 D(X) = d(X) + k(d,q)x(d(x)_q(x)) 求取對應上述驅動資料信號之上述顯示資料〇(又)。 12·如申請專利範圍第1 1項之顯示控制裝置,其中具備 變換上述k(d,q)之值之係數變換機構。 13·如申請專利範圍第1項之顯示控制裝置,其中, 上述顯示資料變換機構於來自外部之上述第11幀之顯 示資料與暫時儲存於上述記憶體之上述第(n_丨)幀之顯 示資料之偏差在預定值以内時,不進行依據該第(n-1) 幀之顯示貝料之補正,而將該第n幀之顯示資料直接變 換成顯示第η幀用之上述驅動信號。 14_如申請專利範.圍第1項之顯示控制裝置,其中, 上述记憶體、上述顯示資料變換機構、及上述記憶體 控制機構係形成於1個電路晶片内。 15. —種顯示裝置,其具備 如申請專利範圍第1項之顯示控制裝置; 接收上述顯示控制電路之上述顯示資料變換機構所產 生之上述驅動資料信號之上述驅動器電路; 上述驅動器電路驅動之上述顯示部。 -4 - 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公爱)
TW091116160A 2001-11-29 2002-07-19 Display controller and display device provided therewith TWI227455B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001365224A JP3749473B2 (ja) 2001-11-29 2001-11-29 表示装置

Publications (1)

Publication Number Publication Date
TWI227455B true TWI227455B (en) 2005-02-01

Family

ID=19175279

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091116160A TWI227455B (en) 2001-11-29 2002-07-19 Display controller and display device provided therewith

Country Status (5)

Country Link
US (1) US7164415B2 (zh)
JP (1) JP3749473B2 (zh)
KR (1) KR100538723B1 (zh)
CN (1) CN1255776C (zh)
TW (1) TWI227455B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9727120B2 (en) 2013-08-09 2017-08-08 Novatek Microelectronics Corp. Data compression system for liquid crystal display and related power saving method
US10534422B2 (en) 2013-08-09 2020-01-14 Novatek Microelectronics Corp. Data compression system for liquid crystal display and related power saving method

Families Citing this family (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7356720B1 (en) * 2003-01-30 2008-04-08 Juniper Networks, Inc. Dynamic programmable delay selection circuit and method
JP2006047993A (ja) 2004-07-08 2006-02-16 Sharp Corp データ変換装置
JP4902116B2 (ja) * 2004-12-27 2012-03-21 株式会社 日立ディスプレイズ 液晶表示装置
JP4743837B2 (ja) * 2005-01-13 2011-08-10 ルネサスエレクトロニクス株式会社 コントローラ・ドライバ及びそれを用いる液晶表示装置並びに液晶駆動方法
JP4085283B2 (ja) * 2005-02-14 2008-05-14 セイコーエプソン株式会社 画像処理システム、プロジェクタ、プログラム、情報記憶媒体および画像処理方法
CN1332300C (zh) * 2005-04-30 2007-08-15 广东威创日新电子有限公司 一种基于服务器端\客户端结构远程显示处理方法
JP5220268B2 (ja) 2005-05-11 2013-06-26 株式会社ジャパンディスプレイイースト 表示装置
JP4661400B2 (ja) * 2005-06-30 2011-03-30 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4158788B2 (ja) * 2005-06-30 2008-10-01 セイコーエプソン株式会社 集積回路装置及び電子機器
KR100826695B1 (ko) * 2005-06-30 2008-04-30 세이코 엡슨 가부시키가이샤 집적 회로 장치 및 전자 기기
US7567479B2 (en) * 2005-06-30 2009-07-28 Seiko Epson Corporation Integrated circuit device and electronic instrument
US20070016700A1 (en) * 2005-06-30 2007-01-18 Seiko Epson Corporation Integrated circuit device and electronic instrument
US7764278B2 (en) * 2005-06-30 2010-07-27 Seiko Epson Corporation Integrated circuit device and electronic instrument
US7411861B2 (en) * 2005-06-30 2008-08-12 Seiko Epson Corporation Integrated circuit device and electronic instrument
US20070001970A1 (en) * 2005-06-30 2007-01-04 Seiko Epson Corporation Integrated circuit device and electronic instrument
US7564734B2 (en) * 2005-06-30 2009-07-21 Seiko Epson Corporation Integrated circuit device and electronic instrument
JP4010332B2 (ja) * 2005-06-30 2007-11-21 セイコーエプソン株式会社 集積回路装置及び電子機器
KR100850614B1 (ko) * 2005-06-30 2008-08-05 세이코 엡슨 가부시키가이샤 집적 회로 장치 및 전자 기기
US7561478B2 (en) * 2005-06-30 2009-07-14 Seiko Epson Corporation Integrated circuit device and electronic instrument
JP4552776B2 (ja) * 2005-06-30 2010-09-29 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4010334B2 (ja) * 2005-06-30 2007-11-21 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4186970B2 (ja) * 2005-06-30 2008-11-26 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4345725B2 (ja) * 2005-06-30 2009-10-14 セイコーエプソン株式会社 表示装置及び電子機器
JP4661401B2 (ja) * 2005-06-30 2011-03-30 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4010336B2 (ja) * 2005-06-30 2007-11-21 セイコーエプソン株式会社 集積回路装置及び電子機器
US20070001984A1 (en) * 2005-06-30 2007-01-04 Seiko Epson Corporation Integrated circuit device and electronic instrument
US20070001974A1 (en) * 2005-06-30 2007-01-04 Seiko Epson Corporation Integrated circuit device and electronic instrument
JP4010335B2 (ja) * 2005-06-30 2007-11-21 セイコーエプソン株式会社 集積回路装置及び電子機器
US7411804B2 (en) * 2005-06-30 2008-08-12 Seiko Epson Corporation Integrated circuit device and electronic instrument
US20070001975A1 (en) * 2005-06-30 2007-01-04 Seiko Epson Corporation Integrated circuit device and electronic instrument
US7755587B2 (en) * 2005-06-30 2010-07-13 Seiko Epson Corporation Integrated circuit device and electronic instrument
JP4151688B2 (ja) * 2005-06-30 2008-09-17 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4830371B2 (ja) * 2005-06-30 2011-12-07 セイコーエプソン株式会社 集積回路装置及び電子機器
US7593270B2 (en) * 2005-06-30 2009-09-22 Seiko Epson Corporation Integrated circuit device and electronic instrument
JP2007012925A (ja) * 2005-06-30 2007-01-18 Seiko Epson Corp 集積回路装置及び電子機器
KR100828792B1 (ko) * 2005-06-30 2008-05-09 세이코 엡슨 가부시키가이샤 집적 회로 장치 및 전자 기기
JP2007012869A (ja) * 2005-06-30 2007-01-18 Seiko Epson Corp 集積回路装置及び電子機器
JP4665677B2 (ja) 2005-09-09 2011-04-06 セイコーエプソン株式会社 集積回路装置及び電子機器
JP5082240B2 (ja) * 2005-12-28 2012-11-28 セイコーエプソン株式会社 画像コントロールic
JP2007178850A (ja) * 2005-12-28 2007-07-12 Seiko Epson Corp 画像出力ドライバic
JP4586739B2 (ja) * 2006-02-10 2010-11-24 セイコーエプソン株式会社 半導体集積回路及び電子機器
US8054275B2 (en) * 2006-09-12 2011-11-08 Sharp Kabushiki Kaisha Liquid crystal driving circuit and method with correction coefficients based on current and previous frame gradation ranges
KR101394433B1 (ko) * 2007-08-10 2014-05-14 삼성디스플레이 주식회사 신호 처리 장치, 이를 포함하는 액정 표시 장치 및 액정표시 장치의 구동 방법
JP5100312B2 (ja) * 2007-10-31 2012-12-19 ルネサスエレクトロニクス株式会社 液晶表示装置及びlcdドライバ
JP5366304B2 (ja) 2009-05-19 2013-12-11 ルネサスエレクトロニクス株式会社 表示駆動装置およびその動作方法
CN103065601B (zh) * 2013-01-28 2015-06-24 深圳市华星光电技术有限公司 一种图像处理装置、方法及液晶显示器
CN107924663B (zh) * 2015-08-27 2020-07-31 夏普株式会社 显示装置及其电源控制方法
CN110060649B (zh) * 2019-05-21 2022-12-06 京东方科技集团股份有限公司 显示面板、显示装置以及像素阵列的驱动电路、驱动方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2708746B2 (ja) * 1987-07-03 1998-02-04 三菱電機株式会社 液晶制御回路
JPH0442290A (ja) * 1990-06-08 1992-02-12 Matsushita Electric Ind Co Ltd 液晶表示装置
JP3041951B2 (ja) 1990-11-30 2000-05-15 カシオ計算機株式会社 液晶駆動方式
JPH0580720A (ja) 1991-09-18 1993-04-02 Canon Inc 表示制御装置
US5900856A (en) * 1992-03-05 1999-05-04 Seiko Epson Corporation Matrix display apparatus, matrix display control apparatus, and matrix display drive apparatus
US5731796A (en) * 1992-10-15 1998-03-24 Hitachi, Ltd. Liquid crystal display driving method/driving circuit capable of being driven with equal voltages
JPH07152340A (ja) 1993-11-30 1995-06-16 Rohm Co Ltd ディスプレイ装置
JPH0876713A (ja) * 1994-09-02 1996-03-22 Komatsu Ltd ディスプレイ制御装置
JPH08179734A (ja) 1994-12-26 1996-07-12 Casio Comput Co Ltd 液晶表示装置及び液晶表示素子用駆動回路
KR100191312B1 (ko) * 1996-01-31 1999-06-15 윤종용 Mpeg디코더의 사용 메모리감소방법
JP3272309B2 (ja) 1998-10-01 2002-04-08 株式会社ナナオ 画素補間処理方法及びそのユニット、並びにそれを備えたデジタル画像表示装置
JP2000221475A (ja) * 1999-02-03 2000-08-11 Nec Corp 液晶表示装置およびその駆動方法
JP2001117074A (ja) * 1999-10-18 2001-04-27 Hitachi Ltd 液晶表示装置
JP2001154170A (ja) 1999-11-26 2001-06-08 Rohm Co Ltd 液晶表示装置
KR100609744B1 (ko) * 1999-11-30 2006-08-09 엘지.필립스 엘시디 주식회사 액정표시소자의 구동방법 및 장치
TWI280547B (en) 2000-02-03 2007-05-01 Samsung Electronics Co Ltd Liquid crystal display and driving method thereof
KR100788383B1 (ko) * 2000-12-21 2007-12-31 엘지.필립스 엘시디 주식회사 액정표시소자의 구동회로

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9727120B2 (en) 2013-08-09 2017-08-08 Novatek Microelectronics Corp. Data compression system for liquid crystal display and related power saving method
US10042411B2 (en) 2013-08-09 2018-08-07 Novatek Microelectronics Corp. Data compression system for liquid crystal display and related power saving method
US10534422B2 (en) 2013-08-09 2020-01-14 Novatek Microelectronics Corp. Data compression system for liquid crystal display and related power saving method

Also Published As

Publication number Publication date
JP3749473B2 (ja) 2006-03-01
US20030122854A1 (en) 2003-07-03
KR20030044766A (ko) 2003-06-09
CN1421840A (zh) 2003-06-04
CN1255776C (zh) 2006-05-10
JP2003167555A (ja) 2003-06-13
KR100538723B1 (ko) 2005-12-26
US7164415B2 (en) 2007-01-16

Similar Documents

Publication Publication Date Title
TWI227455B (en) Display controller and display device provided therewith
CN102148012B (zh) 图像显示控制装置、图像显示装置及其控制方法
TWI379112B (en) Display device, apparatus and method for driving the same
TW580825B (en) Scan drive circuit, display device, electro-optical device and scan driving method
TW544650B (en) Matrix-type display device and driving method thereof
TWI408646B (zh) 閘極驅動器、具有此閘極驅動器之顯示器及其驅動方法
TW583615B (en) Liquid crystal display and driving method thereof
JP4912661B2 (ja) 表示装置及びその駆動装置
TWI267049B (en) Image display device, and electronic apparatus using the same
TWI364573B (en) Liquid crystal display, and apparatus and method of driving liquid crystal display
TWI277938B (en) Display driving device and method and liquid crystal display apparatus having the same
TWI238377B (en) Display apparatus
US20080309600A1 (en) Display apparatus and method for driving the same
CN101751889A (zh) 液晶显示器
EP1130568A2 (en) Liquid crystal display device
TW200820210A (en) Display device and method of driving the same
CN102339591A (zh) 液晶显示器及其驱动方法
TW201023139A (en) Electrophoresis display
TW200939190A (en) Driving device and related transformation device of output enable signals in an LCD device
TWI352333B (en) Gray scale circuit and the method thereof
JP2009205045A (ja) 電気光学装置、駆動方法および電子機器
TW201227675A (en) Liquid crystal display apparatus and method for driving the same
US20060114317A1 (en) Stereoscopic image display apparatus
CN101667399B (zh) 动态画面补偿的液晶显示器及其驱动方法
TW200915286A (en) Modulation apparatus and image display apparatus

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees