573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(1 ) (發明所屬技術領域) 本發明關於驅動電路及使用其之影像顯示裝置,特別 關於對影像顯示部配線之信號線依階層輸出影像信號的驅 動電路及使用該驅動電路的影像顯示裝置。 (習知技術) 習知影像顯示裝置有例如主動矩陣型液晶顯示裝置。 主動矩陣型液晶顯示裝置,係於基板之影像顯示區域上, 以隔子狀(矩陣狀)形成傳送影像信號的多數信號線及傳 送掃描信號的多數掃描線,於各信號線與掃描線交叉之各 交叉部分附近配置液晶及薄膜電晶體,各信號線接驅動電 路,各掃描線接掃描電路,各薄膜電晶體之閘極接掃描線 ,汲極接信號線,源極接顯示電極,與該顯示電極面對配 置作爲對向電極之透明電極,液晶挾持於顯示電極與對向 電極間,又,於源極並接保持電容及液晶電容。於各信號 線依階層信號施加類比電壓之影像信號過程中,於各掃描 線於每一幀時間被施加1次掃描脈衝時,掃描脈衝被施加 之1行分之畫素對應之影像信號被施加於各信號線,掃描 脈衝被施加之掃描線連接之薄膜電晶體成Ο N狀態,影像 信號由各信號線經由薄膜電晶體之汲極、源極間施加於液 晶,液晶電容與保持電容合成之晝素電容被充電。藉由重 複該動作而於液晶面板全面之畫素電容,依每一幀時間, 例如每6 0秒被重複施加影像信號對應之電壓,於基板之 影像顯示區域顯示影像。 (請先閲讀背面之注意事項再填寫本頁) 裝· 訂 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -4- 573206 Α7 Β7 經濟部智慧財產局員工消費合作社印製 五、發明説明(2) 此種液晶顯示裝置設置之驅動電路有例如,特開 2 0 0 0 — 2 2 7 5 8 5號公報揭示者。於該驅動電路中 ,高壓側基準電壓V Η與低壓側基準電壓V L介由多數電 阻條紋連接,2個基準電壓以多數電阻條紋分壓,被分壓 之電壓及各基準電壓分別供至DΑ轉換電路,由DΑ轉換 電路依數位之階層信號輸出顯示必要之階層數之類比電壓 ,各類比電壓介由取樣電路依序供至各信號線之構成。 亦即,特別是多階層顯示之影像顯示裝置設置之驅動 電路中,較顯示階層數少之基準電壓由搭載驅動電路之基 板外部輸入,由基板上之驅動電路依階層數產生類比電壓 。但是,當顯示階層之位元數增加,階層數呈指數函數增 加,若於撿外部設與其相同數之基準電壓,則對基板輸入 各基準電壓時需依基準電壓數設置配線,此點對影像顯示 裝置之製造成本及製造技術不利。 由驅動電路對各信號線依階層輸出影像信號時,若由 驅動電路產生經由電阻條紋分壓之電壓,將於高壓側基準 電壓V Η與低壓側基準電壓V L間流通貫通電流,該貫通 電流成爲影像顯示裝置之消費電力,特別是要求低消費電 力之電池驅動之影像顯示裝置搭載驅動電路情況下,該棍 /成爲低消費電力化之障礙。 欲求減少該貫通電流,需儘可能增大高壓側基準電壓 V Η與低壓側基準電壓V L間之電阻條紋之電阻値。另外 ,驅動電路之基準電壓與信號線(汲極線)間之電阻,亦 即,驅動電路之輸出電阻變大時,汲極線(薄膜電晶體之 穿-- (請先閲讀背面之注意事項再填寫本頁) 、τ 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) -5- 573206 經濟部智慧財產局員工消費合作社印製 A7 __ B7五、發明説明(3 ) 汲極連接之線)本身持有之靜電電容之充電時需與輸出電 阻値呈比例增長充電時間。因此,該解析度顯示或高速重 寫畫面之影像顯示裝置因取樣時間短,無法增大驅動電路 之輸出電阻。因此,就驅動電路而言,不增加基準電壓與 汲極線間之電阻値情況下,需減少基準電壓與基準電壓間 之電阻値。如習知技術般,假設2條電阻條紋之電阻値爲 r 1、it 2,DA轉換電路與取樣電路之合成電阻値(串 接電阻之和)爲r 3,則高壓側基準電壓V Η —低壓側基 準電壓V L -信號線間電阻之關係可以Τ字形電阻電路表 示,電阻r 1之一端接高壓側基準電壓V Η,電阻r 2之 一端接低壓側基準電壓V L,於電阻r 1與電阻r 2之串 接點介由電阻r 3接信號線。在不增加兩基準電壓一信號 線間之電阻r〇(r 1 + r 3或r 2 + r 3 )情況下,欲 使高壓側基準電壓V Η -低壓側基準電壓V L間之電阻最 大只需r 3 = 0即可。欲減小r 3則需減少D A轉換電路 與取樣電路之元件內部之電阻値。 但是,D A轉換電路與取樣電路係用薄膜電晶體形成 ,若欲降低薄膜電晶體之電阻,需提升電晶體之移動度, 或增大尺寸,或提高驅動電路之電源電壓。增大薄膜電晶 體之尺寸,或提高驅動電路之電源電壓,將導致薄膜電晶 體動作必要之電流增加,使驅動電路之消費電力增加。 (發明之問題) 本發明目的在於提供一種,在不增加基準電壓-信號 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) II - - 1= -*1= II - 二 ' 士欠 - - - -...... - - _ ϋ_ι 1^1 ^—4 0¾. 、\一云 (請先閱讀背面之注意事項再填寫本頁) -6 - 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(4) 線間電阻情況下,可增加基準電壓-基準電壓間電阻的驅 動電路及使用該驅動電路的影像顯示裝置。 爲解決上述問題,本發明之驅動電路之構成,係具備 :依數位階層信號選擇電壓互異之多數基準電壓中之任一 基準電壓之同時,於連接所選擇基準電壓與第1輸出端子 或第2輸出端子之多數電路中,插入具對應於上述階層信 號之電阻値的電阻體之多數數位/類比轉換電路;及令上 述第1輸出端子與多數信號線響應於與上述階層信號同步 之信號線選擇信號而依序被連接之同時,令上述第2輸出 端子與上述多數信號線響應於上述信號線選擇信號而依序 被連接之取樣電路;藉由上述取樣電路之信號線選擇動作 ,令上述一方之數位/類比轉換電路所選擇基準電壓與上 述另一方數位/類比轉換電路所選擇基準電壓中之任一方 或雙方之基準電壓,介由插入上述任一電路中之電阻體輸 出至上述各信號線。 構成上述驅動電路時,取代上述多數數位/類比轉換 電路,可改設依數位階層信號選擇電壓互異之多數基準電 壓中之任一基準電壓的多數數位/類比轉換電路,以及於 連接上述各數位/類比轉換電路所選擇基準電壓與第1輸 出端子或第2輸出端子之多數電路中,插入具對應於上述 階層信號之電阻値的電阻體之多數可變電阻電路。 以開關元件爲主要元件構成驅動電路時,可具備:於 連接電壓互異之多數基準電壓與第1輸出端子或第2輸出 端子之多數電路中,分別插入導通時之電阻値互異之多數 n- mu m nn mi K mi —ϋ mi mmMMamMW eKml m· m·— 一 Ψ (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度通用中國國家標準(CNS ) A4規格(210X297公釐) 573206 A7 經濟部智慧財產局員工消費合作社印製 B7五、發明説明(5) 開關元件,依數位階層信號使指定之開關元件導通的多數 數位/類比轉換電路;及具備插入於上述第1輸出端子與 多數信號線間之第1取樣用開關元件群及插入於上述第2 輸出端子與多數信號線間之第2取樣用開關元件群的取樣 電路;上述第1取樣用開關元件與上述第2取樣用開關元 件係響應於與上述階層信號同步之信號線選擇信號依序導 通,藉由各取樣用開關元件之導通,令上述一方數位/類 比轉換電路所屬之指定之開關元件所連接基準電壓與上述 另一方數位/類比轉換電路所屬之指定之開關元件所連接 基準電壓之中之任一方或雙方之基準電壓,介由導通狀態 之指定之開關元件輸出至上述各信號線。 又,多數數位/類比轉換電路配置於驅動電路外部時 ,可具備:在連接依數位階層信號將類比電壓轉換爲電壓 互異之基準電壓並輸出之多數數位/類比轉換電路之中之 上述一方之數位/類比轉換電路與第1輸出端子的多數電 路中,以及連接上述另一方數位/類比轉換電路與第2輸 出端子之多數電路中,分別插入具對應於上述階層信號之 電阻値的電阻體之多數可變電阻電路;及具備插入於上述 第1輸出端子與多數信號線間之第1取樣用開關元件群及 插入於上述第2輸出端子與多數信號線間之第2取樣用開 關元件群的取樣電路;上述第1取樣用開關元件與上述第 2取樣用開關元件係響應於與上述階層信號同步之信號線 選擇信號依序導通選擇各信號線,藉由上述取樣電路之信 號線選擇動作,令上述一方數位/類比轉換電路所輸出之 1— - - I - - ! 1 - II I m m m - In m (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中.國國家標準(CNS ) A4規格(210X297公釐) -8- 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(6) 基準電壓與上述另一方數位/類比轉換電路所輸出選擇之 基準電壓之中之任一方或雙方之基準電壓,介由插入上述 任一電路中之電阻體輸出至上述各信號線。 於上述驅動電路使用多數可變電阻電路時,係插入依 上述階層信號導通之開關元件,而作爲具備對應上述階層 信號之電阻値的電阻體。或串聯插入依上述階層信號導通 之開關元件及電阻元件,而作爲具備對應上述階層信號之 電阻値的電阻體。 又,於各信號線輸出交流影像信號時,基準電壓可設 多數正側(高壓側)基準電壓及多數負側(低壓側)基準 電壓之同時,輸出端子可設第1正側輸出端子,第2正側 輸出端子,第1負側輸出端子及第2負側輸出端子,又, 對應多數數位/類比轉換電路,可設多數正側數位/類比 轉換電路及多數負側數位/類比轉換電路。 具體言之爲,設置:依數位階層信號選擇電壓互異之 多數正側基準電壓中之任一正側基準電壓之同時,於連接 所選擇正側基準電壓與第1正側輸出端子或第2正側輸出 端子之多數電路中,插入具對應於上述階層信號之電阻値 的電阻體之多數正側數位/類比轉換電路;及 依數位階層信號選擇電壓互異之多數負側基準電壓中 之任一負側基準電壓之同時,於連接所選擇負側基準電壓 與第1負側輸出端子或第2負側輸出端子之多數電路中, 插入具對應於上述階層信號之電阻値的電阻體之多數負側 數位/類比轉換電路。 ---------$-- (請先閲讀背面之注意事項再填寫本頁) 、τ 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -9- 573206 A7 B7 五、發明説明(7) (請先閱讀背面之注意事項再填寫本頁) 又,取樣電路,可對應上述各取樣電路而設置:響應 於與階層信號同步之正側信號線選擇信號的正側取樣電路 ,及響應於與階層信號同步之負側信號線選擇信號的負側 取樣電路。 例如,設置:令上述第1正側輸出端子與多數信號線 響應於與上述階層信號同步之正側信號線選擇信號而依序 被連接之同時,令上述第2正側輸出端子與上述多數信號 線響應於與上述階層信號同步之上述正側信號線選擇信號 而依序被連接之正側取樣電路;及 令上述第1正側輸出端子與多數信號線響應於與上述 階層信號同步之正側信號線選擇信號而依序被連接之同時 ,令上述第2正側輸出端子與上述多數信號線響應於與上 述階層信號同步之上述正側信號線選擇信號而依序被連接 之正側取樣電路。 又,對應上述各多數可變電阻電路,可構成多數正側 可變電阻電路及多數負側可變電阻電路。 經濟部智慧財產局員工消費合作社印製 例如,設置:於連接上述各正側數位/類比轉換電路 所選擇正側基準電壓與第1正側輸出端子或第2正側輸出 端子之多數電路中,插入具對應於上述階層信號之電阻値 的電阻體之多數正側可變電阻電路;及 於連接上述各負側數位/類比轉換電路所選擇負側基 準電壓與第1負側輸出端子或第2負側輸出端子之多數電 路中,插入具對應於上述階層信號之電阻値的電阻體之多 數負側可變電阻電路; 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ~ -10- 573206 經濟部智慧財產局員工消費合作社印製 A7 B7五、發明説明(8) 又,可設置:在連接依數位階層信號將類比電壓轉換 爲電壓互異之正側基準電壓並輸出之多數正側數位/類比 轉換電路之中之上述一方之正側數位/類比轉換電路與第 1正側輸出端子的多數電路中,以及連接上述另一方之正 側數位/類比轉換電路與第2正側輸出端子之電路中,分 別插入具對應於上述階層信號之電阻値的電阻體之多數正 側可變電阻電路;及 在連接依數位階層信號將類比電壓轉換爲電壓互異之 負側基準電壓並輸出之多數負側數位/類比轉換電路之中 之上述一方之負側數位/類比轉換電路與第1負側輸出端 子的多數電路中,以及連接上述另一方之負側數位/類比 轉換電路與第2負側輸出端子之電路中,分別插入具對應 於上述階層信號之電阻値的電阻體之多數負側可變電阻電 路。 構成上述驅動電路時可附加以下要素。 (1 )上述取樣電路所屬開關元件群之中連接同一信 號線之一對開關元件,係響應於上述信號線選擇信號同時 導通。 (2 )上述正側取樣電路所屬正側開關元件群之中連 接同一信號線之一對開關元件,係響應於上述正側信號線 選擇信號同時導通;上述負側取樣電路所屬負側開關元件 群之中連接同一信號線之一對開關元件,係響應於上述負 側信號線選擇信號同時導通。 (3 )上述各開關元件係由薄膜電晶體構成。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -*- II I....... I 1- ill - - '士 -I- : ------- -----------m ^-旮 (請先閱讀背面之注意事項再填寫本頁) -11 - 573206 經濟部智慧財產局員工消費合作社印製 A7 ____B7_五、發明説明(9 ) (4 )上述多數基準電壓之數,係小於顯示影像之階 層數。 又,本發明之具備上述任一驅動電路之影像顯示裝置 ,係於基板之影像顯示區域上以隔子狀形成傳送影像信號 之多數信號線及傳送掃描信號之多數掃描線,上述基板之 中各信號線與各掃描線交叉之交叉部分附近配置有響應於 電氣信號而使光透過率或發光強度變化之光電轉換元件, 上述各信號線連接驅動電路,上述各掃描線連接掃描電路 而成之影像顯示裝置。 構成上述影像顯示裝置時,可附加以下要素。 (1 )上述各開關元件係由薄膜電晶體構成。 (2 )上述多數基準電壓之數,係小於顯示影像之階 層數。 依上述手段,以取樣電路與各信號線之連接點爲分壓 點,各數位/類比轉換電路介由取樣電路連接於各分壓點 ,但各數位/類比轉換電路介由各可變電阻電路、取樣電 路連接各分壓點,或者各可變電阻電路介由取樣電路連接 各分壓點,藉由被插入連接各分壓點與各基準電壓之電路 中的電阻體或開關元件之電阻値來分壓基準電壓,因此, 各分壓.點與各信號線間之電阻値可視爲〇 ,在不增加基準 電壓-信號線間電阻情況下,可增加基準電壓一基準電壓 間電阻,因此,基準電壓間電流可減少,有助於低消費電 力化。又,依據高解析度或高速畫面速率之影像顯示裝置 ,伴隨基準電壓間之電流變小,影像顯示裝置之消費電力 本紙張尺度適财關家縣(CNS ) A4規格(210X297公釐) — -12- m. I— - 1 1II1 I......I 11 - - 士...... -1 1 - - - ------ 聋 、v 一口 (請先閲讀背面之注意事項再填寫本頁) 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(10) 亦變小。 如上述說明般,依本發明,在不增加基準電壓-信號 線間電阻情況下,可增加基準電壓-基準電壓間電阻之同 時,基準電壓間電流可減少,消費電力可減少。又,基準 電壓間之電流變少之驅動電路搭載於高解析度或高速畫面 速率之影像顯示裝置,可減少影像顯示裝置之消費電力。 (發明之實施形態) 以下依圖面說明本發明之一實施形態。圖1係本發明 第1實施形態之影像顯示裝置之構成方塊圖。圖1中,影 像顯示裝置具備:絕緣基板1、驅動電路2、掃描電路3 、多數信號線4、及多數掃描線5。絕緣基板1,例如使 用絕緣體構成,於該絕緣基板1之表面中於影像顯示區域 以隔子狀形成傳送影像信號的多數信號線4及傳送掃描脈 衝(掃描信號)的多數掃描線5,於各信號線4與各掃描 線5交叉之交叉部分附近形成薄膜電晶體6、電容7、電 壓-電流轉換電路8、及發光元件9。各薄膜電晶體6之 閘極分別接掃描線5,源極或汲極接各信號線4,源極或 汲極接電容7及電壓-電流轉換電路8。電容7之一端介 由電壓-電流轉換電路8接正電源V +,電容7之另一端 接負電源V -。又,與電容7並聯連接作爲光電轉換元件 之發光元件9。由掃描電路3對各掃描線5依每一幀時間 ,例如1 / 6 0秒依序輸出1次掃描脈衝,被施加掃描脈 衝之掃描線5所連接之各薄膜電晶體6成爲Ο N狀態,藉 本紙張尺度適用中國國家標準(CNS ) A4規格(210X M7公釐) m. !|」m n m ·1 H-— n.— ^ ϋϋ «m H-— i_^i— —νϋ m»T十 (請先閲讀背面之注意事項再填寫本頁) -13- 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(11) 由供罕各信號線4之類比電壓對電容7充電。此時,於各 信號線4由驅動電路2被輸出與顯示影像之階層信號對應 之類比電壓,該類比電壓保持於電容7。電容7保持類比 電壓期間,電壓-電流轉換電路8依類比電壓控制流入發 光元件9之電流,使發光元件9發光。此時之發光強度依 流入發光元件9之電流而變化。 電壓-電流轉換電路8 ,例如可以1個薄膜電晶體構 成,於該薄膜電晶體之閘極輸入電壓,可控制源極-汲極 間之電流。各發光元件9作爲1畫素發光,影像顯示區域 上之全發光元件9發光則影像被顯示於影像顯示區域上。 又,本實施形態中,驅動電路2僅設於信號線4之單 側,但亦可將驅動電路分爲2個,以分割之驅動電路挾持 信號線4分別配置於絕緣基板1之兩側。 以下依圖2說明影像顯示裝置搭載之驅動電路2之具 體構成。本實施形態之驅動電路2,作爲4位元階層( 1 6階層)顯示之驅動電路,具備D A轉換電路2 1、 2 2,及取樣電路2 3。爲能以少於顯示階層數(1 6 ) 之基準電壓爲基準產生與顯示影像之階層信號對應之類比 電壓,而設定5個基準電壓V0 - V4。基準電壓V〇 一 V4分別爲互異之電壓値,具V〇>Vl>V2>V3> V4或V4>V3>V2>V1>之關係。 D A轉換電路2 1,具備控制電路2 4,及多數薄膜 電晶體26 °DA轉換電路22,具備控制電路25,及 多數薄膜電晶體2 7。多數薄膜電晶體2 6、2 7作爲開 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) -14- 573206 A7 經濟部智慧財產局員工消費合作社印製 B7五、發明説明(12) 關元件3個成1組互相並接,多數薄膜電晶體2 6之中第 1組薄膜電晶體2 6之汲極或源極接基準電壓V 〇,閘極 接控制電路2 4之輸出端子A、B、C,源極或汲極接各 薄膜電晶體共通之第1輸出端子T 1。第2組薄膜電晶體 2 6之汲極或源極接基準電壓V 2,閘極接控制電路2 4 之輸出端子D、E、F,源極或汲極接各薄膜電晶體共通 之第1輸出端子T 1。第3組薄膜電晶體2 6之汲極或源 極接基準電壓V 4,閘極接控制電路2 4之輸出端子G、 Η、I,源極或汲極接各薄膜電晶體共通之第1輸出端子 Τ 1。 另外,薄膜電晶體2 7之中第1組薄膜電晶體2 7之 汲極或源極接基準電壓V 1,閘極接控制電路2 5之輸出 端子J、Κ、L,源極或汲極接各薄膜電晶體共通之第2 輸出端子Τ 2。第2組薄膜電晶體2 7之汲極或源極接基 準電壓V3,閘極接控制電路2 5之輸出端子Μ、Ν、〇 ,源極或汲極接各薄膜電晶體共通之第2輸出端子Τ 2。 各組薄膜電晶體2 6、2 7係作爲插入連接基準電壓V 0 -V4與輸出端子Τ1或Τ2之電路中的電阻體,導通時 之電阻値設爲R 1、R 2、R 3。 各電阻値爲互異之電阻値,設爲 R 1 = r — R s w...... ( 1 ) R 2 = 2 r — R s w ...... (2 ) R 3 = 3 r — R s w ...... ( 3 ) -1 1=5 m - - - I - 11·»ϋϋ — , ml flu mi m m δ (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) -15- 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(id R3>R2〉R1>〇......(4) R s w爲構成取樣電路2 3之薄膜電晶體2 9導通時 (〇N狀態)之電阻値.R爲設計上情況良好之任思電阻 値,但是,r設爲使電阻値R 1、R 2、R 3均同時爲正 之電阻値。薄膜電晶體2 6、2 7之電阻値R 1、R 2、 R3,可由改變各薄膜電晶體26、27之寬度,或藉由 與各薄膜電晶體之汲極或源極串接之配線材料作成電阻( 電阻元件)而實現。 另外,控制電路24、2 5,爲以5個基準電壓V0 - V 4產生1 6種類比電壓而被輸入4位元之顯示影像之 階層信號D〔 3 : 0〕。階層信號D〔 X : y〕,係以 LSB爲第〇位元,表現由LSB起第X位元—第y位元 之2進位資料。亦即,階層信號D〔 3 : 0〕表示第0位 元-第3位元之2進位數資料之4位元資料(「0 0 0〇 」—「1 1 1 1」)。因此,於控制電路2 4、2 5師入 4位元階層信號D〔 3 : 0〕時,如圖3 A、3 B所示被 輸入1 6種階層信號,對應階層(〇 - 1 5 )使輸出端子 A - 0之値變化爲“ 〇 “或“ 1 “。各薄膜電晶體2 6、 2 7使用η通道構成,故輸出端子A -〇之位準爲“ 1 “ 之高電壓位準時各薄膜電晶體2 6、2 7成〇N狀態,“ 0 “之低電壓位準時各薄膜電晶體2 6、2 7爲〇F F狀 肯旨〇 vr、i、 具體言之爲,0階層時輸出端子A、B、C連接之薄 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -16- 573206 A7 B7 五、發明説明(14) 膜電晶體2 6成〇 n狀態,1階層時輸出端子C、J連接 之薄膜電晶體2 6、2 7成Ο N狀態,2階層時輸出端子 β、K連接之薄膜電晶體2 6、2 7成〇N狀態,3階層 時輸出端子A、l連接之薄膜電晶體2 6、2 7成〇Ν狀 態,4階層時輸出端子j、κ、L連接之薄膜電晶體2 7 成〇N狀態。以下同樣,對應各階層使指定之薄膜電晶體 成〇N狀態。 本貫施形態中,依階層信號之中下位2位元之階層信 號D〔 1 : 0〕使薄膜電晶體2 6、2 7成〇N狀態,如 (請先閲讀背面之注意事項再填寫本頁) 圖3A、3B所示,〇、4 8
2階層時輸出端子A 經濟部智慧財產局員工消費合作社印製 —C、J— L、D — F、M —〇連接之薄膜電晶體成〇N 狀態,於各基準電壓V 〇、V 1、V 2.、V 3與輸出端子 T1或T2之間被插入電阻値R1、R2、R3之合成電 阻値(並接電阻)之電阻體。亦即,僅基準電壓V 〇、 V 1、V 2、V 3被疏忽於輸出端子T 1或輸出端子丁 2 〇 又,階層信號之中D〔 1:〇〕= 1, 1、5、9、 1 3階層時,僅輸出端子C、J,輸出端子d、L,輸出 端子F、Μ,輸出端子G、〇連接之薄膜電晶體成〇n狀 態,於基準電壓V 〇、V 2、V 4之任一與輸出端子τ 1 間被插入具電阻値R 1之電阻體,基準電壓V 1、ν 3之 任一與輸出端子Τ 2間被插入具電阻値R 3之電阻體。 以下同樣,階層2、6、1 〇 ' 1 4時,D〔工:〇 〕=2時,於基準電壓VO、V2、V4之任一與輸出端 -17 573206 A7 經濟部智慧財產局員工消費合作社印製 B7 五、 發明説明 ( 15) ! I 子 T 1 間 被 插 入 具 電 阻 値 R 2 之 電 阻 體 於 基 準 電 壓 V 1 ! 1 I - V 3 之任 與 輸 出 端 子 T 2 間 被 插 入 具 電 阻 値 R 2 之 電 1 1 I 阻 體 〇 又 階 層 3 7 Λ 1 1 1 5 時 y D C 1 〇 ^Ν I ! 請 1 I 3 時 , 於 基 準 電 壓 V 0 Λ V 2 Λ V 4 之任 一 與 輸 出 端 子 先 閱 1 1 T 1 間 被 插 入 具 電 阻 値 R 3 之 電 阻 體 j 於 基 準 電 壓 V 1 、 演 背 ft 1 | V 3 之 任 一 與 輸 出 端 子 T 2 間 被 插 入 具 電 阻 値 R 1 之 電 阻 之 注 意 1 I 體 〇 事 項 1 I 再 li 1 1 另 外 y 取 樣 電 路 2 3 具 備 多 數 η 通 道 之 薄 膜 電 晶 體 填 寫 本 装 2 9 2 個 薄 膜 電 晶 體 2 9 成 一 組 對 1« fjVH、 各 信 號 線 S L 1 Λ 頁 、W/ 1 1 S L 2 Λ S L 3 V S L 4 配 置 〇 又 > 信 號 線 S L 1 V 1 1 S L 2 Λ S L 3 S L 4 係 對 Iffi A/Cli、 圖 1 之 信 號 線 4 實 用 上 1 I 爲 更 多 數 y 例 如 縱 6 4 〇 X 橫 4 8 〇 V G A 解 析 度 之彩 色 1 訂 I 影 像 顯 示 裝 置 情 況下 y 信 號 線 爲 6 4 0 X 3 色 = 1 9 2 0 1 1 I 條 〇 1 1 取 樣 電 路 2 3 y 對 j* 各 組 薄 膜 電 晶 體 2 9 而 具 備 控制 1 1 電 路 2 8 > 各 控 制 電 路 2 8 之 輸 出 接 各 薄 膜 電 晶 髀 Π-ϊζ. 2 9 之 Γ 聞 極 〇 又 , 各組 薄 膜 電 晶 體 2 9 之 中 一 方 之 汲 極 或 源 極 接 1 I 第 1 輸 出 端 子 T 1 y 另 一 方 之 汲 極 或 源 極 接 信 號 線 S L 1 1 1 I — S L 4 0 又 y 另 — 方 之 薄 膜 電 晶 體 2 9 之 中 一 方 之 汲 極 1 1 或 源 極 接 第 2 輸 出 端 子 T 2 y 另 一 方 之 汲 極 或 源 極 接 信 號 1 1 線 S L 1 — S L 4 〇 亦即 y 各 組 薄 膜 電 晶 體 2 9 之 中 一 1 1 方 之 汲 極 或 源 極 接 輸 出 端 子 T 1 或 Τ 2 j 另 一 方 之 汲 極 或 1 1 源 極 互 相 連 接 之 同 時 y 以 該 連 接 點 爲 分 壓 點 連 接 各 信 號 線 1 I S L 1 — S L 4 〇 1 1 1 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) -18- 573206 Α7 Β7 經濟部智慧財產局員工消費合作社印製 五、發明説明(16) 於取樣電路2 3之各控制電路2 8,如無5所示,與 D〔 3 : 〇〕之階層信號# 1 一 # 4同步地,以“ 1 “之 脈衝爲信號線選擇信號依序被輸入,使由各控制電路2 8 之輸出端子SI、S2、S3、S4輸出 1 之脈衝。 該控制電路2 8,可用例如移位暫存器電路構成。因此, 當各控制電路2 8響應於信號線選擇信號輸出“ 1 “之脈 衝時,各組之薄膜電晶體2 9中各2個同時成〇N狀態, 輸出端子T 1、T2產生之類比電壓以取樣電路2 3與各 信號線S L 1 - S L 4之連接點爲分壓點,被施加於各信 號線 S L 1 — S L 4。 此情況下,施加於信號線S L 1之電壓,係依存於階 層信號之下位2位元D〔 1 : 0〕,如圖6所示,〇、4 、8、12階層時,於基準電壓V〇、V2、V4之任一 與輸出端子T1之間,以及基準電壓VI、V3之任一與 輸出端子T 2之間被插入電阻値R 1、R 2之合成電阻値 之電阻體,僅基準電壓VO、VI、V2、V3之任一基 準電壓被施加於信號線S L 1 - S L 4,亦即,於各信號 線S L 1 — S L 4僅被施加基準電壓V η。 又,D〔 1 : 〇〕= 1 時,1、5、9、1 3 階層時 ,如圖4所示,於基準電壓與輸出端子Τ 1或丁 2之間被 插入電阻値R1、或電阻値R3之電阻體,故基準電壓 V〇與基準電壓V3以3:1之內分比被分壓之電壓被施 加於各信號線S L 1 — S L 4。又,D〔 1 : 〇〕= 2時 ,2、6、1 0、1 4階層時,如圖4所示,於基準電壓 本紙張尺度適用中國國家標準( CNS ) Α4規格(210X297公釐) m. ·«11 ·Ιϋ-· n^it n^i m^i ·ϋ· ϋ_ϋ mu Immt Bi^n ml· mi 一.以 (請先閲讀背面之注意事項再填寫本頁) -19- 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、 發明説明 ( 17) ! I 輸 出 端 子 T 1 或 Τ 2 之 間 被 插 入 電 阻 値 R 2 之 電 阻 體 1 1 I 故 基 準 電 壓 V η 與 基 準 電 壓 V η + 1 以 2 : 2 之 內 分 比 被 1 1 1 分 壓 之 電 壓 被 施 加於各信 號 線 S L 1 — S L 4 〇 亦即 如 請 1 1 圖 6 所示 2 階 層 時 ( V 0 + Υ 1 ) / 2 之 分 壓 5 6 階 層 先 閱 1 I 讀 1 1 時 ( V 1 + V 2 ) / 2 之分 壓 y 1 0 階 層 時 ( V 2 + V 3 背 面 1 | 之 1 ) / 2 之分 壓 > 1 4 階 層 時 ( V 3 + V 4 ) / 2 之分 壓 分 注 意 古 1 I 別 被 施 加於 信 號 線 S L 1 — S L 4 〇 事 項 再 1 1 同 樣 , D [ 1 0 ] = 3 時 > y 如 圖 4 所示 > 於 基 準 填 寫 本 裝 電 壓 與 各 輸 出 端 子 Τ 1 、 T 2 之 間 被 插 入 電 阻 値 R 3 > 頁 1 1 R 1 之 電 阻 體 , 故 基 準 電 壓 V η 與 基 準 電 壓 V η + 1 以 1 1 I ; 3 之 內 分 比 被 分 壓 , 分 壓 之 電 壓 被 施 加於各 信 號 線 1 1 I S L 1 — S L 4 〇 亦即 } 如 圖 6 所 示 , 3 - 7 1 1 1 訂 1 5 階 層 時 y ( V 〇 + 3 V 1 ) / 4 y ( V 1 + 3 V 2 ) 1 1 / 4 ( V 2 + 3 V 3 ) / 4 y ( V 3 + 3 V 4 ) / 4 之 1 1 電 壓 分別 被 施 加於 信 號 線 S L 1 — S L 4 〇 1 I 如 上 述 y 本 實 施 形 態 中 y 表 示 0 — 1 5 階 層 之 階 層 信 V· _ · 1 號 # 1 — # 4 被 輸 入 時 j 以 基 準 電 壓 V 0 — V 4 被 分 割 成 1 1 1 6 段 階 層 電 壓 之 類 比 電 壓 對 應 於 該 階 層 被 施 加於各信 號 1 1 線 S L 1 — S L 4 〇 因 此 , 以 各 信 號 線 S L 1 — S L 4 與 1 1 取 樣 電 路 2 3 之 連 接 點 爲 分 壓 點 , 於 該 分 壓 點 與 各 基 準 電 1 I 壓 間 被 插 入 薄 膜 電 晶 體 2 6 2 7 之 電 阻 値 R 1 R 2 1 1 I R 3 與 薄 膜 電 晶 體 2 9 導 通 時 之 電 阻 値 R S W , 分 壓 點 與 1 1 各 信 號 線 間 之 電 阻 値 可 視 爲 0 在不 增 加 各 基 準 電 壓 — 信 1 1 號 線 間 電 阻 情 況下 y 可 增 加 基 準 電 壓 — 基 準 電 壓 間 電 阻 > 1 1 1 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -20- 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(1δ) 各基-電壓間之電流可減少。因此,驅動電路2搭載於高 解析度、高晝面速率之影像顯示裝置時,可減少消費電力 〇 又,本實施形態中,係對4位元階層說明,但增加 D Α轉換電路2 1、2 2之薄膜電晶體2 6、2 7之並列 述,或者增加D A轉換元件之階層數情況下可顯示6位元 或8位元等更多階層。 以下,依圖7說明驅動電路2之第2實施形態。本實 施形態之驅動電路2,係取代圖2之D A轉換電路2 1、 22,改設DA轉換電路41、42,可變電阻電路43 、4 4者,取樣電路2 3則和圖2相同。 D A轉換電路4 1、4 2,係作爲依數位階層信號選 擇電壓互異之多數基準電壓v 〇 _ v 4中之任一基準電壓 的數位/類比轉換電路,具備控制電路4 6、4 7,及4 個η通道薄膜電晶體5 1、5 2。各薄膜電晶體5 1之閘 極分別接控制電路4 6之輸出端子A、Β、C、D,一方 之汲極或源極連接基準電壓V〇、VI、V2、V3,另 一方之汲極或源極則全爲共通連接,該連接點接於可變電 阻電路4 3。另外,各薄膜電晶體5 2之閘極連接控制電 路47之輸出端子A、B、C、D,一方之汲極或源極連 接基準電壓VI、V2、V3、V4,另一方之汲極或源 極則全爲共通連接,該共通連接點接於可變電阻電路4 4 。各基準電壓V0-V4分別爲互異之電壓値,具V〇> V1>',2>V3>V4 或 V4>V3>V2>V1> 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) (請先閲讀背面之注意事項再填寫本頁) -21 - 573206 Α7 Β7 五、發明説明(19> V 0之關係。又,各薄膜電晶體5 1、5 2導通時之電阻 値設爲R D A。 於控制電路4 6、4 7,爲選擇與階層對應之基準電 壓而被輸入4位元顯示影像之階層信號中之上位2位元之 階層信號D〔 3 : 2〕。於各控制電路4 6、4 7之輸入 端子I N,以0、4、8、1 2階層之階層信號D〔 1 : 〇〕=0,被輸入上位2位元資料「〇 〇」時,如圖8 A 所示,由輸出端子A輸出“ 1 “之信號,僅輸出端子A連 接之薄膜電晶體5 1、5 2成〇N狀態,基準電壓V ◦、 VI分別被輸出於可變電阻電路5 3、54。D〔 1 : 0 〕=1,且上位2位元資料「0 1」被輸入時,僅輸出端 子B變爲“ 1 “,僅輸出端子B連接之薄膜電晶體5 1、 5 2成〇N狀態,基準電壓V 1、V 2分別被輸出於可變 電阻電路53、54。又,D〔1 ·· 0〕= 2,且上位2 位元資料「1 0」被輸入時,僅輸出端子C變爲“ 1 “, 僅輸出端子C連接之薄膜電晶體5 1、5 2成〇N狀態, 基準電壓V 2、V 3分別被輸出於可變電阻電路4 3、 經濟部智慧財產局員工消費合作社印製 辦衣 訂 (請先閲讀背面之注意事項再填寫本頁) 4 4。又,D〔 1 : 〇〕= 3,且上位2位元資料「1 1 」被輸入時,僅輸出端子D變爲“ 1 “,僅輸出端子D連 接之薄膜電晶體5 1、5 2成〇N狀態,基準電壓V 3、 V 4分別被輸出於可變電阻電路5 3、5 4。 另外,各可變電阻電路4 3、4 4具備控制電路4 8 、4 9,及3個η通道薄膜電晶體5 3、5 4。各可變電 阻電路4 3、4 4之輸出側連接第1輸出端子τ 1、第2 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) '" - -22- 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(2〇) 輸出端子T 2,各薄膜電晶體5 3互相並接,各閘極連接 4 8之輸出端子a、b、c,一方之汲極或源極互爲共通 連接而接於D A轉換電路4 1,另一方之汲極或源極互爲 共通連接且接於輸出端子T 1。各薄膜電晶體5 4互爲並 接,各閘極接控制電路4 9之輸出端子d、e、f,一方 之汲極或源極互爲共通連接而接於D A轉換電路4 2,另 一方之汲極或源極互爲共通連接且接於輸出端子T 2。 於各控制電路4 8、4 9,爲選擇與階層對應之電阻 値而被輸入4位元顯示影像之階層信號中之下位2位元之 階層信號D〔 1 : 〇〕。控制電路4 8,如圖8 B所示, D〔 1 : 0〕= 〇時,輸出端子a、b、c分別輸出“ 1 “之信號,D〔 1 : 0〕= 1時僅輸出端子c輸出“ 1 “ 之信號,,D〔 1 : 0〕= 2時僅輸出端子b輸出“ 1 “ 之信號,D〔 1 : 0〕= 3時僅輸出端子a輸出“ 1 “之 信號。各輸出端子a、b、c連接之薄膜電晶體5 3,當 閘極被輸入“ 1 “之信號時成〇N狀態,於連接D A轉換 電路4 1與輸出端子T 1之電路中被插入薄膜電晶體5 3 導通時之電阻値所決定之電阻體。輸出端子a、b、c連 接之薄膜電晶體5 3導通時之電阻値分別設爲電阻値R 3 、R 2、R 1。該電阻値R 1、R 2、R 3被設爲 R 1= r — Rda — R sw ...... ( 5 ) R2 = 2 r — Rda - R sw ...... ( 6 ) R3 二 3r— Rda — Rsw ...... (7) --I I - - - m ml m m^i - = m I —- m i nm 一"J (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中.國國家標準(CNS ) A4規格(210X297公釐) -23- 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(21) R3>R2>R1>0 ……(8) 其中,Rda表示薄膜電晶體5 1、5 2導通時之電阻 値,電阻値R s w表示取樣電路2 3之薄膜電晶體2 9 _ 通時之資訊電阻値. 又,構成可變電阻電路4 4之3個薄膜電晶體5 4 S 爲並接,各閘極接於控制電路4 9之輸出端子d、e、f ,一方之汲極或源極互爲共通連接而接於D A轉換電路 4 2,另一方之汲極或源極互爲共通連接且接於輸出端子 丁 2。於控制電路4 9,爲選擇與階層對應之電阻値而被 輸入4位元顯示影像之階層信號中之下位2位元之階層信 號D〔 1 : 〇〕。於控制電路4 9之輸入端子I N被輸入 下位2位元之階層信號D〔 1 : 0〕時,如圖8 C所示, 輸出端子d、e、f全爲〇 .D〔1 : 〇〕= 1被輸入時 僅由輸入端子d輸出“ 1 “之信號,D〔 1 ·· 〇〕= 2被 輸入時僅由輸入端子e輸出“ 1 “之信號,D〔 1 : 〇〕 二3被輸入時僅由輸入端子f輸出“ 1 “之信號。因此, 各薄膜電晶體5 4僅輸出端子d、e、f之輸出爲“ 1 “ 時才成爲〇N狀態,輸出端子d、e、f連接之薄膜電晶 體5 4導通時之電阻値分別設爲電阻値R 3、R 2、R 1 。該電阻値R1、R2、R3具備上述(5) — (8)式 之關係。 當表示0、4、8、1 2階層之階層信號被輸入各控 制電路4 6 - 4 9,D〔 1 ·· 0〕= 0時,可變電阻電路 --------燊-- (請先閲讀背面之注意事項再填寫本頁) 、τ 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -24 - 573206 A7 _ —_B7_ 五、發明説明(22) 4 3之全薄膜零晶體5 3成〇N狀態,於基準電壓V 〇與 輸出端子T 1之間被插入表示各薄膜電晶體5 3之合成電 阻値之電阻體。亦即,如圖9所示,基準電壓V 0與輸出 端子T 1間被插入電阻値r 1、r 2、R 3之合成電阻値 (.並接電阻)之電阻體。 當表示1、5、9、1 3階層之階層信號被輸入控制 電路46-49時,僅輸出端子c與輸出端子d連接之薄 膜電晶體5 3、5 4成〇N狀態,如圖9所示,於基準電 壓V 1與輸出端子T 1之間被插入表示電阻値R 1之電阻 體,於基準電壓V 2與輸出端子T 2間被插入電阻値R 3 之電阻體。 同樣,當表示2、6…1 0、1 4階層之階層信號被 輸入控制電路4 6 — 4 9,D〔 1 : 0〕= 2時,如圖9 經濟部智慧財產局員工消費合作社印製 所示,於基準電壓V 2與輸出端子T 1之間被插入表示電 阻値R2之電阻體,於基準電壓V3與輸出端子T2間被 插入電阻値R2之電阻體。又,表示3、7、1 1、15 階層之階層信號被輸入控制電路4 6 - 4 9,D〔 1 : 0 〕=3時,如圖9所示,於基準電壓V3與輸出端子T1 之間被插入表示電阻値R 3之電阻體,於基準電壓v 4與 輸出端子T 2間被插入電阻値R 1之電阻體。 .此時,於取樣,電路2 3之各控制電路2 8,依序被輸 入與階層信號# 1 — # 4 = 0 - 1 5同步之作爲信號線選 擇信號之“ 1 “之信號時,於各信號線s L 1 一 s L 4, 以基準電壓V 〇 - V 4被分割成1 6段之階層電壓作爲表 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -9 .^ - 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(23) 示影像信號之類比電壓依序被施加。 本實施形態中,以取樣電路2 3與各信號線S L 1 - 5 L 4之連接點爲分壓點,於各信號線S L 1 - S L 4依 序被施加與階層對應之類比電壓。 如上述,本實施形態中,表示0 - 1 5階層之階層信 號#1— #4被輸入時,以基準電壓V0 - V4被分割成 1 6段階層電壓之類比電壓對應於該階層被施加於各信號 線S L 1 - S L 4。因此,以各信號線S L 1 — S L 4與 取樣電路2 3之連接點爲分壓點,於該分壓點與各基準電 壓間被插入薄膜電晶體5 3、5 4之電阻値R 1、R 2、 R 3與薄膜電晶體2 9導通時之電阻値R s w及薄膜電晶 體5 1、5 2導通時之R D a,分壓點與各信號線間之電阻 値可視爲0,在不增加各基準電壓-信號線間電阻情況下 ,可增加基準電壓-基準電壓間電阻,各基準電壓間之電 流可減少。因此,驅動電路2搭載於高解析度、高畫面速 率之影像顯示裝置時,可減少消費電力。 以下依圖1 0說明驅動電路2之第3實施形態。本實 施形態之驅動電路2中,圖7之可變電阻電路4 3、4 4 '取樣電路2 3,亦即相當於數位/類比轉換電路者被配 置於驅動電路2之外部。與數位/類比轉換電路相當者, 係具備DA轉換元件61、62,及放大器元件63、 64,DA轉換元件61,係介由放大器元件63連接可 變電阻電路4 3,D A轉換元件6 2,係介由放大器元件 6 4連接可變電阻電路4 4。各D A轉換元件6 1、6 2 (請先閱讀背面之注意事項再填寫本頁) 裝· 、11 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -26- 573206 A7 _ B7 --------------一 五、發明説明(3^) )可變電阻電路,具備控制電路1 5 7、1 5 8,及多數 P通道薄膜電晶體1 6 7、1 6 8,可變電阻電路1 4 5 、1 4 6,除施加之基準電壓之位準不同以外均和可變電 阻電路1 4 5、1 4 6具同一機能。亦即,於控制電路 1 5 7、1 5 8被輸入4位元之顯示影像之階層信號D 2 〔1 : 0〕,各P通道薄膜電晶體167、168互相並 接,該連接點分別接於輸出端子t 1或t 2。控制電路 1 5 7、1 5 8之輸出端子a、d連接之p通道薄膜電晶 體1 6 7、1 6 8導通時之電阻値設爲R 3,輸出端子b ' e連接之p通道薄膜電晶體1 6 7、Γ 6 8導通時之電 阻値設爲R 2,輸出端子c、f連接之p通道薄膜電晶體 、1 6 7、1 6 8導通時之電阻値設爲R 1。 ~ 上述構成中,於某一幀期間,如圖1 4 A所示,D 1 〔3 :·0〕、D2 Γ3 : 0〕之階層信號#1— #6產生 ,由輸出端子 Snl、Sn3、Sn5、Sp2、Sp4 、S p 6分別依序輸出“ 1 “之信號,於奇數號信號線 S L 1、S L 3、S L 5如圖1 5 ( b )所示,產生低電 經濟部智慧財產局員工消費合作社印製 壓側之1 6段類比電壓,於偶數號信號線S L 2、S L 4 、S L 6如圖1 5 ( a )所示,產生高電壓側之1 6段類 比電壓, 之後,於次一幀期間,如圖1 4 B所示之階層信號被 輸入,由輸出端子Sn2、Sn4、Sn6、Spl、 S p 3、S p 5分別輸出“ 1 “之信號,則於奇數號信號 ’線S L 1、S L 3、S L 5如圖1 5 ( a )所示,與階層 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29*7公釐) ^ ^ 573206 Α7 Β7 經濟部智慧財產局員工消費合作社印製 五、發明説明( 本實施形態中,表示0 - 1 5階層之階層信號# 1 -# 4被輸入時,以基準電壓V 0 - V 4被分割成1 6段階 層電壓之類比電壓對應於該階層被施加於各信號線S L 1 一 S L 4。因此,以各信號線S L .1 — S L 4與取樣電路 2 3之連接點爲分壓點,於該分壓點與各基準電壓間被插 入薄膜電晶體53、54之電阻値R1、R2、R3與薄 膜電晶體2 9導通時之電阻値R s w,分壓點與各信號線 間之電阻値可視爲0,在不增加各基準電壓-信號線間電 阻情況下,可增加基準電壓-基準電壓間電阻,各基準電 壓間之電流可減少。因此,驅動電路2搭載於高解析度、 高畫面速率之影像顯示裝置時,可減少消費電力。 上述各實施形態之驅動電路2中,階層信號=0時, 基準電壓V η與基準電壓V η + 1之間不流經電流,僅一 方之基準電壓被施加於信號線,各基準電壓間之電流引起 之消費電力可構成〇。另外,階層信號=1 — 3時,基準 電壓V η與基準電壓V n + 1之間流經電流,但此時之電 流路徑,係流經連接一方之基準電壓與分壓點及另一方之 基準電壓的電路,因此分壓點與各信號線S L 1 - S L 4 之連接點之電阻(I· 3 )爲極小可視爲0,故在不增大驅 動電路2之輸出電阻値情況下,可減小消費電力。 以下依圖1 2說明本發明之影像顯示裝置之第2實施 形態。本實施形態之影像顯示裝置,係使用液晶作爲光電 轉換元件之影像顯示裝置,具備絕緣基板1 〇 1,驅動電 路1 〇 2,掃描電路1 0 3等。絕緣基板1 0 1使用透明 (請先閲讀背面之注意事項再填寫本頁) 裝· 訂 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) -28- 573206 A7 B7 五、發明説明(2^) (請先閲讀背面之注意事項再填寫本頁) 玻璃形成,於絕緣基板1 〇 1之影像顯示區域以隔子狀形 成傳送影像信號的多數信號線1 0 4及傳送掃描脈衝(掃 描信號)的多數掃描線1 〇 5,於各信號線1 0 4與各掃 描線1 0 5交叉之交叉部分附近形成薄膜電晶體1 0 6、 電容1 0 7、顯示電極1 0 8。在與影像顯示區域分離之 區域形成驅動電路1 〇 2、掃描電路1 0 3.。各薄膜電晶 體1 0 6之閘極分別接掃描線1 0 5,一方之源極或汲極 接各信號線1 〇 4,另一方之源極或汲極接電容1 0 7及 顯示電極1 〇 8。電容1 0 7並接於顯示電極1 0 8,電 容1 0 7之一端交流接地。顯示電極1 〇 8,於表面形成 透明電極,介由液晶連接與絕緣基板1 0 1成對向之絕緣 基板。亦即,絕緣基板1 0 1與絕緣基板挾持液晶,絕緣 基板1 0 1與對向之絕緣基板上之透明電極爲交流接地。 經濟部智慧財產局員工消費合作社印製 於各掃描線1 0 5依每一幀時間施加1次掃描脈衝時 ,各掃描線1 0 5連接之薄膜電晶體1 0 6依序成〇N狀 態,各信號線1 0 4上之類比電壓介由薄膜電晶體1 0 6 對電容1 0 7充電,充電之類比電壓由電容1 0 7、顯示 電極1 0 8保持。電容1 0 7與顯示電極1 0 8保持類比 電壓期間,顯示電極1 0 8與透明電極間之液晶,藉由每 一幀時間使極性變化之類比電壓,亦即施加於信號線 1 0 4之交流電壓之振幅而凱變偏光性。此情況下,於對 向之2片基板外次分別設偏向板,則伴隨透過率變化之光 被輸出,於影像顯示區域被顯示伴隨液晶之透過率變化之 影像。又,驅動電路1 0 2,係配置於信號線1 0 4之單 本紙張尺度遗用中國國家標準(CNS ) A4規格(210X297公釐) -29- 573206 經濟部智慧財產局員工消費合作社印製 A7 _____B7 _ 五、發明説明(27) 側,但亦可將驅動電路2分割爲2個,以分割之驅動電路 挾持信號線1 〇 4配置於絕緣基板1 0 1兩側。 以下依圖1 3說明配合顯示影像可於全顯示電極 1 〇 8與透明電極間施加交流電壓之驅動電路1 〇 2之實 施形態。本實施形態之驅動電路1 〇 2,係作爲4位元階 層顯示之驅動電路,具備D A轉換電路1 2 1、1 2 2、 123、124,及取樣電路125,取樣電路125連 接與信號線1 0 4相當之6條信號線S L 1 — S L 4。 D A轉換電路1 2 1、1 2 2 ,係作爲負側(低壓側 )數位/類比轉換電路,具備薄膜電晶體1 2 6、1 2 7 ,及多數η通道薄膜電晶體1 3 1、1 32。DA轉換電 路1 2 1、1 2 2,除輸入負側(低壓側)基準電壓 VL〇、VL2、VL4、VL1、VL3 以外,具備和 圖2之DA轉換電路2 1、22相同之機能。亦即,於控 制電路1 2 6、1 2 7分別被輸入4位元之顯示影像之階 層信號D〔3 : 0〕,多數之η通道薄膜電晶體131、 1 3 2各以3個爲1組互相並接,輸出端子A、D、G、 J、Μ連接之薄膜電晶體1 3 1、1 3 2導通時之電阻値 設爲R 3,輸出端子Β、Ε、Η、Κ、Ν連接之薄膜電晶 體1 31、1 3 2導通時之電阻値設爲R2,輸出端子C 、F、I 、L、〇連接之薄膜電晶體1 3 1、1 32導通 時之電阻値設爲R 1。薄膜電晶體1 3 1、1 3 2之各組 輸出側互爲共通連接,D Α轉換電路1 2 1之輸出側介由 第1負側(低壓側)輸出端子T 1連接取樣電路1 2 5, 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇χ297公釐) ' 一 -30- (請先閱讀背面之注意事項再填寫本頁) 573206 經濟部智慧財產局員工消費合作社印製 A7 __B7_五、發明説明(28) D A轉換電路1 2 2之輸出側介由第2負側(低壓側)輸 出端子T 2連接取樣電路1 2 5。 另外,D A轉換電路1 2 3、1 2 4,係作爲正側( 高壓側)數位/類比轉換電路,具備控制電路1 2 8、 1 29,及多數p通道薄膜電晶體1 34、1 3 5。DA 轉換電路1 2 3、1 2 4,除輸出以正側(高壓側)基準 電壓被分壓之類比電壓作爲與階層對應之基準電壓以外, 具備和D A轉換電路1 2 1、1 2 2相同之機能。亦即, 於D A轉換電路1 2 3,被設定電壓互異之正側(高壓側 )基準電壓VH〇、VH2、VH4,於DA轉換電路1 2 4,被設定電壓互異之正側(高壓側)基準電壓V Η 1 、VH3,各基準電壓爲互異之電壓値,具備VH〇> VH1>VH2>VH3>VH4>VL4>VL3> VL2>VLl>VL〇之關係。 控制電路1 2 8、1 2 9分別被輸入4位元之顯示影 像之階層信號D 2〔 3 : 0〕,多數之薄膜電晶體1 3 4 、1 3 5各以3個爲1組互相並接,一端分別接基準電壓 V Η 〇 - V Η 4,另一端爲共通連接,且連接於第1正側 (高壓側)輸出端子t 1或第2正側(高壓側)輸出端子 t 2。輸出端子A、D、G、J、Μ連接之薄膜電晶體 1 34、1 35導通時之電阻値設爲R3,輸出端子Β、 Ε、Η、Κ、Ν連接之薄膜電晶體1 3 4、1 3 5導通時 之電阻値設爲R 2,輸出端子C、F、I、L、〇連接之 薄膜電晶體1 3 4、1 3 5導通時之電阻値設爲R 1。該 ^紙張尺度適用中國國家標準(CNS ) Α4規格(210 Χ297公釐^ "" -31 - (請先閲讀背面之注意事項再填寫本頁) 573206 Α7 Β7 五、發明説明(2$ 電阻W直R 1、R 2、R之値設爲和上述實施形態同樣之關 係。 . 於控,制電路1 2 8 - 1 2 9,依每.一幀期間被輸入圖 1 4 A 所示階層信號 D 1 〔 3 : 0〕,D 2〔 3 ·· 〇〕, 於次一幀被輸入圖1 4 B所示階層信號D 1〔 3 : 〇〕、 D.2〔 3 : 0〕時,首先於圖1 4 A所示幀期間,響應於 # 1、# 3、# 5之階層信號於輸出端子T 1、T 2輸出 基準電壓VLO-VL4或該基準電壓被分壓之電壓,響 應於# 2、# 4、# 6之.階層信號於輸出端子t 1、t 2 輸出基準電壓VH 〇 - VH 4或該基準電壓被分壓之電壓 。反之,於圖1 4 B所示幀期間,響應於# 2、# 4、 # 6之階層信號於輸出端子t 1、t 2輸出正側基準電壓 或該正側基準電壓被分壓之電壓,響應於# 1、# 3、 # 5之階層信號於輸出端子T 1、T 2輸出負側基準電壓 或該負側基準電壓被分壓之電壓。又,由控制電路1 2 8 、1 2 9輸出“ 1 “之信號時,該“ 1 “之信號表示較“ 0 “之電壓爲低之電壓,故P通道薄膜電晶體1 3 4、 經濟部智慧財產局員工消費合作社印製 1 3 5響應於“ 1 “之信號而導通。 取樣電路1 2 5,係具備作爲開關元件之多數η通道 薄膜電晶體1 3 6及多數Ρ通道薄膜電晶體1 3 7之同時 ,設多數控制各薄膜電晶體之〇Ν / ◦ F F的控制電路 1 3 8、1 3 9,以取樣電路1 2 5之輸出側與相當於各 信號線1 0 4之信號線S L 1 - S L 6間之連接點爲分壓 點,於該分壓點連接各信號線S L 1 - S L 6。各η通道 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) .^9 _ 573206 A7 B7 五、發明説明(3d> {請先閱讀背面之注意事項再填寫本頁) 薄膜電晶體1 3 6、控制電路1 3 8作爲負側(低壓側) 取樣電路構成,多數η通道薄膜電晶體1 3 6以各2個爲 1組互相並接,閘極接控制電路1 3 8,一方之汲極或源 極接於輸出端子Τ 1或Τ 2,另一方之汲極或源極互爲連 接,以該連接點微分壓點而連接各信號線S L 1 - S L 6 。多數多數Ρ通道薄膜電晶體1 3 7、控制電路1 3 9作 爲正側(高壓側)取樣電路而構成,多數薄膜電晶體 1 3 7以各2個爲1組互相並接,各組薄膜電晶體1 3 7 之閘極分別連接控制電路1 3 9,一方之汲極或源極接於 輸出端子t 1或t 2,另一方之汲極或源極互爲連接,以 該連接點微分壓點而連接各信號線S L 1 — S L 6。各薄 膜電晶體1 3 6、1 3 7導通時之電阻値設爲電阻値 R s w 〇 經濟部智慧財產局員工消費合作社印製 於控制電路1 3 8被輸入與階層信號# 1 一 # 6同步 之負側(低壓側)信號線選擇信號之脈衝,響應於該脈衝 由各控制電路138之輸出端子Snl — Sn6輸出“1 “之信號,各組薄膜電晶體1 3 6同時成〇N狀態。又, 於控制電路1 3 9被輸入與階層信號# 1 一 # 6同步之正 側(高壓側)信號線選擇信號之脈衝,響應於該脈衝由各 控制電路1 3 9之輸出端子S ρ 1 — S ρ 6輸出“ 1 “之 信號,。此情況下,控制電路1 3 9連接之薄膜電晶體 1 3 7爲P通道,表示“ 1 “之信號爲較“ 0 “之電壓低 之電壓,故藉由“ 1 “之信號使各組薄膜電晶體1 3 7同 時成〇N狀態, 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) " ·一 -33- 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、 發明説明 (31) 1 | 上 述 構 成中 > 於某 —- 幀 期 間 > 如 圖 1 4 A 所示 y D 1 1 | C 3 : 〇 ] 、D 2 [ 3 二 0 ) 之 階 層 信 號 # 1 — # 6 產 生 1 I > 由 輸 出 端 子S η 1 Λ S η 3 > S η 5 Λ S P 2 、 S P 4 請 1 1 - S P 6 分別依序 輸 出 “ 1 “ 之 信 號 , 於奇 數 號 信 號 線 先 閲 ♦ 1 1 S L 1 X S L 3 Λ S L 5 如 圖 1 5 ( b ) 所示 y 產 生 低 電 1 1 壓 側 之 1 6 段類 比 電 壓 , 於 偶 數 號 信 號 線 S L 2 、 S L 4 注 意 1 | S L 6 如 圖1 5 ( a ) 所示 , 產 生 高 電 壓 側 之 1 6 段 類 Ψ 項 再 1 填 比 電 壓 , 馬 本 裝 I 之 後 , 於次 一 幀 期 間 y 如 圖 1 4 B 所 示 之 階 層 信 號 被 頁 1 1 輸 入 y 由 輸 出端 子 S η 2 > S η 4 S η 6 S P 1 Λ I 1 S P 3 Λ S Ρ 5 分別 輸 出 “ 1 “ 之 信 號 y 則於奇 數 號 信 號 1 | 線 S L 1 - S L 3 - S L 5 如 圖 1 5 ( a ) 所 示 , 欲 階 層 訂 I 對 應 產 生 商 電壓 側 之 1 6 段 電 壓 於 偶 數 號 信 □占 Wl 線 S L 2 1 1 I X S L 4 S L 6 如 圖 1 5 ( b ) 所 示 , 與 階 層 對 應 產 生 1 1 低 電 壓 側 之 16 段 電 壓 y 1 1 如 上 述 對每 一 幀 重 複 圖 1 4 A 1 4 B 之 動 作 y 則 當 丁 階 層 信 號 〇 時爲 最 大 振 幅 階 層 信 號 1 5 時 爲 最 小 振 幅 之 1 I 類 比 電 壓 j 亦即 與 階 層 對 應 之 1 6 段 振 幅 之 交流 電 壓 依序 1 1 I 被 施 加於各 信號 線 藉 該 交 流 電 壓 驅 動 液 晶 〇 1 1 1 依本 實 施形 態 > 以 各 信 號 線 S L 1 — S L 6 與 取 樣 電 1 1 路 1 2 5 之 連接 點 爲 分 壓 點 於各 信 號 線 S L 1 — S L 6 1 1 施 加 各 基 準 電壓 或各 基 準 電 壓 被 分 壓 之 電 壓 因 此 > 在不 1 I 增 加 基 準 電 壓— 信 號 線 間 電 阻 情 況下 > 可 增 加 基 準 電 壓 — 1 1 I 基 準 電 壓 間 電阻之 同 時 y 可 減 少 基 準 電 壓 間 電 流 > 即使 高 1 1 1 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -34- 573206 A7 經濟部智慧財產局員工消費合作社印製 Β7 五、 發明説明 ( 3夕 ! I 解 析 度 或 高 畫 面 速 率 之 影 像 顯 示 裝 置 ( 液 晶 顯 示 裝 置 ) 亦 I I | 可 減 少 影 像 顯 示 裝 置 之 消 費 電 力 〇 1 1 1 又 y 上 述 實 施 形 態 中 y 信 號 線 S L 1 一 S L 6 設 爲 6 請 1 1 條 y 但 實 用 尙 可 爲 更 多 y 例 如 , 縱 6 4 〇 X 橫 先 閲 1 I 4 讀 1 1 8 〇 V G A 解 析 度 之彩色 影 像 顯 示 裝 置 情 況下 , 信 號 線 背 1 1 爲 6 4 〇 X 3 色 η 1 9 2 0 條 〇 又 , 階 層 設 爲 4 位 元 y 但 意 1 I 增 加 D A 轉 換 電 路 1 2 1 > 1 2 2 Λ 1 2 3 1 2 4 之 薄 事 項 再 1 膜 電 晶 體 之 並 接 數 y 或 增 加 D A 轉 換 元件之 階 層 數 情 況下 填 寫 本 裝 可 表 示 6 位 元 或 8 位元 等 更 多 階 層 〇 頁 、'w一 1 1 以 下依 圖 1 6 說 明 驅 動 電 路 1 0 2 之 第 2 實 施 形 能 0 1 I 本 實 施 形 態 之 驅 動 電 路 1 〇 2 , 係取代 上 述 實 施 形 態 之 1 I D A 轉 換 電 路 1 2 1 Λ 1 2 2 Λ 1 2 3 Λ 1 2 4 > 改 設 1 訂 I D A 轉 換 電 路 1 4 1 Ν 1 4 2 1 4 3 1 4 4 及 可 電 1 1 I 阻 電 路 1 4 5 1 4 6 Λ 1 4 7 、 1 4 8 y 取 樣 電 路 1 1 1 2 5 爲 同 — 構 成 〇 D A 轉 換 電 路 1 4 1 1 4 2 y 係作 1 爲 負 側 ( 低 壓 側 ) 數 位/ 類 比 轉 換 電 路 y 具 備 控制 電 路 、〜k | 1 5 1 1 5 2 , 及 多 數 η 通 道 薄 膜 電 晶 體 1 6 1 - 1 I 1 6 2 , 除 基 準 電 壓 不 同 以 外均和 圖 4 之 D A 轉 換 電 路 1 1 1 4 1 、 4 2 具 備 同 — 機 能 〇 亦即 於 控 制 電 路 1 5 1 Λ 1 1 1 5 2 被 輸 入 4 位 元 之 顯 示 影 像 之 階 層 信 號 D 1 ( 3 .· 2 1 1 ] , 於 各 η 通 道 薄 膜 電 晶 體 1 6 1 Λ 1 6 2 分別 被 施 加 負 1 I 側 ( 低 壓 側 ) 基 準 電 壓 V L 0 — V L 3 或 V L 1 — V L 4 1 I 〇 各 η 通 道 薄 膜 電 晶 體 1 6 1 Λ 1 6 2 之 輸 出 側 互 相 共 通 1 1 I 連 接 分別接於可 變 電 阻 電 路 1 4 5 、 1 4 6 〇 可 變 電 阻 電 1 1 1 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -35- 573206 A7 B7____ 五、發明説明(· 39 路1 4 5、1 4 6,係作爲負側(低壓側)可變電阻電路 ,具備:控制電路155、156,及多數η通道薄膜電 晶體1 6 5、1 6 6,各可變電阻電路1 4 5、1 4 6, 除施加負側(低壓側)基準電壓以外均和圖7之可變電阻 電路5 3、5 4具備同一機能。亦即,於控制電路1 5 5 、1 5 ‘ 6被輸入4位元之顯示影像之階層信號D 1 〔 1 : ◦〕,輸出端子a、d連接之η通道薄膜電晶體1 6 5、 1 6 6導通時之電阻値設爲R 3,輸出端子b、e連接之 η通道薄膜電晶體1 6 5、1 6 6導通時之電阻値設爲 R 2,輸出端子c、f連接之η通道薄膜電晶體1 6 5、 1 6 6導通時之電阻値設爲R 1 ·。各η通道薄膜電晶體 1 6 5、1 6 6分別爲共通連接,可變電阻電路1 4 5、 1 4 6之輸出側分別連接輸出端子Τ 1、Τ 2。 另外,D Α轉換電路1 .4 3、1 4 4,係作爲正側( 高壓側)數位/類比轉換電路,具備控制電路1 5 3、 經濟部智慧財產局員工消費合作社印製 1 5 4 ,及多數p通道薄膜電晶體1 6 3、1 6 4 ,除施 加之基準電壓之位準及薄膜電晶體之通道不同以外均和 D A轉換電路1 4 1、1 4 2具同一機能。亦即,於控制 電路1 5 3、1 5 4被輸入4位元之顯示影像之階層信號 D2〔3 ·· 2〕,各ρ通道薄膜電晶體163、164分 別連接基準電壓VH〇、VH1、VH2、VH3或 V Η 1、V Η 2、V Η 3、V Η 4,輸出側係互相共通連 接且分別接於可變電阻電路1 4 7、1 4 8。 可變電阻電路1 4 7、1 4 8,係作爲正側(高壓側 本紙張尺度適用中國國家標準(CNS ) Μ規格(21〇><297公釐1 ' 573206 A7 五、發明説明(3』 、-~τ Ί 5 8,及多數 )可變電阻電路,具備控制電路1 5 7、1 3 P通道薄膜電晶體1 6 7、1 6 8,可變€阻電路1 4 5 (讀先閲讀背面之泣意事項再填寫本頁) 、1 4 6,除施加之基準電壓之位準不同以外均和可%祖 阻電路1 4 5、1 4 6具同一機能。亦即,於控制電路 1 5 7、1 5 8被輸入4位元之顯示影像之階層信號D 2 〔1 : 0〕,各P通道薄膜電晶體1 6 7、1 6 8互相並 接,該連接點分別接於輸出端子t 1或t 2。控制電路 1 5 7、1 5 8之輸出端子a、d連接之p通道薄膜電晶 體1 6 7、1 6 8導通時之電阻値設爲R 3,輸出端子b 、e連接之P通道薄膜電晶體1 6 7、16 8導通時之電 阻値設爲R 2 ,輸出端子c、f連接之p通道薄膜電晶體 1 6 7、1 6 8導通時之電阻値設爲R 1。 上述構成中,於某一幀期間,如圖1 4 A所示,D 1 〔3 : 〇〕 、D2 〔3 :〇〕之階層信號#1— #6產生 ,由輸出端子 Snl、Sn3、Sn5、Sp2、Sp4 、S p 6分別依序輸出“ 1 “之信號,於奇數號信號線 S L 1、S L 3、S L 5如圖1 5 ( b )所示,產生低電 經濟部智慧財產局員工消費合作社印製 壓側之1 6段類比電壓,於偶數號信號線S L 2、S L 4 、S L 6如圖1 5 ( a )所示,產生高電壓側之1 6段類 比電壓, 之後,於次一幀期間,如圖1 4 B所示之階層信號被 輸入,由輸出端子Sn2、Sn4、Sn6、Spl、 S P 3、S p 5分別輸出“ 1 “之信號,則於奇數號信號 線S L 1、S L 3、S L 5如圖1 5 ( a )所示,與階層 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 573206 A7 B7 五、發明説明(35) 對應產生高電壓側之1 6段電壓,於偶數號信號線S L 2 ' S L 4、S L 6如圖1 5 ( b )所示,與階層對應產生 低電壓側之1 6段電壓, 如上述對每一幀重複圖1 4 A、1 4 B之動作,則當 階餍信號0時爲最大振幅,階層信號1 5時爲最小振幅之 類比電壓,亦即與階層對應之1 6段振幅之交流電壓依序 被施加於各信號線,藉該交流電壓驅動液晶。 依本實施形態,以各信號線S L 1 - S L 6與取樣電 路1 2 5之連接點爲分壓點,於各信號線S L 1 — S L 6 %加各基準電壓或各基準電壓被分壓之電壓,因此,在不 增加基準電壓-信號線間電阻情況下,可增加基準電壓-^準電壓間電阻之同時,可減少基準電壓間電流,即使高 Μ析度或高畫面速率之影像顯示裝置(液晶顯示裝置)亦 可減少影像顯示裝置之消費電力。 經濟部智慧財產局員工消費合作社印製 n —1-5 i! —1 - -II II-i ' ! 1 j I· -1= I = (請先閲讀背面之注意事項再填寫本頁) 以下依圖1 7說明驅動電路1 0 2之第3實施形態。 本實施形態之驅動電路1 〇 2,係由可變電阻電路1 4 5 ' 146、147、148,及取樣電路125構成,於 驅動電路1 〇 2外部設置與D Α轉換電路1 4 1、1 4 2 ' 143、144相當之DA轉換元件171 — 174, 及放大器元件1 7 5 — 1 7 8,其他構成則同圖1 6。 D A轉換元件1 7 1、1 7 2、放大器元件1 7 5、 1 7 6,係作爲負側(低壓側)數位/類比轉換電路,具 備和圖1 0之DA轉換元件6 1、6 2、放大器元件6 3 、6 4同一機能。亦即,於d A轉換元件1 7 1、1 7 2 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -38- 573206 A7 ______ B7
五、發明説明(W 之輸入端子I N被輸入4位元之顯示影像之階層信號D 1 〔3 : 2〕,由5各D A轉換元件1 7 1、1 7 2,如圖 1 8所示響應於4位元之顯示影像之階層信號之中上位2 位元之階層信號D 1 〔 3 : 2〕,而由輸出端子A 〇 u t 與階層對應地,將負側(低壓側)基準電壓V L 0、 V L 1、V L 2、V L 3、V L 4分別介由放大器元件 175、176輸出至可變電阻電路145、146。 另外,D A轉換元件1 7.3 ' 1 7 4、放大器元件 1 7 7、1 7 8,係作爲正側(高壓側)數位/類比轉換 電路,具備和圖1 0之DA轉換元件6 1、6 2、放大器 元件6 .3、6 4同一機能。亦即,於D a轉換元件1 7 3 、1 7 4之輸入端子I N被輸入4位元之顯示影像之中上 位2位元之階層信號D 2〔 3 : 2〕時,由輸出端子 \ . A 〇 u t與階層對應地,將正側(高壓側)基準電壓 VH〇、VH1、VH2、VH3、VH4 分別輸出至可 變電阻電路147、148。 經濟部智慧財產局員工消費合作社印製 上述構成中,於某一幀期間,如圖1 4 A所示,D 1 〔3:0〕、D 2〔 3 : 0〕之階層信號# 1 一 # 6產生 ,由輸出端子 Sn 1、Sn3、Sn5、Sp2、Sp4 、S p . 6分別依序輸出“ 1 “之信號,於奇數號信號線 SL1、SL3、SL5如圖15 (b)所示,產生低電 壓側之1 6段類比電壓,於偶數號信號線S L 2、S L 4 、S L 6如圖1 5 ( a )所示,產生高電壓側之1 6段類 比電壓, 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -39- 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(37) 之後,於次一幀期間,如圖1 4 B所示之階層信號被 輸入,由輸出端子Sn2、Sn4、Sn6、Spl、 S P 3、S p 5分別輸出“ 1 “之信號,則於奇數號信號 線S L 1、S L 3、S L 5如圖1 5 ( a )所示,與階層 對應產生高電壓側之1 6段電壓,於偶數號信號線S l 2 、S L· 4、S L· 6如圖1 5 ( b )所示,與階層對應產生 低電壓側之1 6段電壓, 如上述對每一幀重複圖1 4 A、1 4 B之動作,則當 階層信號0時爲最大振幅,階層信號1 5時爲最小振幅之 類比電壓,亦即與階層對應之1 6段振幅之交流電壓依序 被施加於各信號線,藉該交流電壓驅動液晶。 依本實施形態,以各信號線S L 1 - S L 6與取樣電 路1 2 5之連接點爲分壓點,於各信號線S L 1 - S L 6 施加各基準電壓或各基準電壓被分壓之電壓,因此,在不 增加基準電壓-信號線間電阻情況下,可增加基準電壓-基準電壓間電阻之同時,可減少基準電壓間電流,即使高 解析度或高畫面速率之影像顯示裝置(液晶顯示裝置)亦 可減少影像顯示裝置之消費電力。 (圖面之簡單說明) 圖1 :本發明之影像顯示裝置之第1實施形態之構成 方塊圖。 圖2 :本發明之驅動電路之第1實施形態之電路構成 圖。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) -40- 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(y 圖3 A、3 B :控制電路之邏輯構成之說明圖。 圖4 :驅動電路之等效電路之說明圖。 圖5 :控制電路之動作說明之波形圖。 圖6 :階層信號與信號線上產生之電壓間之關係說明 圖。 圖7 :本發明之驅動電路之第2實施形態之電路構成 圖。 圖8 A、8 B、8 C :控制電路之邏輯構成之說明圖 〇 圖9 :驅動電路之等效電路之說明圖。 圖1 0 :本發明之驅動電路之第3實施形態之電路構 成圖。 圖1 1 : DA轉換元件之輸入電壓與輸出電壓之關係 說明圖。 圖1 2 :本發明之影像顯示裝置之第2實施形態之構 成方塊圖。 圖1 3 :本發明之驅動電路之第4實施形態之電路構 成圖。 圖1 4A、1 4B :驅動電路之幀週期之動作說明之 時序流程圖。 圖1 5 :輸入驅動電路之階層信號與信號線上產生之 電壓間之關係說明圖。 圖1 6 :本發明之驅動電路之第5實施形態之電路構 成圖。 (請先閱讀背面之注意事項再填寫本頁) 装· 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇x297公釐) -41 - 573206 A 7 B7 五、發明説明(3θ〜 圖1 7 :本發明之驅動電路之第6實施形態之電路構 成圖。 · (却先閱讀背面之>i意事項再填艿本頁) 圖1 8 : D Α轉換元件之輸入電壓與輸出電壓之關係 說明圖。 (符號說明) 1、 絕緣基板 2、 驅動電路 3、 掃描電路 · 4、 信號線 5、 掃描線 6、 薄膜電晶體 / 7、 電容 — 8、 電壓-電流轉換電路 9、 發光元件 經濟部智慧財產局員工消費合作社印製 2 1、2 2、D A轉換電路 2 3、取樣電路 2 4、2 5、2 8、控制電路 2‘ 6、2 7、薄膜電晶體 2 9、薄膜電晶體 4 1、4 2、D A轉換電路 4 3、4 4、可_電阻電路. 4 6、4 7、控制電路 4 8、4 9、控制電路 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 573206 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(4(i 5 1、5 2、薄膜電晶體 5 3、5 4、薄膜電晶體 6 1、6 2、D A轉換元件 63、64、放大器元件 1 0 1、絕緣基板 1 0 2、驅動電路 1 0 3、掃描電路 1 0 4、信號線 1〇5 、掃描線 1 0 6、薄膜電晶體 1 0 7、電容 1 0 8、顯示電極 121、122、123、124、DA轉換電路 1 2 5、取樣電路 1 2 6、1 2 7、控制電路 1 2 8、1 2 9、控制電路 1 3 1、1 3 2、薄膜電晶體 1 3 4、1 3 5、薄膜電晶體 1 3 6、η通道薄膜電晶體 1 3 7、ρ通道薄膜電晶體 1 3 8、控制電路 1 3 9、控制電路 1 4 1、1 4 2、1 4 3、1 4 4、D Α 轉換電路 1 4 5、1 4 6、1 4 7、1 4 8、可變電阻電路 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -43- 573206 A7 B7 五、發明説明(41) 1 5 1, 、1 5 2 、1 5 3 、 1 5 4 Λ 控 制 電 路 1 5 5、 ‘ 1 5 6 、1 5 7 Λ 1 5 8 Λ 控 制 電 路 1 6 1、 ‘ 1 6 2 、η 通 道 薄 膜 電 晶 體 1 6 3、 ‘ 1 6 4 、Ρ 通 道 薄 膜 電 晶 體 Πϋ 1 6 5、 ‘ 1 6 6 、η 通 道 薄 膜 電 晶 體 1 6 7 、 ‘ 1 6 8 、Ρ 通 道 薄 膜 電 晶 體 1 7 1 - -1 7 4 、D A 轉 換 元 件 1 7 5 - -1 7 8 、放大 器 元件 II ..... 1!- In ι_^ϋ Bum— m I ml am ί ϋϋ HI 一 ^ (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) -44-