TW529246B - Symmetric clock receiver for differential input signals - Google Patents
Symmetric clock receiver for differential input signals Download PDFInfo
- Publication number
- TW529246B TW529246B TW090115146A TW90115146A TW529246B TW 529246 B TW529246 B TW 529246B TW 090115146 A TW090115146 A TW 090115146A TW 90115146 A TW90115146 A TW 90115146A TW 529246 B TW529246 B TW 529246B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- current
- output
- output signal
- patent application
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/04—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback
- H03K3/05—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback using means other than a transformer for feedback
- H03K3/06—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback using means other than a transformer for feedback using at least two tubes so coupled that the input of one is derived from the output of another, e.g. multivibrator
- H03K3/08—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback using means other than a transformer for feedback using at least two tubes so coupled that the input of one is derived from the output of another, e.g. multivibrator astable
- H03K3/09—Stabilisation of output
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/153—Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
- H03K5/1534—Transition or edge detectors
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/10—Distribution of clock signals, e.g. skew
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/00006—Changing the frequency
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Logic Circuits (AREA)
Description
529246 A7 B7 五、發明説明(1 ) 背景 1 · 技術範圍. 本文關於時鐘接收器及特別爲時鐘接收器電路,其接收 完全差動時鐘信號及從每次轉換產生受控制之時鐘脈波。 2.相關技藝之説明 用於時鐘裝置之較高時鐘比率,例如時鐘接收器在其執 行標準係從裝置之一世代增加到下面世代之積體電路中係 理想。例如,產生備有用於時鐘裝置之雙資料速率(DDR) 同步動態隨機存取記憶體(SDRAM)新需求之優點。這些目 標包含: A: 延遲匹配在一上升時鐘邊緣到一内部時鐘對應一下 降時鐘邊緣到一内部時鐘(備有雙速率)之間級變得更重 要;及 B:正及負時鐘輸入接腳之AC阻抗應該匹配完全良好。 參考圖1,一以接收器10爲基礎之標準差動放大器不能 完全良好執行A及B之需求。内部節點OUTN及OUTP之阻 抗藉由強度之排列差動如此米勒镇合之效應係遠大於輸入 VINP (例如CK)(用於較大系統,這使其難以用於一系統時 鐘裝置以支援一良好對稱性時鐘信號)。 如圖2所示,時鐘信號CK及/CK係藉由差動放大器20接 收。脈波產生器電路22使用從一正邊緣產生之一脈波,及 本脈波,一起備有從一反向負邊緣產生之一脈波(藉由反 相器23),係加以使用(藉由一 OR功能24)產生一雙資料速 率脈波。然而,本架構不可以在每種情形中滿足目標A及 -4- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 529246
B。圖2之電路包含一額外反相器23,其可以產生時脈失 配。 爲試圖執行目標A及B,已經提出一種例如在圖3中所揭 不説明之架構。本架構包含二差動放大器30。CK及/CK信 號係輸入到每個放大器30之相反輸入節點。脈波產生器Μ 在放大器30之輸出之每個上升邊緣上產生脈波。輸出係藉 由OR功能34加以0R以備有一雙速率輸出。本架構之缺點 係局電流消耗(因爲第二脈波產生器及第二放大器)及二分 離脈波產生器32加以使用引起時脈失配。 因此,存在用於一時鐘裝置之一需求,其備有對稱或匹 配延遲輸出時鐘脈波及最小電源消耗。 發明概述 根據本發明,一時鐘 及一第二輸出信號之一 時鐘信號之輸入。一開 擇一藉由相關於第一電 出仏號及第二輸出信號 通過開關镇合於第一電 輸入到其之第一輸出信 含用於根據第一輸出信 一輸出。控制信號係從 在另一實施例中,第 差動放大器可以包含用 一及第二輸出信號。電 電路級包含用於 路級用於藉由選 所產生之第一輸 一第二電路級係 用於整形從開關 。第二電路級包 輸出時鐘脈波之 電路包含用於備有一第一輸出信號 第一電路級。第一 關係_合於第一電 路級之一控制信號 切換’^輸出極性。 路級。第二電路級 號及第二輸出信號 號及第二輸出信號 時鐘脈波產生。-一電路級可以包含一差動放大器。 於一第一電流之一電流鏡以產生第 流鏡可以包含其產生第一輸出信號 本紙張尺纽財 -5- X 297公釐) 529246 A7 B7 五、發明説明(3 ) 之一第一電流鏡部分及其產生第二輸出信號之一第二電流 鏡部分,其中第一及第二電流鏡部分係可以相關於控制信 號之選擇。差動放大器可以包含一用於產生第一電流之直 流電流負載以產生第一及第二輸出信號。差動放大器可以 _ 包含用於產生一第一電流之一第一電流源以產生第一及第 二輸出信號及用於產生一第二電流之一第二電流源,如此 在第二電路級之輸出之磁滯係加以控制。磁滯係可以藉由 Η —(Ifirst-Isecond/2)/gni 給 ’ 其中 Ifirst 係弟 電流 ’ Isecond 係 第二電流及gm係差動放大器之轉換傳導。 時鐘脈波較佳係產生用於輸入時鐘信號之上升及下降邊 緣二者。電路可包含一耦合於開關之驅動器,驅動器可包 含藉由第二級之輸出驅動之轉換閘,用於產生控制信號之 驅動器用於開關。脈波整形器可以包含一自我重置脈波產 生器。第一電路級可包含一完全差動電流鏡放大器。第一 電路級可包含備有一重疊串聯負載之一差動放大器。 根據本發明,一雙資料速率電路包含用於備有一第一輸 出信號及一第二輸出信號之一差動放大器之一第一電路 級。第一電路級包含用於時鐘信號之輸入,及第一級包含 用於藉由相關於一控制信號之差動放大器所產生之第一輸 出信號及第二輸出信號其中之一切換一輸出極性之一轉換 閘。一第二電路級係耦合於第一電路級_,及第二電路級包 含一用於接收第一輸出信號及第二輸出信號之脈波產生器 及產生係從脈波產生器輸出之相關於第一輸出信號及第二 輸出信號之時鐘脈波。一觸發開關根據脈波產生器之一輸 -6- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 529246 A7 B7 五、發明説明 (4 ) 出產生控制 信號。 在其 它實 施例中,差動 放大器可以包含用於一第一 電 流 之一電 流鏡 以產生第一及 第二輸出信號。電流鏡可以 包 含 其產生 第一 輸出信號之一 第一電流鏡部分及其產生第 二 輸 出信號 之一 第二電流鏡部 分,其中第一及第二電流鏡 部 分 係可以 相關 於控制信號之 選擇。差動放大器可以包含 一 用 於產生 第一 電流之直流電 流負載以產生第一及第二輸 出 信 號。差 動放 大器尚可以包含用於產生一第一電流之一 第 一 電流源 以產 生第一及第二 輸出信號及用於產生一第二 電 流 之一第 一汜 流源,如此在 第二電路級之輸出之磁滯係 加 以 控制。 磁滯係可以藉由H=(Ifirst-Isecond/2)/gm給定,其中Ifirst 係第一 電流 ,工second係第二電流及gm係差動放大器之轉換 傳導。 時鐘 脈波較佳係產 生用於輸入時鐘信號之上升 及 下 降邊緣 二者 。觸發開關可 以包含藉由第二電路級之輸 出 驅 動之轉換閘 ,及驅動器產 生用於轉換閘之控制信號。 脈波 產生器 可以 包含一自我重 置脈波產生器。第一電路級 可 以 包含一 重疊 串聯負載差動 放大器。第一電路級可以包含 一 完全差 動電 流鏡放大器。 從下 面説 明實施例之詳 細之説明,.其係併同附加之 圖 式 閱讀, 本發 •明之這些及其它目標,特性及優點將顯 得 明 顯。 圖式簡 單説 明 本揭 π將 以備有參考下 面圖式之較佳實施例之詳細 説 明 方式出 現, 其中: -7- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 529246 A7 B7 五、發明説明(5 ) 圖1係一習知時鐘接收器之簡示圖; 圖2係利用二脈波產生器以備有一雙資料速率之一習知 時鐘接收器之簡示圖; 圖3係利用二脈波產生器及二放大器以備有一雙資料速 率之一習知時鐘接收器之簡示圖; 圖4係本發明利用一脈波產生器及一觸發開關/驅動器以 備有一雙資料速率之簡示圖; 圖5係揭示圖4之本發明時鐘接收器之一第一級之藉由觸 發切換驅動控制信號所控制之一開關之簡示圖; 圖6 A係本發明利用一差動放大器,一開關或轉換閘及一 脈波產生器之一時鐘接收器之其它實施例之説明簡示圖; 圖6B係在圖6A中之本發明相關於一 RCRVOUT信號之用 於控制開關或轉換閘之一觸發開關/驅動器之簡示圖; 圖6C及6D係圖6A及圖6B之本發明電路所利用之説明參 考電路之簡不圖; 圖7A係本發明利用備有一重疊串聯負載之一差動放大器 之一時鐘接收器之其它實施例之簡示圖; 圖7B係利用圖7A之本發明電路之一説明參考電路之簡示 圖; 圖8係本發明利用備有一額外電流源及一 DC負載之一完 全差動放大器之一時鐘接收器之其它實施例之簡示圖;及 圖9係本發明利用可選擇電流鏡之一時鐘接收器之其它 實施例之簡示圖。 -8- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 529246 A7 B7 五、發明説明(6 ) 較佳實施例之詳細説明 本發明備有其接收一完全差動時鐘信號及產生控制時鐘 脈波切斷每次(上升及下降)轉換之電路。來自脈波之下降 及上升邊緣之延遲匹配非常良好,其係一主要用於應用之 特性,例如雙資料速率裝置,例如DDR-SDRAMs (雙資料 速率同步動態隨機存取記憶體)。其它應用及裝置係也加 以考慮。本發明之接收器對其之正及負輸入節點較佳出現 一相等阻抗負載。 可以瞭解的是,在圖4、5、6 A-6D、7 A-B,8及9中揭示 之電路可以在複數不同架構中執行。在圖式中揭示之架構 係説明及不應因此架構而限制本發明。例如,電晶體或二 極體之極性可加以切換,例如PFET對NFET及語音多面 性。本發明將以一雙資料速率時鐘接收器之項目之方式敘 述説明,其它電路可以受益於利用本發明。例如,本發明 可使用於沒有雙邊緣偵測之正常時鐘接收器。 現在對其中遍布於一些圖式中之參考數字識別類似或相 同元件之圖式參考詳細之細節,請先參考圖4,一接收器 電路100係相關於本發明之實施例揭示。電路100有效最小 化電流消耗及藉由利用其可以產生一反相信號1〇4(根據一 控制信號106之邏輯狀態)之一輸入級102最大化延遲匹 配。在一實施例中,控制信號106係藉由一驅動器或其備 有從架構之輸出OUT取得之每個脈波觸發之一觸發開關 108觸發。一脈波整形器112備有來自從輸入級102接收之 負邊緣之時鐘脈波。在OUT具有一正脈波在其上面時,開 -9 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 529246 A7 B7 五、發明説明(7 ) 關108傳送反相或控制信號106到輸入級102以產生輸入級 102之輸出104切換極性。這係可以藉由一轉換閘、切換裝 置或在輸入級102中所包含之其它電路執行。以這種方 式,OUT之正脈波產生信號106以反相輸入級102之輸出 (104)產生負邊緣。以這種方式,脈波整形器112以一雙資 料速率接收負邊緣及轉換輸入爲在OUT之時鐘脈波。因爲 來自上升及下降時鐘邊緣(CK及/CK)之脈波發展係在非常 相同電路中產生,有利於一電路執行運作沒有重疊輸入級 (例如包含放大器)或脈波產生器,這減少在脈波之間之延 遲(例如較佳匹配,因此,最大化延遲匹配)及減少電流消 耗(例如電源需求)_。 用於輸入接收級102之許多可能執行皆可考慮,其中一 些考慮將在下面敘述説明。 參考圖5,一電路揭示其包含一接收器單元之一輸入級 200。輸入級200較佳包含一差動放大器204。差動放大器 204有利於備有如理想之藉由選擇電流^及。之一内建磁 滯。磁滯係可以藉由HUa/UVgm大致給定,其中gm係 轉換傳導。以這種方式,在輸出OUT之磁滯係可以妥善控 制。差動放大器204包含二負載元件206及208。在一實施 例中,負載元件206及208包含P型場效電晶體(PFET)。在 其它實施例中,負載元件206及208包含其它類型電流源、 電阻器,二極體或在該技藝中已知之電路以控制電流。在 其中PFET係利用於負載元件206及208之實施例中,P通道 電晶體之一閘極電壓較佳係從其匹配^之一電流(例如12)產 -10- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 529246 A7 B7 五、發明説明(8 ) 生。Ii較佳係藉由一電流源210備有,其係可以藉由適當 尺寸之電晶體(例如一場效電晶體(FET))實施。時鐘邊緣 (CK及/CK)係在電晶體212及214之閘極輸入以致能放大器 204。CK代表用於放大器204之VINP及/CK代表用於放大器 204之VINN。一觸發開關216係包含於在放大器204之OUTP 及OUTN之間切換。觸發開關216較佳係一電子開關,其包 含至少一其係相關於一 IN VERT信號加以切換之轉換閘(例 如MOS轉換閘)。INVERT信號係可以以複數方式產生。在 一較佳實施例中,INVERT信號係如圖4所示產生。以這種 方式,輸出(OUT)係加以利用如用於觸發開關ι〇8(圖4)之 回授。觸發開關1Ό8產生INVERT信號,其切換放大器204 到0UTN或0UTP之一輸出。在切換係執行時,例如,輸出 OUT之負邊緣係遇到(參閲圖4)。以這種方式,在輸出out 係備有一雙資料速率。OUTN及OUTP尚備有正及負邊緣。 正邊緣係有利於加以切斷,因此只備有負邊緣通過開關 216。然後負邊緣係整形成爲用於在一第二級220中之時鐘 脈波之正邊緣。在圖5中説明揭示如一反相器222之一脈波 整形器218係加以利用從負邊緣以產生時鐘脈波。其它問 或電路也可以使用於脈波整形。脈波整形器218也備有時 鐘脈波之脈波寬度。如那些習於此技者已知,其係瞭解極 性(例如負或正邊緣)如同電晶體類型(例如N型場效電晶體 (NFET)或P型場效電晶體(PFET))係可由此加以切換。 參考圖6A4D,本發明之一説明實施例之一接收器電路 之架構係加以揭示。在圖6A中,一接收器電路3〇〇包含一 __-11 - I紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公爱) -
裝 訂
529246 A7 B7 五、發明説明(9 ) 第一級302,其較佳包含一差動放大器303,及一第二級 305,其係揭.示具有一自我重置脈波產生器304。在圖6B 中,一觸發開關或驅動器306係加以揭示其連接於脈波產 生器304及第一級302之一轉換閘或開關308。 在本實施例中,觸發開關306利用四個轉換閘310,其係 使用於根據一 RCRVOUT信號及一用於控制轉換閘308之參 考節點信號RN產生一 invertP及一 invertN信號。轉換閘308 切換在節點312在相關於invertP及invertN信號之OUTN及 OUTP之間之輸出以備有負邊緣時鐘信號到脈波產生器 304。第二級305包含一重置電路314,其使用反相器315產 生 RN信號、resetl 信號及 reset2信號。RN、resetl 及 reset2 信號適合分別致能/抑制電晶體316、3 18及320。在RN及 reset2致能電晶體316及320之導通時,一正邊緣係通過到 RCRVOUT,在resetl允許導通通過電晶體318時,在係藉 由反相器322從一負邊緣轉換之後一正邊緣係也通過到 RCRVOUT 〇反相器329及322係非對稱以備有一較快反應 時間。本方法在每個反相器中之電晶體之強度係難以改進 速度。例如,反相器322及329可以分別包含一弱P電晶體 及一強N電晶體及一強P電晶體及一弱N電晶體。 重置電路314也包含一相關於信號np之重置之時脈之 NAND閘325。在一電晶體323係一上升邊緣驅動器時一電 晶體321係一下降邊緣驅動器。電晶體321及323係不在相 同之時間上防止在輸出信號中之電流重疊。其包含可加以 調整以備有一用於輸出信號之給定脈波寬度之反相器之一 -12- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 529246 A7 B7 五、發明説明(1〇 ) 延遲線327係可以備有。延遲線327之反相器係類似於反相 器3 33及可以偶數數目之方式增加或飽和。 電流源324藉由利用電晶體328備有電流h。電流12係藉 由利用電晶體330備有。電晶體328及電晶體330大部分以 飽和方式運作。一 Ιι及12之控制比率係藉由一 VREFP產生 器3 32確保。在一實施例中,用於h之數値係大約400微安 培,及用於12之數値係大約250微安培。這些電流備有所 需要之磁滯控制以減少在時鐘信號之間之延遲失配。 在節點312輸出之轉換係藉由轉換閘308瞭解。雖然其它 產生器係可以加以利用,一在級305中之非對稱自我重置 驅動器/脈波產生器較佳係加以利用。在本例子中,非對 稱自我重置驅動器/脈波產生器允許良好磁滯控制。磁滯 係可以在大約-40mV到大約+ 40mV之間。磁滯係也可以加 入以調整到其它數値。 藉由發明者所執行之模擬結果顯示一 DC電流負載可以 在先前技藝通常使用之負載上(參閱例如圖1)備有一速度 優點。本發明之DC電流負載可以包含電阻器元件、二極 體或在線性範圍内運作之電晶體。有利,DC負載組成一 DC電流源,其備有一速度優點。 在一實施例中,全部延遲係藉由在先前技藝電路上大約 50%-100%之減少。例如,大約950 ps之延遲減少到相關 於本發明之大約500 ps - 650 ps。從電流鏡停止所減少之 增益係藉由延遲(電流鏡之)之閉鎖及出現於節點OUTN及 OUTP之DC電源所減少之負載以過度補償。 -13- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 529246 A7 B7 五、發明説明(11 ) 本發明之其它優點係如比較於圖1之電流鏡之輸入共同 模式反射(在VINN及VINP之間)。用於本發明之共同模式 反射範圍係一高於如比較於圖1及消除米勒效應之臨界電 壓。本發明可以電阻器,具有一阻抗,例如,2-4千歐姆 (有一在2-2. 5伏特之間之支援電壓)代替電晶體3 3 0。圖6B 之觸發開關306可以包含一主從式D型正反器。脈波產生 器304可以包含一如揭示之自我重置驅動器類型。 圖6C及6D揭示參考電流產生器電路350及3 60。電路350 藉由利用具有其閘極及源極加以連接及連接於NFET之閘 極及源極及支援電壓之間之一阻抗負載356之一 NFET電晶 體354產生VIREF &電路360包含其具有VIREF施加於其閘 極之一 NFET 364。一 PFET 366備有VIREFP,其係利用在 圖6A中之VREFP產生器332之電流源。 參考圖7A,一接收器電路之一第一級400係相關於本發 明加以揭示,其包含一重疊串聯負載402。轉換閘或開關 308係用於如上面説明在OUTN及OUTP之間切換力π以包 含。實際上,重疊串聯負載402代表一額外差動放大器。 級400之一優點係備有米勒效應之消除所增加之速度。在 圖7A中揭示之電阻器係運作及係可以加以移開。圖7B揭 示一用於產生VIREFP2之説明電路440。 參考圖8,一接收器電路之一第一級500另一實施例係相 關於本發明加以揭示。一完全差動放大器502係備有,其 中一電流鏡504包含一用於備有12之DC元件506。DC元件 可以包含二極體507 (如所示)、電阻器,及或在線性範圍 -14- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 529246 A7 B7 五、發明説明(12 ) 中運作之電晶體。如果電阻器係利用於DC元件506,電阻 器較佳包含少量千歐姆之範圍中之一數値,在用於Ιι之數 値係大約400微安培,及用於12之數値係大約250微安培時 大約2-4千歐姆。電晶體508及509致能/抑制電流源510及 511以產生OUTP及OUTN信號。OUTP及OUTN信號係相關 於轉換閘308 (例如圖6A之金屬氧化物半導體(MOS)轉換閘) 加以切換。 參考圖9,本發明之另外實施例係揭示。在本實施例 中,一可切換電流鏡電路602係加以利用。電路602包含其 係藉由invertN信號致能之一第一電流鏡603及其係藉由 invertP信號致能之一第二電流鏡604。 具有用於對稱時鐘接收器之説明較佳實施例用於差動輸 入信號(其係試圖係説明及不限制),其係詮釋修改及級化 係可以藉由習於此技者以上面技術之觀點之方式完成。其 係因此瞭解改級係可以如藉由附加申請專利範圍概述其係 在本發明之範圍及精神内之本發明之特定實施例所揭示之 方式完成。藉由專利法所要求之所有備有本發明之細節及 特性之説明,其係加以申請及想要藉由專利所保護之部分 係在附加申請專利範圍中提出。 -15- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
Claims (1)
- 529246 、申請專利範圍 L ~種時鐘電路,其包含: 第一電路級,用於備有一第一 ==…含用於時St第二輸 級所產生之第[:弟、級’以猎由選擇藉由第-電路 义町屋生i罘一輸出信號及第二 輸出極性;及 衔出4唬中之一切換_ —第二電路級,係通過開關耦合於第— 電路級用於整形從開關輸入之 一 輸出信號,第二電路勿以^號及第二 號及裳# 輸出用於根據第一輸出信 波產輸出信號輸出時鐘脈波,控制信號係從時鐘脈 2. 如申請專利範圍第之電路,其中第—電路級包本— 差動放大器。 " 3. :申:專利範園第2項之電路’其中差動放大器包含— 電流鏡用於產生一第一電流以產生第一及第二輸出信 號0 〇 4·如申請專利範圍第3項之電路,其中電流鏡包含—第— 電流鏡部分其產生第一輸出信號及一第二電流鏡部分其 產生第二輸出信號,其中第一及第二電流鏡部分係可: 相關於控制信號之選擇。 ^ 5.如申請專利範圍第2項之電路,其中差動放大器包含一 直流負載用於產生一第一電流以產生第一及第二輪出 號。 & 6·如申請專利範圍第2項之電路,其中差動放大器包含: -16- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) I 訂 經 濟 部 智 慧 財 產 局 員 工 消 費 合 社 印 529246 A8 B8 C8 D8 申請專利範圍 % /Μ, /ΛΤ' 輸出信號;及 第二電流源,係產生 电流以產生第一及第 第 電流,如此在第二電辟 經濟部智慧財產局員工消費合作社印製 級之輸出之磁滞係加以控制。 又如申請專利範圍第6項之電路,其中磁滞係藉由Η=(ΐ- I…。nd/2)/gm給定,其中Ifirst係第—電流,工…㈣係第二^ 流及gm係差動放大器之轉換傳導。 8. 如申請專利範圍第!項之電路,其中時鐘脈波係產生用 於輸入時鐘信號之上升及下降邊緣二者。 9. 如申請專利範圍第1項之電路,叾中進一步包含一驅鸯 器韓合於開關’驅動器包含-轉換問藉由第二級之輸i 所驅動,驅動器用於產生用於開關之控制信號。 讥如申請專利範園第”員之電路,其中脈波整形器包含一 自我重置脈波產生器。 11·如申請專利範圍第丄項之電路,其中第一電路級包含一 完全差動電流鏡放大器。 I2·如申$青專利範圍第1 ^5乏雨^ 廿, 、 礼固米·1貝(兒路,其中第一電路級包含一 差動放大器備有一重疊_聯負载。 13· —種雙資料時鐘電路,其包含: -第-電路級,用於備有一第—輸出信號及一第二赛 出信號,第-電路級其包含用於時鐘信號之輸入,第一 電路級包含輸入用於時鐘信號,第—電路級包含_制 間::藉由選擇藉由差動放大器相關於—控制信號所j 生之第-輸出信號及第二輸出信號中之一切換一輸出相 請 先 閲 讀 背 之 注 意 事 項I 再, 填 禽 頁 裝 訂 聲 -17- 529246 A8 B8 C8 D8 六、申請專利範圍 性; 一第二電路級,係耦合於第一電路級,第二電路級包 含一脈波產生器用於接收第一輸出信號及第二輸出信號 及產生時鐘脈波係從脈波產生器相關於第一輸出信號及 第二輸出信號輸出;及 一觸發開關,用於根據脈波產生器之一輸出產生控制 信號。 14·如申請專利範圍第13項之電路,其‘中差動放大器包含一 黾流叙用於產生一第一電流以產生第一及第二輸出信 號。 11如申請專利範ϋ第14項之電路,其中電流鏡包含一第一 電流鏡邵分其產生第一輸出信號及一第二電流鏡部分其 產生第二輸出信號,其中第一及第二電流鏡部分係可以 相關於控制信號之選擇。 16·如申請專利範圍第13項之電路,其中差動放大器包含一 直流負載用於產生一第一電流以產生第一及第二輸出信 17_如申請專利範圍第13項之電路,其中差動放大器包含: 經濟部智慧財產局員工消費合作社印製 一第一電流源,係產生一第一電流以產生第一及第二 輸出信號;及 一第二電流源,係產生一第二電流,因此在第二電路 級之輸出之磁滯係加以控制。 18·如申請專利範圍第17項之電路,其中磁滯係藉由 H=(Ifirst-Iseconci/2)/gm給定,其中Ifirst係第一電流,lsecond係 -18· 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公" _ ^29246申睛專利範圍 第二電流及gm係差動放大器之轉換傳導。 申叫專利範圍第13項之電路,其中時鐘脈波係產生用 於輸入時鐘信號之上升及下降邊緣二者。 20·如申請專利範圍第13項之電路,其中觸發開關包含轉換 閘藉由第二電路級之輸出所驅動,驅動器用於產生轉換 閘之控制信號。 21.如申請專利範圍第13項之電路,其中脈波產生器包含— 自我重置脈波產生器。 ^ 22·如申請專利範圍第13項之電路,其中第一電路級包含_ 差動放大器備有一重疊_聯負载。 23·如申請專利範圍第13項之電路,其中第一電路級包含_ 完全差動電流鏡放大器。 ----------- 訂·--------. (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 -19 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/598,349 US6294940B1 (en) | 2000-06-21 | 2000-06-21 | Symmetric clock receiver for differential input signals |
Publications (1)
Publication Number | Publication Date |
---|---|
TW529246B true TW529246B (en) | 2003-04-21 |
Family
ID=24395203
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW090115146A TW529246B (en) | 2000-06-21 | 2001-06-21 | Symmetric clock receiver for differential input signals |
Country Status (5)
Country | Link |
---|---|
US (1) | US6294940B1 (zh) |
EP (1) | EP1334555A2 (zh) |
KR (1) | KR100735941B1 (zh) |
TW (1) | TW529246B (zh) |
WO (1) | WO2001099278A2 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103840802A (zh) * | 2012-11-20 | 2014-06-04 | 辉达公司 | 矩阵相位检测器 |
US9471091B2 (en) | 2012-11-28 | 2016-10-18 | Nvidia Corporation | Periodic synchronizer using a reduced timing margin to generate a speculative synchronized output signal that is either validated or recalled |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6486713B2 (en) * | 2001-02-23 | 2002-11-26 | Micron Technology, Inc. | Differential input buffer with auxiliary bias pulser circuit |
GB2390945B (en) * | 2001-08-24 | 2004-03-10 | Fujitsu Ltd | Switching circuitry |
US6614279B2 (en) * | 2001-08-29 | 2003-09-02 | Intel Corporation | Clock receiver circuit for on-die salphasic clocking |
US7288980B2 (en) * | 2002-11-05 | 2007-10-30 | Ip-First, Llc | Multiple mode clock receiver |
US9438209B2 (en) | 2014-12-29 | 2016-09-06 | International Business Machines Corporation | Implementing clock receiver with low jitter and enhanced duty cycle |
US20210111709A1 (en) * | 2019-10-09 | 2021-04-15 | Semiconductor Components Industries, Llc | Methods and system for a resettable flip flop |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US583456A (en) | 1897-06-01 | Buoy for locating sunken vessels | ||
DE2039732B2 (de) * | 1970-08-10 | 1973-08-23 | Siemens AG, 1000 Berlin u 8000 München | In integrierter schaltkreistechnik realisierbare schaltungsanordnung zur ableitung von impulsen einer polaritaet aus allen zustandsaenderungen einer binaeren zeichenfolge |
US3828347A (en) * | 1973-05-24 | 1974-08-06 | Singer Co | Error correction for an integrating analog to digital converter |
US4760289A (en) | 1986-08-04 | 1988-07-26 | International Business Machines Corporation | Two-level differential cascode current switch masterslice |
US4906943A (en) | 1988-09-05 | 1990-03-06 | Siemens Aktiengesellschaft | Differential operational amplifier with common mode feedback |
US5719576A (en) | 1992-07-13 | 1998-02-17 | Siemens Aktiengesellschaft | Capacitor array digital/analog converter with compensation array for stray capacitance |
DE4223000C2 (de) | 1992-07-13 | 1995-04-27 | Siemens Ag | Digital-Analog-Wandler mit gewichtetem kapazitiven Wandlernetzwerk |
JP2630272B2 (ja) * | 1994-08-25 | 1997-07-16 | 日本電気株式会社 | 半導体集積回路 |
DE19536195A1 (de) * | 1995-09-28 | 1997-04-03 | Siemens Ag | Schaltungsanordnung zur Frequenzverdoppelung |
US6023615A (en) * | 1995-11-29 | 2000-02-08 | Motorola, Inc. | Method for controlling a diversity receiver apparatus in a radio subscriber unit |
US5781037A (en) * | 1996-07-18 | 1998-07-14 | United Microelectronics, Inc. | Method and apparatus for an address transition detection circuit |
US6043694A (en) | 1998-06-24 | 2000-03-28 | Siemens Aktiengesellschaft | Lock arrangement for a calibrated DLL in DDR SDRAM applications |
-
2000
- 2000-06-21 US US09/598,349 patent/US6294940B1/en not_active Expired - Lifetime
-
2001
- 2001-06-21 KR KR1020027017339A patent/KR100735941B1/ko not_active IP Right Cessation
- 2001-06-21 WO PCT/US2001/019878 patent/WO2001099278A2/en active Application Filing
- 2001-06-21 EP EP01984046A patent/EP1334555A2/en not_active Withdrawn
- 2001-06-21 TW TW090115146A patent/TW529246B/zh not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103840802A (zh) * | 2012-11-20 | 2014-06-04 | 辉达公司 | 矩阵相位检测器 |
US9471091B2 (en) | 2012-11-28 | 2016-10-18 | Nvidia Corporation | Periodic synchronizer using a reduced timing margin to generate a speculative synchronized output signal that is either validated or recalled |
Also Published As
Publication number | Publication date |
---|---|
WO2001099278A9 (en) | 2002-10-10 |
WO2001099278A2 (en) | 2001-12-27 |
KR100735941B1 (ko) | 2007-07-06 |
US6294940B1 (en) | 2001-09-25 |
KR20030028486A (ko) | 2003-04-08 |
WO2001099278A3 (en) | 2003-05-22 |
EP1334555A2 (en) | 2003-08-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20070075761A1 (en) | Pulse-based flip-flop | |
US20080180139A1 (en) | Cmos differential rail-to-rail latch circuits | |
US20030160644A1 (en) | High-speed fully balanced differential flip-flop with reset | |
US6933755B2 (en) | Output driving circuit for maintaining I/O signal duty ratios | |
US20060049852A1 (en) | Sense amplifier with low common mode differential input signal | |
US6222411B1 (en) | Integrated circuit devices having synchronized signal generators therein | |
US6696874B2 (en) | Single-event upset immune flip-flop circuit | |
US8797077B2 (en) | Master-slave flip-flop circuit | |
US6472920B1 (en) | High speed latch circuit | |
TW529246B (en) | Symmetric clock receiver for differential input signals | |
JP3739646B2 (ja) | 入力バッファ回路 | |
US20230333162A1 (en) | Flip-flop circuitry | |
TW478256B (en) | Waveform correction circuit | |
US20020135396A1 (en) | Circuit for receiving and driving a clock-signal | |
US10536147B1 (en) | Level shifter | |
US9438212B2 (en) | Concurrent true and complement signal generation | |
JP3524880B2 (ja) | 低スキュー信号発生回路 | |
TW442831B (en) | An input receiver for limiting current during reliability screening | |
US10944385B1 (en) | Delay circuit that accurately maintains input duty cycle | |
KR100266667B1 (ko) | 펄스발생기 | |
KR100457336B1 (ko) | 더블 에지 트리거 플립 플롭 회로 | |
JP2020053813A (ja) | フリップフロップ回路及び半導体装置 | |
US7400172B2 (en) | Miller capacitance tolerant buffer element | |
WO2005074134A1 (en) | A delay circuit | |
KR20000026568A (ko) | 저소모 전력용 단일 위상 래치 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |