TW486615B - Expanding memory access control device and method of computer system - Google Patents
Expanding memory access control device and method of computer system Download PDFInfo
- Publication number
- TW486615B TW486615B TW089120280A TW89120280A TW486615B TW 486615 B TW486615 B TW 486615B TW 089120280 A TW089120280 A TW 089120280A TW 89120280 A TW89120280 A TW 89120280A TW 486615 B TW486615 B TW 486615B
- Authority
- TW
- Taiwan
- Prior art keywords
- memory
- operating frequency
- aforementioned
- frequency
- computer system
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
- G06F13/1689—Synchronisation and timing concerns
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Memory System (AREA)
Description
486615 A7 -- B7 五、發明說明(1 ) 【發明之所屬技術領域】 本發明係關於電腦系統之記憶體存取控制裝置及方法 ’特別是關於個人電腦系統之擴張記憶體之存取控制裝置 及方法。 【背景技術】 近年來,伴隨電腦系統特別是個人電腦系統之用途多 樣化,與電腦系統之處理速度之提升一齊地,被強烈要求 增加可以處理之資料量。 處理速度之提升以被內藏在電腦系統之CPU之動作時 脈頻率之提升,以及系統內之記憶體、之動作頻率與提升轉 送資料之總線之動作頻率可以實現。 對於處理資料量之增加要求,一般以在個人電腦系統 標準配備之記憶體追加擴張記憶體以對應。 與CPU同樣地,在此被追加之擴張記憶體也被設定特 定之動作頻率。習知上,擴張記憶體之動作頻率一般雖爲 6MHz,但是近年來,動作頻率快至100MHz之擴張記憶體 已被販售於市場。 一般,擴張記憶體以包含記憶體本體與儲存包含動作 頻率之記憶體資訊之儲存部之記憶體模組卡被販售。此記 憶體資訊儲存部係以可抹除可程式唯讀記憶體(EPROM ) 形成。藉由在被設置於個人電腦之插槽裝置記憶體模組卡 以擴張記憶體。 可是裝置於設置在PC之插槽用之記憶體模組卡之連接 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂----------線· 經濟部智慧財產局員工消費合作社印製 -4- 486615 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(2 ) 器形狀在被設定之記憶體之動作頻率爲66MHz之記憶體模 組卡(以下,單稱爲6 6 Μ Η z記憶卡)與搭載被設定之記憶 體之動作頻率爲1 OOMHz之記憶體之記憶體模組卡(以下’ 稱爲100MHz記憶卡)被形成爲完全相同。 因此,弄錯而引起將與被設定在電腦系統之本來之動 作頻率不同之動作頻率之記憶卡裝置於擴充槽。例如,具 有在電腦系統內之記憶體總線之動作頻率被設定爲1 0 0 Μ Η z 之電腦之擴充記憶體槽裝置動作頻率爲6 6 M H z之記憶卡之 危險性。如將不同動作頻率之記憶卡裝置於擴充槽中,被 擴張之記憶體模組之動作頻率無法適應資料轉送之記憶體 總線之動作頻率之故,電腦系統引起誤動作。 此種動作頻率不同之記憶體模組之誤裝置在電腦系統 具有複數之擴張記憶體用插槽時,特別容易發生。例如’ 電腦系統具有2個之擴張記憶體用插槽時’有同時裝置 66MHz言己1意卡與100MHz言己1意卡之情形。 即,在習知之個人電腦系統中,有無法適應系統內之 總線之動作頻率之擴張記憶體被裝置於插槽爲其原因’電 腦系統引起誤動作之問題。 【發明之槪要】 本發明係解決上述之問題者’目的在於提供:在爲了 增加個人電腦系統之記憶體容量而被裝置之記憶體模組卡 之動作頻率與被設定於電腦系統之動作頻率不同之情形’ 藉由限制該擴張記憶體模組卡之使用,可以防止個人電腦 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------------訂---------線Φ (請先閱讀背面之注意事項再填寫本頁) -5- 486615 經濟部智慧財產局員工消費合作社印製 A7 五、發明說明(3 系統之誤動作之記憶體控制裝置及控制方法。 爲了達成此目的,本發明之特徵爲具備: 裝置記憶體模組之裝置部;以及 讀取被裝置於此裝置部之記憶體模組之資訊之手段; 以及 與前述記憶體模組交換資訊用之記憶體總線;以及 控制前述記憶體模組之動作之記憶體控制器;以及 因應前述讀取手段讀取之關於記憶體模組之動作頻率 之資訊, 進行動作控制之控制手段。 如依據此種構成之電腦系統,即使在動作頻率不同之 記憶體被裝置之情形,藉由限制其之使用,可以防止誤動 作。 進而,依據本發明之記憶體控制方法,其特徵爲具備 在電腦系統之建立時,由記憶體模組讀出關於該記憶 體模組之動作頻率之資訊之步驟;以及 依據讀出之資訊,判定記憶體模組之動作頻率是否適 合於記憶體總線之動作頻率設定之判定步驟;以及 進行因應此判定結果之處理之步驟。 如依據此種構成之記憶體控制方法,即使在動作頻率 不同之記憶體模組被裝置之情形’藉由限制其之使用,可 以防止誤動作。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 丨卜----------f--------訂---------線參 (請先閱讀背面之注意事項再填寫本頁) -6 - 486615 A7 ______ B7 五、發明說明(4 ) 【發明之實施形態】 說明依據本發明之記憶體控制裝置及方法之合適之實 施形態。圖1係顯示使用於依據本發明之電腦系統之擴張 記憶體控制裝置之主要部份之構成方塊圖。本實施形態之 電腦系統例如爲膝上型電腦或筆記型電腦等之個人電腦系 統(PC ),具備2個之擴張記憶體用插槽。 即,圖1所示之PC 10之主要部份爲以:CPU11、 Host-PCI卡12、周邊元件連接/工業標準架構(PCI/ISA )卡13、BI0S-R0M14、第1之15、第2之擴張記憶體用 插槽16、第1之類比開關17、第2之類比開關18、CPU( 處理器)總線1、周邊元件連接(PCI )總線2、工業標準 架構(ISA )總線3、記憶體總線4所構成。第1記憶體模 組卡20被裝置於第1擴張記憶體用插槽1 5,第1記憶體模 組卡2 1被裝置於第2記憶體擴張用插槽1 6。 CPU 1 1依據作業系統(0S )之控制,控制包含系統 BIOS之各種應用程式之實行。Host-PCI卡12係以雙方向接 續CPU總線1與PCI總線2之卡裝置。記憶體控制器1 2 1被 內藏於Host-PCI卡12。第1以及第2擴張記憶體用插槽13 、1 5分別透過被分歧之記憶體總線4被接續於記憶體控制 器1 2 1,進行對於被裝置在各別之插槽1 3、1 5之§3彳思體f吴 組卡20、21之存取控制。 如上述般地,即使爲不同之動作頻率之記憶體模組卡 ,連接器形狀相同之故,可以裝置於擴張用記憶體用插槽 15、16,現在,假定動作頻率爲66MHz之記憶體模組卡20 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注音?事項再填寫本頁} ---I---訂-------I · 經濟部智慧財產局員工消費合作社印製 卡20、21分別被設置電 EEPROM ) s201 、 202 , 經濟部智慧財產局員工消費合作社印製 486615 A7 B7 五、發明說明(5 ) 被裝置於第1擴張記憶體用插槽15,動作頻率爲100MHz 之記憶體模組卡2 1被裝置於第2擴張記憶體用插槽1 6之情 形。 另一方面,記憶體總線4之標準之動作頻率爲1 00MHz 。即,藉由記憶體控制器1 2 1之記憶體模組卡20、2 1之存 取控制係透過動作頻率爲1 00MHz之記憶體總線4進行。 又,記憶體總線之動作頻率之設定可以變更。在此情 形,記憶體控制器1 2 1適當選擇設定由時脈產生器(未圖 示出)所被供給之動作時脈信號,以使記憶體總線4動作 記憶體模組卡20、2 1係分別由基板以及被裝置於其上 之複數之同步DRAM晶拧所構成。進而’在各記憶體模組 氣可抹除可程式唯讀記憶體( 記憶個別之記憶體模組之動作頻率 、記憶體大小、製造商等之屬性資訊。 對被設置於記憶體模組卡之EEPROM內之資訊儲存方 法或讀取方法之詳細係依循美國Intel公司發行之規格書( PC SDRAM Serial Presence Detect(SPD) Specification Revision 1.2A,December 1997 )之公開揭不。 由分別被裝置於第1以及第2擴張記憶體用插槽1 5、 1 6之記憶、體模組卡內之EEPROM讀取資料用之信號線路被 導出。如圖示般地,由被裝置於第1擴張記憶體用插槽W 之記憶體模組卡20內之EEPROM201讀取資料用之信號線 202透過第1類比開關17,被接續於PCI-ISA卡19。同樣 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注音?事項再填寫本頁) -·ϋ n l_i ·_1 ϋ n n 一-0、 an ϋ ·ϋ |_1 I ϋ I i -8- 486615 A7 __ B7____ 五、發明說明(6 ) 地,由被裝置於第2擴張記憶體用插槽1 6之記憶體模組卡 21內之EEPR0M211讀取資料用之信號線路212透過第2類 比開關18、透過信號線222、被共通接續於PCI-ISA卡19 。由記憶體模組卡內之EEPROM讀取資料用之信號線路可 以利用I2C總線等之串列儒線。 第1以及第2類比開關17、18之ΟΝ/OFF動作係藉由 被設置於PCI-ISA卡13內之開關控制電路131來之開關信 號而被控制。藉由由開關控制電路1 3 1藉由透過信號線1 33 、135之開關信號,使第1以及第2類比開關17、18依序 〇N/〇FF,可以交互存取第1擴張記憶體模組卡20內之 EEPROM201以及第2擴張記憶體模組卡21內之EEPROM21 1 〇 如此在依據本發明之擴張記憶體控制裝置中,透過與 記憶體總線4獨立之I2C:總線之信號線路202、212,由各 記憶體模組卡之EEPROM20 1、2 1 1讀取記憶體之動作頻率 ,在即使動作頻率不同之記憶體模組卡被錯誤裝置之情形 ,也可以正常進行對各記憶體之存取控制。 PCI-ISA卡13係以雙方向接續PCI總線2與ISA總線3 ,如前述般地,設置:ΟΝ/OFF控制類比開關17、18,透 過I2C總線20 2、212,讀取存取EEPROM201、21 1用之開 關控制電路131。對於此EEPROM201、211之讀取存取以 及第1以及第2類比開關17、18之ΟΝ/OFF控制係藉由被 儲存在基本I/O系統(BIOS ) -ROM14內之系統BIOS 141而 實行。 表紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) •丨丨I —丨丨丨訂丨丨丨丨II丨-· 經濟部智慧財產局員工消費合作社印製 -9 - 486615 A7 B7 五、發明說明(7 ) 經濟部智慧財產局員工消費合作社印製 於本實施形態中,爲了進行後述之信息顯示,顯示監 視器15與在系統BIOS 141之控制下,控制顯示監視器15之 圖形控制器20透過PCI總線2被接續著。 BI〇S-R〇M14係記憶系統BI0S14者,可以做程式之重 寫地藉由快閃記憶體而構成◦系統BIOS以實模式(real mode )動作地構成。 電腦系統之電源ON:時或再啓動時,爲了自己診斷硬體 零件之正常動作而被實行之P〇ST(Power_〇N Self Test :電 源開啓自我測試)例程142被包含在系統BIOS 141。進而, 控制各種I/O裝置用之裝置驅動器與設定系統環境用之 BIOS設定例程,以及實行各種SMI處理用之系統管理程式 (run time )等也被包含在系統BIOS 141。 在POST例程142中,與通常之硬體檢查以及初期化用 之例程一齊地,也包含檢查擴張記憶體模組卡之動作頻率 ,在不適合電腦系統之動作頻率之動作頻率之擴張記憶體 模組卡被裝置之情形,於顯示監視器1 5顯示信息畫面用之 例程。 圖2係說明圖1所示之電腦系統之電投入之POST處 理動作之說明流程圖。電腦系統之電源一被投入,系統 BIOS被啓動,POST處理被開始(步驟S101 )。 首先,藉由使第1類比開關1 7與第2類比開關1 8依序 0N/0FF,由分別被裝置於第1擴張記憶體用插槽15以及第 2擴張記憶體用插槽1 6之記憶體模組2 1 0、2 1 1之各 EEPR0M讀取記憶體模組 之屬性資訊(步驟S102 藉由 (請先閱讀背面之注意事項再填寫本頁) --------訂---------· 本紙張尺度適用中國國豕標準(CNS)A4規格(210 X 297公爱) -10- 486615 經 濟 部 智 慧 財 產 局 員 工 消 費 合 作 社 印 製 Α7 Β7 五、發明說明 (8 ) 此 屬 性 資 訊 讀 取 動作 讀取 被裝置於各插槽之記體f旲組 爲 具 有 哪 種 屬 性 〇 接 著 依 據 讀取 之 屬性 資訊資料,判定被裝置於擴張 記 憶 體 插 槽 之 全 部之 記 憶體 模組之動作頻率是否適合於電 腦 系 統 內 之 動 作 頻率 100MH z (步驟 S103 )。 在 被 裝 置 之 全部 之 記憶 體模組之動作頻率爲100MHz之 情 形 ( 步 驟 S103 之Yes ):, 實行通常之記憶體模組之建立 動 作 ( 步 驟 S104 )0 另 — 方 面 在系 統 BIOS判定於被裝置之擴張記憶體模 組 之 中 不 適 合 於電 腦 系統 內之動作頻率100MHz之動作頻 率 爲 66MHz 之 記 憶體 模 組被 包含之情形(步驟S103之No ) ? 系 統 BIOS將該旨意之警告信息顯示於顯示監視器15之 同 時 發 出 整 告 口畢聲 ( 步驟 S105 )。顯示此警告信息後, 系 統 BIOS終止建立動作(步驟S106 )。 又 9 於 顯 示 於顯 示 監視 器1 5之警告信息中,通知動作 頻 率 爲 66MHz 之 擴張 記 憶體 模組被裝置之故,停止建立一 事 〇 其 它 也 可 以 附加 催 促不 適當之記憶體模組之更換、去 除 之 信 息 0 例 如 ,也 可 以特 別指定動作頻率爲66kHz之記 憶 體 模 組 被 錯 誤 裝置 之 插槽 ,顯示去除被裝置之記憶體模 組 之 信 息 〇 也 可 以 對 於 顯示 裝 置不 進行信息顯示,在檢測不適當 之 記 憶 體 模 組 之 裝置 之 際, 使被設置於電腦系統本體之 LED 等 之 顯 示 器 閃燈 而 警告 之。 如 依 據 本 實 施形 態 ,於 POST例程中,可以檢測電腦系 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) J -11 - I I I I I 訂 請 先 閱 讀 背 & 之 注 意 事 項 再 填 寫 本 頁 ▲ 486615 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(9 ) 統之標準動作頻率具有1 00MHz以外之動作頻率之擴張記憶 體模組之裝置之同時,在檢測其之情形,藉由停止系統之 建立動作,可以防止系統之誤動作。 圖3係說明本發明之第2實施形態之流程圖。 第1實施形態係檢測出具有標準外之動作頻率之擴張 記憶體模組之情形,只要不更換該記憶體模組,使之做電 腦系統之建立,第2實施形態係依據記憶體模組之裝置狀 況,藉由在動作施加一部份限制,使之可以做電腦系統之 建立。又,本實施形態實行之電腦系統與圖1所示構成相 同,假定記憶體總線4之標準動作頻率爲1 00MHz。 電腦系統之電源一被投入,系統BIOS 141被啓動, POST處理被開始(步驟S201 )。 即,藉由使第1類比開關1 7與第2類比開關1 8依序 0N/0FF,由分別被裝置於第1擴張記憶體用插槽15以及第 2擴張記憶體用插槽1 6之記憶體模組2 1 0、2 1 1之各 EEPR0M讀取言己憶體模組之屬性資訊(步驟S202 )。藉由 此屬性資訊讀取動作,讀取被裝置於各插槽之記憶體模組 爲具有哪種之屬性。 接著,依據讀取之屬性資訊資料,判定被裝置於擴張 記憶體插槽之全部之記憶體模組之動作頻率是否適合於電 腦系統內之動作頻率100MHz (步驟S103 )。 在被裝置之全部之記憶體模組之動作頻率爲1 00MHz之 情形(步驟S20 3之Yes ),實行通常之記憶體模組之建立 動作(步驟S204 )。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------------訂---------線ft (請先閱讀背面之注音2事項再填寫本頁) 12- 486615 A7 五、發明說明(1C)) (請先閱讀背面之注咅?事項再填寫本頁) 另一方面’在系統BIOS判定於被裝置之擴張記憶體模 組之中,不適合於電腦系統內之動作頻率1 〇〇MHz之動作頻 率爲66MHz之記憶體模組被包含之情形(步驟S203之No )’系統BIOS依據讀取之屬性資訊資料,判定被裝置之擴 張記憶體模組是否全部爲66MHz之動作頻率(步驟S205 ) 。在判定被裝置之記憶體模組之動作頻率全部爲66MHz之 情形(步驟S205之Yes ),系統BIOS爲了配合擴張記憶體 模組之動作頻率,變更記憶體控制器1 2 1之設定,將記憶 體總線4之動作頻率設定爲66MHz後,進行電腦系統建立 動作(步驟S206 )。 另一方面,在判定被裝置之記憶體模組之動作頻率不 全部爲66MHz,100MHz:之記憶體模組混合存在之情形(步 驟S205之N〇),將該旨意之警告信息顯示於顯示監視器 15之同時,發出警告嗶聲(步驟S207 )。顯示此警告信息 後,系統BIOS終止建立動作(步驟S 208 )。 經濟部智慧財產局員工消費合作社印製 如此一來,於初期設定中,在將記憶體之標準動作頻 率設定於100MHz之電腦系統之擴張插槽只裝置動作頻率爲 66MHz之言己憶體模組之情形,藉由變更系統之標準動作頻 率,可以有效活用被裝置之記憶體模組。又,在將系統之 標準動作頻率變更爲66MHz而進行建立之情形,也可以顯 不其之旨意,通知使用者。使用者見到此變更通知,可以 檢討記憶體模組之更換… 在以66MHz可以使100MHz記憶體模組動作之情形,被 裝置之記憶體模組判定爲100MHz者與66MHz者混合存在之 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -13-
486615 A7 B7 五、發明說明(11 ) 情形(步驟S 205之No ):,不中止系統之建立動作,使記憶 體總線之動作頻率爲66MHz,以使之使用全部之記憶體模 組,可以繼續電腦系統之建立動作。 到底是中止系統建立動作,或是記憶體模組設定爲可 以共通動作之動作頻率,可以由使用者選擇。在系統建立 中途,想要選擇這些之設定之情形,在步驟S205之No與步 驟S207之間,或步驟S207之後,追加輸入使用者之選擇結 果之步驟即可。特別是如果在步驟S207之後,使用者選擇 之際,可以提供到底重視可以使用之記憶體容量或動作頻 -π邢一紐々成舀刺齡々咨翊 〇 圖4係說明本發明之第3實施形態之流程圖。本實施 形態與第2實施形態同樣地,係依據記憶體模組之裝置狀 t 況,於系統之動作施加一部份限制,使之可以做系統之建 立。又,本實施形態之電腦系統之記憶體總線4之標準動 作頻率爲100MHz。 電腦系統之電源一被投入,系統BIOS 141被啓動, POST處理被開始(步驟S301 )。 即,即,藉由使第1類比開關17與第2類比開關1 8依 序0N/0FF,由分別被裝置於第1擴張記憶體用插槽15以 及第2擴張記憶體用插槽1 6之記憶體模組2 1 0、2 1 1之各 EEPR0M讀取記憶體模組之屬性資訊(步驟S302 )。藉由 此屬性資訊讀取動作,讀取被裝置於各插槽之記憶體模組 爲具有哪種之屬性。 接著,依據讀取之屬性資訊資料,判定被裝置於擴張 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公t )
-----------# (請先閱讀背面之注音心事項再填寫本頁) I 訂 經濟部智慧財產局員工消費合作社印製 -14 - 經濟部智慧財產局員工消費合作社印製 486615 A7 _____B7_ 五、發明說明(12 ) 記憶體插槽之全部之記憶體模組之動作頻率是否適合於電 腦系統內之動作頻率100:MHz (步驟S 303 )。 在被裝置之全部之記憶體模組之動作頻率爲1 00MHz之 情形(步驟S303之Yes ),實行通常之記憶體模組之建立 動作(步驟S 304 )。 另一方面,在系統BIOS判定於被裝置之擴張記憶體模 組之中,不適合於電腦系統內之動作頻率100MHz之動作頻 率爲66MHz之記憶體模組被包含之情形(步驟S303之N〇 ),系統BIOS依據讀取之屬性資訊資料,判定被裝置之擴 靈意體模組是否全部爲66MHz之動作頻率(步驟S 305 ) 。在判定被裝置之記憶體模組之動作頻率全部爲66MHz之 情形(步驟S 3 05之Yes ),系統BIOS爲了配合擴張記憶體 模組之動作頻率,變更記憶體控制器1 2 1之設定,將記憶 體總線4之動作頻率設定爲66MHz後,進行電腦系統建立 動作(步驟S206 )。 ; 另一方面,在判定被裝置之記憶體模組有1 00MHz者與 66MHz者混合存在之情形,系統BIOS只使用100MHz言己憶 體模組地,設定記憶體控制器1 2 1以進行建耷(步驟S307 )。又,此時,也可以以警告信息等將支援外(100MHz以 外)之記憶體模組被裝置一事通知使用者。 如此一來,即使在動作頻率不同之記憶體模組被裝置 之情形,藉由設定爲只使用指定之記憶體模組,可以防止 電腦系統之誤動作,建立系統而使用。本實施形態適合於 即使在不適當之動作頻率之記憶體模組被裝置之情形,也 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ' -15- (請先閱讀背面之注意事項再填寫本頁) ---訂--------'線: 486615 A7 B7 五、發明說明(13 ) 暫且要使用電腦系統之情形。 (請先閱讀背面之注音?事項再填寫本頁) 與第2實施形態之變形例同樣地,於本實施形態中, 在被判定爲被裝置之記憶體模組爲100MHz者與66MHz者混 合存在之情形(步驟S 305之No ),代替只使用100MHz模 組,也可以使總線之動作頻率成爲66MHz,可以使用全部 之記憶體模組。此變形例可以實施於以66MHz能使100MHz 記憶體模組動作之情形。只使用1 00MHz記憶體模組,或記 憶體模組設定爲可以共通動作之動作頻率可以由使用者選 擇。 . -一實施形態申,f爷屬擴張記憶體模組之 頻率雖然假定爲66MHz與100MHz之2種類,但是其以外之 動作頻率也可以適用。又,即使動作頻率之種類增加,也 同樣可以對應。 如以上說明般地,如依據本發明,即使在電腦系統內 之記憶體總線之標準動作頻率不同之擴張記憶體被裝置於 插槽之情形,藉由限制其之使用/可以防止電腦系統之誤 動作。 經濟部智慧財產局員工消費合作社印製 【圖面之簡單說明】 藉由參考圖面之以下之詳細說明,可以理解本發明之 更完全之理解與伴隨發明之很多之優點。 圖1係顯示依據本發明之個人電腦系統之實施形態之 主要部份之系統構成方塊圖。 圖2係顯示依據本發明之個人電腦系統之電源投入時 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -16-
五、 發明說明(μ ) 之建立動作之第一實 施形態之流程圖 _ 3係顯示依據本發明之個人電腦系統之電源投入時 之建立動作之第二實施形態之流程圖。 圖4係顯示依據本發明之個人電腦系統之電源投入時 之建立動作之第3實施形態之流程圖。 主要元件對照表 1 CPU總線 2 PCI總線 4 20、21 30 31 121 131 141
丄。^ ^ a|vqn F\y]K 記憶體總線 記憶體模組 顯示監視器 圖形控制器 記憶體控制器 開關控制電路 系統BIOS ---------------- (請先閱讀背面之注意事項再填寫本頁) ---訂---------線· 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -17-
Claims (1)
- 486615 A8 B8 C8 D8 六、申請專利範圍 1 . 一種電腦系統,其特徵爲具備·’ (請先閱讀背面之注意事項再填寫本頁) 裝置具有包含特定之Κι作頻率之屬性資訊之記憶體模 組之手段;以及 以被設定之動作頻率,進行與被裝置於前述裝置手段 之記憶體模組之資料更換之手段;以及 由被裝置於前述裝置手段之記憶體模組之前述屬性資 訊讀取前述記憶體模組特定之動作頻率之手段;以及 判定以前述讀取手段所讀取,前述記憶體模組之特定 之動作頻率是否適合於被設定在前述資料更換手段之動作 ——頻率之手段;以及-- 因應前述判定手段之判定,控制建立處理之手段。 2 .如申請專利範圍第1項記載之電腦系統,其中前述 判定手段在判定前述記憶體模組之特定之動作頻率不適合 於被設定在前述資料更換手段之動作頻率之情形,前述控 制手段中止前述建立處理。 3 .如申請專利範圍第1項記載之電腦系統,其中更具 有變更控制被設定於前述資料更換手段之動作頻率之手段 經濟部智慧財產局員工消費合作社印製 前述判定手段在判定前述記憶體模組之特定之動作頻 率不適合於被設定在前述資料更換手段之動作頻率之情形 ,前述變更控制手段進行使被設定於前述資料更換手段之 動作頻率與前述記憶體模組之特定之動作頻率一致之設定 變更。 4 . 一種電腦系統,其特徵爲具備: 1紙張尺度適用中國國家標準(€\5)八4規格(210父297公釐) -18- 486615 A8 B8 C8 D8 六、申請專利範圍 裝置分別具有包含特定之動作頻率之屬性資訊之複數 之記憶體模姐用之複數之插槽手段;以及 被共通接續於前述複數之插槽手段,以被設定之指定 之動作頻率進行與前述複數之各各之記憶體模組之資料更 換之記憶體總線;以及 於前述複數之各各之記憶體模組以特定之動作頻率讀 取之複數之讀取手段;以及 依序切換前述複數之讀取手段之複數之切換手段;以 及 -判定器過前墨切換手段,依序讀取之前沭各各之, 體模組之特定之動作頻率是否適合於被設定在前述記憶體 總線之動作頻率之手段;以及 因應前述判定手段之判定結果,控制建立處理之手段 〇 5 ·如申請專利範圍第4項記載之電腦系統,其中前述 判定手段在判斷前述複數之各各之記憶體模組之特定之動 作頻率之中,包含不適合於被設定在前述記憶體總線之動 作頻率設定之動作頻率之情形,前述控制手段禁止該不適 合之動作頻率之記憶體模組之使用。 6 ·如申請專利範圍第4項記載之電腦系統,其中進而 具備變更控制前述記憶體總線之動作頻率之手段' 前述判定手段在判斷前述複數之各各之記憶體模組之 特定之動作頻率之中,包含不適合於被設定在前述記憶體 總線之動作頻率設定之動作頻率之情形’前述變更控制手 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐 1 ~ -19- -----— (請先閱讀背面之注意事項再填寫本頁) 、vm f 經濟部智慧財產局員工消費合作社印製 486615 A8 B8 C8 D8 、申請專利範圍 段將前述記憶體總線之動作頻率設定變更爲前述複數之記 憶體模組可以共通動作之指定之動作頻率。 7 ·如申請專利範圍第4項記載之電腦系統,其中前述 判定手段在判斷透過前述讀取手段所讀取之前述複數之各 各之記憶體模組之特定之動作頻率全部相同’而且’與被 設定於前述記憶體總線之之動作頻率不同之情形’前述變 更控制手段將前述記憶體總線之動作頻率設定變更爲與前 述複數之記憶體模組共通之動^ , 0 ! (請先閲讀背面之注意事項再填寫本頁) 率相同。 •如申請專利範圍第1項威4¾¾¾記載之電腦系統, 婦 將關於被判定爲前述特定之動作頻率不適合於被設定 在前述記憶體總線之動作頻率之記憶體模組之資訊輸出於 前述輸出手段。 9 · 一種記憶體控制方法,其係一種適用於透過記憶 體總線與被裝置於插槽之記憶體模組進行資料交換之電腦 系統之建立診斷處理之記憶體控制方法,其特徵爲具備: 經濟部智慧財產局員工消費合作社印製 讀出被裝置於前述插槽之記憶體模組之特定之動作頻 率資訊之讀出步驟;以及 判定被讀出之前述記憶體模組之特定之動作頻率資訊 是否與被設定在前述記憶體總線之動作頻率合適之判定步 驟;以及 因應前述判定結果,控制前述建立診斷處理之步驟。 10 ·如申請專利範圍第9項記載之記憶體控制方法, 其中在前述判定步驟中,在判定被裝置於前述插槽之記憶 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -20- 經濟部智慧財產局員工消費合作社印製 486615 A8 B8 C8 D8 穴、申請專利範圍 體模組之特定之動作頻率不適合於被設定在前述記憶體總 線之動作頻率之情形,在前述控制步驟中止前述建立診斷 處理。 1 1 ·如申請專利範圍第9項記載之記憶體控制方法, 其中更具備:變更控制前述記憶體總線之動作頻率之步驟 在前述判定步驟中,在判定前述記憶體模組之特定之 動作頻率不適合於被設定在前述記憶體總線之動作頻率之 情形,在前述變更控制步驟設定變更前述記憶體總線之動 I頻率爲基合^前述記億濃模組之動作頻率之動作規 12 · —種記憶體控制方法,其係一種適用於透過記憶 體總線與被裝置於插槽之記憶體模組進行資料交換之電腦 系統之建立診斷處理之記憶體控制方法,其特徵爲具備: 依序讀出被裝置於前述複數之各各之插槽之複數之記 憶體模組之特定之動作頻率資訊之讀出步驟;以及 判定前述依序被讀出之複數之各各之記憶體模組之特 定之動作頻率資訊是否與被設定在前述記憶體總線之動作 頻率合適之判定步驟;以及 因應前述判定結果,控制前述複數之記憶體模組之建 立動作之步驟。 1 3 .如申請專利範圍第1 2項記載之記憶體控制方法, 其中更具備:變更設定前述記憶體總線之動作頻率之步驟 於前述判定步驟中,在判定具有適合於被設定在前述 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) IU---------#------訂_------ΛΎ (請先閱讀背面之注意事項再填寫本頁) -21 - 486615 A8 B8 C8 D8 六、申請專利範圍 記憶體總線之動作頻率之特定之動作頻率之記憶體模組與 具有不適合於被設定在前述記憶體總線之動作頻率之特定 之動作頻率之記憶體模組混合存在之情形,在前述變更設 定步驟將前述記憶體總線之動作頻率設定爲前述複數之記 憶體模組可以動作之共通知動作頻率。 14 ·如申請專利範圍第12項記載之記憶體控制方法, 其中在前述判定步驟中,在判定具有適合於被設定在前述 記憶體總線之動作頻率之特定之動作頻率之冗彳思體彳吴組與 具有不適合於被設定在前述記憶體總線之動作頻率之特定 夕動作鎇銮夕記憶體樟組混合存存之情形制步驟 控制不使用具有不適合於前述記憶體總線之特定之動作頻 率之動作頻率之記憶體模組 1 5 ·如申請專利範圍第9項1 2項記載之記憶體 控制方法,其中更具備:輸出信息段, 將在前述判定步驟中判定之具有與被設定在前述記憶 體總線之動作頻率不適合之動作頻率之記憶體模組之資訊 輸出於前述信息輸出手段。 , 0 II f請先閱讀背面之注意事項再填寫本頁} 、言 Ψ. 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -22-
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP29804199A JP4409681B2 (ja) | 1999-10-20 | 1999-10-20 | 情報処理装置及び情報処理装置のメモリ制御方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW486615B true TW486615B (en) | 2002-05-11 |
Family
ID=17854367
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW089120280A TW486615B (en) | 1999-10-20 | 2000-09-29 | Expanding memory access control device and method of computer system |
Country Status (3)
Country | Link |
---|---|
US (1) | US6792561B1 (zh) |
JP (1) | JP4409681B2 (zh) |
TW (1) | TW486615B (zh) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001265708A (ja) * | 2000-03-16 | 2001-09-28 | Toshiba Corp | 電子機器及び電子機器の基板 |
US7111102B2 (en) * | 2003-10-06 | 2006-09-19 | Cisco Technology, Inc. | Port adapter for high-bandwidth bus |
US7370238B2 (en) * | 2003-10-31 | 2008-05-06 | Dell Products L.P. | System, method and software for isolating dual-channel memory during diagnostics |
US7681023B2 (en) * | 2004-04-30 | 2010-03-16 | Hewlett-Packard Development Company, L.P. | Method for ensuring optimal memory configuration in a computer |
JP4616586B2 (ja) * | 2004-06-30 | 2011-01-19 | 富士通株式会社 | メモリ初期化制御装置 |
US20070079032A1 (en) * | 2005-09-30 | 2007-04-05 | Intel Corporation | Serial signal ordering in serial general purpose input output (SGPIO) |
KR100897601B1 (ko) | 2006-12-29 | 2009-05-14 | 삼성전자주식회사 | 시스템의 오작동 방지를 위한 비휘발성 메모리 모듈 및이를 구비한 시스템 |
TW200915176A (en) * | 2007-09-19 | 2009-04-01 | Asustek Comp Inc | Method for setting actual operation frequency of memory and setting module thereof |
JP5119882B2 (ja) * | 2007-11-21 | 2013-01-16 | 富士通株式会社 | メモリクロック設定機能を有する情報処理装置およびメモリクロック設定方法 |
JP2010267096A (ja) * | 2009-05-15 | 2010-11-25 | Sharp Corp | 情報処理装置 |
JP6271886B2 (ja) * | 2012-08-09 | 2018-01-31 | キヤノン株式会社 | 調整動作を実行可能な装置、装置の調整動作を制御する制御方法、情報処理装置、その制御方法及びプログラム |
US11163885B2 (en) | 2017-04-21 | 2021-11-02 | Hewlett-Packard Development Company, L.P. | Firmware outputted keyboard code to enter operating system state |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5471587A (en) * | 1992-09-30 | 1995-11-28 | Intel Corporation | Fractional speed bus coupling |
US5566325A (en) * | 1994-06-30 | 1996-10-15 | Digital Equipment Corporation | Method and apparatus for adaptive memory access |
US5564054A (en) * | 1994-08-25 | 1996-10-08 | International Business Machines Corporation | Fail-safe computer boot apparatus and method |
JPH08305629A (ja) | 1995-04-25 | 1996-11-22 | Internatl Business Mach Corp <Ibm> | メモリ・アクセス制御装置及びメモリ・アクセス制御方法、コンピュータ・システム |
US5787294A (en) * | 1995-10-13 | 1998-07-28 | Vlsi Technology, Inc. | System for reducing the power consumption of a computer system and method therefor |
JPH1196069A (ja) | 1997-09-17 | 1999-04-09 | Hitachi Ltd | メモリ動作制御方法 |
KR100578112B1 (ko) * | 1998-10-16 | 2006-07-25 | 삼성전자주식회사 | 메모리 클럭 신호를 제어하는 컴퓨터 시스템 및그 방법 |
US6529967B1 (en) * | 1999-09-09 | 2003-03-04 | International Business Machines Corporation | System for monitoring and detecting difference voltage levels of I/O adapter cards via a connector |
US6519698B1 (en) * | 1999-10-06 | 2003-02-11 | Micron Technology, Inc. | Method for saving system configuration information to shorten computer system initialization time by checking the state of a chassis intrusion detection circuit |
JP2001265708A (ja) * | 2000-03-16 | 2001-09-28 | Toshiba Corp | 電子機器及び電子機器の基板 |
-
1999
- 1999-10-20 JP JP29804199A patent/JP4409681B2/ja not_active Expired - Fee Related
-
2000
- 2000-09-29 TW TW089120280A patent/TW486615B/zh not_active IP Right Cessation
- 2000-10-19 US US09/691,025 patent/US6792561B1/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2001117815A (ja) | 2001-04-27 |
US6792561B1 (en) | 2004-09-14 |
JP4409681B2 (ja) | 2010-02-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5764968A (en) | Clock supply permission/inhibition control system | |
TW486615B (en) | Expanding memory access control device and method of computer system | |
CN1773447B (zh) | 平板控制器中的有效扩展显示器信息数据 | |
US7007192B2 (en) | Information processing system, and method and program for controlling the same | |
JPH0580008B2 (zh) | ||
US6295566B1 (en) | PCI add-in-card capability using PCI-to-PCI bridge power management | |
JP2006120114A (ja) | 多機能電源ボタンを有するコンピューター及び関連方法 | |
US6421798B1 (en) | Chipset-based memory testing for hot-pluggable memory | |
EP2189906A1 (en) | Method and apparatus for abnormality recovering of data card, and data card | |
JP2753812B2 (ja) | コンピュータシステム | |
TW505860B (en) | Portable computer system and control method thereof | |
TWI223136B (en) | Access control device and method of memory module in electronic machine | |
KR950001418B1 (ko) | 세트업 기능 및 폽업 기능을 구비한 휴대용 컴퓨터의 폽업 제어 시스템 | |
JPH0997127A (ja) | コンピュータシステム | |
JP5191562B1 (ja) | 電子機器システム | |
US20070250740A1 (en) | System and method for conducting BIST operations | |
US6567868B1 (en) | Structure and method for automatically setting the CPU speed | |
CN112187252A (zh) | 接口识别电路、方法、设备和电子设备 | |
JP3328832B2 (ja) | データ処理装置 | |
US7243178B2 (en) | Enable/disable claiming of a DMA request interrupt | |
JP3930116B2 (ja) | コンピュータシステム | |
JP2005537575A (ja) | プログラム可能なシステムの初期化方法 | |
CN100356297C (zh) | 计算机系统及其控制方法 | |
TW550452B (en) | Power-on self test device and the method thereof | |
JPH0527860A (ja) | ポータブルコンピユータ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |